Xilinx-ලාංඡනයXilinx AXI4-Stream Integrated Logic Analyzer Guide

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-product

හැඳින්වීම

AXI4-Stream Interface core සහිත Integrated Logic Analyzer (ILA) යනු නිර්මාණයක අභ්‍යන්තර සංඥා සහ අතුරුමුහුණත් නිරීක්ෂණය කිරීමට භාවිතා කළ හැකි අභිරුචිකරණය කළ හැකි තාර්කික විශ්ලේෂක IP වේ. බූලියන් ප්‍රේරක සමීකරණ සහ දාර සංක්‍රාන්ති ප්‍රේරක ඇතුළු නවීන තාර්කික විශ්ලේෂකවල බොහෝ උසස් විශේෂාංග ILA හරයට ඇතුළත් වේ. හරය මඟින් මතක සිතියම්ගත කළ AXI සහ AXI4-Stream සඳහා ප්‍රොටෝකෝලය පරීක්ෂා කිරීම සමඟ අතුරු මුහුණත් නිදොස්කරණය සහ අධීක්ෂණ හැකියාව ද ලබා දේ. ILA හරය නිරීක්ෂණය කරන සැලසුමට සමමුහුර්ත වන බැවින්, ඔබේ සැලසුමට යොදන සියලුම සැලසුම් ඔරලෝසු සීමාවන් ILA හරයේ සංරචක සඳහාද යෙදේ. සැලසුමක් තුළ අතුරුමුහුණත් නිදොස් කිරීමට, Vivado® IP අනුකලනය තුළ ඇති බ්ලොක් සැලසුමකට ILA IP එක් කළ යුතුය. ඒ හා සමානව, IP අනුකලනය තුළ ILA IP සඳහා AXI4/AXI4-Stream ප්‍රොටෝකෝලය පරීක්ෂා කිරීමේ විකල්පය සක්‍රීය කළ හැක. එවිට ප්‍රොටෝකෝල උල්ලංඝනය කිරීම් තරංග ආකාරයෙන් පෙන්විය හැක viewVivado තාර්කික විශ්ලේෂකයේ er.

විශේෂාංග

  • පරිශීලක-තෝරාගත හැකි පරීක්ෂණ වරායන් ගණන සහ පරීක්ෂණ පළල.
  • අවහිර RAM සහ UltraRAM වැනි පරිශීලක-තෝරාගත හැකි ගබඩා ඉලක්ක
  • බහු පරීක්ෂණ වරායන් තනි ප්‍රේරක තත්ත්වයකට ඒකාබද්ධ කළ හැක.
  • නිර්මාණයක AXI අතුරුමුහුණත් දෝෂහරණය කිරීමට පරිශීලක-තෝරාගත හැකි AXI තව්.
  • අතුරුමුහුණත් වර්ග සහ ලුහුබැඳීම් ඇතුළුව AXI අතුරුමුහුණත් සඳහා වින්‍යාසගත කළ හැකි විකල්පample ගැඹුර.
  • පරීක්ෂණ සඳහා දත්ත සහ ප්‍රේරක දේපල.
  • සංසන්දනකයන් ගණනාවක් සහ එක් එක් පරීක්ෂණ සඳහා පළල සහ අතුරු මුහුණත් තුළ තනි වරායන්.
  • ආදාන/ප්‍රතිදාන හරස් ප්‍රේරක අතුරුමුහුණත්.
  • ආදාන පරීක්ෂණ සඳහා වින්‍යාසගත කළ හැකි නල මාර්ග.
  • AXI4-MM සහ AXI4-Stream ප්‍රොටෝකෝලය පරීක්ෂා කිරීම.

ILA හරය පිළිබඳ වැඩි විස්තර සඳහා, Vivado Design Suite පරිශීලක මාර්ගෝපදේශය බලන්න: ක්‍රමලේඛනය සහ නිදොස්කරණය (UG908).

IP කරුණු

LogiCORE™ IP කරුණු වගුව
මූලික විශේෂතා
සහාය දක්වන උපාංග පවුල1 Versal™ ACAP
සහාය දක්වන පරිශීලක අතුරුමුහුණත් IEEE සම්මත 1149.1 – ජේTAG
Core සමඟ සපයා ඇත
නිර්මාණය Files RTL
Example නිර්මාණය වෙරිලොග්
පරීක්ෂණ බංකුව සපයා නැත
සීමා කිරීම් File Xilinx® සැලසුම් සීමාවන් (XDC)
සමාකරණ ආකෘතිය සපයා නැත
සහාය දක්වන S/W ධාවකය N/A
පරීක්ෂා කරන ලද නිර්මාණ ප්රවාහ2
නිර්මාණ ඇතුළත් කිරීම Vivado® Design Suite
අනුකරණය සහාය දක්වන සිමියුලේටර් සඳහා, බලන්න Xilinx නිර්මාණ මෙවලම්: නිකුත් කිරීමේ සටහන් මාර්ගෝපදේශය.
සංශ්ලේෂණය විවාඩෝ සංශ්ලේෂණය
සහාය
සියලුම Vivado IP වෙනස් කිරීමේ ලඝු-සටහන් Master Vivado IP වෙනස් කිරීමේ ලඝු: 72775
Xilinx සහාය web පිටුව
සටහන්:

1. සහාය දක්වන උපාංගවල සම්පූර්ණ ලැයිස්තුවක් සඳහා, Vivado® IP නාමාවලිය බලන්න.

2. මෙවලම්වල සහය දක්වන අනුවාද සඳහා, බලන්න Xilinx නිර්මාණ මෙවලම්: නිකුත් කිරීමේ සටහන් මාර්ගෝපදේශය.

ඉවරයිview

නිර්මාණ ක්‍රියාවලිය මගින් අන්තර්ගතය සංචාලනය කිරීම
Xilinx® ප්‍රලේඛනය ඔබේ වත්මන් සංවර්ධන කාර්යය සඳහා අදාළ අන්තර්ගතය සොයා ගැනීමට උපකාර කිරීම සඳහා සම්මත සැලසුම් ක්‍රියාවලි සමූහයක් වටා සංවිධානය කර ඇත. මෙම ලේඛනය පහත සැලසුම් ක්‍රියාවලි ආවරණය කරයි:

  • දෘඪාංග, IP, සහ වේදිකා සංවර්ධනය: දෘඪාංග වේදිකාව සඳහා PL IP කුට්ටි නිර්මාණය කිරීම, PL කර්නල් නිර්මාණය කිරීම, උපපද්ධති ක්‍රියාකාරී අනුකරණය, සහ Vivado® කාලය, සම්පත් භාවිතය සහ බලය වසා දැමීම ඇගයීම. පද්ධති ඒකාබද්ධ කිරීම සඳහා දෘඩාංග වේදිකාව සංවර්ධනය කිරීම ද ඇතුළත් වේ. මෙම සැලසුම් ක්‍රියාවලියට අදාළ වන මෙම ලේඛනයේ මාතෘකාවලට ඇතුළත් වන්නේ:
  • වරාය විස්තර
  • ඔරලෝසුව සහ යළි පිහිටුවීම
  • හරය අභිරුචිකරණය කිරීම සහ උත්පාදනය කිරීම

Core Overview
FPGA නිර්මාණයේ ඇති සංඥා සහ අතුරුමුහුණත් ILA පරීක්ෂණයකට සහ තව් යෙදවුම් වලට සම්බන්ධ වේ. මෙම සංඥා සහ අතුරුමුහුණත්, පිළිවෙළින් විමර්ශනය සහ තව් යෙදවුම්වලට අනුයුක්ත කර ඇත.ampසැලසුම් වේගයකින් මෙහෙයවන අතර චිප් බ්ලොක් RAM භාවිතයෙන් ගබඩා කර ඇත. Versal™ ACAP නිර්මාණයේ ඇති සංඥා සහ අතුරුමුහුණත් ILA probe සහ slot inputs වෙත සම්බන්ධ කර ඇත. මෙම අමුණා ඇති සංඥා සහ අතුරු මුහුණත් s වේampමූලික ඔරලෝසු ආදානය භාවිතයෙන් සැලසුම් වේගයට නායකත්වය දෙන අතර චිප් බ්ලොක් RAM මතකයන් තුළ ගබඩා කර ඇත. මූලික පරාමිතීන් පහත සඳහන් දේ සඳහන් කරයි:

  • පරීක්ෂණ ගණනාවක් (512 දක්වා) සහ පරීක්ෂණ පළල (1 සිට 1024 දක්වා).
  • තව් සහ අතුරු මුහුණත් විකල්ප ගණනාවක්.
  • ට්රේස් එස්ample ගැඹුර.
  • පරීක්ෂණ සඳහා දත්ත සහ/හෝ ප්‍රේරක දේපල.
  • එක් එක් පරීක්ෂණය සඳහා සංසන්දනය කරන්නන් ගණන.

ILA හරය සමඟ සන්නිවේදනය පාලනය, අතුරුමුහුණත සහ සැකසුම් පද්ධතිය (CIPS) IP හරයට සම්බන්ධ වන AXI Debug Hub හි උදාහරණයක් භාවිතයෙන් සිදු කෙරේ.

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-1

සැලසුම Versal ACAP වෙත පැටවීමෙන් පසුව, ILA මැනීම සඳහා ප්‍රේරක සිදුවීමක් සැකසීමට Vivado® තාර්කික විශ්ලේෂක මෘදුකාංගය භාවිතා කරන්න. ප්‍රේරකය සිදු වූ පසු, එස්ample බෆරය පුරවා Vivado තාර්කික විශ්ලේෂකය වෙත උඩුගත කරනු ලැබේ. ඔයාට පුළුවන් view මෙම දත්ත තරංග ආකෘතියේ කවුළුව භාවිතා කරයි. පරීක්ෂණය එස්ample සහ ප්‍රේරක ක්‍රියාකාරීත්වය ක්‍රමලේඛගත කළ හැකි තාර්කික කලාපයේ ක්‍රියාත්මක වේ. ඔන්-චිප් බ්ලොක් RAM හෝ UltraRAM මතකය අභිරුචිකරණයේදී ඔබ තෝරාගත් ගබඩා ඉලක්කය මත පදනම්ව එය මෘදුකාංගය මඟින් උඩුගත කරන තෙක් දත්ත ගබඩා කරයි. සිදුවීම් අවුලුවාලීමට, දත්ත ග්‍රහණය කර ගැනීමට හෝ ILA හරය සමඟ සන්නිවේදනය කිරීමට පරිශීලක ආදානයක් හෝ ප්‍රතිදානයක් අවශ්‍ය නොවේ. ILA core අතුරුමුහුණත් මට්ටමේ සංඥා නිරීක්ෂණය කිරීමට හැකියාව ඇත, AXI4 අතුරුමුහුණත් සඳහා කැපී පෙනෙන ගනුදෙනු වැනි ගනුදෙනු මට්ටමේ තොරතුරු ලබා දිය හැක.

ILA Probe Trigger Comparator
සෑම විමර්ශන ආදානයක්ම විවිධ මෙහෙයුම් සිදු කළ හැකි ප්‍රේරක සංසන්දනයකට සම්බන්ධ කර ඇත. ධාවන වේලාවේදී සංසන්දනකය = හෝ != සැසඳීම් සිදු කිරීමට සැකසිය හැක. මෙයට X0XX101 වැනි ගැළපෙන මට්ටමේ රටා ඇතුළත් වේ. ඉහළ යන දාරය (R), වැටෙන දාරය (F), එක්කෝ දාරය (B) හෝ සංක්‍රාන්තියක් නැත (N) වැනි දාර සංක්‍රාන්ති හඳුනා ගැනීම ද එයට ඇතුළත් ය. ප්‍රේරක සංසන්දකයාට >, <, ≥, සහ ≤ ඇතුළුව වඩාත් සංකීර්ණ සැසඳීම් සිදු කළ හැක.

වැදගත්! Vivado® තාර්කික විශ්ලේෂකය හරහා සංසන්දකය ධාවන වේලාවේදී සකසා ඇත.

ILA ප්‍රේරක තත්ත්වය
ප්‍රේරක තත්ත්වය යනු එක් එක් ILA පරීක්‍ෂණ ප්‍රේරක සංසන්දන ප්‍රතිඵලවල බූලියන් “AND” හෝ “OR” ගණනය කිරීමේ ප්‍රතිඵලයකි. Vivado® තාර්කික විශ්ලේෂකය භාවිතයෙන්, ඔබ "AND" prob trigger comparators probes හෝ "OR" ඒවා තෝරාගන්න. ILA පරීක්ෂණ සැසඳීම් සියල්ලම තෘප්තිමත් වූ විට "AND" සැකසීම ප්‍රේරක සිදුවීමක් ඇති කරයි. ILA පරීක්‍ෂණ සැසඳීම් කිසිවක් සෑහීමකට පත් වූ විට “OR” සැකසීම ප්‍රේරක සිදුවීමක් ඇති කරයි. ප්‍රේරක තත්ත්වය යනු ILA හෝඩුවාවක් මැනීම සඳහා භාවිතා කරන ප්‍රේරක සිදුවීමයි.

යෙදුම්

ILA හරය නිර්මාණය කර ඇත්තේ Vivado® භාවිතයෙන් සත්‍යාපනය හෝ නිදොස්කරණය අවශ්‍ය වන යෙදුමක භාවිතා කිරීමටය. පහත රූපයේ දැක්වෙන්නේ CIPS IP හරය AXI බ්ලොක් RAM පාලකයෙන් AXI Network on Chip (NoC) හරහා ලිවීම සහ කියවීමයි. දෘඪාංග කළමනාකරු තුළ AXI4 ගනුදෙනුව නිරීක්ෂණය කිරීම සඳහා ILA හරය AXI NoC සහ AXI බ්ලොක් RAM පාලකය අතර අතුරු මුහුණත ජාලයට සම්බන්ධ කර ඇත.

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-2

බලපත්ර ලබා දීම සහ ඇණවුම් කිරීම
මෙම Xilinx® LogiCORE™ IP මොඩියුලය Xilinx අවසාන පරිශීලක බලපත්‍රයේ නියමයන් යටතේ Xilinx Vivado® Design Suite සමඟ අමතර වියදමකින් තොරව සපයනු ලැබේ.
සටහන: ඔබට බලපත්‍රයක් අවශ්‍ය බව තහවුරු කිරීමට, IP නාමාවලියෙහි බලපත්‍ර තීරුව පරීක්ෂා කරන්න. ඇතුළත් වන්නේ Vivado® Design Suite සමඟ බලපත්‍රයක් ඇතුළත් කර ඇති බවයි; මිලදී ගැනීම යනු ඔබ හරය භාවිතා කිරීමට බලපත්‍රයක් මිලදී ගත යුතු බවයි. අනෙකුත් Xilinx® LogiCORE™ IP මොඩියුල පිළිබඳ තොරතුරු Xilinx බුද්ධිමය දේපල පිටුවෙහි ඇත. අනෙකුත් Xilinx LogiCORE IP මොඩියුල සහ මෙවලම්වල මිලකරණය සහ ලබා ගැනීමේ හැකියාව පිළිබඳ තොරතුරු සඳහා, ඔබේ දේශීය Xilinx විකුණුම් නියෝජිතයා අමතන්න.

නිෂ්පාදන පිරිවිතර

වරාය විස්තර
පහත වගු ILA වරායන් සහ පරාමිතීන් පිළිබඳ විස්තර සපයයි.
ILA වරාය

වගුව 1: ILA වරාය
වරායේ නම I/O විස්තරය
clk I සියලුම ප්‍රේරක සහ ගබඩා තර්කන ඔරලෝසුව සැලසුම් කරන්න.
විමර්ශනය [ – 1:0] I පරීක්ෂණ වරාය ආදානය. පරීක්ෂණ තොට අංකය 0 සිට පරාසයක පවතී

511. පිරික්සුම් තොටේ පළල (පෙන්වන්නේ ) 1 සිට 1024 දක්වා පරාසයක පවතී.

ඔබ මෙම වරාය දෛශිකයක් ලෙස ප්‍රකාශ කළ යුතුය. 1-bit port එකක් සඳහා, probe භාවිතා කරන්න [0:0].

trig_out O trig_out port එක trigger තත්වයෙන් හෝ බාහිර trig_in port එකකින් ජනනය කළ හැක. ප්‍රේරක තත්ත්වය සහ trig_out ධාවනය කිරීමට trig_in අතර මාරු වීමට Logic Analyzer වෙතින් ධාවන කාල පාලනයක් ඇත.
trig_in I Embedded Cross Trigger සඳහා ක්‍රියාවලි පාදක පද්ධතියේ භාවිතා වන ආදාන ප්‍රේරක තොට. කැස්කැඩින් ප්‍රේරකයක් සෑදීමට වෙනත් ILA වෙත සම්බන්ධ කළ හැක.
තව්_ _ I ස්ලොට් අතුරුමුහුණත.

අතුරු මුහුණත වර්ගය slot_ මත පදනම්ව ගතිකව නිර්මාණය කර ඇත _ අතුරුමුහුණත් ආකාරයේ පරාමිතිය. දෘඪාංග කළමනාකරු තුළ නිරීක්ෂණ සඳහා අතුරුමුහුණත් තුළ ඇති තනි වරායන් තිබේ.

trig_out_ack I trig_out කිරීමට පිළිගැනීමක්.
trig_in_ack O trig_in කිරීමට පිළිගැනීමක්.
නැවත සකස් කරන ලදී I ILA ආදාන වර්ගය 'අතුරුමුහුණත් මොනිටරය' ලෙස සකසා ඇති විට, මෙම වරාය Slot_ වෙත අමුණා ඇති සැලසුම් තර්කයට සමමුහුර්ත වන එකම යළි පිහිටුවීමේ සංඥාව විය යුතුය. _ ILA හරයේ වරායන්.
S_AXIS I/O විකල්ප වරාය.

උසස් විකල්ප තුළ 'Manul Connection to AXI Debug Hub' සඳහා AXI4- ස්ට්‍රීම් අතුරුමුහුණත සක්‍රීය කරන්න' යන විට AXI Debug Hub core සමඟ අතින් සම්බන්ධ වීම සඳහා භාවිත කෙරේ.

M_AXIS I/O විකල්ප වරාය.

'උසස් විකල්ප' තුළ 'AXI Debug Hub වෙත අතින් සම්බන්ධ කිරීම සඳහා AXI4- ප්‍රවාහ අතුරුමුහුණත සක්‍රීය කරන්න' තෝරාගෙන ඇති විට AXI Debug Hub core සමඟ අතින් සම්බන්ධ වීම සඳහා භාවිතා වේ.

වගුව 1: ILA වරාය (ඉදිරියට)
වරායේ නම I/O විස්තරය
aresetn I විකල්ප වරාය.

'උසස් විකල්ප' තුළ 'AXI Debug Hub වෙත අතින් සම්බන්ධ කිරීම සඳහා AXI4- ප්‍රවාහ අතුරුමුහුණත සක්‍රීය කරන්න' තෝරාගෙන ඇති විට AXI Debug Hub core සමඟ අතින් සම්බන්ධ වීම සඳහා භාවිතා වේ. මෙම තොට AXI Debug Hub හි යළි පිහිටුවීමේ තොට සමඟ සමමුහුර්ත විය යුතුය.

aclk I විකල්ප වරාය.

'උසස් විකල්ප' තුළ 'AXI Debug Hub වෙත අතින් සම්බන්ධ කිරීම සඳහා AXI4- ප්‍රවාහ අතුරුමුහුණත සක්‍රීය කරන්න' තෝරාගෙන ඇති විට AXI Debug Hub core සමඟ හස්තීය සම්බන්ධතාව සඳහා භාවිතා වේ. මෙම තොට AXI Debug Hub හි ඔරලෝසු තොට සමඟ සමමුහුර්ත විය යුතුය.

ILA පරාමිතීන්

වගුව 2: ILA පරාමිතීන්
පරාමිතිය අවසර ඇත වටිනාකම් පෙරනිමි අගයන් විස්තරය
සංරචක_නම A-Z, 0-9, සහ _ සමග තන්තුව (යටි ඉරි) ila_0 ක්ෂණික සංරචකයේ නම.
C_NUM_OF_PROBES 1-512 1 ILA පරීක්ෂණ වරායන් ගණන.
C_MEMORY_TYPE 0, 1 0 අල්ලා ගත් දත්ත සඳහා ගබඩා ඉලක්කය. 0 බ්ලොක් RAM ට අනුරූප වන අතර 1 UltraRAM ට අනුරූප වේ.
C_DATA_DEPTH 1,024, 2,048,

4,096, 8,192,

16,384, 32,768,

65,536, 131,072

1,024 ගබඩා බෆර ගැඹුර පරීක්ෂා කරන්න. මෙම අංකය උපරිම s ගණන නියෝජනය කරයිampඑක් එක් පරීක්ෂණ ආදානය සඳහා ධාවන කාලය තුළ ගබඩා කළ හැකි les.
C_PROBE _පළල 1-1024 1 පරීක්ෂණ වරායේ පළල . කොහෙද 0 සිට 1,023 දක්වා අගයක් ඇති පරීක්ෂණ වරාය වේ.
C_TRIGOUT_EN ඇත්ත/බොරු බොරු ට්‍රයිග් අවුට් ක්‍රියාකාරීත්වය සක්‍රීය කරයි. ports trig_out සහ trig_out_ack භාවිතා වේ.
C_TRIGIN_EN ඇත්ත/බොරු බොරු ක්‍රියාකාරීත්වයේ ට්‍රයිග් එක සක්‍රීය කරයි. ports trig_in සහ trig_in_ack භාවිතා වේ.
C_INPUT_PIPE_STAGES 0-6 0 පරීක්ෂණ වරායන් වෙත අමතර flops එක් කරන්න. එක් පරාමිතියක් සියලුම පරීක්ෂණ වරායන් සඳහා අදාළ වේ.
ALL_PROBE_SAME_MU ඇත්ත/බොරු ඇත්ත මෙමගින් සියලුම පරීක්ෂණ වලට සමාන සංසන්දන අගය ඒකක (ගැලපුම් ඒකක) බල කරයි.
C_PROBE _MU_CNT 1-16 1 එක් පරීක්ෂණයකට සංසන්දනාත්මක අගය (ගැලපීම) ඒකක ගණන. මෙය වලංගු වන්නේ ALL_PROBE_SAME_MU අසත්‍ය නම් පමණි.
C_PROBE _TYPE දත්ත සහ TRIGGER, TRIGGER, DATA දත්ත සහ TRIGGER ප්‍රේරක තත්ත්වය නියම කිරීම සඳහා හෝ දත්ත ගබඩා කිරීමේ අරමුණ සඳහා හෝ දෙකම සඳහා තෝරාගත් පරීක්ෂණයක් තෝරා ගැනීමට.
C_ADV_TRIGGER ඇත්ත/බොරු බොරු අත්තිකාරම් ප්‍රේරක විකල්පය සක්‍රීය කරයි. මෙය ප්‍රේරක රාජ්‍ය යන්ත්‍රය සක්‍රීය කරන අතර ඔබට Vivado Logic Analyzer හි ඔබේ ප්‍රේරක අනුපිළිවෙල ලිවිය හැක.
වගුව 2: ILA පරාමිතීන් (ඉදිරියට)
පරාමිතිය අවසර ඇත වටිනාකම් පෙරනිමි අගයන් විස්තරය
C_NUM_MONITOR_SLOTS 1-11 1 අතුරුමුහුණත් තව් ගණන.
සටහන්:

1. සංසන්දනාත්මක අගය (ගැලපීම) ඒකක උපරිම සංඛ්‍යාව 1,024 ට සීමා වේ. මූලික ප්‍රේරකය සඳහා (C_ADV_TRIGGER = FALSE), සෑම පරීක්ෂණයකටම එක සංසන්දන අගය ඒකකයක් ඇත (පෙර අනුවාදයේ මෙන්). නමුත් අත්තිකාරම් ප්‍රේරක විකල්පය සඳහා (C_ADV_TRIGGER = TRUE), මෙයින් අදහස් කරන්නේ තනි පරීක්ෂණවලට තවමත් සංසන්දනාත්මක අගයන් ඒකක එක සිට හතර දක්වා තෝරා ගත හැකි බවයි. නමුත් සියලුම සංසන්දනාත්මක අගය ඒකක 1,024 ට වඩා වැඩි නොවිය යුතුය. මෙයින් අදහස් කරන්නේ, ඔබට එක් පරීක්ෂණයකට සංසන්දනය කිරීමේ ඒකක හතරක් අවශ්‍ය නම්, ඔබට භාවිත කිරීමට අවසර ඇත්තේ පරීක්ෂණ 256ක් පමණි.

Core සමඟ නිර්මාණය කිරීම

මෙම කොටසෙහි හරය සමඟ සැලසුම් කිරීම පහසු කිරීම සඳහා මාර්ගෝපදේශ සහ අමතර තොරතුරු ඇතුළත් වේ.

ඔරලෝසු කිරීම
clk input port යනු පරීක්ෂණ අගයන් ලියාපදිංචි කිරීම සඳහා ILA හරය විසින් භාවිතා කරන ඔරලෝසුවයි. හොඳම ප්‍රතිඵල සඳහා, ILA core හි පරීක්ෂණ තොටුපළවලට අනුයුක්ත කර ඇති සැලසුම් තර්කයට සමමුහුර්ත වන ඔරලෝසු සංඥාවම විය යුතුය. AXI Debug Hub සමඟ අතින් සම්බන්ධ වන විට, aclk සංඥාව AXI Debug Hub ඔරලෝසු ආදාන තොටට සමමුහුර්ත විය යුතුය.

නැවත සකස් කරයි
ඔබ ILA ආදාන වර්ගයක් අතුරුමුහුණත් මොනිටරයට සකසන විට, reset port යනු අතුරු මුහුණත අමුණා ඇති සැලසුම් තර්කයට සමමුහුර්ත වන එකම යළි පිහිටුවීමේ සංඥාව විය යුතුය.
තව්_ _ ILA හරයේ වරාය. AXI Debug Hub core සමඟ අතින් සම්බන්ධ වීම සඳහා, වත්මන් වරාය AXI Debug Hub core එකක යළි පිහිටුවීමේ තොට සමඟ සමමුහුර්ත විය යුතුය.

සැලසුම් ප්රවාහ පියවර
මෙම කොටසෙහි හරය අභිරුචිකරණය කිරීම සහ උත්පාදනය කිරීම, හරය සීමා කිරීම සහ මෙම IP හරයට විශේෂිත වූ අනුකරණය, සංශ්ලේෂණය සහ ක්‍රියාත්මක කිරීමේ පියවර විස්තර කරයි. සම්මත Vivado® සැලසුම් ප්‍රවාහයන් සහ IP අනුකලනය පිළිබඳ වඩාත් සවිස්තරාත්මක තොරතුරු පහත Vivado Design Suite පරිශීලක මාර්ගෝපදේශවලින් සොයාගත හැකිය:

  • Vivado Design Suite User Guide: IP Integrator (UG994) භාවිතයෙන් IP උප පද්ධති සැලසුම් කිරීම
  • Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: IP (UG896) සමඟින් සැලසුම් කිරීම
  • Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: ආරම්භ කිරීම (UG910)
  • Vivado Design Suite User Guide: Logic Simulation (UG900)

හරය අභිරුචිකරණය කිරීම සහ උත්පාදනය කිරීම

Vivado® Design Suite හි හරය අභිරුචිකරණය කිරීමට සහ උත්පාදනය කිරීමට Xilinx® මෙවලම් භාවිතා කිරීම පිළිබඳ තොරතුරු මෙම කොටසෙහි ඇතුළත් වේ. ඔබ Vivado IP අනුකලනය තුළ හරය අභිරුචිකරණය කරන්නේ නම් සහ උත්පාදනය කරන්නේ නම්, සවිස්තරාත්මක තොරතුරු සඳහා Vivado Design Suite User Guide: IP Integrator (UG994) භාවිතයෙන් IP උප පද්ධති සැලසුම් කිරීම බලන්න. IP integrator විසින් සැලසුම වලංගු කිරීමේදී හෝ උත්පාදනය කිරීමේදී ඇතැම් වින්‍යාස අගයන් ස්වයංක්‍රීයව ගණනය කළ හැක. අගයන් වෙනස් වේද යන්න පරීක්ෂා කිරීම සඳහා, මෙම පරිච්ඡේදයේ පරාමිතිය පිළිබඳ විස්තරය බලන්න. දක්වා view පරාමිති අගය, Tcl කොන්සෝලය තුළ Validate_bd_design විධානය ක්‍රියාත්මක කරන්න. පහත පියවර භාවිතා කරමින් IP හරය හා සම්බන්ධ විවිධ පරාමිති සඳහා අගයන් නියම කිරීමෙන් ඔබට ඔබේ සැලසුමෙහි භාවිතය සඳහා IP අභිරුචිකරණය කළ හැකිය:

  1.  IP නාමාවලියෙන් IP තෝරන්න.
  2.  තෝරාගත් IP මත දෙවරක් ක්ලික් කරන්න හෝ මෙවලම් තීරුවෙන් Customize IP විධානය තෝරන්න හෝ මෙනුව දකුණු-ක්ලික් කරන්න.

විස්තර සඳහා, Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: IP (UG896) සමඟින් නිර්මාණය කිරීම සහ Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: ආරම්භ කිරීම (UG910) බලන්න. මෙම පරිච්ඡේදයේ රූප Vivado IDE හි නිදර්ශන වේ. මෙහි නිරූපිත පිරිසැලසුම වත්මන් අනුවාදයට වඩා වෙනස් විය හැක.

හරයට ප්‍රවේශ වීමට, පහත සඳහන් දේ කරන්න:

  1.  තේරීමෙන් ව්‍යාපෘතියක් විවෘත කරන්න File ඉන්පසු ව්‍යාපෘතිය විවෘත කරන්න හෝ තේරීමෙන් නව ව්‍යාපෘතියක් සාදන්න File පසුව Vivado හි නව ව්‍යාපෘතිය.
  2.  IP නාමාවලිය විවෘත කර ඕනෑම වර්ගීකරණයකට සංචාලනය කරන්න.
  3. Vivado IDE යන මූලික නාමය ගෙන ඒමට ILA දෙවරක් ක්ලික් කරන්න.

සාමාන්ය විකල්ප පැනලය
පහත රූපයේ දැක්වෙන්නේ ස්වදේශීය සැකසුමෙහි ඇති සාමාන්‍ය විකල්ප ටැබය ඔබට විකල්ප නියම කිරීමට ඉඩ සලසයි:

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-3

පහත රූපයේ දැක්වෙන්නේ ඔබට විකල්ප නියම කිරීමට ඉඩ සලසන AXI සැකසුමෙහි ඇති සාමාන්‍ය විකල්ප පටිත්තයි:

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-4

  • සංරචක නාමය: ILA හරය සඳහා අද්විතීය මොඩියුල නාමයක් සැපයීමට මෙම පෙළ ක්ෂේත්‍රය භාවිතා කරන්න.
  • ILA ආදාන වර්ගය: මෙම විකල්පය ILA නිදොස්කරණය කළ යුත්තේ කුමන ආකාරයේ අතුරු මුහුණතක් හෝ සංඥාවක්ද යන්න නියම කරයි. දැනට, මෙම පරාමිතිය සඳහා අගයන් වන්නේ "Native Probes", "Interface Monitor" සහ "Mixed."
  • පරීක්ෂණ ගණන: ILA හරයේ ඇති පරීක්ෂණ වරායන් ගණන තේරීමට මෙම පෙළ ක්ෂේත්‍රය භාවිතා කරන්න. Vivado® IDE හි භාවිතා වන වලංගු පරාසය 1 සිට 64 දක්වා වේ. ඔබට පරීක්ෂණ වරායන් 64කට වඩා අවශ්‍ය නම්, ILA හරය ජනනය කිරීමට Tcl විධාන ප්‍රවාහය භාවිතා කළ යුතුය.
  • අතුරුමුහුණත් කට්ට ගණනාවක් (අතුරුමුහුණත් මොනිටර වර්ගය සහ මිශ්‍ර ආකාරයේ පමණක් ලබා ගත හැක): මෙම විකල්පය ඔබට ILA වෙත සම්බන්ධ කිරීමට අවශ්‍ය AXI අතුරුමුහුණත් තව් ගණන තෝරා ගැනීමට ඉඩ සලසයි.
  • සියලුම පරීක්ෂණ වරායන් සඳහා එකම සංසන්දක සංඛ්‍යාව: මෙම පැනලය මත එක් පරීක්ෂණයකට සංසන්දනය කරන්නන් ගණන වින්‍යාසගත කළ හැක. සියලුම පරීක්ෂණ සඳහා සමාන සංසන්දනකයන් සංඛ්‍යාවක් තෝරාගැනීමෙන් සක්‍රීය කළ හැක.

පරීක්ෂණ වරාය පැනල්
පහත රූපයේ දැක්වෙන්නේ ඔබට සැකසුම් නියම කිරීමට ඉඩ සලසන Probe Ports පටිත්තයි:

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-5

  • Probe Port Panel: සෑම Probe Port එකකම පළල Probe Port Panels තුළ වින්‍යාස කළ හැක. සෑම Probe Port Panel එකකම වරාය හතක් දක්වා ඇත.
  • Probe Width: සෑම Probe Port එකකම පළල සඳහන් කළ හැක. වලංගු පරාසය 1 සිට 1024 දක්වා වේ.
  • සංසන්දනය කරන්නන් සංඛ්‍යාව: මෙම විකල්පය සක්‍රීය වන්නේ “සියලු පරීක්ෂණ වරායන් සඳහා සමාන සංසන්දනකයන් සංඛ්‍යාවක්” විකල්පය අක්‍රිය කළ විට පමණි. 1 සිට 16 දක්වා පරාසයේ එක් එක් පරීක්ෂණය සඳහා සංසන්දකයක් සැකසිය හැක.
  • දත්ත සහ/හෝ ප්‍රේරකය: මෙම විකල්පය භාවිතයෙන් එක් එක් පරීක්ෂණය සඳහා පරීක්ෂණ වර්ගය සැකසිය හැක. වලංගු විකල්ප වන්නේ DATA_and_TRIGGER, DATA සහ TRIGGER ය.
  • සංසන්දනාත්මක විකල්ප: මෙම විකල්පය භාවිතයෙන් එක් එක් පරීක්ෂණය සඳහා මෙහෙයුම් වර්ගය හෝ සැසඳීම සැකසිය හැක.

අතුරුමුහුණත් විකල්ප
ILA ආදාන වර්ගය සඳහා අතුරුමුහුණත් මොනිටරය හෝ මිශ්‍ර වර්ගය තේරූ විට පහත රූපයේ අතුරු මුහුණත් විකල්ප ටැබය පෙන්වයි:

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-6

  • අතුරුමුහුණත වර්ගය: ILA core මගින් නිරීක්ෂණය කළ යුතු අතුරු මුහුණතේ විකුණුම්කරු, පුස්තකාලය, නම සහ අනුවාදය (VLNV).
  • AXI-MM ID පළල: slot_ විට AXI අතුරු මුහුණතේ ID පළල තෝරයි අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-MM දත්ත පළල: slot ට අනුරූප පරාමිති තෝරනවා_slot_ විට AXI අතුරුමුහුණතේ දත්ත පළල තෝරන්න අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-MM ලිපින පළල: slot_ විට AXI අතුරුමුහුණතේ ලිපින පළල තෝරන්න. අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-MM/Stream Protocol Checker සබල කරන්න: තව් සඳහා AXI4-MM හෝ AXI4-Stream ප්‍රොටෝකෝල පරීක්ෂක සබල කරයි කට්ටය_ විට අතුරුමුහුණත් වර්ගය AXI-MM හෝ AXI4-Stream ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • ගනුදෙනු ලුහුබැඳීමේ කවුන්ටර සබල කරන්න: AXI4-MM ගනුදෙනු ලුහුබැඳීමේ හැකියාව සබල කරයි.
  • කැපී පෙනෙන කියවීම් ගනුදෙනු ගණන: එක් හැඳුනුම්පතකට හිඟ කියවීම් ගනුදෙනු ගණන සඳහන් කරයි. අගය එම සබැඳුම සඳහා පවතින කියවීම් ගනුදෙනු ගණනට සමාන හෝ වැඩි විය යුතුය.
  • කැපී පෙනෙන ලිඛිත ගනුදෙනු සංඛ්‍යාව: එක් හැඳුනුම්පතකට හිඟ ලිඛිත ගනුදෙනු සංඛ්‍යාව සඳහන් කරයි. අගය එම සබැඳුම සඳහා පවතින ලිඛිත ගනුදෙනු ගණනට සමාන හෝ වැඩි විය යුතුය.
  • APC තත්ත්‍ව සංඥා නිරීක්ෂණය කරන්න: තව් සඳහා APC තත්ත්‍ව සංඥා නිරීක්ෂණය සක්‍රීය කරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI කියවීමේ ලිපින නාලිකාව දත්ත ලෙස වින්‍යාස කරන්න: තව් සඳහා දත්ත ගබඩා කිරීමේ අරමුණ සඳහා කියවීමේ ලිපින නාලිකා සංඥා තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI කියවීමේ ලිපින නාලිකාව ප්‍රේරක ලෙස වින්‍යාස කරන්න: තව් සඳහා ප්‍රේරක තත්ත්වය සඳහන් කිරීම සඳහා ලිපින නාලිකා සංඥා කියවීම තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI කියවීමේ දත්ත නාලිකාව දත්ත ලෙස වින්‍යාස කරන්න: තව් සඳහා දත්ත ගබඩා කිරීමේ අරමුණු සඳහා කියවීමේ දත්ත නාලිකා සංඥා තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI කියවීමේ දත්ත නාලිකාව ප්‍රේරකයක් ලෙස වින්‍යාස කරන්න: තව් සඳහා ප්‍රේරක කොන්දේසි නියම කිරීම සඳහා කියවීමේ දත්ත නාලිකා සංඥා තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI ලිවීමේ ලිපින නාලිකාව දත්ත ලෙස වින්‍යාස කරන්න: තව් සඳහා දත්ත ගබඩා කිරීමේ අරමුණ සඳහා ලිපින නාලිකා සංඥා ලිවීම තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI ලිවීමේ ලිපින නාලිකාව ප්‍රේරක ලෙස වින්‍යාස කරන්න: තව් සඳහා ප්‍රේරක කොන්දේසි නියම කිරීම සඳහා ලිපින නාලිකා සංඥා ලිවීම තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI ලිවීමේ දත්ත නාලිකාව දත්ත ලෙස වින්‍යාස කරන්න: තව් සඳහා දත්ත ගබඩා කිරීමේ අරමුණ සඳහා දත්ත නාලිකා සංඥා ලිවීම තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI ලිවීමේ දත්ත නාලිකාව ප්‍රේරක ලෙස වින්‍යාස කරන්න: තව් සඳහා ප්‍රේරක තත්ත්වය නියම කිරීම සඳහා දත්ත නාලිකා සංඥා ලිවීම තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI ලිවීමේ ප්‍රතිචාර නාලිකාව දත්ත ලෙස වින්‍යාස කරන්න: තව් සඳහා දත්ත ගබඩා කිරීමේ අරමුණු සඳහා ලිවීමේ ප්‍රතිචාර නාලිකා සංඥා තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI ලිවීමේ ප්‍රතිචාර නාලිකාව ප්‍රේරක ලෙස වින්‍යාස කරන්න: තව් සඳහා ප්‍රේරක තත්ත්වය නියම කිරීම සඳහා ලිවීමේ ප්‍රතිචාර නාලිකා සංඥා තෝරන්න කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-MM ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-Stream Tdata පළල: slot_ විට AXI-Stream අතුරුමුහුණතේ Tdata පළල තෝරා ගනී. අතුරුමුහුණත් වර්ගය AXI-Stream ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-Stream TID පළල: slot_ විට AXI-Stream අතුරුමුහුණතේ TID පළල තෝරන්න. අතුරුමුහුණත් වර්ගය AXI-Stream ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-Stream TUSER පළල: slot_ විට AXI-Stream අතුරුමුහුණතේ TUSER පළල තෝරන්න. අතුරුමුහුණත් වර්ගය AXI-Stream ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXI-Stream TDEST පළල: slot_ විට AXI-Stream අතුරුමුහුණතේ TDEST පළල තෝරන්න. අතුරුමුහුණත් වර්ගය AXI-Stream ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • AXIS සංඥා දත්ත ලෙස වින්‍යාස කරන්න: තව් සඳහා දත්ත ගබඩා කිරීමේ අරමුණ සඳහා AXI4-Stream signals තෝරන්න
    කට්ටය_ විට අතුරුමුහුණත වර්ගය AXI-Stream ලෙස වින්‍යාස කර ඇත තව් අංකය වේ.
  • AXIS සංඥා ප්‍රේරකයක් ලෙස වින්‍යාස කරන්න: තව් සඳහා ප්‍රේරක තත්ත්වය නියම කිරීම සඳහා AXI4-ප්‍රවාහ සංඥා තෝරන්න කට්ටය_ විට අතුරුමුහුණත් වර්ගය AXI-Stream ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.
  • දත්ත සහ/හෝ ප්‍රේරක ලෙස Slot වින්‍යාස කරන්න: ප්‍රේරක තත්ත්වය නියම කිරීම සඳහා හෝ දත්ත ගබඩා කිරීමේ අරමුණ සඳහා හෝ තව් දෙක සඳහා AXI නොවන ස්ලොට් සංඥා තෝරා ගනී. කට්ටය_ විට අතුරුමුහුණත් වර්ගය AXI නොවන ලෙස වින්‍යාස කර ඇත, එහිදී තව් අංකය වේ.

ගබඩා විකල්ප
පහත රූපයේ දැක්වෙන්නේ ගබඩා ඉලක්ක වර්ගය සහ භාවිතා කළ යුතු මතකයේ ගැඹුර තේරීමට ඔබට ඉඩ සලසන ගබඩා විකල්ප පටිත්තයි:

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-7

  • ගබඩා ඉලක්කය: පතන මෙනුවෙන් ගබඩා ඉලක්ක වර්ගය තේරීමට මෙම පරාමිතිය භාවිතා කරයි.
  • දත්ත ගැඹුර: මෙම පරාමිතිය සුදුසු s තෝරා ගැනීමට භාවිතා කරයිampපතන මෙනුවෙන් le ගැඹුර.

උසස් විකල්ප
පහත රූපයේ දැක්වෙන්නේ උසස් විකල්ප ටැබය:

Xilinx-AXI4-Stream-Integrated-Logic-Analyzer-fig-8

  • AXI Debug Hub වෙත අතින් සම්බන්ධ කිරීම සඳහා AXI4-Stream අතුරුමුහුණත සබල කරන්න: සබල කළ විට, මෙම විකල්පය IP සඳහා AXI Debug Hub වෙත සම්බන්ධ වීමට AXIS අතුරු මුහුණතක් ලබා දෙයි.
  • ප්‍රේරක ආදාන අතුරුමුහුණත සබල කරන්න: විකල්ප ප්‍රේරක ආදාන තොටක් සබල කිරීමට මෙම විකල්පය පරීක්ෂා කරන්න.
  • ප්‍රේරක ප්‍රතිදාන අතුරුමුහුණත සබල කරන්න: විකල්ප ප්‍රේරක ප්‍රතිදාන තොටක් සබල කිරීමට මෙම විකල්පය පරීක්ෂා කරන්න.
  • ආදාන පයිප්ප එස්tages: ක්‍රියාත්මක කිරීමේ ප්‍රතිඵල වැඩිදියුණු කිරීම සඳහා පරීක්ෂණය සඳහා ඔබට එක් කිරීමට අවශ්‍ය රෙජිස්ටර් ගණන තෝරන්න. මෙම පරාමිතිය සියලුම පරීක්ෂණ සඳහා අදාළ වේ.
  • උසස් ප්‍රේරකය: රාජ්‍ය යන්ත්‍ර මත පදනම් වූ ප්‍රේරක අනුක්‍රමණය සබල කිරීමට පරීක්ෂා කරන්න.

ප්රතිදාන උත්පාදනය
විස්තර සඳහා, Vivado Design Suite පරිශීලක මාර්ගෝපදේශය බලන්න: IP (UG896) සමඟ සැලසුම් කිරීම.

හරය සීමා කිරීම

අවශ්ය සීමාවන්
ILA හරයට XDC ඇතුළත් වේ file ඔරලෝසු වසම් හරස් සමමුහුර්ත කිරීමේ මාර්ග අධික ලෙස සීමා කිරීම වැළැක්වීම සඳහා සුදුසු ව්‍යාජ මාර්ග බාධක අඩංගු වේ. ILA core හි clk ආදාන පෝට් එකට සම්බන්ධ කර ඇති ඔරලෝසු සංඥාව ඔබේ නිර්මාණයේ නිසි ලෙස සීමා කර තිබීමද අපේක්ෂා කෙරේ.

උපාංගය, පැකේජය සහ වේග ශ්‍රේණියේ තේරීම්
මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.

  • ඔරලෝසු සංඛ්යාත
    මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.
  • ඔරලෝසු කළමනාකරණය
    මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.
  • ඔරලෝසු ස්ථානගත කිරීම
    මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.
  • බැංකුකරණය
    මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.
  • සම්ප්රේෂකය ස්ථානගත කිරීම
    මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.
  • I/O ප්‍රමිතිය සහ ස්ථානගත කිරීම
    මෙම IP හරය සඳහා මෙම කොටස අදාළ නොවේ.

අනුකරණය

Vivado® සමාකරණ සංරචක පිළිබඳ සවිස්තරාත්මක තොරතුරු සඳහා මෙන්ම සහය දක්වන තෙවන පාර්ශවීය මෙවලම් භාවිතා කිරීම පිළිබඳ තොරතුරු සඳහා, Vivado Design Suite පරිශීලක මාර්ගෝපදේශය බලන්න: Logic Simulation (UG900).

සංශ්ලේෂණය සහ ක්රියාත්මක කිරීම
සංශ්ලේෂණය සහ ක්‍රියාත්මක කිරීම පිළිබඳ විස්තර සඳහා, Vivado Design Suite පරිශීලක මාර්ගෝපදේශය බලන්න: IP සමඟ සැලසුම් කිරීම (UG896).

නිදොස් කිරීම

මෙම උපග්‍රන්ථයේ Xilinx® Support හි ඇති සම්පත් පිළිබඳ විස්තර ඇතුළත් වේ webඅඩවිය සහ දෝශ නිරාකරණ මෙවලම්. IP සඳහා බලපත්‍ර යතුරක් අවශ්‍ය නම්, යතුර සත්‍යාපනය කළ යුතුය. Vivado® නිර්මාණ මෙවලම්වලට ප්‍රවාහය හරහා බලපත්‍රලාභී IP ලබා ගැනීම සඳහා බලපත්‍ර මුරපොලවල් කිහිපයක් ඇත. බලපත්‍ර පරීක්ෂාව සාර්ථක වුවහොත්, IP හට උත්පාදනය දිගටම කරගෙන යා හැක. එසේ නොමැති නම්, පරම්පරාව දෝෂයක් සමඟ නතර වේ. බලපත්‍ර මුරපොල පහත මෙවලම් මගින් බලාත්මක වේ:

  • විවාඩෝ සංශ්ලේෂණය
  • Vivado ක්රියාත්මක කිරීම
  • write_bitstream (Tcl විධානය)

වැදගත්! මුරපොලවල් වලදී IP බලපත්‍ර මට්ටම නොසලකා හරිනු ලැබේ. පරීක්ෂණය වලංගු බලපත්‍රයක් පවතින බව තහවුරු කරයි. එය IP බලපත්‍ර මට්ටම පරීක්ෂා නොකරයි.

Xilinx.com හි උදව් සොයා ගැනීම

හරය භාවිතා කරන විට සැලසුම් සහ නිදොස් කිරීමේ ක්‍රියාවලියට උදව් කිරීමට, Xilinx සහාය web නිෂ්පාදන ලියකියවිලි, නිකුත් කිරීම් සටහන්, පිළිතුරු වාර්තා, දන්නා ගැටළු පිළිබඳ තොරතුරු සහ වැඩිදුර නිෂ්පාදන සහාය ලබා ගැනීම සඳහා සබැඳි වැනි ප්‍රධාන සම්පත් පිටුවෙහි අඩංගු වේ. Xilinx ප්‍රජා සංසද සාමාජිකයින්ට ඉගෙන ගැනීමට, සහභාගී වීමට, බෙදා ගැනීමට සහ Xilinx විසඳුම් පිළිබඳව ප්‍රශ්න ඇසීමට හැකි වේ.

ලේඛනගත කිරීම
මෙම නිෂ්පාදන මාර්ගෝපදේශය හරය හා සම්බන්ධ ප්‍රධාන ලේඛනයයි. මෙම මාර්ගෝපදේශය, සැලසුම් ක්‍රියාවලියට උපකාර වන සියලුම නිෂ්පාදනවලට අදාළ ලියකියවිලි සමඟින්, Xilinx සහාය මත සොයා ගත හැක. web පිටුව හෝ Xilinx® Documentation Navigator භාවිතා කිරීමෙන්. බාගැනීම් පිටුවෙන් Xilinx Documentation Navigator බාගන්න. මෙම මෙවලම සහ පවතින විශේෂාංග පිළිබඳ වැඩිදුර තොරතුරු සඳහා, ස්ථාපනය කිරීමෙන් පසු සබැඳි උදවු විවෘත කරන්න.

පිළිතුරු වාර්තා
පිළිතුරු ලේඛනවලට පොදුවේ මුහුණ දෙන ගැටලු පිළිබඳ තොරතුරු, මෙම ගැටලු විසඳා ගන්නේ කෙසේද යන්න පිළිබඳ ප්‍රයෝජනවත් තොරතුරු සහ Xilinx නිෂ්පාදනයක් සමඟ ඇති දන්නා ගැටලු ඇතුළත් වේ. පරිශීලකයින්ට ලබා ගත හැකි වඩාත්ම නිවැරදි තොරතුරු වෙත ප්‍රවේශය ඇති බව සහතික කරමින් පිළිතුරු වාර්තා නිර්මාණය කර දිනපතා පවත්වාගෙන යනු ලැබේ. ප්‍රධාන Xilinx ආධාරකයේ ඇති සෙවුම් ආධාරක කොටුව භාවිතයෙන් මෙම හරය සඳහා පිළිතුරු වාර්තා ස්ථානගත කළ හැක. web පිටුව. ඔබගේ සෙවුම් ප්‍රතිඵල උපරිම කිරීමට, වැනි මූල පද භාවිතා කරන්න:

  • නිෂ්පාදන නම
  • මෙවලම් පණිවිඩ(ය)
  • මුහුණ දුන් ගැටලුවේ සාරාංශය

ප්‍රතිඵල තවදුරටත් ඉලක්ක කිරීම සඳහා ප්‍රතිඵල ආපසු ලබා දීමෙන් පසු පෙරහන් සෙවීමක් ලබා ගත හැක.

තාක්ෂණික සහාය
නිෂ්පාදන ලියකියවිලිවල විස්තර කර ඇති පරිදි භාවිතා කරන විට Xilinx මෙම LogiCORE™ IP නිෂ්පාදනය සඳහා Xilinx ප්‍රජා සංසදවල තාක්ෂණික සහාය සපයයි. ඔබ පහත කිසිවක් කරන්නේ නම් Xilinx හට කාලය, ක්‍රියාකාරීත්වය හෝ සහාය සහතික කළ නොහැක:

  • ලේඛනවල නිර්වචනය කර නොමැති උපාංගවල විසඳුම ක්රියාත්මක කරන්න.
  • නිෂ්පාදන ලියකියවිලි වල අවසර දී ඇති විසඳුම අභිරුචිකරණය කරන්න.
  • වෙනස් නොකරන්න ලේබල් කර ඇති මෝස්තරයේ ඕනෑම කොටසක් වෙනස් කරන්න.

ප්‍රශ්න ඇසීමට, Xilinx ප්‍රජා සංසද වෙත යන්න.

අතිරේක සම්පත් සහ නීති නිවේදන

Xilinx සම්පත්
පිළිතුරු, ලේඛනගත කිරීම්, බාගැනීම් සහ සංසද වැනි ආධාරක සම්පත් සඳහා, Xilinx සහාය බලන්න.

ලේඛන නැවිගේටර් සහ සැලසුම් මධ්‍යස්ථාන
Xilinx® Documentation Navigator (DocNav) Xilinx ලේඛන, වීඩියෝ සහ ආධාරක සම්පත් වෙත ප්‍රවේශය සපයයි, ඔබට තොරතුරු සෙවීමට පෙරීමට සහ සෙවිය හැක. DocNav විවෘත කිරීමට:

  • • Vivado® IDE වෙතින්, උදව් → ලේඛන සහ නිබන්ධන තෝරන්න.
    • Windows මත, Start → All Programs → Xilinx Design Tools → DocNav තෝරන්න.
    • Linux විධාන විමසුමේදී, docnav ඇතුළු කරන්න.

Xilinx Design Hbs විසින් සැලසුම් කාර්යයන් සහ අනෙකුත් මාතෘකා මගින් සංවිධානය කරන ලද ලේඛනගත කිරීම් වෙත සබැඳි සපයන අතර, ඔබට ප්‍රධාන සංකල්ප ඉගෙන ගැනීමට සහ නිතර අසන ප්‍රශ්න විසඳීමට භාවිතා කළ හැක. නිර්මාණ මධ්‍යස්ථාන වෙත ප්‍රවේශ වීමට:

  • DocNav හි, Design Hub ක්ලික් කරන්න View ටැබ්.
  • Xilinx මත webඅඩවිය, Design Hbs පිටුව බලන්න.

සටහන: DocNav පිළිබඳ වැඩි විස්තර සඳහා, Xilinx හි ලේඛන නැවිගේටර් පිටුව බලන්න webඅඩවිය.

යොමු කිරීම්
මෙම ලේඛන මෙම මාර්ගෝපදේශය සමඟ ප්‍රයෝජනවත් අතිරේක ද්‍රව්‍ය සපයයි:

  1.  Vivado Design Suite User Guide: Programming සහ Debugging (UG908)
  2. Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: IP (UG896) සමඟින් සැලසුම් කිරීම
  3. Vivado Design Suite User Guide: IP Integrator (UG994) භාවිතයෙන් IP උප පද්ධති සැලසුම් කිරීම
  4. Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: ආරම්භ කිරීම (UG910)
  5. Vivado Design Suite User Guide: Logic Simulation (UG900)
  6. Vivado Design Suite පරිශීලක මාර්ගෝපදේශය: ක්‍රියාත්මක කිරීම (UG904)
  7. ISE සිට Vivado නිර්මාණ කට්ටල සංක්‍රමණ මාර්ගෝපදේශය (UG911)
  8. AXI Protocol Checker LogiCORE IP නිෂ්පාදන මාර්ගෝපදේශය (PG101)
  9. AXI4-Stream Protocol Checker LogiCORE IP නිෂ්පාදන මාර්ගෝපදේශය (PG145)

සංශෝධන ඉතිහාසය
පහත වගුව මෙම ලේඛනය සඳහා සංශෝධන ඉතිහාසය පෙන්වයි.

අංශය සංශෝධන සාරාංශය
11/23/2020 අනුවාදය 1.1
මුල් නිකුතුව. N/A

කරුණාකර කියවන්න: වැදගත් නීති නිවේදන
මෙහි ඔබට අනාවරණය කර ඇති තොරතුරු ("ද්‍රව්‍ය") ලබා දී ඇත්තේ Xilinx නිෂ්පාදන තෝරාගැනීම සහ භාවිතය සඳහා පමණි. අදාළ නීතියෙන් අවසර දී ඇති උපරිම ප්‍රමාණයට: (1) ද්‍රව්‍ය “පවතින පරිදි” ලබා දී ඇති අතර, සියලු දෝෂ සහිතව, Xilinx මෙයින් සියලුම වගකීම් සහ කොන්දේසි, ප්‍රකාශිත, ව්‍යවස්ථාපිත, හෝ ව්‍යවස්ථාපිත, සීමා සහිත නොවන, සීමා සහිත නොවන ලෙස ප්‍රතික්ෂේප කරයි. -උල්ලංඝණය කිරීම, හෝ කිසියම් විශේෂිත අරමුණක් සඳහා යෝග්යතාව; සහ (2) Xilinx ද්‍රව්‍ය යටතේ පැන නගින, හෝ ඊට අදාළව, යම් ආකාරයක හෝ ස්වභාවයක යම් අලාභයක් හෝ හානියක් සඳහා (කොන්ත්‍රාත්තුවෙන් හෝ වධහිංසාව, නොසැලකිල්ල ඇතුළුව හෝ වෙනත් වගකීම් න්‍යාය යටතේ වේවා) වගකිව යුතු නොවේ. (ඔබගේ ද්‍රව්‍ය භාවිතය ඇතුළුව), කිසියම් සෘජු, වක්‍ර, විශේෂ, ආනුෂංගික හෝ ප්‍රතිවිපාක අලාභයක් හෝ හානියක් සඳහා ඇතුළුව (දත්ත, ලාභ, හොඳ හිත, හෝ ගෙන එන ඕනෑම ක්‍රියාවක ප්‍රතිඵලයක් ලෙස සිදු වූ ඕනෑම ආකාරයක අලාභයක් හෝ හානියක් ඇතුළුව තුන්වන පාර්ශ්වයක් විසින්) එවැනි හානියක් හෝ අලාභයක් සාධාරණ ලෙස පුරෝකථනය කළ හැකි වුවද හෝ Xilinx හට එම හැකියාව පිළිබඳව උපදෙස් ලබා දී ඇත.

ද්‍රව්‍යවල අඩංගු කිසියම් දෝෂයක් නිවැරදි කිරීමට හෝ ද්‍රව්‍ය වෙත යාවත්කාලීන කිරීම් හෝ නිෂ්පාදන පිරිවිතරයන් පිළිබඳව ඔබට දැනුම් දීමට Xilinx කිසිදු වගකීමක් භාර නොගනී. ඔබට පූර්ව ලිඛිත අවසරයකින් තොරව ද්‍රව්‍ය ප්‍රතිනිෂ්පාදනය කිරීම, වෙනස් කිරීම, බෙදා හැරීම හෝ ප්‍රසිද්ධියේ ප්‍රදර්ශනය කිරීම නොකළ හැකිය. ඇතැම් නිෂ්පාදන Xilinx හි සීමිත වගකීම් සහතිකයේ නියමයන් සහ කොන්දේසි වලට යටත් වේ, කරුණාකර Xilinx හි විකුණුම් නියමයන් වෙත යොමු වන්න viewed at https://www.xilinx.com/legal.htm#tos; Xilinx විසින් ඔබට නිකුත් කරන ලද බලපත්‍රයක අඩංගු වගකීම් සහ සහාය කොන්දේසි වලට IP හරයන් යටත් විය හැක. Xilinx නිෂ්පාදන සැලසුම් කර හෝ අසාර්ථක-ආරක්ෂිත වීමට හෝ අසාර්ථක-ආරක්ෂිත කාර්ය සාධනය අවශ්‍ය ඕනෑම යෙදුමක භාවිතා කිරීමට අදහස් කර නැත; එවැනි තීරණාත්මක යෙදුම්වල Xilinx නිෂ්පාදන භාවිතය සඳහා ඔබ එකම අවදානම සහ වගකීම භාර ගනී, කරුණාකර Xilinx හි විකුණුම් නියමයන් වෙත යොමු වන්න. viewed at https://www.xilinx.com/legal.htm#tos.
මෙම ලේඛනයේ මූලික තොරතුරු අඩංගු වන අතර දැනුම්දීමකින් තොරව වෙනස් කිරීමට යටත් වේ. මෙහි සපයා ඇති තොරතුරු තවමත් විකිණීමට නොමැති නිෂ්පාදන සහ/හෝ සේවාවලට අදාළ වන අතර, තොරතුරු අරමුණු සඳහා පමණක් සපයනු ලබන අතර ඒවා විකිණීම සඳහා ඉදිරිපත් කිරීමක් ලෙස හෝ අර්ථකථනය කිරීමට අදහස් නොකරන නිෂ්පාදන සහ/හෝ සේවාවන් වාණිජකරණය කිරීමට උත්සාහ කරයි. මෙහි.

වාහන අයදුම්පත් වියාචනය
වාහන නිෂ්පාදන (කොටස් අංකයේ "XA" ලෙස හඳුනාගෙන ඇත) එයාර් බෑග් යෙදවීමේදී භාවිතා කිරීමට හෝ භාවිතයට අවසර නැත ("වෛද්‍ය භාවිතයක්" සඳහා බලපාන යෙදුම්) ETY සංකල්පය හෝ අතිරික්ත විශේෂාංගය අනුකූල වේ ISO 26262 මෝටර් රථ ආරක්ෂණ ප්‍රමිතිය (“ආරක්ෂිත සැලසුම”) සමඟ. පාරිභෝගිකයින්, නිෂ්පාදන ඇතුළත් ඕනෑම පද්ධතියක් භාවිතා කිරීමට හෝ බෙදා හැරීමට පෙර, ආරක්ෂිත අරමුණු සඳහා එවැනි පද්ධති තරයේ පරීක්ෂා කළ යුතුය. ආරක්ෂිත සැලසුමක් නොමැතිව ආරක්ෂිත යෙදුමක නිෂ්පාදන භාවිතය සම්පූර්ණයෙන්ම පාරිභෝගිකයාගේ අවදානම මත, අදාළ වන නීති සහ රෙගුලාසි පාලනය කරන නිෂ්පාදන සීමාවන්ට පමණක් යටත් වේ.
ප්‍රකාශන හිමිකම 2020 Xilinx, Inc. Xilinx, Xilinx ලාංඡනය, Alveo, Artix, Kintex, Spartan, Versal, Virtex, Vivado, Zynq, සහ මෙහි ඇතුළත් කර ඇති අනෙකුත් නම් කරන ලද වෙළඳ නාම එක්සත් ජනපදයේ සහ වෙනත් රටවල Xilinx හි වෙළඳ ලකුණු වේ. අනෙකුත් සියලුම වෙළඳ ලකුණු ඔවුන්ගේ අයිතිකරුවන්ගේ දේපළ වේ.PG357 (v1.1) නොවැම්බර් 23, 2020, AXI4-ස්ට්‍රීම් අතුරුමුහුණත v1.1 සමඟ ILA
PDF බාගන්න: Xilinx AXI4-Stream Integrated Logic Analyzer Guide

යොමු කිරීම්

කමෙන්ට් එකක් දාන්න

ඔබගේ විද්‍යුත් තැපැල් ලිපිනය ප්‍රකාශනය නොකෙරේ. අවශ්‍ය ක්ෂේත්‍ර සලකුණු කර ඇත *