MICROCHIP lógó

MICROCHIP Xilinx Spartan 6 Example Umbreyting

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon

Leiðandi veitandi snjallra, tengdra og öruggra innbyggðra stýrilausna

Búðu til Libero® SoC Design Suite verkefni

Settu viðskiptahandrit í ISE® verkefnaskrá
python conv_xise_1v0.py -t .xise

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-1

Opnaðu Libero SoC Design Suite og keyrðu búið til TCL-handrit

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon

Verkefnið er búið til en vantar:

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-2

  • IP: BlockRAM, my_clocks
  • Byggingarfræðilegar grunnblokkir: buff

Framhald

Styður markarkitektúr fyrir umbreytingu

  • MPFS: PolarFire® SoC
  • MPF: PolarFire FPGA
  • M2S: SmartFusion®2
  • M2GL: IGLOO®2
  • AGL: IGLOO
  • A3P: ProASIC®3

IGLOO og ProASIC3 tæki þurfa Libero SoC útgáfu 11.9 eða eldri

Önnur arkitektúr studd í nýjustu útgáfunni af Libero SoC

Skiptu um PLL og DCM

  • Veldu IP vörulista í Libero ® SoC Design SuiteMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-3
  • Búðu til Clock Conditioning Circuit (CCC) fyrir nauðsynlegar tíðnir
  • Veldu Advanced“ flipann til að endurstilla

Skiptu um einstaka klukkubuffa

Hönnun inniheldur oft klukkubuffer (BUFG)

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-3

  • Seljenda sérstök bókasöfn
  • Unisim => smartfusion, smartfusion2,polarfire

Breyting á staðsetningum

  • BUFG => CLKINT

Skjöl: Macro Library Guide

  • SmartFusion®, IGLOO® og ProASIC®3
  • SmartFusion2 og IGLOO2
  • PolarFire®

Skiptu um Block RAM

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-5

  • Búðu til nýtt LSRAM úr IP vörulista
  • Stilla LSRAM

Búðu til Shim

  • Taktu núverandi portkort af Block RAMMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-6
  • Búðu til nýjan HDL fileMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-7
  • Aðlaga port kort af shim

Settu LSRAM í Shim

  • Taktu einingayfirlýsingu frá IP fileMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-8
  • Tengdu shim tengi við dæmi
Uppfærðu hönnunarstigveldi

Smelltu á Byggja stigveldi“

Samþætting heimilda undir rótarhönnun

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-9

Leiðrétta villur í HDL

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-21

Keyra myndun

  • Leiðréttu hugsanlegar innsláttarvillur sem verkfæri tilkynntu

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-11

Þvingun

Tvísmelltu á Stjórna takmörkunum“

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-12

Sláðu inn tímatakmarkanir

Búðu til afleiddar takmarkanir“

Afleiddar skorður:

  • Taktu PLL virkni (margfalda/fasaskipti)
  • Takmarkanir „b ehind“ klukkubreytingarMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-14

Smelltu á "Dregna takmarkanir"

  • Byggir viðbótar SDC file

Takmarka yfirferð klukkuléna

MICROCHIP-Xilinx-Spartan-6-Example-Conversionon-15

Úthluta pinna

  • ÞvingunarstjóriMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-16
  • Festa verkefni í gegnum töfluMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-18
  • Pinna úthlutun í gegnum pakka
Innleiða hönnun
  • Hönnun staðar og leiðarMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-19
  • Athugaðu tímasetningu og gerðu tímasetningu lokun
    (set_false_path á klukku léniMICROCHIP-Xilinx-Spartan-6-Example-Conversionon-20
  • Búðu til bitastraum

Búið
Njóttu langlífis nýju FPGA hönnunarinnar þinnar

2022 Microchip Technology Inc. og dótturfélög þess

Skjöl / auðlindir

MICROCHIP Xilinx Spartan 6 Example Umbreyting [pdfNotendahandbók
Xilinx Spartan 6 Example Conversion, Xilinx, Spartan 6 Example Conversion, Example Umbreyting

Heimildir

Skildu eftir athugasemd

Netfangið þitt verður ekki birt. Nauðsynlegir reitir eru merktir *