MICROCHIP Xilinx Spartan 6 Example Umbreyting
Leiðandi veitandi snjallra, tengdra og öruggra innbyggðra stýrilausna
Búðu til Libero® SoC Design Suite verkefni
Settu viðskiptahandrit í ISE® verkefnaskrá
python conv_xise_1v0.py -t .xise
Opnaðu Libero SoC Design Suite og keyrðu búið til TCL-handrit
Verkefnið er búið til en vantar:
- IP: BlockRAM, my_clocks
- Byggingarfræðilegar grunnblokkir: buff
Framhald
Styður markarkitektúr fyrir umbreytingu
- MPFS: PolarFire® SoC
- MPF: PolarFire FPGA
- M2S: SmartFusion®2
- M2GL: IGLOO®2
- AGL: IGLOO
- A3P: ProASIC®3
IGLOO og ProASIC3 tæki þurfa Libero SoC útgáfu 11.9 eða eldri
Önnur arkitektúr studd í nýjustu útgáfunni af Libero SoC
Skiptu um PLL og DCM
- Veldu IP vörulista í Libero ® SoC Design Suite
- Búðu til Clock Conditioning Circuit (CCC) fyrir nauðsynlegar tíðnir
- Veldu Advanced“ flipann til að endurstilla
Skiptu um einstaka klukkubuffa
Hönnun inniheldur oft klukkubuffer (BUFG)
- Seljenda sérstök bókasöfn
- Unisim => smartfusion, smartfusion2,polarfire
Breyting á staðsetningum
- BUFG => CLKINT
Skjöl: Macro Library Guide
- SmartFusion®, IGLOO® og ProASIC®3
- SmartFusion2 og IGLOO2
- PolarFire®
Skiptu um Block RAM
- Búðu til nýtt LSRAM úr IP vörulista
- Stilla LSRAM
Búðu til Shim
- Taktu núverandi portkort af Block RAM
- Búðu til nýjan HDL file
- Aðlaga port kort af shim
Settu LSRAM í Shim
- Taktu einingayfirlýsingu frá IP file
- Tengdu shim tengi við dæmi
Uppfærðu hönnunarstigveldi
Smelltu á Byggja stigveldi“
Samþætting heimilda undir rótarhönnun
Leiðrétta villur í HDL
Keyra myndun
- Leiðréttu hugsanlegar innsláttarvillur sem verkfæri tilkynntu
Þvingun
Tvísmelltu á Stjórna takmörkunum“
Sláðu inn tímatakmarkanir
Búðu til afleiddar takmarkanir“
Afleiddar skorður:
- Taktu PLL virkni (margfalda/fasaskipti)
- Takmarkanir „b ehind“ klukkubreytingar
Smelltu á "Dregna takmarkanir"
- Byggir viðbótar SDC file
Takmarka yfirferð klukkuléna
Úthluta pinna
- Þvingunarstjóri
- Festa verkefni í gegnum töflu
- Pinna úthlutun í gegnum pakka
Innleiða hönnun
- Hönnun staðar og leiðar
- Athugaðu tímasetningu og gerðu tímasetningu lokun
(set_false_path á klukku léni - Búðu til bitastraum
Búið
Njóttu langlífis nýju FPGA hönnunarinnar þinnar
2022 Microchip Technology Inc. og dótturfélög þess
Skjöl / auðlindir
![]() |
MICROCHIP Xilinx Spartan 6 Example Umbreyting [pdfNotendahandbók Xilinx Spartan 6 Example Conversion, Xilinx, Spartan 6 Example Conversion, Example Umbreyting |