شعار MICROCHIP

رقاقة Xilinx Spartan 6 Exampلو التحويل

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو- Conversionon

مزود رائد لحلول التحكم المضمنة الذكية والمتصلة والآمنة

قم بإنشاء مشروع Libero® SoC Design Suite

ضع برنامج نصي للتحويل في دليل مشروع ISE®
python conv_xise_1v0.py -t .xise

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 1

افتح Libero SoC Design Suite وقم بتشغيل برنامج TCL-script الذي تم إنشاؤه

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو- Conversionon

تم إنشاء المشروع ولكنه مفقود:

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 2

  • عنوان IP: BlockRAM ، my_clocks
  • الكتل الأساسية المعمارية: buffg

تابع

البنى الهدف المدعوم للتحويل

  • MPFS: PolarFire® SoC
  • مبف: بولار فاير FPGA
  • م2س: سمارت فيوجن®2
  • M2GL: القباني®2
  • أغل: إيجلو
  • أ3ب: بروASIC®3

تتطلب أجهزة IGLOO و ProASIC3 الإصدار 11.9 من شركة Libero SoC أو إصدار أقدم

البنى الأخرى المدعومة في أحدث إصدار من Libero SoC

استبدل PLLs و DCM

  • حدد كتالوج IP في Libero ® SoC Design Suiteرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 3
  • إنشاء دائرة تكييف الساعة (CCC) للترددات المطلوبة
  • اختر علامة التبويب "خيارات متقدمة" لإعادة التعيين

استبدال المخازن المؤقتة الفردية على مدار الساعة

غالبًا ما تحتوي التصميمات على مخازن مؤقتة على مدار الساعة (BUFG)

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 3

  • مكتبات خاصة بالبائع
  • Unisim => smartfusion ، و smartfusion2 ، و polarfire

تغيير التظاهرات

  • BUFG => CLKINT

التوثيق: دليل مكتبة الماكرو

  • SmartFusion® و IGLOO® و ProASIC®3
  • SmartFusion2 و IGLOO2
  • بولار فاير ®

استبدال كتلة ذاكرة الوصول العشوائي

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 5

  • قم بإنشاء LSRAM جديد من كتالوج IP
  • تكوين LSRAM

خلق شيم

  • خذ خريطة المنفذ الحالية لـ Block RAMرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 6
  • إنشاء HDL جديد fileرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 7
  • تكييف خريطة ميناء الرقائق

مثيل LSRAM في شيم

  • خذ إعلان الكيان من IP fileرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 8
  • ربط منافذ الرقائق مع المثيل
تحديث التسلسل الهرمي للتصميم

انقر فوق إنشاء تسلسل هرمي "

تكامل المصادر تحت تصميم الجذر

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 9

تصحيح الأخطاء في HDL

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 21

تشغيل التوليف

  • تصحيح الأخطاء المطبعية المحتملة التي أبلغت عنها الأدوات

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 11

قيود

انقر نقرًا مزدوجًا فوق إدارة القيود "

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 12

أدخل قيود التوقيت

إنشاء قيود مشتقة "

القيود المشتقة:

  • خذ وظيفة PLL (تحول الضرب / الطور)
  • قيود "ب وراء" تعديل الساعةرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 14

انقر فوق "اشتقاق القيود"

  • يملأ SDC إضافية file

تقييد معابر مجال الساعة

رقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 15

تعيين دبابيس

  • مدير القيودرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 16
  • احالة دبوس عبر الجدولرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 18
  • احالة دبوس عبر الحزمة
تنفيذ التصميم
  • تصميم المكان والطريقرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 19
  • تحقق من التوقيت وقم بإغلاق التوقيت
    (set_false_path على نطاق الساعةرقاقة صغيرة- Xilinx-Spartan-6-Exampلو التحويل على 20
  • إنشاء دفق البت

منتهي
استمتع بطول العمر لتصميم FPGA الجديد الخاص بك

2022 Microchip Technology Inc. والشركات التابعة لها

المستندات / الموارد

رقاقة Xilinx Spartan 6 Exampلو التحويل [بي دي اف] دليل المستخدم
Xilinx سبارتان 6 مثالampلو التحويل ، Xilinx ، المتقشف 6 مثالampلو التحويل ، على سبيل المثالampلو التحويل

مراجع

اترك تعليقا

لن يتم نشر عنوان بريدك الإلكتروني. تم وضع علامة على الحقول المطلوبة *