ALTERA-LOGO

ALTERA Arria 10 Hybrid Memory Cube Controller Design Example

ALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-МАХСУЛОТИ

Тарроҳии Hybrid Memory Cube Controller Example Дастури корбар маълумотро дар бораи тарроҳӣ ва истифодаи тарҳи сахтафзори HMC Controller пешниҳод мекунадampле. Дастур барои Quartus Prime Design Suite 16.0 нав карда шудааст ва бори охир 2 майи соли 2016 нав карда шудааст.
Дизайн Example Дастури оғозёбӣ дастурҳои зина ба зина барои тартиб додан, тақлид кардан, тавлид ва озмоиши тарҳи HMC Controller-ро пешниҳод мекунад.ampле. Барои пурра ба расми 1-1 муроҷиат кунедview дар бораи қадамҳои рушд.

Дизайн Example Тавсифи

Тарҳрезии сахтафзори HMC Controller, собиқample ҷузъҳои гуногунро дар бар мегирад, аз қабили Board Arria 10 Device, HMC Controller IP Core, Clocks & Reset TX PLLs, Генератори дархости роҳи маълумот ва Монитори посух, TX/TX FIFO MAC, RX MAC, Test Avalon-MM Control and LEDs, Interface Status Controller , Avalon-MM I 2C Master, Мошини давлатии оғозёбӣ, Swapper TX Lane, Transceiver x16, RX Lane Swapper, Interface Reconfiguration Transceiver Arria 10 ва дастгоҳи HMC. собиқampтарроҳии le танзимоти мушаххасро барои дуруст кор кардан дар маҷмӯаи рушди Arria 10 GX FPGA бо корти духтари HMC талаб мекунад.

Маълумоти Иловагӣ

Бахши Маълумоти иловагӣ тафсилотро дар бораи сохтори феҳрист барои тарҳи тавлидшуда таъмин мекунадample, таърихи таҷдиди дастури корбар, конвенсияҳои чопӣ, ки дар дастур истифода мешаванд ва чӣ гуна бояд бо Intel барои дастгирӣ тамос гиред.

Дастурҳои истифодаи маҳсулот

Барои истифодаи тарҳи сахтафзори HMC Controller, дастурҳои зерро иҷро кунедampле:

  1. Тарҳрезии собиқро тартиб диҳедampбо истифода аз симулятор
  2. Иҷрои симулятсияи функсионалӣ
  3. Эҷоди тарҳрезии собиқample
  4. Тарҳрезии собиқро тартиб диҳедampбо истифода аз Quartus Prime
  5. Тарҳрезии сахтафзорро санҷед

Дар хотир доред, ки конфигуратсияи сахтафзор ва санҷиш files барои тарҳрезӣ собиқample дар /ex ҷойгир шудаандample_design/par, дар ҳоле ки моделиронӣ files дар /ex ҷойгир шудаандample_design/sim.

Барои кӯмак расонидан ба шумо фаҳмед, ки чӣ тавр истифода бурдани ядрои Hybrid Memory Cube Controller IP, аслӣ дорои озмоишгоҳи симуляторӣ ва тарроҳии сахтафзор мебошад.ample, ки таҳия ва санҷиши сахтафзорро дастгирӣ мекунад. Вақте ки шумо тарроҳии собиқро тавлид мекунедample, муҳаррири параметр ба таври худкор эҷод fileбарои тақлид, тартиб додан ва озмоиши тарҳ дар сахтафзор зарур аст. Шумо метавонед тарҳи тартибдодашударо ба маҷмӯаи таҳияи Intel® Arria® 10 GX FPGA зеркашӣ кунед.ALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (1)

Маълумоти марбут
Дастури корбари Hybrid Memory Cube Controller IP Core

Дизайн Example Сохтори директорияALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (2)

Конфигуратсия ва санҷиши сахтафзор files (тарроҳии сахтафзор, пешampле) вокеъ гардидаандample_ design_install_dir>/example_design/par. Симуляция files (танҳо testbench барои моделиронӣ) ҷойгир шудаандample_design_install_dir>/example_design/sim.

Дизайн Example Компонентҳо

Тарҳрезии сахтафзори HMC Controller, собиқample ҷузъҳои зеринро дар бар мегирад:

  • Ядрои IP Controller HMC бо соати истинод ба CDR ба 125 МГс ва бо танзимоти харитасозии RX ва TX пешфарз.
    Шарҳ: Тарҳрезии собиқample талаб мекунад, ки ин танзимотҳо дар маҷмӯаи рушди Arria 10 GX FPGA бо корти духтари HMC дуруст кор кунанд.
  • Мантиқи муштарӣ, ки барномасозии асосии IP, тавлид ва тафтиши бастаҳоро ҳамоҳанг мекунад.
  • JTAG контроллере, ки бо консоли Altera System муошират мекунад. Шумо бо мантиқи муштарӣ тавассути Console System муошират мекунед.

ALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (3)

Калидро номбар мекунад fileс, ки собикро ба амал мебарорандample testbench.

/src/hmcc_example.sv Тарҳрезии сахтафзори сатҳи олӣ, собиқample file.
/sim/hmcc_tb.sv Дараҷаи олӣ file барои симулятсия.
Скриптҳои Testbench

Шарҳ: Make-ро истифода баредfile барои тавлиди ин скриптҳо.

/sim/run_vsim.do Скрипти ModelSim барои идора кардани testbench.
/sim/run_vcs.sh Скрипти Synopsys VCS барои идора кардани testbench.
/sim/run_ncsim.sh Скрипти Cadence NCSim барои идора кардани testbench.

Таҳияи тарҳрезӣ ExampleALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (8)

Расми 1-5: Мисample Design Ҷадвали дар Муҳаррири Параметрҳои Controller Hybrid Memory CubeALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (7)

Барои тавлиди тарҳи сахтафзори Arria 10, ин қадамҳоро иҷро кунедample ва testbench:

  1. Дар Каталоги IP (Асбобҳо > Каталоги IP), оилаи дастгоҳи мақсадноки Arria 10 -ро интихоб кунед.
  2. Дар Каталоги IP, Controller Hybrid Memory Cube -ро ҷойгир кунед ва интихоб кунед. Равзанаи New Variation IP пайдо мешавад.
  3. Барои варианти фармоишии IP-и худ номи сатҳи болоро муайян кунед. Муҳаррири параметр танзимоти варианти IP-ро дар a file ном .qsys.
  4. Шумо бояд як дастгоҳи мушаххаси Arria 10-ро дар майдони Дастгоҳ интихоб кунед ё дастгоҳи пешфарзро, ки нармафзори Quartus Prime интихоб мекунад, нигоҳ доред.
  5. OK-ро пахш кунед. Муҳаррири параметри IP пайдо мешавад.
  6. Дар ҷадвали IP, параметрҳои варианти асосии IP-и худро муайян кунед.
  7. Дар бораи Example Дизайн ҷадвали, интихоб танзимоти зерин барои тарҳи собиқampле:
    1. Барои Интихоби тарҳ, варианти HMCC Daughter Board -ро интихоб кунед.
    2. Барои мисолample Design Files, имконоти Simulation-ро барои тавлиди тестӣ интихоб кунед ва версияи Синтезро барои тавлиди тарҳи сахтафзор, ки қаблан, интихоб кунедampле.
    3. Барои формати тавлидшудаи HDL танҳо Verilog дастрас аст.
    4. Барои маҷмӯаи рушди мақсаднок маҷмӯаи таҳияи Arria 10 GX FPGA -ро интихоб кунед (Production Silicon).
      Шарҳ: Вақте, ки шумо ин маҷмӯаи интихоб, тарҳи сахтафзор собиқample интихоби дастгоҳи қаблии шуморо бо дастгоҳ дар тахтаи мавриди ҳадаф аз нав сабт мекунад. Вақте ки шумо тарроҳии собиқро тавлид мекунедample, нармафзори Intel Quartus Сарвазири Intel эҷод
      Лоиҳаи Quartus Prime, танзим ва таъинот барои тахтаи интихобкардаи шумо. Агар шумо нахоҳед, ки нармафзор як тахтаи мушаххасро ҳадаф қарор диҳад, Ҳеҷ ро интихоб кунед.
  8. Насли Ex-ро клик кунедampтугмаи тарроҳӣ

Фаҳмидани Testbench

Altera як тарҳи собиқро пешниҳод мекунадample бо асосии HMC Controller IP. Дизайн собиқample ҳам барои симулятсияи асосии IP-и шумо ва ҳам барои тартиб додан дастрас аст. Дизайн собиқample дар функсияҳои моделиронӣ ҳамчун HMC Controller IP testbench аслӣ.
Агар шумо тавлиди Ex-ро пахш кунедample Design дар муҳаррири параметрҳои HMC Controller, нармафзори Quartus Prime як панели намоиширо тавлид мекунад. Муҳаррири параметрҳо аз шумо макони дилхоҳи санҷиширо дархост мекунад.
Барои тақлид кардани санҷиш, шумо бояд модели функсионалии автобуси HMC-и худро (BFM) пешниҳод кунед. Altera тарҳрезии собиқро озмоиш мекунадample testbench бо Micron Hybrid Memory Cube BFM. Дар testbench модули устои I2C-ро дар бар намегирад, зеро Micron HMC BFM дастгирӣ намекунад ва конфигуратсияро бо модули I2C талаб намекунад.
Дар симулятсия, testbench як TX PLL ва интерфейсҳои роҳи маълумотро барои иҷрои пайдарпайии амалҳои зерин назорат мекунад:

  1. HMC BFM-ро бо суръати асосии маълумот ва паҳнои канали HMC Controller IP дар режими вокуниш ба даври кушод танзим мекунад.
  2. Алоқаи байни BFM ва ядрои IP-ро муқаррар мекунад.
  3. Ба ҳар як чор порти асосии IP барои навиштани чаҳор бастаи маълумот ба BFM роҳнамоӣ мекунад.
  4. Ядрои IP-ро барои хондани маълумот аз BFM равона мекунад.
  5. Тафтиш мекунад, ки маълумоти хондашуда ба маълумоти навиштан мувофиқат мекунад.
  6. Агар маълумот мувофиқат кунад, нишон медиҳад TEST_PASSED.

Тақлиди тарҳрезӣ Example Testbench
Расми 1-6: ТартибALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (8)

Барои тақлид кардани панели тестӣ ин қадамҳоро иҷро кунед:

  1. Дар сатри фармон, баampфеҳристи le>/sim.
  2. Скриптҳоро нависед.
  3. Вобаста ба симулятори худ яке аз фармонҳои зеринро нависед:ALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксampле-расми- 14
  4. Ба view Натиҷаҳои симулятсия:
    1. Вақте ки шумо testbench-ро дар яке аз се симуляторҳои дастгирӣшаванда иҷро мекунед, скрипт пайдарпаии testbench-ро иҷро мекунад ва фаъолияти симуляторро дарample директория>/example_ design/sim/ .лог. "vsim", "ncsim" ё "vcs" аст.
    2. Вақте ки шумо testbench-ро дар яке аз се симуляторҳои дастгирӣшаванда иҷро мекунед, скрипт шакли мавҷро тавлид мекунад file. Шумо метавонед фармони make-ро иҷро кунед _gui барои бор кардани шакли мавҷ дар шакли мавҷи махсуси симулятор viewэ.
      Ба view шакли мавҷ file дар симулятори худ яке аз фармонҳои зеринро нависед:
      Иҷозатномаи симулятор

      Mentor Graphics ModelSim

      Хати фармон

      vsim_gui созед

      Шакли мавҷ File

      <design exampдиректория>/масample_design/sim/ mentor/hmcc_wf.wlf

      Муҳити визуалии Synopsys Discovery vcs_gui созед <design exampдиректория>/масample_design/sim/ hmcc_wf.vpd
      Cadence SimVision Waveform ncsim_gui созед <design exampдиректория>/масample_design/sim/ cadence/hmcc_wf.shm
  5. Натиҷаҳоро таҳлил кунед. Testbench бомуваффақият дар як порт даҳ бастаро мефиристад ва қабул мекунад ва Test_PASSED -ро нишон медиҳад.

Ташкили Шӯрои

Барои иҷро кардани тарроҳии сахтафзор тахтаро насб кунедampле.
Шарҳ: Пеш аз тағир додани ягон танзимот боварӣ ҳосил кунед, ки барқ ​​хомӯш карда шудааст.

  1. Калидҳои DIP-ро дар корти духтар ба таври зерин насб кунед:
  2. Калиди DIP SW1-ро барои нишон додани ID куби 0 насб кунед:
    Гузариш Функсия Танзимот
    1 КУБ[0] Кушода
    2 КУБ[1] Кушода
    3 КУБ[2] Кушода
    4 Парво накунед

Калиди DIP SW2-ро барои муайян кардани танзимоти соат насб кунед:

Гузариш Функсия Танзимот
1 CLK1_FSEL0 Кушода (125 МГс)
2 CLK1_FSEL1 Кушода (125 МГс)
3 CLK1_SEL Кушода (кристалл)
4 Парво накунед
  • Корти духтари HMC-ро ба маҷмӯаи рушди Arria 10 FPGA бо истифода аз пайвасткунакҳои J8 ва J10 корти духтар пайваст кунед.
  • Ҷойгирҳоро дар маҷмӯаи рушди Arria 10 GX FPGA насб кунед:
  • Барои интихоби 8 В ҳамчун танзимоти VCCIO барои пайвасткунаки FMC B шунтҳоро ба jumper J1.5 илова кунед.
  • Барои интихоб кардани 11 В ҳамчун танзимоти VCCIO барои пайвасткунаки FMC A ба jumper J1.8 шунтҳо илова кунед.

ALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (9)

Тартиб додан ва санҷиши тарҳрезӣ Example дар сахтафзор

Барои тартиб додан ва иҷро кардани санҷиши намоишӣ дар тарҳрезии сахтафзор собиқample, ин қадамҳоро иҷро кунед

  1. Боварӣ ҳосил кунед, ки тарроҳии сахтафзор собиқampнасли le пурра аст.
  2. Дар нармафзори Quartus Prime лоиҳаи Quartus Prime -ро кушоедample_design_install_dir> /example_design/par/hmcc_example.qpf.
  3. Дар панели идоракунӣ, Тартиб додани тарҳро (Intel Quartus Prime Pro Edition) клик кунед ё коркард > Оғози тартиб доданро интихоб кунед (Intel Quartus Prime Standard Edition).
  4. Пас аз тавлиди .sof, ин қадамҳоро барои барномарезии тарҳи сахтафзори собиқ иҷро кунедample дар дастгоҳи Arria 10:
    1. Асбобҳо > Барномасозро интихоб кунед.
    2. Дар Барномасоз, Танзимоти сахтафзорро клик кунед.
    3. Дастгоҳи барномасозиро интихоб кунед.
    4. Маҷмӯаи рушди Arria 10 GX FPGA-ро интихоб кунед ва илова кунед, ки сессияи Quartus Prime-и шумо метавонад ба он пайваст шавад.
    5. Боварӣ ҳосил кунед, ки режим ба J муқаррар карда шудаастTAG.
    6. Худкор муайян карданро клик кунед ва ягон дастгоҳро интихоб кунед.
    7. Дастгоҳи Arria 10-ро ду маротиба клик кунед.
    8. .sof-ро кушоедample_design_install_dir>/example_design/par/output_ files,
      Шарҳ: Нармафзори Quartus Prime дастгоҳро ба дастгоҳи дар .sof иваз мекунад.
    9. Дар сатри .sof-и худ, қуттии сутуни Барнома/Танзимкуниро тафтиш кунед.
    10. Оғозро пахш кунед.
    11. Пас аз он ки нармафзор дастгоҳро бо тарҳи сахтафзор конфигуратсия мекунадample, LED-ҳои тахтаро риоя кунед:
      1. LED-и сурхи дурахшон маънои иҷро шудани тарроҳиро нишон медиҳад.
      2. Ду LED-и сабз дар наздикии LED-и сурхи сурх маънои онро дорад, ки истиноди HMC оғоз шудааст ва санҷиш гузашт.
      3. Як LED-и сурх дар назди LED-и сурхи сурх нишон медиҳад, ки санҷиш ноком шудааст.
    12. Ихтиёрӣ. Барои мушоҳидаи натиҷаи санҷиши иловагӣ аз санҷиши консолии System истифода баред.
      Шарҳ: Барои назорат кардани сигналҳои вазъ дар тарҳрезии собиқ консоли системаро истифода баредample вақте ки тахта ба компютери шумо тавассути J пайваст мешавадTAG интерфейс. Консоли система ҳолати LED-и тахтаро барои мониторинги дурдаст, ҳолати оғозёбӣ барои ҳар як қадам ва ҳолати генератори дархости ҳар як порт ва санҷиши посухро нишон медиҳад. Консоли система инчунин интерфейсеро барои оғоз ё аз нав оғоз кардани санҷиш таъмин мекунад.
      1. Асбобҳо > Асбобҳои ислоҳи система > Консоли системаро интихоб кунед.
      2. Дар консоли система, интихоб кунед File > Иҷрои скрипт.
      3. -ро кушоед file <example_design_install_dir>/example_design/par/sysconsole_ testbench.tcl.
      4. Нармафзор натиҷаи санҷиши графикиро бор мекунад. Барои аз нав оғоз кардани санҷиш, Аз нав оғоз кардан -ро интихоб кунед.

Тартиб додан ва санҷиши тарҳрезӣ Example дар сахтафзорALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (10)

Тарҳрезии назораткунандаи хотираи гибридии куб

Дизайн Example Тавсифи

Дизайн собиқample функсияи асосии IP Hybrid Memory Cube Controllerро нишон медиҳад. Шумо метавонед тарроҳиро аз Example Design ҷадвали интерфейси графикии корбари Hybrid Memory Cube Controller (GUI) дар муҳаррири параметри IP.

Вижагиҳо

  • I2C устоди ва I2C оғоз мошини давлатӣ барои корти духтари HMC ва конфигуратсияи HMC
  • ATX PLL ва интиқолдиҳанда мошини ҳолати recalibration
  • Генератори дархост
  • Мониторро дархост кунед
  • Интерфейси консолии система

Талаботи сахтафзор ва нармафзор
Altera барои санҷиши тарҳи собиқ сахтафзор ва нармафзори зеринро истифода мебарадampле:

  • Нармафзори Intel Quartus Prime
  • Консоли система
  • ModelSim-AE, Modelsim-SE, NCsim (танҳо Verilog HDL) ё симулятори VCS
  • Arria 10 GX FPGA Маҷмӯаи рушди
  • Корти духтари HMC

Тавсифи функсионалӣ

Altera як тарҳи омода барои таҳия пешниҳод мекунадample бо асосии HMC Controller IP. Ин тарҳ, собиқample маҷмӯаи рушди Arria 10 GX FPGA-ро бо корти духтари HMC тавассути пайвасткунакҳои FMC пайваст мекунад.
Шумо метавонед тарҳро ҳамчун собиқ истифода баредample барои пайвасти дурусти асосии IP-и худ ба тарроҳии худ ё ҳамчун тарҳи ибтидоӣ шумо метавонед барои талаботи тарроҳии худ танзим кунед. Дизайн собиқample як модули устои I2C, модули азнавкалибркунии PLL/CDR, як интиқолдиҳандаи берунии PLL IP ва мантиқи тавлид ва тафтиши транзаксияҳоро дар бар мегирад. Дизайн собиқampЛе тахмин як дастгоҳи Micron HMC 15G-SR HMC, ки як fourlдастгоҳи сиёҳӣ, дар корти духтар. Дизайн собиқample як мисоли асосии IP-ро дар бар мегирад ва ба як пайванди ягона дар дастгоҳи HMC пайваст мешавад. Тасвири 2-1: Назоратчии HMC Design Example Диаграммаи блокALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (11)

Пас аз он ки шумо Arria 10 FPGA-ро бо тарҳи собиқ танзим кунедample, контролери I2C генераторҳои соат ва дастгоҳи HMC-ро танзим мекунад. Вақте ки калибрченкунӣ ба итмом мерасад, тарҳи собиқample ATX PLL-ро калибр мекунад. Ҳангоми кор, генератори дархост фармонҳои хондан ва навиштанро тавлид мекунад, ки пас аз он ядрои IP Controller HMC коркард мекунад. Мониторинги дархост посухҳоро аз ядрои IP сабт мекунад ва дурустии онҳоро месанҷад.

Сигналҳои интерфейс
Љадвали 2-1: HMC Controller IP Core Design Example сигналҳо

Номи сигнал

clk_50

Самт

Вуруд

Паҳно (бит)

1

Тавсифи

Соати вуруди 50 МГс.

hssi_refclk Вуруд 1 Соати истинод CDR барои HMC ва HMCC IP асосии.
Номи сигнал

hmc_lxrx

Самт

Вуруд

Паҳно (бит)

Шумораи каналҳо (16

ё 8)

Тавсифи

Интиқоли FPGA пинҳоро қабул мекунад.

hmc_lxtx Натиҷа Шумораи каналҳо (16

ё 8)

Пункҳои интиқоли интиқоли FPGA.
hmc_ctrl_lxrxps Вуруд 1 Назорати сарфаи интиқоли барқи FPGA.
hmc_ctrl_lxtxps Натиҷа 1 Назорати сарфаи барқи интиқолдиҳандаи HMC.
hmc_ctrl_ferr_n Вуруд 1 Натиҷаи HMC FERR_N.
hmc_ctrl_p_rst_n Натиҷа 1 Вуруди HMC P_RST_N.
hmc_ctrl_scl Дутарафа 1 Соати конфигуратсияи HMC I2C.
hmc_ctrl_sda Дутарафа 1 Маълумоти конфигуратсияи HMC I2C.
fmc0_scl Натиҷа 1 Истифоданашуда. Барои муҳофизат кардани пинҳои FPGA I/O аз кашидани 3.3 V дар корти духтар паст ронда шудааст.
fmc0_sda Натиҷа 1 Истифоданашуда. Барои муҳофизат кардани пинҳои FPGA I/O аз кашидани 3.3 V дар корти духтар паст ронда шудааст.
пахш_тугма Вуруд 1 Вуруди тугмаи пахш барои барқарорсозӣ истифода мешавад.
тапиши_н Натиҷа 1 Набзи дил баромади LED.
link_init_complete_n Натиҷа 1 Оғозсозии истинод ба анҷоми баромади LED.
озмоиш_гузашта_н Натиҷа 1 Санҷиш аз баромади LED гузашт.
санҷиши_муваффақият_n Натиҷа 1 Санҷиши баромади LED ноком.

Дизайн ExampХаритаи бақайдгирӣ
Љадвали 2-2: HMC Controller IP Core Design ExampХаритаи бақайдгирӣ

Навиштан ба ин регистрҳо тарҳро аз нав барқарор мекунад.

Битҳо

1:0

Номи майдон

Шумораи порт

Навъи

RO

Арзиши оид ба Reset

Фарқ мекунад

Тавсифи

Шумораи портҳо барои мисоли асосии IP.

7:2 Захира карда шудааст RO 0х00  

Ҷадвали 2-4: Бақайдгирии BOARD_LEDs
Ин феҳрист ҳолати LED-ҳои шӯроро инъикос мекунад

Битҳо

0

Номи майдон

Санҷиш ноком

Навъи

RO

Арзиши оид ба Reset

0х00

Тавсифи

Санҷиш ноком шуд.

1 Санҷиш гузашт RO 0х00 Санҷиш гузашт.
2 Оғозсозии HMCC Link анҷом ёфт RO 0х00 Оғозсозии пайванди HMC ба итмом расид ва барои трафик омода аст.
3 Набзи дил RO 0х00 Ҳангоми иҷро кардани тарроҳӣ фаъол мешавад.
7:4 Захира карда шудааст RO 0х00  

Ҷадвали 2-5: TEST_INITIALIZATION_STATUS Бақайдгирӣ

Битҳо

0

Номи майдон

Маҷмӯи генератори соати I2C

Навъи

RO

Арзиши оид ба Reset

0х00

Тавсифи

Генераторҳои соатҳои бортӣ танзим карда шудаанд.

1 ATX PLL ва Калибрченкунии интиқолдиҳанда ба итмом расид RO 0х00 ATX PLL ва интиқолдиҳандаҳо ба соати вуруд дубора калибр карда шуданд.
2 I2C HMC

Конфигуратсия анҷом ёфт

RO 0х00 Конфигуратсияи дастгоҳи HMC дар болои I2C анҷом ёфт.
3 Оғозсозии HMC Link анҷом ёфт RO 0х00 Оғозсозии пайванди HMC ба итмом расид ва барои трафик омода аст.
7:4 Захира карда шудааст RO 0х00  

Ҷадвали 2-6: Бақайдгирии PORT_STATUS

Битҳо

0

Номи майдон

Порт 0 дархост мекунад Хуб

Навъи

RO

Арзиши оид ба Reset

0х00

Тавсифи

Насли дархости порти 0 анҷом ёфт.

1 Порт 0 Ҷавобҳо хуб RO 0х00 Санҷиши посухи порти 0 гузашт.
2 Порт 1 дархост мекунад Хуб RO 0х00 Насли дархости порти 1 анҷом ёфт.
3 Порт 1 Ҷавобҳо хуб RO 0х00 Санҷиши посухи порти 1 гузашт.
Битҳо

4

Номи майдон

Порт 2 дархост мекунад Хуб

Навъи

RO

Арзиши оид ба Reset

0х00

Тавсифи

Насли дархости порти 2 анҷом ёфт.

5 Порт 2 Ҷавобҳо хуб RO 0х00 Санҷиши посухи порти 2 гузашт.
6 Порт 3 дархост мекунад Хуб RO 0х00 Насли дархости порти 3 анҷом ёфт.
7 Порт 4 Ҷавобҳо хуб RO 0х00 Санҷиши посухи порти 3 гузашт.

Маълумоти Иловагӣ

Тарроҳии HMC Controller Example Таърихи бознигарии дастури корбар
Љадвали A-1: ​​Таърихи таљдиди њуљљатњо
Хусусиятҳои нав ва тағиротро дар тарҳрезии собиқ ҷамъбаст мекунадample дастури корбар барои асосии HMC Controller IP.

Сана Версияи ACDS Тағйирот
     
2016.05.02 16.0 Нашри аввал.

Чӣ тавр бо Intel тамос гирифтан мумкин аст
Ҷадвали A-2: Чӣ тавр бо Intel тамос гирифтан мумкин аст
Барои дарёфти маълумоти навтарин дар бораи маҳсулоти Intel, ба ин ҷадвал муроҷиат кунед. Шумо инчунин метавонед ба идораи фурӯши маҳаллии Intel ё намояндаи фурӯш муроҷиат кунед.

Тамос Усули тамос Адрес
Пуштибонии фаннӣ Webсайт www.altera.com/support
 

Омӯзиши техникӣ

Webсайт www.altera.com/training
Почтаи электронӣ FPGATraining@intel.com
Адабиёти маҳсулот Webсайт www.altera.com/literature
Дастгирии ғайритехникӣ: умумӣ Почтаи электронӣ nacomp@altera.com
Тамос

 

Дастгирии ғайритехникӣ: иҷозатномадиҳии нармафзор

Усули тамос

 

Почтаи электронӣ

Адрес

 

authorization@altera.com

Маълумоти марбут

Конвенсияҳои типографӣ

Љадвали A-3: Конвенсияњои типографї
Конвенсияҳои типографии ин ҳуҷҷатро номбар мекунадALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (12) ALTERA-Arria-10-Гибрид-хотира-куб-назоратчии-дизайн-эксample-FIG- (13)

Нишонаи Алоқа ба шумо имкон медиҳад, ки ба Altera дар бораи ҳуҷҷат фикру мулоҳиза фиристед. Усулҳои ҷамъоварии фикру мулоҳизаҳо вобаста ба ҳар як ҳуҷҷат фарқ мекунанд

Корпоратсияи Intel. Ҳамаи ҳуқуқ маҳфуз аст. Intel, логотипи Intel, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus ва Stratix калимаҳо ва логотипҳо тамғаҳои тиҷоратии Intel Corporation ё филиалҳои он дар ИМА ва/ё дигар кишварҳо мебошанд. Intel иҷрои маҳсулоти FPGA ва нимноқилҳои худро мувофиқи мушаххасоти ҷорӣ мувофиқи кафолати стандартии Intel кафолат медиҳад, аммо ҳуқуқ дорад, ки дар вақти дилхоҳ бидуни огоҳӣ ба ҳама гуна маҳсулот ва хидматҳо тағйирот ворид кунад. Intel ҳеҷ гуна масъулият ё масъулиятеро, ки аз барнома ё истифодаи ҳама гуна маълумот, маҳсулот ё хидмати дар ин ҷо тавсифшуда бармеояд, ба дӯш намегирад, ба истиснои ҳолатҳое, ки Intel дар шакли хаттӣ розӣ шудааст. Ба муштариёни Intel тавсия дода мешавад, ки пеш аз такя ба ҳама гуна маълумоти нашршуда ва пеш аз фармоиш барои маҳсулот ё хидматҳо версияи охирини мушаххасоти дастгоҳро дастрас кунанд.
Дигар номҳо ва брендҳо метавонанд ҳамчун моликияти дигарон даъво карда шаванд
101 Drive Innovation, Сан-Хосе, CA 95134

Охирин навсозӣ барои Quartus Prime Design Suite: 16.0
УГ-20027
2016.05.02
101 Drive Innovation
Сан-Хосе, CA 95134
www.altera.com

Ҳуҷҷатҳо / Сарчашмаҳо

ALTERA Arria 10 Hybrid Memory Cube Controller Design Example [pdf] Дастури корбар
Arria 10 Hybrid Memory Cube Controller Design Example, Arria 10, Hybrid Memory Cube Controller Design Example, Design Controller Example, Design Example

Иқтибосҳо

Назари худро гузоред

Суроғаи почтаи электронии шумо нашр намешавад. Майдонҳои зарурӣ қайд карда шудаанд *