ALTERA-LOGO

ALTERA Arria 10 Hybrid Memory Cube Controller Design Example

ALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-PRODUCT

Hybrid Memory Cube Controller Design Example User Guide HMC Controller аппараттык дизайнын долбоорлоо жана колдонуу боюнча маалымат берет, эксample. Колдонмо Quartus Prime Design Suite 16.0 үчүн жаңыртылган жана акыркы жолу 2-жылдын 2016-майында жаңыртылган.
The Design ExampЫкчам баштоо колдонмосу HMC Controller дизайнын компиляциялоо, симуляциялоо, генерациялоо жана тестирлөө боюнча кадам-кадам нускамаларды берет.ample. Ашыкча көрүү үчүн 1-1-сүрөттү караңызview өнүктүрүү кадамдары жөнүндө.

Дизайн Example Description

HMC Controller аппараттык дизайны эксample ар кандай компоненттерди камтыйт, мисалы Board Arria 10 Device, HMC Controller IP Core, Clocks & Reset TX PLLs, Data Path Request Generator жана Response Monitor, TX/TX FIFO MAC, RX MAC, Test Avalon-MM Control and LEDs, Controller Status Interface , Avalon-MM I 2C Master, Initialization State Machine, TX Lane Swapper, Transceiver x16, RX Lane Swapper, Arria 10 Transceiver Reconfiguration Interface жана HMC Device. Эксample дизайн HMC кызы картасы менен Arria 10 GX FPGA өнүктүрүү комплектинде туура иштеши үчүн атайын орнотууларды талап кылат.

Кошумча маалымат

Кошумча маалымат бөлүмүндө түзүлгөн дизайн үчүн каталог түзүмү жөнүндө маалымат берилетample, колдонуучу колдонмосун кайра карап чыгуу тарыхы, колдонмодо колдонулган типографиялык конвенциялар жана колдоо үчүн Intel менен кантип байланышса болот.

Продукт колдонуу нускамалары

HMC Controller аппараттык дизайнын колдонуу үчүн төмөнкү нускамаларды аткарыңызampле:

  1. Дизайнды түзүңүзampсимуляторду колдонуу
  2. Функционалдык симуляцияны аткарыңыз
  3. Дизайнды жаратыңызample
  4. Дизайнды түзүңүзampQuartus Prime колдонуу
  5. Аппараттык түзүлүштү сынап көрүңүз

Эскертүү, аппараттык конфигурация жана сыноо fileдизайн үчүн sample жайгашкан /example_design/par, симуляция учурунда fileлар /ex ичинде жайгашканample_design/sim.

Гибриддик Memory Cube Controller IP өзөгүн кантип колдонууну түшүнүүгө жардам берүү үчүн, өзөктө симуляциялануучу тесттик стол жана аппараттык дизайн мурункуampкомпиляцияны жана аппараттык тестирлөөнү колдойт. Сиз дизайн эксample, параметр редактору автоматтык түрдө түзөт files моделдөө, компиляция жана жабдыкта дизайнды сыноо үчүн зарыл. Сиз Intel® Arria® 10 GX FPGA өнүктүрүү комплектине компиляцияланган дизайнды жүктөп алсаңыз болот.ALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (1)

Тиешелүү маалымат
Hybrid Memory Cube Controller IP Core Колдонуучу колдонмосу

Дизайн Example Directory структурасыALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (2)

Аппараттык конфигурация жана сыноо files (аппараттык дизайн, мисampле) жайгашканample_ design_install_dir>/example_design/par. симуляция files (симуляция үчүн гана тест) жайгашканample_design_install_dir>/example_design/sim.

Дизайн Example Components

HMC Controller аппараттык дизайны эксample төмөнкү компоненттерди камтыйт:

  • HMC Controller IP өзөгү, CDR маалымдама сааты 125 МГц жана демейки RX картасы жана TX карта орнотуулары менен.
    Эскертүү: Дизайн эксample HMC кыз картасы менен Arria 10 GX FPGA өнүктүрүү комплектинде туура иштеши үчүн бул орнотууларды талап кылат.
  • IP өзөгүн программалоону, пакетти түзүү жана текшерүүнү координациялоочу кардар логикасы.
  • JTAG Altera System Console менен байланышуучу контроллер. Системанын консолу аркылуу кардар логикасы менен байланышасыз.

ALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (3)

Ачкычты тизмелейт fileмурдагы ишке ашыруу сample testbench.

/src/hmcc_example.sv Жогорку деңгээлдеги аппараттык дизайн эксample file.
/sim/hmcc_tb.sv Жогорку деңгээл file симуляция үчүн.
Testbench скрипттери

Эскертүү: Берилген Make колдонуңузfile бул скрипттерди түзүү үчүн.

/sim/run_vsim.do Testbench иштетүү үчүн ModelSim сценарийи.
/sim/run_vcs.sh Testbench иштетүү үчүн Synopsys VCS скрипти.
/sim/run_ncsim.sh Testbench иштетүү үчүн Cadence NCSim сценарийи.

Дизайнды түзүү ExampleALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (8)

1-5-сүрөт: МисampHybrid Memory Cube Controller Параметрлер редакторундагы Дизайн өтмөгүALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (7)

Arria 10 аппараттык дизайнын түзүү үчүн бул кадамдарды аткарыңызample and testbench:

  1. IP каталогунда (Tools > IP Catalog), Arria 10 максаттуу түзмөк үй-бүлөсүн тандаңыз.
  2. IP каталогунда Hybrid Memory Cube Controllerди таап, тандаңыз. Жаңы IP Variation терезеси пайда болот.
  3. Ыңгайлаштырылган IP вариацияңыз үчүн жогорку деңгээлдеги атын көрсөтүңүз. Параметрлердин редактору IP вариация орнотууларын а ичинде сактайт file аталган .qsys.
  4. Түзмөк талаасында белгилүү бир Arria 10 түзмөгүн тандаңыз же Quartus Prime программасы тандаган демейки түзмөктү сакташыңыз керек.
  5. OK басыңыз. IP параметр редактору пайда болот.
  6. IP өтмөгүндө IP негизги вариацияңыздын параметрлерин көрсөтүңүз.
  7. Экс боюнчаample Дизайн өтмөгүндө, дизайн экс үчүн төмөнкү орнотууларды тандаңызampле:
    1. Select Design үчүн, HMCC Daughter Board опциясын тандаңыз.
    2. Мисалы үчүнample Design Files, тесттик столду түзүү үчүн Simulation опциясын тандаңыз жана аппараттык дизайнды түзүү үчүн Синтез опциясын тандаңыз.ample.
    3. Түзүлгөн HDL форматы үчүн Verilog гана жеткиликтүү.
    4. Максаттуу өнүктүрүү комплекти үчүн Arria 10 GX FPGA иштеп чыгуу комплекти (өндүрүш кремнийи) тандаңыз.
      Эскертүү: Бул комплектти тандап жатканда, аппараттык дизайн эксample сиздин мурунку тандооңузду максаттуу тактадагы аппарат менен кайра жазат. Сиз дизайн эксample, Intel Quartus Prime программасы Intelди жаратат
      Quartus Prime долбоору, жөндөө жана сиз тандаган такта үчүн пин дайындоо. Эгерде сиз программалык камсыздоонун белгилүү бир тактага багытталышын каалабасаңыз, Эч бири тандаңыз.
  8. Ex Generate дегенди басыңызample Дизайн баскычы

Testbench түшүнүү

Altera дизайн экс сунуш кылатampHMC Controller IP өзөгү менен. Дизайн эксample сиздин IP өзөгүңүздү симуляциялоо үчүн да, компиляция үчүн да жеткиликтүү. Дизайн эксample HMC Controller IP өзөктүү тесттенч катары симуляция функцияларын аткарат.
Эгерде сиз Generate Example Design HMC Controller параметр редакторунда, Quartus Prime программалык камсыздоосу демонстрациялык тестирлөөнү жаратат. Параметрлердин редактору сизден тесттин каалаган жерин сурайт.
Testbenchти окшоштуруу үчүн сиз өзүңүздүн HMC автобус функционалдык моделиңизди (BFM) беришиңиз керек. Altera эски дизайнды сынайтampMicron Hybrid Memory Cube BFM менен testbench. Testbench I2C мастер модулун камтыбайт, анткени Micron HMC BFM колдобойт жана I2C модулу менен конфигурацияны талап кылбайт.
Симуляцияда, testbench төмөнкү аракеттердин ырааттуулугун аткаруу үчүн TX PLL жана маалымат жолу интерфейстерин көзөмөлдөйт:

  1. Response Open Loop режиминде HMC Controller IP негизги маалымат ылдамдыгы жана каналдын туурасы менен HMC BFMди конфигурациялайт.
  2. BFM менен IP ядросунун ортосундагы байланышты орнотот.
  3. IP өзөгүнүн төрт портунун ар бирин BFMге төрт пакет маалымат жазууга багыттайт.
  4. BFMден маалыматтарды кайра окуу үчүн IP өзөгүн багыттайт.
  5. Окулган маалыматтар жазуу маалыматтарына дал келгенин текшерет.
  6. Эгер маалыматтар дал келсе, TEST_PASSED көрсөтөт.

Дизайнды имитациялоо Example Testbench
Сүрөт 1-6: ПроцедураALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (8)

Тестирлөө үчүн бул кадамдарды аткарыңыз:

  1. Буйрук сабында, өзгөртүүample>/sim каталогу.
  2. Скрипттерди жазыңыз.
  3. Симуляторуңузга жараша төмөнкү буйруктардын бирин териңиз:ALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- 14
  4. үчүн view симуляция натыйжалары:
    1. Колдоого алынган үч симулятордун биринде testbench иштеткенде, скрипт testbench ырааттуулугун аткарат жана симулятордун иш-аракетинample Directory>/example_ design/sim/ .log. "vsim", "ncsim" же "vcs" болуп саналат.
    2. Колдоого алынган үч тренажердун каалаганында testbench иштеткенде, скрипт толкун формасын жаратат file. Make буйругун иштете аласыз _gui симуляторго мүнөздүү толкун формасында толкун формасын жүктөө үчүн viewэ.
      үчүн view толкун формасы file симуляторуңузда төмөнкү буйруктардын бирин териңиз:
      Simulator License

      Mentor Graphics ModelSim

      Command Line

      vsim_gui жасоо

      Толкун формасы File

      <design example каталог>/мисample_design/sim/ mentor/hmcc_wf.wlf

      Synopsys Discovery Visual Environment vcs_gui жасоо <design example каталог>/мисample_design/sim/ hmcc_wf.vpd
      Cadence SimVision Waveform ncsim_gui түзүү <design example каталог>/мисample_design/sim/ cadence/hmcc_wf.shm
  5. Натыйжаларды талдоо. Ийгиликтүү testbench портуна он пакетти жөнөтөт жана кабыл алат жана Test_PASSED көрсөтөт.

Башкарманы түзүү

Аппараттык дизайнды иштетүү үчүн тактаны орнотуңузample.
Эскертүү: Кандайдыр бир жөндөөлөрдү өзгөртүүдөн мурун кубат өчүрүлгөнүн текшериңиз.

  1. Кызмат картасында DIP которгучтарын төмөнкүдөй орнотуңуз:
  2. DIP которуштурууну SW1 кубунун ID 0 көрсөтүүсү үчүн коюңуз:
    Которуу Функция Орнотуу
    1 CUB[0] Open
    2 CUB[1] Open
    3 CUB[2] Open
    4 баары бир

Сааттын жөндөөлөрүн аныктоо үчүн SW2 DIP которуштуруусун коюңуз:

Которуу Функция Орнотуу
1 CLK1_FSEL0 Ачык (125 МГц)
2 CLK1_FSEL1 Ачык (125 МГц)
3 CLK1_SEL Ачык (Кристалл)
4 баары бир
  • Кызы картанын J10 жана J8 туташтыргычтарын колдонуп, HMC кыз картасын Arria 10 FPGA өнүктүрүү комплектине туташтырыңыз.
  • Arria 10 GX FPGA өнүктүрүү комплектине секирүүчүлөрдү орнотуңуз:
  • FMC туташтыргычы B үчүн VCCIO жөндөөсү катары 8 В тандоо үчүн J1.5 секиргичке шунттарды кошуңуз.
  • FMC туташтыргычы А үчүн VCCIO жөндөөсү катары 11 В тандоо үчүн J1.8 секиргичке шунттарды кошуңуз.

ALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (9)

Дизайнды түзүү жана сыноо Example in Аппараттык

Аппараттык дизайн боюнча демонстрация тестин түзүү жана иштетүү үчүнample, бул кадамдарды аткарыңыз

  1. Аппараттык камсыздоонун дизайнын камсыз кылуу эксampле муун бүттү.
  2. Quartus Prime программасында Quartus Prime долбоорун ачыңызample_design_install_dir> /example_design/par/hmcc_example.qpf.
  3. Compilation Dashboard панелинен Compile Design (Intel Quartus Prime Pro Edition) чыкылдатыңыз же Иштетүү > Компиляцияны баштоо (Intel Quartus Prime Standard Edition) тандаңыз.
  4. .sof түзгөндөн кийин, аппараттык дизайнды программалоо үчүн бул кадамдарды аткарыңызampArria 10 түзмөгүндө:
    1. Куралдар > Программист тандаңыз.
    2. Программистте, Hardware Setup чыкылдатыңыз.
    3. Программалоочу түзүлүштү тандаңыз.
    4. Quartus Prime сеансыңыз туташа турган Arria 10 GX FPGA өнүктүрүү комплектин тандап, кошуңуз.
    5. Mode J деп коюлганын текшериңизTAG.
    6. Auto Detect чыкылдатып, каалаган түзмөктү тандаңыз.
    7. Arria 10 түзмөгүн эки жолу чыкылдатыңыз.
    8. .sof inample_design_install_dir>/example_design/par/output_ files,
      Эскертүү: Quartus Prime программасы аппаратты .sof ичиндегиге өзгөртөт.
    9. .sof менен катарда, Программа/Конфигурация тилкесиндеги кутучаны белгилеңиз.
    10. Start Click.
    11. программалык камсыздоо аппараттык дизайн экс менен аппаратты конфигурациялоо кийинample, тактадагы светодиоддорду байкаңыз:
      1. Жаркылдап турган кызыл LED дизайн иштеп жатканын билдирет.
      2. Кызыл күйүп турган LED жанындагы эки жашыл LED HMC шилтемеси инициализацияланганын жана сыноодон өткөнүн билдирет.
      3. Кызыл күйүп турган LED жанындагы бир кызыл LED сыноо ийгиликсиз болгонун билдирет.
    12. Кошумча. Кошумча сыноо жыйынтыгына байкоо жүргүзүү үчүн Системанын консолунун тестин колдонуңуз.
      Эскертүү: Дизайндагы абал сигналдарын көзөмөлдөө үчүн Системанын консолун колдонуңузample такта сиздин компьютериңизге J аркылуу туташтырылгандаTAG интерфейс. Системалык консол алыстан мониторинг жүргүзүү үчүн тактанын LED статусун, ар бир кадам үчүн инициализация статусун жана ар бир порттун суроо-талап генераторунун жана жооп текшерүүчүнүн абалын көрсөтөт. Системалык консол тестти баштоо же кайра баштоо үчүн интерфейсти да камсыз кылат.
      1. Куралдар > Системанын мүчүлүштүктөрүн оңдоо куралдары > Системалык консолду тандаңыз.
      2. Системанын консолунда тандаңыз File > Скриптти аткаруу.
      3. ачыңыз file <example_design_install_dir>/example_design/par/sysconsole_ testbench.tcl.
      4. Программа графикалык сыноону жүктөйт. Сыноону кайра иштетүү үчүн Кайра баштоону тандаңыз.

Дизайнды түзүү жана сыноо Example in АппараттыкALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (10)

Hybrid Memory Cube Controller Дизайн

Дизайн Example Description

Дизайн эксample Hybrid Memory Cube Controller IP ядросунун иштешин көрсөтөт. Сиз дизайнды Example IP параметр редакторундагы Hybrid Memory Cube Controller графикалык колдонуучу интерфейсинин (GUI) Дизайн өтмөгү.

Өзгөчөлүктөрү

  • HMC кыз картасы жана HMC конфигурациясы үчүн I2C мастер жана I2C инициализациялоо мамлекеттик машинасы
  • ATX PLL жана трансиверди кайра калибрлөөчү мамлекеттик машина
  • Сурам генератору
  • Сурам монитор
  • Системанын консолунун интерфейси

Аппараттык жана программалык камсыздоого талаптар
Altera дизайнын текшерүү үчүн төмөнкү аппараттык жана программалык камсыздоону колдонотampле:

  • Intel Quartus Prime программасы
  • Системалык консол
  • ModelSim-AE, Modelsim-SE, NCsim (Verilog HDL гана) же VCS симулятору
  • Arria 10 GX FPGA өнүктүрүү комплекти
  • HMC кыз картасы

Функционалдык сүрөттөмө

Altera компиляцияга даяр дизайнды камсыз кылатampHMC Controller IP өзөгү менен. Бул дизайн эксample FMC туташтыргычтары аркылуу туташтырылган HMC кыз картасы менен Arria 10 GX FPGA өнүктүрүү комплектине багытталган.
Сиз дизайнды экс катары колдоно аласызample сиздин IP ядроңузду дизайныңызга туура туташтыруу үчүн же баштапкы дизайн катары өзүңүздүн дизайн талаптарыңызга ылайыкташтыра аласыз. Дизайн эксample I2C мастер модулун, PLL/CDR кайра калибрлөө модулун, бир тышкы трансивер PLL IP өзөгүн жана транзакцияларды түзүү жана текшерүү үчүн логиканы камтыйт. Дизайн эксample Micron HMC 15G-SR HMC түзмөгүн болжолдойт, ал фоurlсыя аппараты, кыз картада. Дизайн эксample IP өзөгүнүн бир нускасын камтыйт жана HMC түзмөгүндөгү бир шилтемеге туташат. Сүрөт 2-1: HMC Controller Design Example Block DiagramALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (11)

Arria 10 FPGA конфигурациялоодон кийин дизайн эксample, I2C контроллери борттогу саат генераторлорун жана HMC аппаратын конфигурациялайт. Калибрлөө аяктагандан кийин, дизайн эксample ATX PLLди калибрлейт. Иштөө учурунда суроо-талап генератору HMC Controller IP өзөгү кайра иштеткен окуу жана жазуу буйруктарын жаратат. Сурам монитору IP өзөгүнөн келген жоопторду кармап, алардын тууралыгын текшерет.

Интерфейс сигналдары
Таблица 2-1: HMC Controller IP Core Design Example Signals

Сигнал аты

clk_50

Багыт

Киргизүү

Туурасы (бит)

1

Description

50 MHz киргизүү сааты.

hssi_refclk Киргизүү 1 HMC жана HMCC IP өзөгү үчүн CDR маалымдама сааты.
Сигнал аты

hmc_lxrx

Багыт

Киргизүү

Туурасы (бит)

Каналдардын саны (16

же 8)

Description

FPGA кабыл алуучу пиндер.

hmc_lxtx Чыгуу Каналдардын саны (16

же 8)

FPGA трансиверинин өткөрүү пиндери.
hmc_ctrl_lxrxps Киргизүү 1 FPGA трансиверинин күчүн үнөмдөөчү башкаруу.
hmc_ctrl_lxtxps Чыгуу 1 HMC transceiver кубат үнөмдөө башкаруу.
hmc_ctrl_ferr_n Киргизүү 1 HMC FERR_N чыгаруу.
hmc_ctrl_p_rst_n Чыгуу 1 HMC P_RST_N киргизүү.
hmc_ctrl_scl Эки багыттуу 1 HMC I2C конфигурация сааты.
hmc_ctrl_sda Эки багыттуу 1 HMC I2C конфигурация маалыматтары.
fmc0_scl Чыгуу 1 Колдонулбаган. FPGA киргизүү/чыгаруу төөнөгүчтөрүн кыз картадагы 3.3 V тартылуудан коргоо үчүн төмөн айдалды.
fmc0_sda Чыгуу 1 Колдонулбаган. FPGA киргизүү/чыгаруу төөнөгүчтөрүн кыз картадагы 3.3 V тартылуудан коргоо үчүн төмөн айдалды.
push_button Киргизүү 1 Калыбына келтирүү үчүн колдонулган баскыч баскычын киргизүү.
жүрөк_согушу_n Чыгуу 1 Жүрөктүн согушу LED чыгаруу.
link_init_complete_n Чыгуу 1 Шилтеме инициализациялоо аяктады.
тесттен_өттү_n Чыгуу 1 Сыноодон өттү LED чыгаруу.
test_failed_n Чыгуу 1 Сыноо ишке ашкан жок.

Дизайн Example Register Map
Таблица 2-2: HMC Controller IP Core Design Example Register Map

Бул регистрлерге жазуу дизайнды баштапкы абалга келтирет.

Биттер

1:0

Талаа аты

Порт саны

Type

RO

Кайра коюудагы маани

Ар түрдүү

Description

IP негизги инстанциясы үчүн порттордун саны.

7:2 Резервге коюлган RO 0x00  

Таблица 2-4: BOARD_LED реестри
Бул реестр башкармалыктын светодиоддорунун абалын чагылдырат

Биттер

0

Талаа аты

Сыноо ишке ашкан жок

Type

RO

Кайра коюудагы маани

0x00

Description

Сыноо ишке ашкан жок.

1 Сыноо өттү RO 0x00 Сыноо өттү.
2 HMCC шилтемесин инициализациялоо аяктады RO 0x00 HMC шилтемесин инициализациялоо аяктады жана трафикке даяр.
3 Жүрөктүн согушу RO 0x00 Дизайн иштеп жатканда өчүрүлөт.
7:4 Резервге коюлган RO 0x00  

Таблица 2-5: TEST_INITIALIZATION_STATUS Каттоо

Биттер

0

Талаа аты

I2C саат генераторунун топтому

Type

RO

Кайра коюудагы маани

0x00

Description

Борттогу саат генераторлору конфигурацияланган.

1 ATX PLL жана Transceiver кайра калибрлөө аяктады RO 0x00 ATX PLL жана трансиверлер киргизүү саатына кайра калибрленген.
2 I2C HMC

Конфигурация аяктады

RO 0x00 I2C аркылуу HMC түзмөгүнүн конфигурациясы аяктады.
3 HMC Link инициализациясы аяктады RO 0x00 HMC шилтемесин инициализациялоо аяктады жана трафикке даяр.
7:4 Резервге коюлган RO 0x00  

Таблица 2-6: PORT_STATUS Каттоо

Биттер

0

Талаа аты

Порт 0 Сурайт OK

Type

RO

Кайра коюудагы маани

0x00

Description

Порт 0 өтүнүчүн түзүү аяктады.

1 Порт 0 Жооптор OK RO 0x00 Порт 0 жооп текшерүүдөн өттү.
2 Порт 1 Сурайт OK RO 0x00 Порт 1 өтүнүчүн түзүү аяктады.
3 Порт 1 Жооптор OK RO 0x00 Порт 1 жооп текшерүүдөн өттү.
Биттер

4

Талаа аты

Порт 2 Сурайт OK

Type

RO

Кайра коюудагы маани

0x00

Description

Порт 2 өтүнүчүн түзүү аяктады.

5 Порт 2 Жооптор OK RO 0x00 Порт 2 жооп текшерүүдөн өттү.
6 Порт 3 Сурайт OK RO 0x00 Порт 3 өтүнүчүн түзүү аяктады.
7 Порт 4 Жооптор OK RO 0x00 Порт 3 жооп текшерүүдөн өттү.

Кошумча маалымат

HMC Controller Design Example User Guide Revision History
Таблица A-1: ​​Документти кайра карап чыгуу тарыхы
Дизайндагы жаңы функцияларды жана өзгөртүүлөрдү жалпылайт эксampHMC Controller IP өзөгү үчүн колдонуучу колдонмосу.

Дата ACDS версиясы Өзгөрүүлөр
     
2016.05.02 16.0 Алгачкы чыгаруу.

Intel менен кантип байланышса болот
Таблица A-2: Intel менен кантип байланышса болот
Intel өнүмдөрү жөнүндө эң акыркы маалыматты табуу үчүн бул таблицага кайрылыңыз. Сиз ошондой эле жергиликтүү Intel сатуу кеңсесине же сатуу өкүлүнө кайрылсаңыз болот.

Байланыш Байланыш ыкмасы Дарек
Техникалык колдоо Webсайт www.altera.com/support
 

Техникалык окуу

Webсайт www.altera.com/training
Email FPGATraining@intel.com
Продукт адабияты Webсайт www.altera.com/literature
Техникалык эмес колдоо: жалпы Email nacomp@altera.com
Байланыш

 

Техникалык эмес колдоо: программалык камсыздоону лицензиялоо

Байланыш ыкмасы

 

Email

Дарек

 

authorization@altera.com

Тиешелүү маалымат

Типографиялык конвенциялар

Таблица A-3: Типографиялык конвенциялар
Бул документ колдонгон типографиялык конвенциялардын тизмесиALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (12) ALTERA-Arria-10-гибриддик-эстутум-куб-контроллер-дизайн-эксample-FIG- (13)

Пикир сөлөкөтү документ тууралуу Alteraга пикир билдирүүгө мүмкүндүк берет. Пикирди чогултуу ыкмалары ар бир документке жараша өзгөрөт

Intel корпорациясы. Бардык укуктар корголгон. Intel, Intel логотиби, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus жана Stratix сөздөрү жана логотиптери Intel корпорациясынын же анын АКШдагы жана/же башка өлкөлөрдөгү филиалдарынын соода белгилери болуп саналат. Intel өзүнүн FPGA жана жарым өткөргүч өнүмдөрүн Intelдин стандарттык гарантиясына ылайык учурдагы спецификацияларга кепилдик берет, бирок каалаган убакта эскертүүсүз каалаган өнүмгө жана кызматтарга өзгөртүү киргизүү укугун өзүнө калтырат. Intel бул жерде сүрөттөлгөн кандайдыр бир маалыматты, продуктуну же кызматты колдонуудан же колдонуудан келип чыккан эч кандай жоопкерчиликти же жоопкерчиликти өзүнө албайт, Intel тарабынан жазуу жүзүндө ачык макулдашылгандан башка учурларда. Intel кардарларына жарыяланган маалыматка таянардан мурун жана өнүмдөр же кызматтарга буйрутма берүүдөн мурун түзмөктүн спецификацияларынын акыркы версиясын алуу сунушталат.
Башка аталыштар жана бренддер башкалардын менчиги катары талап кылынышы мүмкүн
101 Innovation Drive, Сан-Хосе, CA 95134

Quartus Prime Design Suite үчүн акыркы жаңыртылган: 16.0
УГ-20027
2016.05.02
101 Innovation Drive
Сан-Хосе, CA 95134
www.altera.com

Документтер / Ресурстар

ALTERA Arria 10 Hybrid Memory Cube Controller Design Example [pdf] Колдонуучунун колдонмосу
Arria 10 Hybrid Memory Cube Controller Design Example, Arria 10, Hybrid Memory Cube Controller Design Example, Controller Design Example, Design Example

Шилтемелер

Комментарий калтырыңыз

Сиздин электрондук почта дарегиңиз жарыяланбайт. Талап кылынган талаалар белгиленген *