ALTERA-LOGO

ALTERA Arria 10 Dearadh Rialaitheoir Ciúb Cuimhne Hibrideach Example

ALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-PRODUCT

Dearadh an Rialaitheoir Ciúb Cuimhne Hibrideach Example Soláthraíonn an Treoir Úsáideora faisnéis ar dhearadh agus ar úsáid dhearadh crua-earraí Rialaitheoir HMC example. Nuashonraítear an treoir le haghaidh Quartus Prime Design Suite 16.0 agus nuashonraíodh é an uair dheireanach ar 2 Bealtaine 2016.
An Dearadh Example Soláthraíonn Quick Start Guide treoracha céim ar chéim chun dearadh Rialaitheoir HMC a thiomsú, a insamhladh, a ghiniúint agus a thástáil example. Déan tagairt do Fíor 1-1 le haghaidh breisview de na céimeanna forbartha.

Dearadh Example Tuairisc

Dearadh crua-earraí Rialaitheoir HMC exampÁirítear le le comhpháirteanna éagsúla cosúil le Bord Arria 10 Device, HMC Rialaitheoir IP Core, Cloig & Athshocraigh TX PLLs, Gineadóir Iarratas Conair Sonraí agus Monatóir Freagartha, TX/TX FIFO MAC, RX MAC, Rialú Tástáil Avalon-MM agus LEDs, Comhéadan Stádas Rialaitheora , Máistir Avalon-MM I 2C, Meaisín Stáit Túsaithe, TX Lane Swapper, Transceiver x16, RX Lane Swapper, Comhéadan Athchumraithe Transceiver Arria 10, agus Gléas HMC. An seanampÉilíonn dearadh socruithe sonracha chun oibriú i gceart ar Kit Forbartha Arria 10 GX FPGA le cárta iníon HMC.

Eolas Breise

Soláthraíonn an rannán Faisnéise Breise sonraí ar an struchtúr eolaire don dearadh ginte example, stair athbhreithnithe an treoir úsáideora, na coinbhinsiúin chlóghrafacha a úsáidtear sa treoir, agus conas dul i dteagmháil le Intel le haghaidh tacaíochta.

Treoracha Úsáide Táirge

Lean na treoracha thíos chun dearadh crua-earraí HMC Controller a úsáid example:

  1. Tiomsaigh an dearadh example ag baint úsáide as insamhlóir
  2. Déan insamhalta feidhmiúil
  3. Gin an dearadh example
  4. Tiomsaigh an dearadh example ag baint úsáide as Quartus Prime
  5. Tástáil an dearadh crua-earraí

Tabhair faoi deara go bhfuil an chumraíocht crua-earraí agus tástála files don dearadh example lonnaithe i /example_design/par, agus an insamhalta files lonnaithe i /example_dearadh/sim.

Chun cabhrú leat tuiscint a fháil ar conas croí IP Rialaitheoir Ciúb Cuimhne Hibrideach a úsáid, tá binse tástála insamhlaithe agus dearadh crua-earraí ag an gcroílár.ample a thacaíonn le tiomsú agus tástáil crua-earraí. Nuair a ghineann tú an dearadh example, cruthaíonn an eagarthóir paraiméadar go huathoibríoch an files riachtanach chun an dearadh i crua-earraí a insamhail, a thiomsú agus a thástáil. Is féidir leat an dearadh tiomsaithe a íoslódáil chuig an Intel® Arria® 10 GX FPGA Development Kit.ALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (1)

Eolas Gaolmhar
Croí-threoir IP Rialaitheoir Ciúb Cuimhne Hibrideach

Dearadh Example Struchtúr EolaireALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (2)

An chumraíocht crua-earraí agus tástála files (dearadh crua-earraí example) atá lonnaithe iample_ design_install_dir>/example_dearadh/par. An insamhalta files (testbench le haghaidh insamhalta amháin) lonnaithe iample_design_install_dir>/example_dearadh/sim.

Dearadh Example Comhpháirteanna

Dearadh crua-earraí Rialaitheoir HMC exampÁirítear le le na comhpháirteanna seo a leanas:

  • Croílár IP Rialaitheoir HMC le clog tagartha CDR socraithe go 125 MHz agus le mapáil RX réamhshocraithe agus socruithe mapála TX.
    Nóta: An dearadh example éilíonn na socruithe seo oibriú i gceart ar an Arria 10 GX GX FPGA Development Kit le cárta iníon HMC.
  • Loighic an chliaint a chomhordaíonn ríomhchlárú an chroí IP, agus giniúint agus seiceáil paicéid.
  • JTAG rialtóir a dhéanann cumarsáid le Consól an Chórais Altera. Déanann tú cumarsáid le loighic an chliaint tríd an gConsól Córais.

ALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (3)

Liostaíonn an eochair files a chuireann an example testbench.

/src/hmcc_example.sv Dearadh crua-earraí barrleibhéil example file.
/sim/hmcc_tb.sv Ardleibhéal file le haghaidh insamhalta.
Scripteanna Testbench

Nóta: Bain úsáid as an Makefile chun na scripteanna seo a ghiniúint.

/sim/run_vsim.do An script ModelSim chun an binse tástála a rith.
/sim/run_vcs.sh An script Synopsys VCS chun an binse tástála a rith.
/sim/run_ncsim.sh An script Cadence NCSim chun an binse tástála a rith.

Ag Giniúint an Dearaidh ExampleALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (8)

Fíor 1-5: Example Design Tab in Hibrid Memory Ciúb Rialaitheoir Paraiméadar EagarthóirALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (7)

Lean na céimeanna seo chun dearadh crua-earraí Arria 10 example agus testbench:

  1. Sa Chatalóg IP (Uirlisí > Catalóg IP), roghnaigh an teaghlach gléas sprice Arria 10.
  2. Sa Chatalóg IP, aimsigh agus roghnaigh Rialaitheoir Ciúb Cuimhne Hibrid. Feictear an fhuinneog Nua Athraithe IP.
  3. Sonraigh ainm barrleibhéil do d’athrú IP saincheaptha. Sábhálann an t-eagarthóir paraiméadar na socruithe éagsúlachta IP i a file ainmnithe .qsys.
  4. Ní mór duit gléas Arria 10 ar leith a roghnú sa réimse Gléas, nó an gléas réamhshocraithe a roghnaíonn na bogearraí Quartus Prime a choinneáil.
  5. Cliceáil OK. Tá an t-eagarthóir paraiméadar IP le feiceáil.
  6. Ar an táb IP, sonraigh na paraiméadair do do chroí-athrú IP.
  7. Ar an Example Design tab, roghnaigh na socruithe seo a leanas don dearadh example:
    1. Le haghaidh Roghnaigh Dearadh, roghnaigh an Bord Iníon HMCC rogha.
    2. Le haghaidh Example Dearadh Files, roghnaigh an rogha Insamhladh chun an testbench a ghiniúint, agus roghnaigh an rogha Sintéis chun an dearadh crua-earraí a ghiniúint example.
    3. I gcás Formáid HDL Ginte, níl ach Verilog ar fáil.
    4. Le haghaidh Kit Forbartha Sprioc roghnaigh an Kit Forbartha Arria 10 GX FPGA (Production Silicon).
      Nóta: Nuair a roghnaíonn tú an trealamh seo, déanann an dearadh crua-earraí example overwrites do rogha gléas roimhe seo leis an gléas ar an spriocchlár. Nuair a ghineann tú an dearadh example, cruthaíonn na bogearraí Intel Quartus Prime Intel
      Tionscadal Quartus Prime, socrú, agus tascanna bioráin don chlár a roghnaigh tú. Mura dteastaíonn uait go ndíreoidh na bogearraí ar chlár ar leith, roghnaigh Dada.
  8. Cliceáil ar an Gin Example Dearadh cnaipe

An Testbench a thuiscint

Soláthraíonn Altera dearadh example croí IP Rialaitheoir HMC. An dearadh exampTá le ar fáil chun do chroí IP a insamhlú agus le haghaidh tiomsú. An dearadh exampLe i bhfeidhmeanna insamhalta mar bhinse tástála croí IP Rialaitheoir HMC.
Má chliceálann tú Gin ExampLe Dearadh in eagarthóir paraiméadar HMC Controller, gineann na bogearraí Quartus Prime binse tástála taispeána. Molann an t-eagarthóir paraiméadar tú maidir le suíomh inmhianaithe an bhinse tástála.
Chun an binse tástála a insamhladh, ní mór duit do mhúnla feidhmiúil bus HMC (BFM) féin a sholáthar. Déanann Altera tástáil ar an dearadh example testbench leis an Micron Hibrid Memory Cube BFM. Ní chuimsíonn an testbench máistir-mhodúl I2C, toisc nach dtacaíonn an Micron HMC BFM le modúl I2C agus nach dteastaíonn cumraíocht uaidh.
In ionsamhlú, rialaíonn an bhinse tástála TX PLL agus comhéadain an chosáin sonraí chun an t-ord gníomhartha seo a leanas a dhéanamh:

  1. Cumraíonn sé BFM HMC le croíráta sonraí IP Rialaitheoir HMC agus leithead cainéal, i Mód Lúb Oscailte Freagartha.
  2. Bunaítear an nasc idir an BFM agus an croí IP.
  3. Treoraíonn sé gach ceann de cheithre chalafort an chroí IP ceithre phaicéad sonraí a scríobh chuig an BFM.
  4. Treoraíonn an croí IP na sonraí ón BFM a léamh ar ais.
  5. Seiceálann sé go bhfuil na sonraí léite ag teacht leis na sonraí scríofa.
  6. Má mheaitseálann na sonraí, taispeánfar TEST_PASSED.

Insamhladh ar an Dearadh Example Testbench
Fíor 1-6: Nós ImeachtaALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (8)

Lean na céimeanna seo chun an binse tástála a insamhladh:

  1. Ag an líne ordaithe, athrú go dtí anample>/sim eolaire.
  2. Clóscríobh scripteanna a dhéanamh.
  3. Clóscríobh ceann de na horduithe seo a leanas, ag brath ar d'insamhlóir:ALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- 14
  4. Chuig view torthaí insamhalta:
    1. Nuair a ritheann tú an binse tástála in aon cheann de na trí ionsamhlóir tacaithe, feidhmíonn an script seicheamh an bhinse tástála agus logálann sé gníomhaíocht an ionsamhlóra iampleis an eolaire>/example_ dearadh/ sim/ .log. is “vsim”, “ncsim”, nó “vcs”.
    2. Nuair a ritheann tú an binse tástála in aon cheann de na trí ionsamhlóir tacaithe, gineann an script cruth tonn file. Is féidir leat an ordú a dhéanamh a rith _gui chun an tonnchruth a luchtú sa tonnchruth a bhaineann go sonrach le hionsamhlóir viewer.
      Chuig view an tonnchruth file i d'insamhlóir, clóscríobh ceann de na horduithe seo a leanas:
      Ceadúnas insamhlóir

      Grafaicí Meantóireachta ModelSim

      Líne Ordú

      déan vsim_gui

      Cruth tonn File

      <design example eolaire>/example_design/sim/ meantóir/hmcc_wf.wlf

      Achoimre Fionnachtana Amhairc Timpeallachta déan vcs_gui <design example eolaire>/example_design/sim/ hmcc_wf.vpd
      Cadence Tonnform SimVision dhéanamh ncsim_gui <design example eolaire>/example_design/sim/ cadence/hmcc_wf.shm
  5. Déan anailís ar na torthaí. Seolann agus faigheann an bhinse tástála deich bpaicéad in aghaidh an phoirt, agus taispeánann sé Test_PASSED”

An Bord a Bhunú

Socraigh an bord chun an dearadh crua-earraí a rith example.
Nóta: Cinntigh go bhfuil an chumhacht múchta sula n-athraíonn tú aon socruithe.

  1. Socraigh na lasca DIP ar an gcárta iníon mar seo a leanas:
  2. Socraigh lasc DIP SW1 chun ID ciúb 0 a léiriú:
    Athraigh Feidhm Socrú
    1 CUB[0] Oscail
    2 CUB[1] Oscail
    3 CUB[2] Oscail
    4 Ná bíodh cúram ort

Socraigh lasc DIP SW2 chun socruithe cloig a shonrú:

Athraigh Feidhm Socrú
1 CLK1_FSEL0 Oscailte (125 MHz)
2 CLK1_FSEL1 Oscailte (125 MHz)
3 CLK1_SEL Oscail (Crystal)
4 Ná bíodh cúram ort
  • Ceangail cárta iníon HMC le Kit Forbartha FPGA Arria 10 ag baint úsáide as nascóirí J8 agus J10 an chárta iníon.
  • Socraigh na geansaithe ar Kit Forbartha FPGA Arria 10 GX:
  • Cuir shunts leis an ngeansaí J8 chun 1.5 V a roghnú mar an socrú VCCIO do chónascaire FMC B.
  • Cuir shunts leis an geansaí J11 chun 1.8 V a roghnú mar an socrú VCCIO do chónascaire FMC A.

ALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (9)

An Dearadh a Thiomsú agus a Thástáil Example i Crua-earraí

Tástáil taispeántais ar dhearadh crua-earraí a thiomsú agus a rith example, lean na céimeanna seo

  1. Cinntigh dearadh crua-earraí example giniúint iomlán.
  2. Sna bogearraí Quartus Prime, oscail an tionscadal Quartus Primeample_design_install_dir> /example_design/par/hmcc_example.qpf.
  3. Ar an Deais Tiomsú, cliceáil Dearadh Tiomsú (Intel Quartus Prime Pro Edition) nó roghnaigh Próiseáil > Tiomsú Tosaigh (Intel Quartus Prime Standard Edition).
  4. Tar éis duit .sof a ghiniúint, lean na céimeanna seo chun an dearadh crua-earraí a ríomhchlárú example ar an ngléas Arria 10:
    1. Roghnaigh Uirlisí > Ríomhchláraitheoir.
    2. Sa Ríomhchláraitheoir, cliceáil Socrú Crua-earraí.
    3. Roghnaigh gléas ríomhchlárúcháin.
    4. Roghnaigh agus cuir an Kit Forbartha FPGA Arria 10 GX a bhféadfaidh do sheisiún Quartus Prime nascadh leis.
    5. Cinntigh go bhfuil Mód socraithe go JTAG.
    6. Cliceáil Auto Braith agus roghnaigh aon fheiste.
    7. Cliceáil faoi dhó ar an ngléas Arria 10.
    8. Oscail an .sof inample_design_install_dir>/example_design/par/aschur_ files,
      Nóta: Athraíonn na bogearraí Quartus Prime an gléas go dtí an ceann sa .sof.
    9. Sa ró le do .sof, cuir tic sa bhosca sa cholún Clár/Cumraigh.
    10. Cliceáil Tosaigh.
    11. Tar éis na bogearraí a chumrú an gléas leis an dearadh crua-earraí example, breathnú ar na soilse boird:
      1. Léiríonn stiúir dearg caochadh go bhfuil an dearadh ar siúl.
      2. Léiríonn dhá stiúir ghlasa in aice leis an LED caochadh dearg go bhfuil nasc HMC tosaithe agus an tástáil a rith.
      3. Léiríonn LED dearg amháin in aice leis an LED caochadh dearg gur theip ar an tástáil.
    12. Roghnach. Úsáid an bhinse tástála Consól an Chórais chun aschur tástála breise a fheiceáil.
      Nóta: Úsáid Consól an Chórais chun monatóireacht a dhéanamh ar chomharthaí stádais sa dearadh example nuair atá an bord ceangailte le do ríomhaire tríd an JTAG comhéadan. Taispeánann an Consól Córais stádas stiúir an bhoird le haghaidh cianfhaireacháin, an stádas tosaigh do gach céim, agus stádas gineadóir iarratais agus seiceálaí freagartha gach calafort. Soláthraíonn an Consól Córais comhéadan freisin chun an tástáil a thosú nó a atosú.
      1. Roghnaigh Uirlisí > Uirlisí Dífhabhtaithe Córais > Consól Córais.
      2. Sa Chonsól Córais, roghnaigh File > Rith Script.
      3. Oscail an file <example_design_install_dir>/example_design/par/sysconsole_ testbench.tcl.
      4. Luchtaíonn na bogearraí aschur tástála grafach. Roghnaigh Ath-thosú chun an tástáil a rith arís.

An Dearadh a Thiomsú agus a Thástáil Example i Crua-earraíALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (10)

Dearadh Rialaitheoir Ciúb Cuimhne Hibrid

Dearadh Example Tuairisc

An dearadh example léiríonn feidhmiúlacht chroílár IP Rialaitheoir Ciúb Cuimhne Hibrideach. Is féidir leat an dearadh a ghiniúint ón Example Dearadh cluaisín den Chomhéadan úsáideora grafach Rialaitheoir Ciúb Cuimhne Hibrid (GUI) san eagarthóir paraiméadar IP.

Gnéithe

  • Máistir I2C agus meaisín stáit tosaigh I2C le haghaidh cárta iníon HMC agus cumraíocht HMC
  • ATX PLL agus meaisín stáit athchalabrú transceiver
  • Gineadóir iarratais
  • Monatóireacht a dhéanamh ar iarratas
  • Comhéadan Consól an Chórais

Riachtanais Crua-earraí agus Bogearraí
Úsáideann Altera na crua-earraí agus na bogearraí seo a leanas chun an dearadh a thástáil example:

  • Bogearraí le haghaidh Intel Quartus Prime
  • Consól an Chórais
  • ModelSim-AE, Modelsim-SE, NCsim (Verilog HDL amháin), nó insamhlóir VCS
  • Trealamh Forbartha FPGA Arria 10 GX
  • Cárta iníon HMC

Cur Síos Feidhmeach

Soláthraíonn Altera dearadh atá réidh le tiomsú example croí IP Rialaitheoir HMC. Tá an dearadh seo example dírithe ar Kit Forbartha Arria 10 GX FPGA le cárta iníon HMC ceangailte trí chónaisc FMC.
Is féidir leat an dearadh a úsáid mar example do chroí IP a nascadh i gceart le do dhearadh, nó mar dhearadh tosaigh is féidir leat a shaincheapadh do do riachtanais dearaidh féin. An dearadh exampÁirítear le le máistir-mhodúl I2C, modúl athchalabrú PLL/CDR, croí amháin transceiver seachtrach PLL IP, agus loighic chun idirbhearta a ghiniúint agus a sheiceáil. An dearadh example glacann sé gléas Micron HMC 15G-SR HMC, atá ina fourlgléas dúch, ar an gcárta iníon. An dearadh exampÁirítear le le sampla amháin den chroí IP agus nascann sé le nasc amháin ar ghléas HMC. Fíor 2-1: Dearadh Rialaitheoir HMC Example Léaráid BlocALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (11)

Tar éis duit an Arria 10 FPGA a chumrú leis an dearadh example, cumraíonn an rialtóir I2C na gineadóirí clog ar bord agus an gléas HMC. Nuair a bheidh an calabrú críochnaithe, beidh an dearadh example calabraíonn an ATX PLL. Le linn oibriú, gineann an gineadóir iarratais orduithe léite agus scríofa a phróiseálann croí IP Rialaitheoir HMC ansin. Gabhann monatóir na n-iarratas na freagraí ón gcroí IP agus seiceálann sé iad le haghaidh cruinnis.

Comharthaí Comhéadain
Tábla 2-1: HMC Rialaitheoir IP Core Design Example Comharthaí

Ainm Comhartha

clk_50

Treo

Ionchur

Leithead (Giotán)

1

Cur síos

Clog ionchuir 50 MHz.

hssi_refclk Ionchur 1 Clog tagartha CDR le haghaidh croí IP HMC agus HMCC.
Ainm Comhartha

hmc_lxrx

Treo

Ionchur

Leithead (Giotán)

Áireamh Cainéal (16

nó 8)

Cur síos

Faigheann trasghlacadóir FPGA bioráin.

hmc_lxtx Aschur Áireamh Cainéal (16

nó 8)

bioráin tarchurtha transceiver FPGA.
hmc_ctrl_lxrxps Ionchur 1 Rialú sábhála cumhachta transceiver FPGA.
hmc_ctrl_lxtxps Aschur 1 Rialú sábhála cumhachta transceiver HMC.
hmc_ctrl_ferr_n Ionchur 1 Aschur HMC FERR_N.
hmc_ctrl_p_chéad_n Aschur 1 HMC P_RST_N ionchur.
hmc_ctrl_scl Déthreo 1 Clog cumraíochta HMC I2C.
hmc_ctrl_sda Déthreo 1 Sonraí cumraíochta HMC I2C.
fmc0_scl Aschur 1 Gan úsáid. Tiomáinte go híseal chun na bioráin I/O FPGA a chosaint ón tarraingt suas 3.3 V ar an gcárta iníon.
fmc0_sda Aschur 1 Gan úsáid. Tiomáinte go híseal chun na bioráin I/O FPGA a chosaint ón tarraingt suas 3.3 V ar an gcárta iníon.
brú_cnaipe Ionchur 1 Brúigh ionchur cnaipe a úsáidtear le haghaidh athshocrú.
croí_buille_n Aschur 1 Aschur LED Heartbeat.
nasc_init_complete_n Aschur 1 Túsú nasc aschur iomlán LED.
tástáil_rith_n Aschur 1 Thástáil aschur LED a rith.
tástáil_theip_n Aschur 1 Aschur LED theip ar thástáil.

Dearadh Example Cláraigh Léarscáil
Tábla 2-2: HMC Rialaitheoir IP Core Design Example Cláraigh Léarscáil

Athshocraíonn scríobh chuig na cláir seo an dearadh.

Giotán

1:0

Ainm an Réimse

Comhaireamh Poirt

Cineál

RO

Luach ar Athshocrú

Athraíonn

Cur síos

Líon na gcalafort don ásc lárnach IP.

7:2 Curtha in áirithe RO 0x00  

Tábla 2-4: Clár BOARD_LEDs
Léiríonn an clár seo stádas stiúir an bhoird

Giotán

0

Ainm an Réimse

Theip ar an Tástáil

Cineál

RO

Luach ar Athshocrú

0x00

Cur síos

Theip ar an tástáil.

1 Tástáil Passed RO 0x00 Tástáil a rith.
2 Túsú Nasc HMCC Críochnaithe RO 0x00 Tús curtha le naisc HMC críochnaithe agus réidh don trácht.
3 Buille croí RO 0x00 Scoránaigh nuair a bhíonn an dearadh ar siúl.
7:4 Curtha in áirithe RO 0x00  

Tábla 2-5: TEST_INITIALIZATION_STATUS Clár

Giotán

0

Ainm an Réimse

I2C Set Gineadóir Clog

Cineál

RO

Luach ar Athshocrú

0x00

Cur síos

Gineadóirí clog ar bord cumraithe.

1 Athchalabrú ATX PLL agus Trasghlacadóir Críochnaithe RO 0x00 ATX PLL agus trasghlacadóirí athchalabraithe go dtí an clog ionchuir.
2 I2C HMC

Cumraíocht Críochnaithe

RO 0x00 Cumraíocht feiste HMC thar I2C críochnaithe.
3 Túsú Nasc HMC críochnaithe RO 0x00 Tús curtha le naisc HMC críochnaithe agus réidh don trácht.
7:4 Curtha in áirithe RO 0x00  

Tábla 2-6: Clár PORT_STATUS

Giotán

0

Ainm an Réimse

Port 0 Iarratais Ceart go leor

Cineál

RO

Luach ar Athshocrú

0x00

Cur síos

Port 0 giniúint iarratais críochnaithe.

1 Port 0 Freagraí Ceart go leor RO 0x00 Ritheadh ​​seiceáil freagartha port 0.
2 Port 1 Iarratais Ceart go leor RO 0x00 Port 1 giniúint iarratais críochnaithe.
3 Port 1 Freagraí Ceart go leor RO 0x00 Ritheadh ​​seiceáil freagartha port 1.
Giotán

4

Ainm an Réimse

Port 2 Iarratais Ceart go leor

Cineál

RO

Luach ar Athshocrú

0x00

Cur síos

Port 2 giniúint iarratais críochnaithe.

5 Port 2 Freagraí Ceart go leor RO 0x00 Ritheadh ​​seiceáil freagartha port 2.
6 Port 3 Iarratais Ceart go leor RO 0x00 Port 3 giniúint iarratais críochnaithe.
7 Port 4 Freagraí Ceart go leor RO 0x00 Ritheadh ​​seiceáil freagartha port 3.

Eolas Breise

HMC Rialaitheoir Design Example Stair Athbhreithnithe an Treoir Úsáideora
Tábla A-1: ​​Stair Athbhreithnithe Doiciméid
Achoimre ar na gnéithe nua agus athruithe sa dearadh example treoir úsáideora le haghaidh croí IP Rialaitheoir HMC.

Dáta Leagan ACDS Athruithe
     
2016.05.02 16.0 Eisiúint tosaigh.

Conas a teagmháil a dhéanamh le Intel
Tábla A-2: Conas Teagmháil a dhéanamh le Intel
Chun an t-eolas is déanaí faoi tháirgí Intel a aimsiú, féach don tábla seo. Is féidir leat dul i dteagmháil freisin le d’oifig áitiúil díolacháin Intel nó d’ionadaí díolacháin.

Teagmháil Modh Teagmhála Seoladh
Tacaíocht theicniúil Websuíomh www.altera.com/tacaíocht
 

Oiliúint theicniúil

Websuíomh www.altera.com/training
Ríomhphost FPGATraining@intel.com
Litríocht táirgí Websuíomh www.altera.com/literature
Tacaíocht neamhtheicniúil: ginearálta Ríomhphost nacomp@altera.com
Teagmháil

 

Tacaíocht neamhtheicniúil: ceadúnú bogearraí

Modh Teagmhála

 

Ríomhphost

Seoladh

 

údarú@altera.com

Eolas Gaolmhar

Coinbhinsiúin Clóghrafacha

Tábla A-3: Coinbhinsiúin Clóghrafacha
Liostaíonn sé na gnásanna clóghrafacha a úsáideann an doiciméad seoALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (12) ALTERA-Arria-10-Hibrid-Memory-Cube-Controller-Design-Example-FIG- (13)

Ligeann an deilbhín Aiseolais duit aiseolas a chur isteach chuig Altera faoin doiciméad. Athraíonn na modhanna chun aiseolas a bhailiú de réir mar is cuí do gach doiciméad

Intel Corporation. Gach ceart ar cosaint. Is trádmharcanna de chuid Intel Corporation nó a fhochuideachtaí sna SA agus/nó i dtíortha eile iad Intel, lógó Intel, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus agus Stratix focail agus lógónna. Barántaíonn Intel feidhmíocht a tháirgí FPGA agus leathsheoltóra de réir sonraíochtaí reatha de réir bharántas caighdeánach Intel, ach coimeádann sé an ceart chun athruithe a dhéanamh ar aon táirgí agus seirbhísí ag am ar bith gan fógra. Ní ghlacann Intel aon fhreagracht nó dliteanas a eascraíonn as cur i bhfeidhm nó úsáid aon fhaisnéise, táirge nó seirbhíse a thuairiscítear anseo ach amháin mar a chomhaontaítear go sainráite i scríbhinn ag Intel. Moltar do chustaiméirí Intel an leagan is déanaí de shonraíochtaí feiste a fháil sula dtéann siad ag brath ar aon fhaisnéis foilsithe agus sula ndéanann siad orduithe le haghaidh táirgí nó seirbhísí.
Féadfar ainmneacha agus brandaí eile a éileamh mar mhaoin daoine eile
101 Tiomántán Nuálaíochta, San Jose, CA 95134

Nuashonrú is déanaí do Quartus Prime Design Suite: 16.0
UG-20027
2016.05.02
101 Céide Nuálaíochta
San Jose, CA 95134
www.altera.com

Doiciméid / Acmhainní

ALTERA Arria 10 Dearadh Rialaitheoir Ciúb Cuimhne Hibrideach Example [pdfTreoir Úsáideora
Dearadh Rialaitheoir Ciúb Cuimhne Hibrid Arria 10 Example, Arria 10, Hibrid Memory Cube Controller Design Example, Dearadh Rialaitheoir Example, Dearadh Example

Tagairtí

Fág trácht

Ní fhoilseofar do sheoladh ríomhphoist. Tá réimsí riachtanacha marcáilte *