ALTERA Arria 10 ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample
ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿಯು HMC ನಿಯಂತ್ರಕ ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸದ ವಿನ್ಯಾಸ ಮತ್ತು ಬಳಕೆಯ ಮಾಹಿತಿಯನ್ನು ಒದಗಿಸುತ್ತದೆampಲೆ. ಮಾರ್ಗದರ್ಶಿಯನ್ನು ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಡಿಸೈನ್ ಸೂಟ್ 16.0 ಗಾಗಿ ನವೀಕರಿಸಲಾಗಿದೆ ಮತ್ತು ಕೊನೆಯದಾಗಿ ಮೇ 2, 2016 ರಂದು ನವೀಕರಿಸಲಾಗಿದೆ.
ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಕ್ವಿಕ್ ಸ್ಟಾರ್ಟ್ ಗೈಡ್ HMC ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸವನ್ನು ಕಂಪೈಲ್ ಮಾಡಲು, ಅನುಕರಿಸಲು, ಉತ್ಪಾದಿಸಲು ಮತ್ತು ಪರೀಕ್ಷಿಸಲು ಹಂತ-ಹಂತದ ಸೂಚನೆಗಳನ್ನು ಒದಗಿಸುತ್ತದೆampಲೆ. ಒಂದು ಓವರ್ಗಾಗಿ ಚಿತ್ರ 1-1 ಅನ್ನು ನೋಡಿview ಅಭಿವೃದ್ಧಿ ಹಂತಗಳು.
ವಿನ್ಯಾಸ ಎಕ್ಸ್ampಲೆ ವಿವರಣೆ
HMC ನಿಯಂತ್ರಕ ಯಂತ್ರಾಂಶ ವಿನ್ಯಾಸ ಮಾಜಿample ಬೋರ್ಡ್ ಅರಿಯಾ 10 ಸಾಧನ, HMC ನಿಯಂತ್ರಕ IP ಕೋರ್, ಗಡಿಯಾರಗಳು ಮತ್ತು ಮರುಹೊಂದಿಸುವ TX PLL ಗಳು, ಡೇಟಾ ಪಾತ್ ವಿನಂತಿ ಜನರೇಟರ್ ಮತ್ತು ಪ್ರತಿಕ್ರಿಯೆ ಮಾನಿಟರ್, TX/TX FIFO MAC, RX MAC, ಟೆಸ್ಟ್ ಅವಲಾನ್-MM ನಿಯಂತ್ರಣ ಮತ್ತು LEDಗಳು, ನಿಯಂತ್ರಕ ಸ್ಥಿತಿ ಇಂಟರ್ಫೇಸ್ ಮುಂತಾದ ವಿವಿಧ ಘಟಕಗಳನ್ನು ಒಳಗೊಂಡಿದೆ. , Avalon-MM I 2C ಮಾಸ್ಟರ್, ಇನಿಶಿಯಲೈಸೇಶನ್ ಸ್ಟೇಟ್ ಮೆಷಿನ್, TX ಲೇನ್ ಸ್ವಾಪರ್, ಟ್ರಾನ್ಸ್ಸಿವರ್ x16, RX ಲೇನ್ ಸ್ವಾಪರ್, ಅರಿಯಾ 10 ಟ್ರಾನ್ಸ್ಸಿವರ್ ರೀಕಾನ್ಫಿಗರೇಶನ್ ಇಂಟರ್ಫೇಸ್ ಮತ್ತು HMC ಸಾಧನ. ಮಾಜಿample ವಿನ್ಯಾಸವು HMC ಮಗಳು ಕಾರ್ಡ್ನೊಂದಿಗೆ Arria 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ನಲ್ಲಿ ಸರಿಯಾಗಿ ಕಾರ್ಯನಿರ್ವಹಿಸಲು ನಿರ್ದಿಷ್ಟ ಸೆಟ್ಟಿಂಗ್ಗಳ ಅಗತ್ಯವಿದೆ.
ಹೆಚ್ಚುವರಿ ಮಾಹಿತಿ
ಹೆಚ್ಚುವರಿ ಮಾಹಿತಿ ವಿಭಾಗವು ರಚಿಸಿದ ವಿನ್ಯಾಸಕ್ಕಾಗಿ ಡೈರೆಕ್ಟರಿ ರಚನೆಯ ವಿವರಗಳನ್ನು ಒದಗಿಸುತ್ತದೆample, ಬಳಕೆದಾರರ ಮಾರ್ಗದರ್ಶಿಯ ಪರಿಷ್ಕರಣೆ ಇತಿಹಾಸ, ಮಾರ್ಗದರ್ಶಿಯಲ್ಲಿ ಬಳಸಲಾದ ಮುದ್ರಣದ ಸಂಪ್ರದಾಯಗಳು ಮತ್ತು ಬೆಂಬಲಕ್ಕಾಗಿ ಇಂಟೆಲ್ ಅನ್ನು ಹೇಗೆ ಸಂಪರ್ಕಿಸುವುದು.
ಉತ್ಪನ್ನ ಬಳಕೆಯ ಸೂಚನೆಗಳು
HMC ನಿಯಂತ್ರಕ ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ಬಳಸಲು ಕೆಳಗಿನ ಸೂಚನೆಗಳನ್ನು ಅನುಸರಿಸಿampಲೆ:
- ವಿನ್ಯಾಸವನ್ನು ಕಂಪೈಲ್ ಮಾಡಿ ಮಾಜಿampಸಿಮ್ಯುಲೇಟರ್ ಬಳಸಿ
- ಕ್ರಿಯಾತ್ಮಕ ಸಿಮ್ಯುಲೇಶನ್ ಅನ್ನು ನಿರ್ವಹಿಸಿ
- ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಿ ಮಾಜಿample
- ವಿನ್ಯಾಸವನ್ನು ಕಂಪೈಲ್ ಮಾಡಿ ಮಾಜಿampಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಬಳಸಿ
- ಯಂತ್ರಾಂಶ ವಿನ್ಯಾಸವನ್ನು ಪರೀಕ್ಷಿಸಿ
ಹಾರ್ಡ್ವೇರ್ ಕಾನ್ಫಿಗರೇಶನ್ ಮತ್ತು ಪರೀಕ್ಷೆ ಎಂಬುದನ್ನು ಗಮನಿಸಿ fileವಿನ್ಯಾಸಕ್ಕೆ ರುample/ex ನಲ್ಲಿ ನೆಲೆಗೊಂಡಿವೆample_design/par, ಆದರೆ ಸಿಮ್ಯುಲೇಶನ್ fileಗಳು / ಉದಾample_design/sim.
ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ IP ಕೋರ್ ಅನ್ನು ಹೇಗೆ ಬಳಸುವುದು ಎಂಬುದನ್ನು ಅರ್ಥಮಾಡಿಕೊಳ್ಳಲು ನಿಮಗೆ ಸಹಾಯ ಮಾಡಲು, ಕೋರ್ ಸಿಮ್ಯುಲೇಟಬಲ್ ಟೆಸ್ಟ್ಬೆಂಚ್ ಮತ್ತು ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ಹೊಂದಿದೆampಸಂಕಲನ ಮತ್ತು ಯಂತ್ರಾಂಶ ಪರೀಕ್ಷೆಯನ್ನು ಬೆಂಬಲಿಸುವ le. ನೀವು ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಿದಾಗ ಮಾಜಿample, ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಸ್ವಯಂಚಾಲಿತವಾಗಿ ರಚಿಸುತ್ತದೆ fileಹಾರ್ಡ್ವೇರ್ನಲ್ಲಿ ವಿನ್ಯಾಸವನ್ನು ಅನುಕರಿಸಲು, ಕಂಪೈಲ್ ಮಾಡಲು ಮತ್ತು ಪರೀಕ್ಷಿಸಲು ರು ಅಗತ್ಯ. ನೀವು ಕಂಪೈಲ್ ಮಾಡಿದ ವಿನ್ಯಾಸವನ್ನು Intel® Arria® 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ಗೆ ಡೌನ್ಲೋಡ್ ಮಾಡಬಹುದು.
ಸಂಬಂಧಿತ ಮಾಹಿತಿ
ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ IP ಕೋರ್ ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ
ವಿನ್ಯಾಸ ಎಕ್ಸ್ampಲೆ ಡೈರೆಕ್ಟರಿ ರಚನೆ
ಹಾರ್ಡ್ವೇರ್ ಕಾನ್ಫಿಗರೇಶನ್ ಮತ್ತು ಪರೀಕ್ಷೆ files (ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸ ಉದಾampಲೆ) ನಲ್ಲಿ ನೆಲೆಗೊಂಡಿವೆample_ design_install_dir>/ಉದಾample_design/par. ಸಿಮ್ಯುಲೇಶನ್ files (ಸಿಮ್ಯುಲೇಶನ್ಗಾಗಿ ಮಾತ್ರ ಪರೀಕ್ಷಾ ಬೆಂಚ್) ಇದೆample_design_install_dir>/example_design/sim.
ವಿನ್ಯಾಸ ಎಕ್ಸ್ampಲೆ ಘಟಕಗಳು
HMC ನಿಯಂತ್ರಕ ಯಂತ್ರಾಂಶ ವಿನ್ಯಾಸ ಮಾಜಿample ಕೆಳಗಿನ ಘಟಕಗಳನ್ನು ಒಳಗೊಂಡಿದೆ:
- HMC ನಿಯಂತ್ರಕ IP ಕೋರ್ CDR ಉಲ್ಲೇಖ ಗಡಿಯಾರವನ್ನು 125 MHz ಗೆ ಹೊಂದಿಸಲಾಗಿದೆ ಮತ್ತು ಡೀಫಾಲ್ಟ್ RX ಮ್ಯಾಪಿಂಗ್ ಮತ್ತು TX ಮ್ಯಾಪಿಂಗ್ ಸೆಟ್ಟಿಂಗ್ಗಳೊಂದಿಗೆ.
ಗಮನಿಸಿ: ವಿನ್ಯಾಸ ಮಾಜಿampHMC ಮಗಳು ಕಾರ್ಡ್ನೊಂದಿಗೆ Arria 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ನಲ್ಲಿ ಸರಿಯಾಗಿ ಕಾರ್ಯನಿರ್ವಹಿಸಲು le ಗೆ ಈ ಸೆಟ್ಟಿಂಗ್ಗಳ ಅಗತ್ಯವಿದೆ. - ಕ್ಲೈಂಟ್ ತರ್ಕವು IP ಕೋರ್ನ ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಮತ್ತು ಪ್ಯಾಕೆಟ್ ಉತ್ಪಾದನೆ ಮತ್ತು ತಪಾಸಣೆಯನ್ನು ಸಂಘಟಿಸುತ್ತದೆ.
- JTAG ಆಲ್ಟೆರಾ ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ನೊಂದಿಗೆ ಸಂವಹನ ನಡೆಸುವ ನಿಯಂತ್ರಕ. ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಮೂಲಕ ನೀವು ಕ್ಲೈಂಟ್ ಲಾಜಿಕ್ನೊಂದಿಗೆ ಸಂವಹನ ನಡೆಸುತ್ತೀರಿ.
ಕೀಲಿಯನ್ನು ಪಟ್ಟಿ ಮಾಡುತ್ತದೆ fileಮಾಜಿ ಕಾರ್ಯಗತಗೊಳಿಸುವ ರುampಲೆ ಟೆಸ್ಟ್ಬೆಂಚ್.
/src/hmcc_example.sv | ಉನ್ನತ ಮಟ್ಟದ ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸ ಮಾಜಿample file. |
/sim/hmcc_tb.sv | ಉನ್ನತ ಮಟ್ಟದ file ಸಿಮ್ಯುಲೇಶನ್ಗಾಗಿ. |
ಟೆಸ್ಟ್ಬೆಂಚ್ ಸ್ಕ್ರಿಪ್ಟ್ಗಳು
ಗಮನಿಸಿ: ಒದಗಿಸಿದ ಮೇಕ್ ಅನ್ನು ಬಳಸಿfile ಈ ಸ್ಕ್ರಿಪ್ಟ್ಗಳನ್ನು ರಚಿಸಲು. |
|
/sim/run_vsim.do | ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ಚಲಾಯಿಸಲು ಮಾಡೆಲ್ಸಿಮ್ ಸ್ಕ್ರಿಪ್ಟ್. |
/sim/run_vcs.sh | ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ಚಲಾಯಿಸಲು ಸಿನೊಪ್ಸಿಸ್ VCS ಸ್ಕ್ರಿಪ್ಟ್. |
/sim/run_ncsim.sh | ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ಚಲಾಯಿಸಲು ಕ್ಯಾಡೆನ್ಸ್ NCSim ಸ್ಕ್ರಿಪ್ಟ್. |
ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ರಚಿಸುವುದುample
ಚಿತ್ರ 1-5: ಉದಾampಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ಕಂಟ್ರೋಲರ್ ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ನಲ್ಲಿ ವಿನ್ಯಾಸ ಟ್ಯಾಬ್
Arria 10 ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲು ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿampಲೆ ಮತ್ತು ಟೆಸ್ಟ್ಬೆಂಚ್:
- IP ಕ್ಯಾಟಲಾಗ್ನಲ್ಲಿ (ಉಪಕರಣಗಳು > IP ಕ್ಯಾಟಲಾಗ್), Arria 10 ಗುರಿ ಸಾಧನ ಕುಟುಂಬವನ್ನು ಆಯ್ಕೆಮಾಡಿ.
- IP ಕ್ಯಾಟಲಾಗ್ನಲ್ಲಿ, ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕವನ್ನು ಪತ್ತೆ ಮಾಡಿ ಮತ್ತು ಆಯ್ಕೆಮಾಡಿ. ಹೊಸ IP ಬದಲಾವಣೆ ವಿಂಡೋ ಕಾಣಿಸಿಕೊಳ್ಳುತ್ತದೆ.
- ನಿಮ್ಮ ಕಸ್ಟಮ್ ಐಪಿ ಬದಲಾವಣೆಗೆ ಉನ್ನತ ಮಟ್ಟದ ಹೆಸರನ್ನು ಸೂಚಿಸಿ. ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ IP ಬದಲಾವಣೆಯ ಸೆಟ್ಟಿಂಗ್ಗಳನ್ನು a ನಲ್ಲಿ ಉಳಿಸುತ್ತದೆ file ಹೆಸರಿಸಲಾಗಿದೆ .qsys.
- ನೀವು ಸಾಧನ ಕ್ಷೇತ್ರದಲ್ಲಿ ನಿರ್ದಿಷ್ಟ Arria 10 ಸಾಧನವನ್ನು ಆಯ್ಕೆ ಮಾಡಬೇಕು, ಅಥವಾ Quartus Prime ಸಾಫ್ಟ್ವೇರ್ ಆಯ್ಕೆ ಮಾಡುವ ಡೀಫಾಲ್ಟ್ ಸಾಧನವನ್ನು ಇರಿಸಿಕೊಳ್ಳಬೇಕು.
- ಸರಿ ಕ್ಲಿಕ್ ಮಾಡಿ. ಐಪಿ ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಕಾಣಿಸಿಕೊಳ್ಳುತ್ತದೆ.
- IP ಟ್ಯಾಬ್ನಲ್ಲಿ, ನಿಮ್ಮ IP ಕೋರ್ ವ್ಯತ್ಯಾಸಕ್ಕಾಗಿ ನಿಯತಾಂಕಗಳನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಿ.
- ಮಾಜಿ ರಂದುample ವಿನ್ಯಾಸ ಟ್ಯಾಬ್, ವಿನ್ಯಾಸ ಮಾಜಿ ಕೆಳಗಿನ ಸೆಟ್ಟಿಂಗ್ಗಳನ್ನು ಆಯ್ಕೆampಲೆ:
- ಆಯ್ಕೆ ವಿನ್ಯಾಸಕ್ಕಾಗಿ, HMCC ಡಾಟರ್ ಬೋರ್ಡ್ ಆಯ್ಕೆಯನ್ನು ಆರಿಸಿ.
- ಉದಾample ವಿನ್ಯಾಸ Files, ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ಉತ್ಪಾದಿಸಲು ಸಿಮ್ಯುಲೇಶನ್ ಆಯ್ಕೆಯನ್ನು ಆರಿಸಿ ಮತ್ತು ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಲು ಸಿಂಥೆಸಿಸ್ ಆಯ್ಕೆಯನ್ನು ಆಯ್ಕೆಮಾಡಿampಲೆ.
- ರಚಿಸಲಾದ HDL ಫಾರ್ಮ್ಯಾಟ್ಗಾಗಿ, ವೆರಿಲಾಗ್ ಮಾತ್ರ ಲಭ್ಯವಿದೆ.
- ಟಾರ್ಗೆಟ್ ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ಗಾಗಿ ಅರ್ರಿಯಾ 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ (ಪ್ರೊಡಕ್ಷನ್ ಸಿಲಿಕಾನ್) ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ.
ಗಮನಿಸಿ: ನೀವು ಈ ಕಿಟ್ ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಿದಾಗ, ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸ ಮಾಜಿample ನಿಮ್ಮ ಹಿಂದಿನ ಸಾಧನದ ಆಯ್ಕೆಯನ್ನು ಟಾರ್ಗೆಟ್ ಬೋರ್ಡ್ನಲ್ಲಿರುವ ಸಾಧನದೊಂದಿಗೆ ತಿದ್ದಿ ಬರೆಯುತ್ತದೆ. ನೀವು ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಿದಾಗ ಮಾಜಿampಉದಾಹರಣೆಗೆ, ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್ವೇರ್ ಇಂಟೆಲ್ ಅನ್ನು ರಚಿಸುತ್ತದೆ
ನೀವು ಆಯ್ಕೆ ಮಾಡಿದ ಬೋರ್ಡ್ಗಾಗಿ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಪ್ರಾಜೆಕ್ಟ್, ಸೆಟ್ಟಿಂಗ್ ಮತ್ತು ಪಿನ್ ಅಸೈನ್ಮೆಂಟ್ಗಳು. ಸಾಫ್ಟ್ವೇರ್ ನಿರ್ದಿಷ್ಟ ಬೋರ್ಡ್ ಅನ್ನು ಗುರಿಯಾಗಿಸಲು ನೀವು ಬಯಸದಿದ್ದರೆ, ಯಾವುದನ್ನೂ ಆಯ್ಕೆಮಾಡಿ.
- Ex ಅನ್ನು ರಚಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿample ವಿನ್ಯಾಸ ಬಟನ್
ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ಅರ್ಥಮಾಡಿಕೊಳ್ಳುವುದು
Altera ಒಂದು ವಿನ್ಯಾಸವನ್ನು ಒದಗಿಸುತ್ತದೆampHMC ನಿಯಂತ್ರಕ IP ಕೋರ್ನೊಂದಿಗೆ le. ವಿನ್ಯಾಸ ಮಾಜಿampನಿಮ್ಮ ಐಪಿ ಕೋರ್ ಸಿಮ್ಯುಲೇಶನ್ ಮತ್ತು ಸಂಕಲನಕ್ಕಾಗಿ le ಲಭ್ಯವಿದೆ. ವಿನ್ಯಾಸ ಮಾಜಿampHMC ನಿಯಂತ್ರಕ IP ಕೋರ್ ಟೆಸ್ಟ್ಬೆಂಚ್ನಂತೆ ಸಿಮ್ಯುಲೇಶನ್ ಕಾರ್ಯಗಳಲ್ಲಿ le.
ನೀವು Ex ಅನ್ನು ರಚಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿದರೆample ವಿನ್ಯಾಸ HMC ನಿಯಂತ್ರಕ ಪ್ಯಾರಾಮೀಟರ್ ಸಂಪಾದಕದಲ್ಲಿ, ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್ವೇರ್ ಪ್ರಾತ್ಯಕ್ಷಿಕೆ ಪರೀಕ್ಷಾ ಬೆಂಚ್ ಅನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ. ಪ್ಯಾರಾಮೀಟರ್ ಎಡಿಟರ್ ಟೆಸ್ಟ್ಬೆಂಚ್ನ ಅಪೇಕ್ಷಿತ ಸ್ಥಳಕ್ಕಾಗಿ ನಿಮ್ಮನ್ನು ಕೇಳುತ್ತದೆ.
ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ಅನುಕರಿಸಲು, ನೀವು ನಿಮ್ಮ ಸ್ವಂತ HMC ಬಸ್ ಕ್ರಿಯಾತ್ಮಕ ಮಾದರಿಯನ್ನು (BFM) ಒದಗಿಸಬೇಕು. ಅಲ್ಟೆರಾ ವಿನ್ಯಾಸವನ್ನು ಪರೀಕ್ಷಿಸುತ್ತದೆ ಮಾಜಿampಮೈಕ್ರಾನ್ ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ BFM ನೊಂದಿಗೆ ಟೆಸ್ಟ್ ಬೆಂಚ್. ಟೆಸ್ಟ್ಬೆಂಚ್ I2C ಮಾಸ್ಟರ್ ಮಾಡ್ಯೂಲ್ ಅನ್ನು ಒಳಗೊಂಡಿಲ್ಲ, ಏಕೆಂದರೆ ಮೈಕ್ರಾನ್ HMC BFM ಬೆಂಬಲಿಸುವುದಿಲ್ಲ ಮತ್ತು I2C ಮಾಡ್ಯೂಲ್ನಿಂದ ಕಾನ್ಫಿಗರೇಶನ್ ಅಗತ್ಯವಿಲ್ಲ.
ಸಿಮ್ಯುಲೇಶನ್ನಲ್ಲಿ, ಕೆಳಗಿನ ಕ್ರಮಗಳ ಅನುಕ್ರಮವನ್ನು ನಿರ್ವಹಿಸಲು ಟೆಸ್ಟ್ಬೆಂಚ್ TX PLL ಮತ್ತು ಡೇಟಾ ಮಾರ್ಗ ಇಂಟರ್ಫೇಸ್ಗಳನ್ನು ನಿಯಂತ್ರಿಸುತ್ತದೆ:
- ರೆಸ್ಪಾನ್ಸ್ ಓಪನ್ ಲೂಪ್ ಮೋಡ್ನಲ್ಲಿ HMC BFM ಅನ್ನು HMC ನಿಯಂತ್ರಕ IP ಕೋರ್ ಡೇಟಾ ದರ ಮತ್ತು ಚಾನಲ್ ಅಗಲದೊಂದಿಗೆ ಕಾನ್ಫಿಗರ್ ಮಾಡುತ್ತದೆ.
- BFM ಮತ್ತು IP ಕೋರ್ ನಡುವಿನ ಲಿಂಕ್ ಅನ್ನು ಸ್ಥಾಪಿಸುತ್ತದೆ.
- BFM ಗೆ ನಾಲ್ಕು ಪ್ಯಾಕೆಟ್ ಡೇಟಾವನ್ನು ಬರೆಯಲು IP ಕೋರ್ನ ನಾಲ್ಕು ಪೋರ್ಟ್ಗಳನ್ನು ನಿರ್ದೇಶಿಸುತ್ತದೆ.
- BFM ನಿಂದ ಡೇಟಾವನ್ನು ಮರಳಿ ಓದಲು IP ಕೋರ್ ಅನ್ನು ನಿರ್ದೇಶಿಸುತ್ತದೆ.
- ಓದುವ ಡೇಟಾವು ಬರೆಯುವ ಡೇಟಾಗೆ ಹೊಂದಿಕೆಯಾಗುತ್ತದೆಯೇ ಎಂದು ಪರಿಶೀಲಿಸುತ್ತದೆ.
- ಡೇಟಾ ಹೊಂದಾಣಿಕೆಯಾದರೆ, TEST_PASSED ಅನ್ನು ಪ್ರದರ್ಶಿಸುತ್ತದೆ.
ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಅನುಕರಿಸುವುದುampಲೆ ಟೆಸ್ಟ್ಬೆಂಚ್
ಚಿತ್ರ 1-6: ಕಾರ್ಯವಿಧಾನ
ಪರೀಕ್ಷಾ ಬೆಂಚ್ ಅನ್ನು ಅನುಕರಿಸಲು ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿ:
- ಆಜ್ಞಾ ಸಾಲಿನಲ್ಲಿ, ಗೆ ಬದಲಾಯಿಸಿample>/sim ಡೈರೆಕ್ಟರಿ.
- ಸ್ಕ್ರಿಪ್ಟ್ಗಳನ್ನು ಮಾಡಿ ಎಂದು ಟೈಪ್ ಮಾಡಿ.
- ನಿಮ್ಮ ಸಿಮ್ಯುಲೇಟರ್ ಅನ್ನು ಅವಲಂಬಿಸಿ ಕೆಳಗಿನ ಆಜ್ಞೆಗಳಲ್ಲಿ ಒಂದನ್ನು ಟೈಪ್ ಮಾಡಿ:
- ಗೆ view ಸಿಮ್ಯುಲೇಶನ್ ಫಲಿತಾಂಶಗಳು:
- ನೀವು ಯಾವುದೇ ಮೂರು ಬೆಂಬಲಿತ ಸಿಮ್ಯುಲೇಟರ್ಗಳಲ್ಲಿ ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ರನ್ ಮಾಡಿದಾಗ, ಸ್ಕ್ರಿಪ್ಟ್ ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನುಕ್ರಮವನ್ನು ಕಾರ್ಯಗತಗೊಳಿಸುತ್ತದೆ ಮತ್ತು ಸಿಮ್ಯುಲೇಟರ್ ಚಟುವಟಿಕೆಯನ್ನು ಲಾಗ್ ಮಾಡುತ್ತದೆample ಡೈರೆಕ್ಟರಿ>/ಉದಾample_ ವಿನ್ಯಾಸ/ಸಿಮ್/ .log. "vsim", "ncsim", ಅಥವಾ "vcs" ಆಗಿದೆ.
- ನೀವು ಯಾವುದೇ ಮೂರು ಬೆಂಬಲಿತ ಸಿಮ್ಯುಲೇಟರ್ಗಳಲ್ಲಿ ಟೆಸ್ಟ್ಬೆಂಚ್ ಅನ್ನು ರನ್ ಮಾಡಿದಾಗ, ಸ್ಕ್ರಿಪ್ಟ್ ತರಂಗರೂಪವನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ file. ನೀವು ಮಾಡುವ ಆಜ್ಞೆಯನ್ನು ಚಲಾಯಿಸಬಹುದು ಸಿಮ್ಯುಲೇಟರ್-ನಿರ್ದಿಷ್ಟ ತರಂಗರೂಪದಲ್ಲಿ ತರಂಗರೂಪವನ್ನು ಲೋಡ್ ಮಾಡಲು _gui viewer.
ಗೆ view ತರಂಗ ರೂಪ file ನಿಮ್ಮ ಸಿಮ್ಯುಲೇಟರ್ನಲ್ಲಿ, ಈ ಕೆಳಗಿನ ಆಜ್ಞೆಗಳಲ್ಲಿ ಒಂದನ್ನು ಟೈಪ್ ಮಾಡಿ:ಸಿಮ್ಯುಲೇಟರ್ ಪರವಾನಗಿ ಮೆಂಟರ್ ಗ್ರಾಫಿಕ್ಸ್ ಮಾಡೆಲ್ಸಿಮ್
ಕಮಾಂಡ್ ಲೈನ್ vsim_gui ಮಾಡಿ
ತರಂಗರೂಪ File <design example ಡೈರೆಕ್ಟರಿ>/ಉದಾample_design/sim/ ಮಾರ್ಗದರ್ಶಕ/hmcc_wf.wlf
ಸಿನೊಪ್ಸಿಸ್ ಡಿಸ್ಕವರಿ ವಿಷುಯಲ್ ಎನ್ವಿರಾನ್ಮೆಂಟ್ vcs_gui ಮಾಡಿ <design example ಡೈರೆಕ್ಟರಿ>/ಉದಾample_design/sim/ hmcc_wf.vpd ಕ್ಯಾಡೆನ್ಸ್ ಸಿಮ್ವಿಷನ್ ವೇವ್ಫಾರ್ಮ್ ncsim_gui ಮಾಡಿ <design example ಡೈರೆಕ್ಟರಿ>/ಉದಾample_design/sim/ cadence/hmcc_wf.shm
- ಫಲಿತಾಂಶಗಳನ್ನು ವಿಶ್ಲೇಷಿಸಿ. ಯಶಸ್ವಿ ಟೆಸ್ಟ್ಬೆಂಚ್ ಪ್ರತಿ ಪೋರ್ಟ್ಗೆ ಹತ್ತು ಪ್ಯಾಕೆಟ್ಗಳನ್ನು ಕಳುಹಿಸುತ್ತದೆ ಮತ್ತು ಸ್ವೀಕರಿಸುತ್ತದೆ ಮತ್ತು Test_PASSED ಅನ್ನು ಪ್ರದರ್ಶಿಸುತ್ತದೆ”
ಮಂಡಳಿಯನ್ನು ಸ್ಥಾಪಿಸುವುದು
ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ಚಲಾಯಿಸಲು ಬೋರ್ಡ್ ಅನ್ನು ಹೊಂದಿಸಿampಲೆ.
ಗಮನಿಸಿ: ನೀವು ಯಾವುದೇ ಸೆಟ್ಟಿಂಗ್ಗಳನ್ನು ಬದಲಾಯಿಸುವ ಮೊದಲು ವಿದ್ಯುತ್ ಅನ್ನು ಆಫ್ ಮಾಡಲಾಗಿದೆ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿ.
- ಮಗಳು ಕಾರ್ಡ್ನಲ್ಲಿ ಡಿಐಪಿ ಸ್ವಿಚ್ಗಳನ್ನು ಈ ಕೆಳಗಿನಂತೆ ಹೊಂದಿಸಿ:
- ಘನ ID 1 ಅನ್ನು ಸೂಚಿಸಲು DIP ಸ್ವಿಚ್ SW0 ಅನ್ನು ಹೊಂದಿಸಿ:
ಬದಲಿಸಿ ಕಾರ್ಯ ಸೆಟ್ಟಿಂಗ್ 1 ಮರಿ[0] ತೆರೆಯಿರಿ 2 ಮರಿ[1] ತೆರೆಯಿರಿ 3 ಮರಿ[2] ತೆರೆಯಿರಿ 4 — ಹೆದರುವುದಿಲ್ಲ
ಗಡಿಯಾರದ ಸೆಟ್ಟಿಂಗ್ಗಳನ್ನು ನಿರ್ದಿಷ್ಟಪಡಿಸಲು DIP ಸ್ವಿಚ್ SW2 ಅನ್ನು ಹೊಂದಿಸಿ:
ಬದಲಿಸಿ | ಕಾರ್ಯ | ಸೆಟ್ಟಿಂಗ್ |
1 | CLK1_FSEL0 | ತೆರೆಯಿರಿ (125 MHz) |
2 | CLK1_FSEL1 | ತೆರೆಯಿರಿ (125 MHz) |
3 | CLK1_SEL | ತೆರೆಯಿರಿ (ಸ್ಫಟಿಕ) |
4 | — | ಹೆದರುವುದಿಲ್ಲ |
- ಮಗಳ ಕಾರ್ಡ್ನ J10 ಮತ್ತು J8 ಕನೆಕ್ಟರ್ಗಳನ್ನು ಬಳಸಿಕೊಂಡು Arria 10 FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ಗೆ HMC ಮಗಳ ಕಾರ್ಡ್ ಅನ್ನು ಸಂಪರ್ಕಿಸಿ.
- Arria 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ನಲ್ಲಿ ಜಿಗಿತಗಾರರನ್ನು ಹೊಂದಿಸಿ:
- FMC ಕನೆಕ್ಟರ್ B ಗಾಗಿ VCCIO ಸೆಟ್ಟಿಂಗ್ ಆಗಿ 8 V ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಲು J1.5 ಜಂಪರ್ಗೆ ಶಂಟ್ಗಳನ್ನು ಸೇರಿಸಿ.
- FMC ಕನೆಕ್ಟರ್ A ಗಾಗಿ VCCIO ಸೆಟ್ಟಿಂಗ್ ಆಗಿ 11 V ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಲು J1.8 ಜಂಪರ್ಗೆ ಶಂಟ್ಗಳನ್ನು ಸೇರಿಸಿ.
ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಕಂಪೈಲ್ ಮಾಡುವುದು ಮತ್ತು ಪರೀಕ್ಷಿಸುವುದುampಹಾರ್ಡ್ವೇರ್ನಲ್ಲಿ ಲೆ
ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸದ ಕುರಿತು ಪ್ರಾತ್ಯಕ್ಷಿಕೆ ಪರೀಕ್ಷೆಯನ್ನು ಕಂಪೈಲ್ ಮಾಡಲು ಮತ್ತು ಚಲಾಯಿಸಲು ಮಾಜಿample, ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿ
- ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿampಲೆ ಪೀಳಿಗೆಯು ಪೂರ್ಣಗೊಂಡಿದೆ.
- ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್ವೇರ್ನಲ್ಲಿ, ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಪ್ರಾಜೆಕ್ಟ್ ಅನ್ನು ತೆರೆಯಿರಿample_design_install_dir> /ಉದಾample_design/par/hmcc_example.qpf
- ಸಂಕಲನ ಡ್ಯಾಶ್ಬೋರ್ಡ್ನಲ್ಲಿ, ಕಂಪೈಲ್ ಡಿಸೈನ್ (ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಪ್ರೊ ಆವೃತ್ತಿ) ಕ್ಲಿಕ್ ಮಾಡಿ ಅಥವಾ ಪ್ರೊಸೆಸಿಂಗ್ > ಸ್ಟಾರ್ಟ್ ಕಂಪೈಲೇಶನ್ (ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸ್ಟ್ಯಾಂಡರ್ಡ್ ಎಡಿಷನ್) ಆಯ್ಕೆಮಾಡಿ.
- ನೀವು .sof ಅನ್ನು ರಚಿಸಿದ ನಂತರ, ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸವನ್ನು ಪ್ರೋಗ್ರಾಂ ಮಾಡಲು ಈ ಹಂತಗಳನ್ನು ಅನುಸರಿಸಿampArria 10 ಸಾಧನದಲ್ಲಿ le:
- ಪರಿಕರಗಳು> ಪ್ರೋಗ್ರಾಮರ್ ಆಯ್ಕೆಮಾಡಿ.
- ಪ್ರೋಗ್ರಾಮರ್ನಲ್ಲಿ, ಹಾರ್ಡ್ವೇರ್ ಸೆಟಪ್ ಅನ್ನು ಕ್ಲಿಕ್ ಮಾಡಿ.
- ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಸಾಧನವನ್ನು ಆಯ್ಕೆಮಾಡಿ.
- ನಿಮ್ಮ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸೆಶನ್ ಅನ್ನು ಸಂಪರ್ಕಿಸಬಹುದಾದ Arria 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ ಮತ್ತು ಸೇರಿಸಿ.
- ಮೋಡ್ ಅನ್ನು J ಗೆ ಹೊಂದಿಸಲಾಗಿದೆ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಿTAG.
- ಸ್ವಯಂ ಪತ್ತೆ ಕ್ಲಿಕ್ ಮಾಡಿ ಮತ್ತು ಯಾವುದೇ ಸಾಧನವನ್ನು ಆಯ್ಕೆಮಾಡಿ.
- Arria 10 ಸಾಧನವನ್ನು ಡಬಲ್ ಕ್ಲಿಕ್ ಮಾಡಿ.
- .sof in ಅನ್ನು ತೆರೆಯಿರಿample_design_install_dir>/example_design/par/output_ files,
ಗಮನಿಸಿ: ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್ವೇರ್ ಸಾಧನವನ್ನು .sof ನಲ್ಲಿರುವ ಒಂದಕ್ಕೆ ಬದಲಾಯಿಸುತ್ತದೆ. - ನಿಮ್ಮ .sof ನೊಂದಿಗೆ ಸಾಲಿನಲ್ಲಿ, ಪ್ರೋಗ್ರಾಂ/ಕಾನ್ಫಿಗರ್ ಕಾಲಮ್ನಲ್ಲಿರುವ ಬಾಕ್ಸ್ ಅನ್ನು ಪರಿಶೀಲಿಸಿ.
- ಪ್ರಾರಂಭಿಸಿ ಕ್ಲಿಕ್ ಮಾಡಿ.
- ಸಾಫ್ಟ್ವೇರ್ ಸಾಧನವನ್ನು ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸದೊಂದಿಗೆ ಕಾನ್ಫಿಗರ್ ಮಾಡಿದ ನಂತರ ಮಾಜಿampಲೆ, ಬೋರ್ಡ್ ಎಲ್ಇಡಿಗಳನ್ನು ಗಮನಿಸಿ:
- ಮಿಟುಕಿಸುವ ಕೆಂಪು ಎಲ್ಇಡಿ ವಿನ್ಯಾಸವು ಚಾಲನೆಯಲ್ಲಿದೆ ಎಂದು ಸೂಚಿಸುತ್ತದೆ.
- ಕೆಂಪು ಮಿಟುಕಿಸುವ ಎಲ್ಇಡಿ ಬಳಿ ಎರಡು ಹಸಿರು ಎಲ್ಇಡಿಗಳು ಎಚ್ಎಂಸಿ ಲಿಂಕ್ ಅನ್ನು ಪ್ರಾರಂಭಿಸಲಾಗಿದೆ ಮತ್ತು ಪರೀಕ್ಷೆಯಲ್ಲಿ ಉತ್ತೀರ್ಣವಾಗಿದೆ ಎಂದು ಸೂಚಿಸುತ್ತದೆ.
- ಕೆಂಪು ಮಿಟುಕಿಸುವ ಎಲ್ಇಡಿ ಬಳಿ ಒಂದು ಕೆಂಪು ಎಲ್ಇಡಿ ಪರೀಕ್ಷೆಯು ವಿಫಲವಾಗಿದೆ ಎಂದು ಸೂಚಿಸುತ್ತದೆ.
- ಐಚ್ಛಿಕ. ಹೆಚ್ಚುವರಿ ಪರೀಕ್ಷಾ ಔಟ್ಪುಟ್ ಅನ್ನು ವೀಕ್ಷಿಸಲು ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಟೆಸ್ಟ್ಬೆಂಚ್ ಬಳಸಿ.
ಗಮನಿಸಿ: ವಿನ್ಯಾಸದಲ್ಲಿ ಸ್ಥಿತಿ ಸಂಕೇತಗಳನ್ನು ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡಲು ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಬಳಸಿampಜೆ ಮೂಲಕ ಬೋರ್ಡ್ ಅನ್ನು ನಿಮ್ಮ ಕಂಪ್ಯೂಟರ್ಗೆ ಸಂಪರ್ಕಿಸಿದಾಗ leTAG ಇಂಟರ್ಫೇಸ್. ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ರಿಮೋಟ್ ಮಾನಿಟರಿಂಗ್ಗಾಗಿ ಬೋರ್ಡ್ನ LED ಸ್ಥಿತಿಯನ್ನು ತೋರಿಸುತ್ತದೆ, ಪ್ರತಿ ಹಂತಕ್ಕೂ ಆರಂಭಿಕ ಸ್ಥಿತಿ, ಮತ್ತು ಪ್ರತಿ ಪೋರ್ಟ್ನ ವಿನಂತಿ ಜನರೇಟರ್ ಮತ್ತು ಪ್ರತಿಕ್ರಿಯೆ ಪರೀಕ್ಷಕ ಸ್ಥಿತಿಯನ್ನು ತೋರಿಸುತ್ತದೆ. ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಪರೀಕ್ಷೆಯನ್ನು ಪ್ರಾರಂಭಿಸಲು ಅಥವಾ ಮರು-ಪ್ರಾರಂಭಿಸಲು ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಸಹ ಒದಗಿಸುತ್ತದೆ.- ಪರಿಕರಗಳು > ಸಿಸ್ಟಮ್ ಡೀಬಗ್ ಮಾಡುವ ಪರಿಕರಗಳು > ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ.
- ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ನಲ್ಲಿ, ಆಯ್ಕೆಮಾಡಿ File > ಸ್ಕ್ರಿಪ್ಟ್ ಅನ್ನು ಕಾರ್ಯಗತಗೊಳಿಸಿ.
- ತೆರೆಯಿರಿ file <example_design_install_dir>/example_design/par/sysconsole_ testbench.tcl.
- ಸಾಫ್ಟ್ವೇರ್ ಗ್ರಾಫಿಕಲ್ ಟೆಸ್ಟ್ ಔಟ್ಪುಟ್ ಅನ್ನು ಲೋಡ್ ಮಾಡುತ್ತದೆ. ಪರೀಕ್ಷೆಯನ್ನು ಮತ್ತೆ ಚಲಾಯಿಸಲು ಮರು-ಪ್ರಾರಂಭವನ್ನು ಆಯ್ಕೆಮಾಡಿ.
ವಿನ್ಯಾಸ ಎಕ್ಸ್ ಅನ್ನು ಕಂಪೈಲ್ ಮಾಡುವುದು ಮತ್ತು ಪರೀಕ್ಷಿಸುವುದುampಹಾರ್ಡ್ವೇರ್ನಲ್ಲಿ ಲೆ
ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ
ವಿನ್ಯಾಸ ಎಕ್ಸ್ampಲೆ ವಿವರಣೆ
ವಿನ್ಯಾಸ ಮಾಜಿample ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ IP ಕೋರ್ನ ಕಾರ್ಯವನ್ನು ಪ್ರದರ್ಶಿಸುತ್ತದೆ. ನೀವು ಎಕ್ಸ್ನಿಂದ ವಿನ್ಯಾಸವನ್ನು ರಚಿಸಬಹುದುample IP ಪ್ಯಾರಾಮೀಟರ್ ಸಂಪಾದಕದಲ್ಲಿ ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ಕಂಟ್ರೋಲರ್ ಗ್ರಾಫಿಕಲ್ ಯೂಸರ್ ಇಂಟರ್ಫೇಸ್ (GUI) ನ ವಿನ್ಯಾಸ ಟ್ಯಾಬ್.
ವೈಶಿಷ್ಟ್ಯಗಳು
- HMC ಮಗಳು ಕಾರ್ಡ್ ಮತ್ತು HMC ಕಾನ್ಫಿಗರೇಶನ್ಗಾಗಿ I2C ಮಾಸ್ಟರ್ ಮತ್ತು I2C ಇನಿಶಿಯಲೈಸೇಶನ್ ಸ್ಟೇಟ್ ಮೆಷಿನ್
- ATX PLL ಮತ್ತು ಟ್ರಾನ್ಸ್ಸಿವರ್ ಮರುಮಾಪನ ಸ್ಥಿತಿ ಯಂತ್ರ
- ವಿನಂತಿ ಜನರೇಟರ್
- ವಿನಂತಿ ಮಾನಿಟರ್
- ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್ ಇಂಟರ್ಫೇಸ್
ಹಾರ್ಡ್ವೇರ್ ಮತ್ತು ಸಾಫ್ಟ್ವೇರ್ ಅವಶ್ಯಕತೆಗಳು
ವಿನ್ಯಾಸವನ್ನು ಪರೀಕ್ಷಿಸಲು Altera ಕೆಳಗಿನ ಹಾರ್ಡ್ವೇರ್ ಮತ್ತು ಸಾಫ್ಟ್ವೇರ್ ಅನ್ನು ಬಳಸುತ್ತದೆampಲೆ:
- ಇಂಟೆಲ್ ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಸಾಫ್ಟ್ವೇರ್
- ಸಿಸ್ಟಮ್ ಕನ್ಸೋಲ್
- ModelSim-AE, Modelsim-SE, NCsim (Verilog HDL ಮಾತ್ರ), ಅಥವಾ VCS ಸಿಮ್ಯುಲೇಟರ್
- ಅರಿಯಾ 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್
- HMC ಮಗಳ ಕಾರ್ಡ್
ಕ್ರಿಯಾತ್ಮಕ ವಿವರಣೆ
Altera ಒಂದು ಸಂಕಲನ-ಸಿದ್ಧ ವಿನ್ಯಾಸವನ್ನು ಒದಗಿಸುತ್ತದೆampHMC ನಿಯಂತ್ರಕ IP ಕೋರ್ನೊಂದಿಗೆ le. ಈ ವಿನ್ಯಾಸ ಮಾಜಿampFMC ಕನೆಕ್ಟರ್ಗಳ ಮೂಲಕ ಸಂಪರ್ಕಗೊಂಡಿರುವ HMC ಮಗಳು ಕಾರ್ಡ್ನೊಂದಿಗೆ Arria 10 GX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಕಿಟ್ ಅನ್ನು le ಗುರಿಪಡಿಸುತ್ತದೆ.
ನೀವು ವಿನ್ಯಾಸವನ್ನು ಮಾಜಿ ಆಗಿ ಬಳಸಬಹುದುampನಿಮ್ಮ ವಿನ್ಯಾಸಕ್ಕೆ ನಿಮ್ಮ ಐಪಿ ಕೋರ್ನ ಸರಿಯಾದ ಸಂಪರ್ಕಕ್ಕಾಗಿ ಅಥವಾ ಸ್ಟಾರ್ಟರ್ ವಿನ್ಯಾಸವಾಗಿ ನಿಮ್ಮ ಸ್ವಂತ ವಿನ್ಯಾಸದ ಅವಶ್ಯಕತೆಗಳಿಗಾಗಿ ನೀವು ಕಸ್ಟಮೈಸ್ ಮಾಡಬಹುದು. ವಿನ್ಯಾಸ ಮಾಜಿample ಒಂದು I2C ಮಾಸ್ಟರ್ ಮಾಡ್ಯೂಲ್, PLL/CDR ಮರುಮಾಪನ ಮಾಡ್ಯೂಲ್, ಒಂದು ಬಾಹ್ಯ ಟ್ರಾನ್ಸ್ಸಿವರ್ PLL IP ಕೋರ್ ಮತ್ತು ವಹಿವಾಟುಗಳನ್ನು ಉತ್ಪಾದಿಸಲು ಮತ್ತು ಪರಿಶೀಲಿಸಲು ತರ್ಕವನ್ನು ಒಳಗೊಂಡಿದೆ. ವಿನ್ಯಾಸ ಮಾಜಿample ಮೈಕ್ರಾನ್ HMC 15G-SR HMC ಸಾಧನವನ್ನು ಊಹಿಸುತ್ತದೆ, ಇದು ಒಂದು fo ಆಗಿದೆurlಮಗಳು ಕಾರ್ಡ್ನಲ್ಲಿ ಶಾಯಿ ಸಾಧನ. ವಿನ್ಯಾಸ ಮಾಜಿample IP ಕೋರ್ನ ಒಂದು ನಿದರ್ಶನವನ್ನು ಒಳಗೊಂಡಿದೆ ಮತ್ತು HMC ಸಾಧನದಲ್ಲಿ ಒಂದೇ ಲಿಂಕ್ಗೆ ಸಂಪರ್ಕಿಸುತ್ತದೆ. ಚಿತ್ರ 2-1: HMC ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬ್ಲಾಕ್ ರೇಖಾಚಿತ್ರ
ನೀವು Arria 10 FPGA ವಿನ್ಯಾಸವನ್ನು ಮಾಜಿ ಜೊತೆ ಕಾನ್ಫಿಗರ್ ಮಾಡಿದ ನಂತರample, I2C ನಿಯಂತ್ರಕವು ಆನ್-ಬೋರ್ಡ್ ಗಡಿಯಾರ ಜನರೇಟರ್ಗಳು ಮತ್ತು HMC ಸಾಧನವನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡುತ್ತದೆ. ಮಾಪನಾಂಕ ನಿರ್ಣಯವು ಪೂರ್ಣಗೊಂಡಾಗ, ವಿನ್ಯಾಸ ಉದಾample ATX PLL ಅನ್ನು ಮಾಪನಾಂಕ ಮಾಡುತ್ತದೆ. ಕಾರ್ಯಾಚರಣೆಯ ಸಮಯದಲ್ಲಿ, ವಿನಂತಿ ಜನರೇಟರ್ ಓದಲು ಮತ್ತು ಬರೆಯುವ ಆಜ್ಞೆಗಳನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ, ಅದು HMC ನಿಯಂತ್ರಕ IP ಕೋರ್ ನಂತರ ಪ್ರಕ್ರಿಯೆಗೊಳಿಸುತ್ತದೆ. ವಿನಂತಿ ಮಾನಿಟರ್ IP ಕೋರ್ನಿಂದ ಪ್ರತಿಕ್ರಿಯೆಗಳನ್ನು ಸೆರೆಹಿಡಿಯುತ್ತದೆ ಮತ್ತು ಅವುಗಳನ್ನು ಸರಿಯಾಗಿ ಪರಿಶೀಲಿಸುತ್ತದೆ.
ಇಂಟರ್ಫೇಸ್ ಸಿಗ್ನಲ್ಗಳು
ಕೋಷ್ಟಕ 2-1: HMC ನಿಯಂತ್ರಕ IP ಕೋರ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಸಂಕೇತಗಳು
ಸಿಗ್ನಲ್ ಹೆಸರು
clk_50 |
ನಿರ್ದೇಶನ
ಇನ್ಪುಟ್ |
ಅಗಲ (ಬಿಟ್ಗಳು)
1 |
ವಿವರಣೆ
50 MHz ಇನ್ಪುಟ್ ಗಡಿಯಾರ. |
hssi_refclk | ಇನ್ಪುಟ್ | 1 | HMC ಮತ್ತು HMCC IP ಕೋರ್ಗಾಗಿ CDR ಉಲ್ಲೇಖ ಗಡಿಯಾರ. |
ಸಿಗ್ನಲ್ ಹೆಸರು
hmc_lxrx |
ನಿರ್ದೇಶನ
ಇನ್ಪುಟ್ |
ಅಗಲ (ಬಿಟ್ಗಳು)
ಚಾನಲ್ ಎಣಿಕೆ (16 ಅಥವಾ 8) |
ವಿವರಣೆ
FPGA ಟ್ರಾನ್ಸ್ಸಿವರ್ ಪಿನ್ಗಳನ್ನು ಸ್ವೀಕರಿಸುತ್ತದೆ. |
hmc_lxtx | ಔಟ್ಪುಟ್ | ಚಾನಲ್ ಎಣಿಕೆ (16
ಅಥವಾ 8) |
FPGA ಟ್ರಾನ್ಸ್ಸಿವರ್ ಟ್ರಾನ್ಸ್ಮಿಟ್ ಪಿನ್ಗಳು. |
hmc_ctrl_lxrxps | ಇನ್ಪುಟ್ | 1 | FPGA ಟ್ರಾನ್ಸ್ಸಿವರ್ ಪವರ್ ಸೇವ್ ನಿಯಂತ್ರಣ. |
hmc_ctrl_lxtxps | ಔಟ್ಪುಟ್ | 1 | HMC ಟ್ರಾನ್ಸ್ಸಿವರ್ ಪವರ್ ಉಳಿತಾಯ ನಿಯಂತ್ರಣ. |
hmc_ctrl_ferr_n | ಇನ್ಪುಟ್ | 1 | HMC FERR_N ಔಟ್ಪುಟ್. |
hmc_ctrl_p_rst_n | ಔಟ್ಪುಟ್ | 1 | HMC P_RST_N ಇನ್ಪುಟ್. |
hmc_ctrl_scl | ದ್ವಿ-ದಿಕ್ಕಿನ | 1 | HMC I2C ಕಾನ್ಫಿಗರೇಶನ್ ಗಡಿಯಾರ. |
hmc_ctrl_sda | ದ್ವಿ-ದಿಕ್ಕಿನ | 1 | HMC I2C ಕಾನ್ಫಿಗರೇಶನ್ ಡೇಟಾ. |
fmc0_scl | ಔಟ್ಪುಟ್ | 1 | ಬಳಕೆಯಾಗಿಲ್ಲ. ಮಗಳು ಕಾರ್ಡ್ನಲ್ಲಿನ 3.3 V ಪುಲ್ಅಪ್ನಿಂದ FPGA I/O ಪಿನ್ಗಳನ್ನು ರಕ್ಷಿಸಲು ಕಡಿಮೆ ಚಾಲಿತವಾಗಿದೆ. |
fmc0_sda | ಔಟ್ಪುಟ್ | 1 | ಬಳಕೆಯಾಗಿಲ್ಲ. ಮಗಳು ಕಾರ್ಡ್ನಲ್ಲಿನ 3.3 V ಪುಲ್ಅಪ್ನಿಂದ FPGA I/O ಪಿನ್ಗಳನ್ನು ರಕ್ಷಿಸಲು ಕಡಿಮೆ ಚಾಲಿತವಾಗಿದೆ. |
ಪುಶ್_ಬಟನ್ | ಇನ್ಪುಟ್ | 1 | ಮರುಹೊಂದಿಸಲು ಪುಶ್ ಬಟನ್ ಇನ್ಪುಟ್ ಅನ್ನು ಬಳಸಲಾಗುತ್ತದೆ. |
ಹೃದಯ_ಬಡಿತ_n | ಔಟ್ಪುಟ್ | 1 | ಹೃದಯ ಬಡಿತ ಎಲ್ಇಡಿ ಔಟ್ಪುಟ್. |
link_init_complete_n | ಔಟ್ಪುಟ್ | 1 | ಲಿಂಕ್ ಪ್ರಾರಂಭಿಕ ಸಂಪೂರ್ಣ ಎಲ್ಇಡಿ ಔಟ್ಪುಟ್. |
test_passed_n | ಔಟ್ಪುಟ್ | 1 | ಪರೀಕ್ಷೆಯಲ್ಲಿ ಉತ್ತೀರ್ಣರಾದ ಎಲ್ಇಡಿ ಔಟ್ಪುಟ್. |
test_failed_n | ಔಟ್ಪುಟ್ | 1 | ಪರೀಕ್ಷೆ ವಿಫಲವಾದ ಎಲ್ಇಡಿ ಔಟ್ಪುಟ್. |
ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ನೋಂದಣಿ ನಕ್ಷೆ
ಕೋಷ್ಟಕ 2-2: HMC ನಿಯಂತ್ರಕ IP ಕೋರ್ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ನೋಂದಣಿ ನಕ್ಷೆ
ಈ ರೆಜಿಸ್ಟರ್ಗಳಿಗೆ ಬರೆಯುವುದು ವಿನ್ಯಾಸವನ್ನು ಮರುಹೊಂದಿಸುತ್ತದೆ.
ಬಿಟ್ಸ್
1:0 |
ಕ್ಷೇತ್ರದ ಹೆಸರು
ಪೋರ್ಟ್ ಕೌಂಟ್ |
ಟೈಪ್ ಮಾಡಿ
RO |
ಮರುಹೊಂದಿಸುವಾಗ ಮೌಲ್ಯ
ಬದಲಾಗುತ್ತದೆ |
ವಿವರಣೆ
IP ಕೋರ್ ನಿದರ್ಶನಕ್ಕಾಗಿ ಪೋರ್ಟ್ಗಳ ಸಂಖ್ಯೆ. |
7:2 | ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ | RO | 0x00 |
ಕೋಷ್ಟಕ 2-4: BOARD_LEDಗಳ ನೋಂದಣಿ
ಈ ರಿಜಿಸ್ಟರ್ ಮಂಡಳಿಯ ಎಲ್ಇಡಿಗಳ ಸ್ಥಿತಿಯನ್ನು ಪ್ರತಿಬಿಂಬಿಸುತ್ತದೆ
ಬಿಟ್ಸ್
0 |
ಕ್ಷೇತ್ರದ ಹೆಸರು
ಪರೀಕ್ಷೆ ವಿಫಲವಾಗಿದೆ |
ಟೈಪ್ ಮಾಡಿ
RO |
ಮರುಹೊಂದಿಸುವಾಗ ಮೌಲ್ಯ
0x00 |
ವಿವರಣೆ
ಪರೀಕ್ಷೆ ವಿಫಲವಾಗಿದೆ. |
1 | ಪರೀಕ್ಷೆ ಪಾಸಾಗಿದೆ | RO | 0x00 | ಪರೀಕ್ಷೆ ಪಾಸಾಗಿದೆ. |
2 | HMCC ಲಿಂಕ್ ಇನಿಶಿಯಲೈಸೇಶನ್ ಪೂರ್ಣಗೊಂಡಿದೆ | RO | 0x00 | HMC ಲಿಂಕ್ ಪ್ರಾರಂಭವು ಪೂರ್ಣಗೊಂಡಿದೆ ಮತ್ತು ಸಂಚಾರಕ್ಕೆ ಸಿದ್ಧವಾಗಿದೆ. |
3 | ಹೃದಯ ಬಡಿತ | RO | 0x00 | ವಿನ್ಯಾಸವು ಚಾಲನೆಯಲ್ಲಿರುವಾಗ ಟಾಗಲ್ ಮಾಡುತ್ತದೆ. |
7:4 | ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ | RO | 0x00 |
ಕೋಷ್ಟಕ 2-5: TEST_INITIALIZATION_STATUS ನೋಂದಣಿ
ಬಿಟ್ಸ್
0 |
ಕ್ಷೇತ್ರದ ಹೆಸರು
I2C ಗಡಿಯಾರ ಜನರೇಟರ್ ಸೆಟ್ |
ಟೈಪ್ ಮಾಡಿ
RO |
ಮರುಹೊಂದಿಸುವಾಗ ಮೌಲ್ಯ
0x00 |
ವಿವರಣೆ
ಆನ್-ಬೋರ್ಡ್ ಗಡಿಯಾರ ಜನರೇಟರ್ಗಳನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಲಾಗಿದೆ. |
1 | ATX PLL ಮತ್ತು ಟ್ರಾನ್ಸ್ಸಿವರ್ ಮರುಮಾಪನ ಪೂರ್ಣಗೊಂಡಿದೆ | RO | 0x00 | ATX PLL ಮತ್ತು ಟ್ರಾನ್ಸ್ಸಿವರ್ಗಳನ್ನು ಇನ್ಪುಟ್ ಗಡಿಯಾರಕ್ಕೆ ಮರು-ಮಾಪನಾಂಕ ಮಾಡಲಾಗಿದೆ. |
2 | I2C HMC
ಕಾನ್ಫಿಗರೇಶನ್ ಪೂರ್ಣಗೊಂಡಿದೆ |
RO | 0x00 | I2C ಮೇಲೆ HMC ಸಾಧನದ ಕಾನ್ಫಿಗರೇಶನ್ ಪೂರ್ಣಗೊಂಡಿದೆ. |
3 | HMC ಲಿಂಕ್ ಇನಿಶಿಯಲೈಸೇಶನ್ ಪೂರ್ಣಗೊಂಡಿದೆ | RO | 0x00 | HMC ಲಿಂಕ್ ಪ್ರಾರಂಭವು ಪೂರ್ಣಗೊಂಡಿದೆ ಮತ್ತು ಸಂಚಾರಕ್ಕೆ ಸಿದ್ಧವಾಗಿದೆ. |
7:4 | ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ | RO | 0x00 |
ಕೋಷ್ಟಕ 2-6: PORT_STATUS ನೋಂದಣಿ
ಬಿಟ್ಸ್
0 |
ಕ್ಷೇತ್ರದ ಹೆಸರು
ಪೋರ್ಟ್ 0 ವಿನಂತಿಗಳು ಸರಿ |
ಟೈಪ್ ಮಾಡಿ
RO |
ಮರುಹೊಂದಿಸುವಾಗ ಮೌಲ್ಯ
0x00 |
ವಿವರಣೆ
ಪೋರ್ಟ್ 0 ವಿನಂತಿ ರಚನೆ ಪೂರ್ಣಗೊಂಡಿದೆ. |
1 | ಪೋರ್ಟ್ 0 ಪ್ರತಿಕ್ರಿಯೆಗಳು ಸರಿ | RO | 0x00 | ಪೋರ್ಟ್ 0 ಪ್ರತಿಕ್ರಿಯೆ ಪರಿಶೀಲನೆಯು ಹಾದುಹೋಗಿದೆ. |
2 | ಪೋರ್ಟ್ 1 ವಿನಂತಿಗಳು ಸರಿ | RO | 0x00 | ಪೋರ್ಟ್ 1 ವಿನಂತಿ ರಚನೆ ಪೂರ್ಣಗೊಂಡಿದೆ. |
3 | ಪೋರ್ಟ್ 1 ಪ್ರತಿಕ್ರಿಯೆಗಳು ಸರಿ | RO | 0x00 | ಪೋರ್ಟ್ 1 ಪ್ರತಿಕ್ರಿಯೆ ಪರಿಶೀಲನೆಯು ಹಾದುಹೋಗಿದೆ. |
ಬಿಟ್ಸ್
4 |
ಕ್ಷೇತ್ರದ ಹೆಸರು
ಪೋರ್ಟ್ 2 ವಿನಂತಿಗಳು ಸರಿ |
ಟೈಪ್ ಮಾಡಿ
RO |
ಮರುಹೊಂದಿಸುವಾಗ ಮೌಲ್ಯ
0x00 |
ವಿವರಣೆ
ಪೋರ್ಟ್ 2 ವಿನಂತಿ ರಚನೆ ಪೂರ್ಣಗೊಂಡಿದೆ. |
5 | ಪೋರ್ಟ್ 2 ಪ್ರತಿಕ್ರಿಯೆಗಳು ಸರಿ | RO | 0x00 | ಪೋರ್ಟ್ 2 ಪ್ರತಿಕ್ರಿಯೆ ಪರಿಶೀಲನೆಯು ಹಾದುಹೋಗಿದೆ. |
6 | ಪೋರ್ಟ್ 3 ವಿನಂತಿಗಳು ಸರಿ | RO | 0x00 | ಪೋರ್ಟ್ 3 ವಿನಂತಿ ರಚನೆ ಪೂರ್ಣಗೊಂಡಿದೆ. |
7 | ಪೋರ್ಟ್ 4 ಪ್ರತಿಕ್ರಿಯೆಗಳು ಸರಿ | RO | 0x00 | ಪೋರ್ಟ್ 3 ಪ್ರತಿಕ್ರಿಯೆ ಪರಿಶೀಲನೆಯು ಹಾದುಹೋಗಿದೆ. |
ಹೆಚ್ಚುವರಿ ಮಾಹಿತಿ
HMC ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಪರಿಷ್ಕರಣೆ ಇತಿಹಾಸ
ಕೋಷ್ಟಕ A-1: ಡಾಕ್ಯುಮೆಂಟ್ ಪರಿಷ್ಕರಣೆ ಇತಿಹಾಸ
ವಿನ್ಯಾಸದಲ್ಲಿ ಹೊಸ ವೈಶಿಷ್ಟ್ಯಗಳು ಮತ್ತು ಬದಲಾವಣೆಗಳನ್ನು ಸಾರಾಂಶಗೊಳಿಸುತ್ತದೆampHMC ನಿಯಂತ್ರಕ IP ಕೋರ್ಗಾಗಿ ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ.
ದಿನಾಂಕ | ACDS ಆವೃತ್ತಿ | ಬದಲಾವಣೆಗಳು |
2016.05.02 | 16.0 | ಆರಂಭಿಕ ಬಿಡುಗಡೆ. |
ಇಂಟೆಲ್ ಅನ್ನು ಹೇಗೆ ಸಂಪರ್ಕಿಸುವುದು
ಟೇಬಲ್ A-2: ಇಂಟೆಲ್ ಅನ್ನು ಹೇಗೆ ಸಂಪರ್ಕಿಸುವುದು
Intel ಉತ್ಪನ್ನಗಳ ಕುರಿತು ಅತ್ಯಂತ ನವೀಕೃತ ಮಾಹಿತಿಯನ್ನು ಪತ್ತೆಹಚ್ಚಲು, ಈ ಕೋಷ್ಟಕವನ್ನು ನೋಡಿ. ನಿಮ್ಮ ಸ್ಥಳೀಯ ಇಂಟೆಲ್ ಮಾರಾಟ ಕಚೇರಿ ಅಥವಾ ಮಾರಾಟ ಪ್ರತಿನಿಧಿಯನ್ನು ಸಹ ನೀವು ಸಂಪರ್ಕಿಸಬಹುದು.
ಸಂಪರ್ಕಿಸಿ | ಸಂಪರ್ಕ ವಿಧಾನ | ವಿಳಾಸ |
ತಾಂತ್ರಿಕ ಬೆಂಬಲ | Webಸೈಟ್ | www.altera.com/support |
ತಾಂತ್ರಿಕ ತರಬೇತಿ |
Webಸೈಟ್ | www.altera.com/training |
ಇಮೇಲ್ | FPGATtraining@intel.com | |
ಉತ್ಪನ್ನ ಸಾಹಿತ್ಯ | Webಸೈಟ್ | www.altera.com/literature |
ತಾಂತ್ರಿಕವಲ್ಲದ ಬೆಂಬಲ: ಸಾಮಾನ್ಯ | ಇಮೇಲ್ | nacomp@altera.com |
ಸಂಪರ್ಕಿಸಿ
ತಾಂತ್ರಿಕವಲ್ಲದ ಬೆಂಬಲ: ಸಾಫ್ಟ್ವೇರ್ ಪರವಾನಗಿ |
ಸಂಪರ್ಕ ವಿಧಾನ
ಇಮೇಲ್ |
ವಿಳಾಸ
|
ಸಂಬಂಧಿತ ಮಾಹಿತಿ
- www.altera.com/support
- www.altera.com/training
- custrain@altera.com
- www.altera.com/literature
- nacomp@altera.com
- authorization@altera.com
ಮುದ್ರಣದ ಸಂಪ್ರದಾಯಗಳು
ಟೇಬಲ್ A-3: ಟೈಪೋಗ್ರಾಫಿಕ್ ಸಂಪ್ರದಾಯಗಳು
ಈ ಡಾಕ್ಯುಮೆಂಟ್ ಬಳಸುವ ಟೈಪೋಗ್ರಾಫಿಕ್ ಸಂಪ್ರದಾಯಗಳನ್ನು ಪಟ್ಟಿ ಮಾಡುತ್ತದೆ
ಡಾಕ್ಯುಮೆಂಟ್ ಕುರಿತು ಆಲ್ಟೆರಾಗೆ ಪ್ರತಿಕ್ರಿಯೆಯನ್ನು ಸಲ್ಲಿಸಲು ಪ್ರತಿಕ್ರಿಯೆ ಐಕಾನ್ ನಿಮಗೆ ಅನುಮತಿಸುತ್ತದೆ. ಪ್ರತಿ ಡಾಕ್ಯುಮೆಂಟ್ಗೆ ಸೂಕ್ತವಾದ ಪ್ರತಿಕ್ರಿಯೆಯನ್ನು ಸಂಗ್ರಹಿಸುವ ವಿಧಾನಗಳು ಬದಲಾಗುತ್ತವೆ
ಇಂಟೆಲ್ ಕಾರ್ಪೊರೇಷನ್. ಎಲ್ಲ ಹಕ್ಕುಗಳನ್ನು ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ. Intel, Intel ಲೋಗೋ, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus ಮತ್ತು Stratix ಪದಗಳು ಮತ್ತು ಲೋಗೋಗಳು US ಮತ್ತು/ಅಥವಾ ಇತರ ದೇಶಗಳಲ್ಲಿನ Intel ಕಾರ್ಪೊರೇಷನ್ ಅಥವಾ ಅದರ ಅಂಗಸಂಸ್ಥೆಗಳ ಟ್ರೇಡ್ಮಾರ್ಕ್ಗಳಾಗಿವೆ. ಇಂಟೆಲ್ ತನ್ನ ಎಫ್ಪಿಜಿಎ ಮತ್ತು ಸೆಮಿಕಂಡಕ್ಟರ್ ಉತ್ಪನ್ನಗಳ ಕಾರ್ಯಕ್ಷಮತೆಯನ್ನು ಇಂಟೆಲ್ನ ಪ್ರಮಾಣಿತ ಖಾತರಿಗೆ ಅನುಗುಣವಾಗಿ ಪ್ರಸ್ತುತ ವಿಶೇಷಣಗಳಿಗೆ ಖಾತರಿಪಡಿಸುತ್ತದೆ, ಆದರೆ ಯಾವುದೇ ಸೂಚನೆಯಿಲ್ಲದೆ ಯಾವುದೇ ಉತ್ಪನ್ನಗಳು ಮತ್ತು ಸೇವೆಗಳಿಗೆ ಬದಲಾವಣೆಗಳನ್ನು ಮಾಡುವ ಹಕ್ಕನ್ನು ಕಾಯ್ದಿರಿಸಿದೆ. ಇಂಟೆಲ್ ಲಿಖಿತವಾಗಿ ಒಪ್ಪಿಗೆ ಸೂಚಿಸಿರುವುದನ್ನು ಹೊರತುಪಡಿಸಿ ಇಲ್ಲಿ ವಿವರಿಸಿದ ಯಾವುದೇ ಮಾಹಿತಿ, ಉತ್ಪನ್ನ ಅಥವಾ ಸೇವೆಯ ಅಪ್ಲಿಕೇಶನ್ ಅಥವಾ ಬಳಕೆಯಿಂದ ಉಂಟಾಗುವ ಯಾವುದೇ ಜವಾಬ್ದಾರಿ ಅಥವಾ ಹೊಣೆಗಾರಿಕೆಯನ್ನು Intel ಊಹಿಸುವುದಿಲ್ಲ. ಇಂಟೆಲ್ ಗ್ರಾಹಕರು ಯಾವುದೇ ಪ್ರಕಟಿತ ಮಾಹಿತಿಯನ್ನು ಅವಲಂಬಿಸುವ ಮೊದಲು ಮತ್ತು ಉತ್ಪನ್ನಗಳು ಅಥವಾ ಸೇವೆಗಳಿಗೆ ಆರ್ಡರ್ ಮಾಡುವ ಮೊದಲು ಸಾಧನದ ವಿಶೇಷಣಗಳ ಇತ್ತೀಚಿನ ಆವೃತ್ತಿಯನ್ನು ಪಡೆದುಕೊಳ್ಳಲು ಸಲಹೆ ನೀಡಲಾಗುತ್ತದೆ.
ಇತರ ಹೆಸರುಗಳು ಮತ್ತು ಬ್ರ್ಯಾಂಡ್ಗಳನ್ನು ಇತರರ ಆಸ್ತಿ ಎಂದು ಹೇಳಬಹುದು
101 ಇನ್ನೋವೇಶನ್ ಡ್ರೈವ್, ಸ್ಯಾನ್ ಜೋಸ್, CA 95134
ಕ್ವಾರ್ಟಸ್ ಪ್ರೈಮ್ ಡಿಸೈನ್ ಸೂಟ್ಗಾಗಿ ಕೊನೆಯದಾಗಿ ನವೀಕರಿಸಲಾಗಿದೆ: 16.0
ಯುಜಿ -20027
2016.05.02
101 ಇನ್ನೋವೇಶನ್ ಡ್ರೈವ್
ಸ್ಯಾನ್ ಜೋಸ್, CA 95134
www.altera.com
ದಾಖಲೆಗಳು / ಸಂಪನ್ಮೂಲಗಳು
![]() |
ALTERA Arria 10 ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample [ಪಿಡಿಎಫ್] ಬಳಕೆದಾರ ಮಾರ್ಗದರ್ಶಿ ಅರ್ರಿಯಾ 10 ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ಕಂಟ್ರೋಲರ್ ಡಿಸೈನ್ ಎಕ್ಸ್ample, Arria 10, ಹೈಬ್ರಿಡ್ ಮೆಮೊರಿ ಕ್ಯೂಬ್ ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ample, ನಿಯಂತ್ರಕ ವಿನ್ಯಾಸ ಎಕ್ಸ್ampಲೆ, ಡಿಸೈನ್ ಎಕ್ಸ್ample |