ALTERA-LOGO

ALTERA Arria 10 Hybrid Memory Cube Controller Design Example

ALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-MƏHSUL

Hybrid Memory Cube Controller Design Example İstifadəçi Təlimatında HMC Controller aparat dizaynının dizaynı və istifadəsi haqqında məlumat verilirample. Bələdçi Quartus Prime Design Suite 16.0 üçün yenilənib və sonuncu dəfə 2 may 2016-cı ildə yenilənib.
Dizayn ExampTez Başlanğıc Bələdçisi HMC Controller dizaynını tərtib etmək, simulyasiya etmək, yaratmaq və sınaqdan keçirmək üçün addım-addım təlimatları təqdim edir.ample. Üstünlük üçün Şəkil 1-1-ə baxınview inkişaf addımları haqqında.

Dizayn Example Təsviri

HMC Controller aparat dizaynı, məsələnample Board Arria 10 Cihazı, HMC Controller IP Core, Clocks & Reset TX PLLs, Data Path Request Generator və Response Monitor, TX/TX FIFO MAC, RX MAC, Test Avalon-MM Control and LED-lər, Controller Status Interface, Avalon-MM I 2C, Avalon-MM I 16C-Master, Initi Translace, STX10 Dövləti, x Initi Transmissiya kimi müxtəlif komponentləri ehtiva edir. X Lane Swapper, Arria XNUMX Transceiver Yenidən Konfiqurasiya İnterfeysi və HMC Cihazı. keçmişample dizayn, HMC əlavə kartı ilə Arria 10 GX FPGA İnkişaf Dəstində düzgün işləmək üçün xüsusi parametrlər tələb edir.

Əlavə məlumat

Əlavə məlumat bölməsi yaradılan dizayn üçün kataloq strukturu haqqında təfərrüatları təqdim edirample, istifadəçi təlimatının təftiş tarixçəsi, bələdçidə istifadə olunan tipoqrafik konvensiyalar və dəstək üçün Intel ilə necə əlaqə saxlamaq olar.

Məhsuldan İstifadə Təlimatları

HMC Controller aparat dizaynından istifadə etmək üçün aşağıdakı təlimatlara əməl edinample:

  1. Dizaynı tərtib edinampsimulyatordan istifadə etməklə
  2. Funksional simulyasiyanı həyata keçirin
  3. Dizaynı yaradın example
  4. Dizaynı tərtib edinampQuartus Prime istifadə edir
  5. Avadanlıq dizaynını sınayın

Qeyd edək ki, hardware konfiqurasiyası və testi files dizayn üçün keçmişample /ex-də yerləşirample_design/par, simulyasiya zamanı files /ex-də yerləşirample_design/sim.

Hybrid Memory Cube Controller IP nüvəsindən necə istifadə edəcəyinizi başa düşməyinizə kömək etmək üçün nüvədə simulyasiya edilə bilən test masası və köhnə aparat dizaynı var.ampkompilyasiya və aparat testini dəstəkləyən le. Dizaynı yaratdığınız zaman example, parametr redaktoru avtomatik olaraq yaradır fileTəchizatda dizaynı simulyasiya etmək, tərtib etmək və sınaqdan keçirmək üçün lazımdır. Siz tərtib edilmiş dizaynı Intel® Arria® 10 GX FPGA İnkişaf Kitinə endirə bilərsiniz.ALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (1)

Əlaqədar Məlumat
Hybrid Memory Cube Controller IP Core İstifadəçi Təlimatı

Dizayn Example Directory StrukturuALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (2)

Aparat konfiqurasiyası və testi files (aparat dizaynı, məsələnample) yerləşirample_ dizayn_quraşdırma_dir>/example_dizayn/par. Simulyasiya files (yalnız simulyasiya üçün test bench) yerləşirample_design_install_dir>/example_design/sim.

Dizayn Example Komponentlər

HMC Controller aparat dizaynı, məsələnample aşağıdakı komponentləri ehtiva edir:

  • HMC Controller IP nüvəsi CDR istinad saatı 125 MHz-ə təyin edilmiş və defolt RX Xəritəçəkmə və TX Xəritəçəkmə parametrləri ilə.
    Qeyd: Dizayn keçmişampHMC əlavə kartı ilə Arria 10 GX FPGA İnkişaf Dəstində bu parametrlərin düzgün işləməsi tələb olunur.
  • IP nüvəsinin proqramlaşdırılmasını, paketlərin yaradılması və yoxlanmasını əlaqələndirən müştəri məntiqi.
  • JTAG Altera Sistem Konsolu ilə əlaqə saxlayan nəzarətçi. Siz Sistem Konsolu vasitəsilə müştəri məntiqi ilə əlaqə saxlayırsınız.

ALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (3)

Açarı sadalayır files həyata keçirən köhnəample testbench.

/src/hmcc_example.sv Ən yüksək səviyyəli aparat dizaynı, məsələnample file.
/sim/hmcc_tb.sv Üst səviyyə file simulyasiya üçün.
Testbench skriptləri

Qeyd: Təqdim olunan Make-dən istifadə edinfile bu skriptləri yaratmaq üçün.

/sim/run_vsim.do Testbench-i işə salmaq üçün ModelSim skripti.
/sim/run_vcs.sh Testbench-i işə salmaq üçün Synopsys VCS skripti.
/sim/run_ncsim.sh Testbench-i işə salmaq üçün Cadence NCSim skripti.

Dizaynın Yaradılması ExampleALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (8)

Şəkil 1-5: MəsampHybrid Memory Cube Controller Parametr Redaktorunda Dizayn NişanıALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (7)

Arria 10 hardware dizaynını yaratmaq üçün bu addımları yerinə yetirinample və testbench:

  1. IP Kataloqda (Alətlər > IP Kataloq) Arria 10 hədəf cihaz ailəsini seçin.
  2. IP Kataloqda Hybrid Memory Cube Controller-i tapın və seçin. Yeni IP Variasiyası pəncərəsi görünür.
  3. Fərdi IP variasiyanız üçün yüksək səviyyəli ad təyin edin. Parametr redaktoru IP variasiya parametrlərini a-da saxlayır file adlı .qsys.
  4. Cihaz sahəsində xüsusi Arria 10 cihazını seçməlisiniz və ya Quartus Prime proqramının seçdiyi standart cihazı saxlamalısınız.
  5. OK düyməsini basın. IP parametr redaktoru görünür.
  6. IP nişanında, IP əsas variasiyanız üçün parametrləri təyin edin.
  7. Ex-dəample Design sekmesinde, məsələn, dizayn üçün aşağıdakı parametrləri seçinample:
    1. Select Design üçün HMCC Daughter Board seçimini seçin.
    2. Məsələn üçünample Dizayn Files, test masasını yaratmaq üçün Simulyasiya seçimini seçin və avadanlıq dizaynını yaratmaq üçün Sintez seçimini seçin.ample.
    3. Yaradılmış HDL Format üçün yalnız Verilog mövcuddur.
    4. Hədəf İnkişaf Dəsti üçün Arria 10 GX FPGA İnkişaf Dəstini (İstehsal Silikonu) seçin.
      Qeyd: Bu dəsti seçdiyiniz zaman aparat dizaynı example hədəf lövhəsindəki cihazla əvvəlki cihaz seçiminizi üzərinə yazır. Dizaynı yaratdığınız zaman example, Intel Quartus Prime proqramı Intel yaradır
      Quartus Prime layihəsi, qəbulu və seçdiyiniz lövhə üçün pin tapşırıqları. Proqramın müəyyən bir lövhəni hədəf almasını istəmirsinizsə, Heç biri seçin.
  8. Klikləyin Ex YaratampDizayn düyməsi

Testbench-i başa düşmək

Altera keçmiş dizayn təqdim edirampHMC Controller IP nüvəsi ilə. Dizayn keçmişample həm IP nüvənizin simulyasiyası, həm də tərtib etmək üçün mövcuddur. Dizayn keçmişampHMC Controller IP əsas test masası kimi simulyasiya funksiyalarını yerinə yetirir.
Əgər Ex Generate klikləsənizample Design HMC Controller parametr redaktorunda, Quartus Prime proqramı nümayiş test masası yaradır. Parametr redaktoru sizə test masasının istədiyiniz yerini təklif edir.
Test masasını simulyasiya etmək üçün siz öz HMC avtobus funksional modelinizi (BFM) təqdim etməlisiniz. Altera dizaynı sınaqdan keçirirampMicron Hybrid Memory Cube BFM ilə test masası. Testbench-ə I2C master modulu daxil deyil, çünki Micron HMC BFM dəstəkləmir və I2C modulu ilə konfiqurasiya tələb etmir.
Simulyasiyada testbench aşağıdakı hərəkətlər ardıcıllığını yerinə yetirmək üçün TX PLL və məlumat yolu interfeyslərinə nəzarət edir:

  1. HMC BFM-ni Cavab Açıq Döngə rejimində HMC Controller IP əsas məlumat sürəti və kanal eni ilə konfiqurasiya edir.
  2. BFM və İP nüvəsi arasında əlaqə qurur.
  3. BFM-ə dörd paket məlumat yazmaq üçün IP nüvəsinin dörd portunun hər birini istiqamətləndirir.
  4. BFM-dən məlumatları oxumaq üçün IP nüvəsini istiqamətləndirir.
  5. Oxunma məlumatının yazı məlumatı ilə uyğunluğunu yoxlayır.
  6. Məlumat uyğun gələrsə, TEST_PASSED göstərilir.

Dizaynın Simulyasiyası Example Testbench
Şəkil 1-6: ProsedurALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (8)

Test masasını simulyasiya etmək üçün bu addımları yerinə yetirin:

  1. Komanda xəttində, dəyişdirinample>/sim kataloqu.
  2. Skriptlər yazın.
  3. Simulyatorunuzdan asılı olaraq aşağıdakı əmrlərdən birini yazın:ALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-şəkil- 14
  4. Kimə view simulyasiya nəticələri:
    1. Dəstəklənən üç simulyatordan hər hansı birində testbench işlətdiyiniz zaman skript testbench ardıcıllığını yerinə yetirir və simulyator fəaliyyətini qeyd edir.ample kataloq>/məsample_ dizayn/sim/ .log. “vsim”, “ncsim” və ya “vcs”dir.
    2. Dəstəklənən üç simulyatordan hər hansı birində testbench işlətdiyiniz zaman skript dalğa forması yaradır file. make əmrini işlədə bilərsiniz _gui dalğa formasını simulyatora xas dalğa formasına yükləmək üçün viewer.
      Kimə view dalğa forması file simulyatorunuzda aşağıdakı əmrlərdən birini yazın:
      Simulator lisenziyası

      Mentor Graphics ModelSim

      Komanda xətti

      vsim_gui edin

      Dalğa forması File

      <design example kataloq>/məsample_design/sim/ mentor/hmcc_wf.wlf

      Synopsys Discovery Visual Environment vcs_gui edin <design example kataloq>/məsample_design/sim/ hmcc_wf.vpd
      Cadence SimVision dalğa forması ncsim_gui edin <design example kataloq>/məsample_design/sim/ cadence/hmcc_wf.shm
  5. Nəticələri təhlil edin. Uğurlu testbench hər porta on paket göndərir və qəbul edir və Test_PASSED göstərir.

Şuranın qurulması

Aparat dizaynını işə salmaq üçün lövhəni qurunample.
Qeyd: Hər hansı parametrləri dəyişməzdən əvvəl enerjinin söndürüldüyünə əmin olun.

  1. Qız kartında DIP açarlarını aşağıdakı kimi qurun:
  2. Kub ID 1-ı göstərmək üçün SW0 DIP keçidini təyin edin:
    Keçid Funksiya Parametr
    1 KUB[0] Açıq
    2 KUB[1] Açıq
    3 KUB[2] Açıq
    4 Baxma

Saat parametrlərini təyin etmək üçün SW2 DIP keçidini təyin edin:

Keçid Funksiya Parametr
1 CLK1_FSEL0 Açıq (125 MHz)
2 CLK1_FSEL1 Açıq (125 MHz)
3 CLK1_SEL Açıq (Kristal)
4 Baxma
  • HMC əlavə kartını əlavə kartın J10 və J8 konnektorlarından istifadə edərək Arria 10 FPGA İnkişaf Dəstinə qoşun.
  • Arria 10 GX FPGA İnkişaf Dəstinə keçidləri quraşdırın:
  • FMC konnektoru B üçün VCCIO parametri kimi 8 V seçmək üçün J1.5 keçidinə şuntlar əlavə edin.
  • FMC konnektoru A üçün VCCIO parametri kimi 11 V seçmək üçün J1.8 keçidinə şuntlar əlavə edin.

ALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (9)

Dizaynın tərtib edilməsi və sınaqdan keçirilməsi ExampAvadanlıqda

Aparat dizaynı üzrə nümayiş testini tərtib etmək və icra etmək, məsələnample, bu addımları izləyin

  1. Aparat dizaynını təmin edin, məsələnample nəsil tamamlandı.
  2. Quartus Prime proqramında Quartus Prime layihəsini açınample_design_install_dir> /example_design/par/hmcc_example.qpf.
  3. Kompilyasiya İdarəetmə Panelində Kompilyasiya Dizaynı (Intel Quartus Prime Pro Edition) üzərinə klikləyin və ya Qenerasiya > Tərtib etməyə başlayın (Intel Quartus Prime Standard Edition) seçin.
  4. .sof yaratdıqdan sonra hardware dizaynını proqramlaşdırmaq üçün bu addımları yerinə yetirinampArria 10 cihazında:
    1. Alətlər > Proqramçı seçin.
    2. Proqramçıda Hardware Setup düyməsini klikləyin.
    3. Proqramlaşdırma cihazını seçin.
    4. Quartus Prime sessiyanızın qoşula biləcəyi Arria 10 GX FPGA İnkişaf Dəstini seçin və əlavə edin.
    5. Rejimin J olaraq təyin olunduğundan əmin olunTAG.
    6. Avtomatik aşkarla üzərinə klikləyin və istənilən cihazı seçin.
    7. Arria 10 cihazına iki dəfə klikləyin.
    8. .sof in açınample_design_install_dir>/example_dizayn/par/çıxış_ files,
      Qeyd: Quartus Prime proqramı cihazı .sof-dakı birinə dəyişir.
    9. .sof ilə sətirdə Proqram/Konfiqurasiya sütununda qutuyu qeyd edin.
    10. Start klikləyin.
    11. Proqram təminatı cihazı hardware dizaynı ilə konfiqurasiya etdikdən sonra example, lövhənin LED-lərinə baxın:
      1. Yanıb-sönən qırmızı LED dizaynın işlədiyini bildirir.
      2. Qırmızı yanıb-sönən LED-in yanında iki yaşıl LED HMC bağlantısının işə salındığını və sınaqdan keçdiyini bildirir.
      3. Qırmızı yanıb-sönən LED-in yanında bir qırmızı LED testin uğursuz olduğunu bildirir.
    12. Könüllü. Əlavə test çıxışını müşahidə etmək üçün System Console test masasından istifadə edin.
      Qeyd: Dizaynda status siqnallarına nəzarət etmək üçün Sistem Konsolundan istifadə edin, məsələnamplövhə J vasitəsilə kompüterinizə qoşulduqdaTAG interfeys. Sistem Konsolu uzaqdan monitorinq üçün lövhənin LED statusunu, hər bir addım üçün başlanğıc statusunu və hər bir portun sorğu generatorunun və cavab yoxlayıcısının statusunu göstərir. Sistem Konsolu həmçinin testi başlamaq və ya yenidən başlamaq üçün interfeys təqdim edir.
      1. Alətlər > Sistem Sazlama Alətləri > Sistem Konsolu seçin.
      2. Sistem Konsolunda seçin File > Skripti icra edin.
      3. açın file <example_design_install_dir>/example_design/par/sysconsole_ testbench.tcl.
      4. Proqram qrafik test çıxışını yükləyir. Testi yenidən işə salmaq üçün Yenidən başla seçin.

Dizaynın tərtib edilməsi və sınaqdan keçirilməsi ExampAvadanlıqdaALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (10)

Hibrid Memory Cube Controller Dizaynı

Dizayn Example Təsviri

Dizayn keçmişample Hybrid Memory Cube Controller IP nüvəsinin funksionallığını nümayiş etdirir. Dizaynı Ex-dən yarada bilərsinizample IP parametr redaktorunda Hybrid Memory Cube Controller qrafik istifadəçi interfeysinin (GUI) Dizayn nişanı.

Xüsusiyyətlər

  • HMC qızı kartı və HMC konfiqurasiyası üçün I2C master və I2C başlatma vəziyyəti maşını
  • ATX PLL və qəbuledicinin yenidən kalibrləmə vəziyyəti maşını
  • Sorğu generatoru
  • Monitor tələb edin
  • Sistem Konsolu interfeysi

Aparat və Proqram Tələbləri
Altera dizaynı sınaqdan keçirmək üçün aşağıdakı aparat və proqram təminatından istifadə edirample:

  • Intel Quartus Prime proqramı
  • Sistem Konsolu
  • ModelSim-AE, Modelsim-SE, NCsim (yalnız Verilog HDL) və ya VCS simulyatoru
  • Arria 10 GX FPGA İnkişaf Dəsti
  • HMC qız kartı

Funksional təsvir

Altera tərtib etməyə hazır dizayn təqdim edirampHMC Controller IP nüvəsi ilə. Bu dizayn example, FMC konnektorları vasitəsilə qoşulmuş HMC əlavə kartı ilə Arria 10 GX FPGA İnkişaf Dəstini hədəfləyir.
Dizaynı köhnə kimi istifadə edə bilərsinizampİP nüvənizin dizaynınıza düzgün qoşulması üçün və ya başlanğıc dizayn olaraq öz dizayn tələblərinizə uyğunlaşdıra bilərsiniz. Dizayn keçmişample I2C master modulunu, PLL/CDR yenidən kalibrləmə modulunu, bir xarici ötürücü PLL IP nüvəsini və əməliyyatları yaratmaq və yoxlamaq üçün məntiqi ehtiva edir. Dizayn keçmişample bir Micron HMC 15G-SR HMC cihazını nəzərdə tutur, hansı ki, bir fourlmürəkkəb cihazı, qız kartında. Dizayn keçmişample IP nüvəsinin bir nüsxəsini ehtiva edir və HMC cihazında bir keçidə qoşulur. Şəkil 2-1: HMC Controller Design ExampBlok DiaqramALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (11)

Arria 10 FPGA-nı əvvəlki dizaynla konfiqurasiya etdikdən sonraample, I2C nəzarətçisi bortda olan saat generatorlarını və HMC cihazını konfiqurasiya edir. Kalibrləmə tamamlandıqda, dizayn example ATX PLL-ni kalibrləyir. Əməliyyat zamanı sorğu generatoru HMC Controller IP nüvəsinin daha sonra emal etdiyi oxumaq və yazma əmrlərini yaradır. Sorğu monitoru IP nüvəsindən cavabları alır və onların düzgünlüyünü yoxlayır.

İnterfeys siqnalları
Cədvəl 2-1: HMC Controller IP Core Design Example Siqnallar

Siqnal Adı

clk_50

İstiqamət

Giriş

En (bit)

1

Təsvir

50 MHz giriş saatı.

hssi_refclk Giriş 1 HMC və HMCC IP nüvəsi üçün CDR istinad saatı.
Siqnal Adı

hmc_lxrx

İstiqamət

Giriş

En (bit)

Kanalların sayı (16

və ya 8)

Təsvir

FPGA ötürücü qəbuledici pinlər.

hmc_lxtx Çıxış Kanalların sayı (16

və ya 8)

FPGA ötürücü ötürücü sancaqlar.
hmc_ctrl_lxrxps Giriş 1 FPGA ötürücü enerjiyə qənaət nəzarəti.
hmc_ctrl_lxtxps Çıxış 1 HMC ötürücü enerjiyə qənaət nəzarəti.
hmc_ctrl_ferr_n Giriş 1 HMC FERR_N çıxışı.
hmc_ctrl_p_rst_n Çıxış 1 HMC P_RST_N girişi.
hmc_ctrl_scl İki istiqamətli 1 HMC I2C konfiqurasiya saatı.
hmc_ctrl_sda İki istiqamətli 1 HMC I2C konfiqurasiya məlumatları.
fmc0_scl Çıxış 1 İstifadə olunmamış. FPGA I/O sancaqlarını əlavə kartdakı 3.3 V çəkilişdən qorumaq üçün aşağı sürüşdürün.
fmc0_sda Çıxış 1 İstifadə olunmamış. FPGA I/O sancaqlarını əlavə kartdakı 3.3 V çəkilişdən qorumaq üçün aşağı sürüşdürün.
təkan_düyməsinə Giriş 1 Sıfırlamaq üçün istifadə edilən düymənin girişi.
ürək_döyünmə_n Çıxış 1 Ürək döyüntüsü LED çıxışı.
link_init_complete_n Çıxış 1 Linkin işə salınması tamamlandı LED çıxışı.
test_keçildi_n Çıxış 1 Test LED çıxışı keçdi.
test_failed_n Çıxış 1 Sınaq uğursuz LED çıxışı.

Dizayn Example Qeydiyyat xəritəsi
Cədvəl 2-2: HMC Controller IP Core Design Example Qeydiyyat xəritəsi

Bu registrlərə yazmaq dizaynı sıfırlayır.

Bitlər

1:0

Sahənin adı

Liman sayı

Növ

RO

Sıfırlamada dəyər

Fərqlənir

Təsvir

IP əsas nümunəsi üçün portların sayı.

7:2 Qorunur RO 0x00  

Cədvəl 2-4: BOARD_LED-lərin Qeydiyyatı
Bu registr lövhənin LED-lərinin vəziyyətini əks etdirir

Bitlər

0

Sahənin adı

Test uğursuz oldu

Növ

RO

Sıfırlamada dəyər

0x00

Təsvir

Test uğursuz oldu.

1 Test keçdi RO 0x00 Test keçdi.
2 HMCC Linkinin Başlanması Tamamlandı RO 0x00 HMC linkinin işə salınması tamamlandı və trafikə hazırdır.
3 Ürək döyüntüsü RO 0x00 Dizayn işləyərkən dəyişir.
7:4 Qorunur RO 0x00  

Cədvəl 2-5: TEST_INITIALIZATION_STATUS Qeydiyyatdan keçin

Bitlər

0

Sahənin adı

I2C Saat Generator Dəsti

Növ

RO

Sıfırlamada dəyər

0x00

Təsvir

Bortda saat generatorları konfiqurasiya edilmişdir.

1 ATX PLL və Transceiver yenidən kalibrləmə tamamlandı RO 0x00 ATX PLL və ötürücülər giriş saatına yenidən kalibrlənmişdir.
2 I2C HMC

Konfiqurasiya Tamamlandı

RO 0x00 I2C üzərində HMC cihaz konfiqurasiyası tamamlandı.
3 HMC Linkinin Başlanması Tamamlandı RO 0x00 HMC linkinin işə salınması tamamlandı və trafikə hazırdır.
7:4 Qorunur RO 0x00  

Cədvəl 2-6: PORT_STATUS Qeydiyyatı

Bitlər

0

Sahənin adı

Port 0 Tələbləri OK

Növ

RO

Sıfırlamada dəyər

0x00

Təsvir

Port 0 sorğunun yaradılması tamamlandı.

1 Port 0 Cavabları OK RO 0x00 Port 0 cavab yoxlanışı keçdi.
2 Port 1 Tələbləri OK RO 0x00 Port 1 sorğunun yaradılması tamamlandı.
3 Port 1 Cavabları OK RO 0x00 Port 1 cavab yoxlanışı keçdi.
Bitlər

4

Sahənin adı

Port 2 Tələbləri OK

Növ

RO

Sıfırlamada dəyər

0x00

Təsvir

Port 2 sorğunun yaradılması tamamlandı.

5 Port 2 Cavabları OK RO 0x00 Port 2 cavab yoxlanışı keçdi.
6 Port 3 Tələbləri OK RO 0x00 Port 3 sorğunun yaradılması tamamlandı.
7 Port 4 Cavabları OK RO 0x00 Port 3 cavab yoxlanışı keçdi.

Əlavə məlumat

HMC Controller Design Exampİstifadəçi Təlimatının Təftiş Tarixçəsi
Cədvəl A-1: ​​Sənədin Təftiş Tarixçəsi
Dizayndakı yeni xüsusiyyətləri və dəyişiklikləri ümumiləşdirir exampHMC Controller IP nüvəsi üçün istifadəçi təlimatı.

Tarix ACDS versiyası Dəyişikliklər
     
2016.05.02 16.0 İlkin buraxılış.

Intel ilə necə əlaqə qurmaq olar
Cədvəl A-2: Intel ilə necə əlaqə saxlamaq olar
Intel məhsulları haqqında ən yeni məlumatları tapmaq üçün bu cədvələ baxın. Siz həmçinin yerli Intel satış ofisiniz və ya satış nümayəndəsi ilə əlaqə saxlaya bilərsiniz.

Əlaqə Əlaqə metodu Ünvan
Texniki dəstək Websayt www.altera.com/support
 

Texniki təlim

Websayt www.altera.com/training
E-poçt FPGATraining@intel.com
Məhsul ədəbiyyatı Websayt www.altera.com/literature
Qeyri-texniki dəstək: ümumi E-poçt nacomp@altera.com
Əlaqə

 

Qeyri-texniki dəstək: proqram təminatının lisenziyalaşdırılması

Əlaqə metodu

 

E-poçt

Ünvan

 

authorization@altera.com

Əlaqədar Məlumat

Tipoqrafik konvensiyalar

Cədvəl A-3: Tipoqrafik konvensiyalar
Bu sənədin istifadə etdiyi tipoqrafik konvensiyaları sadalayırALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (12) ALTERA-Arria-10-Hibrid-Yaddaş-Kub-Nəzarətçi-Dizayn-Example-FIG- (13)

Əlaqə işarəsi sizə sənəd haqqında Altera-ya rəy bildirməyə imkan verir. Rəyin toplanması üsulları hər bir sənəd üçün uyğun olaraq dəyişir

Intel Korporasiyası. Bütün hüquqlar qorunur. Intel, Intel loqosu, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus və Stratix sözləri və loqoları Intel Corporation və ya onun ABŞ və/və ya digər ölkələrdəki törəmə şirkətlərinin ticarət nişanlarıdır. Intel FPGA və yarımkeçirici məhsullarının Intel-in standart zəmanətinə uyğun olaraq cari spesifikasiyalara uyğun işləməsinə zəmanət verir, lakin istənilən vaxt xəbərdarlıq etmədən istənilən məhsul və xidmətlərə dəyişiklik etmək hüququnu özündə saxlayır. Intel tərəfindən yazılı şəkildə açıq şəkildə razılaşdırılan hallar istisna olmaqla, burada təsvir edilən hər hansı məlumat, məhsul və ya xidmətin tətbiqi və ya istifadəsi nəticəsində Intel heç bir məsuliyyət və ya öhdəlik götürmür. Intel müştərilərinə hər hansı dərc edilmiş məlumata etibar etməzdən və məhsul və ya xidmətlər üçün sifariş verməzdən əvvəl cihazın texniki xüsusiyyətlərinin ən son versiyasını əldə etmələri tövsiyə olunur.
Digər adlar və markalar başqalarının mülkiyyəti kimi iddia edilə bilər
101 İnnovasiya Sürücüsü, San Jose, CA 95134

Quartus Prime Design Suite üçün son yeniləmə: 16.0
UG-20027
2016.05.02
101 İnnovasiya sürücüsü
San Jose, CA 95134
www.altera.com

Sənədlər / Resurslar

ALTERA Arria 10 Hybrid Memory Cube Controller Design Example [pdf] İstifadəçi təlimatı
Arria 10 Hybrid Memory Cube Controller Design Example, Arria 10, Hybrid Memory Cube Controller Design Example, Controller Design Example, Design Example

İstinadlar

Şərh buraxın

E-poçt ünvanınız dərc olunmayacaq. Tələb olunan sahələr qeyd olunub *