Dealbhadh Rianadair Ciùb Cuimhne Hybrid ALTERA Arria 10 Example
Dealbhaich an Rianadair Ciùb Cuimhne Hybrid Example Stiùireadh Cleachdaiche a’ toirt seachad fiosrachadh mu dhealbhadh agus cleachdadh dealbhadh bathar-cruaidh HMC Controller example. Tha an iùl air ùrachadh airson Quartus Prime Design Suite 16.0 agus chaidh ùrachadh mu dheireadh air 2 Cèitean, 2016.
Tha an dealbhadh example Quick Start Guide a’ toirt seachad stiùireadh ceum air cheum airson a bhith a’ cur ri chèile, ag atharrais, a’ gineadh agus a’ dèanamh deuchainn air dealbhadh Rianadair HMC example. Thoir sùil air Figear 1-1 airson barrachdview de na ceumannan leasachaidh.
Dealbhadh Example Tuairisgeul
Dealbhadh bathar-cruaidh Rianadair HMC example a’ toirt a-steach grunn phàirtean leithid Inneal Bòrd Arria 10, Rianadair HMC IP Core, Clocaichean & Ath-shuidheachadh TX PLLs, Gineadair Iarrtas Slighe Dàta agus Monitor Freagairt, TX / TX FIFO MAC, RX MAC, Smachd Deuchainn Avalon-MM agus LEDs, Eadar-aghaidh Inbhe Rianadair , Maighstir Avalon-MM I 2C, Inneal Stàite Tòiseachaidh, TX Lane Swapper, Transceiver x16, RX Lane Swapper, Arria 10 Transceiver Reconfiguration Interface, agus HMC Device. Tha an t-example dealbhadh feumaidh suidheachaidhean sònraichte obrachadh gu ceart air Kit Leasachaidh Arria 10 GX FPGA le cairt nighean HMC.
Fiosrachadh a bharrachd
Tha an roinn Fiosrachadh a Bharrachd a’ toirt seachad mion-fhiosrachadh mu structar an eòlaire airson an dealbhadh a chaidh a chruthachadh example, eachdraidh ath-sgrùdaidh an iùil luchd-cleachdaidh, gnàthasan clò-sgrìobhaidh air an cleachdadh san stiùireadh, agus mar a chuireas tu fios gu Intel airson taic.
Stiùireadh airson cleachdadh bathar
Lean an stiùireadh gu h-ìosal gus dealbhadh bathar-cruaidh HMC Controller example:
- Cuir ri chèile an dealbhadh exampLe bhith a 'cleachdadh simulator
- Dèan atharrais gnìomh
- Cruthaich an dealbhadh example
- Cuir ri chèile an dealbhadh exampLe bhith a’ cleachdadh Quartus Prime
- Dèan deuchainn air dealbhadh bathar-cruaidh
Thoir an aire gu bheil an rèiteachadh bathar-cruaidh agus deuchainn files airson an dealbhadh example suidhichte ann an /example_design/par, fhad 'sa tha an atharrais files suidhichte ann an /example_design/sim.
Gus do chuideachadh le bhith a’ tuigsinn mar a chleachdas tu cridhe IP Hybrid Memory Memory Cube Controller, tha am bunait a’ nochdadh being deuchainn coltach ri chèile agus dealbhadh bathar-cruaidh ex.ample a bheir taic do cho-chruinneachadh agus deuchainn bathar-cruaidh. Nuair a ghineas tu an dealbhadh example, bidh an deasaiche paramadair gu fèin-obrachail a’ cruthachadh an files riatanach airson atharrais, cur ri chèile, agus deuchainn a dhèanamh air dealbhadh ann am bathar-cruaidh. Faodaidh tu an dealbhadh cruinnichte a luchdachadh sìos gu Kit Leasachaidh Intel® Arria® 10 GX FPGA.
Fiosrachadh Co-cheangailte
Rianadair Ciùb Cuimhne Hybrid IP Prìomh Stiùireadh Cleachdaiche
Dealbhadh Example Structar Directory
An rèiteachadh bathar-cruaidh agus deuchainn files (dealbhadh bathar-cruaidh example) suidhichte ann anample_ design_install_dir>/example_design/par. An atharrais files (testbench airson atharrais a-mhàin) suidhichte ann anample_design_install_dir>/example_design/sim.
Dealbhadh Example Components
Dealbhadh bathar-cruaidh Rianadair HMC example a 'toirt a-steach na co-phàirtean a leanas:
- HMC Controller IP core le gleoc iomraidh CDR air a chuir gu 125 MHz agus le mapadh RX bunaiteach agus roghainnean mapaidh TX.
Thoir an aire: An dealbhadh example ag iarraidh gum bi na roghainnean sin ag obair gu ceart air Kit Leasachaidh Arria 10 GX FPGA le cairt nighean HMC. - Loidsig teachdaiche a bhios a’ co-òrdanachadh prògramadh cridhe IP, agus gineadh is sgrùdadh pacaid.
- JTAG rianadair a bhios a’ conaltradh ris an Altera System Console. Bidh thu a’ conaltradh le loidsig an neach-dèiligidh tron Console System.
A 'liostadh an iuchair files a chuireas an gnìomh an example testbench.
/src/hmcc_example.sv | Dealbhadh bathar-cruaidh àrd-ìre example file. |
/sim/hmcc_tb.sv | Àrd-ìre file airson atharrais. |
Sgriobtaichean testbench
Thoir an aire: Cleachd am putan Makefile na sgriobturan so a ghineadh. |
|
/sim/run_vsim.do | An sgriobt ModelSim gus am being deuchainn a ruith. |
/sim/run_vcs.sh | An sgriobt Synopsys VCS gus am being deuchainn a ruith. |
/sim/run_ncsim.sh | An sgriobt Cadence NCSim gus am being deuchainn a ruith. |
A 'cruthachadh an Design Example
Figear 1-5: Example Design Tab ann an Deasaiche Paramadair Rianadair Ciùb Cuimhne Hybrid
Lean na ceumannan seo gus dealbhadh bathar-cruaidh Arria 10 example agus testbench:
- Anns a’ Chatalog IP (Innealan> Catalog IP), tagh an teaghlach inneal targaid Arria 10.
- Anns an Catalog IP, lorg agus tagh Hybrid Memory Memory Cube Controller. Nochdaidh an uinneag Atharrachadh IP ùr.
- Sònraich ainm àrd-ìre airson an atharrachadh IP àbhaisteach agad. Bidh an deasaiche paramadair a’ sàbhaladh na roghainnean atharrachaidh IP ann an a file ainmeachadh .qsys.
- Feumaidh tu inneal sònraichte Arria 10 a thaghadh anns an raon Inneal, no cùm an inneal bunaiteach a thaghas am bathar-bog Quartus Prime.
- Cliog air OK. Nochdaidh deasaiche paramadair IP.
- Air an taba IP, sònraich na crìochan airson an eadar-dhealachadh bunaiteach IP agad.
- Air an Example Design tab, tagh na roghainnean a leanas airson an dealbhadh example:
- Airson Tagh Dealbhadh, tagh an roghainn Bòrd Nighean HMCC.
- Airson Example Dealbhadh Files, tagh an roghainn Simulation gus am being deuchainn a ghineadh, agus tagh an roghainn Synthesis gus dealbhadh bathar-cruaidh a ghineadh example.
- Airson cruth HDL Generated, chan eil ach Verilog ri fhaighinn.
- Airson Kit Leasachaidh Targaid tagh Kit Leasachaidh Arria 10 GX FPGA (Production Silicon).
Thoir an aire: Nuair a thaghas tu am pasgan seo, tha dealbhadh bathar-cruaidh example bhith a’ sgrìobhadh thairis air an taghadh inneal a bh’ agad roimhe leis an inneal air a’ bhòrd targaid. Nuair a ghineas tu an dealbhadh example, tha am bathar-bog Intel Quartus Prime a 'cruthachadh Intel
Pròiseact Quartus Prime, suidheachadh, agus sònrachaidhean prìne airson a’ bhùird a thagh thu. Mura h-eil thu airson gum bi am bathar-bog ag amas air bòrd sònraichte, tagh gin.
- Cliog air Generate Example putan Dealbhadh
A 'tuigsinn an Testbench
Tha Altera a’ toirt seachad dealbhadh example cridhe IP Rianadair HMC. Tha an dealbhadh example ri fhaighinn an dà chuid airson atharrais air do chridhe IP agus airson a chruinneachadh. Tha an dealbhadh exampLe ann an gnìomhan atharrais mar being deuchainn bunaiteach IP Rianadair HMC.
Ma bhriogas tu air Generate Example Dealbhadh ann an deasaiche paramadair HMC Controller, bidh bathar-bog Quartus Prime a’ gineadh being deuchainn taisbeanaidh. Bidh an deasaiche paramadair gad bhrosnachadh airson an àite a tha thu ag iarraidh air a’ bheing deuchainn.
Gus atharrais air a’ bheing deuchainn, feumaidh tu am modal gnìomh bus HMC agad fhèin (BFM) a thoirt seachad. Bidh Altera a’ dèanamh deuchainn air an dealbhadh example testbench leis an Micron Hybrid Memory Cube BFM. Chan eil am being deuchainn a’ toirt a-steach prìomh mhodal I2C, leis nach eil am Micron HMC BFM a’ toirt taic agus chan eil feum air rèiteachadh le modal I2C.
Ann an atharrais, bidh an testbench a’ cumail smachd air TX PLL agus an eadar-aghaidh slighe dàta gus an t-sreath ghnìomhan a leanas a choileanadh:
- A’ rèiteachadh an HMC BFM le ìre dàta bunaiteach IP Rianadair HMC agus leud seanail, ann am Modh Open Open Loop.
- A’ stèidheachadh a’ cheangail eadar am BFM agus an cridhe IP.
- A’ stiùireadh gach aon de na ceithir puirt aig cridhe IP gus ceithir pacaidean dàta a sgrìobhadh chun BFM.
- Stiùirich an cridhe IP gus an dàta bhon BFM a leughadh air ais.
- Dèan cinnteach gu bheil an dàta leughaidh a rèir an dàta sgrìobhaidh.
- Ma tha an dàta co-ionnan, seallaidh TEST_PASSED.
A’ dèanamh atharrais air Design Example Testbench
Figear 1-6: Modh-obrach
Lean na ceumannan seo gus atharrais air a’ bheing deuchainn:
- Aig an loidhne-àithne, atharraich gu anample>/Sim eòlaire.
- Dèan seòrsa de sgriobtaichean.
- Taidhp a-steach aon de na h-òrdughan a leanas, a rèir an simuladair agad:
- Gu view toraidhean atharrais:
- Nuair a ruitheas tu am being deuchainn ann an gin de na trì simuladairean le taic, bidh an sgriobt a’ cur an gnìomh sreath testbench agus a’ clàradh gnìomhachd an simuladair ann anampleis an eòlaire>/example_ dealbhadh / sim / .log. tha “vsim”, “ncsim”, neo “vcs”.
- Nuair a ruitheas tu am being deuchainn ann an gin de na trì simuladairean le taic, bidh an sgriobt a’ gineadh cruth-tonn file. Faodaidh tu an àithne a ruith _gui gus an cruth-tonn a luchdachadh ann an cruth tonn sònraichte airson simuladair viewer.
Gu view an cruth-tonn file san t-simuladair agad, dèan aon de na h-òrdughan a leanas:Cead simulator Mentor Graphics ModelSim
Loidhne-àithne dèan vsim_gui
Cruth tonn File <design exampleis an eòlaire>/example_design/sim/ mentor/hmcc_wf.wlf
Synopsys Discovery Àrainneachd Lèirsinneach dèan vcs_gui <design exampleis an eòlaire>/example_design/sim/ hmcc_wf.vpd Cadence cruth tonn SimVision dèan ncsim_gui <design exampleis an eòlaire>/example_design/sim/ cadence/hmcc_wf.shm
- Dèan mion-sgrùdadh air na toraidhean. Bidh an testbench soirbheachail a’ cur agus a’ faighinn deich pacaidean gach port, agus a’ taisbeanadh Test_PASSED”
A' stèidheachadh a' Bhùird
Stèidhich am bòrd gus an dealbhadh bathar-cruaidh example.
Thoir an aire: Dèan cinnteach gu bheil cumhachd air a chuir dheth mus atharraich thu roghainnean sam bith.
- Suidhich na suidsichean DIP air a’ chairt nighean mar a leanas:
- Suidhich suidse DIP SW1 gus ID ciùb 0 a chomharrachadh:
Atharraich Gnìomh Suidheachadh 1 CUB[0] Fosgailte 2 CUB[1] Fosgailte 3 CUB[2] Fosgailte 4 — Na gabh dragh
Suidhich suidse DIP SW2 gus roghainnean cloc a shònrachadh:
Atharraich | Gnìomh | Suidheachadh |
1 | CLK1_FSEL0 | Fosgailte (125 MHz) |
2 | CLK1_FSEL1 | Fosgailte (125 MHz) |
3 | CLK1_SEL | Fosgailte (Crystal) |
4 | — | Na gabh dragh |
- Ceangail cairt nighean HMC ri Kit Leasachaidh Arria 10 FPGA a ’cleachdadh na ceanglaichean J8 agus J10 aig a’ chairt nighean.
- Suidhich na geansaidhean air Kit Leasachaidh Arria 10 GX FPGA:
- Cuir shunts ris a’ gheansaidh J8 gus 1.5 V a thaghadh mar an suidheachadh VCCIO airson ceanglaiche FMC B.
- Cuir shunts ris a’ gheansaidh J11 gus 1.8 V a thaghadh mar an suidheachadh VCCIO airson ceanglaiche FMC A.
A’ cur ri chèile agus a’ dèanamh deuchainn air an dealbhadh Example ann am Bathar-cruaidh
Gus deuchainn taisbeanaidh a chuir ri chèile agus a ruith air dealbhadh bathar-cruaidh example, lean na ceumannan seo
- Dèan cinnteach gu bheil dealbhadh bathar-cruaidh examptha ginealach iomlan.
- Ann am bathar-bog Quartus Prime, fosgail am pròiseact Quartus Primeample_design_install_dir> /example_design/par/hmcc_example.qpf.
- Anns an deas-bhòrd cruinneachaidh, cliog air Compile Design (Intel Quartus Prime Pro Edition) no tagh Processing> Start Compilation (Intel Quartus Prime Standard Edition).
- Às deidh dhut .sof a ghineadh, lean na ceumannan seo gus dealbhadh bathar-cruaidh a phrògramadh example air an inneal Arria 10:
- Tagh Innealan> Prògramadair.
- Anns a 'Phrògramaiche, briog air Hardware Setup.
- Tagh inneal prògramadh.
- Tagh agus cuir ris an Kit Leasachaidh Arria 10 GX FPGA ris am faod an seisean Quartus Prime agad ceangal.
- Dèan cinnteach gu bheil am modh air a shuidheachadh gu JTAG.
- Cliog air Auto Detect agus tagh inneal sam bith.
- Dèan briogadh dùbailte air an inneal Arria 10.
- Fosgail an .sof inample_design_install_dir>/example_design/par/output_ files,
Thoir an aire: Bidh am bathar-bog Quartus Prime ag atharrachadh an inneal chun an tè anns an .sof. - Anns an loidhne leis an .sof agad, thoir sùil air a’ bhogsa sa cholbh Prògram/Configure.
- Cliog air Start.
- Às deidh am bathar-bog an inneal a rèiteachadh leis an dealbhadh bathar-cruaidh example, cùm sùil air na LEDan bùird:
- Tha LED dearg priobadh a’ comharrachadh gu bheil an dealbhadh a’ ruith.
- Tha dà LED uaine faisg air an LED blinking dearg a’ comharrachadh gu bheil ceangal HMC air a thòiseachadh agus an deuchainn seachad.
- Tha aon LED dearg faisg air an LED blinking dearg a 'comharrachadh gun do dh'fhàillig an deuchainn.
- Roghainneil. Cleachd being deuchainn an t-Siostaim Console gus toradh deuchainn a bharrachd fhaicinn.
Thoir an aire: Cleachd an System Console gus sùil a chumail air comharran inbhe anns an dealbhadh example nuair a tha am bòrd ceangailte ris a’ choimpiutair agad tron JTAG eadar-aghaidh. Tha an Console System a’ sealltainn inbhe LED a’ bhùird airson sgrùdadh iomallach, an inbhe tòiseachaidh airson gach ceum, agus inbhe gineadair iarrtas gach port agus dearbhadair freagairt. Bidh an System Console cuideachd a’ toirt seachad eadar-aghaidh gus an deuchainn a thòiseachadh no ath-thòiseachadh.- Tagh Innealan> Innealan Debugging an t-siostaim> Console System.
- Ann an System Console, tagh File > Cuir an gnìomh an Sgriobtar.
- Fosgail an file <example_design_install_dir>/example_design/par/sysconsole_ testbench.tcl.
- Bidh am bathar-bog a’ luchdachadh toradh deuchainn grafaigeach. Tagh Ath-thòisich gus an deuchainn a ruith a-rithist.
A’ cur ri chèile agus a’ dèanamh deuchainn air an dealbhadh Example ann am Bathar-cruaidh
Dealbhadh Rianadair Cube Cuimhne Hybrid
Dealbhadh Example Tuairisgeul
Tha an dealbhadh example a’ nochdadh comas-gnìomh cridhe IP Hybrid Memory Memory Controller Cube. Faodaidh tu an dealbhadh a ghineadh bhon Example Dealbhadh tab de eadar-aghaidh cleachdaiche grafaigeach Hybrid Memory Cube Controller (GUI) anns an deasaiche paramadair IP.
Feartan
- Maighstir I2C agus inneal stàite tòiseachaidh I2C airson cairt nighean HMC agus rèiteachadh HMC
- ATX PLL agus inneal stàite ath-calibration transceiver
- Gineadair iarrtas
- Iarr sùil a chumail
- Console siostam eadar-aghaidh
Bathar-cruaidh is bathar-bog riatanasan
Bidh Altera a’ cleachdadh a’ bhathar-cruaidh is am bathar-bog a leanas gus an dealbhadh example:
- Prògram Intel Quartus Prime
- Console siostam
- ModelSim-AE, Modelsim-SE, NCsim (Verilog HDL a-mhàin), no simuladair VCS
- Kit Leasachaidh Arria 10 GX FPGA
- Cairt nighean HMC
Tuairisgeul gnìomh
Tha Altera a’ toirt seachad dealbhadh deiseil example cridhe IP Rianadair HMC. Tha an dealbhadh seo example ag amas air Kit Leasachaidh Arria 10 GX FPGA le cairt nighean HMC ceangailte tro luchd-ceangail FMC.
Faodaidh tu an dealbhadh a chleachdadh mar example airson ceangal ceart a dhèanamh eadar do chridhe IP ris an dealbhadh agad, no mar dhealbhadh tòiseachaidh faodaidh tu gnàthachadh a rèir na riatanasan dealbhaidh agad fhèin. Tha an dealbhadh example a’ toirt a-steach prìomh mhodal I2C, modal ath-calibration PLL/CDR, aon phrìomh transceiver PLL IP taobh a-muigh, agus loidsig airson gnothaichean a ghineadh agus a sgrùdadh. Tha an dealbhadh example gabhail ri inneal Micron HMC 15G-SR HMC, a tha fourlinneal inc, air cairt na h-ìghne. Tha an dealbhadh example a’ toirt a-steach aon eisimpleir den chridhe IP agus a’ ceangal ri aon cheangal air inneal HMC. Figear 2-1: Dealbhadh Rianadair HMC Example Block Diagram
Às deidh dhut an Arria 10 FPGA a rèiteachadh leis an dealbhadh example, bidh an rianadair I2C a’ rèiteachadh na gineadairean gleoc air bòrd agus an inneal HMC. Nuair a bhios an calibration deiseil, tha an dealbhadh example calibrates an ATX PLL. Rè obrachadh, bidh an gineadair iarrtas a’ gineadh òrdughan leughaidh is sgrìobhaidh a bhios cridhe IP Rianadair HMC a’ pròiseasadh. Bidh an sgrùdaiche iarrtas a’ glacadh na freagairtean bho chridhe IP agus gan sgrùdadh airson ceartachd.
Comharran eadar-aghaidh
Clàr 2-1: Rianadair HMC IP Core Design Example Signals
Ainm comharraidh
clk_50 |
Stiùir
Cuir a-steach |
Leud (Bits)
1 |
Tuairisgeul
Cloc cuir a-steach 50 MHz. |
hssi_refclk | Cuir a-steach | 1 | Cloc iomraidh CDR airson cridhe HMC agus HMCC IP. |
Ainm comharraidh
hmc_lxrx |
Stiùir
Cuir a-steach |
Leud (Bits)
Cunntas seanail (16 no 8) |
Tuairisgeul
Bidh transceiver FPGA a’ faighinn prìneachan. |
hmc_lxtx | Toradh | Cunntas seanail (16
no 8) |
prìneachan tar-chuir transceiver FPGA. |
hmc_ctrl_lxrxps | Cuir a-steach | 1 | Smachd sàbhalaidh cumhachd transceiver FPGA. |
hmc_ctrl_lxtxps | Toradh | 1 | Smachd sàbhalaidh cumhachd transceiver HMC. |
hmc_ctrl_ferr_n | Cuir a-steach | 1 | Toradh HMC FERR_N. |
hmc_ctrl_p_rst_n | Toradh | 1 | Cuir a-steach HMC P_RST_N. |
hmc_ctrl_scl | Dà-stiùiridh | 1 | Cloc rèiteachaidh HMC I2C. |
hmc_ctrl_sda | Dà-stiùiridh | 1 | Dàta rèiteachaidh HMC I2C. |
fmc0_scl | Toradh | 1 | Gun chleachdadh. Air a stiùireadh gu h-ìosal gus na prìnichean FPGA I / O a dhìon bhon tarraing 3.3 V air a’ chairt nighean. |
fmc0_sda | Toradh | 1 | Gun chleachdadh. Air a stiùireadh gu h-ìosal gus na prìnichean FPGA I / O a dhìon bhon tarraing 3.3 V air a’ chairt nighean. |
putan_putain | Cuir a-steach | 1 | Cuir a-steach putan putaidh air a chleachdadh airson ath-shuidheachadh. |
cridhe_buille_n | Toradh | 1 | Toradh buille cridhe LED. |
ceangal_init_complete_n | Toradh | 1 | Toiseach tòiseachaidh ceangail toradh LED coileanta. |
deuchainn_seachad_n | Toradh | 1 | Chaidh deuchainn seachad air toradh LED. |
deuchainn_dh'fhàillig_n | Toradh | 1 | Dèan deuchainn air toradh LED air fàiligeadh. |
Dealbhadh Example Clàr Mapa
Clàr 2-2: Rianadair HMC IP Core Design Example Clàr Mapa
Bidh sgrìobhadh chun na clàran sin ag ath-shuidheachadh an dealbhadh.
Pìosan
1:0 |
Ainm Achaidh
Cunntas puirt |
Seòrsa
RO |
Luach air ath-shuidheachadh
Caochladh |
Tuairisgeul
An àireamh de phuirt airson prìomh eisimpleir IP. |
7:2 | Glèidhte | RO | 0x00 |
Clàr 2-4: BOARD_LEDs Clàr
Tha an clàr seo a 'nochdadh inbhe LEDan a' bhùird
Pìosan
0 |
Ainm Achaidh
Dh'fhàillig an deuchainn |
Seòrsa
RO |
Luach air ath-shuidheachadh
0x00 |
Tuairisgeul
Dh'fhàillig an deuchainn. |
1 | Deuchainn seachad | RO | 0x00 | Chaidh deuchainn seachad. |
2 | Tòiseachadh Ceangal HMCC air a chrìochnachadh | RO | 0x00 | Tòiseachadh ceangail HMC deiseil agus deiseil airson trafaic. |
3 | Buille-cridhe | RO | 0x00 | Toggle nuair a tha an dealbhadh a 'ruith. |
7:4 | Glèidhte | RO | 0x00 |
Clàr 2-5: TEST_INITIALIZATION_STATUS Clàr
Pìosan
0 |
Ainm Achaidh
Seata gineadair cloc I2C |
Seòrsa
RO |
Luach air ath-shuidheachadh
0x00 |
Tuairisgeul
Gineadairean cloc air bòrd air an rèiteachadh. |
1 | ATX PLL agus Transceiver Recalibration crìochnaichte | RO | 0x00 | Chaidh ATX PLL agus transceivers ath-chalabrachadh chun ghleoc cuir a-steach. |
2 | I2C HMC
Configuration Crìochnaichte |
RO | 0x00 | rèiteachadh inneal HMC thairis air I2C crìochnaichte. |
3 | Tòiseachadh Ceangal HMC air a chrìochnachadh | RO | 0x00 | Tòiseachadh ceangail HMC deiseil agus deiseil airson trafaic. |
7:4 | Glèidhte | RO | 0x00 |
Clàr 2-6: PORT_STATUS Clàr
Pìosan
0 |
Ainm Achaidh
Port 0 Iarrtasan ceart gu leòr |
Seòrsa
RO |
Luach air ath-shuidheachadh
0x00 |
Tuairisgeul
Port 0 gineadh iarrtas crìochnaichte. |
1 | Port 0 Freagairtean ceart gu leòr | RO | 0x00 | Chaidh sgrùdadh freagairt Port 0 seachad. |
2 | Port 1 Iarrtasan ceart gu leòr | RO | 0x00 | Port 1 gineadh iarrtas crìochnaichte. |
3 | Port 1 Freagairtean ceart gu leòr | RO | 0x00 | Chaidh sgrùdadh freagairt Port 1 seachad. |
Pìosan
4 |
Ainm Achaidh
Port 2 Iarrtasan ceart gu leòr |
Seòrsa
RO |
Luach air ath-shuidheachadh
0x00 |
Tuairisgeul
Port 2 gineadh iarrtas crìochnaichte. |
5 | Port 2 Freagairtean ceart gu leòr | RO | 0x00 | Chaidh sgrùdadh freagairt Port 2 seachad. |
6 | Port 3 Iarrtasan ceart gu leòr | RO | 0x00 | Port 3 gineadh iarrtas crìochnaichte. |
7 | Port 4 Freagairtean ceart gu leòr | RO | 0x00 | Chaidh sgrùdadh freagairt Port 3 seachad. |
Fiosrachadh a bharrachd
Dealbhadh Rianadair HMC Example Eachdraidh Ath-sgrùdaidh Stiùireadh Cleachdaiche
Clàr A-1: Eachdraidh Ath-sgrùdadh Sgrìobhainnean
A’ toirt geàrr-chunntas air na feartan ùra agus na h-atharrachaidhean ann an dealbhadh example stiùireadh cleachdaiche airson cridhe IP Rianadair HMC.
Ceann-latha | Tionndadh ACDS | Atharrachaidhean |
2016.05.02 | 16.0 | Sgaoileadh tùsail. |
Mar a chuireas tu fios gu Intel
Clàr A-2: Mar a chuireas tu fios gu Intel
Gus am fiosrachadh as ùire a lorg mu thoraidhean Intel, thoir sùil air a’ chlàr seo. Faodaidh tu cuideachd fios a chuir chun oifis reic Intel ionadail agad no riochdaire reic.
Cuir fios | Modh conaltraidh | Seòladh |
Taic theicnigeach | Weblàrach | www.altera.com/support |
Teicnigeach trèanadh |
Weblàrach | www.altera.com/training |
Post-d | FPGATraining@intel.com | |
Litreachas bathar | Weblàrach | www.altera.com/literature |
Taic neo-theicnigeach: coitcheann | Post-d | nacomp@altera.com |
Cuir fios
Taic neo-theicnigeach: ceadachd bathar-bog |
Modh conaltraidh
Post-d |
Seòladh
|
Fiosrachadh Co-cheangailte
- www.altera.com/support
- www.altera.com/training
- custrain@altera.com
- www.altera.com/literature
- nacomp@altera.com
- ùghdarrachadh@altera.com
Cùmhnantan clò-sgrìobhaidh
Clàr A-3: Gnàthasan clò-sgrìobhaidh
Liosta de na gnàthasan clò-sgrìobhaidh a bhios an sgrìobhainn seo a’ cleachdadh
Leigidh an ìomhaigh Fios air ais leat fios air ais a chuir gu Altera mun sgrìobhainn. Bidh dòighean airson fios air ais a chruinneachadh ag atharrachadh mar a bhios iomchaidh airson gach sgrìobhainn
Intel Corporation. Còraichean uile glèidhte. Tha faclan agus suaicheantasan Intel, suaicheantas Intel, Altera, Arria, Cyclone, Enpirion, MAX, Nios, Quartus agus Stratix nan comharran-malairt aig Intel Corporation no na fo-chompanaidhean aige anns na SA agus / no dùthchannan eile. Tha Intel airidh air coileanadh a thoraidhean FPGA agus semiconductor gu mion-chomharrachadh gnàthach a rèir barantas àbhaisteach Intel, ach tha e a’ gleidheadh na còrach atharrachaidhean a dhèanamh air toraidhean is seirbheisean sam bith aig àm sam bith gun rabhadh. Chan eil Intel a’ gabhail uallach no uallach sam bith ag èirigh bho bhith a’ cleachdadh no a’ cleachdadh fiosrachadh, toradh no seirbheis sam bith a tha air a mhìneachadh an seo ach a-mhàin mar a chaidh aontachadh gu soilleir ann an sgrìobhadh le Intel. Thathas a’ moladh do luchd-ceannach Intel an dreach as ùire de shònrachaidhean inneal fhaighinn mus cuir iad earbsa ann am fiosrachadh foillsichte sam bith agus mus cuir iad òrdughan airson toraidhean no seirbheisean.
Faodar ainmean is suaicheantasan eile a thagradh mar sheilbh chàich
101 Slighe Ùr-ghnàthachaidh, San Jose, CA 95134
Air ùrachadh mu dheireadh airson Quartus Prime Design Suite: 16.0
UG-20027
2016.05.02
101 Slighe Ùr-ghnàthachaidh
San Jose, CA 95134
www.altera.com
Sgrìobhainnean/Goireasan
![]() |
Dealbhadh Rianadair Ciùb Cuimhne Hybrid ALTERA Arria 10 Example [pdfStiùireadh Cleachdaiche Dealbhadh Rianadair Cube Cuimhne Hybrid Arria 10 Example, Arria 10, Hybrid Memory Memory Controller Design Example, Rianadair Design Example, Design Example |