интел-ЛОГО

Интел Цицлоне 10 Нативе ФлоатингПоинт ДСП ФПГА ИП

интел-Цицлоне-10-Нативе-ФлоатингПоинт-ДСП-ФПГА-ИП-ПРО

Интел® Цицлоне® 10 ГКС Нативе Флоатинг-Поинт ДСП Интел® ФПГА ИП Упутство за кориснике

Параметарисање Интел® Цицлоне® 10 ГКС изворног ДСП-а са помичним зарезом Интел® ФПГА ИП

Изаберите различите параметре да бисте креирали ИП језгро погодно за ваш дизајн.

  1. У Интел® Куартус® Приме Про Едитион, креирајте нови пројекат који циља на Интел Цицлоне® 10 ГКС уређај.
  2. У ИП каталогу кликните на Либрари ➤ ДСП ➤ Примитиве ДСП ➤ Интел Цицлоне 10 ГКС Нативе Флоатинг Поинт ДСП.
    Отвара се уређивач ИП параметара Интел Цицлоне 10 ГКС Нативе Флоатинг-Поинт ДСП ИП Цоре ИП параметара.
  3. У дијалогу Нова варијација ИП-а унесите назив ентитета и кликните на ОК.
  4. У оквиру Параметри изаберите ДСП шаблон и View желите за своје ИП језгро
  5. У ДСП блоку View, пребаците сат или ресетујте сваки важећи регистар.
  6. За Мултипли Адд или Вецтор Моде 1, кликните на Цхаин Ин мултиплексер у ГУИ-у да бисте изабрали улаз са порта ланчаника или Ак порта.
  7. Кликните на симбол за сабирање у ГУИ-у да бисте изабрали сабирање или одузимање.
  8. Кликните на Цхаин Оут мултиплексер у ГУИ да бисте омогућили ланчани порт.
  9. Кликните на Генериши ХДЛ.
  10. Кликните на Заврши.

Интел Цицлоне 10 ГКС изворни ДСП са плутајућим зарезом Интел ФПГА ИП параметри
Табела 1. Параметри

Параметар Валуе Подразумевана вредност Опис
ДСП шаблон Помножите Додај

Умножи Додај Помножи Акумулирај Векторски режим 1

Векторски режим 2

Помножите Изаберите жељени режим рада за ДСП блок.

Изабрана операција се одражава у ДСП Блоцк View.

View Регистер Омогућава брисање регистра Регистер Енаблес Опције за избор шеме такта или шеме ресетовања за регистре view. Изабрана операција се одражава у ДСП Блоцк View.
наставио…
Параметар Валуе Подразумевана вредност Опис
    Изаберите Регистер Енаблес за ДСП Блоцк View за приказ шеме такта регистара. Можете променити сатове за сваки од регистара у овоме view.

Изаберите Регистер Цлеарс за ДСП Блоцк View да прикаже шему ресетовања регистара. Укључи Користите Сингле Цлеар да промените шему ресетовања регистара.

Користите Сингле Цлеар Укључено или искључено Офф Укључите овај параметар ако желите да једно ресетовање ресетује све регистре у ДСП блоку. Искључите овај параметар да бисте користили различите портове за ресетовање за ресетовање регистара.

Укључите за брисање 0 на излазном регистру; искључите за брисање 1 на излазном регистру.

Цлеар 0 за улазне регистре користи ацлр[0]

сигнал.

Цлеар 1 за излазне и цевоводне регистре користи

ацлр[1] сигнал.

Сви улазни регистри користе ацлр[0] сигнал за ресетовање. Сви излазни и цевоводни регистри користе ацлр[1] сигнал за ресетовање.

ДСП View Блокирај.
Цхаин Ин Мултиплекер (14) Омогући онемогући Онемогући Кликните на мултиплексер да бисте омогућили ланац

лука.

Цхаин Оут Мултиплексер (12) Искључи укључи Онемогући Кликните на мултиплексер да бисте омогућили повезивање

лука.

гумица (13) +

+ Кликните на Гуја симбол за избор режима сабирања или одузимања.
Регистер Цлоцк

• ак_цлоцк (2)

• аи_цлоцк (3)

• аз_цлоцк (4)

• мулти_пипелине_цлоц к(5)

• ак_цхаинин_пл_цлоц к (7)

• аддер_инпут_цлоцк (9)

• аддер_инпут_2_цло цк (10)

• излазни_сат (11)

• акумулирати_цлоцк (1)

• аццум_пипелине_цл оцк (6)

• аццум_аддер_цлоц к (8)

Ниједан Сат 0

Сат 1

Сат 2

Сат 0 Да бисте заобишли било који регистар, пребаците сат регистра на Ниједан.

Пребаците регистарски сат на:

•    Сат 0 да користи цлк[0] сигнал као извор такта

•    Сат 1 да користи цлк[1] сигнал као извор такта

•    Сат 2 да користи цлк[2] сигнал као извор такта

Ова подешавања можете да промените само када изаберете Регистер Енаблес in View параметар.

Слика 1. ДСП блок View

интел-Цицлоне-10-Нативе-ФлоатингПоинт-ДСП-ФПГА-ИП-1

Табела 2. ДСП шаблони

ДСП шаблони Опис
Помножите Изводи операцију множења са једном прецизношћу и примењује следећу једначину:

• Оут = Аи * Аз

Додај Обавља једну прецизну операцију сабирања или одузимања и примењује следеће једначине:.

• Оут = Аи + Ак

• Оут = Аи – Ак

Помножи саб Овај режим врши множење са једном прецизношћу, праћено операцијама сабирања или одузимања и примењује следеће једначине.

• Оут = (Аи * Аз) – ланац

• Оут = (Аи * Аз) + цхаинин

• Оут = (Аи * Аз) – Ак

• Оут = (Аи * Аз) + Ак

Умножити Акумулирати Обавља множење са помичним зарезом праћено сабирањем или одузимањем са помичним зарезом са претходним резултатом множења и примењује следеће једначине:

• Оут(т) = [Аи(т) * Аз(т)] – Оут (т-1) када се акумулирају

сигнал је висок.

• Оут(т) = [Аи(т) * Аз(т)] + Оут (т-1) када је порт за акумулацију пребачен високо.

• Оут(т) = Аи(т) * Аз(т) када је порт за акумулацију смањен.

Векторски режим 1 Изводи множење са помичним зарезом праћено сабирањем или одузимањем са помичним зарезом са ланчаним улазом из претходног променљивог ДСП блока и примењује следеће једначине:.
наставио…
ДСП шаблони Опис
  • Оут = (Аи * Аз) – ланац

• Оут = (Аи * Аз) + цхаинин

• Оут = (Аи * Аз) , ланац = Ак

Векторски режим 2 Обавља множење са помичним зарезом где ИП језгро шаље резултат множења директно у ланац. ИП језгро затим додаје или одузима ланчани улаз из претходног променљивог ДСП блока од улаза Ак као излазни резултат.

Овај режим примењује следеће једначине:

• Оут = Ак – уланчавање , ланац = Аи * Аз

• Оут = Ак + цхаинин , цхаиноут = Аи * Аз

• Оут = Ак , ланац = Аи * Аз

Интел Цицлоне 10 ГКС Нативе Флоатинг-Поинт ДСП Интел ФПГА ИП сигнали

Слика 2. Интел Цицлоне 10 ГКС изворни ДСП Интел ФПГА ИП сигнали са плутајућим зарезом
На слици су приказани улазни и излазни сигнали ИП језгра.интел-Цицлоне-10-Нативе-ФлоатингПоинт-ДСП-ФПГА-ИП-2

Табела 3. Интел Цицлоне 10 ГКС изворни ДСП Интел ФПГА ИП улазни сигнали

Назив сигнала Тип Ширина Подразумевано Опис
секира [31:0] Инпут 32 Ниско Улазна магистрала података у множилац. Доступно у:

• Додај режим

• Режим Мултипли-Адд без функције ланчања и извлачења

• Векторски режим 1

• Векторски режим 2

ај [31:0] Инпут 32 Ниско Улазна магистрала података у множилац.

Доступан у свим радним режимима са помичним зарезом.

аз[31:0] Инпут 32 Ниско Улазна магистрала података у множилац. Доступно у:

• Помножите

• Помножи сабирање

• Умножите акумулирајте

• Векторски режим 1

• Векторски режим 2

ланац [31:0] Инпут 32 Ниско Повежите ове сигнале са ланчаним сигналима из претходног ДСП ИП језгра са помичним зарезом.
цлк[2:0] Инпут 3 Ниско Улазни тактни сигнали за све регистре.

Ови такт сигнали су доступни само ако је било који од улазних регистара, цевоводних регистара или излазног регистра подешен на Цлоцк0 or Цлоцк1 or Цлоцк2.

ена[2:0] Инпут 3 Високо Омогућавање сата за цлк[2:0]. Ови сигнали су активни-Високи.

• ена[0] је за Цлоцк0

• ена[1] је за Цлоцк1

• ена[2] је за Цлоцк2

ацлр[1:0] Инпут 2 Ниско Асинхрони чисти улазни сигнали за све регистре. Ови сигнали су активни-високи.

Користите ацлр[0] за све улазне регистре и употребу ацлр[1]

за све цевоводне и излазне регистре.

акумулирати Инпут 1 Ниско Улазни сигнал да бисте омогућили или онемогућили функцију акумулатора.

• Потврдите овај сигнал да бисте омогућили повратну информацију о излазу сабирача.

• Деактивирајте овај сигнал да бисте онемогућили механизам повратних информација.

Можете потврдити или деактивирати овај сигнал током времена рада.

Доступно у режиму Мултипли Аццумулате.

ланчаник [31:0] Излаз 32 Повежите ове сигнале са ланчаним сигналима следећег ДСП ИП језгра са помичним зарезом.
резултат[31:0] Излаз 32 Излазна магистрала података из ИП језгра.

Историја ревизија документа

Промене у Интел Цицлоне 10 ГКС Нативе Флоатинг-Поинт ДСП Интел ФПГА ИП Упутство за кориснике

Датум Версион Промене
новембар 2017 2017.11.06 Првобитно издање.

Интел Цорпоратион. Сва права задржана. Интел, Интел лого и друге Интел ознаке су заштитни знаци Интел Цорпоратион или њених подружница. Интел гарантује перформансе својих ФПГА и полупроводничких производа у складу са тренутним спецификацијама у складу са Интеловом стандардном гаранцијом, али задржава право да изврши измене било којег производа и услуге у било које време без обавештења. Интел не преузима никакву одговорност или одговорност која произилази из примене или коришћења било које информације, производа или услуге описане овде осим ако је Интел изричито пристао у писаној форми. Интеловим клијентима се саветује да набаве најновију верзију спецификација уређаја пре него што се ослоне на било коју објављену информацију и пре него што наруче производе или услуге. *Друга имена и брендови могу се сматрати власништвом других.

Документи / Ресурси

Интел Цицлоне 10 Нативе ФлоатингПоинт ДСП ФПГА ИП [пдф] Упутство за кориснике
Цицлоне 10 Нативе ФлоатингПоинт ДСП ФПГА ИП, 10 Нативе ФлоатингПоинт ДСП ФПГА ИП, Нативе ФлоатингПоинт ДСП ФПГА ИП, ФлоатингПоинт ДСП ФПГА ИП, ДСП ФПГА ИП, ФПГА ИП

Референце

Оставите коментар

Ваша емаил адреса неће бити објављена. Обавезна поља су означена *