intel Cyclone 10 Native FloatingPoint DSP FPGA IP
Intel® Cyclone® 10 GX Native Floating-Point DSP Intel® FPGA IP பயனர் வழிகாட்டி
Intel® Cyclone® 10 GX நேட்டிவ் Floating-Point DSP Intel® FPGA IPஐ அளவுருவாக்குதல்
உங்கள் வடிவமைப்பிற்கு ஏற்ற ஐபி கோர்வை உருவாக்க வெவ்வேறு அளவுருக்களைத் தேர்ந்தெடுக்கவும்.
- Intel® Quartus® Prime Pro பதிப்பில், Intel Cyclone® 10 GX சாதனத்தை இலக்காகக் கொண்ட புதிய திட்டத்தை உருவாக்கவும்.
- IP அட்டவணையில், நூலகம் ➤ DSP ➤ Primitive DSP ➤ Intel Cyclone 10 GX Native Floating Point DSP என்பதைக் கிளிக் செய்யவும்.
Intel Cyclone 10 GX Native Floating-Point DSP IP Core IP அளவுரு எடிட்டர் திறக்கிறது. - புதிய ஐபி மாறுபாடு உரையாடல் பெட்டியில், ஒரு நிறுவனத்தின் பெயரை உள்ளிட்டு சரி என்பதைக் கிளிக் செய்யவும்.
- அளவுருக்களின் கீழ், DSP டெம்ப்ளேட்டைத் தேர்ந்தெடுக்கவும் View உங்கள் ஐபி மையத்திற்கு நீங்கள் வேண்டும்
- டிஎஸ்பி பிளாக்கில் View, ஒவ்வொரு செல்லுபடியாகும் பதிவேட்டின் கடிகாரத்தை மாற்றவும் அல்லது மீட்டமைக்கவும்.
- பெருக்கல் சேர் அல்லது வெக்டர் முறை 1 க்கு, செயின் போர்ட் அல்லது ஆக்ஸ் போர்ட்டில் இருந்து உள்ளீட்டைத் தேர்ந்தெடுக்க GUI இல் உள்ள செயின் இன் மல்டிபிளெக்சரைக் கிளிக் செய்யவும்.
- கூட்டல் அல்லது கழிப்பதைத் தேர்ந்தெடுக்க GUI இல் உள்ள சேர்ப்பான் குறியீட்டைக் கிளிக் செய்யவும்.
- செயின்அவுட் போர்ட்டை இயக்க GUI இல் உள்ள செயின் அவுட் மல்டிபிளெக்சரை கிளிக் செய்யவும்.
- HDL ஐ உருவாக்கு என்பதைக் கிளிக் செய்யவும்.
- முடி என்பதைக் கிளிக் செய்யவும்.
Intel Cyclone 10 GX Native Floating-Point DSP Intel FPGA IP அளவுருக்கள்
அட்டவணை 1. அளவுருக்கள்
அளவுரு | மதிப்பு | இயல்புநிலை மதிப்பு | விளக்கம் |
டிஎஸ்பி டெம்ப்ளேட் | பெருக்கவும் சேர்
பெருக்கல் சேர் பெருக்கல் குவிப்பு திசையன் முறை 1 திசையன் முறை 2 |
பெருக்கவும் | டிஎஸ்பி தொகுதிக்கு தேவையான செயல்பாட்டு பயன்முறையைத் தேர்ந்தெடுக்கவும்.
தேர்ந்தெடுக்கப்பட்ட செயல்பாடு இதில் பிரதிபலிக்கிறது டிஎஸ்பி பிளாக் View. |
View | Register Register Clearஐ செயல்படுத்துகிறது | பதிவு செயல்படுத்துகிறது | பதிவேடுகளுக்கான க்ளாக்கிங் ஸ்கீம் அல்லது ரீசெட் ஸ்கீமை தேர்ந்தெடுப்பதற்கான விருப்பங்கள் view. தேர்ந்தெடுக்கப்பட்ட செயல்பாடு இதில் பிரதிபலிக்கிறது டிஎஸ்பி பிளாக் View. |
தொடர்ந்தது… |
அளவுரு | மதிப்பு | இயல்புநிலை மதிப்பு | விளக்கம் |
தேர்ந்தெடு பதிவு செயல்படுத்துகிறது க்கான டிஎஸ்பி பிளாக் View பதிவேடுகள் கடிகார திட்டத்தை காட்ட. இதில் உள்ள பதிவுகள் ஒவ்வொன்றுக்கும் கடிகாரங்களை மாற்றலாம் view.
தேர்ந்தெடு பதிவு அழிக்கிறது க்கான டிஎஸ்பி பிளாக் View பதிவேடுகளை மீட்டமைக்கும் திட்டத்தைக் காட்ட. இயக்கவும் சிங்கிள் கிளியர் பயன்படுத்தவும் பதிவுகளை மீட்டமைக்கும் திட்டத்தை மாற்ற. |
|||
சிங்கிள் கிளியர் பயன்படுத்தவும் | ஆன் அல்லது ஆஃப் | ஆஃப் | டிஎஸ்பி பிளாக்கில் உள்ள அனைத்து பதிவேடுகளையும் மீட்டமைக்க ஒற்றை மீட்டமைப்பை நீங்கள் விரும்பினால், இந்த அளவுருவை இயக்கவும். பதிவேடுகளை மீட்டமைக்க வெவ்வேறு மீட்டமைப்பு போர்ட்களைப் பயன்படுத்த இந்த அளவுருவை முடக்கவும்.
வெளியீடு பதிவேட்டில் தெளிவான 0 க்கு இயக்கவும்; வெளியீடு பதிவேட்டில் தெளிவான 1 க்கு அணைக்கவும். தெளிவான 0 உள்ளீட்டுப் பதிவேடுகளுக்கு aclr[0]ஐப் பயன்படுத்துகிறது சமிக்ஞை. தெளிவான 1 வெளியீடு மற்றும் பைப்லைன் பதிவேடுகளின் பயன்பாடுகளுக்கு aclr[1] சமிக்ஞை. அனைத்து உள்ளீட்டுப் பதிவேடுகளும் aclr[0] ரீசெட் சிக்னலைப் பயன்படுத்துகின்றன. அனைத்து வெளியீடு மற்றும் பைப்லைன் பதிவேடுகள் aclr[1] ரீசெட் சிக்னலைப் பயன்படுத்துகின்றன. |
டிஎஸ்பி View தடு. | |||
மல்டிபிளெக்சரில் சங்கிலி (14) | முடக்கு என்பதை இயக்கு | முடக்கு | சங்கிலியை இயக்க மல்டிபிளெக்சரை கிளிக் செய்யவும்
துறைமுகம். |
செயின் அவுட் மல்டிபிளெக்சர் (12) | இயக்கு முடக்கு | முடக்கு | செயின்அவுட்டை இயக்க மல்டிபிளெக்சரை கிளிக் செய்யவும்
துறைமுகம். |
சேர்ப்பான் (13) | +
– |
+ | கிளிக் செய்யவும் சேர்ப்பான் கூட்டல் அல்லது கழித்தல் பயன்முறையைத் தேர்ந்தெடுப்பதற்கான சின்னம். |
பதிவு கடிகாரம்
• ax_clock (2) • ay_clock (3) • az_clock (4) • mult_pipeline_cloc k(5) • ax_chainin_pl_cloc k (7) • adder_input_clock (9) • adder_input_2_clo ck (10) • output_clock (11) • குவிப்பு_கடிகாரம் (1) • acum_pipeline_cl ock (6) • accum_adder_cloc k (8) |
இல்லை கடிகாரம் 0
கடிகாரம் 1 கடிகாரம் 2 |
கடிகாரம் 0 | எந்தவொரு பதிவையும் புறக்கணிக்க, பதிவு கடிகாரத்தை இதற்கு மாற்றவும் இல்லை.
பதிவு கடிகாரத்தை இதற்கு மாற்றவும்: • கடிகாரம் 0 clk[0] சமிக்ஞையை கடிகார ஆதாரமாக பயன்படுத்த • கடிகாரம் 1 clk[1] சமிக்ஞையை கடிகார ஆதாரமாக பயன்படுத்த • கடிகாரம் 2 clk[2] சமிக்ஞையை கடிகார ஆதாரமாக பயன்படுத்த நீங்கள் தேர்ந்தெடுக்கும்போது மட்டுமே இந்த அமைப்புகளை மாற்ற முடியும் பதிவு செயல்படுத்துகிறது in View அளவுரு. |
படம் 1. டிஎஸ்பி பிளாக் View
அட்டவணை 2. டிஎஸ்பி டெம்ப்ளேட்கள்
டிஎஸ்பி டெம்ப்ளேட்கள் | விளக்கம் |
பெருக்கவும் | ஒற்றை துல்லிய பெருக்கல் செயல்பாட்டைச் செய்கிறது மற்றும் பின்வரும் சமன்பாட்டைப் பயன்படுத்துகிறது:
• அவுட் = அய் * அஸ் |
சேர் | ஒற்றை துல்லிய கூட்டல் அல்லது கழித்தல் செயல்பாட்டைச் செய்கிறது மற்றும் பின்வரும் சமன்பாடுகளைப் பயன்படுத்துகிறது:
• அவுட் = அய் + கோடாரி • அவுட் = ஏய் - கோடாரி |
பெருக்கி சேர் | இந்தப் பயன்முறையானது ஒற்றைத் துல்லியப் பெருக்கத்தைச் செய்கிறது, அதைத் தொடர்ந்து கூட்டல் அல்லது கழித்தல் செயல்பாடுகள் மற்றும் பின்வரும் சமன்பாடுகளைப் பயன்படுத்துகிறது.
• அவுட் = (Ay * Az) – சங்கிலி • அவுட் = (Ay * Az) + சங்கிலி • அவுட் = (Ay * Az) – கோடாரி • அவுட் = (Ay * Az) + Ax |
பெருக்கவும் குவியவும் | முந்தைய பெருக்கல் முடிவுடன் மிதக்கும்-புள்ளி பெருக்கத்தைத் தொடர்ந்து மிதக்கும் புள்ளி கூட்டல் அல்லது கழித்தல் ஆகியவற்றைச் செய்கிறது மற்றும் பின்வரும் சமன்பாடுகளைப் பயன்படுத்துகிறது:
• Out(t) = [Ay(t) * Az(t)] – அவுட் (t-1) குவியும் போது சமிக்ஞை அதிகமாக இயக்கப்படுகிறது. • Out(t) = [Ay(t) * Az(t)] + Out (t-1) போது குவியும் போர்ட் அதிகமாக இயக்கப்படும். • Out(t) = Ay(t) * Az(t) குவியும் போது போர்ட் குறைவாக இயக்கப்படும். |
திசையன் முறை 1 | முந்தைய மாறி டிஎஸ்பி பிளாக்கிலிருந்து செயின் உள்ளீட்டைக் கொண்டு மிதக்கும்-புள்ளி பெருக்கத்தைத் தொடர்ந்து மிதக்கும்-புள்ளி கூட்டல் அல்லது கழித்தல் ஆகியவற்றைச் செய்கிறது மற்றும் பின்வரும் சமன்பாடுகளைப் பயன்படுத்துகிறது: |
தொடர்ந்தது… |
டிஎஸ்பி டெம்ப்ளேட்கள் | விளக்கம் |
• அவுட் = (Ay * Az) – சங்கிலி
• அவுட் = (Ay * Az) + சங்கிலி • அவுட் = (Ay * Az) , சங்கிலி = கோடாரி |
|
திசையன் முறை 2 | மிதக்கும் புள்ளி பெருக்கத்தை செய்கிறது, அங்கு ஐபி கோர் பெருக்கல் முடிவை நேரடியாக செயின்அவுட்டுக்கு ஊட்டுகிறது. IP கோர், முந்தைய மாறி DSP பிளாக்கில் இருந்து செயின் உள்ளீட்டைச் சேர்க்கிறது அல்லது அவுட்புட் விளைவாக உள்ளீடு Ax இலிருந்து கழிக்கிறது.
இந்த முறை பின்வரும் சமன்பாடுகளைப் பயன்படுத்துகிறது: • அவுட் = கோடாரி – சங்கிலி , சங்கிலி = Ay * Az • அவுட் = Ax + chainin , chainout = Ay * Az • அவுட் = கோடாரி , சங்கிலி = Ay * Az |
Intel Cyclone 10 GX Native Floating-Point DSP Intel FPGA IP சிக்னல்கள்
படம் 2. Intel Cyclone 10 GX Native Floating-Point DSP Intel FPGA IP சிக்னல்கள்
ஐபி மையத்தின் உள்ளீடு மற்றும் வெளியீட்டு சமிக்ஞைகளை படம் காட்டுகிறது.
அட்டவணை 3. இன்டெல் சைக்ளோன் 10 ஜிஎக்ஸ் நேட்டிவ் ஃப்ளோட்டிங்-பாயிண்ட் டிஎஸ்பி இன்டெல் எஃப்பிஜிஏ ஐபி உள்ளீட்டு சமிக்ஞைகள்
சிக்னல் பெயர் | வகை | அகலம் | இயல்புநிலை | விளக்கம் |
கோடாரி[31:0] | உள்ளீடு | 32 | குறைந்த | பெருக்கியில் தரவு பஸ்ஸை உள்ளிடவும். இதில் கிடைக்கும்:
• பயன்முறையைச் சேர் • செயின் மற்றும் செயின்அவுட் அம்சம் இல்லாமல் பெருக்க-சேர் பயன்முறை • திசையன் முறை 1 • திசையன் முறை 2 |
ஏய்[31:0] | உள்ளீடு | 32 | குறைந்த | பெருக்கியில் தரவு பஸ்ஸை உள்ளிடவும்.
அனைத்து மிதக்கும் புள்ளி செயல்பாட்டு முறைகளிலும் கிடைக்கும். |
அஸ்[31:0] | உள்ளீடு | 32 | குறைந்த | பெருக்கியில் தரவு பஸ்ஸை உள்ளிடவும். இதில் கிடைக்கும்:
• பெருக்கவும் • பெருக்கல் சேர் • பெருக்கி குவித்தல் • திசையன் முறை 1 • திசையன் முறை 2 |
சங்கிலி[31:0] | உள்ளீடு | 32 | குறைந்த | இந்த சிக்னல்களை முந்தைய ஃப்ளோட்டிங் பாயின்ட் டிஎஸ்பி ஐபி மையத்திலிருந்து செயின்அவுட் சிக்னல்களுடன் இணைக்கவும். |
clk[2:0] | உள்ளீடு | 3 | குறைந்த | அனைத்து பதிவுகளுக்கும் உள்ளீடு கடிகார சமிக்ஞைகள்.
உள்ளீட்டுப் பதிவேடுகள், பைப்லைன் பதிவேடுகள் அல்லது வெளியீட்டுப் பதிவேடுகளில் ஏதேனும் ஒன்று அமைக்கப்பட்டால் மட்டுமே இந்த கடிகார சமிக்ஞைகள் கிடைக்கும். கடிகாரம்0 or கடிகாரம்1 or கடிகாரம்2. |
ena[2:0] | உள்ளீடு | 3 | உயர் | Clkக்கு கடிகாரத்தை இயக்கவும்[2:0]. இந்த சமிக்ஞைகள் செயலில்-உயர்ந்தவை.
• ena[0] என்பது கடிகாரம்0 • ena[1] என்பது கடிகாரம்1 • ena[2] என்பது கடிகாரம்2 |
aclr[1:0] | உள்ளீடு | 2 | குறைந்த | அனைத்து பதிவேடுகளுக்கும் ஒத்திசைவற்ற தெளிவான உள்ளீட்டு சமிக்ஞைகள். இந்த சமிக்ஞைகள் செயலில்-உயர்ந்தவை.
பயன்படுத்தவும் aclr[0] அனைத்து உள்ளீட்டு பதிவேடுகள் மற்றும் பயன்பாட்டிற்கு aclr[1] அனைத்து குழாய் மற்றும் வெளியீட்டு பதிவேடுகளுக்கும். |
குவி | உள்ளீடு | 1 | குறைந்த | குவிப்பான் அம்சத்தை இயக்க அல்லது முடக்க உள்ளீட்டு சமிக்ஞை.
• சேர்பவரின் வெளியீட்டை பின்னூட்டத்தை இயக்க இந்த சமிக்ஞையை உறுதிப்படுத்தவும். • பின்னூட்ட பொறிமுறையை முடக்க இந்த சமிக்ஞையை உறுதிப்படுத்தவும். இயக்க நேரத்தில் இந்த சிக்னலை நீங்கள் வலியுறுத்தலாம் அல்லது உறுதிப்படுத்தலாம். பெருக்கல் குவிப்பு பயன்முறையில் கிடைக்கிறது. |
செயின்அவுட்[31:0] | வெளியீடு | 32 | — | இந்த சிக்னல்களை அடுத்த மிதக்கும் புள்ளி DSP IP மையத்தின் சங்கிலி சமிக்ஞைகளுடன் இணைக்கவும். |
முடிவு[31:0] | வெளியீடு | 32 | — | IP மையத்திலிருந்து தரவு பஸ் வெளியீடு. |
ஆவண திருத்த வரலாறு
Intel Cyclone 10 GX Native Floating-Point DSP Intel FPGA IP பயனர் கையேட்டில் மாற்றங்கள்
தேதி | பதிப்பு | மாற்றங்கள் |
நவம்பர் 2017 | 2017.11.06 | ஆரம்ப வெளியீடு. |
இன்டெல் கார்ப்பரேஷன். அனைத்து உரிமைகளும் பாதுகாக்கப்பட்டவை. இன்டெல், இன்டெல் லோகோ மற்றும் பிற இன்டெல் குறிகள் இன்டெல் கார்ப்பரேஷன் அல்லது அதன் துணை நிறுவனங்களின் வர்த்தக முத்திரைகள். இன்டெல் அதன் FPGA மற்றும் செமிகண்டக்டர் தயாரிப்புகளின் செயல்திறன் இன்டெல்லின் நிலையான உத்தரவாதத்தின்படி தற்போதைய விவரக்குறிப்புகளுக்கு உத்தரவாதம் அளிக்கிறது, ஆனால் எந்த நேரத்திலும் அறிவிப்பு இல்லாமல் எந்த தயாரிப்புகள் மற்றும் சேவைகளில் மாற்றங்களைச் செய்வதற்கான உரிமையை கொண்டுள்ளது. Intel எழுத்துப்பூர்வமாக ஒப்புக்கொண்டதைத் தவிர, இங்கு விவரிக்கப்பட்டுள்ள எந்தவொரு தகவல், தயாரிப்பு அல்லது சேவையின் பயன்பாடு அல்லது பயன்பாட்டிலிருந்து எழும் எந்தப் பொறுப்பு அல்லது பொறுப்பையும் இன்டெல் ஏற்காது. Intel வாடிக்கையாளர்கள் வெளியிடப்பட்ட எந்த தகவலையும் நம்புவதற்கு முன் மற்றும் தயாரிப்புகள் அல்லது சேவைகளுக்கான ஆர்டர்களை வழங்குவதற்கு முன்பு சாதன விவரக்குறிப்புகளின் சமீபத்திய பதிப்பைப் பெற அறிவுறுத்தப்படுகிறார்கள். *பிற பெயர்கள் மற்றும் பிராண்டுகள் மற்றவர்களின் சொத்தாக உரிமை கோரப்படலாம்.
ஆவணங்கள் / ஆதாரங்கள்
![]() |
intel Cyclone 10 Native FloatingPoint DSP FPGA IP [pdf] பயனர் வழிகாட்டி சைக்ளோன் 10 நேட்டிவ் ஃப்ளோட்டிங்பாயிண்ட் DSP FPGA IP, 10 நேட்டிவ் ஃப்ளோட்டிங்பாயிண்ட் DSP FPGA IP, நேட்டிவ் ஃப்ளோட்டிங்பாயிண்ட் DSP FPGA IP, ஃப்ளோட்டிங்பாயிண்ட் DSP FPGA IP, DSP FPGA IP, FPGA IP |