इंटेल लोगोडिस्प्लेपोर्ट एजाइलेक्स एफ-टाइल एफपीजीए आईपी डिजाइन एक्सample
उपयोगकर्ता गाइड
Intel® Quartus® Prime Design Suite के लिए अपडेट किया गया: 21.4
आईपी ​​संस्करण: 21.0.0

डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिजाइन एक्सample त्वरित प्रारंभ मार्गदर्शिका

DisplayPort Intel® FPGA IP डिज़ाइन उदाampIntel Agilex™ F-टाइल उपकरणों के लिए लेस में एक सिमुलेटिंग टेस्टबेंच और एक हार्डवेयर डिज़ाइन है जो संकलन और हार्डवेयर परीक्षण का समर्थन करता है।
DisplayPort Intel FPGA IP निम्न डिज़ाइन प्रदान करता है, जैसे:ampलेस:

  • स्थिर दर पर पिक्सेल क्लॉक रिकवरी (पीसीआर) मॉड्यूल के बिना डिस्प्लेपोर्ट एसएसटी समानांतर लूपबैक

जब आप एक डिज़ाइन पूर्व उत्पन्न करते हैंampले, पैरामीटर संपादक स्वचालित रूप से बनाता है fileहार्डवेयर में डिज़ाइन का अनुकरण, संकलन और परीक्षण करना आवश्यक है।
टिप्पणी: Intel Quartus® Prime 21.4 सॉफ़्टवेयर संस्करण केवल प्रारंभिक डिज़ाइन पूर्व का समर्थन करता हैampअनुकरण, संश्लेषण, संकलन और समय विश्लेषण उद्देश्यों के लिए। हार्डवेयर कार्यक्षमता पूरी तरह से सत्यापित नहीं है।
चित्र 1. विकास एसtages

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 1

संबंधित जानकारी

  • डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी यूजर गाइड
  • इंटेल क्वार्टस प्राइम प्रो संस्करण में माइग्रेट करना

1.1. निर्देशिका संरचना
चित्र 2. निर्देशिका संरचना

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 2

तालिका 1. डिजाइन पूर्वampले अवयव

फ़ोल्डर Files
आरटीएल/कोर dp_core.ip
dp_rx.ip
dp_tx.ip
आरटीएल/आरएक्स_फी dp_gxb_rx/ ((डीपी पीएमए यूएक्स बिल्डिंग ब्लॉक)
dp_rx_data_fifo.ip
rx_top_phy.sv
आरटीएल/tx_phy dp_gxb_rx/ ((डीपी पीएमए यूएक्स बिल्डिंग ब्लॉक)
dp_tx_data_fifo.ip
dp_tx_data_fifo.ip

1.2। हार्डवेयर और सॉफ्टवेयर आवश्यकताएँ
डिज़ाइन पूर्व के परीक्षण के लिए इंटेल निम्नलिखित हार्डवेयर और सॉफ़्टवेयर का उपयोग करता हैampपर:
हार्डवेयर

  • Intel Agilex I-Series विकास किट

सॉफ़्टवेयर

  • इंटेल क्वार्टस प्राइम
  • Synopsys * वीसीएल सिम्युलेटर

1.3। डिजाइन बनाना
डिज़ाइन पूर्व उत्पन्न करने के लिए Intel Quartus Prime सॉफ़्टवेयर में DisplayPort Intel FPGA IP पैरामीटर संपादक का उपयोग करेंampले.
चित्रा 3. डिजाइन प्रवाह उत्पन्न करना

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 3

  1. टूल्स ➤ आईपी कैटलॉग का चयन करें, और लक्ष्य डिवाइस परिवार के रूप में इंटेल एजाइलेक्स एफ-टाइल का चयन करें।
    नोट: डिजाइन पूर्वample केवल Intel Agilex F-टाइल उपकरणों का समर्थन करता है।
  2. आईपी ​​​​कैटलॉग में, डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी को ढूंढें और डबल-क्लिक करें। नई आईपी विविधता विंडो प्रकट होती है।
  3. अपनी कस्टम IP विविधता के लिए एक शीर्ष-स्तरीय नाम निर्दिष्ट करें। पैरामीटर संपादक आईपी भिन्नता सेटिंग्स को a . में सहेजता है file नामित आईपी।
  4. आप डिवाइस फ़ील्ड में एक विशिष्ट Intel Agilex F-टाइल डिवाइस का चयन कर सकते हैं, या डिफ़ॉल्ट Intel Quartus Prime सॉफ़्टवेयर डिवाइस चयन को रख सकते हैं।
  5. ओके पर क्लिक करें। पैरामीटर संपादक प्रकट होता है।
  6. TX और RX दोनों के लिए वांछित पैरामीटर कॉन्फ़िगर करें
  7. डिजाइन एक्स परampटैब पर, पीसीआर के बिना डिस्प्लेपोर्ट एसएसटी समानांतर लूपबैक का चयन करें।
  8. टेस्टबेंच उत्पन्न करने के लिए सिमुलेशन का चयन करें, और हार्डवेयर डिज़ाइन पूर्व उत्पन्न करने के लिए संश्लेषण का चयन करेंampले। डिज़ाइन पूर्व बनाने के लिए आपको इनमें से कम से कम एक विकल्प चुनना होगाample fileएस। यदि आप दोनों का चयन करते हैं, तो जनरेशन समय अधिक होता है।
  9. जनरेट एक्स पर क्लिक करेंampले डिजाइन।

1.4। डिजाइन का अनुकरण
डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिजाइन पूर्वample testbench एक TX उदाहरण से एक RX उदाहरण के लिए एक सीरियल लूपबैक डिज़ाइन का अनुकरण करता है। एक आंतरिक वीडियो पैटर्न जनरेटर मॉड्यूल डिस्प्लेपोर्ट TX ​​इंस्टेंस को चलाता है और RX इंस्टेंस वीडियो आउटपुट टेस्टबेंच में सीआरसी चेकर्स से जुड़ता है।
चित्रा 4. डिजाइन सिमुलेशन प्रवाह

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 4

  1. Synopsys सिम्युलेटर फोल्डर में जाएं और VCS चुनें।
  2. सिमुलेशन स्क्रिप्ट चलाएँ।
    स्रोत vcs_sim.sh
  3. स्क्रिप्ट क्वार्टस टीएलजी करती है, सिम्युलेटर में टेस्टबेंच को संकलित और चलाती है।
  4. परिणाम का विश्लेषण करें।
    एक सफल अनुकरण स्रोत और सिंक एसआरसी तुलना के साथ समाप्त होता है।इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 5

1.5। डिजाइन का संकलन और अनुकरण
चित्र 5. डिजाइन का संकलन और अनुकरण

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 6

हार्डवेयर पर एक प्रदर्शन परीक्षण को संकलित करने और चलाने के लिए उदाampले डिजाइन, इन चरणों का पालन करें:

  1. हार्डवेयर पूर्व सुनिश्चित करेंampले डिजाइन पीढ़ी पूरी हो गई है।
  2. Intel Quartus Prime Pro Edition सॉफ़्टवेयर लॉन्च करें और खोलें /क्वार्टस/agi_dp_demo.qpf.
  3. प्रसंस्करण पर क्लिक करें ➤ संकलन शुरू करें।
  4. संकलन पूरा होने तक प्रतीक्षा करें।

टिप्पणी: डिजाइन पूर्वample कार्यात्मक रूप से प्रारंभिक डिज़ाइन Ex को सत्यापित नहीं करता हैampइस क्वार्टस रिलीज में हार्डवेयर पर ले।
संबंधित जानकारी
Intel Agilex I-Series FPGA डेवलपमेंट किट यूजर गाइड

1.6. डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिजाइन एक्सampले पैरामीटर्स
टेबल 2. डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिजाइन एक्सampIntel Agilex F-टाइल डिवाइस के लिए पैरामीटर्स

पैरामीटर कीमत विवरण
उपलब्ध डिजाइन पूर्वample
डिजाइन का चयन करें • कोई नहीं
• डिस्प्लेपोर्ट एसएसटी समानांतर
पीसीआर के बिना लूपबैक
डिजाइन पूर्व का चयन करेंampली उत्पन्न होना है।
• कोई नहीं: कोई डिज़ाइन पूर्व नहींampले वर्तमान पैरामीटर चयन के लिए उपलब्ध है
• पीसीआर के बिना डिस्प्लेपोर्ट एसएसटी समानांतर लूपबैक: यह डिजाइन पूर्वampजब आप सक्षम वीडियो इनपुट छवि पोर्ट पैरामीटर को चालू करते हैं तो le बिना पिक्सेल क्लॉक रिकवरी (पीसीआर) मॉड्यूल के डिस्प्लेपोर्ट सिंक से डिस्प्लेपोर्ट स्रोत तक समानांतर लूपबैक प्रदर्शित करता है।
डिजाइन पूर्वample Files
सिमुलेशन बंद आवश्यक उत्पन्न करने के लिए इस विकल्प को चालू करें fileसिमुलेशन टेस्टबेंच के लिए एस।
संश्लेषण बंद आवश्यक उत्पन्न करने के लिए इस विकल्प को चालू करें fileइंटेल क्वार्टस प्राइम संकलन और हार्डवेयर डिजाइन के लिए।
उत्पन्न एचडीएल प्रारूप
उत्पन्न File प्रारूप वेरिलॉग, वीएचडीएल जेनरेट किए गए डिज़ाइन के लिए अपना पसंदीदा एचडीएल प्रारूप चुनेंample fileतय करना।
टिप्पणी: यह विकल्प केवल जनरेट किए गए शीर्ष स्तर के IP के लिए प्रारूप निर्धारित करता है fileएस। अन्य सभी fileएस (उदाampले टेस्टबेंच और शीर्ष स्तर files हार्डवेयर प्रदर्शन के लिए) वेरिलॉग एचडीएल प्रारूप में हैं।
लक्ष्य विकास किट
बोर्ड का चयन करें • कोई विकास किट नहीं
• इंटेल एजाइलेक्स आई-सीरीज़
विकास किट
लक्षित डिजाइन पूर्व के लिए बोर्ड का चयन करेंampले.
• कोई विकास किट नहीं: यह विकल्प डिज़ाइन के सभी हार्डवेयर पहलुओं को शामिल नहीं करता हैampले। IP कोर सभी पिन असाइनमेंट को वर्चुअल पिन पर सेट करता है।
• Intel Agilex I-Series FPGA Development Kit: यह विकल्प स्वचालित रूप से इस विकास किट पर डिवाइस से मिलान करने के लिए प्रोजेक्ट के लक्ष्य डिवाइस का चयन करता है। यदि आपके बोर्ड संशोधन में एक अलग डिवाइस संस्करण है, तो आप चेंज टार्गेट डिवाइस पैरामीटर का उपयोग करके लक्ष्य डिवाइस को बदल सकते हैं। IP कोर डेवलपमेंट किट के अनुसार सभी पिन असाइनमेंट सेट करता है।
टिप्पणी: प्रारंभिक डिजाइन पूर्वample इस क्वार्टस रिलीज़ में हार्डवेयर पर कार्यात्मक रूप से सत्यापित नहीं है।
• कस्टम विकास किट: यह विकल्प पूर्व डिजाइन की अनुमति देता हैampइंटेल एफपीजीए के साथ तीसरे पक्ष के विकास किट पर परीक्षण किया जाना है। आपको अपने आप पिन असाइनमेंट सेट करने की आवश्यकता हो सकती है।
लक्ष्य डिवाइस
लक्ष्य डिवाइस बदलें बंद इस विकल्प को चालू करें और डेवलपमेंट किट के लिए डिवाइस के पसंदीदा संस्करण का चयन करें।

समानांतर लूपबैक डिजाइन उदाampलेस

डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिजाइन पूर्वampलेस स्थिर दर पर पिक्सेल क्लॉक रिकवरी (पीसीआर) मॉड्यूल के बिना डिस्प्लेपोर्ट आरएक्स इंस्टेंस से डिस्प्लेपोर्ट TX ​​इंस्टेंस तक समानांतर लूपबैक प्रदर्शित करता है।
टेबल 3. डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिजाइन एक्सample Intel Agilex F-टाइल डिवाइस के लिए

डिजाइन पूर्वample पद का नाम आधार - सामग्री दर चैनल मोड लूपबैक प्रकार
पीसीआर के बिना डिस्प्लेपोर्ट एसएसटी समानांतर लूपबैक डिस्प्लेपोर्ट एसएसटी एचबीआर3 सिंप्लेक्स पीसीआर के बिना समानांतर

2.1। Intel Agilex F-टाइल डिस्प्लेपोर्ट SST समानांतर लूपबैक डिज़ाइन सुविधाएँ
एसएसटी समानांतर लूपबैक डिजाइन पूर्वampलेस स्थिर दर पर पिक्सेल क्लॉक रिकवरी (पीसीआर) के बिना डिस्प्लेपोर्ट सिंक से डिस्प्लेपोर्ट स्रोत तक एकल वीडियो स्ट्रीम के प्रसारण को प्रदर्शित करता है।

चित्रा 6. पीसीआर के बिना इंटेल एजीलेक्स एफ-टाइल डिस्प्लेपोर्ट एसएसटी समानांतर लूपबैक

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 7

  • इस संस्करण में, डिस्प्लेपोर्ट स्रोत का पैरामीटर, TX_SUPPORT_IM_ENABLE चालू है और वीडियो छवि इंटरफ़ेस का उपयोग किया जाता है।
  • डिस्प्लेपोर्ट सिंक बाहरी वीडियो स्रोत जैसे जीपीयू से वीडियो और या ऑडियो स्ट्रीमिंग प्राप्त करता है और इसे समानांतर वीडियो इंटरफेस में डीकोड करता है।
  • डिस्प्लेपोर्ट सिंक वीडियो आउटपुट सीधे डिस्प्लेपोर्ट सोर्स वीडियो इंटरफेस को ड्राइव करता है और मॉनिटर पर ट्रांसमिट करने से पहले डिस्प्लेपोर्ट मेन लिंक को एन्कोड करता है।
  • IOPLL एक निश्चित आवृत्ति पर डिस्प्लेपोर्ट सिंक और सोर्स वीडियो क्लॉक दोनों को चलाता है।
  • यदि DisplayPort सिंक और स्रोत का MAX_LINK_RATE पैरामीटर HBR3 के लिए कॉन्फ़िगर किया गया है और PIXELS_PER_CLOCK क्वाड के लिए कॉन्फ़िगर किया गया है, तो वीडियो घड़ी 300Kp8 पिक्सेल दर (30/1188 = 4 MHz) का समर्थन करने के लिए 297 MHz पर चलती है।

2.2। क्लॉकिंग स्कीम
क्लॉकिंग योजना डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी डिज़ाइन उदा में क्लॉक डोमेन को दर्शाती हैampले.
चित्र 7. Intel Agilex F-टाइल डिस्प्लेपोर्ट ट्रांसीवर क्लॉकिंग स्कीम

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 8

तालिका 4. क्लॉकिंग स्कीम सिग्नल

आरेख में घड़ी विवरण
एसआईएसपीएलएल रिफक्लक एफ-टाइल सिस्टम पीएलएल संदर्भ घड़ी जो किसी भी घड़ी की आवृत्ति हो सकती है जो उस आउटपुट आवृत्ति के लिए सिस्टम पीएलएल द्वारा विभाज्य है।
इस डिजाइन में पूर्वample, system_pll_clk_link और rx/tx refclk_link समान SysPLL refclk साझा कर रहे हैं जो 150Mhz है।
यह एक मुफ्त चलने वाली घड़ी होनी चाहिए जो डिस्प्लेपोर्ट Phy Top से संबंधित आउटपुट पोर्ट को जोड़ने से पहले एक समर्पित ट्रांसीवर रेफरेंस क्लॉक पिन से संदर्भ और सिस्टम PLL क्लॉक आईपी के इनपुट क्लॉक पोर्ट से जुड़ी हो।
system_pll_clk_link सभी डिस्प्लेपोर्ट दर का समर्थन करने के लिए न्यूनतम सिस्टम पीएलएल आउटपुट फ्रीक्वेंसी 320 मेगाहर्ट्ज है।
यह डिजाइन पूर्वample 900 Mhz (उच्चतम) आउटपुट आवृत्ति का उपयोग करता है ताकि SysPLL refclk को rx/tx refclk_link के साथ साझा किया जा सके जो कि 150 Mhz है।
rx_cdr_refclk_link/tx_pll_refclk_link आरएक्स सीडीआर और टीएक्स पीएलएल लिंक रिफक्लक जो सभी डिस्प्लेपोर्ट डेटा दर का समर्थन करने के लिए 150 मेगाहर्ट्ज पर तय किया गया है।
rx_ls_clkout/tx clkout है डिस्प्लेपोर्ट लिंक स्पीड क्लॉक टू क्लॉक डिस्प्लेपोर्ट आईपी कोर। डेटा दर के समतुल्य आवृत्ति समानांतर डेटा चौड़ाई से विभाजित होती है।
Exampपर:
फ़्रीक्वेंसी = डेटा दर / डेटा चौड़ाई
= 8.1 जी (एचबीआर 3) / 40 बिट्स
= 202.5 मेगाहर्ट्ज

2.3। सिमुलेशन टेस्टबेंच
सिमुलेशन टेस्टबेंच डिस्प्लेपोर्ट TX ​​सीरियल लूपबैक को RX में अनुकरण करता है।
चित्र 8. डिस्प्लेपोर्ट इंटेल एफपीजीए आईपी सिम्पलेक्स मोड सिमुलेशन टेस्टबेंच ब्लॉक डायग्राम

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ टाइल एफपीजीए आईपी डिजाइन एक्सampले - चित्र 9

तालिका 5. टेस्टबेंच घटक

अवयव विवरण
वीडियो पैटर्न जेनरेटर यह जनरेटर कलर बार पैटर्न बनाता है जिसे आप कॉन्फ़िगर कर सकते हैं। आप वीडियो प्रारूप समय को पैरामीटर कर सकते हैं।
टेस्टबेंच नियंत्रण यह ब्लॉक सिमुलेशन के परीक्षण अनुक्रम को नियंत्रित करता है और TX कोर के लिए आवश्यक उत्तेजना संकेत उत्पन्न करता है। टेस्टबेंच कंट्रोल ब्लॉक भी तुलना करने के लिए स्रोत और सिंक दोनों से सीआरसी मान पढ़ता है।
आरएक्स लिंक स्पीड क्लॉक फ्रीक्वेंसी चेकर यह चेकर सत्यापित करता है कि क्या RX ट्रांसीवर बरामद घड़ी की आवृत्ति वांछित डेटा दर से मेल खाती है।
TX लिंक स्पीड क्लॉक फ्रीक्वेंसी चेकर यह चेकर सत्यापित करता है कि क्या TX ट्रांसीवर की घड़ी की आवृत्ति वांछित डेटा दर से मेल खाती है।

सिमुलेशन टेस्टबेंच निम्नलिखित सत्यापन करता है:
तालिका 6. टेस्टबेंच सत्यापन

परीक्षण मानदंड सत्यापन
• डेटा दर HBR3 पर लिंक प्रशिक्षण
• DPCD रजिस्टरों को पढ़कर देखें कि क्या DP स्थिति TX और RX लिंक गति आवृत्ति दोनों को सेट और मापती है।
TX और RX ट्रांसीवर से लिंक स्पीड क्लॉक के फ्रीक्वेंसी आउटपुट को मापने के लिए फ्रीक्वेंसी चेकर को एकीकृत करता है।
• वीडियो पैटर्न को TX से RX पर चलाएं।
• स्रोत और सिंक दोनों के लिए सीआरसी सत्यापित करें कि वे मेल खाते हैं या नहीं
• वीडियो पैटर्न उत्पन्न करने के लिए वीडियो पैटर्न जनरेटर को डिस्प्लेपोर्ट स्रोत से जोड़ता है।
• टेस्टबेंच नियंत्रण आगे DPTX और DPRX रजिस्टरों से स्रोत और सिंक CRC दोनों को पढ़ता है और यह सुनिश्चित करने के लिए तुलना करता है कि दोनों CRC मान समान हैं।
टिप्पणी: यह सुनिश्चित करने के लिए कि सीआरसी की गणना की गई है, आपको समर्थन सीटीएस परीक्षण स्वचालन पैरामीटर को सक्षम करना होगा।

डिस्प्लेपोर्ट इंटेल के लिए दस्तावेज़ संशोधन इतिहास

एजाइलेक्स एफ-टाइल एफपीजीए आईपी डिजाइन एक्सampले उपयोगकर्ता गाइड

दस्तावेज़ संस्करण इंटेल क्वार्टस प्राइम संस्करण आईपी ​​संस्करण परिवर्तन
2021.12.13 21.4 21.0.0 प्रारंभिक रिहाई।

इंटेल कॉर्पोरेशन। सर्वाधिकार सुरक्षित। Intel, Intel लोगो और अन्य Intel चिह्न Intel Corporation या इसकी सहायक कंपनियों के ट्रेडमार्क हैं। Intel अपने FPGA और सेमीकंडक्टर उत्पादों के प्रदर्शन को Intel की मानक वारंटी के अनुसार वर्तमान विनिर्देशों के अनुसार वारंट करता है, लेकिन बिना सूचना के किसी भी समय किसी भी उत्पाद और सेवाओं में परिवर्तन करने का अधिकार सुरक्षित रखता है। इंटेल द्वारा लिखित रूप में स्पष्ट रूप से सहमति के अलावा, यहां वर्णित किसी भी जानकारी, उत्पाद या सेवा के आवेदन या उपयोग से उत्पन्न होने वाली कोई जिम्मेदारी या उत्तरदायित्व नहीं लेता है। इंटेल ग्राहकों को सलाह दी जाती है कि वे किसी भी प्रकाशित जानकारी पर भरोसा करने से पहले और उत्पादों या सेवाओं के लिए ऑर्डर देने से पहले डिवाइस विनिर्देशों का नवीनतम संस्करण प्राप्त करें।
*अन्य नामों और ब्रांडों पर दूसरों की संपत्ति होने का दावा किया जा सकता है।
आईएसओ 9001: 2015 पंजीकृत

इंटेल लोगोसानवा GSKBBT066 ब्लूटूथ कीबोर्ड - आइकन 8 ऑनलाइन संस्करण
सानवा GSKBBT066 ब्लूटूथ कीबोर्ड - आइकन 7 प्रतिक्रिया भेजें
यूजी -20347
पहचान: 709308
संस्करण: 2021.12.13

दस्तावेज़ / संसाधन

इंटेल डिस्प्लेपोर्ट एजाइलेक्स एफ-टाइल एफपीजीए आईपी डिजाइन एक्सample [पीडीएफ] उपयोगकर्ता गाइड
डिस्प्लेपोर्ट एजाइलेक्स एफ-टाइल एफपीजीए आईपी डिजाइन एक्सampले, डिस्प्लेपोर्ट एगिलेक्स, एफ-टाइल एफपीजीए आईपी डिजाइन एक्सampले, एफ-टाइल एफपीजीए आईपी डिजाइन, एफपीजीए आईपी डिजाइन एक्सampले, आईपी डिजाइन पूर्वampले, आईपी डिजाइन, यूजी-20347, 709308

संदर्भ

एक टिप्पणी छोड़ें

आपकी ईमेल आईडी प्रकाशित नहीं की जाएगी। आवश्यक फ़ील्ड चिह्नित हैं *