ਡਿਸਪਲੇਪੋਰਟ ਐਜਿਲੈਕਸ ਐੱਫ-ਟਾਈਲ ਐੱਫਪੀਜੀਏ ਆਈਪੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample
ਯੂਜ਼ਰ ਗਾਈਡ
Intel® Quartus® Prime Design Suite ਲਈ ਅੱਪਡੇਟ ਕੀਤਾ ਗਿਆ: 21.4
IP ਸੰਸਕਰਣ: 21.0.0
ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾampਤੇਜ਼ ਸ਼ੁਰੂਆਤ ਗਾਈਡ
ਡਿਸਪਲੇਪੋਰਟ Intel® FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾampIntel Agilex™ F-ਟਾਈਲ ਡਿਵਾਈਸਾਂ ਲਈ les ਵਿੱਚ ਇੱਕ ਸਿਮੂਲੇਟਿੰਗ ਟੈਸਟਬੈਂਚ ਅਤੇ ਇੱਕ ਹਾਰਡਵੇਅਰ ਡਿਜ਼ਾਈਨ ਹੈ ਜੋ ਸੰਕਲਨ ਅਤੇ ਹਾਰਡਵੇਅਰ ਟੈਸਟਿੰਗ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ।
ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ ਐਫਪੀਜੀਏ ਆਈਪੀ ਹੇਠਾਂ ਦਿੱਤੇ ਡਿਜ਼ਾਈਨ ਦੀ ਪੇਸ਼ਕਸ਼ ਕਰਦਾ ਹੈamples:
- ਸਥਿਰ ਦਰ 'ਤੇ ਪਿਕਸਲ ਕਲਾਕ ਰਿਕਵਰੀ (ਪੀਸੀਆਰ) ਮੋਡੀਊਲ ਤੋਂ ਬਿਨਾਂ ਡਿਸਪਲੇਅਪੋਰਟ SST ਪੈਰਲਲ ਲੂਪਬੈਕ
ਜਦੋਂ ਤੁਸੀਂ ਇੱਕ ਡਿਜ਼ਾਈਨ ਤਿਆਰ ਕਰਦੇ ਹੋ ਸਾਬਕਾample, ਪੈਰਾਮੀਟਰ ਸੰਪਾਦਕ ਆਟੋਮੈਟਿਕਲੀ ਬਣਾਉਂਦਾ ਹੈ fileਹਾਰਡਵੇਅਰ ਵਿੱਚ ਡਿਜ਼ਾਈਨ ਦੀ ਨਕਲ, ਕੰਪਾਇਲ ਅਤੇ ਜਾਂਚ ਕਰਨ ਲਈ ਜ਼ਰੂਰੀ ਹੈ।
ਨੋਟ: Intel Quartus® Prime 21.4 ਸਾਫਟਵੇਅਰ ਸੰਸਕਰਣ ਸਿਰਫ ਸ਼ੁਰੂਆਤੀ ਡਿਜ਼ਾਈਨ ਐਕਸ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈampਸਿਮੂਲੇਸ਼ਨ, ਸੰਸਲੇਸ਼ਣ, ਸੰਕਲਨ, ਅਤੇ ਟਾਈਮਿੰਗ ਵਿਸ਼ਲੇਸ਼ਣ ਦੇ ਉਦੇਸ਼ਾਂ ਲਈ. ਹਾਰਡਵੇਅਰ ਕਾਰਜਕੁਸ਼ਲਤਾ ਪੂਰੀ ਤਰ੍ਹਾਂ ਪ੍ਰਮਾਣਿਤ ਨਹੀਂ ਹੈ।
ਚਿੱਤਰ 1. ਵਿਕਾਸ ਐੱਸtages
ਸੰਬੰਧਿਤ ਜਾਣਕਾਰੀ
- ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਉਪਭੋਗਤਾ ਗਾਈਡ
- Intel Quartus Prime Pro ਐਡੀਸ਼ਨ 'ਤੇ ਮਾਈਗ੍ਰੇਟ ਕੀਤਾ ਜਾ ਰਿਹਾ ਹੈ
1.1 ਡਾਇਰੈਕਟਰੀ ਬਣਤਰ
ਚਿੱਤਰ 2. ਡਾਇਰੈਕਟਰੀ ਢਾਂਚਾ
ਸਾਰਣੀ 1. ਡਿਜ਼ਾਈਨ ਐਕਸample ਭਾਗ
ਫੋਲਡਰ | Files |
rtl/core | dp_core.ip |
dp_rx.ip | |
dp_tx.ip | |
rtl/rx_phy | dp_gxb_rx/ ((DP PMA UX ਬਿਲਡਿੰਗ ਬਲਾਕ) |
dp_rx_data_fifo.ip | |
rx_top_phy.sv | |
rtl/tx_phy | dp_gxb_rx/ ((DP PMA UX ਬਿਲਡਿੰਗ ਬਲਾਕ) |
dp_tx_data_fifo.ip | |
dp_tx_data_fifo.ip |
1.2 ਹਾਰਡਵੇਅਰ ਅਤੇ ਸਾਫਟਵੇਅਰ ਲੋੜਾਂ
ਇੰਟੇਲ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਦੀ ਜਾਂਚ ਕਰਨ ਲਈ ਹੇਠਾਂ ਦਿੱਤੇ ਹਾਰਡਵੇਅਰ ਅਤੇ ਸੌਫਟਵੇਅਰ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈampLe:
ਹਾਰਡਵੇਅਰ
- Intel Agilex I-ਸੀਰੀਜ਼ ਵਿਕਾਸ ਕਿੱਟ
ਸਾਫਟਵੇਅਰ
- Intel Quartus Prime
- Synopsys* VCL ਸਿਮੂਲੇਟਰ
1.3 ਡਿਜ਼ਾਈਨ ਤਿਆਰ ਕਰਨਾ
ਡਿਜ਼ਾਈਨ ਤਿਆਰ ਕਰਨ ਲਈ ਇੰਟੈਲ ਕੁਆਰਟਸ ਪ੍ਰਾਈਮ ਸੌਫਟਵੇਅਰ ਵਿੱਚ ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ ਐਫਪੀਜੀਏ ਆਈਪੀ ਪੈਰਾਮੀਟਰ ਐਡੀਟਰ ਦੀ ਵਰਤੋਂ ਕਰੋample.
ਚਿੱਤਰ 3. ਡਿਜ਼ਾਈਨ ਫਲੋ ਤਿਆਰ ਕਰਨਾ
- ਟੂਲਜ਼ ➤ IP ਕੈਟਾਲਾਗ ਚੁਣੋ, ਅਤੇ ਟੀਚਾ ਡਿਵਾਈਸ ਪਰਿਵਾਰ ਦੇ ਤੌਰ 'ਤੇ Intel Agilex F-tile ਚੁਣੋ।
ਨੋਟ: ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample ਸਿਰਫ Intel Agilex F-ਟਾਈਲ ਡਿਵਾਈਸਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। - IP ਕੈਟਾਲਾਗ ਵਿੱਚ, ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਲੱਭੋ ਅਤੇ ਡਬਲ-ਕਲਿਕ ਕਰੋ। ਨਵੀਂ IP ਪਰਿਵਰਤਨ ਵਿੰਡੋ ਦਿਖਾਈ ਦਿੰਦੀ ਹੈ।
- ਆਪਣੇ ਕਸਟਮ IP ਪਰਿਵਰਤਨ ਲਈ ਇੱਕ ਉੱਚ-ਪੱਧਰ ਦਾ ਨਾਮ ਦਿਓ। ਪੈਰਾਮੀਟਰ ਸੰਪਾਦਕ IP ਪਰਿਵਰਤਨ ਸੈਟਿੰਗਾਂ ਨੂੰ ਏ ਵਿੱਚ ਸੁਰੱਖਿਅਤ ਕਰਦਾ ਹੈ file ਨਾਮ ਦਿੱਤਾ ਗਿਆ .ਆਈ.ਪੀ.
- ਤੁਸੀਂ ਡਿਵਾਈਸ ਫੀਲਡ ਵਿੱਚ ਇੱਕ ਖਾਸ Intel Agilex F-ਟਾਈਲ ਡਿਵਾਈਸ ਚੁਣ ਸਕਦੇ ਹੋ, ਜਾਂ ਡਿਫੌਲਟ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਡਿਵਾਈਸ ਦੀ ਚੋਣ ਰੱਖ ਸਕਦੇ ਹੋ।
- ਕਲਿਕ ਕਰੋ ਠੀਕ ਹੈ. ਪੈਰਾਮੀਟਰ ਐਡੀਟਰ ਦਿਸਦਾ ਹੈ।
- TX ਅਤੇ RX ਦੋਵਾਂ ਲਈ ਲੋੜੀਂਦੇ ਮਾਪਦੰਡਾਂ ਨੂੰ ਕੌਂਫਿਗਰ ਕਰੋ
- ਡਿਜ਼ਾਈਨ 'ਤੇ ਸਾਬਕਾample ਟੈਬ 'ਤੇ, ਡਿਸਪਲੇਪੋਰਟ SST ਪੈਰਲਲ ਲੂਪਬੈਕ PCR ਤੋਂ ਬਿਨਾਂ ਚੁਣੋ।
- ਟੈਸਟਬੈਂਚ ਬਣਾਉਣ ਲਈ ਸਿਮੂਲੇਸ਼ਨ ਦੀ ਚੋਣ ਕਰੋ, ਅਤੇ ਹਾਰਡਵੇਅਰ ਡਿਜ਼ਾਈਨ ਤਿਆਰ ਕਰਨ ਲਈ ਸਿੰਥੇਸਿਸ ਦੀ ਚੋਣ ਕਰੋ।ample. ਡਿਜ਼ਾਈਨ ਐਕਸ ਬਣਾਉਣ ਲਈ ਤੁਹਾਨੂੰ ਇਹਨਾਂ ਵਿੱਚੋਂ ਘੱਟੋ-ਘੱਟ ਇੱਕ ਵਿਕਲਪ ਦੀ ਚੋਣ ਕਰਨੀ ਚਾਹੀਦੀ ਹੈample fileਐੱਸ. ਜੇਕਰ ਤੁਸੀਂ ਦੋਵਾਂ ਨੂੰ ਚੁਣਦੇ ਹੋ, ਤਾਂ ਪੀੜ੍ਹੀ ਦਾ ਸਮਾਂ ਲੰਬਾ ਹੁੰਦਾ ਹੈ।
- ਜਨਰੇਟ ਐਕਸ 'ਤੇ ਕਲਿੱਕ ਕਰੋample ਡਿਜ਼ਾਈਨ.
1.4 ਡਿਜ਼ਾਈਨ ਦੀ ਨਕਲ ਕਰਨਾ
ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample testbench ਇੱਕ TX ਉਦਾਹਰਨ ਤੋਂ ਇੱਕ RX ਉਦਾਹਰਨ ਤੱਕ ਇੱਕ ਸੀਰੀਅਲ ਲੂਪਬੈਕ ਡਿਜ਼ਾਈਨ ਦੀ ਨਕਲ ਕਰਦਾ ਹੈ। ਇੱਕ ਅੰਦਰੂਨੀ ਵੀਡੀਓ ਪੈਟਰਨ ਜਨਰੇਟਰ ਮੋਡੀਊਲ ਡਿਸਪਲੇਪੋਰਟ TX ਉਦਾਹਰਣ ਨੂੰ ਚਲਾਉਂਦਾ ਹੈ ਅਤੇ RX ਉਦਾਹਰਣ ਵੀਡੀਓ ਆਉਟਪੁੱਟ ਟੈਸਟਬੈਂਚ ਵਿੱਚ CRC ਚੈਕਰਾਂ ਨਾਲ ਜੁੜਦਾ ਹੈ।
ਚਿੱਤਰ 4. ਡਿਜ਼ਾਈਨ ਸਿਮੂਲੇਸ਼ਨ ਫਲੋ
- Synopsys ਸਿਮੂਲੇਟਰ ਫੋਲਡਰ 'ਤੇ ਜਾਓ ਅਤੇ VCS ਚੁਣੋ।
- ਸਿਮੂਲੇਸ਼ਨ ਸਕ੍ਰਿਪਟ ਚਲਾਓ।
ਸਰੋਤ vcs_sim.sh - ਸਕ੍ਰਿਪਟ Quartus TLG ਕਰਦੀ ਹੈ, ਸਿਮੂਲੇਟਰ ਵਿੱਚ ਟੈਸਟਬੈਂਚ ਨੂੰ ਕੰਪਾਇਲ ਕਰਦੀ ਹੈ ਅਤੇ ਚਲਾਉਂਦੀ ਹੈ।
- ਨਤੀਜੇ ਦਾ ਵਿਸ਼ਲੇਸ਼ਣ ਕਰੋ.
ਇੱਕ ਸਫਲ ਸਿਮੂਲੇਸ਼ਨ ਸਰੋਤ ਅਤੇ ਸਿੰਕ SRC ਤੁਲਨਾ ਨਾਲ ਖਤਮ ਹੁੰਦਾ ਹੈ।
1.5 ਡਿਜ਼ਾਈਨ ਨੂੰ ਕੰਪਾਇਲ ਕਰਨਾ ਅਤੇ ਸਿਮੂਲੇਟ ਕਰਨਾ
ਚਿੱਤਰ 5. ਡਿਜ਼ਾਈਨ ਨੂੰ ਕੰਪਾਇਲ ਕਰਨਾ ਅਤੇ ਸਿਮੂਲੇਟ ਕਰਨਾ
ਹਾਰਡਵੇਅਰ ਸਾਬਕਾ 'ਤੇ ਇੱਕ ਪ੍ਰਦਰਸ਼ਨ ਟੈਸਟ ਨੂੰ ਕੰਪਾਇਲ ਅਤੇ ਚਲਾਉਣ ਲਈampਡਿਜ਼ਾਈਨ ਕਰਨ ਲਈ, ਇਹਨਾਂ ਕਦਮਾਂ ਦੀ ਪਾਲਣਾ ਕਰੋ:
- ਹਾਰਡਵੇਅਰ ਸਾਬਕਾ ਨੂੰ ਯਕੀਨੀ ਬਣਾਓample ਡਿਜ਼ਾਇਨ ਪੀੜ੍ਹੀ ਪੂਰੀ ਹੋ ਗਈ ਹੈ.
- Intel Quartus Prime Pro ਐਡੀਸ਼ਨ ਸੌਫਟਵੇਅਰ ਲਾਂਚ ਕਰੋ ਅਤੇ ਖੋਲ੍ਹੋ /quartus/agi_dp_demo.qpf।
- ਪ੍ਰੋਸੈਸਿੰਗ 'ਤੇ ਕਲਿੱਕ ਕਰੋ ➤ ਸੰਕਲਨ ਸ਼ੁਰੂ ਕਰੋ।
- ਸੰਕਲਨ ਪੂਰਾ ਹੋਣ ਤੱਕ ਉਡੀਕ ਕਰੋ।
ਨੋਟ: ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample ਫੰਕਸ਼ਨਲੀ ਤੌਰ 'ਤੇ ਪ੍ਰੀਲਿਮਿਨਰੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਦੀ ਪੁਸ਼ਟੀ ਨਹੀਂ ਕਰਦਾ ਹੈampਇਸ ਕੁਆਰਟਸ ਰੀਲੀਜ਼ ਵਿੱਚ ਹਾਰਡਵੇਅਰ ਉੱਤੇ le.
ਸੰਬੰਧਿਤ ਜਾਣਕਾਰੀ
Intel Agilex I-ਸੀਰੀਜ਼ FPGA ਵਿਕਾਸ ਕਿੱਟ ਉਪਭੋਗਤਾ ਗਾਈਡ
1.6 ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample ਪੈਰਾਮੀਟਰ
ਟੇਬਲ 2. ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ ਐੱਫਪੀਜੀਏ ਆਈਪੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾampIntel Agilex F-ਟਾਈਲ ਡਿਵਾਈਸ ਲਈ ਪੈਰਾਮੀਟਰ
ਪੈਰਾਮੀਟਰ | ਮੁੱਲ | ਵਰਣਨ |
ਉਪਲਬਧ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample | ||
ਡਿਜ਼ਾਈਨ ਚੁਣੋ | • ਕੋਈ ਨਹੀਂ • ਡਿਸਪਲੇਅਪੋਰਟ SST ਸਮਾਨਾਂਤਰ ਪੀਸੀਆਰ ਤੋਂ ਬਿਨਾਂ ਲੂਪਬੈਕ |
ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਦੀ ਚੋਣ ਕਰੋampਤਿਆਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। • ਕੋਈ ਨਹੀਂ: ਕੋਈ ਡਿਜ਼ਾਈਨ ਨਹੀਂample ਮੌਜੂਦਾ ਪੈਰਾਮੀਟਰ ਚੋਣ ਲਈ ਉਪਲਬਧ ਹੈ • PCR ਤੋਂ ਬਿਨਾਂ ਡਿਸਪਲੇਪੋਰਟ SST ਪੈਰਲਲ ਲੂਪਬੈਕ: ਇਹ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾampਜਦੋਂ ਤੁਸੀਂ ਵੀਡੀਓ ਇਨਪੁਟ ਚਿੱਤਰ ਪੋਰਟ ਪੈਰਾਮੀਟਰ ਨੂੰ ਚਾਲੂ ਕਰਦੇ ਹੋ ਤਾਂ le ਡਿਸਪਲੇਅਪੋਰਟ ਸਿੰਕ ਤੋਂ ਡਿਸਪਲੇਅਪੋਰਟ ਸਰੋਤ ਤੱਕ ਪਿਕਸਲ ਕਲਾਕ ਰਿਕਵਰੀ (ਪੀਸੀਆਰ) ਮੋਡੀਊਲ ਦੇ ਸਮਾਨਾਂਤਰ ਲੂਪਬੈਕ ਦਾ ਪ੍ਰਦਰਸ਼ਨ ਕਰਦਾ ਹੈ। |
ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample Files | ||
ਸਿਮੂਲੇਸ਼ਨ | ਚਾਲੂ ਬੰਦ | ਲੋੜੀਂਦਾ ਬਣਾਉਣ ਲਈ ਇਸ ਵਿਕਲਪ ਨੂੰ ਚਾਲੂ ਕਰੋ fileਸਿਮੂਲੇਸ਼ਨ ਟੈਸਟਬੈਂਚ ਲਈ s. |
ਸੰਸਲੇਸ਼ਣ | ਚਾਲੂ ਬੰਦ | ਲੋੜੀਂਦਾ ਬਣਾਉਣ ਲਈ ਇਸ ਵਿਕਲਪ ਨੂੰ ਚਾਲੂ ਕਰੋ files Intel Quartus Prime ਕੰਪਾਇਲੇਸ਼ਨ ਅਤੇ ਹਾਰਡਵੇਅਰ ਡਿਜ਼ਾਈਨ ਲਈ। |
ਤਿਆਰ ਕੀਤਾ HDL ਫਾਰਮੈਟ | ||
ਪੈਦਾ ਕਰੋ File ਫਾਰਮੈਟ | ਵੇਰੀਲੋਗ, VHDL | ਤਿਆਰ ਕੀਤੇ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਲਈ ਆਪਣਾ ਤਰਜੀਹੀ HDL ਫਾਰਮੈਟ ਚੁਣੋample fileਸੈੱਟ ਨੋਟ: ਇਹ ਵਿਕਲਪ ਸਿਰਫ਼ ਤਿਆਰ ਕੀਤੇ ਸਿਖਰਲੇ ਪੱਧਰ ਦੇ IP ਲਈ ਫਾਰਮੈਟ ਨਿਰਧਾਰਤ ਕਰਦਾ ਹੈ fileਐੱਸ. ਹੋਰ ਸਾਰੇ files (ਉਦਾਹਰਨ ਲਈample testbenches ਅਤੇ ਚੋਟੀ ਦੇ ਪੱਧਰ files ਹਾਰਡਵੇਅਰ ਪ੍ਰਦਰਸ਼ਨ ਲਈ) ਵੇਰੀਲੌਗ HDL ਫਾਰਮੈਟ ਵਿੱਚ ਹਨ। |
ਟੀਚਾ ਵਿਕਾਸ ਕਿੱਟ | ||
ਬੋਰਡ ਚੁਣੋ | • ਕੋਈ ਵਿਕਾਸ ਕਿੱਟ ਨਹੀਂ • Intel Agilex I-ਸੀਰੀਜ਼ ਵਿਕਾਸ ਕਿੱਟ |
ਨਿਸ਼ਾਨਾ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਲਈ ਬੋਰਡ ਦੀ ਚੋਣ ਕਰੋample. • ਕੋਈ ਵਿਕਾਸ ਕਿੱਟ ਨਹੀਂ: ਇਹ ਵਿਕਲਪ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਲਈ ਸਾਰੇ ਹਾਰਡਵੇਅਰ ਪਹਿਲੂਆਂ ਨੂੰ ਸ਼ਾਮਲ ਨਹੀਂ ਕਰਦਾ ਹੈample. IP ਕੋਰ ਸਾਰੀਆਂ ਪਿੰਨ ਅਸਾਈਨਮੈਂਟਾਂ ਨੂੰ ਵਰਚੁਅਲ ਪਿੰਨ 'ਤੇ ਸੈੱਟ ਕਰਦਾ ਹੈ। • Intel Agilex I-Series FPGA ਡਿਵੈਲਪਮੈਂਟ ਕਿੱਟ: ਇਹ ਵਿਕਲਪ ਇਸ ਡਿਵੈਲਪਮੈਂਟ ਕਿੱਟ 'ਤੇ ਡਿਵਾਈਸ ਨਾਲ ਮੇਲ ਕਰਨ ਲਈ ਆਪਣੇ ਆਪ ਪ੍ਰੋਜੈਕਟ ਦੇ ਟਾਰਗੇਟ ਡਿਵਾਈਸ ਨੂੰ ਚੁਣਦਾ ਹੈ। ਜੇਕਰ ਤੁਹਾਡੇ ਬੋਰਡ ਸੰਸ਼ੋਧਨ ਦਾ ਕੋਈ ਵੱਖਰਾ ਡਿਵਾਈਸ ਵੇਰੀਐਂਟ ਹੈ ਤਾਂ ਤੁਸੀਂ ਬਦਲੋ ਟਾਰਗੇਟ ਡਿਵਾਈਸ ਪੈਰਾਮੀਟਰ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਟਾਰਗੇਟ ਡਿਵਾਈਸ ਨੂੰ ਬਦਲ ਸਕਦੇ ਹੋ। IP ਕੋਰ ਵਿਕਾਸ ਕਿੱਟ ਦੇ ਅਨੁਸਾਰ ਸਾਰੀਆਂ ਪਿੰਨ ਅਸਾਈਨਮੈਂਟਾਂ ਨੂੰ ਸੈੱਟ ਕਰਦਾ ਹੈ। ਨੋਟ: ਸ਼ੁਰੂਆਤੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample ਇਸ ਕੁਆਰਟਸ ਰੀਲੀਜ਼ ਵਿੱਚ ਹਾਰਡਵੇਅਰ ਉੱਤੇ ਕਾਰਜਸ਼ੀਲ ਤੌਰ 'ਤੇ ਪ੍ਰਮਾਣਿਤ ਨਹੀਂ ਹੈ। • ਕਸਟਮ ਡਿਵੈਲਪਮੈਂਟ ਕਿੱਟ: ਇਹ ਵਿਕਲਪ ਡਿਜ਼ਾਈਨ ਦੀ ਇਜਾਜ਼ਤ ਦਿੰਦਾ ਹੈampਇੱਕ Intel FPGA ਨਾਲ ਤੀਜੀ-ਧਿਰ ਵਿਕਾਸ ਕਿੱਟ 'ਤੇ ਟੈਸਟ ਕੀਤਾ ਜਾਵੇਗਾ। ਤੁਹਾਨੂੰ ਆਪਣੇ ਆਪ ਪਿੰਨ ਅਸਾਈਨਮੈਂਟ ਸੈਟ ਕਰਨ ਦੀ ਲੋੜ ਹੋ ਸਕਦੀ ਹੈ। |
ਟਾਰਗੇਟ ਡਿਵਾਈਸ | ||
ਟਾਰਗੇਟ ਡਿਵਾਈਸ ਬਦਲੋ | ਚਾਲੂ ਬੰਦ | ਇਸ ਵਿਕਲਪ ਨੂੰ ਚਾਲੂ ਕਰੋ ਅਤੇ ਵਿਕਾਸ ਕਿੱਟ ਲਈ ਤਰਜੀਹੀ ਡਿਵਾਈਸ ਵੇਰੀਐਂਟ ਦੀ ਚੋਣ ਕਰੋ। |
ਪੈਰਲਲ ਲੂਪਬੈਕ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾamples
ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾamples ਸਥਿਰ ਦਰ 'ਤੇ ਪਿਕਸਲ ਕਲਾਕ ਰਿਕਵਰੀ (ਪੀਸੀਆਰ) ਮੋਡੀਊਲ ਦੇ ਬਿਨਾਂ ਡਿਸਪਲੇਪੋਰਟ ਆਰਐਕਸ ਇੰਸਟੈਂਸ ਤੋਂ ਡਿਸਪਲੇਪੋਰਟ ਟੀਐਕਸ ਇੰਸਟੈਂਸ ਤੱਕ ਸਮਾਨੰਤਰ ਲੂਪਬੈਕ ਦਾ ਪ੍ਰਦਰਸ਼ਨ ਕਰਦਾ ਹੈ।
ਟੇਬਲ 3. ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ ਐੱਫਪੀਜੀਏ ਆਈਪੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾampIntel Agilex F-ਟਾਈਲ ਡਿਵਾਈਸ ਲਈ le
ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample | ਅਹੁਦਾ | ਡਾਟਾ ਦਰ | ਚੈਨਲ ਮੋਡ | ਲੂਪਬੈਕ ਕਿਸਮ |
ਡਿਸਪਲੇਅਪੋਰਟ SST ਪੈਰਲਲ ਲੂਪਬੈਕ PCR ਤੋਂ ਬਿਨਾਂ | ਡਿਸਪਲੇਅਪੋਰਟ SST | ਐਚਬੀਆਰ 3 | ਸਿੰਪਲੈਕਸ | ਪੀਸੀਆਰ ਤੋਂ ਬਿਨਾਂ ਸਮਾਂਤਰ |
2.1 Intel Agilex F-ਟਾਈਲ ਡਿਸਪਲੇਅਪੋਰਟ SST ਪੈਰਲਲ ਲੂਪਬੈਕ ਡਿਜ਼ਾਈਨ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ
SST ਪੈਰਲਲ ਲੂਪਬੈਕ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾamples ਸਥਿਰ ਦਰ 'ਤੇ ਪਿਕਸਲ ਕਲਾਕ ਰਿਕਵਰੀ (ਪੀਸੀਆਰ) ਤੋਂ ਬਿਨਾਂ ਡਿਸਪਲੇਪੋਰਟ ਸਿੰਕ ਤੋਂ ਡਿਸਪਲੇਪੋਰਟ ਸਰੋਤ ਤੱਕ ਸਿੰਗਲ ਵੀਡੀਓ ਸਟ੍ਰੀਮ ਦੇ ਪ੍ਰਸਾਰਣ ਦਾ ਪ੍ਰਦਰਸ਼ਨ ਕਰਦਾ ਹੈ।
ਚਿੱਤਰ 6. Intel Agilex F-ਟਾਈਲ ਡਿਸਪਲੇਅਪੋਰਟ SST ਪੈਰਲਲ ਲੂਪਬੈਕ ਬਿਨਾਂ PCR
- ਇਸ ਵੇਰੀਐਂਟ ਵਿੱਚ, ਡਿਸਪਲੇਪੋਰਟ ਸਰੋਤ ਦਾ ਪੈਰਾਮੀਟਰ, TX_SUPPORT_IM_ENABLE, ਚਾਲੂ ਹੈ ਅਤੇ ਵੀਡੀਓ ਚਿੱਤਰ ਇੰਟਰਫੇਸ ਵਰਤਿਆ ਗਿਆ ਹੈ।
- ਡਿਸਪਲੇਪੋਰਟ ਸਿੰਕ ਬਾਹਰੀ ਵੀਡੀਓ ਸਰੋਤ ਜਿਵੇਂ ਕਿ GPU ਤੋਂ ਵੀਡੀਓ ਅਤੇ ਜਾਂ ਆਡੀਓ ਸਟ੍ਰੀਮਿੰਗ ਪ੍ਰਾਪਤ ਕਰਦਾ ਹੈ ਅਤੇ ਇਸਨੂੰ ਸਮਾਨਾਂਤਰ ਵੀਡੀਓ ਇੰਟਰਫੇਸ ਵਿੱਚ ਡੀਕੋਡ ਕਰਦਾ ਹੈ।
- ਡਿਸਪਲੇਪੋਰਟ ਸਿੰਕ ਵੀਡੀਓ ਆਉਟਪੁੱਟ ਸਿੱਧੇ ਡਿਸਪਲੇਪੋਰਟ ਸਰੋਤ ਵੀਡੀਓ ਇੰਟਰਫੇਸ ਨੂੰ ਚਲਾਉਂਦਾ ਹੈ ਅਤੇ ਮਾਨੀਟਰ ਨੂੰ ਸੰਚਾਰਿਤ ਕਰਨ ਤੋਂ ਪਹਿਲਾਂ ਡਿਸਪਲੇਪੋਰਟ ਮੁੱਖ ਲਿੰਕ ਨੂੰ ਏਨਕੋਡ ਕਰਦਾ ਹੈ।
- IOPLL ਇੱਕ ਨਿਸ਼ਚਿਤ ਬਾਰੰਬਾਰਤਾ 'ਤੇ ਡਿਸਪਲੇਪੋਰਟ ਸਿੰਕ ਅਤੇ ਸਰੋਤ ਵੀਡੀਓ ਘੜੀਆਂ ਦੋਵਾਂ ਨੂੰ ਚਲਾਉਂਦਾ ਹੈ।
- ਜੇਕਰ ਡਿਸਪਲੇਪੋਰਟ ਸਿੰਕ ਅਤੇ ਸਰੋਤ ਦੇ MAX_LINK_RATE ਪੈਰਾਮੀਟਰ ਨੂੰ HBR3 ਅਤੇ PIXELS_PER_CLOCK ਨੂੰ Quad ਲਈ ਕੌਂਫਿਗਰ ਕੀਤਾ ਗਿਆ ਹੈ, ਤਾਂ ਵੀਡੀਓ ਘੜੀ 300Kp8 ਪਿਕਸਲ ਰੇਟ (30/1188 = 4 MHz) ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ 297 MHz 'ਤੇ ਚੱਲਦੀ ਹੈ।
2.2 ਕਲਾਕਿੰਗ ਸਕੀਮ
ਕਲਾਕਿੰਗ ਸਕੀਮ ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ ਐਫਪੀਜੀਏ ਆਈਪੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾ ਵਿੱਚ ਕਲਾਕ ਡੋਮੇਨਾਂ ਨੂੰ ਦਰਸਾਉਂਦੀ ਹੈample.
ਚਿੱਤਰ 7. Intel Agilex F-ਟਾਈਲ ਡਿਸਪਲੇਅਪੋਰਟ ਟ੍ਰਾਂਸਸੀਵਰ ਕਲਾਕਿੰਗ ਸਕੀਮ
ਸਾਰਣੀ 4. ਕਲਾਕਿੰਗ ਸਕੀਮ ਸਿਗਨਲ
ਚਿੱਤਰ ਵਿੱਚ ਘੜੀ | ਵਰਣਨ |
SysPLL refclk | F-ਟਾਈਲ ਸਿਸਟਮ PLL ਹਵਾਲਾ ਘੜੀ ਜੋ ਕਿ ਕੋਈ ਵੀ ਘੜੀ ਦੀ ਬਾਰੰਬਾਰਤਾ ਹੋ ਸਕਦੀ ਹੈ ਜੋ ਉਸ ਆਉਟਪੁੱਟ ਬਾਰੰਬਾਰਤਾ ਲਈ ਸਿਸਟਮ PLL ਦੁਆਰਾ ਵੰਡਣ ਯੋਗ ਹੈ। ਇਸ ਡਿਜ਼ਾਈਨ ਵਿਚ ਸਾਬਕਾample, system_pll_clk_link ਅਤੇ rx/tx refclk_link ਇੱਕੋ SysPLL refclk ਨੂੰ ਸਾਂਝਾ ਕਰ ਰਿਹਾ ਹੈ ਜੋ 150Mhz ਹੈ। ਇਹ ਇੱਕ ਮੁਫਤ ਚੱਲ ਰਹੀ ਘੜੀ ਹੋਣੀ ਚਾਹੀਦੀ ਹੈ ਜੋ ਸੰਬੰਧਿਤ ਆਉਟਪੁੱਟ ਪੋਰਟ ਨੂੰ ਡਿਸਪਲੇਪੋਰਟ ਫਾਈ ਟੌਪ ਨਾਲ ਕਨੈਕਟ ਕਰਨ ਤੋਂ ਪਹਿਲਾਂ, ਇੱਕ ਸਮਰਪਿਤ ਟ੍ਰਾਂਸਸੀਵਰ ਸੰਦਰਭ ਘੜੀ ਪਿੰਨ ਤੋਂ ਸੰਦਰਭ ਅਤੇ ਸਿਸਟਮ PLL ਘੜੀਆਂ ਆਈਪੀ ਦੇ ਇਨਪੁਟ ਕਲਾਕ ਪੋਰਟ ਨਾਲ ਜੁੜੀ ਹੋਵੇ। |
system_pll_clk_link | ਸਾਰੀਆਂ ਡਿਸਪਲੇਅਪੋਰਟ ਦਰਾਂ ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ ਘੱਟੋ ਘੱਟ ਸਿਸਟਮ PLL ਆਉਟਪੁੱਟ ਬਾਰੰਬਾਰਤਾ 320Mhz ਹੈ। ਇਹ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample 900 Mhz (ਉੱਚਤਮ) ਆਉਟਪੁੱਟ ਬਾਰੰਬਾਰਤਾ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ ਤਾਂ ਜੋ SysPLL refclk ਨੂੰ rx/tx refclk_link ਨਾਲ ਸਾਂਝਾ ਕੀਤਾ ਜਾ ਸਕੇ ਜੋ ਕਿ 150 Mhz ਹੈ। |
rx_cdr_refclk_link/tx_pll_refclk_link | Rx CDR ਅਤੇ Tx PLL ਲਿੰਕ refclk ਜੋ ਕਿ ਸਾਰੇ ਡਿਸਪਲੇਅਪੋਰਟ ਡੇਟਾ ਰੇਟ ਨੂੰ ਸਮਰਥਨ ਦੇਣ ਲਈ 150 Mhz ਤੱਕ ਫਿਕਸ ਕੀਤਾ ਗਿਆ ਹੈ। |
rx_ls_clkout/tx clkout ਹੈ | ਡਿਸਪਲੇਪੋਰਟ ਲਿੰਕ ਸਪੀਡ ਕਲਾਕ ਤੋਂ ਘੜੀ ਡਿਸਪਲੇਪੋਰਟ IP ਕੋਰ। ਸਮਾਨਾਂਤਰ ਡੇਟਾ ਚੌੜਾਈ ਦੁਆਰਾ ਡੇਟਾ ਦਰ ਨੂੰ ਵੰਡਣ ਦੇ ਬਰਾਬਰ ਬਾਰੰਬਾਰਤਾ। ExampLe: ਬਾਰੰਬਾਰਤਾ = ਡਾਟਾ ਦਰ/ਡਾਟਾ ਚੌੜਾਈ = 8.1G (HBR3) / 40bits = 202.5 ਮੈਗਾਹਰਟਜ਼ |
2.3 ਸਿਮੂਲੇਸ਼ਨ ਟੈਸਟਬੈਂਚ
ਸਿਮੂਲੇਸ਼ਨ ਟੈਸਟਬੈਂਚ ਡਿਸਪਲੇਅਪੋਰਟ TX ਸੀਰੀਅਲ ਲੂਪਬੈਕ ਨੂੰ RX ਲਈ ਸਿਮੂਲੇਟ ਕਰਦਾ ਹੈ।
ਚਿੱਤਰ 8. ਡਿਸਪਲੇਪੋਰਟ ਇੰਟੇਲ FPGA IP ਸਿੰਪਲੈਕਸ ਮੋਡ ਸਿਮੂਲੇਸ਼ਨ ਟੈਸਟਬੈਂਚ ਬਲਾਕ ਡਾਇਗ੍ਰਾਮ
ਟੇਬਲ 5. ਟੈਸਟਬੈਂਚ ਕੰਪੋਨੈਂਟਸ
ਕੰਪੋਨੈਂਟ | ਵਰਣਨ |
ਵੀਡੀਓ ਪੈਟਰਨ ਜਨਰੇਟਰ | ਇਹ ਜਨਰੇਟਰ ਕਲਰ ਬਾਰ ਪੈਟਰਨ ਤਿਆਰ ਕਰਦਾ ਹੈ ਜੋ ਤੁਸੀਂ ਕੌਂਫਿਗਰ ਕਰ ਸਕਦੇ ਹੋ। ਤੁਸੀਂ ਵੀਡੀਓ ਫਾਰਮੈਟ ਟਾਈਮਿੰਗ ਨੂੰ ਪੈਰਾਮੀਟਰਾਈਜ਼ ਕਰ ਸਕਦੇ ਹੋ। |
ਟੈਸਟਬੈਂਚ ਕੰਟਰੋਲ | ਇਹ ਬਲਾਕ ਸਿਮੂਲੇਸ਼ਨ ਦੇ ਟੈਸਟ ਕ੍ਰਮ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਦਾ ਹੈ ਅਤੇ TX ਕੋਰ ਲਈ ਲੋੜੀਂਦੇ ਉਤੇਜਕ ਸਿਗਨਲ ਤਿਆਰ ਕਰਦਾ ਹੈ। ਟੈਸਟਬੈਂਚ ਕੰਟਰੋਲ ਬਲਾਕ ਤੁਲਨਾ ਕਰਨ ਲਈ ਸਰੋਤ ਅਤੇ ਸਿੰਕ ਦੋਵਾਂ ਤੋਂ CRC ਮੁੱਲ ਨੂੰ ਵੀ ਪੜ੍ਹਦਾ ਹੈ। |
RX ਲਿੰਕ ਸਪੀਡ ਕਲਾਕ ਫ੍ਰੀਕੁਐਂਸੀ ਚੈਕਰ | ਇਹ ਚੈਕਰ ਤਸਦੀਕ ਕਰਦਾ ਹੈ ਕਿ ਕੀ RX ਟ੍ਰਾਂਸਸੀਵਰ ਬਰਾਮਦ ਕੀਤੀ ਘੜੀ ਦੀ ਬਾਰੰਬਾਰਤਾ ਲੋੜੀਦੀ ਡਾਟਾ ਦਰ ਨਾਲ ਮੇਲ ਖਾਂਦੀ ਹੈ। |
TX ਲਿੰਕ ਸਪੀਡ ਕਲਾਕ ਫ੍ਰੀਕੁਐਂਸੀ ਚੈਕਰ | ਇਹ ਚੈਕਰ ਪੁਸ਼ਟੀ ਕਰਦਾ ਹੈ ਕਿ ਕੀ TX ਟ੍ਰਾਂਸਸੀਵਰ ਬਰਾਮਦ ਕੀਤੀ ਘੜੀ ਦੀ ਬਾਰੰਬਾਰਤਾ ਲੋੜੀਦੀ ਡਾਟਾ ਦਰ ਨਾਲ ਮੇਲ ਖਾਂਦੀ ਹੈ। |
ਸਿਮੂਲੇਸ਼ਨ ਟੈਸਟਬੈਂਚ ਹੇਠ ਲਿਖੀਆਂ ਜਾਂਚਾਂ ਕਰਦਾ ਹੈ:
ਸਾਰਣੀ 6. ਟੈਸਟਬੈਂਚ ਪੁਸ਼ਟੀਕਰਨ
ਟੈਸਟ ਮਾਪਦੰਡ | ਪੁਸ਼ਟੀਕਰਨ |
• ਡੇਟਾ ਰੇਟ HBR3 'ਤੇ ਲਿੰਕ ਸਿਖਲਾਈ • ਇਹ ਦੇਖਣ ਲਈ DPCD ਰਜਿਸਟਰ ਪੜ੍ਹੋ ਕਿ ਕੀ DP ਸਥਿਤੀ TX ਅਤੇ RX ਲਿੰਕ ਸਪੀਡ ਬਾਰੰਬਾਰਤਾ ਨੂੰ ਸੈੱਟ ਕਰਦੀ ਹੈ ਅਤੇ ਮਾਪਦੀ ਹੈ। |
TX ਅਤੇ RX ਟ੍ਰਾਂਸਸੀਵਰ ਤੋਂ ਲਿੰਕ ਸਪੀਡ ਕਲਾਕ ਦੀ ਬਾਰੰਬਾਰਤਾ ਆਉਟਪੁੱਟ ਨੂੰ ਮਾਪਣ ਲਈ ਫ੍ਰੀਕੁਐਂਸੀ ਚੈਕਰ ਨੂੰ ਏਕੀਕ੍ਰਿਤ ਕਰਦਾ ਹੈ। |
• TX ਤੋਂ RX ਤੱਕ ਵੀਡੀਓ ਪੈਟਰਨ ਚਲਾਓ। • ਸਰੋਤ ਅਤੇ ਸਿੰਕ ਦੋਵਾਂ ਲਈ CRC ਦੀ ਪੁਸ਼ਟੀ ਕਰੋ ਕਿ ਕੀ ਉਹ ਮੇਲ ਖਾਂਦੇ ਹਨ |
• ਵੀਡੀਓ ਪੈਟਰਨ ਜਨਰੇਟਰ ਨੂੰ ਡਿਸਪਲੇਪੋਰਟ ਸਰੋਤ ਨਾਲ ਜੋੜਦਾ ਹੈ ਤਾਂ ਜੋ ਵੀਡੀਓ ਪੈਟਰਨ ਤਿਆਰ ਕੀਤਾ ਜਾ ਸਕੇ। • ਟੈਸਟਬੈਂਚ ਕੰਟਰੋਲ ਅਗਲਾ DPTX ਅਤੇ DPRX ਰਜਿਸਟਰਾਂ ਤੋਂ ਸਰੋਤ ਅਤੇ ਸਿੰਕ CRC ਦੋਵਾਂ ਨੂੰ ਪੜ੍ਹਦਾ ਹੈ ਅਤੇ ਇਹ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ ਤੁਲਨਾ ਕਰਦਾ ਹੈ ਕਿ ਦੋਵੇਂ CRC ਮੁੱਲ ਇੱਕੋ ਜਿਹੇ ਹਨ। ਨੋਟ: ਇਹ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ ਕਿ CRC ਦੀ ਗਣਨਾ ਕੀਤੀ ਗਈ ਹੈ, ਤੁਹਾਨੂੰ Support CTS ਟੈਸਟ ਆਟੋਮੇਸ਼ਨ ਪੈਰਾਮੀਟਰ ਨੂੰ ਸਮਰੱਥ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ। |
ਡਿਸਪਲੇਅਪੋਰਟ ਇੰਟੇਲ ਲਈ ਦਸਤਾਵੇਜ਼ ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ
Agilex F-ਟਾਈਲ FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾampਲੇ ਯੂਜ਼ਰ ਗਾਈਡ
ਦਸਤਾਵੇਜ਼ ਸੰਸਕਰਣ | Intel Quartus Prime ਸੰਸਕਰਣ | IP ਸੰਸਕਰਣ | ਤਬਦੀਲੀਆਂ |
2021.12.13 | 21.4 | 21.0.0 | ਸ਼ੁਰੂਆਤੀ ਰੀਲੀਜ਼। |
ਇੰਟੇਲ ਕਾਰਪੋਰੇਸ਼ਨ. ਸਾਰੇ ਹੱਕ ਰਾਖਵੇਂ ਹਨ. Intel, Intel ਲੋਗੋ, ਅਤੇ ਹੋਰ Intel ਚਿੰਨ੍ਹ Intel ਕਾਰਪੋਰੇਸ਼ਨ ਜਾਂ ਇਸਦੀਆਂ ਸਹਾਇਕ ਕੰਪਨੀਆਂ ਦੇ ਟ੍ਰੇਡਮਾਰਕ ਹਨ। Intel ਆਪਣੇ FPGA ਅਤੇ ਸੈਮੀਕੰਡਕਟਰ ਉਤਪਾਦਾਂ ਦੀ ਕਾਰਗੁਜ਼ਾਰੀ ਦੀ ਵਾਰੰਟੀ Intel ਦੀ ਸਟੈਂਡਰਡ ਵਾਰੰਟੀ ਦੇ ਅਨੁਸਾਰ ਮੌਜੂਦਾ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੇ ਅਨੁਸਾਰ ਕਰਦਾ ਹੈ, ਪਰ ਬਿਨਾਂ ਨੋਟਿਸ ਦੇ ਕਿਸੇ ਵੀ ਸਮੇਂ ਕਿਸੇ ਵੀ ਉਤਪਾਦ ਅਤੇ ਸੇਵਾਵਾਂ ਵਿੱਚ ਤਬਦੀਲੀਆਂ ਕਰਨ ਦਾ ਅਧਿਕਾਰ ਰਾਖਵਾਂ ਰੱਖਦਾ ਹੈ। ਇੰਟੇਲ ਇੱਥੇ ਵਰਣਿਤ ਕਿਸੇ ਵੀ ਜਾਣਕਾਰੀ, ਉਤਪਾਦ, ਜਾਂ ਸੇਵਾ ਦੀ ਐਪਲੀਕੇਸ਼ਨ ਜਾਂ ਵਰਤੋਂ ਤੋਂ ਪੈਦਾ ਹੋਣ ਵਾਲੀ ਕੋਈ ਜ਼ਿੰਮੇਵਾਰੀ ਜਾਂ ਜ਼ਿੰਮੇਵਾਰੀ ਨਹੀਂ ਲੈਂਦਾ, ਸਿਵਾਏ ਇੰਟੇਲ ਦੁਆਰਾ ਲਿਖਤੀ ਤੌਰ 'ਤੇ ਸਪੱਸ਼ਟ ਤੌਰ 'ਤੇ ਸਹਿਮਤ ਹੋਏ। Intel ਗਾਹਕਾਂ ਨੂੰ ਸਲਾਹ ਦਿੱਤੀ ਜਾਂਦੀ ਹੈ ਕਿ ਉਹ ਕਿਸੇ ਵੀ ਪ੍ਰਕਾਸ਼ਿਤ ਜਾਣਕਾਰੀ 'ਤੇ ਭਰੋਸਾ ਕਰਨ ਤੋਂ ਪਹਿਲਾਂ ਅਤੇ ਉਤਪਾਦਾਂ ਜਾਂ ਸੇਵਾਵਾਂ ਲਈ ਆਰਡਰ ਦੇਣ ਤੋਂ ਪਹਿਲਾਂ ਡਿਵਾਈਸ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦਾ ਨਵੀਨਤਮ ਸੰਸਕਰਣ ਪ੍ਰਾਪਤ ਕਰਨ।
*ਹੋਰ ਨਾਵਾਂ ਅਤੇ ਬ੍ਰਾਂਡਾਂ 'ਤੇ ਦੂਜਿਆਂ ਦੀ ਸੰਪਤੀ ਵਜੋਂ ਦਾਅਵਾ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ISO 9001: 2015 ਰਜਿਸਟਰਡ
ਆਨਲਾਈਨ ਵਰਜਨ
ਫੀਡਬੈਕ ਭੇਜੋ
UG-20347
ID: 709308
ਸੰਸਕਰਣ: 2021.12.13
ਦਸਤਾਵੇਜ਼ / ਸਰੋਤ
![]() |
ਇੰਟੈਲ ਡਿਸਪਲੇਅਪੋਰਟ ਐਜੀਲੈਕਸ ਐੱਫ-ਟਾਈਲ ਐੱਫਪੀਜੀਏ ਆਈਪੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample [pdf] ਯੂਜ਼ਰ ਗਾਈਡ ਡਿਸਪਲੇਪੋਰਟ ਐਜਿਲੈਕਸ ਐੱਫ-ਟਾਈਲ ਐੱਫਪੀਜੀਏ ਆਈਪੀ ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample, DisplayPort Agilex, F-Tile FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample, F-ਟਾਈਲ FPGA IP ਡਿਜ਼ਾਈਨ, FPGA IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample, IP ਡਿਜ਼ਾਈਨ ਸਾਬਕਾample, IP ਡਿਜ਼ਾਈਨ, UG-20347, 709308 |