لوگو

MICROCHIP RTG4 ضميمه RTG4 FPGAs بورڊ ڊيزائن ۽ لي آئوٽ ھدايتون

MICROCHIP RTG4-اضافو RTG4-FPGAs-بورڊ ڊيزائن-۽-لي آئوٽ-هدايتون-FIG- (2)

تعارف

هي اضافو AC439 ۾: بورڊ ڊيزائن ۽ لي آئوٽ گائيڊ لائينز فار RTG4 FPGA ايپليڪيشن نوٽ، اضافي معلومات مهيا ڪري ٿي، انهي ڳالهه تي زور ڏيڻ لاءِ ته DDR3 ڊگھائي مماثلت واري گائيڊ لائنس جيڪا نظر ثاني 9 ۾ شايع ٿيل آهي يا بعد ۾ RTG4™ ڊولپمينٽ ڪٽ لاءِ استعمال ٿيل بورڊ جي ترتيب تي اوليت رکي ٿي. شروعات ۾، RTG4 ڊولپمينٽ کٽ صرف انجنيئرنگ سلکان (ES) سان دستياب هئي. شروعاتي رليز کان پوء، کٽ بعد ۾ معياري (STD) اسپيڊ گريڊ ۽ -1 اسپيڊ گريڊ RTG4 پيداوار ڊوائيسز سان آباد ڪيو ويو. حصو نمبر، RTG4-DEV-KIT ۽ RTG4-DEV-KIT-1 ترتيب سان STD اسپيڊ گريڊ ۽ -1 اسپيڊ گريڊ ڊوائيسز سان گڏ ايندا آھن.
ان کان علاوه، هي اضافو شامل آهي ڊوائيس I/O رويي تي تفصيلات مختلف پاور اپ ۽ پاور-ڊائون ترتيبن لاءِ، گڏوگڏ، عام آپريشن دوران DEVRST_N دعويٰ.

RTG4-DEV-KIT DDR3 بورڊ جي ترتيب جو تجزيو

  • RTG4 ڊولپمينٽ کٽ 32-bit ڊيٽا ۽ 4-bit ECC DDR3 انٽرفيس کي لاڳو ڪري ٿو هر هڪ لاءِ ٻن تعمير ٿيل RTG4 FDDR ڪنٽرولرز ۽ PHY بلاڪ (FDDR اوڀر ۽ اولهه). انٽرفيس جسماني طور تي پنج ڊيٽا بائيٽ لين جي طور تي منظم ڪيو ويو آهي.
  • ڪِٽ فلائي بائي روٽنگ اسڪيم جي پيروي ڪري ٿي جيئن AC3 جي DDR439 لي آئوٽ گائيڊ لائنز سيڪشن ۾ بيان ڪيل آهي: RTG4 FPGA ايپليڪيشن نوٽ لاءِ بورڊ ڊيزائن ۽ لي آئوٽ گائيڊ لائنون. تنهن هوندي، جيئن ته هي ڊولپمينٽ کٽ ايپليڪيشن نوٽ شايع ڪرڻ کان اڳ ٺهيل هئي، اهو ايپليڪيشن نوٽ ۾ بيان ڪيل تازه ڪاري ڊگھي ملندڙ هدايتن جي مطابق ناهي. DDR3 وضاحتن ۾، ڊيٽا اسٽروب (DQS) ۽ DDR750 گھڙي (CK) جي وچ ۾ اسڪيو تي +/- 3 ps جي حد آهي هر DDR3 ميموري ڊيوائس تي لکڻ جي ٽرانزيڪشن (DSS) دوران.
  • جڏهن AC439 نظر ثاني 9 يا ايپليڪيشن نوٽ جي بعد جي ورزن ۾ ڊگھي ملندڙ ھدايتن تي عمل ڪيو ويندو، ته RTG4 بورڊ لي آئوٽ سڄي عمل ۾ -1 ۽ STD اسپيڊ گريڊ ڊوائيسز لاءِ tDQSS جي حد کي پورو ڪندو، جلدtage، ۽ درجه حرارت (PVT) آپريٽنگ رينج RTG4 پيداوار ڊوائيسز جي حمايت ڪئي وئي آهي. اهو RTG4 پنن تي DQS ۽ CK جي وچ ۾ بدترين-ڪيس آئوٽ اسڪيو ۾ فيڪٽرنگ ذريعي مڪمل ڪيو ويو آهي. خاص طور تي، جڏهن استعمال ڪندي
    بلٽ-RTG4 FDDR ڪنٽرولر پلس PHY، DQS CK کي 370 ps وڌ کان وڌ -1 اسپيڊ گريڊ ڊيوائس لاءِ ۽ DQS ليڊز CK کي 447 ps وڌ کان وڌ STD اسپيڊ گريڊ ڊيوائس لاءِ، بدترين حالتن ۾.
  • جدول 1-1 ۾ ڏيکاريل تجزيي جي بنياد تي، RTG4-DEV-KIT-1 هر ميموري ڊيوائس تي tDQSS جي حدن کي پورو ڪري ٿو، RTG4 FDDR لاءِ بدترين حالتن ۾ آپريٽنگ حالتن ۾. بهرحال، جيئن جدول 1-2 ۾ ڏيکاريو ويو آهي، RTG4-DEV-KIT ترتيب، STD اسپيڊ گريڊ RTG4 ڊوائيسز سان آباد آهي، fly-by topology ۾ چوٿين ۽ پنجين ميموري ڊوائيسز لاءِ tDQSS سان پورو نٿو ٿئي، بدترين حالتن ۾ آپريٽنگ حالتن ۾ RTG4 FDDR لاءِ. عام طور تي، RTG4-DEV-KIT عام حالتن ۾ استعمال ٿيندو آهي، جهڙوڪ ليبارٽري ماحول ۾ ڪمري جي حرارت. تنهن ڪري، هي بدترين ڪيس جو تجزيو RTG4-DEV-KIT تي لاڳو نه آهي عام حالتن ۾ استعمال ٿيل. تجزيا هڪ اڳوڻي طور ڪم ڪري ٿوampڇو ته اهو ضروري آهي ته AC3 ۾ درج ڪيل DDR439 ڊگھائي ملندڙ ھدايتن تي عمل ڪيو وڃي، ته جيئن يوزر بورڊ ڊيزائن فلائيٽ ايپليڪيشن لاءِ tDQSS سان ملن.
  • هن اڳوڻي تي وڌيڪ وضاحت ڪرڻ لاءample، ۽ ڏيکاريو ته ڪيئن دستي طور تي RTG4 بورڊ جي ترتيب لاءِ معاوضو ادا ڪيو وڃي جيڪو AC439 DDR3 ڊگھائي ملندڙ ھدايتن کي پورو نٿو ڪري سگھي، STD اسپيڊ گريڊ ڊوائيسز سان RTG4-DEV-KIT اڃا تائين هر ميموري ڊيوائس تي tDQSS ملن ٿا، بدترين حالتن ۾، ڇاڪاڻ ته بلٽ ان RTG4 FDDR ڪنٽرولر پلس PHY وٽ ڊيٽا بائيٽ لين تي DQS سگنل کي مستحڪم طور تي دير ڪرڻ جي صلاحيت آهي. هي جامد شفٽ استعمال ڪري سگهجي ٿو DQS ۽ CK جي وچ ۾ اسڪيو کي گھٽائڻ لاءِ هڪ ميموري ڊيوائس تي جنهن ۾ tDQSS > 750 ps آهي. ڏسو DRAM ٽريننگ سيڪشن، UG0573 ۾: RTG4 FPGA تيز رفتار DDR انٽرفيس استعمال ڪندڙ جي گائيڊ وڌيڪ معلومات لاءِ جامد دير ڪنٽرول استعمال ڪرڻ بابت (رجسٽر REG_PHY_WR_DQS_SLAVE_RATIO ۾) DQS لاءِ لکڻ جي ٽرانزيڪشن دوران. هي دير جي قيمت Libero® SoC ۾ استعمال ٿي سگهي ٿي جڏهن خودڪار ٺاهيل CoreABC FDDR شروعاتي ڪوڊ کي تبديل ڪندي خودڪار شروعات سان هڪ FDDR ڪنٽرولر کي فوري طور تي. اهڙو ساڳيو عمل صارف بورڊ جي ترتيب تي لاڳو ٿي سگهي ٿو جيڪو هر ميموري ڊيوائس تي tDQSS سان نٿو ملي.

ٽيبل 1-1. RTG4-DEV-KIT-1 جو جائزو

تجزيو ڪيل رستو گھڙي جي ڊگھائي (ملي) گھڙي پروپيگيشن دير (ps) ڊيٽا جي ڊيگهه (ملي) ڊيٽا پروپيگيشن اين

دير (ps)

CLKDQS جي وچ ۾ فرق

رستي جي ڪري (ميلي)

tDQSS هر ميموري تي، بورڊ اسڪيو کان پوءِ + FPGA DQSCLK

اسڪيو (ps)

FPGA-1st ياداشت 2578 412.48 2196 351.36 61.12 431.12
FPGA-2nd ياداشت 3107 497.12 1936 309.76 187.36 557.36
FPGA-3rd ياداشت 3634 581.44 2231 356.96 224.48 594.48
FPGA-4th ياداشت 4163 666.08 2084 333.44 332.64 702.64
FPGA-5th ياداشت 4749 759.84 2848 455.68 304.16 674.16

نوٽ: بدترين حالتن ۾، -4 ڊوائيسز لاء RTG3 FDDR DDR1 DQS-CLK اسڪيو 370 ps وڌ ۾ وڌ ۽ 242 ps گھٽ ۾ گھٽ آھي.

ٽيبل 1-2. STD حصن ۽ FDDR4 انٽرفيس لاءِ RTG1-DEV-KIT tDQSS حساب ڪتاب جو جائزو

تجزيو ڪيل رستو گھڙي جي ڊگھائي (ملي) گھڙي پروپيگيشن دير

(ps)

ڊيٽا جي ڊيگهه (ملي) ڊيٽا پروپيگيشن ۽ دير (ps) CLKDQS جي وچ ۾ فرق

رستي جي ڪري (ميلي)

tDQSS هر ميموري تي، بورڊ اسڪيو کان پوءِ + FPGA DQSCLK

اسڪيو (ps)

FPGA-1st ياداشت 2578 412.48 2196 351.36 61.12 508.12
FPGA-2nd ياداشت 3107 497.12 1936 309.76 187.36 634.36
FPGA-3rd ياداشت 3634 581.44 2231 356.96 224.48 671.48
FPGA-4th ياداشت 4163 666.08 2084 333.44 332.64 779.64
FPGA-5th ياداشت 4749 759.84 2848 455.68 304.16 751.16

نوٽ:  بدترين حالتن ۾، STD ڊوائيسز لاء RTG4 FDDR DDR3 DQS-CLK اسڪيو 447 ps وڌ ۾ وڌ ۽ 302 ps گھٽ ۾ گھٽ آھي.
نوٽ: بورڊ پروپيگيشن دير جو تخمينو 160 پي ايس / انچ هن تجزيي ۾ استعمال ڪيو ويو آهي اڳample حوالي لاء. صارف بورڊ لاءِ اصل بورڊ جي پروپيگيشن دير جو دارومدار ان مخصوص بورڊ تي آهي جيڪو تجزيو ڪيو پيو وڃي.

پاور تسلسل

هي اضافو AC439 ۾: بورڊ ڊيزائن ۽ لي آئوٽ ھدايتون RTG4 FPGA ايپليڪيشن نوٽ لاءِ، اضافي معلومات مهيا ڪري ٿي، بورڊ جي ڊيزائن جي ھدايتن تي عمل ڪرڻ لاءِ تنقيد تي زور ڏيڻ لاءِ. پاور-اپ ۽ پاور-ڊائون جي حوالي سان هدايتن تي عمل ڪرڻ کي يقيني بڻايو وڃي.

پاور اپ
ھيٺ ڏنل جدول تجويز ڪيل پاور اپ استعمال ڪيسن ۽ انھن سان لاڳاپيل پاور اپ ھدايتن جي لسٽ ڪري ٿو.

ٽيبل 2-1. پاور اپ ھدايتون

ڪيس استعمال ڪريو تسلسل جي گهرج رويي نوٽس
DEVRST_N

پاور اپ دوران زور ڀريو ويو، جيستائين سڀئي RTG4 پاور سپلائي سفارش ٿيل آپريٽنگ حالتن تائين پهچي ويا

ڪابه مخصوص آرamp- اپ آرڊر گهربل. سپلائي آرamp-اٿڻ گهرجي monotonically. هڪ دفعو VDD ۽ VPP چالو ڪرڻ جي حد تائين پهچي ٿو (VDD ~= 0.55V، VPP ~= 2.2V) ۽

DEVRST_N جاري ڪيو ويو آهي، POR ڊيلي ڪائونٽر لاءِ هلندو

~ 40ms عام (50ms وڌ ۾ وڌ)، پوءِ ڊوائيس پاور اپ تائين فنڪشنل تائين پکڙيل آهي شڪل 11 ۽

12 (DEVRST_N PUFT) جو

سسٽم ڪنٽرولر يوزر گائيڊ (UG0576). ٻين لفظن ۾ اهو سلسلو 40 ms + 1.72036 ms (عام) پوائنٽ کان وٺي ٿو DEVRST_N جاري ڪيو ويو آهي. نوٽ ڪريو ته DEVRST_N جي ايندڙ استعمال جو انتظار نٿو ڪري

POR کاؤنٽر پاور اپ کي فنڪشنل ڪمن کي انجام ڏيڻ لاء ۽ اهڙيء طرح اهو سلسلو صرف 1.72036 ms (عام) وٺندو آهي.

ڊيزائن جي ذريعي، پاور اپ دوران ٻاھرين کي غير فعال ڪيو ويندو (يعني فلوٽ). هڪ ڀيرو POR انسداد

مڪمل ڪيو ويو آهي، DEVRST_N جاري ڪيو ويو آهي ۽ سڀ VDDI I/O سامان پهچي ويا آهن

~ 0.6V حد، پوءِ I/Os کي ڪمزور پل اپ چالو ڪيو ويندو، جيستائين آئوٽ پُٽ يوزر ڪنٽرول ڏانھن منتقل نه ٿئي، في فگرس 11 ۽ 12 UG0576. نازڪ آئوٽ پُٽ جن کي پاور اپ دوران گهٽ رهڻ گهرجي، هڪ خارجي 1K-ohm پل-ڊائون ريزسٽر جي ضرورت آهي.

DEVRST_N

وي پي پي ۽ سڀ سامان آرamp لڳ ڀڳ ساڳئي وقت مٿي

VDDPLL نه هجڻ گهرجي

آخري پاور سپلاءِ آرamp مٿي، ۽ گهٽ ۾ گهٽ سفارش ٿيل آپريٽنگ حجم تائين پهچڻ گهرجيtage آخري سپلائي کان اڳ (VDD

يا VDDI) شروع ٿئي ٿو rampPLL لاڪ آئوٽ کي روڪڻ لاءِ ing اپ ڪريو

خرابيون CCC/PLL READY_VDDPLL استعمال ڪرڻ جي وضاحت لاءِ RTG4 ڪليڪنگ ريسورس يوزر گائيڊ (UG0586) ڏسو

VDDPLL پاور سپلائي لاءِ ترتيب جي ضرورتن کي ختم ڪرڻ لاءِ ان پٽ. يا ته SERDES_x_Lyz_VDDAIO کي VDD جي ساڳي سپلائي سان ڳنڍيو، يا پڪ ڪريو ته اهي هڪ ئي وقت پاور اپ ڪن.

هڪ دفعو VDD ۽ VPP چالو ڪرڻ جي حد تائين پهچي ويندا آهن (VDD ~= 0.55V، VPP ~= 2.2V)

50 ms POR دير ڪائونٽر هلائيندو. ڊوائيس پاور اپ کي فنڪشنل ٽائمنگ تي عمل ڪري ٿو

سسٽم ڪنٽرولر يوزر گائيڊ (UG9) جا انگ اکر 10 ۽ 0576 (VDD PUFT). ٻين لفظن ۾، ڪل وقت 57.95636 ms آهي.

ڊيزائن جي ذريعي، پاور اپ دوران ٻاھرين کي غير فعال ڪيو ويندو (يعني فلوٽ). هڪ ڀيرو POR انسداد

مڪمل ڪيو ويو آهي، DEVRST_N جاري ڪيو ويو آهي ۽ سڀئي VDDI IO سامان پهچي ويا آهن

~ 0.6V حد، پوءِ I/Os کي ڪمزور پل اپ چالو ڪيو ويندو، جيستائين آئوٽ پُٽ يوزر ڪنٽرول ڏانھن منتقل نه ٿئي، في فگرس 9 ۽ 10 UG0576. نازڪ آئوٽ پُٽ جن کي پاور اپ دوران گهٽ رهڻ گهرجي، هڪ خارجي 1K-ohm پل-ڊائون ريزسٽر جي ضرورت آهي.

ڪيس استعمال ڪريو تسلسل جي گهرج رويي نوٽس
VDD/ SERDES_VD DAIO -> VPP/VDDPLL

->

منظرنامو ڪالم ۾ درج ڪيل سلسلو.

DEVRST_N کنيو ويو آهي VPP ڏانهن.

هڪ دفعو VDD ۽ VPP چالو ڪرڻ جي حد تائين پهچي ويندا آهن (VDD ~= 0.55V، VPP ~= 2.2V) 50ms

POR دير جي انسداد هلائي ويندي. ڊوائيس پاور اپ کي فنڪشنل ٽائمنگ تي عمل ڪري ٿو انگن اکرن تي

9 ۽ 10 (VDD PUFT) جو

سسٽم ڪنٽرولر يوزر گائيڊ (UG0576). ڊوائيس پاور اپ جي ترتيب جي مڪمل ٿيڻ ۽ فنڪشنل ٽائمنگ تائين پاور اپ آخري VDDI سپلائي تي ٻڌل آهي جيڪا هلندڙ آهي.

ڊيزائن جي ذريعي، پاور اپ دوران ٻاھرين کي غير فعال ڪيو ويندو (يعني فلوٽ). هڪ ڀيرو POR انسداد

مڪمل ڪيو ويو آهي، DEVRST_N جاري ڪيو ويو آهي ۽ سڀ VDDI I/O سامان پهچي ويا آهن

~ 0.6V حد تائين، پوءِ IOs کي ڪمزور پل اپ چالو ڪيو ويندو، جيستائين آئوٽ پُٽ يوزر ڪنٽرول ڏانھن منتقل نه ٿئي، في انگ 9 ۽ 10 جي UG0576.

پاور اپ دوران ڪو به ڪمزور پل اپ چالو نه ٿيو جيستائين سڀئي VDDI سامان ~ 0.6V تائين پهچي وڃن. اهم فائدو

هن تسلسل جو اهو آهي ته آخري VDDI سپلائي جيڪا پهچندي آهي

ھن چالو ڪرڻ واري حد کي ڪمزور پل اپ چالو نه ڪيو ويندو ۽ ان جي بدران سڌو سنئون غير فعال موڊ کان صارف جي بيان ڪيل موڊ ڏانھن منتقل ٿيندو. هي مدد ڪري سگھي ٿو گھٽ ۾ گھٽ 1K پل-ڊائون ريزسٽرز جي خارجي ريزسٽرن لاءِ گهربل ڊيزائن لاءِ جن وٽ اڪثريت I/O بئنڪون آھن جن وٽ آخري VDDI جي اڀرڻ لاءِ طاقت آھي. ٻين سڀني I/O بئنڪن لاءِ جيڪي ڪنهن به VDDI سپلائي سان هلندڙ آهن، آخري VDDI سپلائي کان سواءِ اڀرڻ لاءِ، نازڪ آئوٽ پُٽ جيڪي پاور اپ دوران گهٽ رهڻ گهرجن انهن لاءِ ٻاهرين 1K-ohm پل-ڊائون ريزسٽر جي ضرورت آهي.

انتظار ڪريو گھٽ ۾ گھٽ 51ms ->  
VDDI (سڀ IO

بئنڪ)

 
OR  
VDD/ SERDES_VD DAIO ->  
VPP/VDDPLL/ 3.3V_VDDI ->  
انتظار ڪريو گھٽ ۾ گھٽ 51ms ->  
VDDI

(غير-3.3V_VD DI)

 

 DEVRST_N دعويٰ ۽ پاور-ڊائون دوران ويچار

جيڪڏهن AC439: RTG4 FPGA ايپليڪيشن نوٽ گائيڊ لائينز لاءِ بورڊ ڊيزائن ۽ لي آئوٽ گائيڊ لائينز تي عمل نه ڪيو ويو ته مهرباني ڪري ٻيهرview هيٺ ڏنل تفصيل:

  1. ٽيبل 2-2 ۾ ڏنل پاور-ڊائون ترتيبن لاءِ، استعمال ڪندڙ شايد I/O گليچز کي ڏسي سگھي ٿو يا داخل ٿيڻ ۽ عارضي موجوده واقعن کي.
  2. جيئن ته ڪسٽمر ايڊوائزري نوٽيفڪيشن (CAN) 19002.5 ۾ بيان ڪيو ويو آهي، پاور-ڊائون ترتيب مان انحراف جيڪو RTG4 ڊيٽ شيٽ ۾ تجويز ڪيل آهي 1.2V VDD سپلائي تي هڪ عارضي ڪرنٽ کي ٽاري سگھي ٿو. جيڪڏهن 3.3V VPP سپلائي آر آهيamp1.2V VDD جي فراهمي کان اڳ، VDD تي هڪ عارضي موجوده وي پي پي جي طور تي ڏٺو ويندو ۽ DEVRST_N (VPP پاران طاقتور) تقريبن 1.0V تائين پهچي ٿو. هي عارضي موجوده نه ٿي ٿئي جيڪڏهن VPP آخري طاقت هيٺ آهي، ڊيٽا شيٽ جي سفارش جي مطابق.
    1. عارضي ڪرنٽ جي شدت ۽ مدت جو دارومدار FPGA ۾ پروگرام ڪيل ڊيزائن تي، مخصوص بورڊ ڊيڪوپلنگ ڪيپيسيٽنس، ۽ 1.2V وول جي عارضي جواب تي منحصر آهي.tagاي ريگيوليٽر. نادر ڪيسن ۾، 25A تائين هڪ عارضي موجوده (يا 30 واٽ هڪ نامياري 1.2V وي ڊي ڊي جي فراهمي تي) ڏٺو ويو آهي. هن VDD جي ورهايل نوعيت جي ڪري پوري FPGA ڪپڙي ۾ ٽرانسينٽ ڪرنٽ (ڪنهن مخصوص علائقي ۾ مقامي نه آهي)، ۽ ان جي مختصر مدت، جيڪڏهن پاور-ڊائون ٽرانزينٽ 25A يا ان کان گهٽ آهي ته ڪو به ڀروسي جو خدشو ناهي.
    2. بهترين ڊيزائن جي مشق جي طور تي، عارضي موجوده کان بچڻ لاء ڊيٽا شيٽ جي سفارش تي عمل ڪريو.
  3. I/O گليچز 1.7 ms لاءِ لڳ ڀڳ 1.2V ٿي سگھي ٿو.
    1. گھٽ يا ٽرسٽٽ ڊرائيونگ آئوٽ پُٽ تي هاءِ گِلِچ ٿي سگھي ٿي.
    2. آئوٽ پُٽ ڊرائيونگ تي گھٽ گِليچ ھاءِ ڏسي سگھجي ٿي (گهٽ گُلچ کي 1 KΩ پل-ڊائون شامل ڪرڻ سان گھٽائي نٿو سگھجي).
  4. VDDIx کي هيٺ ڪرڻ پهريون ڀيرو مونوٽونڪ منتقلي جي اجازت ڏئي ٿو هاء کان گهٽ، پر آئوٽ مختصر طور تي گهٽ هلائي ٿو جيڪو صارف جي بورڊ تي اثر انداز ڪندو جيڪو ٻاهرئين طور تي ٻاھر ڪڍڻ جي ڪوشش ڪندو آھي ٻاھرين ٻاھر ڪڍڻ جي جڏھن RTG4 VDDIx طاقت ھيٺ آھي. RTG4 جي ضرورت آهي ته I/O پيڊ ٻاهران نه ھلايا وڃن VDDIx بئنڪ سپلائي حجم کان مٿيtagان ڪري جيڪڏهن هڪ خارجي رزسٽر کي ٻي پاور ريل ۾ شامل ڪيو وڃي ته ان کي هڪ ئي وقت VDDIx سپلائي سان گڏ بجلي بند ڪرڻ گهرجي.
    ٽيبل 2-2. I/O گليچ منظرنامو جڏهن AC439 ۾ تجويز ڪيل پاور-ڊائون تسلسل تي عمل نه ڪيو وڃي
    ڊفالٽ آئوٽ پٽ اسٽيٽ VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N پاور هيٺيون رويي
    I/O خرابي موجوده اندر- رش
    I/O ڊرائيونگ گھٽ يا ٽرسٽ ٿيل Ramp ڪنهن به ترتيب ۾ VPP کان پوء هيٺ Ramp پهرين هيٺ VPP سان ڳنڍيل آهي ها 1 ها
    Ramp DEVRST_N دعويٰ کان پوءِ ڪنهن به ترتيب ۾ هيٺ ڪنهن به سامان جي فراهمي کان اڳ زور ڀريوamp هيٺ ها 1 نه
    I/O ڊرائيونگ هاء Ramp ڪنهن به ترتيب ۾ VPP کان پوء هيٺ Ramp پهرين هيٺ VPP سان ڳنڍيل آهي ها ها
    Ramp VPP کان اڳ ڪنهن به ترتيب ۾ هيٺ Ramp آخري هيٺ VPP سان ڳنڍيل آهي نمبر 2 نه
    Ramp DEVRST_N دعويٰ کان پوءِ ڪنهن به ترتيب ۾ هيٺ ڪنهن به سامان جي فراهمي کان اڳ زور ڀريوamp هيٺ ها نه
    1. هڪ خارجي 1 KΩ پل-ڊائون ريزسٽر سفارش ڪئي وئي آهي ته جيئن نازڪ I/Os تي اعليٰ خرابي کي گھٽايو وڃي، جنهن کي پاور-ڊائون دوران گهٽ رهڻ گهرجي.
    2. هڪ گهٽ خرابي صرف هڪ I/O لاءِ مشاهدو ڪيو ويندو آهي جيڪو ٻاهران هڪ پاور سپلائي ڏانهن ڇڪيو ويندو آهي جيڪو وي پي پي آر جي طور تي هلندڙ رهي ٿو.ampهيٺ. بهرحال، هي ڊوائيس جي تجويز ڪيل آپريٽنگ حالتن جي خلاف ورزي آهي ڇو ته PAD لاڳاپيل VDDIx r کان پوء اعلي نه هجڻ گهرجي.ampهيٺ.
  5. جيڪڏهن DEVRST_N تي زور ڀريو ويو آهي، صارف شايد ڪنهن به آئوٽ I/O تي گهٽ خرابي ڏسي سگھي ٿو جيڪو ڊرائيو ڪري رهيو آهي ۽ ٻاهرئين طور تي ڇڪيو ويو آهي VDDI ڏانهن هڪ مزاحمت ذريعي. مثال طورample، هڪ 1KΩ پل اپ رزسٽر سان، گهٽ ۾ گهٽ وول تائين پهچندي گهٽ خرابيtag0.4V جو e 200 ns جي مدت سان ٿي سگھي ٿو آئوٽ پٽ علاج ٿيڻ کان اڳ.

نوٽ: DEVRST_N کي VPP جلد کان مٿي نه ڇڪيو وڃيtage. مٿين کان بچڻ لاءِ AC439 ۾ بيان ڪيل پاور-اپ ۽ پاور-ڊائون ترتيبن تي عمل ڪرڻ جي انتهائي صلاح ڏني وئي آهي: RTG4 FPGA ايپليڪيشن نوٽ لاءِ بورڊ ڊيزائن ۽ لي آئوٽ گائيڊ لائنون.

نظرثاني جي تاريخ

نظرثاني جي تاريخ بيان ڪري ٿي تبديلين کي جيڪي دستاويز ۾ لاڳو ڪيا ويا. تبديلين کي نظر ثاني سان درج ڪيو ويو آهي، موجوده اشاعت سان شروع ٿيندي.

جدول 3-1. نظرثاني جي تاريخ

نظرثاني تاريخ وصف
A 04/2022 • DEVRST_N دعويٰ دوران، سڀ RTG4 I/Os ٽرسٽ ڪيا ويندا. آئوٽ پُٽ جيڪي FPGA ڪپڙي جي مٿان ھلندا آھن ۽ بورڊ تي خارجي طور تي مٿاھين کڄي ويندا آھن شايد ٽرسٽي حالت ۾ داخل ٿيڻ کان اڳ گھٽ خرابي جو تجربو ڪري سگھن ٿا. اهڙي آئوٽ پُٽ منظر سان گڏ هڪ بورڊ ڊيزائن جو تجزيو ڪيو وڃي ته جيئن FPGA آئوٽ پُٽ جي وچ ۾ ڪنيڪشن جي اثرن کي سمجهڻ لاءِ جيڪا خراب ٿي سگهي ٿي جڏهن DEVRST_N تي زور ڀريو وڃي. وڌيڪ معلومات لاء، ڏسو قدم 5 سيڪشن ۾

2.2. DEVRST_N دعويٰ ۽ پاور-ڊائون دوران ويچار.

• نالو تبديل ڪيو ويو پاور- هيٺ سيڪشن 2.2 تائين. DEVRST_N دعويٰ ۽ پاور-ڊائون دوران ويچار.

• مائڪروچپ ٽيمپليٽ ۾ تبديل ٿيل.

2 02/2022 • شامل ڪيو ويو پاور اپ سيڪشن.

• شامل ڪيو ويو پاور تسلسل سيڪشن.

1 07/2019 هن دستاويز جي پهرين اشاعت.

مائڪروچپ FPGA سپورٽ

Microchip FPGA پراڊڪٽس گروپ پنهنجي پروڊڪٽس کي مختلف سپورٽ خدمتن سان گڏ ڪري ٿو، بشمول ڪسٽمر سروس، ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر، هڪ webسائيٽ، ۽ سڄي دنيا ۾ سيلز آفيسون. گراهڪن کي صلاح ڏني وئي آهي ته گهمڻ لاءِ مائڪروچپ آن لائين وسيلن جي مدد سان رابطو ڪرڻ کان اڳ ڇاڪاڻ ته اهو تمام گهڻو امڪان آهي ته انهن جا سوال اڳ ۾ ئي جواب ڏنا ويا آهن.
ذريعي ٽيڪنيڪل سپورٽ سينٽر سان رابطو ڪريو webسائيٽ تي www.microchip.com/support. FPGA ڊيوائس پارٽ نمبر جو ذڪر ڪريو، مناسب ڪيس ڪيٽيگري چونڊيو، ۽ اپلوڊ ڊيزائن fileهڪ ٽيڪنيڪل سپورٽ ڪيس ٺاهڻ دوران.
غير ٽيڪنيڪل پراڊڪٽ سپورٽ لاءِ ڪسٽمر سروس سان رابطو ڪريو، جيئن پراڊڪٽ جي قيمت، پراڊڪٽ اپ گريڊ، تازه ڪاري معلومات، آرڊر جي حالت، ۽ اختيار ڏيڻ.

  • اتر آمريڪا کان، ڪال ڪريو 800.262.1060
  • باقي دنيا، ڪال ڪريو 650.318.4460
  • فيڪس، دنيا ۾ ڪٿي به، 650.318.8044

مائيڪروچپ Webسائيٽ

مائڪروچپ اسان جي ذريعي آن لائن مدد فراهم ڪري ٿي webسائيٽ تي www.microchip.com/. هي webسائيٽ ٺاهڻ لاء استعمال ڪيو ويندو آهي files ۽ معلومات آساني سان گراهڪن لاء دستياب آهي. موجود مواد مان ڪجھ شامل آھن:

  • پيداوار جي حمايت - ڊيٽا شيٽ ۽ خطا، ايپليڪيشن نوٽس ۽ ايسampلي پروگرام، ڊيزائن جا وسيلا، صارف جي رهنمائي ۽ هارڊويئر سپورٽ دستاويز، جديد سافٽ ويئر رليز ۽ آرڪائيو ٿيل سافٽ ويئر
  • جنرل ٽيڪنيڪل سپورٽ - اڪثر پڇيا ويندڙ سوال (FAQs)، ٽيڪنيڪل سپورٽ جون درخواستون، آن لائين بحث مباحثا گروپ، مائڪروچپ ڊيزائن پارٽنر پروگرام ميمبر لسٽنگ
  • مائڪروچپ جو ڪاروبار - پراڊڪٽ سليڪٽر ۽ آرڊرنگ گائيڊ، جديد مائڪروچپ پريس رليز، سيمينارن ۽ واقعن جي لسٽنگ، مائڪروچپ سيلز آفيسن جي لسٽنگ، ورهائيندڙ ۽ ڪارخاني جا نمائندا

پيداوار جي تبديلي جي اطلاع جي خدمت

مائڪروچپ جي پراڊڪٽ تبديلي جي نوٽيفڪيشن سروس مدد ڪري ٿي صارفين کي موجوده مائڪروچپ پروڊڪٽس تي. رڪنن کي اي ميل نوٽيفڪيشن ملندو جڏهن به تبديليون، تازه ڪاريون، ترميمون يا غلطيون هونديون جيڪي مخصوص پراڊڪٽ فيملي سان لاڳاپيل هونديون يا دلچسپي جي ڊولپمينٽ اوزار.
رجسٽر ڪرڻ لاءِ، وڃو www.microchip.com/pcn ۽ رجسٽريشن جي هدايتن تي عمل ڪريو.

ڪسٽمر سپورٽ

مائڪروچپ پروڊڪٽس جا استعمال ڪندڙ ڪيترن ئي چينلن ذريعي مدد حاصل ڪري سگھن ٿا:

  • تقسيم ڪندڙ يا نمائندو
  • مقامي سيلز آفيس
  • ايمبيڊڊ حل انجنيئر (ESE)
  • ٽيڪنيڪل سپورٽ

گراهڪن کي مدد لاءِ سندن ورهائيندڙ، نمائندو يا ESE سان رابطو ڪرڻ گهرجي. مقامي سيلز آفيسون پڻ موجود آهن گراهڪن جي مدد لاءِ. سيلز آفيسن ۽ هنڌن جي هڪ لسٽ هن دستاويز ۾ شامل آهي.
ٽيڪنيڪل سپورٽ جي ذريعي دستياب آهي webسائيٽ تي: www.microchip.com/support

مائڪروچپ ڊوائيسز ڪوڊ تحفظ جي خصوصيت

مائڪروچپ پروڊڪٽس تي ڪوڊ تحفظ جي خصوصيت جا هيٺيان تفصيل نوٽ ڪريو:

  • مائڪروچپ پروڊڪٽس انهن جي خاص مائڪروچپ ڊيٽا شيٽ ۾ موجود وضاحتن کي پورا ڪن ٿيون.
  • مائڪروچپ يقين رکي ٿو ته ان جي پروڊڪٽس جو خاندان محفوظ آهي جڏهن استعمال ٿيل انداز ۾، آپريٽنگ وضاحتن جي اندر، ۽ عام حالتن ۾.
  • مائڪروچپ قدر ۽ جارحتي طور تي ان جي دانشورانه ملڪيت جي حقن جي حفاظت ڪري ٿو. Microchip پراڊڪٽ جي ڪوڊ تحفظ جي خصوصيتن جي ڀڃڪڙي ڪرڻ جي ڪوشش سختي سان منع ٿيل آهي ۽ ڊجيٽل ملينيم ڪاپي رائيٽ ايڪٽ جي ڀڃڪڙي ٿي سگهي ٿي.
  • نه ئي Microchip ۽ نه ئي ڪو ٻيو سيمي ڪنڊڪٽر ٺاهيندڙ ان جي ڪوڊ جي حفاظت جي ضمانت ڏئي سگهي ٿو. ڪوڊ تحفظ جو مطلب اهو ناهي ته اسان ضمانت ڪري رهيا آهيون پراڊڪٽ ”ناقابل برداشت“ آهي. ڪوڊ تحفظ مسلسل ترقي ڪري رهيو آهي. Microchip مسلسل اسان جي پروڊڪٽس جي ڪوڊ تحفظ خاصيتن کي بهتر ڪرڻ لاء پرعزم آهي.

قانوني نوٽيس

  • هي پبليڪيشن ۽ هتي ڏنل معلومات صرف مائڪروچپ پراڊڪٽس سان استعمال ٿي سگهي ٿي، جنهن ۾ توهان جي ايپليڪيشن سان مائڪروچپ پروڊڪٽس کي ڊزائين ڪرڻ، ٽيسٽ ڪرڻ ۽ ضم ڪرڻ شامل آهي. ڪنهن ٻئي طريقي سان هن معلومات جو استعمال انهن شرطن جي ڀڃڪڙي آهي. ڊوائيس ايپليڪيشنن جي حوالي سان معلومات صرف توهان جي سهولت لاء مهيا ڪئي وئي آهي ۽ ختم ٿي سگهي ٿي
    اپڊيٽ ذريعي. اهو توهان جي ذميواري آهي انهي کي يقيني بڻائڻ ته توهان جي درخواست توهان جي وضاحتن سان ملن ٿا. اضافي مدد لاءِ پنهنجي مقامي مائڪروچپ سيلز آفيس سان رابطو ڪريو يا، تي اضافي مدد حاصل ڪريو www.microchip.com/en-us/support/design-help/client-support-services.
  • هي معلومات مائڪروچپ پاران مهيا ڪيل آهي "جيئن آهي". مائڪروچپ ڪنهن به قسم جي نمائندگي يا وارنٽي نٿو ڏئي ته ظاهري يا نقلي، لکيل يا زباني، قانوني
    يا ٻي صورت ۾، معلومات سان لاڳاپيل جنهن ۾ شامل آهي پر ان تائين محدود نه آهي ڪنهن به مضمر وارنٽي جي غير خلاف ورزي، واپار، ۽ هڪ خاص مقصد لاءِ مناسب، يا وارنٽي سان لاڳاپيل، شرطن سان لاڳاپيل.
  • ڪنهن به صورت ۾ مائڪروچپ ڪنهن به اڻ سڌي، خاص، تعزيتي، اتفاقي، يا نتيجي ۾ ٿيندڙ نقصان، نقصان، قيمت، يا ڪنهن به قسم جي خرچ لاءِ ذميوار نه هوندي، جيڪو به يو ايس ويسٽس سان لاڳاپيل هجي، ايستائين جو مائڪروچپ کي صلاح ڏني وئي آهي امڪاني يا نقصانات اڳڪٿي ڪري سگهجن ٿيون. قانون طرفان اجازت ڏنل مڪمل حد تائين، معلومات يا ان جي استعمال سان لاڳاپيل سڀني دعوائن تي مائڪروچپ جي مڪمل ذميواري ڪنهن به طريقي سان فيس جي رقم کان وڌيڪ نه هوندي، جيڪڏهن توهان کي ڪنهن به صورت ۾، معلومات لاء مائڪروچپ.
    لائف سپورٽ ۽/يا حفاظتي ايپليڪيشنن ۾ مائڪروچپ ڊوائيسز جو استعمال مڪمل طور تي خريد ڪندڙ جي خطري تي آهي، ۽ خريد ڪندڙ اتفاق ڪري ٿو حفاظت ڪرڻ، معاوضي ڏيڻ ۽ بي ضرر مائڪروچپ کي ڪنهن به ۽ سڀني نقصانن، دعوائن، سوٽ، يا خرچن کان اهڙي استعمال جي نتيجي ۾. ڪوبه لائسنس نه ڏنو ويو آهي، واضح طور تي يا ٻي صورت ۾، ڪنهن به مائڪروچپ دانشورانه ملڪيت جي حقن جي تحت، جيستائين ٻي صورت ۾ بيان نه ڪيو وڃي.

ٽريڊ مارڪ

  • مائڪروچپ جو نالو ۽ لوگو، مائڪروچپ لوگو، Adaptec، AnyRate، AVR، AVR لوگو، AVR Freaks، BesTime، BitCloud، CryptoMemory، CryptoRF، dsPIC، flexPWR، HELDO، IGLOO، JukeBlox، KelXLoche، لنڪس، لنڪس maXTouch, MediaLB, megaAVR, Microsemi, Microsemi لوگو, MOST, MOST لوگو, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 لوگو, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SuperST, SyFNIC, Logo , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ۽ XMEGA آمريڪا ۽ ٻين ملڪن ۾ شامل ڪيل Microchip ٽيڪنالاجي جا رجسٽرڊ ٽريڊ مارڪ آھن.
  • AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus, Qureiet SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath, and ZL آھن رجسٽرڊ ٽريڊ مارڪ مائڪروچپ ٽيڪنالاجي جا شامل آھن آمريڪا ۾
  • ڀرپاسي ڪي دٻائڻ، AKS، اينالاگ-جي-ڊجيٽل ايج، ڪو به ڪيپيسيٽر، AnyIn، AnyOut، Augmented Switching، BlueSky، BodyCom، CodeGuard، CryptoAuthentication، CryptoAutomotive، CryptoCompanion، CryptoCompanion، DAMPIEM، CryptoCompanionCompany، CryptoCompanion. , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Paralleling, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB تصديق ٿيل لوگو, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express, NVMe, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSmart, IQMALICE , Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, TSHARC, USBChe VariSense، VectorBlox، VeriPHY، ViewSpan، WiperLock، XpressConnect، ۽ ZENA مائڪروچپ ٽيڪنالاجي جا ٽريڊ مارڪ آهن
    آمريڪا ۽ ٻين ملڪن.
  • SQTP Microchip ٽيڪنالاجي جو هڪ خدمت نشان آهي جيڪو USA ۾ شامل ڪيو ويو آهي Adaptec لوگو، فريڪوئنسي آن ڊيمانڊ، سلڪون اسٽوريج ٽيڪنالاجي، Symmcom، ۽ Trusted Time ٻين ملڪن ۾ Microchip Technology Inc. جا رجسٽرڊ ٽريڊ مارڪ آهن.
  • GestIC Microchip Technology Germany II GmbH & Co. KG جو هڪ رجسٽرڊ ٽريڊ مارڪ آهي، جيڪو Microchip Technology Inc. جي ماتحت آهي، ٻين ملڪن ۾.
    هتي ذڪر ڪيل ٻيا سڀئي ٽريڊ مارڪ انهن جي لاڳاپيل ڪمپنين جي ملڪيت آهن.
    © 2022، Microchip ٽيڪنالاجي شامل ڪيل ۽ ان جي ماتحت. سڀ حق محفوظ آهن.
    ISBN: 978-1-6683-0362-7

معيار جي انتظام جو نظام

Microchip جي معيار مينيجمينٽ سسٽم بابت معلومات لاء، مهرباني ڪري دورو ڪريو www.microchip.com/quality.

عالمي وڪرو ۽ خدمت

آمريڪا ايشيا / پئسفڪ ايشيا / پئسفڪ يورپ
ڪارپوريٽ آفيس

2355 ويسٽ چانڊلر بل وي ڊي. چانڊلر، AZ 85224-6199

ٽيليفون: 480-792-7200

فيڪس: 480-792-7277

ٽيڪنيڪل سپورٽ: www.microchip.com/support Web ائڊريس: www.microchip.com

ائٽلانتا

دولٿ، GA

ٽيليفون: 678-957-9614

فيڪس: 678-957-1455

آسٽن، TX

ٽيليفون: 512-257-3370

بوسٽن Westborough، MA ٽيليفون: 774-760-0087

فيڪس: 774-760-0088

شڪاگو

Itasca، IL

ٽيليفون: 630-285-0071

فيڪس: 630-285-0075

ڊالس

ايسنسن، TX

ٽيليفون: 972-818-7423

فيڪس: 972-818-2924

ڊيٽرائيٽ

نووي، ايم

ٽيليفون: 248-848-4000

هوسٽن، TX

ٽيليفون: 281-894-5983

انڊينپوليس Noblesville, IN ٽيليفون: 317-773-8323

فيڪس: 317-773-5453

ٽيليفون: 317-536-2380

لاس اينجلس مشن ويجو، CA ٽيليفون: 949-462-9523

فيڪس: 949-462-9608

ٽيليفون: 951-273-7800

ريلي، اين سي

ٽيليفون: 919-844-7510

نيو يارڪ، NY

ٽيليفون: 631-435-6000

سان جوس، CA

ٽيليفون: 408-735-9110

ٽيليفون: 408-436-4270

ڪئناڊا - ٽورنٽو

ٽيليفون: 905-695-1980

فيڪس: 905-695-2078

آسٽريليا - سڊني

ٽيليفون: 61-2-9868-6733

چين - بيجنگ

ٽيليفون: 86-10-8569-7000

چين - چينگدو

ٽيليفون: 86-28-8665-5511

چين - چونگنگ

ٽيليفون: 86-23-8980-9588

چين - ڊونگ گوان

ٽيليفون: 86-769-8702-9880

چين - گوانگزو

ٽيليفون: 86-20-8755-8029

چين - هانگزو

ٽيليفون: 86-571-8792-8115

چين - هانگ ڪانگ SAR

ٽيليفون: 852-2943-5100

چين - نانجنگ

ٽيليفون: 86-25-8473-2460

چين - Qingdao

ٽيليفون: 86-532-8502-7355

چين - شنگھائي

ٽيليفون: 86-21-3326-8000

چين - شين يانگ

ٽيليفون: 86-24-2334-2829

چين - شينزين

ٽيليفون: 86-755-8864-2200

چين - سوزو

ٽيليفون: 86-186-6233-1526

چين - ووهان

ٽيليفون: 86-27-5980-5300

چين - Xian

ٽيليفون: 86-29-8833-7252

چين - Xiamen

ٽيليفون: 86-592-2388138

چين - Zhuhai

ٽيليفون: 86-756-3210040

انڊيا - بنگلور

ٽيليفون: 91-80-3090-4444

انڊيا - نئين دهلي

ٽيليفون: 91-11-4160-8631

انڊيا - پون

ٽيليفون: 91-20-4121-0141

جاپان - اوساڪا

ٽيليفون: 81-6-6152-7160

جاپان - ٽوڪيو

ٽيليفون: 81-3-6880-3770

ڪوريا - ڊيگو

ٽيليفون: 82-53-744-4301

ڪوريا - سيول

ٽيليفون: 82-2-554-7200

ملائيشيا - ڪوالالمپور

ٽيليفون: 60-3-7651-7906

ملائيشيا - پينانگ

ٽيليفون: 60-4-227-8870

فلپائن - منيلا

ٽيليفون: 63-2-634-9065

سينگاپور

ٽيليفون: 65-6334-8870

تائيوان - Hsin Chu

ٽيليفون: 886-3-577-8366

تائيوان - Kaohsiung

ٽيليفون: 886-7-213-7830

تائيوان - تائيپي

ٽيليفون: 886-2-2508-8600

ٿائيلينڊ - بئنڪاڪ

ٽيليفون: 66-2-694-1351

ويتنام - هو چي من

ٽيليفون: 84-28-5448-2100

آسٽريا - ويلز

ٽيليفون: 43-7242-2244-39

فيڪس: 43-7242-2244-393

ڊنمارڪ - ڪوپن هيگن

ٽيليفون: 45-4485-5910

فيڪس: 45-4485-2829

فنلينڊ - ايسپو

ٽيليفون: 358-9-4520-820

فرانس - پئرس

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

جرمني - گرچنگ

ٽيليفون: 49-8931-9700

جرمني - هان

ٽيليفون: 49-2129-3766400

جرمني - هيلبرون

ٽيليفون: 49-7131-72400

جرمني - ڪارلسرو

ٽيليفون: 49-721-625370

جرمني - ميونخ

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

جرمني - Rosenheim

ٽيليفون: 49-8031-354-560

اسرائيل - راناانا

ٽيليفون: 972-9-744-7705

اٽلي - ملان

ٽيليفون: 39-0331-742611

فيڪس: 39-0331-466781

اٽلي - Padova

ٽيليفون: 39-049-7625286

هالينڊ - Drunen

ٽيليفون: 31-416-690399

فيڪس: 31-416-690340

ناروي - Trondheim

ٽيليفون: 47-72884388

پولينڊ - وارسا

ٽيليفون: 48-22-3325737

رومانيا - بخارسٽ

Tel: 40-21-407-87-50

اسپين - ميڊريز

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

سويڊن - گوٿنبرگ

Tel: 46-31-704-60-40

سويڊن - اسٽاڪهوم

ٽيليفون: 46-8-5090-4654

UK - Wokingham

ٽيليفون: 44-118-921-5800

فيڪس: 44-118-921-5820

© 2022 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

دستاويز / وسيلا

MICROCHIP RTG4 ضميمه RTG4 FPGAs بورڊ ڊيزائن ۽ لي آئوٽ ھدايتون [pdf] استعمال ڪندڙ ھدايت
RTG4 ضميمه RTG4 FPGAs بورڊ ڊيزائن ۽ لي آئوٽ ھدايتون، RTG4، ضميمه RTG4 FPGAs بورڊ ڊيزائن ۽ لي آئوٽ ھدايتون، ڊيزائن ۽ لي آئوٽ ھدايتون

حوالو

تبصرو ڇڏي ڏيو

توهان جو اي ميل پتو شايع نه ڪيو ويندو. گهربل فيلڊ نشان لڳل آهن *