MICROCHIP RTG4 சேர்க்கை RTG4 FPGAs பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள்
அறிமுகம்
AC439க்கான இந்தச் சேர்க்கை: RTG4 FPGA விண்ணப்பக் குறிப்புக்கான பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள், திருத்தம் 3 இல் வெளியிடப்பட்ட DDR9 நீளம் பொருந்தக்கூடிய வழிகாட்டுதல்கள் அல்லது அதற்குப் பிறகு RTG4™ டெவலப்மெண்ட் கிட் பயன்படுத்தப்படும் போர்டு தளவமைப்பிற்கு முன்னுரிமை அளிக்க வேண்டும் என்பதை வலியுறுத்த, துணைத் தகவலை வழங்குகிறது. ஆரம்பத்தில், RTG4 டெவலப்மெண்ட் கிட் பொறியியல் சிலிக்கான் (ES) உடன் மட்டுமே கிடைத்தது. ஆரம்ப வெளியீட்டிற்குப் பிறகு, கிட் பின்னர் நிலையான (STD) வேக தரம் மற்றும் -1 வேக தர RTG4 உற்பத்தி சாதனங்களுடன் நிரப்பப்பட்டது. பகுதி எண்கள், RTG4-DEV-KIT மற்றும் RTG4-DEV-KIT-1 ஆகியவை முறையே STD வேக தரம் மற்றும் -1 வேக தர சாதனங்களுடன் வருகின்றன.
மேலும், இந்தச் சேர்க்கையில் பல்வேறு பவர்-அப் மற்றும் பவர்-டவுன் வரிசைகளுக்கான சாதன I/O நடத்தை பற்றிய விவரங்களும், சாதாரண செயல்பாட்டின் போது DEVRST_N வலியுறுத்தலும் அடங்கும்.
RTG4-DEV-KIT DDR3 போர்டு தளவமைப்பின் பகுப்பாய்வு
- RTG4 டெவலப்மெண்ட் கிட் இரண்டு உள்ளமைக்கப்பட்ட RTG32 FDDR கட்டுப்படுத்திகள் மற்றும் PHY தொகுதிகள் (FDDR கிழக்கு மற்றும் மேற்கு) ஒவ்வொன்றிற்கும் 4-பிட் தரவு மற்றும் 3-பிட் ECC DDR4 இடைமுகத்தை செயல்படுத்துகிறது. இடைமுகம் ஐந்து தரவு பைட் பாதைகளாக உடல் ரீதியாக ஒழுங்கமைக்கப்பட்டுள்ளது.
- AC3 இன் DDR439 லேஅவுட் வழிகாட்டுதல்கள் பிரிவில் விவரிக்கப்பட்டுள்ளபடி, RTG4 FPGA விண்ணப்பக் குறிப்புக்கான பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்களில் விவரிக்கப்பட்டுள்ளபடி, இந்த கிட் ஃப்ளை பை ரூட்டிங் திட்டத்தைப் பின்பற்றுகிறது. இருப்பினும், இந்த டெவலப்மென்ட் கிட் பயன்பாட்டுக் குறிப்பை வெளியிடுவதற்கு முன் வடிவமைக்கப்பட்டதால், இது பயன்பாட்டுக் குறிப்பில் விவரிக்கப்பட்டுள்ள புதுப்பிக்கப்பட்ட நீளப் பொருத்த வழிகாட்டுதல்களுடன் இணங்கவில்லை. DDR3 விவரக்குறிப்பில், எழுதும் பரிவர்த்தனையின் போது (DSS) ஒவ்வொரு DDR750 நினைவக சாதனத்திலும் டேட்டா ஸ்ட்ரோப் (DQS) மற்றும் DDR3 கடிகாரம் (CK) இடையே வளைவில் +/- 3 ps வரம்பு உள்ளது.
- பயன்பாட்டுக் குறிப்பின் AC439 திருத்தம் 9 அல்லது அதற்குப் பிந்தைய பதிப்புகளில் நீளம் பொருந்திய வழிகாட்டுதல்களைப் பின்பற்றும் போது, RTG4 போர்டு தளவமைப்பு முழு செயல்முறையிலும் -1 மற்றும் STD வேக தர சாதனங்களுக்கான tDQSS வரம்பை சந்திக்கும், தொகுதிtage, மற்றும் வெப்பநிலை (PVT) இயக்க வரம்பு RTG4 உற்பத்தி சாதனங்களால் ஆதரிக்கப்படுகிறது. RTG4 பின்களில் DQS மற்றும் CK க்கு இடையே மோசமான வெளியீட்டு வளைவைக் காரணியாக்குவதன் மூலம் இது நிறைவேற்றப்படுகிறது. குறிப்பாக, பயன்படுத்தும் போது
கட்டமைக்கப்பட்ட-RTG4 FDDR கட்டுப்படுத்தி மற்றும் PHY, DQS ஆனது -370 வேக தர சாதனத்திற்கு CK ஐ அதிகபட்சமாக 1 ps ஆகவும், STD வேக கிரேடு சாதனத்திற்கு DQS CK ஐ அதிகபட்சமாக 447 ps ஆகவும் வழிநடத்துகிறது, மோசமான நிலையில். - அட்டவணை 1-1 இல் காட்டப்பட்டுள்ள பகுப்பாய்வின் அடிப்படையில், RTG4-DEV-KIT-1 ஒவ்வொரு நினைவக சாதனத்திலும் tDQSS வரம்புகளை சந்திக்கிறது, RTG4 FDDR க்கான மோசமான இயக்க நிலைமைகளில். இருப்பினும், அட்டவணை 1-2 இல் காட்டப்பட்டுள்ளபடி, RTG4-DEV-KIT தளவமைப்பு, STD வேகக் கிரேடு RTG4 சாதனங்களைக் கொண்டது, மோசமான இயக்க நிலைமைகளில், ஃப்ளை-பை டோபாலஜியில் நான்காவது மற்றும் ஐந்தாவது நினைவக சாதனங்களுக்கு tDQSS ஐ சந்திக்கவில்லை. RTG4 FDDRக்கு. பொதுவாக, RTG4-DEV-KIT ஆனது ஆய்வகச் சூழலில் அறை வெப்பநிலை போன்ற பொதுவான நிலைகளில் பயன்படுத்தப்படுகிறது. எனவே, இந்த மோசமான பகுப்பாய்வு வழக்கமான நிலைமைகளில் பயன்படுத்தப்படும் RTG4-DEV-KITக்கு பொருந்தாது. பகுப்பாய்வு ஒரு முன்னாள் பணியாற்றுகிறதுampAC3 இல் பட்டியலிடப்பட்டுள்ள DDR439 நீளம் பொருந்தக்கூடிய வழிகாட்டுதல்களைப் பின்பற்றுவது ஏன் முக்கியம், இதனால் ஒரு பயனர் பலகை வடிவமைப்பு tDQSS ஐ விமானப் பயன்பாட்டுக்கு சந்திக்கிறது.
- இதை மேலும் விரிவாகக் கூற முன்னாள்ample, மற்றும் AC4 DDR439 நீளம் பொருந்தக்கூடிய வழிகாட்டுதல்களை பூர்த்தி செய்ய முடியாத RTG3 போர்டு தளவமைப்பை எவ்வாறு கைமுறையாக ஈடுசெய்வது என்பதை நிரூபிக்கவும், STD வேக தர சாதனங்களுடன் கூடிய RTG4-DEV-KIT இன்னும் மோசமான நிலையில் ஒவ்வொரு நினைவக சாதனத்திலும் tDQSS ஐ சந்திக்க முடியும், ஏனெனில் உள்ளமைக்கப்பட்ட RTG4 FDDR கன்ட்ரோலர் மற்றும் PHY ஆனது ஒரு டேட்டா பைட் லேனுக்கு DQS சிக்னலை நிலையான முறையில் தாமதப்படுத்தும் திறனைக் கொண்டுள்ளது. tDQSS > 750 ps ஐக் கொண்ட ஒரு நினைவக சாதனத்தில் DQS மற்றும் CK இடையே உள்ள வளைவைக் குறைக்க இந்த நிலையான மாற்றத்தைப் பயன்படுத்தலாம். எழுதும் பரிவர்த்தனையின் போது DQSக்கான நிலையான தாமதக் கட்டுப்பாடுகளைப் (REG_PHY_WR_DQS_SLAVE_RATIO பதிவில்) பயன்படுத்துவது பற்றிய கூடுதல் தகவலுக்கு, UG0573 இல் உள்ள DRAM பயிற்சிப் பகுதியைப் பார்க்கவும்: RTG4 FPGA அதிவேக DDR இடைமுகங்கள் பயனர் வழிகாட்டி. தானாக உருவாக்கப்பட்ட CoreABC FDDR துவக்கக் குறியீட்டை மாற்றியமைப்பதன் மூலம் தானியங்கி துவக்கத்துடன் FDDR கட்டுப்படுத்தியை உடனுக்குடன் செயல்படுத்தும் போது இந்த தாமத மதிப்பை Libero® SoC இல் பயன்படுத்தலாம். ஒவ்வொரு நினைவக சாதனத்திலும் tDQSS ஐ சந்திக்காத பயனர் பலகை தளவமைப்புக்கு இதேபோன்ற செயல்முறை பயன்படுத்தப்படலாம்.
அட்டவணை 1-1. -4 பாகங்கள் மற்றும் FDDR1 இடைமுகத்திற்கான RTG1-DEV-KIT-1 tDQSS கணக்கீடு மதிப்பீடு
பாதை பகுப்பாய்வு செய்யப்பட்டது | கடிகார நீளம் (மில்கள்) | கடிகார பரவல் தாமதம் (ps) | தரவு நீளம் (மில்கள்) | தரவு பிரச்சாரம் n
தாமதம் (ps) |
CLKDQS க்கு இடையிலான வேறுபாடு
ரூட்டிங் காரணமாக (மில்ஸ்) |
ஒவ்வொரு நினைவகத்திலும் tDQSS, பலகை வளைவுக்குப் பிறகு+FPGA DQSCLK
வளைவு (ps) |
FPGA-1வது நினைவகம் | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 431.12 |
FPGA-2வது நினைவகம் | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 557.36 |
FPGA-3வது நினைவகம் | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 594.48 |
FPGA-4வது நினைவகம் | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 702.64 |
FPGA-5வது நினைவகம் | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 674.16 |
குறிப்பு: மோசமான நிலையில், -4 சாதனங்களுக்கான RTG3 FDDR DDR1 DQS-CLK வளைவு அதிகபட்சம் 370 பிஎஸ் மற்றும் குறைந்தபட்சம் 242 பிஎஸ் ஆகும்.
அட்டவணை 1-2. STD பாகங்கள் மற்றும் FDDR4 இடைமுகத்திற்கான RTG1-DEV-KIT tDQSS கணக்கீடு மதிப்பீடு
பாதை பகுப்பாய்வு செய்யப்பட்டது | கடிகார நீளம் (மில்கள்) | கடிகாரம் பரப்புதல் தாமதம்
(ps) |
தரவு நீளம் (மில்கள்) | தரவு பரப்புதல் மற்றும் தாமதம் (ps) | CLKDQS க்கு இடையிலான வேறுபாடு
ரூட்டிங் காரணமாக (மில்ஸ்) |
ஒவ்வொரு நினைவகத்திலும் tDQSS, பலகை வளைவுக்குப் பிறகு+FPGA DQSCLK
வளைவு (ps) |
FPGA-1வது நினைவகம் | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 508.12 |
FPGA-2வது நினைவகம் | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 634.36 |
FPGA-3வது நினைவகம் | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 671.48 |
FPGA-4வது நினைவகம் | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 779.64 |
FPGA-5வது நினைவகம் | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 751.16 |
குறிப்பு: மோசமான நிலையில், STD சாதனங்களுக்கான RTG4 FDDR DDR3 DQS-CLK வளைவு அதிகபட்சம் 447 பிஎஸ் மற்றும் குறைந்தபட்சம் 302 பிஎஸ்.
குறிப்பு: இந்த பகுப்பாய்வில் 160 ps/inch என்ற பலகை பரப்புதல் தாமத மதிப்பீடு பயன்படுத்தப்பட்டதுampகுறிப்புக்கு le. ஒரு பயனர் பலகைக்கான உண்மையான பலகை பரப்புதல் தாமதமானது, பகுப்பாய்வு செய்யப்படும் குறிப்பிட்ட பலகையைப் பொறுத்தது.
பவர் சீக்வென்சிங்
AC439க்கான இந்தச் சேர்க்கை: RTG4 FPGA விண்ணப்பக் குறிப்புக்கான பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள், போர்டு வடிவமைப்பு வழிகாட்டுதல்களைப் பின்பற்ற வேண்டிய முக்கியத்துவத்தை வலியுறுத்தும் துணைத் தகவலை வழங்குகிறது. பவர்-அப் மற்றும் பவர்-டவுன் தொடர்பான வழிகாட்டுதல்கள் பின்பற்றப்படுவதை உறுதிசெய்யவும்.
பவர்-அப்
பின்வரும் அட்டவணை பரிந்துரைக்கப்பட்ட பவர்-அப் பயன்பாட்டு நிகழ்வுகளையும் அவற்றுடன் தொடர்புடைய பவர்-அப் வழிகாட்டுதல்களையும் பட்டியலிடுகிறது.
அட்டவணை 2-1. பவர்-அப் வழிகாட்டுதல்கள்
வழக்கைப் பயன்படுத்தவும் | வரிசை தேவை | நடத்தை | குறிப்புகள் |
DEVRST_N
அனைத்து RTG4 பவர் சப்ளைகளும் பரிந்துரைக்கப்பட்ட இயக்க நிலைமைகளை அடையும் வரை, பவர்-அப் போது வலியுறுத்தப்பட்டது |
குறிப்பிட்ட ஆர் இல்லைamp-அப் ஆர்டர் தேவை. வழங்கல் ஆர்amp-அப் சலிப்பாக உயர வேண்டும். | VDD மற்றும் VPP செயல்படுத்தும் வரம்புகளை அடைந்தவுடன் (VDD ~= 0.55V, VPP ~= 2.2V) மற்றும்
DEVRST_N வெளியிடப்பட்டது, POR தாமத கவுண்டர் இயங்கும் ~40மி.எஸ். (அதிகபட்சம் 50மி.எஸ்), பின்னர் சாதனம் செயல்பாட்டிற்கான பவர்-அப் புள்ளிவிவரங்கள் 11 மற்றும் 12 (DEVRST_N PUFT) இன் சிஸ்டம் கன்ட்ரோலர் பயனர் வழிகாட்டி (UG0576). வேறுவிதமாகக் கூறினால், இந்த வரிசையானது DEVRST_N வெளியிடப்பட்ட புள்ளியிலிருந்து 40 ms + 1.72036 ms (வழக்கமானது) எடுக்கும். DEVRST_N இன் அடுத்தடுத்த பயன்பாடு காத்திருக்காது என்பதை நினைவில் கொள்ளவும் POR கவுண்டர் செயல்பாட்டு பணிகளுக்கு பவர்-அப் செய்ய, இதனால் இந்த வரிசை 1.72036 ms (வழக்கமான) மட்டுமே எடுக்கும். |
வடிவமைப்பு மூலம், பவர்-அப் போது வெளியீடுகள் முடக்கப்படும் (அதாவது மிதவை). ஒருமுறை POR கவுண்டர்
முடிந்தது, DEVRST_N வெளியிடப்பட்டது மற்றும் அனைத்து VDDI I/O சப்ளைகளும் அவற்றை அடைந்துவிட்டன ~0.6V த்ரெஷோல்ட், பின்னர் UG11 இன் புள்ளிவிவரங்கள் 12 மற்றும் 0576ன் படி, பயனர் கட்டுப்பாட்டிற்கு வெளியீடுகள் மாறும் வரை, I/Os பலவீனமான புல்-அப் செயல்படுத்தப்படும். பவர்-அப் போது குறைவாக இருக்க வேண்டிய முக்கியமான வெளியீடுகளுக்கு வெளிப்புற 1K-ஓம் புல்-டவுன் மின்தடை தேவைப்படுகிறது. |
DEVRST_N
VPP க்கு இழுக்கப்பட்டது மற்றும் அனைத்து பொருட்கள் ramp ஏறக்குறைய அதே நேரத்தில் |
VDDPLL இருக்கக்கூடாது
rக்கு கடைசி மின்சாரம்amp வரை, மற்றும் குறைந்தபட்ச பரிந்துரைக்கப்பட்ட இயக்க தொகுதியை அடைய வேண்டும்tage கடைசி விநியோகத்திற்கு முன் (VDD அல்லது VDDI) தொடங்குகிறது rampPLL பூட்டு வெளியீட்டைத் தடுக்கும் குறைபாடுகள். CCC/PLL READY_VDDPLL ஐ எவ்வாறு பயன்படுத்துவது என்பது பற்றிய விளக்கத்திற்கு RTG4 க்ளாக்கிங் ரிசோர்சஸ் பயனர் கையேட்டை (UG0586) பார்க்கவும் VDDPLL மின் விநியோகத்திற்கான வரிசைமுறை தேவைகளை அகற்ற உள்ளீடு. SERDES_x_Lyz_VDDAIO ஐ VDD போன்ற அதே விநியோகத்துடன் இணைக்கவும் அல்லது அவை ஒரே நேரத்தில் பவர்-அப் செய்யப்படுவதை உறுதி செய்யவும். |
VDD மற்றும் VPP செயல்படுத்தும் வரம்புகளை அடைந்தவுடன் (VDD ~= 0.55V, VPP ~= 2.2V)
50 எம்எஸ் பிஓஆர் தாமத கவுண்டர் இயங்கும். செயல்பாட்டு நேரத்துடன் சாதனம் பவர்-அப் கடைபிடிக்கப்படுகிறது சிஸ்டம் கன்ட்ரோலர் பயனர் வழிகாட்டியின் (UG9) படங்கள் 10 மற்றும் 0576 (VDD PUFT). வேறு வார்த்தைகளில் கூறுவதானால், மொத்த நேரம் 57.95636 எம்.எஸ். |
வடிவமைப்பு மூலம், பவர்-அப் போது வெளியீடுகள் முடக்கப்படும் (அதாவது மிதவை). ஒருமுறை POR கவுண்டர்
முடிந்தது, DEVRST_N வெளியிடப்பட்டது மற்றும் அனைத்து VDDI IO விநியோகங்களும் அவற்றை அடைந்துள்ளன ~0.6V த்ரெஷோல்ட், பின்னர் UG9 இன் புள்ளிவிவரங்கள் 10 மற்றும் 0576ன் படி, பயனர் கட்டுப்பாட்டிற்கு வெளியீடுகள் மாறும் வரை, I/Os பலவீனமான புல்-அப் செயல்படுத்தப்படும். பவர்-அப் போது குறைவாக இருக்க வேண்டிய முக்கியமான வெளியீடுகளுக்கு வெளிப்புற 1K-ஓம் புல்-டவுன் மின்தடை தேவைப்படுகிறது. |
வழக்கைப் பயன்படுத்தவும் | வரிசை தேவை | நடத்தை | குறிப்புகள் |
VDD/ SERDES_VD DAIO -> VPP/VDDPLL
-> |
காட்சி நெடுவரிசையில் பட்டியலிடப்பட்ட வரிசை.
DEVRST_N VPPக்கு இழுக்கப்பட்டது. |
VDD மற்றும் VPP செயல்படுத்தும் வரம்புகளை அடைந்தவுடன் (VDD ~= 0.55V, VPP ~= 2.2V) 50ms
POR தாமத கவுண்டர் இயங்கும். செயல்பாட்டு நேரத்திற்கான சாதனத்தின் பவர்-அப் புள்ளிவிவரங்களுக்கு இணங்குகிறது 9 மற்றும் 10 (VDD PUFT) இன் சிஸ்டம் கன்ட்ரோலர் பயனர் வழிகாட்டி (UG0576). சாதனத்தின் பவர்-அப் சீக்வென்ஸ் மற்றும் பவர்-அப் ஃபங்ஷனல் டைமிங்கின் நிறைவு என்பது கடைசியாக இயக்கப்பட்ட VDDI சப்ளையை அடிப்படையாகக் கொண்டது. |
வடிவமைப்பு மூலம், பவர்-அப் போது வெளியீடுகள் முடக்கப்படும் (அதாவது மிதவை). ஒருமுறை POR கவுண்டர்
முடிந்தது, DEVRST_N வெளியிடப்பட்டது மற்றும் அனைத்து VDDI I/O சப்ளைகளும் அவற்றை அடைந்துவிட்டன ~0.6V த்ரெஷோல்ட், பின்னர் UG9 இன் புள்ளிவிவரங்கள் 10 மற்றும் 0576 இன் படி, பயனர் கட்டுப்பாட்டிற்கு வெளியீடுகள் மாறும் வரை, IO கள் பலவீனமான புல்-அப் செயல்படுத்தப்படும். அனைத்து VDDI விநியோகங்களும் ~0.6V ஐ அடையும் வரை பவர்-அப் போது பலவீனமான புல்-அப் செயல்படுத்தல் இல்லை. முக்கிய பலன் இந்த வரிசையின் கடைசி VDDI விநியோகம் அடையும் இந்த ஆக்டிவேஷன் த்ரெஷோல்டில் பலவீனமான புல்-அப் செயல்படுத்தப்படாது, அதற்கு பதிலாக நேரடியாக முடக்கப்பட்ட பயன்முறையிலிருந்து பயனர் வரையறுக்கப்பட்ட பயன்முறைக்கு மாறும். இது, கடைசி VDDI மூலம் இயக்கப்படும் பெரும்பாலான I/O வங்கிகளைக் கொண்ட வடிவமைப்புகளுக்குத் தேவையான வெளிப்புற 1K புல்-டவுன் ரெசிஸ்டர்களின் எண்ணிக்கையைக் குறைக்க உதவும். கடைசி VDDI சப்ளையை தவிர வேறு எந்த VDDI சப்ளை மூலம் இயக்கப்படும் மற்ற அனைத்து I/O வங்கிகளுக்கும், பவர்-அப் போது குறைவாக இருக்க வேண்டிய முக்கியமான வெளியீடுகளுக்கு வெளிப்புற 1K-ஓம் புல்-டவுன் ரெசிஸ்டர் தேவைப்படுகிறது. |
குறைந்தது 51ms -> காத்திருக்கவும் | |||
VDDI (அனைத்து IO
வங்கிகள்) |
|||
OR | |||
VDD/ SERDES_VD DAIO -> | |||
VPP/ VDDPLL/ 3.3V_VDDI -> | |||
குறைந்தது 51ms -> காத்திருக்கவும் | |||
VDDI
(3.3V_VD அல்லாத DI) |
DEVRST_N வலியுறுத்தல் மற்றும் பவர்-டவுன் போது கருத்தில் கொள்ள வேண்டியவை
AC439: RTG4 FPGAக்கான போர்டு வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள் பயன்பாட்டுக் குறிப்பு வழிகாட்டுதல்கள் பின்பற்றப்படாவிட்டால் தயவுசெய்து மீண்டும் செய்யவும்view பின்வரும் விவரங்கள்:
- அட்டவணை 2-2 இல் கொடுக்கப்பட்ட பவர்-டவுன் வரிசைகளுக்கு, பயனர் I/O குறைபாடுகள் அல்லது ஊடுருவல் மற்றும் நிலையற்ற நடப்பு நிகழ்வுகளைக் காணலாம்.
- வாடிக்கையாளர் ஆலோசனை அறிவிப்பு (CAN) 19002.5 இல் கூறப்பட்டுள்ளபடி, RTG4 தரவுத்தாளில் பரிந்துரைக்கப்பட்ட பவர்-டவுன் வரிசையில் இருந்து விலகல் 1.2V VDD விநியோகத்தில் ஒரு நிலையற்ற மின்னோட்டத்தைத் தூண்டலாம். 3.3V VPP சப்ளை என்றால் ramp1.2V VDD விநியோகத்திற்கு முன், VPP மற்றும் DEVRST_N (VPP ஆல் இயக்கப்படுகிறது) தோராயமாக 1.0V ஐ எட்டும்போது VDD இல் ஒரு நிலையற்ற மின்னோட்டம் காணப்படும். டேட்டாஷீட் பரிந்துரையின்படி VPP கடைசியாக இயக்கப்பட்டிருந்தால் இந்த நிலையற்ற மின்னோட்டம் ஏற்படாது.
- நிலையற்ற மின்னோட்டத்தின் அளவு மற்றும் கால அளவு FPGA இல் திட்டமிடப்பட்ட வடிவமைப்பு, குறிப்பிட்ட பலகை துண்டிக்கும் கொள்ளளவு மற்றும் 1.2V தொகுதியின் நிலையற்ற பதில் ஆகியவற்றைப் பொறுத்தது.tagமின் சீராக்கி. அரிதான சந்தர்ப்பங்களில், 25A (அல்லது பெயரளவு 30V VDD விநியோகத்தில் 1.2 வாட்ஸ்) வரையிலான நிலையற்ற மின்னோட்டம் காணப்பட்டது. முழு FPGA துணி முழுவதும் இந்த VDD நிலையற்ற மின்னோட்டத்தின் விநியோகிக்கப்பட்ட தன்மை (குறிப்பிட்ட பகுதிக்கு இடமளிக்கப்படவில்லை) மற்றும் அதன் குறுகிய கால அளவு காரணமாக, பவர்-டவுன் ட்ரான்சியன்ட் 25A அல்லது அதற்கும் குறைவாக இருந்தால் நம்பகத்தன்மை கவலை இல்லை.
- ஒரு சிறந்த வடிவமைப்பு நடைமுறையாக, தற்காலிக மின்னோட்டத்தைத் தவிர்க்க தரவுத்தாள் பரிந்துரையைப் பின்பற்றவும்.
- I/O குறைபாடுகள் 1.7 msக்கு தோராயமாக 1.2V ஆக இருக்கலாம்.
- குறைந்த அல்லது ட்ரைஸ்டேட்டை இயக்கும் வெளியீடுகளில் அதிக தடுமாற்றம் காணப்படலாம்.
- உயர்வை ஓட்டும் வெளியீடுகளில் குறைந்த தடுமாற்றம் காணப்படலாம் (குறைந்த தடுமாற்றத்தை 1 KΩ புல்-டவுன் சேர்ப்பதன் மூலம் குறைக்க முடியாது).
- VDDIx ஐ இயக்குவது முதலில் உயர்விலிருந்து தாழ்வுக்கு ஒரே மாதிரியான மாற்றத்தை அனுமதிக்கிறது, ஆனால் வெளியீடு சுருக்கமாக குறைவாக இயக்குகிறது, இது RTG4 VDDIx இயக்கப்படும்போது வெளிப்புறமாக வெளியீட்டை அதிகப்படுத்த முயற்சிக்கும் பயனர் பலகையைப் பாதிக்கும். RTG4 க்கு VDDIx வங்கி விநியோக தொகுதிக்கு மேல் I/O பேட்கள் வெளிப்புறமாக இயக்கப்படக் கூடாது.tage எனவே ஒரு வெளிப்புற மின்தடை மற்றொரு மின் ரயிலில் சேர்க்கப்பட்டால், அது VDDIx விநியோகத்துடன் ஒரே நேரத்தில் மின்னழுத்தம் செய்ய வேண்டும்.
அட்டவணை 2-2. AC439 இல் பரிந்துரைக்கப்பட்ட பவர்-டவுன் வரிசையைப் பின்பற்றாதபோது I/O க்ளிட்ச் காட்சிகள்இயல்புநிலை வெளியீட்டு நிலை VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N பவர் டவுன் நடத்தை I/O தடுமாற்றம் தற்போதைய அவசரம் I/O டிரைவிங் லோ அல்லது டிரிஸ்டேட்டட் Ramp எந்த வரிசையிலும் VPP க்குப் பிறகு கீழே Ramp முதலில் கீழே VPP உடன் இணைக்கப்பட்டுள்ளது ஆம்1 ஆம் Ramp DEVRST_N வலியுறுத்தலுக்குப் பிறகு எந்த வரிசையிலும் கீழே எந்தவொரு விநியோகத்திற்கும் முன் வலியுறுத்தப்பட்டது ஆர்amp கீழே ஆம்1 இல்லை I/O டிரைவிங் ஹை Ramp எந்த வரிசையிலும் VPP க்குப் பிறகு கீழே Ramp முதலில் கீழே VPP உடன் இணைக்கப்பட்டுள்ளது ஆம் ஆம் Ramp VPP க்கு முன் எந்த வரிசையிலும் கீழே Ramp கடைசியாக கீழே VPP உடன் இணைக்கப்பட்டுள்ளது எண்2 இல்லை Ramp DEVRST_N வலியுறுத்தலுக்குப் பிறகு எந்த வரிசையிலும் கீழே எந்தவொரு விநியோகத்திற்கும் முன் வலியுறுத்தப்பட்டது ஆர்amp கீழே ஆம் இல்லை - ஒரு வெளிப்புற 1 KΩ புல்-டவுன் மின்தடையானது முக்கியமான I/Os இல் உள்ள அதிக தடுமாற்றத்தை குறைக்க பரிந்துரைக்கப்படுகிறது, இது பவர்-டவுன் போது குறைவாக இருக்க வேண்டும்.
- VPP r ஆக இயங்கும் மின்சாரம் வரை வெளிப்புறமாக இழுக்கப்படும் I/O க்கு மட்டுமே குறைந்த தடுமாற்றம் காணப்படுகிறது.ampகள் கீழே. இருப்பினும், இது சாதனம் பரிந்துரைக்கப்பட்ட இயக்க நிலைமைகளை மீறுவதாகும், ஏனெனில் தொடர்புடைய VDDIx rக்குப் பிறகு PAD அதிகமாக இருக்கக்கூடாது.ampகீழே.
- DEVRST_N உறுதிசெய்யப்பட்டால், VDDI க்கு மின்தடையம் வழியாக அதிக ஓட்டம் மற்றும் வெளிப்புறமாக இழுக்கப்படும் எந்த வெளியீட்டில் I/O இல் குறைந்த தடுமாற்றத்தை பயனர் காணலாம். உதாரணமாகample, 1KΩ புல்-அப் மின்தடையத்துடன், குறைந்த தடுமாற்றம் குறைந்தபட்ச தொகுதியை அடையும்tag0.4 ns கால அளவு கொண்ட 200V இன் e வெளியீடு சிகிச்சைக்கு முன் ஏற்படலாம்.
குறிப்பு: DEVRST_N ஐ VPP தொகுதிக்கு மேலே இழுக்கக் கூடாதுtagஇ. மேற்கூறியவற்றைத் தவிர்க்க, AC439 இல் விவரிக்கப்பட்டுள்ள பவர்-அப் மற்றும் பவர்-டவுன் வரிசைகளைப் பின்பற்றுவது மிகவும் பரிந்துரைக்கப்படுகிறது: RTG4 FPGA விண்ணப்பக் குறிப்புக்கான பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள்.
மீள்பார்வை வரலாறு
திருத்த வரலாறு ஆவணத்தில் செயல்படுத்தப்பட்ட மாற்றங்களை விவரிக்கிறது. தற்போதைய வெளியீட்டில் தொடங்கி, திருத்தங்கள் மூலம் மாற்றங்கள் பட்டியலிடப்பட்டுள்ளன.
அட்டவணை 3-1. மீள்பார்வை வரலாறு
திருத்தம் | தேதி | விளக்கம் |
A | 04/2022 | • DEVRST_N வலியுறுத்தலின் போது, அனைத்து RTG4 I/Os மும்மைப்படுத்தப்படும். FPGA துணியால் அதிகமாக இயக்கப்படும் மற்றும் வெளிப்புறமாக பலகையில் அதிகமாக இழுக்கப்படும் வெளியீடுகள் ட்ரிஸ்டேட் நிலையில் நுழைவதற்கு முன்பு குறைந்த தடுமாற்றத்தை அனுபவிக்கலாம். DEVRST_N வலியுறுத்தப்படும்போது தடுமாற்றம் ஏற்படக்கூடிய FPGA வெளியீடுகளுக்கான ஒன்றோடொன்று இணைப்பின் தாக்கத்தைப் புரிந்துகொள்ள, அத்தகைய வெளியீட்டு சூழ்நிலையுடன் கூடிய பலகை வடிவமைப்பு பகுப்பாய்வு செய்யப்பட வேண்டும். மேலும் தகவலுக்கு, பிரிவில் படி 5 ஐப் பார்க்கவும்
2.2 DEVRST_N வலியுறுத்தல் மற்றும் பவர்-டவுன் போது கருத்தில் கொள்ள வேண்டியவை. • மறுபெயரிடப்பட்டது மின் தடை பிரிவு 2.2. DEVRST_N வலியுறுத்தல் மற்றும் பவர்-டவுன் போது கருத்தில் கொள்ள வேண்டியவை. • மைக்ரோசிப் டெம்ப்ளேட்டாக மாற்றப்பட்டது. |
2 | 02/2022 | • பவர்-அப் பிரிவு சேர்க்கப்பட்டது.
• பவர் சீக்வென்சிங் பிரிவு சேர்க்கப்பட்டது. |
1 | 07/2019 | இந்த ஆவணத்தின் முதல் வெளியீடு. |
மைக்ரோசிப் FPGA ஆதரவு
Microchip FPGA தயாரிப்புகள் குழு அதன் தயாரிப்புகளை வாடிக்கையாளர் சேவை, வாடிக்கையாளர் தொழில்நுட்ப ஆதரவு மையம் உள்ளிட்ட பல்வேறு ஆதரவு சேவைகளுடன் ஆதரிக்கிறது. webதளம் மற்றும் உலகளாவிய விற்பனை அலுவலகங்கள். வாடிக்கையாளர்கள் தங்கள் கேள்விகளுக்கு ஏற்கனவே பதில் கிடைத்திருக்க வாய்ப்புள்ளதால், ஆதரவைத் தொடர்புகொள்வதற்கு முன் மைக்ரோசிப் ஆன்லைன் ஆதாரங்களைப் பார்வையிட பரிந்துரைக்கப்படுகிறது.
மூலம் தொழில்நுட்ப ஆதரவு மையத்தைத் தொடர்பு கொள்ளவும் webwww.microchip.com/support இல் உள்ள தளம். FPGA சாதன பகுதி எண்ணைக் குறிப்பிடவும், பொருத்தமான வகை வகையைத் தேர்ந்தெடுத்து வடிவமைப்பைப் பதிவேற்றவும் fileஒரு தொழில்நுட்ப ஆதரவு வழக்கை உருவாக்கும் போது கள்.
தயாரிப்பு விலை, தயாரிப்பு மேம்படுத்தல்கள், புதுப்பித்தல் தகவல், ஆர்டர் நிலை மற்றும் அங்கீகாரம் போன்ற தொழில்நுட்பமற்ற தயாரிப்பு ஆதரவுக்கு வாடிக்கையாளர் சேவையைத் தொடர்புகொள்ளவும்.
- வட அமெரிக்காவிலிருந்து, 800.262.1060 ஐ அழைக்கவும்
- உலகின் பிற பகுதிகள், 650.318.4460 என்ற எண்ணுக்கு அழைக்கவும்
- தொலைநகல், உலகில் எங்கிருந்தும், 650.318.8044
மைக்ரோசிப் Webதளம்
மைக்ரோசிப் எங்கள் வழியாக ஆன்லைன் ஆதரவை வழங்குகிறது webதளத்தில் www.microchip.com/. இது webதளம் தயாரிக்க பயன்படுகிறது fileகள் மற்றும் தகவல்கள் வாடிக்கையாளர்களுக்கு எளிதில் கிடைக்கும். கிடைக்கக்கூடிய சில உள்ளடக்கங்களில் பின்வருவன அடங்கும்:
- தயாரிப்பு ஆதரவு - தரவுத் தாள்கள் மற்றும் பிழைகள், விண்ணப்பக் குறிப்புகள் மற்றும் கள்ample நிரல்கள், வடிவமைப்பு ஆதாரங்கள், பயனர் வழிகாட்டிகள் மற்றும் வன்பொருள் ஆதரவு ஆவணங்கள், சமீபத்திய மென்பொருள் வெளியீடுகள் மற்றும் காப்பகப்படுத்தப்பட்ட மென்பொருள்
- பொது தொழில்நுட்ப ஆதரவு - அடிக்கடி கேட்கப்படும் கேள்விகள் (FAQகள்), தொழில்நுட்ப ஆதரவு கோரிக்கைகள், ஆன்லைன் கலந்துரையாடல் குழுக்கள், மைக்ரோசிப் வடிவமைப்பு கூட்டாளர் நிரல் உறுப்பினர் பட்டியல்
- மைக்ரோசிப்பின் வணிகம் - தயாரிப்பு தேர்வாளர் மற்றும் வரிசைப்படுத்தும் வழிகாட்டிகள், சமீபத்திய மைக்ரோசிப் பத்திரிகை வெளியீடுகள், கருத்தரங்குகள் மற்றும் நிகழ்வுகளின் பட்டியல், மைக்ரோசிப் விற்பனை அலுவலகங்கள், விநியோகஸ்தர்கள் மற்றும் தொழிற்சாலை பிரதிநிதிகளின் பட்டியல்கள்
தயாரிப்பு மாற்ற அறிவிப்பு சேவை
மைக்ரோசிப்பின் தயாரிப்பு மாற்ற அறிவிப்பு சேவையானது வாடிக்கையாளர்களை மைக்ரோசிப் தயாரிப்புகளில் தொடர்ந்து வைத்திருக்க உதவுகிறது. குறிப்பிட்ட தயாரிப்பு குடும்பம் அல்லது ஆர்வமுள்ள மேம்பாட்டுக் கருவி தொடர்பான மாற்றங்கள், புதுப்பிப்புகள், திருத்தங்கள் அல்லது பிழைகள் ஏற்படும் போதெல்லாம் சந்தாதாரர்கள் மின்னஞ்சல் அறிவிப்பைப் பெறுவார்கள்.
பதிவு செய்ய, செல்லவும் www.microchip.com/pcn மற்றும் பதிவு வழிமுறைகளைப் பின்பற்றவும்.
வாடிக்கையாளர் ஆதரவு
மைக்ரோசிப் தயாரிப்புகளின் பயனர்கள் பல சேனல்கள் மூலம் உதவியைப் பெறலாம்:
- விநியோகஸ்தர் அல்லது பிரதிநிதி
- உள்ளூர் விற்பனை அலுவலகம்
- உட்பொதிக்கப்பட்ட தீர்வுகள் பொறியாளர் (ESE)
- தொழில்நுட்ப ஆதரவு
ஆதரவுக்காக வாடிக்கையாளர்கள் தங்கள் விநியோகஸ்தர், பிரதிநிதி அல்லது ESE ஐ தொடர்பு கொள்ள வேண்டும். வாடிக்கையாளர்களுக்கு உதவ உள்ளூர் விற்பனை அலுவலகங்களும் உள்ளன. விற்பனை அலுவலகங்கள் மற்றும் இருப்பிடங்களின் பட்டியல் இந்த ஆவணத்தில் சேர்க்கப்பட்டுள்ளது.
மூலம் தொழில்நுட்ப ஆதரவு கிடைக்கிறது webதளத்தில்: www.microchip.com/support
மைக்ரோசிப் சாதனங்களின் குறியீடு பாதுகாப்பு அம்சம்
மைக்ரோசிப் தயாரிப்புகளில் குறியீடு பாதுகாப்பு அம்சத்தின் பின்வரும் விவரங்களைக் கவனியுங்கள்:
- மைக்ரோசிப் தயாரிப்புகள் அவற்றின் குறிப்பிட்ட மைக்ரோசிப் டேட்டா ஷீட்டில் உள்ள விவரக்குறிப்புகளைப் பூர்த்தி செய்கின்றன.
- மைக்ரோசிப், அதன் தயாரிப்புகளின் குடும்பம் நோக்கம் கொண்ட முறையில், செயல்பாட்டு விவரக்குறிப்புகளுக்குள் மற்றும் சாதாரண நிலைமைகளின் கீழ் பயன்படுத்தப்படும் போது பாதுகாப்பானது என்று நம்புகிறது.
- மைக்ரோசிப் அதன் அறிவுசார் சொத்துரிமைகளை மதிப்பிடுகிறது மற்றும் தீவிரமாக பாதுகாக்கிறது. மைக்ரோசிப் தயாரிப்பின் குறியீடு பாதுகாப்பு அம்சங்களை மீறும் முயற்சிகள் கண்டிப்பாக தடைசெய்யப்பட்டுள்ளது மற்றும் டிஜிட்டல் மில்லினியம் பதிப்புரிமைச் சட்டத்தை மீறலாம்.
- மைக்ரோசிப் அல்லது வேறு எந்த குறைக்கடத்தி உற்பத்தியாளர்களும் அதன் குறியீட்டின் பாதுகாப்பிற்கு உத்தரவாதம் அளிக்க முடியாது. குறியீடு பாதுகாப்பு என்பது தயாரிப்பு "உடைக்க முடியாதது" என்று நாங்கள் உத்தரவாதம் அளிக்கிறோம் என்று அர்த்தமல்ல. குறியீடு பாதுகாப்பு தொடர்ந்து உருவாகி வருகிறது. எங்கள் தயாரிப்புகளின் குறியீடு பாதுகாப்பு அம்சங்களை தொடர்ந்து மேம்படுத்த மைக்ரோசிப் உறுதிபூண்டுள்ளது.
சட்ட அறிவிப்பு
- இந்த வெளியீடும் இங்குள்ள தகவல்களும் மைக்ரோசிப் தயாரிப்புகளுடன் மட்டுமே பயன்படுத்தப்படலாம், இதில் மைக்ரோசிப் தயாரிப்புகளை வடிவமைத்தல், சோதனை செய்தல் மற்றும் உங்கள் பயன்பாட்டுடன் ஒருங்கிணைத்தல் ஆகியவை அடங்கும். இந்தத் தகவலை வேறு எந்த வகையிலும் பயன்படுத்துவது இந்த விதிமுறைகளை மீறுகிறது. சாதன பயன்பாடுகள் தொடர்பான தகவல்கள் உங்கள் வசதிக்காக மட்டுமே வழங்கப்படுகின்றன, மேலும் அவை மாற்றப்படலாம்
மேம்படுத்தல்கள் மூலம். உங்கள் விண்ணப்பம் உங்களின் விவரக்குறிப்புகளுடன் பொருந்துகிறதா என்பதை உறுதிப்படுத்துவது உங்கள் பொறுப்பு. கூடுதல் ஆதரவுக்காக உங்கள் உள்ளூர் மைக்ரோசிப் விற்பனை அலுவலகத்தைத் தொடர்புகொள்ளவும் அல்லது கூடுதல் ஆதரவைப் பெறவும் www.microchip.com/en-us/support/design-help/client-support-services. - இந்த தகவல் மைக்ரோசிப் மூலம் வழங்கப்படுகிறது. மைக்ரோசிப் எந்தவொரு பிரதிநிதித்துவத்தையும் உத்தரவாதங்களையும் வழங்காது
அல்லது, தகவலுடன் தொடர்புடையது, ஆனால் எந்த ஒரு குறிப்பிட்ட நோக்கத்திற்காகவோ அல்லது நோக்கத்திற்காகவோ, வர்த்தகம், மற்றும் தகுதிக்கான எந்தவொரு மறைமுகமான உத்தரவாதங்களுக்கும் வரம்பற்றது செயல்திறன். - எந்தவொரு சந்தர்ப்பத்திலும் மைக்ரோசிப் எந்தவொரு மறைமுகமான, சிறப்பு, தண்டனை, தற்செயலான அல்லது அடுத்தடுத்த இழப்புகள், சேதம், செலவு அல்லது அது தொடர்பான எந்தவொரு செலவுக்கும் பொறுப்பாகாது. எவ்வாறாயினும், மைக்ரோசிப் சாத்தியம் குறித்து அறிவுறுத்தப்பட்டிருந்தாலும் அல்லது சேதங்கள் எதிர்நோக்கக்கூடியவை. சட்டத்தால் அனுமதிக்கப்பட்ட முழு அளவில், மைக்ரோசிப்பின் அனைத்து உரிமைகோரல்களின் மொத்தப் பொறுப்பும், தகவல் அல்லது அதன் பயன்பாடு தொடர்பான எந்த வகையிலும், உணவுத் தொகையின் அளவை விட அதிகமாக இருக்காது. தகவலுக்காக மைக்ரோசிப்பிற்கு நேரடியாக.
லைஃப் சப்போர்ட் மற்றும்/அல்லது பாதுகாப்புப் பயன்பாடுகளில் மைக்ரோசிப் சாதனங்களைப் பயன்படுத்துவது முற்றிலும் வாங்குபவரின் ஆபத்தில் உள்ளது, மேலும் இதுபோன்ற பயன்பாட்டினால் ஏற்படும் எந்தவொரு மற்றும் அனைத்து சேதங்கள், உரிமைகோரல்கள், வழக்குகள் அல்லது செலவினங்களிலிருந்து பாதிப்பில்லாத மைக்ரோசிப்பைப் பாதுகாக்கவும், இழப்பீடு வழங்கவும் மற்றும் வைத்திருக்கவும் வாங்குபவர் ஒப்புக்கொள்கிறார். மைக்ரோசிப் அறிவுசார் சொத்துரிமையின் கீழ், வேறுவிதமாகக் கூறப்படாவிட்டால், மறைமுகமாகவோ அல்லது வேறுவிதமாகவோ உரிமங்கள் தெரிவிக்கப்படாது.
வர்த்தக முத்திரைகள்
- மைக்ரோசிப் பெயர் மற்றும் லோகோ, மைக்ரோசிப் லோகோ, அடாப்டெக், அன்ரேட், ஏ.வி.ஆர், ஏ.வி.ஆர் லோகோ, ஏ.வி.ஆர் ஃப்ரீக்ஸ், பெஸ்டைம், பிட்க்ளூட், கிரிப்டோமெமோரி, கிரிப்டோர்ஃப், டிஎஸ்பிக், ஃப்ளெக்ஸ் பி.டபிள்யூ.ஆர். maXTouch, MediaLB, megaAVR, மைக்ரோசெமி, மைக்ரோசெமி லோகோ, MOST, MOST லோகோ, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 லோகோ, PolarFire, ப்ரோச்சிப் டிசைனர், QTouch, SAM-BA, SFyNSTo, SFyNSTGO, எஸ்.டி. , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron மற்றும் XMEGA ஆகியவை அமெரிக்கா மற்றும் பிற நாடுகளில் இணைக்கப்பட்ட மைக்ரோசிப் தொழில்நுட்பத்தின் பதிவு செய்யப்பட்ட வர்த்தக முத்திரைகளாகும்.
- AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProICASIC ப்ளஸ், ப்ரோ க்யூயாசிக் பிளஸ், SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath மற்றும் ZL ஆகியவை அமெரிக்காவில் இணைக்கப்பட்ட மைக்ரோசிப் டெக்னாலஜியின் பதிவு செய்யப்பட்ட வர்த்தக முத்திரைகளாகும்.
- அட்ஜசென்ட் கீ சப்ரஷன், ஏகேஎஸ், அனலாக் ஃபார்-தி-டிஜிட்டல் வயது, ஏதேனும் மின்தேக்கி, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, DMICDE, CryptoCompanion, DMICDE, CryptoCompanion, , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Paralleling, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, maxCrypto,View, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB சான்றளிக்கப்பட்ட லோகோ, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express, NVMe, ஓம்னிசியன்ட் கோட் ஜெனரேஷன், PICDEM, PICDEM.net, PICkit, PICtail, PICtail, Powersilt, பவர்ஸ்மார்ட் , சிற்றலை தடுப்பான், RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, Synchrophe, USBChTS EnchroPHY, மொத்த வேரிசென்ஸ், வெக்டர் ப்ளாக்ஸ், வெரிஃபி, ViewSpan, WiperLock, XpressConnect மற்றும் ZENA ஆகியவை மைக்ரோசிப் தொழில்நுட்பத்தின் வர்த்தக முத்திரைகளாகும்.
அமெரிக்கா மற்றும் பிற நாடுகள். - SQTP என்பது மைக்ரோசிப் டெக்னாலஜியின் சேவை குறியாகும். USA இல் இணைக்கப்பட்ட அடாப்டெக் லோகோ, தேவைக்கேற்ப அலைவரிசை, சிலிக்கான் சேமிப்பக தொழில்நுட்பம், சிம்காம் மற்றும் நம்பகமான நேரம் ஆகியவை மைக்ரோசிப் டெக்னாலஜி இன்க். இன் பிற நாடுகளில் பதிவுசெய்யப்பட்ட வர்த்தக முத்திரைகளாகும்.
- GestIC என்பது மைக்ரோசிப் டெக்னாலஜி ஜெர்மனி II GmbH & Co. KG இன் பதிவு செய்யப்பட்ட வர்த்தக முத்திரையாகும், இது மற்ற நாடுகளில் உள்ள Microchip Technology Inc. இன் துணை நிறுவனமாகும்.
இங்கு குறிப்பிடப்பட்டுள்ள மற்ற அனைத்து வர்த்தக முத்திரைகளும் அந்தந்த நிறுவனங்களின் சொத்து.
© 2022, Microchip Technology Incorporated மற்றும் அதன் துணை நிறுவனங்கள். அனைத்து உரிமைகளும் பாதுகாக்கப்பட்டவை.
ஐஎஸ்பிஎன்: 978-1-6683-0362-7
தர மேலாண்மை அமைப்பு
மைக்ரோசிப்பின் தர மேலாண்மை அமைப்புகள் பற்றிய தகவலுக்கு, தயவுசெய்து பார்வையிடவும் www.microchip.com/quality.
உலகளாவிய விற்பனை மற்றும் சேவை
அமெரிக்கா | ASIA/PACIFIC | ASIA/PACIFIC | ஐரோப்பா |
கார்ப்பரேட் அலுவலகம்
2355 மேற்கு சாண்ட்லர் Blvd. சாண்ட்லர், AZ 85224-6199 தொலைபேசி: 480-792-7200 தொலைநகல்: 480-792-7277 தொழில்நுட்ப ஆதரவு: www.microchip.com/support Web முகவரி: www.microchip.com அட்லாண்டா டுலூத், ஜிஏ தொலைபேசி: 678-957-9614 தொலைநகல்: 678-957-1455 ஆஸ்டின், TX தொலைபேசி: 512-257-3370 பாஸ்டன் வெஸ்ட்பரோ, எம்ஏ டெல்: 774-760-0087 தொலைநகல்: 774-760-0088 சிகாகோ இட்டாஸ்கா, IL தொலைபேசி: 630-285-0071 தொலைநகல்: 630-285-0075 டல்லாஸ் அடிசன், டி.எக்ஸ் தொலைபேசி: 972-818-7423 தொலைநகல்: 972-818-2924 டெட்ராய்ட் நோவி, எம்.ஐ தொலைபேசி: 248-848-4000 ஹூஸ்டன், TX தொலைபேசி: 281-894-5983 இண்டியானாபோலிஸ் நோபல்ஸ்வில்லே, IN டெல்: 317-773-8323 தொலைநகல்: 317-773-5453 தொலைபேசி: 317-536-2380 லாஸ் ஏஞ்சல்ஸ் மிஷன் விஜோ, சிஏ டெல்: 949-462-9523 தொலைநகல்: 949-462-9608 தொலைபேசி: 951-273-7800 ராலே, NC தொலைபேசி: 919-844-7510 நியூயார்க், NY தொலைபேசி: 631-435-6000 சான் ஜோஸ், CA தொலைபேசி: 408-735-9110 தொலைபேசி: 408-436-4270 கனடா - டொராண்டோ தொலைபேசி: 905-695-1980 தொலைநகல்: 905-695-2078 |
ஆஸ்திரேலியா - சிட்னி
தொலைபேசி: 61-2-9868-6733 சீனா - பெய்ஜிங் தொலைபேசி: 86-10-8569-7000 சீனா - செங்டு தொலைபேசி: 86-28-8665-5511 சீனா - சோங்கிங் தொலைபேசி: 86-23-8980-9588 சீனா - டோங்குவான் தொலைபேசி: 86-769-8702-9880 சீனா - குவாங்சோ தொலைபேசி: 86-20-8755-8029 சீனா - ஹாங்சோ தொலைபேசி: 86-571-8792-8115 சீனா - ஹாங்காங் SAR தொலைபேசி: 852-2943-5100 சீனா - நான்ஜிங் தொலைபேசி: 86-25-8473-2460 சீனா - கிங்டாவ் தொலைபேசி: 86-532-8502-7355 சீனா - ஷாங்காய் தொலைபேசி: 86-21-3326-8000 சீனா - ஷென்யாங் தொலைபேசி: 86-24-2334-2829 சீனா - ஷென்சென் தொலைபேசி: 86-755-8864-2200 சீனா - சுசோவ் தொலைபேசி: 86-186-6233-1526 சீனா - வுஹான் தொலைபேசி: 86-27-5980-5300 சீனா - சியான் தொலைபேசி: 86-29-8833-7252 சீனா - ஜியாமென் தொலைபேசி: 86-592-2388138 சீனா - ஜுஹாய் தொலைபேசி: 86-756-3210040 |
இந்தியா - பெங்களூர்
தொலைபேசி: 91-80-3090-4444 இந்தியா - புது டெல்லி தொலைபேசி: 91-11-4160-8631 இந்தியா - புனே தொலைபேசி: 91-20-4121-0141 ஜப்பான் - ஒசாகா தொலைபேசி: 81-6-6152-7160 ஜப்பான் - டோக்கியோ தொலைபேசி: 81-3-6880- 3770 கொரியா - டேகு தொலைபேசி: 82-53-744-4301 கொரியா - சியோல் தொலைபேசி: 82-2-554-7200 மலேசியா - கோலாலம்பூர் தொலைபேசி: 60-3-7651-7906 மலேசியா - பினாங்கு தொலைபேசி: 60-4-227-8870 பிலிப்பைன்ஸ் - மணிலா தொலைபேசி: 63-2-634-9065 சிங்கப்பூர் தொலைபேசி: 65-6334-8870 தைவான் - ஹசின் சூ தொலைபேசி: 886-3-577-8366 தைவான் - காஹ்சியுங் தொலைபேசி: 886-7-213-7830 தைவான் - தைபே தொலைபேசி: 886-2-2508-8600 தாய்லாந்து - பாங்காக் தொலைபேசி: 66-2-694-1351 வியட்நாம் - ஹோ சி மின் தொலைபேசி: 84-28-5448-2100 |
ஆஸ்திரியா - வெல்ஸ்
தொலைபேசி: 43-7242-2244-39 தொலைநகல்: 43-7242-2244-393 டென்மார்க் - கோபன்ஹேகன் தொலைபேசி: 45-4485-5910 தொலைநகல்: 45-4485-2829 பின்லாந்து - எஸ்பூ தொலைபேசி: 358-9-4520-820 பிரான்ஸ் - பாரிஸ் Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 ஜெர்மனி - கார்ச்சிங் தொலைபேசி: 49-8931-9700 ஜெர்மனி - ஹான் தொலைபேசி: 49-2129-3766400 ஜெர்மனி - ஹெய்ல்பிரான் தொலைபேசி: 49-7131-72400 ஜெர்மனி - கார்ல்ஸ்ரூஹே தொலைபேசி: 49-721-625370 ஜெர்மனி - முனிச் Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 ஜெர்மனி - ரோசன்ஹெய்ம் தொலைபேசி: 49-8031-354-560 இஸ்ரேல் - ரானானா தொலைபேசி: 972-9-744-7705 இத்தாலி - மிலன் தொலைபேசி: 39-0331-742611 தொலைநகல்: 39-0331-466781 இத்தாலி - படோவா தொலைபேசி: 39-049-7625286 நெதர்லாந்து - ட்ரூனென் தொலைபேசி: 31-416-690399 தொலைநகல்: 31-416-690340 நார்வே - ட்ரொன்ட்ஹெய்ம் தொலைபேசி: 47-72884388 போலந்து - வார்சா தொலைபேசி: 48-22-3325737 ருமேனியா - புக்கரெஸ்ட் Tel: 40-21-407-87-50 ஸ்பெயின் - மாட்ரிட் Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 ஸ்வீடன் - கோதன்பெர்க் Tel: 46-31-704-60-40 ஸ்வீடன் - ஸ்டாக்ஹோம் தொலைபேசி: 46-8-5090-4654 யுகே - வோக்கிங்ஹாம் தொலைபேசி: 44-118-921-5800 தொலைநகல்: 44-118-921-5820 |
© 2022 மைக்ரோசிப் டெக்னாலஜி இன்க். மற்றும் அதன் துணை நிறுவனங்கள்
ஆவணங்கள் / ஆதாரங்கள்
![]() |
MICROCHIP RTG4 சேர்க்கை RTG4 FPGAs பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள் [pdf] பயனர் வழிகாட்டி RTG4 சேர்க்கை RTG4 FPGAகள் பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள், RTG4, சேர்க்கை RTG4 FPGAகள் பலகை வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள், வடிவமைப்பு மற்றும் தளவமைப்பு வழிகாட்டுதல்கள் |