MICROCHIP RTG4 Хавсралт RTG4 FPGA-н самбарын дизайн ба зохион байгуулалтын удирдамж
Танилцуулга
AC439: RTG4 FPGA програмын самбарын дизайн ба зохион байгуулалтын удирдамжийн энэхүү нэмэлт нь 3-р хувилбар эсвэл түүнээс хойшхи хувилбарт нийтлэгдсэн DDR9 урттай тохирох удирдамж нь RTG4™ хөгжүүлэлтийн иж бүрдэлд ашигласан самбарын зохион байгуулалтаас давуу байдгийг онцлон тэмдэглэхийн тулд нэмэлт мэдээллийг өгдөг. Эхэндээ RTG4 хөгжүүлэлтийн иж бүрдэл нь зөвхөн Engineering Silicon (ES) дээр боломжтой байсан. Анх гаргасны дараа уг иж бүрдлийг стандарт (STD) хурдны зэрэглэл, -1 хурдны зэрэглэлийн RTG4 үйлдвэрлэлийн төхөөрөмжүүдээр дүүргэсэн. Хэсгийн дугаар, RTG4-DEV-KIT болон RTG4-DEV-KIT-1 нь STD хурдны зэрэг болон -1 хурдны зэрэглэлийн төхөөрөмжүүдтэй ирдэг.
Цаашилбал, энэхүү нэмэлт нь төрөл бүрийн асаах, унтраах дарааллын төхөөрөмжийн оролт/гаралтын ажиллагааны талаарх дэлгэрэнгүй мэдээлэл, мөн хэвийн ажиллагааны үед DEVRST_N баталгаажуулалтыг багтаасан болно.
RTG4-DEV-KIT DDR3 хавтангийн зохион байгуулалтын шинжилгээ
- RTG4 хөгжүүлэлтийн хэрэгсэл нь суурилуулсан хоёр RTG32 FDDR хянагч болон PHY блок (FDDR Зүүн ба Баруун) тус бүрт 4 битийн өгөгдөл, 3 битийн ECC DDR4 интерфейсийг хэрэгжүүлдэг. Интерфейс нь физикийн хувьд таван байт өгөгдлийн эгнээ хэлбэрээр зохион байгуулагдсан.
- Энэхүү иж бүрдэл нь AC3: RTG439 FPGA Хэрэглээний Тэмдэглэлд зориулсан самбарын дизайн ба зохион байгуулалтын удирдамжийн DDR4 байршлын удирдамж хэсэгт тайлбарласны дагуу чиглүүлэлтийн схемийг дагаж мөрддөг. Гэсэн хэдий ч энэхүү хөгжүүлэлтийн иж бүрдэл нь өргөдлийн тэмдэглэлийг нийтлэхээс өмнө зохион бүтээгдсэн тул энэ нь өргөдлийн тэмдэглэлд дурдсан урттай нийцүүлэх шинэчилсэн удирдамжтай нийцэхгүй байна. DDR3 тодорхойлолтод бичих гүйлгээний (DSS) үед DDR750 санах ойн төхөөрөмж бүр дээр өгөгдлийн strobe (DQS) болон DDR3 цаг (CK) хоорондын хазайлт дээр +/- 3 ps хязгаар байдаг.
- Хэрэглээний тэмдэглэлийн AC439-ийн 9-р хувилбар буюу түүнээс хойшхи хувилбаруудын урттай таарах удирдамжийг дагаж мөрдвөл RTG4 самбарын зохион байгуулалт нь бүх процессын туршид -1 болон STD хурдны зэрэглэлийн төхөөрөмжүүдийн tDQSS хязгаарыг хангана.tage, RTG4 үйлдвэрлэлийн төхөөрөмжүүдээр дэмжигдсэн температурын (PVT) ажиллах хүрээ. Үүнийг RTG4 тээглүүр дээрх DQS ба CK хоёрын хоорондох хамгийн муу тохиолдлын гаралтын хазайлтыг тооцох замаар гүйцэтгэнэ. Тодруулбал, ашиглах үед
суурилуулсан RTG4 FDDR хянагч дээр PHY, хамгийн муу нөхцөлд DQS нь -370 хурдтай төхөөрөмжийн хувьд CK-ийг дээд тал нь 1 ps, харин DQS нь STD хурдны зэрэглэлийн төхөөрөмжийн хувьд CK-ийг дээд тал нь 447 ps-ээр тэргүүлдэг. - Хүснэгт 1-1-д үзүүлсэн шинжилгээнд үндэслэн RTG4-DEV-KIT-1 нь RTG4 FDDR-ийн ажиллах хамгийн муу нөхцөлд санах ойн төхөөрөмж бүр дээр tDQSS-ийн хязгаарлалтыг хангадаг. Гэсэн хэдий ч, Хүснэгт 1-2-т харуулсны дагуу STD хурдны зэрэглэлийн RTG4 төхөөрөмжөөр дүүрсэн RTG4-DEV-KIT-ийн зохион байгуулалт нь хамгийн муу тохиолдолд ажиллах нөхцөлд нисдэг топологийн дөрөв, тав дахь санах ойн төхөөрөмжүүдийн tDQSS-ийг хангадаггүй. RTG4 FDDR-д зориулагдсан. Ерөнхийдөө RTG4-DEV-KIT нь ердийн нөхцөлд, жишээлбэл, лабораторийн орчин дахь өрөөний температурт ашиглагддаг. Тиймээс энэ хамгийн муу тохиолдлын шинжилгээ нь ердийн нөхцөлд ашиглагддаг RTG4-DEV-KIT-д хамаарахгүй. Шинжилгээ нь экс үүрэг гүйцэтгэдэгampХэрэглэгчийн самбарын загвар нь нислэгийн хэрэглээний tDQSS-ийг хангасан байхын тулд AC3-д заасан DDR439 урттай тааруулах удирдамжийг дагаж мөрдөх нь яагаад чухал вэ.
- Энэ экс-ийн талаар илүү дэлгэрэнгүй ярихын тулдample, мөн AC4 DDR439 урттай тааруулах удирдамжийг хангаж чадахгүй байгаа RTG3 хавтангийн зохион байгуулалтыг гараар хэрхэн нөхөхийг харуулах, STD хурдны зэрэглэлийн төхөөрөмжтэй RTG4-DEV-KIT нь санах ойн төхөөрөмж бүр дээр tDQSS-ийг хангасан хэвээр байх болно, учир нь хамгийн муу тохиолдолд. суурилуулсан RTG4 FDDR хянагч болон PHY нь өгөгдлийн байт зурвас бүрт DQS дохиог статикаар хойшлуулах чадвартай. Энэ статик шилжилтийг tDQSS > 750 ps-тэй санах ойн төхөөрөмж дээр DQS ба CK хоорондын хазайлтыг багасгахад ашиглаж болно. Бичих гүйлгээний үед DQS-д зориулсан статик саатлын хяналтыг (REG_PHY_WR_DQS_SLAVE_RATIO бүртгэлээс) ашиглах талаар дэлгэрэнгүй мэдээллийг UG0573: RTG4 FPGA Өндөр хурдны DDR интерфэйсийн хэрэглэгчийн гарын авлагаас DRAM сургалтын хэсгээс үзнэ үү. Энэхүү саатлын утгыг Libero® SoC-д автоматаар үүсгэсэн CoreABC FDDR эхлүүлэх кодыг өөрчилснөөр автоматаар эхлүүлэх FDDR хянагчийг үүсгэх үед ашиглаж болно. Үүнтэй төстэй үйл явцыг санах ойн төхөөрөмж бүрийн tDQSS-тай нийцэхгүй байгаа хэрэглэгчийн самбарын зохион байгуулалтад хэрэглэж болно.
Хүснэгт 1-1. -4 хэсэг ба FDDR1 интерфейсийн RTG1-DEV-KIT-1 tDQSS тооцооны үнэлгээ
Замд дүн шинжилгээ хийсэн | Цагийн урт (милль) | Цагийн тархалтын саатал (ps) | Өгөгдлийн урт (милль) | Өгөгдлийн тархалт n
Саатал (ps) |
CLKDQS-ийн ялгаа
Чиглүүлэлтийн улмаас (миллс) |
tDQSS санах ой бүрт, самбарын хазайлтын дараа+FPGA DQSCLK
хазайлт (ps) |
FPGA-1-р санах ой | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 431.12 |
FPGA-2-р санах ой | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 557.36 |
FPGA-3-р санах ой | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 594.48 |
FPGA-4-р санах ой | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 702.64 |
FPGA-5-р санах ой | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 674.16 |
Анхаарна уу: Хамгийн муу тохиолдолд -4 төхөөрөмжид зориулсан RTG3 FDDR DDR1 DQS-CLK хазайлт нь хамгийн ихдээ 370 ps, хамгийн багадаа 242 ps байна.
Хүснэгт 1-2. STD эд анги болон FDDR4 интерфейсийн RTG1-DEV-KIT tDQSS тооцооны үнэлгээ
Замд дүн шинжилгээ хийсэн | Цагийн урт (милль) | Цагийн тархалтын саатал
(ps) |
Өгөгдлийн урт (милль) | Өгөгдөл тархалтын саатал (ps) | CLKDQS-ийн ялгаа
Чиглүүлэлтийн улмаас (миллс) |
tDQSS санах ой бүрт, самбарын хазайлтын дараа+FPGA DQSCLK
хазайлт (ps) |
FPGA-1-р санах ой | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 508.12 |
FPGA-2-р санах ой | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 634.36 |
FPGA-3-р санах ой | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 671.48 |
FPGA-4-р санах ой | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 779.64 |
FPGA-5-р санах ой | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 751.16 |
Жич: Хамгийн муу нөхцөлд STD төхөөрөмжүүдийн RTG4 FDDR DDR3 DQS-CLK хазайлт нь хамгийн ихдээ 447 ps, хамгийн багадаа 302 ps байна.
Анхаарна уу: Энэхүү шинжилгээнд 160 пс/инчийн хавтангийн тархалтын саатлын тооцоог ашигласан болноampлавлах зорилгоор. Хэрэглэгчийн самбарын бодит тархалтын саатал нь шинжилж буй тодорхой самбараас хамаарна.
Цахилгаан дараалал
AC439-ийн энэхүү нэмэлт: RTG4 FPGA програмын самбарын дизайн ба зохион байгуулалтын удирдамж Тэмдэглэл нь Удирдах зөвлөлийн дизайны удирдамжийг дагаж мөрдөх чухал ач холбогдолтойг онцлон харуулах нэмэлт мэдээллийг өгдөг. Асаах болон унтраахтай холбоотой удирдамжийг дагаж мөрдөж байгаа эсэхийг шалгаарай.
Ачаалах
Дараах хүснэгтэд цахилгаан асаах ашиглах зөвлөмжүүд болон тэдгээрийн холбогдох удирдамжийг жагсаав.
Хүснэгт 2-1. Эрчим хүчийг нэмэгдүүлэх удирдамж
Хэрэглээний хэрэг | Дарааллын шаардлага | Зан төлөв | Тэмдэглэл |
DEVRST_N
Бүх RTG4 тэжээлийн эх үүсвэрүүд санал болгож буй үйл ажиллагааны нөхцөлд хүрэх хүртэл асаах үед батлагдлаа |
Тодорхой r байхгүйamp-дээш захиалга шаардлагатай. Хангамж ramp- дээш нь монотоноор өсөх ёстой. | VDD ба VPP нь идэвхжүүлэх босго (VDD ~= 0.55V, VPP ~= 2.2V) хүрмэгц ба
DEVRST_N гарвал POR саатал тоолуур ажиллах болно Ердийн ~40 мс (хамгийн ихдээ 50 мс), дараа нь төхөөрөмжийг асаах нь Зураг 11 ба функцийг дагаж мөрддөг. 12 (DEVRST_N PUFT) нь Системийн хянагч хэрэглэгчийн гарын авлага (UG0576). Өөрөөр хэлбэл, энэ дараалал нь DEVRST_N гарсан цэгээс хойш 40 мс + 1.72036 мс (ердийн) хугацаа шаардагдана. DEVRST_N-ийг дараа нь ашиглах нь хүлээхгүй гэдгийг анхаарна уу POR тоолуур нь функциональ даалгавруудыг асаахад зориулагдсан тул энэ дараалалд ердөө 1.72036 мс (ердийн). |
Дизайнаар бол цахилгаан асаах үед гаралт идэвхгүй болно (өөрөөр хэлбэл хөвөх). Нэг удаа POR тоолуур
дууссан, DEVRST_N гарсан бөгөөд бүх VDDI I/O хангамжууд өөрсдийн хэмжээнд хүрсэн ~0.6V босго, дараа нь UG11-ийн 12, 0576-р зурагт заасны дагуу гаралт нь хэрэглэгчийн удирдлагад шилжих хүртэл сул татах идэвхжсэн байдлаар I/O-г гурвалсан болгоно. Асаах үед бага байх ёстой чухал гаралтууд нь гаднаас 1К-Ом татах резистор шаарддаг. |
DEVRST_N
VPP болон бүх хангамж r руу татсанamp ойролцоогоор ижил хугацаанд дээшээ |
VDDPLL байх ёсгүй
r-ийн сүүлчийн тэжээлийн хангамжamp дээшлэх ба санал болгож буй хамгийн бага үйлдлийн боть хүрэх ёстойtage сүүлчийн нийлүүлэлтийн өмнө (VDD эсвэл VDDI) r эхэлнэampPLL түгжих гаралтаас сэргийлэхийн тулд ing up алдаа. CCC/PLL READY_VDDPLL-г хэрхэн ашиглах тухай тайлбарыг RTG4 Clocking Resources User Guide (UG0586) -аас үзнэ үү. VDDPLL тэжээлийн хангамжийн дарааллын шаардлагыг арилгах оролт. SERDES_x_Lyz_VDDAIO-г VDD-тэй ижил тэжээлд холбоно уу, эсвэл нэгэн зэрэг асаалттай байгаа эсэхийг шалгаарай. |
VDD ба VPP идэвхжүүлэх босго (VDD ~= 0.55V, VPP ~= 2.2V) хүрмэгц
50 мс POR саатал тоолуур ажиллах болно. Төхөөрөмжийг асаах нь функциональ цагийг дагаж мөрддөг Системийн хянагч хэрэглэгчийн гарын авлагын (UG9) 10 ба 0576 (VDD PUFT) зураг. Өөрөөр хэлбэл нийт хугацаа 57.95636 мс байна. |
Дизайнаар бол цахилгаан асаах үед гаралт идэвхгүй болно (өөрөөр хэлбэл хөвөх). Нэг удаа POR тоолуур
дууссан, DEVRST_N гарсан бөгөөд бүх VDDI IO хангамжууд өөрсдийн хэмжээнд хүрсэн ~0.6V босго, дараа нь UG9-ийн 10, 0576-р зурагт заасны дагуу гаралт нь хэрэглэгчийн удирдлагад шилжих хүртэл сул татах идэвхжсэн байдлаар I/O-г гурвалсан болгоно. Асаах үед бага байх ёстой чухал гаралтууд нь гаднаас 1К-Ом татах резистор шаарддаг. |
Хэрэглээний хэрэг | Дарааллын шаардлага | Зан төлөв | Тэмдэглэл |
VDD/ SERDES_VD DAIO -> VPP/VDDPLL
-> |
Хувилбарын баганад жагсаасан дараалал.
DEVRST_N нь VPP рүү татагдсан. |
VDD болон VPP идэвхжүүлэх босго (VDD ~= 0.55V, VPP ~= 2.2V) хүрмэгц 50 мс.
POR саатал тоолуур ажиллах болно. Төхөөрөмжийг ажиллуулах хугацаа нь Зурагт нийцдэг 9 ба 10 (VDD PUFT) -ийн Системийн хянагч хэрэглэгчийн гарын авлага (UG0576). Төхөөрөмжийг асаах дарааллыг дуусгах, ажиллах хугацааг тохируулах нь асаалттай байгаа хамгийн сүүлийн VDDI хангамж дээр суурилдаг. |
Дизайнаар бол цахилгаан асаах үед гаралт идэвхгүй болно (өөрөөр хэлбэл хөвөх). Нэг удаа POR тоолуур
дууссан, DEVRST_N гарсан бөгөөд бүх VDDI I/O хангамжууд өөрсдийн хэмжээнд хүрсэн ~0.6V босго, дараа нь UG9-ийн 10, 0576-р зурагт заасны дагуу гаралт нь хэрэглэгчийн удирдлагад шилжих хүртэл сул татах идэвхжсэн IO-уудыг гурвалсан болгоно. Бүх VDDI хангамж ~0.6V хүрэх хүртэл асаах үед сул татах идэвхжил байхгүй. Гол ашиг тус Энэ дарааллын хамгийн сүүлийн VDDI нийлүүлэлт нь хүрдэг Энэ идэвхжүүлэлтийн босго нь сул татахыг идэвхжүүлэхгүй бөгөөд оронд нь идэвхгүй горимоос хэрэглэгчийн тодорхойлсон горимд шууд шилжинэ. Энэ нь сүүлийн VDDI-аар тэжээгддэг оролт/гаралтын банкуудын дийлэнх нь өсөх загварт шаардагдах гадаад 1К доош татах резисторын тоог багасгахад тусална. Сүүлчийн VDDI нийлүүлэлтээс өөр ямар ч VDDI тэжээлээр тэжээгддэг бусад бүх оролт/гаралтын банкуудын хувьд асах үед бага байх ёстой чухал гаралтууд нь гаднаас 1К-Ом татах резисторыг шаарддаг. |
Дор хаяж 51 мс хүлээнэ үү -> | |||
VDDI (Бүх IO
банкууд) |
|||
OR | |||
VDD/ SERDES_VD DAIO -> | |||
VPP/ VDDPLL/ 3.3V_VDDI -> | |||
Дор хаяж 51 мс хүлээнэ үү -> | |||
VDDI
(3.3V_VD бус DI) |
DEVRST_N баталгаажуулах болон унтраах үед анхаарах зүйлс
Хэрэв AC439: RTG4 FPGA програмын самбарын дизайн ба зохион байгуулалтын зааварчилгааг дагаж мөрдөөгүй бол дахин үзнэ үү.view дараах дэлгэрэнгүй мэдээлэл:
- Хүснэгт 2-2-т заасан унтраалтын дарааллын хувьд хэрэглэгч оролт/гаралтын доголдол, гэнэтийн болон түр зуурын гүйдлийн үйл явдлуудыг харж болно.
- Хэрэглэгчийн зөвлөгөөний мэдэгдэл (CAN) 19002.5-д заасны дагуу RTG4 мэдээллийн хуудсанд санал болгосон унтрах дарааллаас хазайх нь 1.2V VDD тэжээл дээр түр зуурын гүйдлийг өдөөж болно. Хэрэв 3.3V VPP тэжээл нь ramp1.2V VDD нийлүүлэхээс өмнө VPP болон DEVRST_N (VPP-ээр тэжээгддэг) ойролцоогоор 1.0В хүрэх үед VDD дээр түр зуурын гүйдэл ажиглагдах болно. Мэдээллийн хуудасны зөвлөмжийн дагуу VPP-г хамгийн сүүлд унтраасан тохиолдолд энэ түр зуурын гүйдэл үүсэхгүй.
- Түр зуурын гүйдлийн хэмжээ, үргэлжлэх хугацаа нь FPGA-д програмчлагдсан загвар, самбарыг салгах тусгай багтаамж, 1.2V хүчдэлийн түр зуурын хариу урвалаас хамаарна.tage зохицуулагч. Ховор тохиолдолд 25А хүртэл түр зуурын гүйдэл (эсвэл нэрлэсэн 30V VDD тэжээл дээр 1.2 ватт) ажиглагдсан. Энэхүү VDD түр зуурын гүйдэл нь бүхэл бүтэн FPGA даавуунд тархсан шинж чанартай (тодорхой газар нутагшаагүй) ба богино хугацаанд үргэлжилдэг тул цахилгаан уналтын түр зуурын гүйдэл 25А ба түүнээс бага байвал найдвартай байдалд санаа зовох зүйл байхгүй.
- Шилдэг дизайны туршлагын хувьд түр зуурын гүйдэлээс зайлсхийхийн тулд мэдээллийн хуудасны зөвлөмжийг дагаж мөрдөөрэй.
- Оролт/гаралтын доголдол нь 1.7 мс-д ойролцоогоор 1.2V байж болно.
- Low эсвэл Tristate-ийг жолоодох гаралт дээр өндөр алдаа ажиглагдаж болно.
- Өндөр жолоодлогын гаралт дээр бага доголдол ажиглагдаж болно (бага алдааг 1 КОм-ыг татах замаар багасгах боломжгүй).
- VDDIx-ийг унтрааснаар эхлээд Өндөрөөс Доод руу монотон шилжих боломжийг олгодог боловч гаралт нь богино хугацаанд бага хөдөлдөг бөгөөд энэ нь RTG4 VDDIx унтарсан үед гаднаас өндөр гаралтыг татахыг оролддог хэрэглэгчийн самбарт нөлөөлнө. RTG4 нь I/O дэвсгэрүүдийг VDDIx банкны нийлүүлэлтийн хэмжээнээс дээш гаднаас хөтлөхгүй байхыг шаарддагtagТиймээс хэрэв өөр цахилгааны төмөр замд гадны резистор нэмбэл VDDIx тэжээлтэй зэрэгцэн унтрах ёстой.
Хүснэгт 2-2. AC439-д санал болгож буй унтрах дарааллыг дагаж мөрдөхгүй байх үед гарах оролт/гаралтын доголдлын хувилбаруудӨгөгдмөл гаралтын төлөв VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N Хүч чадал буурах зан үйл I/O алдаа Одоогийн In- Rush I/O Driving Low эсвэл Tristated Ramp ямар ч дарааллаар VPP дараа доош Ramp эхлээд доошоо VPP-тэй холбоотой Тийм 1 Тиймээ Ramp DEVRST_N мэдэгдлийн дараа дурын дарааллаар доош Аливаа хангамжийн өмнө батлагддаг ramp доош Тийм 1 Үгүй I/O Driving High Ramp ямар ч дарааллаар VPP дараа доош Ramp эхлээд доошоо VPP-тэй холбоотой Тиймээ Тиймээ Ramp VPP-ээс өмнө дурын дарааллаар доош Ramp хамгийн сүүлд доошоо VPP-тэй холбоотой Үгүй 2 Үгүй Ramp DEVRST_N мэдэгдлийн дараа дурын дарааллаар доош Аливаа хангамжийн өмнө батлагддаг ramp доош Тиймээ Үгүй - Гадны 1 КОм-ын доош татах резисторыг асаах үед бага хэвээр байх ёстой чухал оролт/гаралт дээрх өндөр доголдлыг багасгахыг зөвлөж байна.
- Зөвхөн VPP r байдлаар тэжээгддэг тэжээлийн эх үүсвэр рүү гаднаас татагдсан оролт/гаралтын үед л бага алдаа ажиглагддаг.ampунав. Гэсэн хэдий ч, энэ нь төхөөрөмжийн санал болгож буй үйлдлийн нөхцлийг зөрчсөн явдал юм, учир нь PAD нь холбогдох VDDIx r-ийн дараа өндөр байх ёсгүй.ampунав.
- Хэрэв DEVRST_N батлагдвал хэрэглэгч VDDI-ийн резистороор дамжуулан өндөр болон гаднаас дээш хөдөлж байгаа гаралтын оролт/гаралт дээр бага алдаа байгааг харж болно. Жишээ ньample, 1KΩ татах резистортой, бага алдаа нь хамгийн бага хүчдэлд хүрдэгtag0.4 нс-ийн үргэлжлэх хугацаатай 200В-ийн e нь гаралтыг боловсруулахаас өмнө үүсч болно.
Анхаарна уу: DEVRST_N-ийг VPP-ээс дээш татах ёсгүйtagд. Дээр дурдсан зүйлсээс зайлсхийхийн тулд AC439: RTG4 FPGA Хэрэглээний Тэмдэглэлд зориулсан самбарын дизайн ба зохион байгуулалтын зааварт тодорхойлсон асаах болон унтраах дарааллыг дагаж мөрдөхийг зөвлөж байна.
Хяналтын түүх
Хяналтын түүх нь баримт бичигт хийгдсэн өөрчлөлтүүдийг тайлбарладаг. Өөрчлөлтүүдийг одоогийн хэвлэлээс эхлээд засварын дагуу жагсаав.
Хүснэгт 3-1. Хяналтын түүх
Хяналт | Огноо | Тодорхойлолт |
A | 04/2022 | • DEVRST_N баталгаажуулалтын үед бүх RTG4 I/O-г гурвалсан болгоно. FPGA даавуугаар өндөр хөдөлгөж, самбар дээр гаднаас нь өндөр татсан гаралт нь гурвалсан төлөвт орохоос өмнө бага хэмжээний доголдолтой байж болно. DEVRST_N-г баталгаажуулах үед алдаа гарч болзошгүй FPGA гаралтуудын харилцан холболтын нөлөөг ойлгохын тулд ийм гаралтын хувилбар бүхий самбарын загварыг шинжлэх шаардлагатай. Дэлгэрэнгүй мэдээллийг хэсгийн 5-р алхамаас үзнэ үү
2.2. DEVRST_N баталгаажуулах болон унтраах үед анхаарах зүйлс. • Нэрээ өөрчилсөн Унтраах 2.2-р хэсэгт. DEVRST_N баталгаажуулах болон унтраах үед анхаарах зүйлс. • Microchip загвар руу хөрвүүлсэн. |
2 | 02/2022 | • Power-Up хэсгийг нэмсэн.
• Эрчим хүчний дараалал хэсгийг нэмсэн. |
1 | 07/2019 | Энэхүү баримт бичгийн анхны хэвлэл. |
Microchip FPGA дэмжлэг
Microchip FPGA бүтээгдэхүүний групп нь Хэрэглэгчийн үйлчилгээ, Хэрэглэгчийн техникийн дэмжлэг үзүүлэх төв, webсайт болон дэлхий даяарх борлуулалтын оффисууд. Үйлчлүүлэгчид дэмжлэг авахаасаа өмнө Microchip-ийн онлайн эх сурвалжид зочлохыг зөвлөж байна, учир нь тэдний асуултад аль хэдийн хариулсан байх магадлалтай.
-ээр дамжуулан Техникийн дэмжлэгийн төвтэй холбогдоно уу webwww.microchip.com/support дээрх сайт. FPGA төхөөрөмжийн хэсгийн дугаарыг дурдаж, тохирох тохиолдлын ангиллыг сонгож, дизайныг байршуулна уу files техникийн тусламжийн хэрэг үүсгэх үед.
Бүтээгдэхүүний үнэ, бүтээгдэхүүний шинэчлэл, шинэчлэлтийн мэдээлэл, захиалгын байдал, зөвшөөрөл гэх мэт техникийн бус бүтээгдэхүүний дэмжлэг авахын тулд Хэрэглэгчийн үйлчилгээтэй холбогдоно уу.
- Хойд Америкаас 800.262.1060 руу залгаарай
- дэлхийн бусад улс орнуудад 650.318.4460 руу залгаарай
- Факс, дэлхийн хаанаас ч, 650.318.8044
Микрочип Webсайт
Microchip нь манайхаар дамжуулан онлайн дэмжлэг үзүүлдэг webсайт дээр www.microchip.com/. Энэ webсайт хийхэд ашигладаг files болон мэдээллийг үйлчлүүлэгчдэд хялбархан ашиглах боломжтой. Байгаа контентуудын зарим нь:
- Бүтээгдэхүүний дэмжлэг – Мэдээллийн хуудас ба алдаа, хэрэглээний тэмдэглэл ба sampпрограмууд, дизайны нөөцүүд, хэрэглэгчийн гарын авлага, техник хангамжийг дэмжих баримт бичиг, хамгийн сүүлийн үеийн програм хангамжийн хувилбарууд болон архивлагдсан програм хангамж
- Ерөнхий техникийн дэмжлэг – Түгээмэл асуултууд (ТХГ), техникийн дэмжлэг үзүүлэх хүсэлт, онлайн хэлэлцүүлгийн бүлгүүд, Microchip дизайны түнш хөтөлбөрийн гишүүдийн жагсаалт
- Микрочипийн бизнес – Бүтээгдэхүүн сонгох, захиалах гарын авлага, Microchip-ийн хамгийн сүүлийн үеийн хэвлэлийн мэдээ, семинар, арга хэмжээний жагсаалт, Microchip борлуулалтын алба, дистрибьютер, үйлдвэрийн төлөөлөгчдийн жагсаалт
Бүтээгдэхүүний өөрчлөлтийн мэдэгдлийн үйлчилгээ
Microchip-ийн бүтээгдэхүүний өөрчлөлтийн мэдэгдлийн үйлчилгээ нь хэрэглэгчдэд Microchip бүтээгдэхүүний талаар мэдээлэл өгөхөд тусалдаг. Захиалагчид тодорхой бүтээгдэхүүний бүлэг эсвэл сонирхож буй хөгжүүлэлтийн хэрэгсэлтэй холбоотой өөрчлөлт, шинэчлэлт, засвар эсвэл алдаа гарсан тохиолдолд имэйлээр мэдэгдэл хүлээн авах болно.
Бүртгүүлэх бол хаягаар орно уу www.microchip.com/pcn бүртгэлийн зааврыг дагаж мөрдөөрэй.
Хэрэглэгчийн дэмжлэг
Microchip бүтээгдэхүүний хэрэглэгчид хэд хэдэн сувгаар тусламж авах боломжтой.
- Дистрибьютер эсвэл төлөөлөгч
- Орон нутгийн борлуулалтын алба
- Embedded Solutions Engineer (ESE)
- Техникийн дэмжлэг
Үйлчлүүлэгчид тусламж авахын тулд дистрибьютер, төлөөлөгч эсвэл ESE-тэй холбоо барина уу. Орон нутгийн борлуулалтын оффисууд үйлчлүүлэгчдэд туслах боломжтой. Борлуулалтын алба, байршлын жагсаалтыг энэ баримт бичигт оруулсан болно.
-ээр дамжуулан техникийн дэмжлэг авах боломжтой webсайт дээр: www.microchip.com/support
Микрочип төхөөрөмжийн код хамгаалах онцлог
Microchip бүтээгдэхүүн дээрх код хамгаалах функцийн дараах дэлгэрэнгүй мэдээллийг анхаарна уу.
- Микрочипийн бүтээгдэхүүнүүд нь микрочипийн мэдээллийн хуудсанд багтсан үзүүлэлтүүдийг хангадаг.
- Microchip нь түүний гэр бүлийн бүтээгдэхүүнүүдийг зориулалтын дагуу, ашиглалтын үзүүлэлтийн хүрээнд, хэвийн нөхцөлд ашиглахад найдвартай гэж үздэг.
- Микрочип нь оюуны өмчийн эрхийг дээдэлж, түрэмгийлэн хамгаалдаг. Microchip бүтээгдэхүүний кодын хамгаалалтын шинж чанарыг зөрчихийг оролдохыг хатуу хориглодог бөгөөд Дижитал Мянганы Зохиогчийн эрхийн тухай хуулийг зөрчиж болзошгүй.
- Microchip болон бусад хагас дамжуулагч үйлдвэрлэгчдийн аль нь ч кодын аюулгүй байдлыг хангаж чадахгүй. Код хамгаалалт гэдэг нь бид бүтээгдэхүүнийг "эвдрэшгүй" гэдгийг баталгаажуулж байна гэсэн үг биш юм. Кодын хамгаалалт байнга хөгжиж байдаг. Microchip нь манай бүтээгдэхүүний код хамгаалах шинж чанарыг тасралтгүй сайжруулах үүрэг хүлээдэг.
Хууль эрх зүйн мэдэгдэл
- Энэхүү хэвлэл болон энд байгаа мэдээллийг зөвхөн Microchip бүтээгдэхүүнүүд, түүний дотор Microchip бүтээгдэхүүнийг өөрийн программтай зохиох, турших, нэгтгэх зэрэгт ашиглаж болно. Энэ мэдээллийг өөр хэлбэрээр ашиглах нь эдгээр нөхцлийг зөрчиж байна. Төхөөрөмжийн хэрэглээний талаарх мэдээллийг зөвхөн танд тав тухтай байлгах үүднээс өгсөн бөгөөд үүнийг орлуулж болно
шинэчлэлтүүдээр. Өргөдөл нь таны техникийн шаардлагад нийцэж байгаа эсэхийг шалгах нь таны үүрэг хариуцлага юм. Нэмэлт дэмжлэг авахын тулд орон нутгийн Microchip-ийн борлуулалтын албатай холбогдож, нэмэлт тусламж авах боломжтой www.microchip.com/en-us/support/design-help/client-support-services. - ЭНЭ МЭДЭЭЛЭЛИЙГ МИКРОЧИПГЭЭР “Байгаагаараа” ӨГӨӨ. МИКРОЧИП нь хууль тогтоомжид заасан ил болон далд, бичгээр болон аман хэлбэрээр ямар ч төлөөлөл, баталгаа гаргахгүй.
ЭСВЭЛ, ЗӨРЧИЛГҮЙ, ХУДАЛДААНЫ БОЛОМЖТОЙ, ТОДОРХОЙ ЗОРИУЛАЛТАНД ТОХИРЧ БАЙХ ЭСВЭЛ ЗОРИУЛСАН БАТАЛГАА, БУС ЗОРИУЛАЛТЫН ДАМЖИЛСАН БАТАЛГААГ ОРУУЛСАН МЭДЭЭЛЭЛТЭЙ ХОЛБОГДОЛТОЙ. - МИКРОЧИП НЬ ЯМАРЧ ХЭРЭГЛЭХГҮЙ БОЛОВСРОЛТОЙ ХОЛБОГДОХ Шууд бус, ТУСГАЙ, ШИЙТГЭЛИЙН, САНАМЖИЙН ЭСВЭЛ ЭСВЭЛ ЭСВЭЛ ЭСВЭЛ БУС БУС, ХОХИРОЛ, ЗАРДАЛ, ЗАРДЛЫГ ХАРИУЦАХГҮЙ. МИКРОЧИПТ БОЛОМЖТОЙГ ЗӨВЛӨГСӨН ЭСВЭЛ ХОХИРОЛТОЙ БАЙХ БОЛОМЖТОЙ БАЙСАН ХЭРЭГТЭЙ. МЭДЭЭЛЭЛ, ҮҮНИЙГ ХЭРЭГЛЭЭТЭЙ ХОЛБОГДСОН БҮХ НЭМЭГДЭЛ ДЭЭР МИКРОЧИПЫН НИЙТ ХАРИУЦЛАГА ХУУЛИАР ЗӨВШӨГДӨГДӨГ ХАМГИЙН ХЭМЖЭЭНД ХАРИУЦЛАГА ТҮҮНИЙ МЭДЭЭЛЭЛ ЭСВЭЛ ТҮҮНИЙГ ХЭРЭГЛЭЭТЭЙ ХЭРЭГТЭЙ ХЭРЭГСЛИЙН ТӨЛБӨРИЙН ТӨЛБӨРӨӨ АШИГЛАХГҮЙ. МЭДЭЭЛЭЛ.
Микрочип төхөөрөмжийг амь насыг дэмжих болон/эсвэл аюулгүй байдлын хэрэглээнд ашиглах нь худалдан авагчийн эрсдэлд бүрэн хамаарах бөгөөд худалдан авагч нь ийм ашиглалтаас үүдэлтэй аливаа хохирол, нэхэмжлэл, нэхэмжлэл, зардлаас Microchip-ийг хамгаалах, нөхөн төлүүлэх, гэм хоргүй байлгахыг зөвшөөрнө. Өөрөөр заагаагүй бол ямар ч лицензийг Microchip-ийн оюуны өмчийн эрхийн дагуу далд болон бусад байдлаар дамжуулахгүй.
Барааны тэмдэг
- Микрочипийн нэр ба лого, Microchip лого, Adaptec, AnyRate, AVR, AVR лого, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LinksX, mac maXTouch, MediaLB, megaAVR, Microsemi, Microsemi лого, MOST, MOST лого, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 лого, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST лого, SuperFlash. , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, болон XMEGA нь АНУ болон бусад улс орнуудад Microchip Technology Incorporated компанийн бүртгэлтэй худалдааны тэмдэгнүүд юм.
- AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Wi лого, Quiet- SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath болон ZL нь АНУ-д бүртгэлтэй Microchip Technology корпорацийн худалдааны тэмдэгнүүд юм.
- Зэргэлдээ түлхүүр дарах, AKS, дижитал эринд аналог, дурын конденсатор, AnyIn, AnyOut, өргөтгөсөн сэлгэн залгах, BlueSky, BodyCom, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, DEMPICDEM, DEMPICDver, , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Paralleling, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified лого, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express, NVMe, Бүхнийг мэддэг код үүсгэх, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon IRE, , Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, USBChe, USBChe VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect болон ZENA нь Microchip Technology корпорацийн худалдааны тэмдэг юм.
АНУ болон бусад улс орнууд. - SQTP нь АНУ дахь Microchip Technology Inc.-ийн үйлчилгээний тэмдэг юм Adaptec лого, Frequency on Demand, Silicon Storage Technology, Symmcom, Trusted Time зэрэг нь Microchip Technology Inc.-ийн бусад улс орнуудад бүртгэгдсэн худалдааны тэмдэгнүүд юм.
- GestIC нь Microchip Technology Germany II GmbH & Co. KG, Microchip Technology Inc.-ийн охин компаний бусад улс орнуудад бүртгэгдсэн худалдааны тэмдэг юм.
Энд дурдсан бусад бүх барааны тэмдэг нь тус тусын компанийн өмч юм.
© 2022, Microchip Technology Incorporated болон түүний охин компаниуд. Бүх эрх хуулиар хамгаалагдсан.
ISBN: 978-1-6683-0362-7
Чанарын удирдлагын тогтолцоо
Microchip-ийн чанарын удирдлагын тогтолцооны талаарх мэдээллийг авна уу www.microchip.com/quality.
Дэлхий даяарх борлуулалт, үйлчилгээ
АМЕРИК | АЗИ/НОМХОН ДАЛАЙ | АЗИ/НОМХОН ДАЛАЙ | ЕВРОП |
Корпорацийн оффис
2355 West Chandler Blvd. Чандлер, AZ 85224-6199 Утас: 480-792-7200 Факс: 480-792-7277 Техникийн дэмжлэг: www.microchip.com/support Web Хаяг: www.microchip.com Атланта Дулут, GA Утас: 678-957-9614 Факс: 678-957-1455 Остин, Техас Утас: 512-257-3370 Бостон Westborough, MA Утас: 774-760-0087 Факс: 774-760-0088 Чикаго Итаска, Ил Утас: 630-285-0071 Факс: 630-285-0075 Даллас Addison, TX Утас: 972-818-7423 Факс: 972-818-2924 Детройт Нови, Ми Утас: 248-848-4000 Хьюстон, Техас Утас: 281-894-5983 Индианаполис Ноблсвилл, IN Утас: 317-773-8323 Факс: 317-773-5453 Утас: 317-536-2380 Лос Анжелес Mission Viejo, CA Утас: 949-462-9523 Факс: 949-462-9608 Утас: 951-273-7800 Роли, Сүлжээний муж Утас: 919-844-7510 Нью Йорк, NY Утас: 631-435-6000 Сан Хосе, Калифорниа Утас: 408-735-9110 Утас: 408-436-4270 Канад - Торонто Утас: 905-695-1980 Факс: 905-695-2078 |
Австрали - Сидней
Утас: 61-2-9868-6733 Хятад - Бээжин Утас: 86-10-8569-7000 Хятад - Чэнду Утас: 86-28-8665-5511 Хятад - Чунцин Утас: 86-23-8980-9588 Хятад - Дунгуан Утас: 86-769-8702-9880 Хятад - Гуанжоу Утас: 86-20-8755-8029 Хятад - Ханжоу Утас: 86-571-8792-8115 Хятад - Хонг Конг SAR Утас: 852-2943-5100 Хятад - Нанжин Утас: 86-25-8473-2460 Хятад - Чиндао Утас: 86-532-8502-7355 Хятад - Шанхай Утас: 86-21-3326-8000 Хятад - Шэньян Утас: 86-24-2334-2829 Хятад - Шэньжэнь Утас: 86-755-8864-2200 Хятад - Сужоу Утас: 86-186-6233-1526 Хятад - Ухань Утас: 86-27-5980-5300 Хятад - Шиан Утас: 86-29-8833-7252 Хятад - Шямэнь Утас: 86-592-2388138 Хятад - Жухай Утас: 86-756-3210040 |
Энэтхэг - Бангалор
Утас: 91-80-3090-4444 Энэтхэг - Шинэ Дели Утас: 91-11-4160-8631 Энэтхэг - Пуна Утас: 91-20-4121-0141 Япон - Осака Утас: 81-6-6152-7160 Япон - Токио Утас: 81-3-6880- 3770 Солонгос - Дэгү Утас: 82-53-744-4301 Солонгос - Сөүл Утас: 82-2-554-7200 Малайз - Куала Лумпур Утас: 60-3-7651-7906 Малайз - Пенанг Утас: 60-4-227-8870 Филиппин - Манила Утас: 63-2-634-9065 Сингапур Утас: 65-6334-8870 Тайвань - Син Чу Утас: 886-3-577-8366 Тайвань - Каошюн Утас: 886-7-213-7830 Тайвань - Тайпей Утас: 886-2-2508-8600 Тайланд - Бангкок Утас: 66-2-694-1351 Вьетнам - Хо Ши Мин Утас: 84-28-5448-2100 |
Австри - Велс
Утас: 43-7242-2244-39 Факс: 43-7242-2244-393 Дани - Копенгаген Утас: 45-4485-5910 Факс: 45-4485-2829 Финланд - Эспоо Утас: 358-9-4520-820 Франц - Парис Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 Герман - Гарчинг Утас: 49-8931-9700 Герман - Хаан Утас: 49-2129-3766400 Герман - Хайлбронн Утас: 49-7131-72400 Герман - Карлсруэ Утас: 49-721-625370 Герман - Мюнхен Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 Герман - Розенхайм Утас: 49-8031-354-560 Израиль - Раанана Утас: 972-9-744-7705 Итали - Милан Утас: 39-0331-742611 Факс: 39-0331-466781 Итали - Падова Утас: 39-049-7625286 Нидерланд - Друнен Утас: 31-416-690399 Факс: 31-416-690340 Норвеги - Тронхейм Утас: 47-72884388 Польш - Варшав Утас: 48-22-3325737 Румын - Бухарест Tel: 40-21-407-87-50 Испани - Мадрид Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 Швед - Готенберг Tel: 46-31-704-60-40 Швед - Стокгольм Утас: 46-8-5090-4654 Их Британи - Вокингем Утас: 44-118-921-5800 Факс: 44-118-921-5820 |
© 2022 Microchip Technology Inc. болон түүний охин компаниуд
Баримт бичиг / нөөц
![]() |
MICROCHIP RTG4 Хавсралт RTG4 FPGA-н самбарын дизайн ба зохион байгуулалтын удирдамж [pdf] Хэрэглэгчийн гарын авлага RTG4 Хавсралт RTG4 FPGA-ийн ТУЗ-ийн дизайн ба зохион байгуулалтын удирдамж, RTG4, RTG4 FPGA-ийн зөвлөлийн дизайн ба зохион байгуулалтын удирдамж, дизайн ба зохион байгуулалтын удирдамж. |