intel-LOGO

HDMI FPGA IP لاءِ intel AN 837 ڊيزائن ھدايتون

intel-AN-837-Design-Gidelines-for-HDMI-FPGA-IP-PRODUCT

HDMI Intel® FPGA IP لاءِ ڊيزائن ھدايتون

ڊيزائن جون هدايتون توهان کي FPGA ڊوائيسز استعمال ڪندي هاءِ ڊيفينيشن ملٽي ميڊيا انٽرفيس (HDMI) Intel FPGA IPs کي لاڳو ڪرڻ ۾ مدد ڪن ٿيون. اهي هدايتون HDMI Intel® FPGA IP وڊيو انٽرفيس لاءِ بورڊ ڊيزائن کي آسان بڻائين ٿيون.

لاڳاپيل معلومات
  • HDMI Intel FPGA IP يوزر گائيڊ
  • AN 745: Intel FPGA DisplayPort انٽرفيس لاءِ ڊيزائن ھدايتون

HDMI Intel FPGA IP ڊيزائن ھدايتون

HDMI Intel FPGA انٽرفيس ۾ Transition Minimized Differential Signaling (TMDS) ڊيٽا ۽ ڪلاڪ چينلز آهن. انٽرفيس هڪ وڊيو اليڪٽرانڪس اسٽينڊ ايسوسيئشن (VESA) ڊسپلي ڊيٽا چينل (DDC) پڻ رکي ٿو. TMDS چينلز وڊيو، آڊيو، ۽ معاون ڊيٽا کڻندا آھن. DDC I2C پروٽوڪول تي ٻڌل آهي. HDMI Intel FPGA IP core استعمال ڪري ٿو DDC کي پڙهڻ لاءِ Extended Display Identification Data (EDID) ۽ مٽاسٽا ڪنفيگريشن ۽ اسٽيٽس جي معلومات هڪ HDMI ماخذ ۽ سنڪ جي وچ ۾.

HDMI Intel FPGA IP بورڊ ڊيزائن جا طريقا

جڏهن توهان پنهنجي HDMI Intel FPGA IP سسٽم کي ڊزائين ڪري رهيا آهيو، هيٺ ڏنل بورڊ ڊيزائن جي صلاحن تي غور ڪريو.

  • استعمال نه ڪريو ٻن کان وڌيڪ ويزا في ٽريس ۽ اسٽب ذريعي پاسو ڪريو
  • فرق واري جوڙي جي رڪاوٽ کي ڪنيڪٽر ۽ ڪيبل اسيمبليءَ جي رڪاوٽ سان ملايو (100 اوم ± 10٪)
  • TMDS سگنل اسڪيو جي گهرج کي پورو ڪرڻ لاءِ انٽر-پيئر ۽ انٽرا-پيئر اسڪيو کي گھٽ ڪريو
  • جهاز جي هيٺان خال ۾ هڪ فرق واري جوڙي کي روٽ ڪرڻ کان پاسو ڪريو
  • معياري تيز رفتار پي سي بي ڊيزائن جي طريقن کي استعمال ڪريو
  • TX ۽ RX ٻنهي تي بجليءَ جي تعميل کي پورا ڪرڻ لاءِ ليول شفٽر استعمال ڪريو
  • مضبوط ڪيبل استعمال ڪريو، جيئن HDMI 2 لاءِ Cat2.0 ڪيبل

اسڪيميٽ ڊاگرامس

مهيا ڪيل لنڪس ۾ Bitec اسڪيمي ڊراگرامس انٽيل FPGA ڊولپمينٽ بورڊز لاءِ ٽوپولوجي کي بيان ڪن ٿا. HDMI 2.0 لنڪ ٽوپولوجي استعمال ڪندي توهان کي 3.3 V برقي تعميل کي پورا ڪرڻ جي ضرورت آهي. Intel FPGA ڊوائيسز تي 3.3 V تعميل کي پورا ڪرڻ لاء، توهان کي استعمال ڪرڻ جي ضرورت آهي سطح شفٽر. ٽرانسميٽر ۽ رسيور لاءِ ليول شفٽر جي طور تي ڊي سي ملائيندڙ ريڊريور يا ريٽيمر استعمال ڪريو.

خارجي وينڊر ڊيوائسز TMDS181 ۽ TDP158RSBT آھن، ٻئي ھلندا آھن DC coupled لنڪ تي. توهان کي CEC لائنن تي مناسب پل اپ اپ جي ضرورت آهي ڪارڪردگي کي يقيني بڻائڻ لاءِ جڏهن ٻين صارفن جي ريموٽ ڪنٽرول ڊوائيسز سان ڪم ڪندي. Bitec اسڪيمي ڊراگرامس CTS-تصديق ٿيل آهن. سرٽيفڪيشن، بهرحال، پيداوار جي سطح جي مخصوص آهي. پليٽ فارم ڊيزائنرز کي صلاح ڏني وئي آهي ته صحيح ڪارڪردگي لاءِ حتمي پيداوار جي تصديق ڪن.

لاڳاپيل معلومات

  • HSMC HDMI ڌيءَ ڪارڊ جي نظرثاني 8 لاءِ اسڪيميٽڪ ڊاگرام
  • FMC HDMI ڌيءَ ڪارڊ جي نظرثاني 11 لاءِ اسڪيميٽڪ ڊاگرام
  • FMC HDMI ڌيءَ ڪارڊ جي نظرثاني 6 لاءِ اسڪيميٽڪ ڊاگرام

Hot-Plug Detect (HPD)

HPD سگنل ايندڙ ايندڙ +5V پاور سگنل تي منحصر آهي، مثال طورampلي، HPD پن کي صرف ان صورت ۾ تسليم ڪيو وڃي ٿو جڏهن ذريعو مان +5V پاور سگنل معلوم ٿئي. هڪ FPGA سان انٽرفيس ڪرڻ لاء، توهان کي 5V HPD سگنل کي ترجمو ڪرڻ جي ضرورت آهي FPGA I/O vol.tagاي ليول (VCCIO)، هڪ جلد استعمال ڪنديtagاي ليول مترجم جيئن ته TI TXB0102، جنهن ۾ پل اپ رزسٽرز انٽيليٽ ٿيل نه آهن. هڪ HDMI ماخذ کي HPD سگنل کي ڇڪڻ جي ضرورت آهي ته جيئن اهو معتبر طور تي سچل HPD سگنل ۽ هڪ اعلي حجم جي وچ ۾ فرق ڪري سگهي.tagاي سطح HPD سگنل. هڪ HDMI سنڪ +5V پاور سگنل کي ترجمو ڪيو وڃي FPGA I/O voltagاي سطح (VCCIO). هڪ سچل +10V پاور سگنل کي فرق ڪرڻ لاءِ سگنل کي رزسٽر (5K) سان ڪمزوريءَ سان هيٺ ڪرڻ گهرجي جڏهن ته HDMI ماخذ طرفان نه هلايو وڃي. هڪ HDMI ذريعو + 5V پاور سگنل 0.5A کان وڌيڪ نه وڌيڪ موجوده تحفظ آهي.

HDMI Intel FPGA IP ڊسپلي ڊيٽا چينل (DDC)

HDMI Intel FPGA IP DDC I2C سگنلز (SCL ۽ SDA) تي مبني آهي ۽ پل اپ اپ مزاحمت جي ضرورت آهي. Intel FPGA سان انٽرفيس ڪرڻ لاءِ، توهان کي 5V SCL ۽ SDA سگنل ليول جو ترجمو ڪرڻو پوندو FPGA I/O vol.tagاي سطح (VCCIO) استعمال ڪندي voltagاي ليول مترجم، جيئن ته TI TXS0102 جيئن Bitec HDMI 2.0 ڌيءَ ڪارڊ ۾ استعمال ٿئي ٿو. TI TXS0102 voltagاي ليول مترجم ڊيوائس اندروني پل اپ رزسٽرز کي ضم ڪري ٿو ته جيئن آن بورڊ پل اپ رزسٽرز جي ضرورت نه پوي.

AN 837 لاءِ دستاويز جي نظرثاني جي تاريخ: HDMI Intel FPGA IP لاءِ ڊيزائن گائيڊ لائنز

دستاويزي نسخو تبديليون
2019.01.28
  • انٽيل ريبرانڊنگ جي مطابق HDMI IP جو نالو تبديل ڪيو.
  • شامل ڪيو ويو اسڪيميٽ ڊاگرامس سيڪشن جيڪو بيان ڪري ٿو Bitec اسڪيمي ڊراگرامس استعمال ٿيل Intel FPGA بورڊن سان.
  • Bitec FMC HDMI ڌيءَ ڪارڊ جي نظرثاني 11 لاءِ اسڪيميٽ ڊراگرام جي لنڪ شامل ڪئي وئي.
  • ۾ شامل ڪيل وڌيڪ ڊيزائن جون صلاحون HDMI Intel FPGA IP بورڊ ڊيزائن جا طريقا سيڪشن.

 

تاريخ نسخو تبديليون
جنوري 2018 2018.01.22 شروعاتي ڇڏڻ.

نوٽ: ھن دستاويز ۾ HDMI Intel FPGA ڊيزائن ھدايتون شامل آھن جيڪي AN 745 مان ڪڍيون ويون آھن: DisplayPort ۽ HDMI انٽرفيس لاءِ ڊيزائن ھدايتون ۽ AN 745 جو نالو تبديل ڪيو ويو: Intel FPGA DisplayPort انٽرفيس لاءِ ڊيزائن ھدايتون.

Intel Corporation. سڀ حق محفوظ آهن. Intel، Intel لوگو، ۽ ٻيا Intel نشان آھن Intel Corporation يا ان جي ماتحت ادارن جا ٽريڊ مارڪ. Intel وارنٽي ڏئي ٿو ان جي FPGA ۽ سيمڪنڊڪٽر پروڊڪٽس جي ڪارڪردگي کي موجوده وضاحتن مطابق Intel جي معياري وارنٽي جي مطابق پر ڪنهن به وقت بغير اطلاع جي ڪنهن به پروڊڪٽس ۽ خدمتن ۾ تبديليون ڪرڻ جو حق محفوظ رکي ٿو. Intel هتي بيان ڪيل ڪنهن به معلومات، پراڊڪٽ، يا خدمت جي ايپليڪيشن يا استعمال مان پيدا ٿيندڙ ڪابه ذميواري يا ذميواري قبول نه ڪندو آهي سواءِ انٽيل طرفان لکڻ ۾ واضح طور تي اتفاق ڪيو ويو. Intel گراهڪن کي صلاح ڏني وئي آهي ته ڪنهن به شايع ٿيل معلومات تي ڀروسو ڪرڻ کان پهريان ۽ پروڊڪٽس يا خدمتن لاءِ آرڊر ڏيڻ کان پهريان ڊوائيس جي وضاحتن جو جديد نسخو حاصل ڪن.

ٻيا نالا ۽ برانڊ ٻين جي ملڪيت طور دعوي ڪري سگھن ٿا.

ID: 683677
نسخو: 2019-01-28

دستاويز / وسيلا

HDMI FPGA IP لاءِ intel AN 837 ڊيزائن ھدايتون [pdf] استعمال ڪندڙ ھدايت
AN 837 HDMI FPGA IP لاءِ ڊيزائن گائيڊ لائنون، AN 837، HDMI FPGA IP لاءِ ڊيزائن گائيڊ لائينون، HDMI FPGA IP لاءِ گائيڊ لائينون، HDMI FPGA IP

حوالو

تبصرو ڇڏي ڏيو

توهان جو اي ميل پتو شايع نه ڪيو ويندو. گهربل فيلڊ نشان لڳل آهن *