LOGO

MICROCHIP RTG4 နောက်ဆက်တွဲ RTG4 FPGAs ဘုတ်အဖွဲ့ ဒီဇိုင်းနှင့် အပြင်အဆင် လမ်းညွှန်ချက်များ

MICROCHIP RTG4-နောက်ထပ် RTG4-FPGAs-ဘုတ်အဖွဲ့ဒီဇိုင်း-နှင့်-အပြင်အဆင်-လမ်းညွှန်များ-ပုံ- (၁)

နိဒါန်း

AC439 အတွက် ဤဖြည့်စွက်ချက်- RTG4 FPGA Application Note အတွက် ဘုတ်ဒီဇိုင်းနှင့် အပြင်အဆင် လမ်းညွှန်ချက်များသည် တည်းဖြတ်မှု 3 သို့မဟုတ် နောက်ပိုင်းတွင် ထုတ်ပြန်ထားသည့် DDR9 အရှည်ကိုက်ညီသော လမ်းညွှန်ချက်များသည် RTG4™ ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာအတွက် အသုံးပြုသည့် ဘုတ်အပြင်အဆင်ထက် သာလွန်ကြောင်း အလေးပေးရန်အတွက် ဖြည့်စွက်အချက်အလက်များကို ပံ့ပိုးပေးပါသည်။ အစပိုင်းတွင် RTG4 ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာကို Engineering Silicon (ES) ဖြင့်သာ ရနိုင်သည်။ ကနဦးထွက်ရှိပြီးနောက်၊ အစုံကို နောက်ပိုင်းတွင် စံ (STD) အမြန်နှုန်းအဆင့် နှင့် -1 အမြန်နှုန်းအဆင့် RTG4 ထုတ်လုပ်မှု ကိရိယာများဖြင့် ပြည့်နေပါသည်။ အပိုင်းနံပါတ်များ၊ RTG4-DEV-KIT နှင့် RTG4-DEV-KIT-1 တို့သည် STD အမြန်နှုန်းအဆင့်နှင့် -1 အမြန်နှုန်းအဆင့် စက်ပစ္စည်းအသီးသီး အသီးသီး ရောက်ရှိလာပါသည်။
ထို့အပြင်၊ ဤဖြည့်စွက်ချက်တွင် အမျိုးမျိုးသော ပါဝါတက်ခြင်းနှင့် ပါဝါချခြင်းအစီအစဉ်များအတွက် စက်ပစ္စည်း I/O အပြုအမူဆိုင်ရာ အသေးစိတ်အချက်များအပြင် ပုံမှန်လုပ်ဆောင်နေချိန်တွင် DEVRST_N အခိုင်အမာပြောဆိုခြင်းလည်း ပါဝင်သည်။

RTG4-DEV-KIT DDR3 ဘုတ်အဖွဲ့ အပြင်အဆင်ကို လေ့လာခြင်း။

  • RTG4 ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာအစုံသည် တပ်ဆင်ထားသော RTG32 FDDR ထိန်းချုပ်ကိရိယာများနှင့် PHY တုံးနှစ်ခု (FDDR အရှေ့နှင့် အနောက်) တစ်ခုစီအတွက် 4-ဘစ်ဒေတာနှင့် 3-ဘစ် ECC DDR4 အင်တာဖေ့စ်ကို အကောင်အထည်ဖော်သည်။ အင်တာဖေ့စ်အား ဒေတာဘိုက်လမ်းကြောင်းငါးခုအဖြစ် ရုပ်ပိုင်းဆိုင်ရာအရ ဖွဲ့စည်းထားသည်။
  • ပစ္စည်းကိရိယာသည် AC3 ၏ DDR439 Layout Guidelines ကဏ္ဍတွင်ဖော်ပြထားသည့်အတိုင်း လမ်းကြောင်းလမ်းကြောင်းအစီအစဉ်ဖြင့် ပျံသန်းသည်- RTG4 FPGA Application Note အတွက် ဘုတ်ဒီဇိုင်းနှင့် အပြင်အဆင်လမ်းညွှန်ချက်များ။ သို့သော်၊ ဤဖွံ့ဖြိုးတိုးတက်မှုကိရိယာအစုံသည် လျှောက်လွှာမှတ်စုကို မထုတ်ဝေမီ ဒီဇိုင်းရေးဆွဲထားသောကြောင့်၊ ၎င်းသည် အက်ပ်မှတ်စုတွင်ဖော်ပြထားသည့် အပ်ဒိတ်လုပ်ထားသော အရှည်ကိုက်ညီမှုလမ်းညွှန်ချက်များနှင့် မကိုက်ညီပါ။ DDR3 သတ်မှတ်ချက်တွင်၊ ရေးသွင်းခြင်း (DSS) တစ်ခုစီတွင် data strobe (DQS) နှင့် DDR750 နာရီ (CK) ကြားတွင် +/- 3 ps ကန့်သတ်ချက် ရှိသည်။
  • AC439 ပြုပြင်မှု 9 သို့မဟုတ် နောက်ပိုင်းဗားရှင်းများ အက်ပလီကေးရှင်းမှတ်စု၏ ဗားရှင်းများနှင့် ကိုက်ညီသော အရှည်ကိုက်ညီသည့် လမ်းညွှန်ချက်များကို လိုက်နာသောအခါ၊ RTG4 ဘုတ်အပြင်အဆင်သည် လုပ်ငန်းစဉ်တစ်ခုလုံးအတွက် -1 နှင့် STD အမြန်နှုန်းအဆင့်စက်ပစ္စည်းများအတွက် tDQSS ကန့်သတ်ချက်ကို ပြည့်မီလိမ့်မည်၊tage၊ နှင့် RTG4 ထုတ်လုပ်မှုစက်များမှ ပံ့ပိုးထားသော အပူချိန် (PVT) လည်ပတ်မှုအကွာအဝေး။ RTG4 pins များတွင် DQS နှင့် CK ကြား အဆိုးဆုံး output skew ကို တွက်ချက်ခြင်းဖြင့် ၎င်းကို ပြီးမြောက်စေသည်။ အထူးသဖြင်
    တပ်ဆင်ထားသည့် RTG4 FDDR ထိန်းချုပ်ကိရိယာ နှင့် PHY၊ DQS သည် -370 အမြန်နှုန်းအဆင့် စက်ပစ္စည်းအတွက် အမြင့်ဆုံး CK ကို 1 ps ဖြင့် ဦးဆောင်ကာ အဆိုးဆုံးအခြေအနေများတွင် DQS သည် STD အမြန်နှုန်းအဆင့်စက်ပစ္စည်းအတွက် အမြင့်ဆုံး CK ကို 447 ps ဖြင့် ဦးဆောင်သည်။
  • ဇယား 1-1 တွင်ပြသထားသည့်ခွဲခြမ်းစိတ်ဖြာမှုအပေါ်အခြေခံ၍ RTG4-DEV-KIT-1 သည် RTG4 FDDR အတွက် အဆိုးရွားဆုံးလုပ်ဆောင်မှုအခြေအနေများတွင် မမ်မိုရီစက်ပစ္စည်းတစ်ခုစီတွင် tDQSS ကန့်သတ်ချက်များနှင့် ကိုက်ညီပါသည်။ သို့သော်၊ ဇယား 1-2 တွင်ပြသထားသည့်အတိုင်း STD အမြန်နှုန်းအဆင့် RTG4 စက်ပစ္စည်းများနှင့် ပြည့်နှက်နေသည့် RTG4-DEV-KIT အပြင်အဆင်သည် အဆိုးဆုံးသော လည်ပတ်မှုအခြေအနေများတွင် fly-by topology ရှိ စတုတ္ထနှင့် ပဉ္စမမမ်မိုရီကိရိယာများအတွက် tDQSS နှင့် မကိုက်ညီပါ။ RTG4 FDDR အတွက် ယေဘုယျအားဖြင့်၊ RTG4-DEV-KIT ကို ဓာတ်ခွဲခန်းပတ်ဝန်းကျင်ရှိ အခန်းအပူချိန်ကဲ့သို့သော ပုံမှန်အခြေအနေများတွင် အသုံးပြုသည်။ ထို့ကြောင့်၊ ဤအဆိုးဆုံးအခြေအနေခွဲခြမ်းစိတ်ဖြာမှုသည် ပုံမှန်အခြေအနေများတွင်အသုံးပြုသည့် RTG4-DEV-KIT နှင့် သက်ဆိုင်ခြင်းမရှိပါ။ ခွဲခြမ်းစိတ်ဖြာသူဟောင်းလည်းဖြစ်ampအဘယ်ကြောင့်ဆိုသော် အသုံးပြုသူဘုတ်အဖွဲ့ဒီဇိုင်းသည် ပျံသန်းမှုအပလီကေးရှင်းအတွက် tDQSS နှင့်ကိုက်ညီစေရန် AC3 တွင်ဖော်ပြထားသော DDR439 အရှည်ကိုက်ညီသည့်လမ်းညွှန်ချက်များကိုလိုက်နာရန် အရေးကြီးပါသည်။
  • ဒီရည်းစားဟောင်းအကြောင်း အသေးစိတ်ရှင်းပြဖို့ample၊ နှင့် AC4 DDR439 အရှည်ကိုက်ညီသည့် လမ်းညွှန်ချက်များနှင့် မကိုက်ညီသည့် RTG3 ဘုတ်အပြင်အဆင်အတွက် ကိုယ်တိုင်လျော်ကြေးပေးနည်းကို သရုပ်ပြပါ၊ STD အမြန်နှုန်းအဆင့် ကိရိယာများပါသော RTG4-DEV-KIT သည် အဆိုးဆုံးအခြေအနေတွင် မမ်မိုရီစက်ပစ္စည်းတစ်ခုစီတွင် tDQSS နှင့် ကိုက်ညီနိုင်ဆဲဖြစ်သောကြောင့်၊ Built-in RTG4 FDDR controller နှင့် PHY သည် data byte လမ်းကြောင်းတစ်ခုအတွက် DQS signal ကို တည်ငြိမ်စွာနှောင့်နှေးစေနိုင်စွမ်းရှိသည်။ tDQSS > 750 ps ရှိသော မမ်မိုရီကိရိယာတွင် DQS နှင့် CK ကြား ကွဲလွဲမှုကို လျှော့ချရန် ဤတည်ငြိမ်ပြောင်းကို အသုံးပြုနိုင်သည်။ အရောင်းအ၀ယ်တစ်ခုအတွင်း DQS အတွက် static delay ထိန်းချုပ်မှုများကို အသုံးပြုခြင်းအကြောင်း နောက်ထပ်အချက်အလက်များအတွက် UG0573- RTG4 FPGA မြန်နှုန်းမြင့် DDR Interfaces အသုံးပြုသူလမ်းညွှန် DRAM လေ့ကျင့်ရေးအပိုင်းကို ကြည့်ပါ။ အလိုအလျောက်ထုတ်လုပ်ထားသော CoreABC FDDR ကနဦးကုဒ်ကို မွမ်းမံခြင်းဖြင့် FDDR ထိန်းချုပ်ကိရိယာကို အလိုအလျောက် အစပျိုးခြင်းဖြင့် ချက်ချင်းလုပ်ဆောင်သည့်အခါ ဤနှောင့်နှေးမှုတန်ဖိုးကို Libero® SoC တွင် အသုံးပြုနိုင်ပါသည်။ မန်မိုရီကိရိယာတစ်ခုစီတွင် tDQSS မကိုက်ညီသည့် အသုံးပြုသူဘုတ်အဖွဲ့အပြင်အဆင်တွင် အလားတူလုပ်ငန်းစဉ်ကို အသုံးချနိုင်သည်။

ဇယား ၁-၁။ -1 အပိုင်းများနှင့် FDDR1 အင်တာဖေ့စ်အတွက် RTG4-DEV-KIT-1 tDQSS တွက်ချက်မှု အကဲဖြတ်ခြင်း

လမ်းကြောင်းခွဲခြမ်းစိတ်ဖြာ နာရီအလျား (မီလီမီတာ) Clock Propagation Delay (ps) ဒေတာအရှည် (မီလီမီတာ) Propagatio   n        ဒေတာ

နှောင့်နှေး (ps)

CLKDQS အကြား ကွာခြားချက်

Routing (mils) ကြောင့်၊

board skew+FPGA DQSCLK ပြီးနောက် မမ်မိုရီတိုင်းတွင် tDQSS

skew (ps)

FPGA-1st Memory 2578 412.48 2196 351.36 61.12 431.12
FPGA-2nd မှတ်ဉာဏ် 3107 497.12 1936 309.76 187.36 557.36
FPGA-3rd မှတ်ဉာဏ် 3634 581.44 2231 356.96 224.48 594.48
FPGA-4th မှတ်ဉာဏ် 4163 666.08 2084 333.44 332.64 702.64
FPGA-5th မှတ်ဉာဏ် 4749 759.84 2848 455.68 304.16 674.16

မှတ်ချက်- အဆိုးဆုံးအခြေအနေများတွင်၊ RTG4 FDDR DDR3 DQS-CLK သည် -1 စက်များအတွက် 370 ps အမြင့်ဆုံးဖြစ်ပြီး 242 ps အနည်းဆုံးဖြစ်သည်။

ဇယား ၁-၂။ STD အစိတ်အပိုင်းများနှင့် FDDR1 မျက်နှာပြင်အတွက် RTG2-DEV-KIT tDQSS တွက်ချက်မှု အကဲဖြတ်ခြင်း

လမ်းကြောင်းခွဲခြမ်းစိတ်ဖြာ နာရီအလျား (မီလီမီတာ) Clock Propagation နှောင့်နှေးခြင်း။

(ဆာ)

ဒေတာအရှည် (မီလီမီတာ) Data Propagatio n Delay (ps) CLKDQS အကြား ကွာခြားချက်

Routing (mils) ကြောင့်၊

board skew+FPGA DQSCLK ပြီးနောက် မမ်မိုရီတိုင်းတွင် tDQSS

skew (ps)

FPGA-1st Memory 2578 412.48 2196 351.36 61.12 508.12
FPGA-2nd မှတ်ဉာဏ် 3107 497.12 1936 309.76 187.36 634.36
FPGA-3rd မှတ်ဉာဏ် 3634 581.44 2231 356.96 224.48 671.48
FPGA-4th မှတ်ဉာဏ် 4163 666.08 2084 333.44 332.64 779.64
FPGA-5th မှတ်ဉာဏ် 4749 759.84 2848 455.68 304.16 751.16

မှတ်ချက် -  အဆိုးဆုံးအခြေအနေများတွင်၊ RTG4 FDDR DDR3 DQS-CLK skew သည် 447 ps အမြင့်ဆုံးဖြစ်ပြီး 302 ps အနည်းဆုံးဖြစ်သည်။
မှတ်ချက်− ဤခွဲခြမ်းစိတ်ဖြာမှုတွင် ဘုတ်အဖွဲ့၏ ပြန့်ပွားမှုနှောင့်နှေးမှု ခန့်မှန်းချက် 160 ps/inch ကို အသုံးပြုထားသည်။ample အကိုးအကား။ အသုံးပြုသူဘုတ်အဖွဲ့အတွက် အမှန်တကယ် ဘုတ်ပြန့်ပွားမှုနှောင့်နှေးမှုသည် ခွဲခြမ်းစိတ်ဖြာထားသည့် သီးခြားဘုတ်အပေါ်မူတည်ပါသည်။

ပါဝါ Sequencing

AC439 ၏ ဤဖြည့်စွက်ချက်- RTG4 FPGA Application Note အတွက် Board Design and Layout Guidelines သည် Board Design Guidelines များကို လိုက်နာရန် အရေးကြီးကြောင်း အလေးပေးရန်အတွက် ဖြည့်စွက်အချက်အလက်များကို ပေးပါသည်။ ပါဝါတက်ခြင်းနှင့် ပါဝါချခြင်းဆိုင်ရာ လမ်းညွှန်ချက်များကို လိုက်နာကြောင်း သေချာပါစေ။

ပါဝါတက်ပါ။
အောက်ဖော်ပြပါဇယားတွင် အကြံပြုထားသော ပါဝါအသုံးပြုမှုကိစ္စများနှင့် ၎င်းတို့၏ သက်ဆိုင်ရာ ပါဝါတက်ခြင်းဆိုင်ရာ လမ်းညွှန်ချက်များကို စာရင်းပြုစုထားသည်။

ဇယား ၂-၁။ ပါဝါတက်ခြင်း လမ်းညွှန်ချက်များ

Case ကိုသုံးပါ။ တစ်ဆက်တည်း လိုအပ်ချက် အနေအထိုင် မှတ်စုများ
DEVRST_N

RTG4 ပါဝါထောက်ပံ့မှုအားလုံးသည် အကြံပြုထားသော လည်ပတ်မှုအခြေအနေသို့ရောက်ရှိသည်အထိ ပါဝါဖွင့်နေစဉ်အတွင်း အခိုင်အမာဖော်ပြခဲ့သည်။

r အတိအကျမရှိပါ။amp-up order လိုအပ်ပါသည်။ ထောက်ပံ့ရေး ramp-up သည် monotonically မြင့်တက်ရမည်။ VDD နှင့် VPP သည် activation thresholds (VDD ~= 0.55V၊ VPP ~= 2.2V) သို့ရောက်ရှိသည်နှင့်၊

DEVRST_N ကို ထုတ်ဝေလိုက်သည်၊ POR နှောင့်နှေးသည့်ကောင်တာသည် လည်ပတ်မည်ဖြစ်သည်။

~40ms ပုံမှန် (50ms အမြင့်ဆုံး)၊ ထို့နောက် စက်ပစ္စည်းအား ပါဝါတက်စေရန် ပုံ 11 နှင့် လုပ်ဆောင်မှုဆိုင်ရာ လိုက်နာမှုများ၊

12 (DEVRST_N PUFT) ၏

စနစ်ထိန်းချုပ်သူ အသုံးပြုသူလမ်းညွှန် (UG0576)။ တစ်နည်းဆိုရသော် ဤအစီအစဥ်သည် DEVRST_N မှ ထုတ်လွှတ်သော အမှတ်မှ 40 ms + 1.72036 ms (ပုံမှန်) ကြာသည်။ DEVRST_N ၏ နောက်ဆက်တွဲအသုံးပြုမှုကို မစောင့်ကြောင်း သတိပြုပါ။

လုပ်ငန်းဆောင်တာများဆီသို့ ပါဝါတက်စေရန် POR ကောင်တာသည် ဤအစီအစဉ်သည် 1.72036 ms (ပုံမှန်) သာကြာသည်။

ဒီဇိုင်းအားဖြင့်၊ ပါဝါဖွင့်နေစဉ်အတွင်း အထွက်များ (ဥပမာ float) ကို ပိတ်ပါမည်။ POR ကောင်တာရောက်တာနဲ့

ပြီးသွားပါပြီ၊ DEVRST_N သည် ထွက်လာပြီး VDDI I/O ထောက်ပံ့မှုများ အားလုံးသည် ၎င်းတို့၏ထံသို့ ရောက်ရှိသွားပါပြီ။

~0.6V အတိုင်းအတာ၊ ထို့နောက် UG11 ၏ ပုံ 12 နှင့် 0576 ၏ UG1 ၏ ပုံ XNUMX နှင့် XNUMX အရ ရလဒ်များသည် အသုံးပြုသူထိန်းချုပ်မှုသို့ ကူးပြောင်းသွားသည်အထိ အားနည်းသောဆွဲငင်အားဖွင့်ပြီး အားနည်းသောဆွဲငင်အားဖွင့်ပြီး အဆင့်သတ်မှတ်မည်ဖြစ်သည်။ ပါဝါဖွင့်စဉ်တွင် နိမ့်နေရမည့် အရေးပါသော output များသည် ပြင်ပ XNUMXK-ohm ဆွဲချ-ခံနိုင်ရည် လိုအပ်ပါသည်။

DEVRST_N

VPP နှင့် ထောက်ပံ့ရေးပစ္စည်းများအားလုံးကို ramp ခန့်မှန်းခြေအားဖြင့် တစ်ချိန်တည်းတွင် တက်သည်။

VDDPLL သည် မဖြစ်ရပါ။

r သို့ နောက်ဆုံးပါဝါထောက်ပံ့မှုamp up နှင့် အနည်းဆုံး အကြံပြုထားသော operating vol ကိုရောက်ရှိရပါမည်။tage နောက်ဆုံးထောက်ပံ့မှု (VDD

သို့မဟုတ် VDDI) r စတင်သည်။ampPLL lock output ကိုကာကွယ်ရန် up ing up

ချို့ယွင်းချက်များ CCC/PLL READY_VDDPLL ကို အသုံးပြုပုံ၏ ရှင်းလင်းချက်အတွက် RTG4 Clocking Resources User Guide (UG0586) ကို ကြည့်ပါ။

VDDPLL ပါဝါထောက်ပံ့မှုအတွက် sequencing လိုအပ်ချက်များကိုဖယ်ရှားရန် input ။ SERDES_x_Lyz_VDDAIO ကို VDD ကဲ့သို့ တူညီသော ထောက်ပံ့မှုနှင့် ချိတ်ဆက်နိုင်သည် သို့မဟုတ် ၎င်းတို့ကို တစ်ပြိုင်နက် ပါဝါပြန်ဖွင့်ရန် သေချာစေပါ။

VDD နှင့် VPP သည် activation thresholds သို့ရောက်ရှိသည်နှင့်တစ်ပြိုင်နက် (VDD ~= 0.55V, VPP ~= 2.2V)၊

50 ms POR နှောင့်နှေးမှု ကောင်တာလည်ပတ်ပါမည်။ လိုက်နာလုပ်ဆောင်ရမည့်အချိန်ကို စက်ပစ္စည်းအား ပါဝါတက်စေသည်။

System Controller အသုံးပြုသူလမ်းညွှန် (UG9) ၏ ပုံ 10 နှင့် 0576 (VDD PUFT)။ တစ်နည်းအားဖြင့် စုစုပေါင်းအချိန်သည် 57.95636 ms ဖြစ်သည်။

ဒီဇိုင်းအားဖြင့်၊ ပါဝါဖွင့်နေစဉ်အတွင်း အထွက်များ (ဥပမာ float) ကို ပိတ်ပါမည်။ POR ကောင်တာရောက်တာနဲ့

ပြီးသွားပါပြီ၊ DEVRST_N သည် ထွက်လာပြီး VDDI IO ထောက်ပံ့ရေးပစ္စည်းများအားလုံး ၎င်းတို့၏ရောက်ရှိသွားပါပြီ။

~0.6V အတိုင်းအတာ၊ ထို့နောက် UG9 ၏ ပုံ 10 နှင့် 0576 ၏ UG1 ၏ ပုံ XNUMX နှင့် XNUMX အရ ရလဒ်များသည် အသုံးပြုသူထိန်းချုပ်မှုသို့ ကူးပြောင်းသွားသည်အထိ အားနည်းသောဆွဲငင်အားဖွင့်ပြီး အားနည်းသောဆွဲငင်အားဖွင့်ပြီး အဆင့်သတ်မှတ်မည်ဖြစ်သည်။ ပါဝါဖွင့်စဉ်တွင် နိမ့်နေရမည့် အရေးပါသော output များသည် ပြင်ပ XNUMXK-ohm ဆွဲချ-ခံနိုင်ရည် လိုအပ်ပါသည်။

Case ကိုသုံးပါ။ တစ်ဆက်တည်း လိုအပ်ချက် အနေအထိုင် မှတ်စုများ
VDD/ SERDES_VD DAIO -> VPP/VDDPLL

->

Scenario Column တွင်ဖော်ပြထားသော Sequence

DEVRST_N သည် VPP သို့ ဆွဲတင်ထားသည်။

VDD နှင့် VPP သည် activation thresholds (VDD ~= 0.55V၊ VPP ~= 2.2V) သို့ရောက်ရှိသည်နှင့် 50ms

POR နှောင့်နှေးသောကောင်တာလည်ပတ်လိမ့်မည်။ Figures များကို လိုက်နာသည့် အချိန်ကိုက် ကိရိယာအား ပါဝါတက်စေသည်။

9 နှင့် 10 (VDD PUFT) ၏

စနစ်ထိန်းချုပ်သူ အသုံးပြုသူလမ်းညွှန် (UG0576)။ စက်ပစ္စည်းအား ပါဝါတက်သည့် စီးရီး၏ ပြီးစီးမှုနှင့် လုပ်ငန်းလည်ပတ်ချိန်ကိုက်မှုသို့ ပါဝါတက်ခြင်းသည် ပါဝါဖွင့်ထားသည့် နောက်ဆုံး VDDI ထောက်ပံ့မှုအပေါ် အခြေခံသည်။

ဒီဇိုင်းအားဖြင့်၊ ပါဝါဖွင့်နေစဉ်အတွင်း အထွက်များ (ဥပမာ float) ကို ပိတ်ပါမည်။ POR ကောင်တာရောက်တာနဲ့

ပြီးသွားပါပြီ၊ DEVRST_N သည် ထွက်လာပြီး VDDI I/O ထောက်ပံ့မှုများ အားလုံးသည် ၎င်းတို့၏ထံသို့ ရောက်ရှိသွားပါပြီ။

~0.6V အဆင့်သတ်မှတ်ထားပြီး၊ ထို့နောက် UG9 ၏ ပုံ 10 နှင့် 0576 ၏ ပုံ XNUMX နှင့် XNUMX အရ UGXNUMX ၏ output များသည် အသုံးပြုသူထိန်းချုပ်မှုသို့ကူးပြောင်းသွားသည်အထိ အားနည်းသောဆွဲငင်အားဖွင့်ပြီး IO များကို အားနည်းသောဆွဲငင်အားဖွင့်ပြီး အဆင့်သတ်မှတ်မည်ဖြစ်သည်။

VDDI ထောက်ပံ့မှုအားလုံး ~0.6V မရောက်မချင်း ပါဝါဖွင့်ချိန်တွင် အားနည်းသော ဆွဲငင်အားဖွင့်ခြင်း မရှိပါ။ အဓိကအကျဆုံး အကျိုးကျေးဇူး

ဤအစီအစဥ်၏နောက်ဆုံးရောက်ရှိသော VDDI ထောက်ပံ့မှုဖြစ်သည်။

ဤအသက်သွင်းမှုအဆင့်တွင် အားနည်းသော ဆွဲငင်အားကို စတင်အသုံးပြုနိုင်မည်မဟုတ်သည့်အပြင် ပိတ်ထားသောမုဒ်မှ သုံးစွဲသူသတ်မှတ်မုဒ်သို့ တိုက်ရိုက်ကူးပြောင်းမည်ဖြစ်သည်။ ၎င်းသည် နောက်ဆုံး VDDI မှ စွမ်းအင်ထုတ်သော I/O ဘဏ်အများစုရှိသော ဒီဇိုင်းများအတွက် လိုအပ်သော ပြင်ပ 1K ဆွဲချခုခံမှု အရေအတွက်ကို နည်းပါးအောင် ကူညီပေးနိုင်သည်။ နောက်ဆုံး VDDI ထောက်ပံ့မှုမှလွဲ၍ အခြား VDDI ထောက်ပံ့မှုဖြင့် ပါဝါပေးထားသည့် အခြားသော I/O ဘဏ်များအားလုံးအတွက်၊ ပါဝါတက်ချိန်တွင် နိမ့်နေရမည့် အရေးကြီးသော outputs များသည် ပြင်ပ 1K-ohm ဆွဲချခုခံမှုတစ်ခု လိုအပ်ပါသည်။

အနည်းဆုံး 51ms --> စောင့်ပါ။  
VDDI (IO အားလုံး

ဘဏ်များ)

 
OR  
VDD/ SERDES_VD DAIO ->  
VPP/ VDDPLL/ 3.3V_VDDI ->  
အနည်းဆုံး 51ms --> စောင့်ပါ။  
VDDI

(3.3V_VD DI မဟုတ်သော)

 

 DEVRST_N ပြောဆိုချက်နှင့် ပါဝါချခြင်း ကာလအတွင်း ထည့်သွင်းစဉ်းစားမှုများ

AC439- RTG4 FPGA အပလီကေးရှင်းအတွက် ဘုတ်ဒီဇိုင်းနှင့် အပြင်အဆင်လမ်းညွှန်ချက်များ လမ်းညွှန်ချက်များကို မလိုက်နာပါက ကျေးဇူးပြု၍ ပြန်လည်view အောက်ပါအသေးစိတ်အချက်များ

  1. ဇယား 2-2 တွင် ပေးထားသော ပါဝါချမှု အစီအစဉ်များအတွက်၊ အသုံးပြုသူသည် I/O ချို့ယွင်းချက်များ သို့မဟုတ် inrush နှင့် ခဏတာ လက်ရှိဖြစ်ရပ်များကို မြင်တွေ့နိုင်သည်။
  2. Customer Advisory Notification (CAN) 19002.5 တွင်ဖော်ပြထားသည့်အတိုင်း RTG4 ဒေတာစာရွက်တွင် အကြံပြုထားသော ပါဝါချခြင်းအစီအစဉ်မှ သွေဖည်သွားခြင်းသည် 1.2V VDD ထောက်ပံ့မှုတွင် ယာယီလျှပ်စီးကြောင်းကို အစပျိုးနိုင်သည်။ အကယ်၍ 3.3V VPP ထောက်ပံ့မှုသည် r ဖြစ်သည်။amp1.2V VDD ထောက်ပံ့မှု မတိုင်မီ ကျဆင်းသွားပါက VDD ပေါ်ရှိ လျှပ်စီးကြောင်းသည် VPP နှင့် DEVRST_N (VPP မှ ပါဝါဖြင့်) ခန့်မှန်းခြေ 1.0V အထိ ရောက်ရှိမည် ဖြစ်သည်။ ဒေတာစာရွက်အကြံပြုချက်အရ VPP ကို ​​နောက်ဆုံးမှ ပါဝါချပါက ဤလျှပ်စီးကြောင်း ဖြစ်ပေါ်မည်မဟုတ်ပါ။
    1. ယာယီလျှပ်စီးကြောင်း၏ ပြင်းအားနှင့် ကြာချိန်သည် FPGA တွင် ပရိုဂရမ်ရေးဆွဲထားသော ဒီဇိုင်း၊ သီးသန့် board decoupling capacitance နှင့် 1.2V vol ၏ ယာယီတုံ့ပြန်မှုအပေါ် မူတည်ပါသည်။tage စည်းကမ်းထိန်းသိမ်းရေး။ ရှားရှားပါးပါး ကိစ္စများတွင်၊ 25A (သို့မဟုတ် အမည်ခံ 30V VDD ထောက်ပံ့မှုတွင် 1.2 Watts အထိ) ဖြတ်တောက်ထားသော လက်ရှိကို တွေ့ရှိထားသည်။ ဤ VDD ယာယီလျှပ်စီးကြောင်း၏ ဖြန့်ဝေမှုသဘောသဘာဝအရ FPGA အထည်တစ်ခုလုံးကို (သတ်သတ်မှတ်မှတ်နေရာတစ်ခုသို့ မဟုတ်) နှင့် ၎င်း၏တိုတောင်းသောကြာချိန်ကြောင့်၊ power-down transient သည် 25A သို့မဟုတ် ယင်းထက်နည်းပါက ယုံကြည်စိတ်ချရမှုမရှိတော့ပါ။
    2. အကောင်းဆုံး ဒီဇိုင်းအလေ့အကျင့်တစ်ခုအနေဖြင့်၊ ယာယီလျှပ်စီးကြောင်းကို ရှောင်ရှားရန် ဒေတာစာရွက်အကြံပြုချက်ကို လိုက်နာပါ။
  3. 1.7 ms အတွက် I/O ချို့ယွင်းချက်များသည် ခန့်မှန်းခြေ 1.2V ဖြစ်နိုင်သည်။
    1. Low သို့မဟုတ် Tristate မောင်းနှင်မှုတွင် မြင့်မားသော ချို့ယွင်းချက်ကို တွေ့ရှိနိုင်သည်။
    2. High မောင်းနှင်သော outputs တွင် ချို့ယွင်းချက်နည်းပါးခြင်းကို သတိပြုမိနိုင်သည် (1 KΩ ဆွဲချထည့်ခြင်းဖြင့် ချို့ယွင်းမှုနည်းပါးခြင်းကို လျော့ပါးသွားစေနိုင်သည်)။
  4. VDDIx ကို ပါဝါချခြင်းဖြင့် ပထမဦးစွာ High မှ Low သို့ monotonic အသွင်ကူးပြောင်းမှုကို ခွင့်ပြုသည်၊ သို့သော် RTG4 VDDIx အား ပါဝါချသောအခါ ပြင်ပမှ မြင့်မားသောအထွက်ကို ဆွဲထုတ်ရန် ကြိုးပမ်းသည့် အသုံးပြုသူဘုတ်အဖွဲ့အပေါ် အကျိုးသက်ရောက်မည့် အထွက်နှုန်းသည် အနိမ့်ပိုင်းသို့ အတိုချုံ့သွားပါသည်။ RTG4 သည် I/O Pads များကို VDDIx ဘဏ်ထောက်ပံ့မှု vol အထက်တွင် ပြင်ပမှမောင်းနှင်ခြင်းမပြုရန် လိုအပ်သည်tage ထို့ကြောင့် အခြားသော ပါဝါရထားတွင် ပြင်ပခုခံအားကို ပေါင်းထည့်ပါက VDDIx ထောက်ပံ့မှုနှင့်အတူ တပြိုင်နက် ပါဝါချသင့်သည်။
    ဇယား ၂-၂။ AC2 တွင် အကြံပြုထားသော ပါဝါချခြင်း အစီအစဉ်ကို မလိုက်နာသည့်အခါ I/O လွဲချော်မှုအခြေအနေများ
    မူရင်း Output State VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N Power Down အပြုအမူ
    I/O လွဲချော်မှု လက်ရှိ In- Rush
    I/O မောင်းနှင်မှု နိမ့်သည် သို့မဟုတ် အဆင့်သတ်မှတ်ထားသည်။ Ramp VPP ပြီးနောက် မည်သည့်အစီအစဥ်တွင်မဆို ဆင်းပါ။ Ramp အရင်ဆင်းပါ။ VPP နှင့် ချိတ်ထားသည်။ ဟုတ်ကဲ့ ၁ ဟုတ်ကဲ့
    Ramp DEVRST_N အခိုင်အမာပြောဆိုပြီးနောက် မည်သည့်အမှာစာတွင်မဆို ဆင်းပါ။ မည်သည့်ပစ္စည်းမဆို ramp ဆင်း ဟုတ်ကဲ့ ၁ မရှိ
    I/O အမြင့် မောင်းနှင်ခြင်း။ Ramp VPP ပြီးနောက် မည်သည့်အစီအစဥ်တွင်မဆို ဆင်းပါ။ Ramp အရင်ဆင်းပါ။ VPP နှင့် ချိတ်ထားသည်။ ဟုတ်ကဲ့ ဟုတ်ကဲ့
    Ramp VPP မတိုင်မီ မည်သည့်အမိန့်တွင်မဆို ဆင်းပါ။ Ramp နောက်ဆုံး VPP နှင့် ချိတ်ထားသည်။ နံပါတ် ၁ မရှိ
    Ramp DEVRST_N အခိုင်အမာပြောဆိုပြီးနောက် မည်သည့်အမှာစာတွင်မဆို ဆင်းပါ။ မည်သည့်ပစ္စည်းမဆို ramp ဆင်း ဟုတ်ကဲ့ မရှိ
    1. ပါဝါချချိန်တွင် နိမ့်နေရမည့် အရေးကြီးသော I/Os များတွင် ပြင်ပ 1 KΩ ဆွဲချသည့် ခုခံမှုအား လျှော့ချရန် အကြံပြုထားသည်။
    2. VPP r အဖြစ် ပါဝါကျန်ရှိနေသော ပါဝါထောက်ပံ့မှုအထိ ပြင်ပမှ ဆွဲငင်လာသော I/O တစ်ခုအတွက်သာ ချို့ယွင်းချက်နည်းပါးခြင်းကို သတိပြုမိသည်amps ဆင်း။ သို့သော်လည်း၊ PAD သည် သက်ဆိုင်ရာ VDDIx r ပြီးနောက် မြင့်မားနေရမည်ဖြစ်သောကြောင့် ၎င်းသည် ကိရိယာ၏ အကြံပြုထားသော လည်ပတ်မှုအခြေအနေများကို ချိုးဖောက်ရာရောက်ပါသည်။amps ဆင်း။
  5. DEVRST_N ကို အခိုင်အမာ ဆိုပါက၊ အသုံးပြုသူသည် မြင့်မားသော မောင်းနှင်နေသည့် အထွက် I/O တစ်ခုခုတွင် ချို့ယွင်းချက် နည်းပါးပြီး VDDI သို့ resistor မှတစ်ဆင့် ပြင်ပသို့ ဆွဲထုတ်သွားသည်ကို တွေ့နိုင်သည်။ ဟောင်းအတွက်ample၊ 1KΩ ဆွဲအားတက်ခုခံမှုနှင့်အတူ၊ အနိမ့်ဆုံး ဗို့အားရောက်ရှိသွားသည့် ချို့ယွင်းချက်တစ်ခုtag0.4 ns ကြာချိန်နှင့်အတူ 200V ၏ e သည် output ကိုမကုသမီတွင် ဖြစ်ပေါ်နိုင်သည်။

မှတ်ချက်: DEVRST_N ကို VPP vol ထက် မဆွဲရပါ။tagင အထက်ပါအချက်များကိုရှောင်ရှားရန် AC439 တွင်ဖော်ပြထားသော ပါဝါတက်ခြင်းနှင့် ပါဝါချခြင်းအစီအစဉ်များကို လိုက်နာပါ- RTG4 FPGA Application Note အတွက် Board Design နှင့် Layout Guidelines များကို လိုက်နာရန် အထူးအကြံပြုလိုပါသည်။

ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

တည်းဖြတ်မှုမှတ်တမ်းသည် စာရွက်စာတမ်းတွင် အကောင်အထည်ဖော်ခဲ့သည့် အပြောင်းအလဲများကို ဖော်ပြသည်။ အပြောင်းအလဲများကို လက်ရှိထုတ်ဝေမှုမှ စတင်၍ ပြန်လည်ပြင်ဆင်မှုဖြင့် စာရင်းပြုစုထားသည်။

ဇယား ၄-၁။ ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

ပြန်လည်ပြင်ဆင်ခြင်း။ ရက်စွဲ ဖော်ပြချက်
A ၅/၅ • DEVRST_N အခိုင်အမာပြောဆိုမှုအတွင်း RTG4 I/Os အားလုံးကို စမ်းသုံးကြည့်ပါမည်။ FPGA ထည်ဖြင့် မြင့်မားစွာ မောင်းနှင်ပြီး ဘုတ်ပေါ်တွင် ပြင်ပမှ ဆွဲထုတ်သော အထွက်များသည် tristate အခြေအနေသို့ မဝင်ရောက်မီတွင် ချို့ယွင်းချက် အနည်းငယ် ကြုံတွေ့ရနိုင်သည်။ DEVRST_N ကို အခိုင်အမာပြောဆိုသောအခါတွင် ချွတ်ယွင်းသွားနိုင်သည့် FPGA အထွက်များအကြား အပြန်အလှန်ချိတ်ဆက်မှုများ၏ သက်ရောက်မှုကို နားလည်ရန် ထိုကဲ့သို့သော အထွက်အခြေအနေပါရှိသော ဘုတ်ဒီဇိုင်းကို ခွဲခြမ်းစိတ်ဖြာရပါမည်။ ပိုမိုသိရှိလိုပါက ကဏ္ဍတွင် အဆင့် 5 ကို ကြည့်ပါ။

၂.၂။ DEVRST_N ပြောဆိုချက်နှင့် ပါဝါချခြင်း ကာလအတွင်း ထည့်သွင်းစဉ်းစားမှုများ။

• အမည်ပြောင်း ပါဝါချပါ။ အပိုင်း 2.2 သို့ DEVRST_N ပြောဆိုချက်နှင့် ပါဝါချခြင်း ကာလအတွင်း ထည့်သွင်းစဉ်းစားမှုများ။

• Microchip နမူနာပုံစံသို့ ပြောင်းထားသည်။

2 ၅/၅ • Power-Up ကဏ္ဍကို ပေါင်းထည့်ခဲ့သည်။

• Power Sequencing အပိုင်းကို ပေါင်းထည့်ခဲ့သည်။

1 ၅/၅ ဤစာတမ်း၏ပထမဆုံးထုတ်ဝေမှု။

Microchip FPGA ပံ့ပိုးမှု

Microchip FPGA ထုတ်ကုန်အုပ်စုသည် ၎င်း၏ထုတ်ကုန်များကို ဖောက်သည်ဝန်ဆောင်မှု၊ ဖောက်သည်နည်းပညာပံ့ပိုးမှုစင်တာ၊ a website နှင့် ကမ္ဘာတစ်ဝှမ်းရှိ အရောင်းရုံးများ။ ပံ့ပိုးကူညီမှုအား မဆက်သွယ်မီ Microchip အွန်လိုင်းရင်းမြစ်များကို သွားရောက်ကြည့်ရှုရန် အကြံပြုလိုသည်မှာ ၎င်းတို့၏မေးမြန်းချက်များကို ဖြေပြီးသားဖြစ်နိုင်ချေများပါသည်။
နည်းပညာပံ့ပိုးကူညီမှုစင်တာမှတဆင့် ဆက်သွယ်ပါ။ webwww.microchip.com/support ရှိ ဆိုဒ်။ FPGA စက်ပစ္စည်းအပိုင်းနံပါတ်ကို ဖော်ပြပါ၊ သင့်လျော်သော case အမျိုးအစားကို ရွေးချယ်ပြီး ဒီဇိုင်းကို အပ်လုဒ်လုပ်ပါ။ fileနည်းပညာပိုင်းဆိုင်ရာ ပံ့ပိုးကူညီမှု ကိစ္စတစ်ခုကို ဖန်တီးနေစဉ်။
ထုတ်ကုန်စျေးနှုန်း၊ ထုတ်ကုန်အဆင့်မြှင့်တင်မှု၊ အပ်ဒိတ်အချက်အလက်၊ မှာယူမှုအခြေအနေနှင့် ခွင့်ပြုချက်ကဲ့သို့သော နည်းပညာမဟုတ်သော ထုတ်ကုန်ပံ့ပိုးမှုအတွက် ဖောက်သည်ဝန်ဆောင်မှုကို ဆက်သွယ်ပါ။

  • မြောက်အမေရိကမှ 800.262.1060 ကိုခေါ်ဆိုပါ။
  • ကျန်ကမ္ဘာ့ 650.318.4460 ကိုခေါ်ဆိုပါ။
  • Fax၊ ကမ္ဘာပေါ်ရှိ မည်သည့်နေရာမှမဆို၊ 650.318.8044

Microchip ပါ။ Website

Microchip သည် ကျွန်ုပ်တို့မှ တစ်ဆင့် အွန်လိုင်း ပံ့ပိုးမှု ပေးပါသည်။ website မှာ www.microchip.com/. ဒီ website ကိုဖန်တီးရန်အသုံးပြုသည်။ files နှင့် အချက်အလက်များကို ဖောက်သည်များအတွက် အလွယ်တကူ ရရှိနိုင်သည်။ ရရှိနိုင်သောအကြောင်းအရာအချို့တွင်-

  • ထုတ်ကုန်ပံ့ပိုးမှု - ဒေတာစာရွက်များနှင့်အမှားအယွင်းများ၊ လျှောက်လွှာမှတ်စုများနှင့် sample ပရိုဂရမ်များ၊ ဒီဇိုင်းအရင်းအမြစ်များ၊ အသုံးပြုသူ၏လမ်းညွှန်ချက်များနှင့် ဟာ့ဒ်ဝဲပံ့ပိုးမှုစာရွက်စာတမ်းများ၊ နောက်ဆုံးထွက်ဆော့ဖ်ဝဲလ်များနှင့် မော်ကွန်းတင်ထားသောဆော့ဖ်ဝဲများ
  • အထွေထွေနည်းပညာပံ့ပိုးမှု - မကြာခဏမေးလေ့ရှိသောမေးခွန်းများ (FAQs)၊ နည်းပညာဆိုင်ရာ ပံ့ပိုးကူညီမှုတောင်းဆိုမှုများ၊ အွန်လိုင်းဆွေးနွေးမှုအဖွဲ့များ၊ Microchip ဒီဇိုင်းမိတ်ဖက်ပရိုဂရမ်အဖွဲ့ဝင်စာရင်း
  • Microchip ၏စီးပွားရေး - ထုတ်ကုန်ရွေးချယ်ခြင်းနှင့် မှာယူခြင်းလမ်းညွှန်များ၊ နောက်ဆုံးထုတ် Microchip သတင်းထုတ်ပြန်ချက်များ၊ ဆွေးနွေးပွဲများနှင့် ပွဲများစာရင်းများ၊ Microchip အရောင်းရုံးများစာရင်းများ၊ ဖြန့်ဖြူးသူများနှင့် စက်ရုံကိုယ်စားလှယ်များ၊

ထုတ်ကုန်ပြောင်းလဲမှု အကြောင်းကြားချက် ဝန်ဆောင်မှု

Microchip ၏ထုတ်ကုန်ပြောင်းလဲမှုသတိပေးချက်ဝန်ဆောင်မှုသည် သုံးစွဲသူများအား Microchip ထုတ်ကုန်များပေါ်တွင် လက်ရှိရှိနေစေရန် ကူညီပေးပါသည်။ စာရင်းသွင်းသူများသည် သတ်မှတ်ထားသော ထုတ်ကုန်မိသားစု သို့မဟုတ် စိတ်ပါဝင်စားသော ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာတစ်ခုနှင့် ပတ်သက်သည့် အပြောင်းအလဲများ၊ အပ်ဒိတ်များ၊ တည်းဖြတ်မှုများ သို့မဟုတ် အမှားအယွင်းများ ရှိသည့်အခါတိုင်း အီးမေးလ်အကြောင်းကြားချက် ရရှိပါမည်။
စာရင်းသွင်းရန်၊ သို့သွားပါ။ www.microchip.com/pcn မှတ်ပုံတင်ရန် ညွှန်ကြားချက်များကို လိုက်နာပါ။

ဖောက်သည်ပံ့ပိုးမှု

Microchip ထုတ်ကုန်များကို အသုံးပြုသူများသည် ချန်နယ်များစွာမှတစ်ဆင့် အကူအညီများ ရရှိနိုင်ပါသည်။

  • ဖြန့်ဖြူးသူ သို့မဟုတ် ကိုယ်စားလှယ်
  • ပြည်တွင်းအရောင်းရုံး
  • Embedded Solutions Engineer (ESE)
  • နည်းပညာနှင့်ပတ်သက်သောအထောက်အပံ့

ဝယ်ယူသူများသည် ၎င်းတို့၏ ဖြန့်ဖြူးရောင်းချသူ၊ ကိုယ်စားလှယ် သို့မဟုတ် ESE ကို ပံ့ပိုးကူညီရန် ဆက်သွယ်သင့်သည်။ ဖောက်သည်များကို ကူညီရန် ဒေသတွင်း အရောင်းရုံးများလည်း ရှိသည်။ အရောင်းရုံးများနှင့် တည်နေရာများစာရင်းကို ဤစာတမ်းတွင် ထည့်သွင်းထားသည်။
နည်းပညာပိုင်းဆိုင်ရာ ပံ့ပိုးကူညီမှုများကိုလည်း ရရှိနိုင်ပါသည်။ webဆိုက်- www.microchip.com/support

Microchip Devices Code Protection Feature

Microchip ထုတ်ကုန်များတွင် ကုဒ်ကာကွယ်ရေးအင်္ဂါရပ်၏ အောက်ပါအသေးစိတ်အချက်အလက်များကို မှတ်သားထားပါ-

  • Microchip ထုတ်ကုန်များသည် ၎င်းတို့၏ သီးခြား Microchip Data Sheet တွင်ပါရှိသော သတ်မှတ်ချက်များနှင့် ကိုက်ညီပါသည်။
  • ရည်ရွယ်ထားသည့်ပုံစံ၊ လည်ပတ်မှုသတ်မှတ်ချက်များအတွင်းနှင့် ပုံမှန်အခြေအနေများတွင် အသုံးပြုသည့်အခါ ၎င်း၏ထုတ်ကုန်မိသားစုသည် လုံခြုံသည်ဟု Microchip က ယုံကြည်သည်။
  • Microchip သည် တန်ဖိုးရှိပြီး ၎င်း၏ ဉာဏမူပိုင်ခွင့်အခွင့်အရေးများကို ပြင်းပြင်းထန်ထန် ကာကွယ်ပေးသည်။ Microchip ထုတ်ကုန်၏ ကုဒ်အကာအကွယ်အင်္ဂါရပ်များကို ချိုးဖောက်ရန် ကြိုးပမ်းမှုများကို တင်းတင်းကျပ်ကျပ် တားမြစ်ထားပြီး Digital Millennium မူပိုင်ခွင့်အက်ဥပဒေကို ချိုးဖောက်နိုင်သည်။
  • Microchip နှင့် အခြား semiconductor ထုတ်လုပ်သူ နှစ်ဦးလုံးသည် ၎င်း၏ကုဒ်၏ လုံခြုံရေးကို အာမခံနိုင်မည်မဟုတ်ပေ။ ကုဒ်အကာအကွယ်သည် ကျွန်ုပ်တို့သည် ထုတ်ကုန်သည် “မပျက်စီးနိုင်သော” ဖြစ်သည်ဟု အာမခံသည်ဟု မဆိုလိုပါ။ ကုဒ်အကာအကွယ်သည် အဆက်မပြတ် ပြောင်းလဲနေသည်။ Microchip သည် ကျွန်ုပ်တို့၏ထုတ်ကုန်များ၏ ကုဒ်ကာကွယ်ရေးအင်္ဂါရပ်များကို စဉ်ဆက်မပြတ်တိုးတက်ကောင်းမွန်အောင်လုပ်ဆောင်ရန် ကတိပြုပါသည်။

ဥပဒေသတိပေးချက်

  • ဤထုတ်ဝေမှုနှင့် ဤနေရာတွင်ရှိအချက်အလက်များကို Microchip ထုတ်ကုန်များကို ဒီဇိုင်းထုတ်ခြင်း၊ စမ်းသပ်ခြင်းနှင့် Microchip ထုတ်ကုန်များကို သင့်အက်ပ်လီကေးရှင်းနှင့် ပေါင်းစပ်ရန်အပါအဝင် Microchip ထုတ်ကုန်များနှင့်သာ အသုံးပြုနိုင်ပါသည်။ ဤအချက်အလက်ကို အခြားနည်းဖြင့် အသုံးပြုခြင်းသည် ဤစည်းကမ်းချက်များကို ချိုးဖောက်ပါသည်။ စက်ပစ္စည်းအပလီကေးရှင်းများနှင့်ပတ်သက်သည့် အချက်အလက်များကို သင့်အဆင်ပြေစေရန်အတွက်သာ ပံ့ပိုးပေးထားပြီး အစားထိုးနိုင်ပါသည်။
    အပ်ဒိတ်များဖြင့် သင်၏လျှောက်လွှာသည် သင်၏သတ်မှတ်ချက်များနှင့် ကိုက်ညီကြောင်း သေချာစေရန်မှာ သင်၏တာဝန်ဖြစ်သည်။ အပိုပံ့ပိုးကူညီမှုများအတွက် သင်၏ဒေသခံ Microchip အရောင်းရုံးသို့ ဆက်သွယ်ပါ သို့မဟုတ် အပိုပံ့ပိုးကူညီမှုအား တွင် ရယူပါ။ www.microchip.com/en-us/support/design-help/client-support-services.
  • ဤအချက်အလက်များကို Microchip "ရှိသကဲ့သို့" မှ ပံ့ပိုးပေးပါသည်။ MICROCHIP သည် မည်သည့်အမျိုးအစားကိုမဆို ကိုယ်စားပြုခြင်း သို့မဟုတ် အာမခံချက်မဖြစ်စေပါ
    သို့မဟုတ်ပါက၊ ကန့်သတ်ချက်များ အပါအဝင် အချက်အလက်များနှင့် ပတ်သက်သည့် တစ်စုံတစ်ရာ သက်ရောက်မှုမရှိသော၊ ရောင်းဝယ်ဖောက်ကားမှုနှင့် အံဝင်ခွင်ကျမရှိသော ရည်ရွယ်ချက်၊ သို့မဟုတ် အာမခံချက်များနှင့် ပတ်သက်သော အဓိပ္ပာယ်သတ်မှတ်ချက်များ ကန့်သတ်ချက်မရှိပါ။
  • သွယ်ဝိုက်သော၊ အထူး၊ ပြစ်ဒဏ်ခတ်မှု၊ မတော်တဆ သို့မဟုတ် အကျိုးဆက်ဖြစ်သော ဆုံးရှုံးမှု၊ ပျက်စီးမှု၊ ကုန်ကျစရိတ်၊ ကုန်ကျစရိတ်၊ သို့မဟုတ် စရိတ်စက တစ်မျိုးမျိုးအတွက် မည်ကဲ့သို့သော သက်ရောက်မှုရှိစေကာမူ၊ MICROCHIP သည် ဖြစ်နိုင်ခြေ သို့မဟုတ် ပျက်စီးမှုများသည် မျှော်မှန်းနိုင်သည်ဟု အကြံပြုထားသည်။ ဥပဒေအရ ခွင့်ပြုထားသော အတိုင်းအတာအထိ၊ သတင်းအချက်အလက်နှင့် သက်ဆိုင်သည့် မည်သည့်နည်းဖြင့်မဆို တောင်းဆိုမှုအားလုံးတွင် Microchip ၏ စုစုပေါင်းတာဝန်ဝတ္တရားမှာ အချက်အလက်များ သို့မဟုတ် ၎င်း၏အသုံးပြုမှုတွင် သက်ဆိုင်သည့် အခကြေးငွေပမာဏထက် ကျော်လွန်မည်မဟုတ်ပါ ၊ အကယ်၍ သင့်တွင်ပါရှိသည့် ပမာဏအတိုင်း ရှိပါက၊ အချက်အလက်
    အသက်ကယ်ထောက်ပံ့မှုနှင့်/သို့မဟုတ် ဘေးကင်းရေးအပလီကေးရှင်းများတွင် Microchip စက်ပစ္စည်းများကို အသုံးပြုခြင်းသည် ဝယ်သူ၏အန္တရာယ်မှာ လုံးလုံးလျားလျားဖြစ်ပြီး ဝယ်ယူသူသည် ယင်းအသုံးပြုမှုမှရရှိလာသော ပျက်စီးဆုံးရှုံးမှုများ၊ အရေးဆိုမှုများ၊ လျော်ကြေးများ သို့မဟုတ် ကုန်ကျစရိတ်များမှ ကာကွယ်ရန်၊ လျော်ကြေးပေးပြီး ကိုင်ဆောင်ရန် သဘောတူပါသည်။ မည်သည့် Microchip ဉာဏပစ္စည်းမူပိုင်ခွင့်အခွင့်အရေးများအောက်တွင်၊ သွယ်ဝိုက်၍ဖြစ်စေ၊ အခြားနည်းဖြင့်ဖြစ်စေ လိုင်စင်များကို အခြားနည်းဖြင့်ဖော်ပြခြင်းမပြုဘဲ ဖြန့်ဝေခြင်းမပြုပါ။

ကုန်အမှတ်တံဆိပ်များ

  • Microchip အမည်နှင့် လိုဂို၊ Microchip လိုဂို၊ Adaptec၊ AnyRate၊ AVR၊ AVR လိုဂို၊ AVR Freaks၊ BesTime၊ BitCloud၊ CryptoMemory၊ CryptoRF၊ dsPIC၊ flexPWR၊ HELDO၊ IGLOO၊ JukeBlox၊ KeeLoq၊ Kleer၊ LANXeckty၊ Link၊MD၊ maXTouch၊ MediaLB၊ megaAVR၊ Microsemi၊ Microsemi လိုဂို၊ အများဆုံး၊ အများဆုံး လိုဂို၊ MPLAB၊ OptoLyzer၊ PIC၊ picoPower၊ PICSTART၊ PIC32 လိုဂို၊ PolarFire၊ Prochip ဒီဇိုင်နာ၊ QTouch၊ SAM-BA၊ SenGenuity၊ SpyNIC၊ SST၊ SuperFlash Logo ၊ Symmetricom၊ SyncServer၊ Tachyon၊ TimeSource၊ tinyAVR၊ UNI/O၊ Vectron နှင့် XMEGA တို့သည် USA နှင့် အခြားနိုင်ငံများတွင် ပေါင်းစပ်ထည့်သွင်းထားသော Microchip Technology ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။
  • AgileSwitch၊ APT၊ ClockWorks၊ The Embedded Control Solutions ကုမ္ပဏီ၊ EtherSynch၊ Flashtec၊ Hyper Speed ​​Control၊ HyperLight Load၊ IntelliMOS၊ Libero၊ motorBench၊ mTouch၊ Powermite 3၊ Precision Edge၊ ProASIC၊ ProASIC Plus၊ ProASIC Plus လိုဂို၊ Quiet-Wire၊ SmartFusion၊ SyncWorld၊ Temux၊ TimeCesium၊ TimeHub၊ TimePictra၊ TimeProvider၊ TrueTime၊ WinPath နှင့် ZL တို့သည် USA တွင် ထည့်သွင်းထားသော Microchip Technology ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်
  • ကပ်လျက်သော့ ဖိနှိပ်မှု ၊ ECAN၊ Espresso T1S၊ EtherGREEN၊ GridTime၊ IdealBridge၊ In-Circuit Serial Programming၊ ICSP၊ INICnet၊ Intelligent Paralleling၊ Inter-Chip ချိတ်ဆက်မှု၊ JitterBlocker၊ Knob-on-Display၊ maxCrypto၊ အမြင့်ဆုံးView၊ memBrain၊ Mindi၊ MiWi၊ MPASM၊ MPF၊ MPLAB အသိအမှတ်ပြုလိုဂို၊ MPLIB၊ MPLINK၊ MultiTRAK၊ NetDetach၊ NVM Express၊ NVMe၊ Omniscient Code Generation၊ PICDEM၊ PICDEM.net၊ PICkit၊ PICtail၊ PowerSmart၊ PureSilicon၊ QMatrix ၊ Ripple Blocker၊ RTAX၊ RTG4၊ SAM-ICE၊ Serial Quad I/O၊ simpleMAP၊ SimpliPHY၊ SmartBuffer၊ SmartHLS၊ SMART-IS၊ storClad၊ SQI၊ SuperSwitcher၊ SuperSwitcher II၊ Switchtec၊ SynchroPHY၊ Total Endurance၊ TSHARC၊ USBCheck VariSense၊ VectorBlox၊ VeriPHY၊ ViewSpan၊ WiperLock၊ XpressConnect နှင့် ZENA တို့သည် Microchip Technology တွင်ထည့်သွင်းထားသောကုန်အမှတ်တံဆိပ်များဖြစ်သည်
    USA နဲ့ တခြားနိုင်ငံတွေပါ။
  • SQTP သည် USA တွင်ထည့်သွင်းထားသော Microchip Technology ၏ ဝန်ဆောင်မှုအမှတ်အသားဖြစ်ပြီး Adaptec လိုဂို၊ ဝယ်လိုအားရှိ ကြိမ်နှုန်း၊ Silicon Storage Technology၊ Symmcom နှင့် Trusted Time များသည် အခြားနိုင်ငံများတွင် Microchip Technology Inc. ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။
  • GestIC သည် Microchip Technology Germany II GmbH & Co. KG ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်တစ်ခုဖြစ်ပြီး အခြားနိုင်ငံများရှိ Microchip Technology Inc. ၏ လုပ်ငန်းခွဲတစ်ခုဖြစ်သည်။
    ဤနေရာတွင် ဖော်ပြထားသော အခြားကုန်အမှတ်တံဆိပ်များအားလုံးသည် ၎င်းတို့၏ သက်ဆိုင်ရာကုမ္ပဏီများ၏ ပိုင်ဆိုင်မှုဖြစ်သည်။
    © 2022၊ Microchip Technology Incorporated နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ။ မူပိုင်ခွင့်များရယူပြီး။
    ISBN: 978-1-6683-0362-7

အရည်အသွေးစီမံခန့်ခွဲမှုစနစ်

Microchip ၏ အရည်အသွေးစီမံခန့်ခွဲမှုစနစ်များနှင့် ပတ်သက်သော အချက်အလက်များအတွက် ကျေးဇူးပြု၍ ဝင်ရောက်ကြည့်ရှုပါ။ www.microchip.com/quality.

ကမ္ဘာတစ်ဝှမ်း အရောင်းနှင့် ဝန်ဆောင်မှု

အမေရိကား အာရှ/ပစိဖိတ်ဒေသ အာရှ/ပစိဖိတ်ဒေသ ဥရောပ
ကော်ပိုရိတ်ရုံး

2355 အနောက် Chandler Blvd Chandler၊ AZ 85224-6199

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

နည်းပညာနှင့်ပတ်သက်သောအထောက်အပံ့: www.microchip.com/support Web လိပ်စာ- www.microchip.com

အတ္တလန်တာ

Duluth၊ GA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

အော်စတင်၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဘော်စတွန် Westborough, MA ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ချီကာဂို

Itasca, IL

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဒါလား

Addison၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဒက်ထရွိုက်

Novi, MI

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဟူစတန်၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

အင်ဒီယာနာပိုလစ် Noblesville၊ Tel: IN ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

လော့စ်အိန်ဂျလိစ် Mission Viejo, CA ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

Raleigh, NC

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

နယူးယောက်၊ NY

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

San Jose, CA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ကနေဒါ - တိုရွန်တို

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

သြစတြေးလျ - ဆစ်ဒနီ

Tel: 61-2-9868-6733

တရုတ်-ပေကျင်း

Tel: 86-10-8569-7000

တရုတ်-ချန်ဒူး

Tel: 86-28-8665-5511

တရုတ်-ချုံကင်း

Tel: 86-23-8980-9588

တရုတ် - Dongguan

Tel: 86-769-8702-9880

တရုတ်-ကွမ်ကျိုး

Tel: 86-20-8755-8029

တရုတ် - Hangzhou

Tel: 86-571-8792-8115

တရုတ် - ဟောင်ကောင် SAR

Tel: 852-2943-5100

တရုတ်-နန်ကျင်း

Tel: 86-25-8473-2460

တရုတ် - Qingdao

Tel: 86-532-8502-7355

တရုတ်-ရှန်ဟိုင်း

Tel: 86-21-3326-8000

တရုတ် - ရှန်ယန်း

Tel: 86-24-2334-2829

တရုတ်-ရှန်ကျန်း

Tel: 86-755-8864-2200

တရုတ် - Suzhou

Tel: 86-186-6233-1526

တရုတ်-ဝူဟန်

Tel: 86-27-5980-5300

တရုတ်-ရှန်း

Tel: 86-29-8833-7252

တရုတ် – Xiamen

Tel: 86-592-2388138

တရုတ်-ဇူဟိုင်

Tel: 86-756-3210040

အိန္ဒိယ-ဘန်ဂလို

Tel: 91-80-3090-4444

အိန္ဒိယ - နယူးဒေလီ

Tel: 91-11-4160-8631

အိန္ဒိယ - ပွန်

Tel: 91-20-4121-0141

ဂျပန်-အိုဆာကာ

Tel: 81-6-6152-7160

ဂျပန်-တိုကျို

Tel: 81-3-6880- 3770

ကိုရီးယား - ဒေဂူ

Tel: 82-53-744-4301

ကိုရီးယား - ဆိုးလ်

Tel: 82-2-554-7200

မလေးရှား - ကွာလာလမ်ပူ

Tel: 60-3-7651-7906

မလေးရှား-ပီနန်

Tel: 60-4-227-8870

ဖိလစ်ပိုင် - မနီလာ

Tel: 63-2-634-9065

စင်္ကာပူ

Tel: 65-6334-8870

ထိုင်ဝမ် - ရှင်ချူး

Tel: 886-3-577-8366

ထိုင်ဝမ် - ရှုံ

Tel: 886-7-213-7830

ထိုင်ဝမ်-တိုင်ပေ

Tel: 886-2-2508-8600

ထိုင်း-ဘန်ကောက်

Tel: 66-2-694-1351

ဗီယက်နမ် - ဟိုချီမင်း

Tel: 84-28-5448-2100

သြစတြီးယား - ဝဲလ်

Tel: 43-7242-2244-39

Fax: 43-7242-2244-393

ဒိန်းမတ် - ကိုပင်ဟေဂင်

Tel: 45-4485-5910

Fax: 45-4485-2829

ဖင်လန် - Espoo

Tel: 358-9-4520-820

ပြင်သစ် - ပဲရစ်

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

ဂျာမနီ - Garching

Tel: 49-8931-9700

ဂျာမနီ – ဟာန်

Tel: 49-2129-3766400

ဂျာမနီ – Heilbronn

Tel: 49-7131-72400

ဂျာမနီ – Karlsruhe

Tel: 49-721-625370

ဂျာမနီ – မြူးနစ်

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

ဂျာမနီ – Rosenheim

Tel: 49-8031-354-560

အစ္စရေး – ရာအာနနာ

Tel: 972-9-744-7705

အီတလီ – မီလန်

Tel: 39-0331-742611

Fax: 39-0331-466781

အီတလီ – Padova

Tel: 39-049-7625286

နယ်သာလန် - Drunen

Tel: 31-416-690399

Fax: 31-416-690340

နော်ဝေး - Trondheim

Tel: 47-72884388

ပိုလန် - ဝါဆော

Tel: 48-22-3325737

ရိုမေးနီးယား - ဘူခါရက်စ်

Tel: 40-21-407-87-50

စပိန် – မက်ဒရစ်

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

ဆွီဒင် - Gothenberg

Tel: 46-31-704-60-40

ဆွီဒင် – စတော့ဟုမ်း

Tel: 46-8-5090-4654

ယူကေ - Wokingham

Tel: 44-118-921-5800

Fax: 44-118-921-5820

© 2022 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

စာရွက်စာတမ်းများ / အရင်းအမြစ်များ

MICROCHIP RTG4 နောက်ဆက်တွဲ RTG4 FPGAs ဘုတ်အဖွဲ့ ဒီဇိုင်းနှင့် အပြင်အဆင် လမ်းညွှန်ချက်များ [pdf] အသုံးပြုသူလမ်းညွှန်
RTG4 နောက်ဆက်တွဲ RTG4 FPGAs ဘုတ်အဖွဲ့ ဒီဇိုင်းနှင့် အပြင်အဆင် လမ်းညွှန်ချက်များ၊ RTG4၊ နောက်ဆက်တွဲ RTG4 FPGAs ဘုတ်အဖွဲ့ ဒီဇိုင်းနှင့် အပြင်အဆင် လမ်းညွှန်ချက်များ၊ ဒီဇိုင်းနှင့် အပြင်အဆင် လမ်းညွှန်ချက်များ

ကိုးကား

မှတ်ချက်တစ်ခုချန်ထားပါ။

သင့်အီးမေးလ်လိပ်စာကို ထုတ်ပြန်မည်မဟုတ်ပါ။ လိုအပ်သောအကွက်များကို အမှတ်အသားပြုထားသည်။ *