MICROCHIP RTG4 ملحق RTG4 FPGAs تصميم لوحة وإرشادات التخطيط
مقدمة
يوفر هذا الملحق إلى AC439: إرشادات تصميم اللوحة وتخطيطها لمذكرة تطبيق RTG4 FPGA، معلومات تكميلية، للتأكيد على أن إرشادات مطابقة طول DDR3 المنشورة في المراجعة 9 أو الأحدث لها الأسبقية على تخطيط اللوحة المستخدم لمجموعة تطوير RTG4™. في البداية، كانت مجموعة تطوير RTG4 متاحة فقط مع شركة Engineering Silicon (ES). بعد الإصدار الأولي، تم تزويد المجموعة لاحقًا بأجهزة إنتاج RTG1 ذات درجة سرعة قياسية (STD) و-4 سرعة. تأتي أرقام الأجزاء، RTG4-DEV-KIT وRTG4-DEV-KIT-1 مع أجهزة فئة السرعة STD و-1 على التوالي.
علاوة على ذلك ، يتضمن هذا الملحق تفاصيل حول سلوك إدخال / إخراج الجهاز للعديد من تسلسلات بدء التشغيل وخفض الطاقة ، بالإضافة إلى تأكيد DEVRST_N أثناء التشغيل العادي.
تحليل تخطيط لوحة RTG4-DEV-KIT DDR3
- تقوم مجموعة تطوير RTG4 بتنفيذ واجهة بيانات 32 بت وواجهة 4 بت ECC DDR3 لكل من جهازي تحكم RTG4 FDDR المدمجين وكتل PHY (شرق وغرب FDDR). يتم تنظيم الواجهة ماديًا على شكل خمسة مسارات لبايت البيانات.
- تتبع المجموعة نظام الطيران عن طريق التوجيه كما هو موضح في قسم إرشادات تخطيط DDR3 في AC439: إرشادات تصميم اللوحة والتخطيط لملاحظة تطبيق RTG4 FPGA. ومع ذلك، نظرًا لأنه تم تصميم مجموعة التطوير هذه قبل نشر ملاحظة التطبيق، فهي لا تتوافق مع إرشادات مطابقة الطول المحدثة الموضحة في ملاحظة التطبيق. في مواصفات DDR3، يوجد حد +/- 750 ps على الانحراف بين وميض البيانات (DQS) وساعة DDR3 (CK) في كل جهاز ذاكرة DDR3 أثناء معاملة الكتابة (DSS).
- عندما يتم اتباع إرشادات مطابقة الطول في مراجعة AC439 9 أو الإصدارات الأحدث من ملاحظة التطبيق ، فإن تخطيط لوحة RTG4 سوف يفي بحد tDQSS لكل من أجهزة تصنيف السرعة -1 و STD عبر العملية بأكملها ، المجلدtage، ونطاق التشغيل لدرجة الحرارة (PVT) الذي تدعمه أجهزة إنتاج RTG4. ويتم تحقيق ذلك عن طريق الأخذ في الاعتبار أسوأ حالة انحراف الإخراج بين DQS وCK عند أطراف RTG4. على وجه التحديد، عند استخدام
وحدة تحكم RTG4 FDDR مدمجة بالإضافة إلى PHY، تتقدم DQS على CK بمقدار 370 ps كحد أقصى لجهاز من فئة السرعة -1 وتتقدم DQS على CK بمقدار 447 ps كحد أقصى لجهاز من فئة السرعة STD، في أسوأ الظروف. - استنادًا إلى التحليل الموضح في الجدول 1-1، يفي RTG4-DEV-KIT-1 بحدود tDQSS في كل جهاز ذاكرة، في ظروف التشغيل الأسوأ لـ RTG4 FDDR. ومع ذلك، كما هو موضح في الجدول 1-2، فإن تخطيط RTG4-DEV-KIT، المملوء بأجهزة RTG4 من فئة سرعة STD، لا يلبي tDQSS لأجهزة الذاكرة الرابعة والخامسة في طوبولوجيا الطيران، في ظروف التشغيل الأسوأ. لRTG4 FDDR. بشكل عام، يتم استخدام RTG4-DEV-KIT في الظروف النموذجية، مثل درجة حرارة الغرفة في بيئة المختبر. ولذلك، لا ينطبق تحليل الحالة الأسوأ هذا على RTG4-DEV-KIT المستخدم في الظروف النموذجية. التحليل بمثابة السابقينampلماذا من المهم اتباع إرشادات مطابقة طول DDR3 المدرجة في AC439 ، بحيث يتوافق تصميم لوحة المستخدم مع tDQSS لتطبيق الطيران.
- لمزيد من التفصيل حول هذا السابقينample، وشرح كيفية التعويض يدويًا عن تخطيط لوحة RTG4 الذي لا يمكنه تلبية إرشادات مطابقة طول AC439 DDR3، لا يزال بإمكان RTG4-DEV-KIT المزود بأجهزة تصنيف السرعة STD تلبية tDQSS في كل جهاز ذاكرة، في أسوأ الظروف، نظرًا لأن تتمتع وحدة التحكم RTG4 FDDR المدمجة بالإضافة إلى PHY بالقدرة على تأخير إشارة DQS بشكل ثابت لكل مسار بايت بيانات. يمكن استخدام هذا التحول الثابت لتقليل الانحراف بين DQS وCK في جهاز ذاكرة يحتوي على tDQSS > 750 ps. راجع قسم تدريب DRAM، في UG0573: دليل مستخدم واجهات DDR عالية السرعة RTG4 FPGA لمزيد من المعلومات حول استخدام عناصر التحكم في التأخير الثابت (في السجل REG_PHY_WR_DQS_SLAVE_RATIO) لـ DQS أثناء معاملة الكتابة. يمكن استخدام قيمة التأخير هذه في Libero® SoC عند إنشاء وحدة تحكم FDDR مع التهيئة التلقائية عن طريق تعديل رمز تهيئة CoreABC FDDR الذي تم إنشاؤه تلقائيًا. يمكن تطبيق عملية مماثلة على تخطيط لوحة المستخدم الذي لا يلبي tDQSS في كل جهاز ذاكرة.
الجدول 1-1. تقييم حساب RTG4-DEV-KIT-1 tDQSS لأجزاء -1 وواجهة FDDR1
مسار تحليل | طول الساعة (مل) | تأخير نشر الساعة (ps) | طول البيانات (مل) | نشر البيانات ن تأخير (ملاحظة) | الفرق بين CLKDQS بسبب التوجيه (مل) | tDQSS في كل ذاكرة ، بعد انحراف اللوحة + FPGA DQSCLK انحراف (ملاحظة) |
ذاكرة FPGA-1st | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 431.12 |
ذاكرة FPGA-2nd | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 557.36 |
ذاكرة FPGA-3rd | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 594.48 |
ذاكرة FPGA-4th | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 702.64 |
ذاكرة FPGA-5th | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 674.16 |
ملحوظة: في أسوأ الظروف، يكون انحراف RTG4 FDDR DDR3 DQS-CLK لأجهزة -1 هو 370 ps كحد أقصى و242 ps كحد أدنى.
الجدول 1-2. تقييم حساب RTG4-DEV-KIT tDQSS لأجزاء STD وواجهة FDDR1
مسار تحليل | طول الساعة (مل) | تأخير نشر الساعة (ملاحظة) | طول البيانات (مل) | تأخير نشر البيانات (ملاحظة) | الفرق بين CLKDQS بسبب التوجيه (مل) | tDQSS في كل ذاكرة ، بعد انحراف اللوحة + FPGA DQSCLK انحراف (ملاحظة) |
ذاكرة FPGA-1st | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 508.12 |
ذاكرة FPGA-2nd | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 634.36 |
ذاكرة FPGA-3rd | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 671.48 |
ذاكرة FPGA-4th | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 779.64 |
ذاكرة FPGA-5th | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 751.16 |
ملحوظة: في أسوأ الحالات ، يكون انحراف RTG4 FDDR DDR3 DQS-CLK للأجهزة STD هو 447 حصانًا كحد أقصى و 302 حصانًا كحد أدنى.
ملحوظة: تم استخدام تقدير تأخير انتشار اللوحة بمقدار 160 ps/inch في هذا التحليل على سبيل المثالampجنيه كمرجع. يعتمد تأخير انتشار اللوحة الفعلي للوحة المستخدم على اللوحة المحددة التي يتم تحليلها.
تسلسل الطاقة
هذه الإضافة إلى AC439: إرشادات تصميم المجلس وتخطيطه لـ RTG4 FPGA ، توفر معلومات تكميلية للتأكيد على أهمية اتباع إرشادات تصميم المجلس. تأكد من اتباع الإرشادات فيما يتعلق بـ Power-Up و Power-Down.
تعزيز القوة
يسرد الجدول التالي حالات استخدام الطاقة الموصى بها وإرشادات زيادة الطاقة المقابلة لها.
الجدول 2-1. إرشادات الطاقة
حالة الاستخدام | متطلبات التسلسل | سلوك | ملحوظات |
DEVRST_N تم التأكيد عليه أثناء التشغيل ، حتى تصل جميع مصادر الطاقة RTG4 إلى ظروف التشغيل الموصى بها | لا يوجد ص محددamp-الطلب المطلوب. العرض صamp-up يجب أن ترتفع بشكل رتيب. | بمجرد وصول VDD وVPP إلى عتبات التنشيط (VDD ~= 0.55V، VPP ~= 2.2V) و تم إصدار DEVRST_N، وسيتم تشغيل عداد تأخير POR لمدة حوالي 40 مللي ثانية نموذجيًا (50 مللي ثانية كحد أقصى)، ثم تلتزم عملية تشغيل الجهاز حتى الأداء الوظيفي بالشكلين 11 و 12 (DEVRST_N PUFT) من دليل مستخدم وحدة تحكم النظام (UG0576). بمعنى آخر، يستغرق هذا التسلسل 40 مللي ثانية + 1.72036 مللي ثانية (نموذجي) من النقطة التي تم تحريرها DEVRST_N. لاحظ أن الاستخدام اللاحق لـ DEVRST_N لا ينتظر عداد POR لأداء المهام الوظيفية وبالتالي يستغرق هذا التسلسل 1.72036 مللي ثانية فقط (نموذجي). | حسب التصميم، سيتم تعطيل المخرجات (أي تعويم) أثناء تشغيل الطاقة. بمجرد عداد POR اكتمل، وتم إصدار DEVRST_N ووصلت كافة مستلزمات الإدخال/الإخراج VDDI إلى المستوى المطلوب ~ 0.6 فولت، ثم سيتم ضبط عمليات الإدخال/الإخراج مع تنشيط السحب الضعيف، حتى تنتقل المخرجات إلى تحكم المستخدم، حسب الشكلين 11 و12 من UG0576. تتطلب المخرجات الحرجة التي يجب أن تظل منخفضة أثناء توصيل الطاقة مقاومة خارجية قابلة للسحب بمقدار 1 كيلو أوم. |
DEVRST_N انسحبت إلى VPP وجميع الإمدادات صamp في نفس الوقت تقريبًا | يجب ألا يكون VDDPLL هو آخر إمدادات الطاقة إلى صamp لأعلى ، ويجب أن تصل إلى الحد الأدنى الموصى به من حجم التشغيلtage قبل العرض الأخير (VDD أو VDDI) يبدأ صampلمنع إخراج قفل PLL مواطن الخلل. راجع دليل مستخدم موارد تسجيل الوقت RTG4 (UG0586) للحصول على شرح لكيفية استخدام CCC/PLL READY_VDDPLL الإدخال لإزالة متطلبات التسلسل لمصدر الطاقة VDDPLL. قم إما بربط SERDES_x_Lyz_VDDAIO بنفس مصدر الإمداد مثل VDD، أو تأكد من تشغيلهما في نفس الوقت. | بمجرد وصول VDD وVPP إلى عتبات التنشيط (VDD ~= 0.55V، VPP ~= 2.2V) سيتم تشغيل عداد تأخير POR بمقدار 50 مللي ثانية. يلتزم تشغيل الجهاز بالتوقيت الوظيفي الشكلان 9 و10 (VDD PUFT) من دليل مستخدم وحدة التحكم بالنظام (UG0576). بمعنى آخر، الوقت الإجمالي هو 57.95636 مللي ثانية. | حسب التصميم، سيتم تعطيل المخرجات (أي تعويم) أثناء تشغيل الطاقة. بمجرد عداد POR اكتمل، وتم إصدار DEVRST_N ووصلت جميع مستلزمات VDDI IO إلى المستوى المطلوب ~ 0.6 فولت، ثم سيتم ضبط عمليات الإدخال/الإخراج مع تنشيط السحب الضعيف، حتى تنتقل المخرجات إلى تحكم المستخدم، حسب الشكلين 9 و10 من UG0576. تتطلب المخرجات الحرجة التي يجب أن تظل منخفضة أثناء توصيل الطاقة مقاومة خارجية قابلة للسحب بمقدار 1 كيلو أوم. |
حالة الاستخدام | متطلبات التسلسل | سلوك | ملحوظات |
VDD/ SERDES_VD DAIO -> VPP/VDDPLL -> | التسلسل مدرج في عمود السيناريو. تم سحب DEVRST_N إلى VPP. | بمجرد وصول VDD وVPP إلى عتبات التنشيط (VDD ~= 0.55V، VPP ~= 2.2V) فإن 50 مللي ثانية سيتم تشغيل عداد تأخير POR. يلتزم تشغيل الجهاز بالتوقيت الوظيفي بالأرقام 9 و 10 (VDD PUFT) من دليل مستخدم وحدة تحكم النظام (UG0576). يعتمد إكمال تسلسل تشغيل الجهاز وتشغيله حتى التوقيت الوظيفي على آخر مصدر إمداد VDDI تم تشغيله. | حسب التصميم، سيتم تعطيل المخرجات (أي تعويم) أثناء تشغيل الطاقة. بمجرد عداد POR اكتمل، وتم إصدار DEVRST_N ووصلت كافة مستلزمات الإدخال/الإخراج VDDI إلى المستوى المطلوب ~ 0.6 فولت، ثم سيتم ضبط عمليات الإدخال/الإخراج مع تنشيط السحب الضعيف، حتى تنتقل المخرجات إلى تحكم المستخدم، وفقًا للشكلين 9 و10 من UG0576. لا يوجد تنشيط سحب ضعيف أثناء تشغيل الطاقة حتى تصل جميع مستلزمات VDDI إلى 0.6 فولت تقريبًا. الفائدة الرئيسية من هذا التسلسل هو آخر عرض VDDI يصل لن يتم تنشيط عتبة التنشيط هذه للسحب الضعيف وستنتقل بدلاً من ذلك مباشرة من الوضع المعطل إلى الوضع المحدد من قبل المستخدم. يمكن أن يساعد هذا في تقليل عدد المقاومات الخارجية المنسدلة 1K المطلوبة للتصميمات التي تحتوي على غالبية بنوك الإدخال/الإخراج التي يتم تشغيلها بواسطة آخر VDDI في الارتفاع. بالنسبة لجميع بنوك الإدخال/الإخراج الأخرى التي يتم تشغيلها بواسطة أي مصدر VDDI بخلاف مصدر VDDI الأخير الذي يرتفع، فإن المخرجات الحرجة التي يجب أن تظل منخفضة أثناء زيادة الطاقة تتطلب مقاومًا خارجيًا منسدلًا بمقدار 1 كيلو أوم. |
انتظر 51 مللي ثانية على الأقل -> | |||
VDDI (جميع IO البنوك) | |||
OR | |||
VDD/ SERDES_VD DAIO -> | |||
فب/فدبل/3.3V_VDDI-> | |||
انتظر 51 مللي ثانية على الأقل -> | |||
فدي (غير 3.3V_VD DI) |
اعتبارات أثناء تأكيد DEVRST_N و Power-Down
إذا كان AC439: إرشادات تصميم وتخطيط اللوحة الخاصة بإرشادات تطبيق RTG4 FPGA لم يتم اتباعها من فضلكview التفاصيل التالية:
- بالنسبة لتسلسلات خفض الطاقة المعطاة في الجدول 2-2 ، قد يرى المستخدم مواطن الخلل في الإدخال / الإخراج أو الأحداث الجارية المتدفقة والعابرة.
- كما هو مذكور في الإخطار الاستشاري للعميل (CAN) 19002.5 ، يمكن أن يؤدي الانحراف عن تسلسل خفض الطاقة الموصى به في ورقة بيانات RTG4 إلى تشغيل تيار عابر على مورد VDD 1.2 فولت. إذا كان العرض 3.3V VPP هو rampعند انخفاضه قبل إمداد VDD بجهد 1.2 فولت، سيتم ملاحظة تيار عابر على VDD عندما يصل VPP وDEVRST_N (المدعوم بواسطة VPP) إلى 1.0 فولت تقريبًا. لا يحدث هذا التيار العابر إذا تم إيقاف تشغيل VPP أخيرًا، وفقًا لتوصية ورقة البيانات.
- يعتمد حجم ومدة التيار العابر على التصميم المبرمج في FPGA، وسعة فصل اللوحة المحددة، والاستجابة العابرة لجهد 1.2 فولت.tagمنظم ه. في حالات نادرة، لوحظ وجود تيار عابر يصل إلى 25 أمبير (أو 30 واط على مصدر اسمي 1.2 فولت VDD). نظرًا للطبيعة الموزعة لهذا التيار العابر VDD عبر نسيج FPGA بأكمله (غير مترجم إلى منطقة معينة)، ومدته القصيرة، لا يوجد قلق بشأن الموثوقية إذا كان عابر انقطاع التيار الكهربائي 25 أمبير أو أقل.
- كأفضل ممارسات التصميم، اتبع توصية ورقة البيانات لتجنب التيار العابر.
- قد تكون مواطن الخلل في الإدخال / الإخراج 1.7 فولت تقريبًا لمدة 1.2 مللي ثانية.
- قد يتم ملاحظة خلل كبير في المخارج التي تقود إلى Low أو Tristate.
- يمكن ملاحظة خلل منخفض في المخرجات التي تقود إلى ارتفاع (لا يمكن تخفيف الخلل المنخفض بإضافة 1 كيلو أوم منسدلة).
- يسمح إيقاف تشغيل VDDIx أولاً بالانتقال الرتيب من الأعلى إلى المنخفض، لكن الإخراج ينخفض لفترة وجيزة مما قد يؤثر على لوحة المستخدم التي تحاول سحب الإخراج عاليًا خارجيًا عند إيقاف تشغيل RTG4 VDDIx. يتطلب RTG4 عدم تشغيل منصات الإدخال/الإخراج خارجيًا فوق حجم إمداد بنك VDDIxtagومن ثم، إذا تمت إضافة مقاوم خارجي إلى سكة طاقة أخرى، فيجب أن يتم إيقاف تشغيله في وقت واحد مع مصدر VDDIx.
الجدول 2-2. سيناريوهات خلل الإدخال / الإخراج عند عدم اتباع تسلسل خفض الطاقة الموصى به في AC439حالة الإخراج الافتراضية VDD (1.2 فولت) VDDIx (<3.3 فولت) VDDIx (3.3 فولت) VPP (3.3 فولت) DEVRST_N سلوك خفض الطاقة I / O خلل الحالي في راش I / O القيادة منخفضة أو ثلاثية Ramp لأسفل بعد VPP بأي ترتيب Ramp أسفل أولا مرتبط بـ VPP نعم1 نعم Ramp أسفل بأي ترتيب بعد تأكيد DEVRST_N أكد قبل أي إمدادات ramp تحت نعم1 لا I / O القيادة عالية Ramp لأسفل بعد VPP بأي ترتيب Ramp أسفل أولا مرتبط بـ VPP نعم نعم Ramp أسفل بأي ترتيب قبل VPP Ramp أسفل الماضي مرتبط بـ VPP رقم 2 لا Ramp أسفل بأي ترتيب بعد تأكيد DEVRST_N أكد قبل أي إمدادات ramp تحت نعم لا - يوصى باستخدام مقاوم خارجي منسدل بقدرة 1 كيلو أوم للتخفيف من الخلل الكبير في عمليات الإدخال/الإخراج الحرجة، والتي يجب أن تظل منخفضة أثناء خفض الطاقة.
- يتم ملاحظة خلل بسيط فقط في وحدات الإدخال/الإخراج التي يتم سحبها خارجيًا إلى مصدر طاقة يظل مزودًا بالطاقة كـ VPP rampق لأسفل. ومع ذلك ، يعد هذا انتهاكًا لظروف التشغيل الموصى بها للجهاز نظرًا لأن PAD يجب ألا يكون مرتفعًا بعد VDDIx r المقابلampس إلى الأسفل.
- إذا تم التأكيد على DEVRST_N ، فقد يرى المستخدم خللًا منخفضًا في أي إدخال / إخراج يؤدي إلى ارتفاع عالٍ وأيضًا يتم سحبه خارجيًا عبر المقاوم إلى VDDI. على سبيل المثالample ، بمقاوم سحب 1KΩ ، خلل منخفض يصل إلى الحد الأدنى للحجمtagقد يحدث e من 0.4V بمدة 200 ns قبل معالجة الخرج.
ملحوظة: لا يجب سحب DEVRST_N أعلى مجلد VPPtagه. لتجنب ما ورد أعلاه، يوصى بشدة باتباع تسلسلات التشغيل وخفض الطاقة الموضحة في AC439: إرشادات تصميم اللوحة والتخطيط لملاحظة تطبيق RTG4 FPGA.
سجل المراجعة
يصف محفوظات المراجعة التغييرات التي تم تنفيذها في المستند. يتم سرد التغييرات حسب المراجعة ، بدءًا من المنشور الحالي.
الجدول 3-1. مراجعة التاريخ
المراجعة | تاريخ | وصف |
A | 04/2022 | • أثناء تأكيد DEVRST_N، سيتم ثلاثي جميع عمليات الإدخال/الإخراج لـ RTG4. قد تواجه المخرجات التي يتم دفعها عاليًا بواسطة نسيج FPGA وسحبها خارجيًا عاليًا على اللوحة خللًا منخفضًا قبل الدخول في الحالة الثلاثية. يجب تحليل تصميم اللوحة مع سيناريو الإخراج هذا لفهم تأثير التوصيلات البينية لمخرجات FPGA التي قد تتعطل عند تأكيد DEVRST_N. لمزيد من المعلومات، راجع الخطوة 5 في القسم 2.2. الاعتبارات أثناء تأكيد DEVRST_N وخفض الطاقة. • إعادة تسميتها الطاقة انخفضت إلى القسم 2.2. اعتبارات أثناء تأكيد DEVRST_N و Power-Down. • تحويلها إلى قالب رقاقة. |
2 | 02/2022 | • أضيفت قسم السلطة حتى. • أضيفت قسم تسلسل الطاقة. |
1 | 07/2019 | أول نشر لهذه الوثيقة. |
دعم Microchip FPGA
تدعم مجموعة منتجات Microchip FPGA منتجاتها بخدمات دعم متنوعة ، بما في ذلك خدمة العملاء ، ومركز الدعم الفني للعملاء ، أ webالموقع ومكاتب المبيعات في جميع أنحاء العالم. يُقترح على العملاء زيارة موارد Microchip عبر الإنترنت قبل الاتصال بالدعم لأنه من المحتمل جدًا أن استفساراتهم قد تمت الإجابة عليها بالفعل.
اتصل بمركز الدعم الفني من خلال webعلى الموقع www.microchip.com/support. اذكر رقم جزء جهاز FPGA ، وحدد فئة الحالة المناسبة ، وقم بتحميل التصميم fileأثناء إنشاء حالة دعم فني.
اتصل بخدمة العملاء للحصول على دعم غير تقني للمنتجات ، مثل تسعير المنتج وترقيات المنتج ومعلومات التحديث وحالة الطلب والتفويض.
- من أمريكا الشمالية، اتصل على 800.262.1060
- بقية العالم، اتصل بالرقم 650.318.4460
- فاكس من أي مكان في العالم 650.318.8044
الرقاقة الدقيقة Webموقع
توفر Microchip الدعم عبر الإنترنت من خلال webالموقع في www.microchip.com/. هذا webيتم استخدام الموقع لصنع fileتتوفر المعلومات والبيانات بسهولة للعملاء. وتتضمن بعض المحتويات المتاحة ما يلي:
- دعم المنتج - أوراق البيانات والأخطاء المطبعية وملاحظات التطبيق وقampالبرامج، وموارد التصميم، وأدلة المستخدم ووثائق دعم الأجهزة، وإصدارات البرامج الأحدث والبرامج المؤرشفة
- الدعم الفني العام - الأسئلة المتداولة (FAQs) ، وطلبات الدعم الفني ، ومجموعات المناقشة عبر الإنترنت ، وقائمة أعضاء برنامج شركاء تصميم Microchip
- أعمال شركة مايكرو شيب - محدد المنتج وأدلة الطلب ، أحدث البيانات الصحفية الخاصة بشريحة Microchip ، وقائمة بالندوات والأحداث ، وقوائم مكاتب مبيعات Microchip والموزعين وممثلي المصانع
خدمة الإعلام بتغيير المنتج
تساعد خدمة الإخطار بتغيير المنتج من Microchip على إبقاء العملاء على اطلاع دائم بمنتجات Microchip. سيتلقى المشتركون إشعارًا بالبريد الإلكتروني عند وجود تغييرات أو تحديثات أو تنقيحات أو أخطاء تتعلق بمجموعة منتجات محددة أو أداة تطوير ذات أهمية.
للتسجيل، انتقل إلى www.microchip.com/pcn واتبع تعليمات التسجيل.
دعم العملاء
يمكن لمستخدمي منتجات Microchip الحصول على المساعدة عبر عدة قنوات:
- الموزع أو الممثل
- مكتب المبيعات المحلي
- مهندس الحلول المضمنة (ESE)
- الدعم الفني
يتعين على العملاء الاتصال بموزعهم أو ممثلهم أو شركة ESE للحصول على الدعم. كما تتوفر مكاتب مبيعات محلية لمساعدة العملاء. وتتضمن هذه الوثيقة قائمة بمكاتب المبيعات والمواقع.
الدعم الفني متاح من خلال webالموقع في: www.microchip.com/support
ميزة حماية رمز أجهزة Microchip
لاحظ التفاصيل التالية لميزة حماية الكود على منتجات Microchip:
- تتوافق منتجات Microchip مع المواصفات الواردة في ورقة بيانات Microchip الخاصة بها.
- تعتقد شركة مايكروشيب أن مجموعة منتجاتها آمنة عند استخدامها بالطريقة المقصودة، وضمن مواصفات التشغيل، وفي ظل الظروف العادية.
- تقدر الرقاقة الإلكترونية حقوق الملكية الفكرية وتحميها بقوة. محاولات خرق ميزات حماية التعليمات البرمجية لمنتج Microchip محظورة تمامًا وقد تنتهك قانون حقوق النشر الرقمية للألفية.
- لا تستطيع شركة Microchip ولا أي شركة أخرى لتصنيع أشباه الموصلات ضمان أمان الكود الخاص بها. لا تعني حماية الكود أننا نضمن أن المنتج "غير قابل للكسر". تتطور حماية الكود باستمرار. تلتزم شركة Microchip بتحسين ميزات حماية الكود الخاصة بمنتجاتنا باستمرار.
إشعار قانوني
- لا يجوز استخدام هذا المنشور والمعلومات الواردة هنا إلا مع منتجات Microchip ، بما في ذلك تصميم واختبار ودمج منتجات Microchip مع تطبيقك. استخدام هذه المعلومات بأي طريقة أخرى ينتهك هذه الشروط. يتم توفير المعلومات المتعلقة بتطبيقات الجهاز فقط لراحتك ويمكن استبدالها
عن طريق التحديثات. تقع على عاتقك مسؤولية التأكد من أن التطبيق الخاص بك يلبي المواصفات الخاصة بك. اتصل بمكتب مبيعات Microchip المحلي للحصول على دعم إضافي أو احصل على دعم إضافي على www.microchip.com/en-us/support/design-help/client-support-services. - يتم توفير هذه المعلومات من قبل شركة MICROCHIP "كما هي". لا تقدم شركة MICROCHIP أي إقرارات أو ضمانات من أي نوع سواء كانت صريحة أو ضمنية ، مكتوبة أو شفهية أو قانونية
أو بخلاف ذلك ، ذات الصلة بالمعلومات بما في ذلك على سبيل المثال لا الحصر أي ضمانات ضمنية لعدم الانتهاك وقابلية التسويق والملاءمة لغرض معين أو الضمانات المتعلقة بشرطها أو جودتها أو أدائها. - لن تكون شركة مايكرو شيب مسؤولة بأي حال من الأحوال عن أي خسارة أو ضرر أو تكلفة أو نفقات غير مباشرة أو خاصة أو عقابية أو عرضية أو تبعية من أي نوع كانت مرتبطة بالمعلومات أو استخدامها، مهما كان سببها، حتى لو تم إخطار مايكرو شيب بإمكانية حدوث ذلك أو كانت الأضرار متوقعة. إلى أقصى حد يسمح به القانون، لن تتجاوز مسؤولية مايكرو شيب الإجمالية عن جميع المطالبات بأي شكل من الأشكال المتعلقة بالمعلومات أو استخدامها مبلغ الرسوم، إن وجدت، التي دفعتها مباشرة لشركة مايكرو شيب مقابل المعلومات.
إن استخدام أجهزة Microchip في تطبيقات دعم الحياة و/أو السلامة يكون على مسؤولية المشتري بالكامل، ويوافق المشتري على الدفاع عن Microchip وتعويضها وحمايتها من أي أضرار أو مطالبات أو دعاوى أو نفقات ناجمة عن مثل هذا الاستخدام. لا يتم نقل أي تراخيص، ضمناً أو بطريقة أخرى، بموجب أي حقوق ملكية فكرية لشركة Microchip ما لم يُنص على خلاف ذلك.
العلامات التجارية
- اسم وشعار Microchip ، وشعار Microchip ، و Adaptec ، و AnyRate ، و AVR ، وشعار AVR ، و AVR Freaks ، و BesTime ، و BitCloud ، و CryptoMemory ، و CryptoRF ، و dsPIC ، و flexPWR ، و HELDO ، و IGLOO ، و JukeBlox ، و KeeLoq ، و Kleer ، و LANCheck ، و LinklusMD maXTouch و MediaLB و megaAVR و Microsemi و Microsemi logo و MOST و MOST logo و MPLAB و OptoLyzer و PIC و picoPower و PICSTART وشعار PIC32 و PolarFire ومصمم Prochip و QTouch و SAM-BA و SenGenuity و SpyNIC و SST و Sash Logo و Super و Symmetricom و SyncServer و Tachyon و TimeSource و tinyAVR و UNI / O و Vectron و XMEGA هي علامات تجارية مسجلة لشركة Microchip Technology Incorporated في الولايات المتحدة الأمريكية وبلدان أخرى.
- AgileSwitch و APT و ClockWorks و Embedded Control Solutions Company و EtherSynch و Flashtec و Hyper Speed Control و HyperLight Load و IntelliMOS و Libero و motorBench و mTouch و Powermite 3 و Precision Edge و ProASIC و ProASIC Plus وشعار ProASIC Plus و Quiet- Wire ، SmartFusion و SyncWorld و Temux و TimeCesium و TimeHub و TimePictra و TimeProvider و TrueTime و WinPath و ZL علامات تجارية مسجلة لشركة Microchip Technology Incorporated في الولايات المتحدة الأمريكية
- قمع المفتاح المجاور ، AKS ، التناظرية مقابل العصر الرقمي ، أي مكثف ، AnyIn ، AnyOut ، التبديل المعزز ، BlueSky ، BodyCom ، CodeGuard ، CryptoAuthentication ، CryptoAutomotive ، CryptoCompanion ، CryptoController ، dsPICDEM ، dsPICDEMing.net ، ، ECAN ، Espresso T1S ، EtherGREEN ، GridTime ، IdealBridge ، البرمجة التسلسلية داخل الدائرة ، ICSP ، INICnet ، الموازية الذكية ، اتصال Inter-Chip ، JitterBlocker ، Knob-on-Display ، maxCrypto ، maxView، memBrain ، Mindi ، MiWi ، MPASM ، MPF ، شعار MPLAB المعتمد ، MPLIB ، MPLINK ، MultiTRAK ، NetDetach ، NVM Express ، NVMe ، توليد الكود الشامل ، PICDEM ، PICDEM.net ، PICkit ، PICtail ، PowerSmart ، PureSilicon ، QMatrix ، REAL ICE ، Ripple Blocker، RTAX، RTG4، SAM-ICE، Serial Quad I / O، simpleMAP، SimpliPHY، SmartBuffer، SmartHLS، SMART-IS، storClad، SQI، SuperSwitcher، SuperSwitcher II، Switchtec، SynchroPHY، Total Endurance، TSHARC، USBCheck، VariSense ، VectorBlox ، VeriPHY ، Viewتعد Span و WiperLock و XpressConnect و ZENA علامات تجارية لشركة Microchip Technology Incorporated في
الولايات المتحدة ودول أخرى. - SQTP هي علامة خدمة لشركة Microchip Technology Incorporated في الولايات المتحدة الأمريكية. شعار Adaptec و Frequency on Demand و Silicon Storage Technology و Symmcom و Trusted Time علامات تجارية مسجلة لشركة Microchip Technology Inc. في بلدان أخرى.
- GestIC هي علامة تجارية مسجلة لشركة Microchip Technology Germany II GmbH & Co. KG، وهي شركة تابعة لشركة Microchip Technology Inc.، في بلدان أخرى.
جميع العلامات التجارية الأخرى المذكورة هنا هي ملك لشركاتها المعنية.
© 2022 شركة Microchip Technology Incorporated والشركات التابعة لها. كل الحقوق محفوظة.
رقم الكتاب الدولي المعياري: 978-1-6683-0362-7
نظام إدارة الجودة
للحصول على معلومات حول أنظمة إدارة الجودة الخاصة بشركة Microchip، يرجى زيارة www.microchip.com/quality.
المبيعات والخدمات في جميع أنحاء العالم
الأمريكتين | آسيا/المحيط الهادئ | آسيا/المحيط الهادئ | أوروبا |
المكتب الرئيسي 2355 West Chandler Blvd. تشاندلر ، AZ 85224-6199 هاتف: 480-792-7200 الفاكس: 480-792-7277 الدعم الفني: www.microchip.com/support Web عنوان: www.microchip.com أتلانتا دولوث، جورجيا هاتف: 678-957-9614 الفاكس: 678-957-1455 أوستن، تكساس هاتف: 512-257-3370 بوسطن ويستبورو، MA الهاتف: 774-760-0087 الفاكس: 774-760-0088 شيكاغو إيتاسكا، إلينوي هاتف: 630-285-0071 الفاكس: 630-285-0075 دالاس أديسون، تكس هاتف: 972-818-7423 الفاكس: 972-818-2924 ديترويت نوفي، ميشيغان هاتف: 248-848-4000 هيوستن، تكساس هاتف: 281-894-5983 انديانابوليس نوبلسفيل، إن الهاتف: 317-773-8323 الفاكس: 317-773-5453 هاتف: 317-536-2380 لوس أنجلوس ميشن فيجو، كاليفورنيا، الهاتف: 949-462-9523 الفاكس: 949-462-9608 هاتف: 951-273-7800 رالي، كارولاينا الشمالية هاتف: 919-844-7510 نيويورك، نيويورك هاتف: 631-435-6000 سان خوسيه، كاليفورنيا هاتف: 408-735-9110 هاتف: 408-436-4270 كندا – تورنتو هاتف: 905-695-1980 الفاكس: 905-695-2078 | أستراليا – سيدني هاتف: 61-2-9868-6733 الصين – بكين هاتف: 86-10-8569-7000 الصين - تشنغدو هاتف: 86-28-8665-5511 الصين – تشونغتشينغ هاتف: 86-23-8980-9588 الصين - دونغقوان هاتف: 86-769-8702-9880 الصين – قوانغتشو هاتف: 86-20-8755-8029 الصين - هانغتشو هاتف: 86-571-8792-8115 الصين - منطقة هونغ كونغ الإدارية الخاصة هاتف: 852-2943-5100 الصين - نانجينغ هاتف: 86-25-8473-2460 الصين - تشينغداو هاتف: 86-532-8502-7355 الصين – شنغهاي هاتف: 86-21-3326-8000 الصين - شنيانغ هاتف: 86-24-2334-2829 الصين - شنتشن هاتف: 86-755-8864-2200 الصين - سوتشو هاتف: 86-186-6233-1526 الصين - ووهان هاتف: 86-27-5980-5300 الصين - زيان هاتف: 86-29-8833-7252 الصين - شيامن هاتف: 86-592-2388138 الصين - تشوهاى هاتف: 86-756-3210040 | الهند – بنغالور هاتف: 91-80-3090-4444 الهند - نيودلهي هاتف: 91-11-4160-8631 الهند - بيون هاتف: 91-20-4121-0141 اليابان - أوساكا هاتف: 81-6-6152-7160 اليابان – طوكيو هاتف: 81-3-6880- 3770 كوريا - دايجو هاتف: 82-53-744-4301 كوريا - سيول هاتف: 82-2-554-7200 ماليزيا - كوالالمبور هاتف: 60-3-7651-7906 ماليزيا - بينانج هاتف: 60-4-227-8870 الفلبين – مانيلا هاتف: 63-2-634-9065 سنغافورة هاتف: 65-6334-8870 تايوان - هسين تشو هاتف: 886-3-577-8366 تايوان - كاوشيونغ هاتف: 886-7-213-7830 تايوان - تايبيه هاتف: 886-2-2508-8600 تايلاند – بانكوك هاتف: 66-2-694-1351 فيتنام - هوشي منه هاتف: 84-28-5448-2100 | النمسا - ويلز هاتف: 43-7242-2244-39 الفاكس: 43-7242-2244-393 الدنمارك – كوبنهاجن هاتف: 45-4485-5910 الفاكس: 45-4485-2829 فنلندا - إسبو هاتف: 358-9-4520-820 فرنسا – باريس Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 ألمانيا – جارشينج هاتف: 49-8931-9700 ألمانيا - هان هاتف: 49-2129-3766400 ألمانيا – هايلبرون هاتف: 49-7131-72400 ألمانيا - كارلسروه هاتف: 49-721-625370 ألمانيا – ميونخ Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 ألمانيا – روزنهايم هاتف: 49-8031-354-560 إسرائيل – رعنانا هاتف: 972-9-744-7705 ايطاليا - ميلان هاتف: 39-0331-742611 الفاكس: 39-0331-466781 إيطاليا - بادوفا هاتف: 39-049-7625286 هولندا - Drunen هاتف: 31-416-690399 الفاكس: 31-416-690340 النرويج - تروندهايم هاتف: 47-72884388 بولندا – وارسو هاتف: 48-22-3325737 رومانيا – بوخارست Tel: 40-21-407-87-50 اسبانيا - مدريد Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 السويد - جوتنبرج Tel: 46-31-704-60-40 السويد – ستوكهولم هاتف: 46-8-5090-4654 المملكة المتحدة - ووكينغهام هاتف: 44-118-921-5800 الفاكس: 44-118-921-5820 |
© 2022 Microchip Technology Inc. والشركات التابعة لها
المستندات / الموارد
![]() | MICROCHIP RTG4 ملحق RTG4 FPGAs تصميم لوحة وإرشادات التخطيط [بي دي اف] دليل المستخدم ملحق RTG4 إرشادات تصميم وتخطيط لوحة RTG4 FPGAs، إرشادات تصميم وتخطيط لوحة RTG4، ملحق RTG4 FPGAs إرشادات تصميم وتخطيط اللوحة، إرشادات التصميم والتخطيط |