ലോഗോ

MICROCHIP RTG4 അനുബന്ധം RTG4 FPGAs ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും

MICROCHIP RTG4-അഡൻഡം RTG4-FPGAs-ബോർഡ് ഡിസൈൻ-ആൻഡ്-ലേഔട്ട്-മാർഗ്ഗനിർദ്ദേശങ്ങൾ-FIG- (2)

ആമുഖം

AC439-നുള്ള ഈ കൂട്ടിച്ചേർക്കൽ: RTG4 FPGA ആപ്ലിക്കേഷൻ കുറിപ്പിനായുള്ള ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും, RTG3™ ഡെവലപ്‌മെന്റ് കിറ്റിനായി ഉപയോഗിച്ചിരിക്കുന്ന ബോർഡ് ലേഔട്ടിനെക്കാൾ റിവിഷൻ 9-ലോ അതിനുശേഷമോ പ്രസിദ്ധീകരിച്ച DDR4 ദൈർഘ്യ മാച്ചിംഗ് മാർഗ്ഗനിർദ്ദേശങ്ങൾ മുൻഗണന നൽകുന്നുവെന്ന് ഊന്നിപ്പറയുന്നതിന് അനുബന്ധ വിവരങ്ങൾ നൽകുന്നു. തുടക്കത്തിൽ, RTG4 ഡെവലപ്‌മെന്റ് കിറ്റ് എഞ്ചിനീയറിംഗ് സിലിക്കണിൽ (ES) മാത്രമേ ലഭ്യമായിരുന്നുള്ളൂ. പ്രാരംഭ റിലീസിന് ശേഷം, കിറ്റ് പിന്നീട് സ്റ്റാൻഡേർഡ് (എസ്ടിഡി) സ്പീഡ് ഗ്രേഡും -1 സ്പീഡ് ഗ്രേഡ് RTG4 പ്രൊഡക്ഷൻ ഉപകരണങ്ങളും ഉപയോഗിച്ചു. പാർട്ട് നമ്പറുകൾ, RTG4-DEV-KIT, RTG4-DEV-KIT-1 എന്നിവ യഥാക്രമം STD സ്പീഡ് ഗ്രേഡും -1 സ്പീഡ് ഗ്രേഡ് ഉപകരണങ്ങളുമായി വരുന്നു.
കൂടാതെ, ഈ അനുബന്ധത്തിൽ വിവിധ പവർ-അപ്പ്, പവർ-ഡൗൺ സീക്വൻസുകൾക്കായുള്ള ഉപകരണ I/O സ്വഭാവത്തെക്കുറിച്ചുള്ള വിശദാംശങ്ങളും സാധാരണ പ്രവർത്തന സമയത്ത് DEVRST_N അവകാശവാദവും ഉൾപ്പെടുന്നു.

RTG4-DEV-KIT DDR3 ബോർഡ് ലേഔട്ടിന്റെ വിശകലനം

  • രണ്ട് അന്തർനിർമ്മിത RTG4 FDDR കൺട്രോളറുകൾക്കും PHY ബ്ലോക്കുകൾക്കും (FDDR കിഴക്കും പടിഞ്ഞാറും) 32-ബിറ്റ് ഡാറ്റയും 4-ബിറ്റ് ECC DDR3 ഇന്റർഫേസും RTG4 ഡെവലപ്‌മെന്റ് കിറ്റ് നടപ്പിലാക്കുന്നു. ഇന്റർഫേസ് അഞ്ച് ഡാറ്റാ ബൈറ്റ് ലെയ്‌നുകളായി ക്രമീകരിച്ചിരിക്കുന്നു.
  • AC3-ന്റെ DDR439 ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശ വിഭാഗത്തിൽ വിവരിച്ചിരിക്കുന്നതുപോലെ, RTG4 FPGA അപേക്ഷാ കുറിപ്പിനായുള്ള ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും ഈ കിറ്റ് റൂട്ടിംഗ് സ്കീമിനെ പിന്തുടരുന്നു. എന്നിരുന്നാലും, ആപ്ലിക്കേഷൻ കുറിപ്പ് പ്രസിദ്ധീകരിക്കുന്നതിന് മുമ്പ് ഈ ഡെവലപ്‌മെന്റ് കിറ്റ് രൂപകൽപ്പന ചെയ്‌തതിനാൽ, ഇത് അപ്ലിക്കേഷൻ കുറിപ്പിൽ വിവരിച്ചിരിക്കുന്ന അപ്‌ഡേറ്റ് ചെയ്‌ത ദൈർഘ്യ മാച്ചിംഗ് മാർഗ്ഗനിർദ്ദേശങ്ങളുമായി പൊരുത്തപ്പെടുന്നില്ല. DDR3 സ്‌പെസിഫിക്കേഷനിൽ, ഒരു റൈറ്റ് ട്രാൻസാക്ഷൻ (DSS) സമയത്ത് ഓരോ DDR750 മെമ്മറി ഉപകരണത്തിലും ഡാറ്റ സ്‌ട്രോബ് (DQS), DDR3 ക്ലോക്ക് (CK) എന്നിവയ്‌ക്കിടയിലുള്ള സ്‌ക്യൂവിൽ +/- 3 ps പരിധിയുണ്ട്.
  • ആപ്ലിക്കേഷൻ നോട്ടിന്റെ AC439 റിവിഷൻ 9-ലെ ദൈർഘ്യവുമായി പൊരുത്തപ്പെടുന്ന മാർഗ്ഗനിർദ്ദേശങ്ങൾ പിന്തുടരുമ്പോൾ, RTG4 ബോർഡ് ലേഔട്ട് -1, STD സ്പീഡ് ഗ്രേഡ് ഉപകരണങ്ങൾക്ക് tDQSS പരിധി പാലിക്കും.tage, RTG4 പ്രൊഡക്ഷൻ ഉപകരണങ്ങൾ പിന്തുണയ്ക്കുന്ന താപനില (PVT) ഓപ്പറേറ്റിംഗ് ശ്രേണി. RTG4 പിന്നുകളിൽ DQS-നും CK-യ്ക്കും ഇടയിലുള്ള ഏറ്റവും മോശമായ ഔട്ട്‌പുട്ട് സ്‌ക്യു ഫാക്‌ടറിംഗ് വഴിയാണ് ഇത് നടപ്പിലാക്കുന്നത്. പ്രത്യേകിച്ചും, ഉപയോഗിക്കുമ്പോൾ
    ബിൽറ്റ്-ആർ‌ടി‌ജി4 എഫ്‌ഡി‌ഡി‌ആർ കൺ‌ട്രോളർ പ്ലസ് പി‌എച്ച്‌വൈ, ഒരു -370 സ്പീഡ് ഗ്രേഡ് ഉപകരണത്തിന് ഡി‌ക്യുഎസ് സി‌കെയെ പരമാവധി 1 പി‌എസും, എസ്ടിഡി സ്പീഡ് ഗ്രേഡ് ഉപകരണത്തിന് ഡിക്യുഎസ് സികെയെ പരമാവധി 447 പിഎസും നയിക്കുന്നു, മോശം അവസ്ഥയിൽ.
  • പട്ടിക 1-1-ൽ കാണിച്ചിരിക്കുന്ന വിശകലനത്തെ അടിസ്ഥാനമാക്കി, RTG4-DEV-KIT-1 ഓരോ മെമ്മറി ഉപകരണത്തിലും tDQSS പരിധികൾ പാലിക്കുന്നു, RTG4 FDDR-ന്റെ ഏറ്റവും മോശം ഓപ്പറേറ്റിംഗ് അവസ്ഥയിൽ. എന്നിരുന്നാലും, പട്ടിക 1-2-ൽ കാണിച്ചിരിക്കുന്നതുപോലെ, STD സ്പീഡ് ഗ്രേഡ് RTG4 ഉപകരണങ്ങളിൽ നിറഞ്ഞിരിക്കുന്ന RTG4-DEV-KIT ലേഔട്ട്, ഏറ്റവും മോശം അവസ്ഥയിൽ, ഫ്ലൈ-ബൈ ടോപ്പോളജിയിലെ നാലാമത്തെയും അഞ്ചാമത്തെയും മെമ്മറി ഉപകരണങ്ങൾക്കായി tDQSS പാലിക്കുന്നില്ല. RTG4 FDDR-ന്. പൊതുവേ, ലാബ് പരിതസ്ഥിതിയിലെ മുറിയിലെ താപനില പോലെയുള്ള സാധാരണ സാഹചര്യങ്ങളിൽ RTG4-DEV-KIT ഉപയോഗിക്കുന്നു. അതിനാൽ, സാധാരണ സാഹചര്യങ്ങളിൽ ഉപയോഗിക്കുന്ന RTG4-DEV-KIT-ന് ഈ മോശം വിശകലനം ബാധകമല്ല. വിശകലനം ഒരു മുൻ ആയി പ്രവർത്തിക്കുന്നുampAC3-ൽ ലിസ്‌റ്റ് ചെയ്‌തിരിക്കുന്ന DDR439 ദൈർഘ്യമുള്ള പൊരുത്തപ്പെടുത്തൽ മാർഗ്ഗനിർദ്ദേശങ്ങൾ പാലിക്കേണ്ടത് പ്രധാനമായിരിക്കുന്നത് എന്തുകൊണ്ട്, ഒരു ഉപയോക്തൃ ബോർഡ് ഡിസൈൻ ഒരു ഫ്ലൈറ്റ് ആപ്ലിക്കേഷനായി tDQSS-നെ കണ്ടുമുട്ടുന്നു.
  • ഇതിനെക്കുറിച്ച് കൂടുതൽ വിശദീകരിക്കാൻ മുൻample, കൂടാതെ AC4 DDR439 ദൈർഘ്യമുള്ള പൊരുത്തപ്പെടുത്തൽ മാർഗ്ഗനിർദ്ദേശങ്ങൾ പാലിക്കാൻ കഴിയാത്ത ഒരു RTG3 ബോർഡ് ലേഔട്ടിന് സ്വമേധയാ നഷ്ടപരിഹാരം നൽകുന്നത് എങ്ങനെയെന്ന് കാണിക്കുക, STD സ്പീഡ് ഗ്രേഡ് ഉപകരണങ്ങളുള്ള RTG4-DEV-KIT, മോശം അവസ്ഥയിൽ, ഓരോ മെമ്മറി ഉപകരണത്തിലും tDQSS പാലിക്കാൻ കഴിയും, കാരണം ബിൽറ്റ്-ഇൻ RTG4 FDDR കൺട്രോളറും PHY-നും ഓരോ ഡാറ്റാ ബൈറ്റ് ലെയ്‌നും DQS സിഗ്നൽ സ്ഥിരമായി കാലതാമസം വരുത്താനുള്ള കഴിവുണ്ട്. tDQSS > 750 ps ഉള്ള ഒരു മെമ്മറി ഉപകരണത്തിൽ DQS-നും CK-യ്ക്കും ഇടയിലുള്ള ചരിവ് കുറയ്ക്കാൻ ഈ സ്റ്റാറ്റിക് ഷിഫ്റ്റ് ഉപയോഗിക്കാം. ഒരു എഴുത്ത് ഇടപാട് സമയത്ത് DQS-നായി സ്റ്റാറ്റിക് കാലതാമസം നിയന്ത്രണങ്ങൾ (REG_PHY_WR_DQS_SLAVE_RATIO രജിസ്റ്ററിൽ) ഉപയോഗിക്കുന്നതിനെക്കുറിച്ചുള്ള കൂടുതൽ വിവരങ്ങൾക്ക് UG0573: RTG4 FPGA ഹൈ സ്പീഡ് DDR ഇന്റർഫേസ് ഉപയോക്തൃ ഗൈഡ് എന്നതിലെ DRAM പരിശീലന വിഭാഗം കാണുക. സ്വയമേവ ജനറേറ്റ് ചെയ്‌ത CoreABC FDDR ഇനീഷ്യലൈസേഷൻ കോഡ് പരിഷ്‌ക്കരിച്ച് ഓട്ടോമാറ്റിക് ഇനീഷ്യലൈസേഷൻ ഉള്ള ഒരു FDDR കൺട്രോളർ ഇൻസ്റ്റൻഷ്യേറ്റ് ചെയ്യുമ്പോൾ Libero® SoC-ൽ ഈ കാലതാമസം മൂല്യം ഉപയോഗിക്കാനാകും. ഓരോ മെമ്മറി ഉപകരണത്തിലും tDQSS പാലിക്കാത്ത ഒരു ഉപയോക്തൃ ബോർഡ് ലേഔട്ടിലും സമാനമായ ഒരു പ്രക്രിയ പ്രയോഗിക്കാവുന്നതാണ്.

പട്ടിക 1-1. -4 ഭാഗങ്ങൾക്കും FDDR1 ഇന്റർഫേസിനും വേണ്ടിയുള്ള RTG1-DEV-KIT-1 tDQSS കണക്കുകൂട്ടലിന്റെ മൂല്യനിർണ്ണയം

പാത വിശകലനം ചെയ്തു ക്ലോക്ക് ദൈർഘ്യം (മില്ലി) ക്ലോക്ക് പ്രൊപ്പഗേഷൻ കാലതാമസം (ps) ഡാറ്റ ദൈർഘ്യം (മില്ലുകൾ) ഡാറ്റ പ്രചരണം n

കാലതാമസം (ps)

CLKDQS തമ്മിലുള്ള വ്യത്യാസം

റൂട്ടിംഗ് കാരണം (മിലുകൾ)

ഓരോ മെമ്മറിയിലും tDQSS, ബോർഡ് സ്‌ക്യൂ+FPGA DQSCLK-ന് ശേഷം

ചരിവ് (ps)

FPGA-1st മെമ്മറി 2578 412.48 2196 351.36 61.12 431.12
FPGA-2nd മെമ്മറി 3107 497.12 1936 309.76 187.36 557.36
FPGA-3rd മെമ്മറി 3634 581.44 2231 356.96 224.48 594.48
FPGA-4-ആം മെമ്മറി 4163 666.08 2084 333.44 332.64 702.64
FPGA-5-ആം മെമ്മറി 4749 759.84 2848 455.68 304.16 674.16

കുറിപ്പ്: ഏറ്റവും മോശം അവസ്ഥയിൽ, -4 ഉപകരണങ്ങൾക്കുള്ള RTG3 FDDR DDR1 DQS-CLK സ്‌ക്യൂ പരമാവധി 370 പിഎസ് ആണ്, ഏറ്റവും കുറഞ്ഞത് 242 പിഎസ് ആണ്.

പട്ടിക 1-2. RTG4-DEV-KIT tDQSS കണക്കുകൂട്ടൽ എസ്ടിഡി ഭാഗങ്ങൾക്കും FDDR1 ഇന്റർഫേസിനും വേണ്ടിയുള്ള വിലയിരുത്തൽ

പാത വിശകലനം ചെയ്തു ക്ലോക്ക് ദൈർഘ്യം (മില്ലി) ക്ലോക്ക് പ്രചരണ കാലതാമസം

(ps)

ഡാറ്റ ദൈർഘ്യം (മില്ലുകൾ) ഡാറ്റാ പ്രചരണവും കാലതാമസവും (ps) CLKDQS തമ്മിലുള്ള വ്യത്യാസം

റൂട്ടിംഗ് കാരണം (മിലുകൾ)

ഓരോ മെമ്മറിയിലും tDQSS, ബോർഡ് സ്‌ക്യൂ+FPGA DQSCLK-ന് ശേഷം

ചരിവ് (ps)

FPGA-1st മെമ്മറി 2578 412.48 2196 351.36 61.12 508.12
FPGA-2nd മെമ്മറി 3107 497.12 1936 309.76 187.36 634.36
FPGA-3rd മെമ്മറി 3634 581.44 2231 356.96 224.48 671.48
FPGA-4-ആം മെമ്മറി 4163 666.08 2084 333.44 332.64 779.64
FPGA-5-ആം മെമ്മറി 4749 759.84 2848 455.68 304.16 751.16

കുറിപ്പ്:  ഏറ്റവും മോശം അവസ്ഥയിൽ, STD ഉപകരണങ്ങൾക്കുള്ള RTG4 FDDR DDR3 DQS-CLK സ്‌ക്യൂ പരമാവധി 447 പിഎസ് ആണ്, കുറഞ്ഞത് 302 പിഎസ് ആണ്.
കുറിപ്പ്: ബോർഡ് പ്രൊപ്പഗേഷൻ കാലതാമസം എസ്റ്റിമേറ്റ് 160 ps/ഇഞ്ച് ഈ വിശകലനത്തിൽ ഉപയോഗിച്ചിട്ടുണ്ട് ഉദാample. ഒരു ഉപയോക്തൃ ബോർഡിന്റെ യഥാർത്ഥ ബോർഡ് പ്രചരണ കാലതാമസം വിശകലനം ചെയ്യുന്ന നിർദ്ദിഷ്ട ബോർഡിനെ ആശ്രയിച്ചിരിക്കുന്നു.

പവർ സീക്വൻസിങ്

AC439 എന്നതിലേക്കുള്ള ഈ അനുബന്ധം: RTG4 FPGA അപേക്ഷാ കുറിപ്പിനായുള്ള ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും, ബോർഡ് ഡിസൈൻ മാർഗ്ഗനിർദ്ദേശങ്ങൾ പാലിക്കേണ്ടതിന്റെ നിർണായകത ഊന്നിപ്പറയുന്നതിന് അനുബന്ധ വിവരങ്ങൾ നൽകുന്നു. പവർ-അപ്പ്, പവർ-ഡൗൺ എന്നിവയുമായി ബന്ധപ്പെട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങൾ പാലിക്കുന്നുണ്ടെന്ന് ഉറപ്പാക്കുക.

പവർ-അപ്പ്
ഇനിപ്പറയുന്ന പട്ടിക ശുപാർശ ചെയ്യുന്ന പവർ-അപ്പ് ഉപയോഗ കേസുകളും അവയുടെ അനുബന്ധ പവർ-അപ്പ് മാർഗ്ഗനിർദ്ദേശങ്ങളും പട്ടികപ്പെടുത്തുന്നു.

പട്ടിക 2-1. പവർ-അപ്പ് മാർഗ്ഗനിർദ്ദേശങ്ങൾ

കേസ് ഉപയോഗിക്കുക സീക്വൻസ് ആവശ്യകത പെരുമാറ്റം കുറിപ്പുകൾ
DEVRST_N

എല്ലാ RTG4 പവർ സപ്ലൈകളും ശുപാർശ ചെയ്യുന്ന ഓപ്പറേറ്റിംഗ് അവസ്ഥയിൽ എത്തുന്നതുവരെ, പവർ-അപ്പ് സമയത്ത് ഉറപ്പുനൽകുന്നു

പ്രത്യേക ആർ ഇല്ലamp-അപ്പ് ഓർഡർ ആവശ്യമാണ്. വിതരണം ആർamp-അപ്പ് ഏകതാനമായി ഉയരണം. VDD, VPP എന്നിവ ആക്ടിവേഷൻ ത്രെഷോൾഡിൽ എത്തിയാൽ (VDD ~= 0.55V, VPP ~= 2.2V) ഒപ്പം

DEVRST_N റിലീസ് ചെയ്തു, POR ഡിലേ കൗണ്ടർ പ്രവർത്തിക്കും

~40മി.എസ് സാധാരണ (50മി.സെ. പരമാവധി), തുടർന്ന് ഫങ്ഷണലിലേക്ക് ഡിവൈസ് പവർ-അപ്പ് ചിത്രം 11-നും ഒപ്പം

12 (DEVRST_N PUFT) ന്റെ

സിസ്റ്റം കൺട്രോളർ ഉപയോക്തൃ ഗൈഡ് (UG0576). മറ്റൊരു രീതിയിൽ പറഞ്ഞാൽ, DEVRST_N റിലീസ് ചെയ്ത പോയിന്റിൽ നിന്ന് ഈ ശ്രേണി 40 ms + 1.72036 ms (സാധാരണ) എടുക്കുന്നു. DEVRST_N-ന്റെ തുടർന്നുള്ള ഉപയോഗം കാത്തിരിക്കേണ്ടതില്ലെന്ന കാര്യം ശ്രദ്ധിക്കുക

ഫങ്ഷണൽ ടാസ്ക്കുകളിലേക്ക് പവർ-അപ്പ് ചെയ്യുന്നതിനുള്ള POR കൗണ്ടർ, അതിനാൽ ഈ ക്രമം 1.72036 ms (സാധാരണ) മാത്രമേ എടുക്കൂ.

ഡിസൈൻ പ്രകാരം, പവർ-അപ്പ് സമയത്ത് ഔട്ട്പുട്ടുകൾ പ്രവർത്തനരഹിതമാക്കും (അതായത് ഫ്ലോട്ട്). ഒരിക്കൽ POR കൗണ്ടർ

പൂർത്തിയായി, DEVRST_N പുറത്തിറങ്ങി, എല്ലാ VDDI I/O സപ്ലൈകളും അവരിൽ എത്തിയിരിക്കുന്നു

~0.6V ത്രെഷോൾഡ്, തുടർന്ന് UG11-ന്റെ 12, 0576 കണക്കുകൾ പ്രകാരം, ഔട്ട്‌പുട്ടുകൾ ഉപയോക്തൃ നിയന്ത്രണത്തിലേക്ക് മാറുന്നത് വരെ, I/Os ദുർബലമായ പുൾ-അപ്പ് സജീവമാക്കപ്പെടും. പവർ-അപ്പ് സമയത്ത് കുറവായിരിക്കേണ്ട നിർണ്ണായക ഔട്ട്പുട്ടുകൾക്ക് ഒരു ബാഹ്യ 1K-ഓം പുൾ-ഡൗൺ റെസിസ്റ്റർ ആവശ്യമാണ്.

DEVRST_N

VPP-ലേക്ക് വലിച്ചിഴച്ചു, എല്ലാ വിതരണങ്ങളും ramp ഏകദേശം ഒരേ സമയം

VDDPLL ആയിരിക്കരുത്

r ലേക്കുള്ള അവസാന പവർ സപ്ലൈamp വരെ, കൂടാതെ ഏറ്റവും കുറഞ്ഞ ശുപാർശിത പ്രവർത്തന വോള്യത്തിൽ എത്തണംtagഇ അവസാന വിതരണത്തിന് മുമ്പ് (VDD

അല്ലെങ്കിൽ VDDI) ആരംഭിക്കുന്നു rampPLL ലോക്ക് ഔട്ട്‌പുട്ട് തടയാൻ പ്രവർത്തിക്കുന്നു

തകരാറുകൾ. CCC/PLL READY_VDDPLL എങ്ങനെ ഉപയോഗിക്കണം എന്നതിന്റെ വിശദീകരണത്തിന് RTG4 ക്ലോക്കിംഗ് റിസോഴ്‌സ് ഉപയോക്തൃ ഗൈഡ് (UG0586) കാണുക

VDDPLL പവർ സപ്ലൈയുടെ സീക്വൻസിങ് ആവശ്യകതകൾ നീക്കം ചെയ്യുന്നതിനുള്ള ഇൻപുട്ട്. ഒന്നുകിൽ SERDES_x_Lyz_VDDAIO, VDD-യുടെ അതേ വിതരണവുമായി ബന്ധിപ്പിക്കുക, അല്ലെങ്കിൽ അവ ഒരേസമയം പവർ-അപ്പ് ചെയ്യുന്നുണ്ടെന്ന് ഉറപ്പാക്കുക.

VDD, VPP എന്നിവ ആക്ടിവേഷൻ ത്രെഷോൾഡിൽ എത്തിയാൽ (VDD ~= 0.55V, VPP ~= 2.2V)

50 ms POR കാലതാമസം കൗണ്ടർ പ്രവർത്തിക്കും. ഫങ്ഷണൽ ടൈമിംഗിലേക്കുള്ള ഉപകരണത്തിന്റെ പവർ-അപ്പ് പാലിക്കുന്നു

സിസ്റ്റം കൺട്രോളർ യൂസർ ഗൈഡിന്റെ (UG9) 10, 0576 (VDD PUFT) ചിത്രങ്ങൾ. മറ്റൊരു വിധത്തിൽ പറഞ്ഞാൽ, മൊത്തം സമയം 57.95636 എംഎസ് ആണ്.

ഡിസൈൻ പ്രകാരം, പവർ-അപ്പ് സമയത്ത് ഔട്ട്പുട്ടുകൾ പ്രവർത്തനരഹിതമാക്കും (അതായത് ഫ്ലോട്ട്). ഒരിക്കൽ POR കൗണ്ടർ

പൂർത്തിയായി, DEVRST_N പുറത്തിറങ്ങി, എല്ലാ VDDI IO സപ്ലൈകളും അവരിൽ എത്തിയിരിക്കുന്നു

~0.6V ത്രെഷോൾഡ്, തുടർന്ന് UG9-ന്റെ 10, 0576 കണക്കുകൾ പ്രകാരം, ഔട്ട്‌പുട്ടുകൾ ഉപയോക്തൃ നിയന്ത്രണത്തിലേക്ക് മാറുന്നത് വരെ, I/Os ദുർബലമായ പുൾ-അപ്പ് സജീവമാക്കപ്പെടും. പവർ-അപ്പ് സമയത്ത് കുറവായിരിക്കേണ്ട നിർണ്ണായക ഔട്ട്പുട്ടുകൾക്ക് ഒരു ബാഹ്യ 1K-ഓം പുൾ-ഡൗൺ റെസിസ്റ്റർ ആവശ്യമാണ്.

കേസ് ഉപയോഗിക്കുക സീക്വൻസ് ആവശ്യകത പെരുമാറ്റം കുറിപ്പുകൾ
VDD/ SERDES_VD DAIO -> VPP/VDDPLL

->

സീനാരിയോ കോളത്തിൽ ലിസ്‌റ്റ് ചെയ്‌തിരിക്കുന്ന ക്രമം.

DEVRST_N VPP-ലേക്ക് വലിച്ചു.

VDD, VPP എന്നിവ ആക്ടിവേഷൻ ത്രെഷോൾഡിൽ എത്തിയാൽ (VDD ~= 0.55V, VPP ~= 2.2V) 50ms

POR കാലതാമസം കൗണ്ടർ പ്രവർത്തിക്കും. ഫങ്ഷണൽ ടൈമിംഗിലേക്കുള്ള ഉപകരണത്തിന്റെ പവർ-അപ്പ് കണക്കുകൾ പാലിക്കുന്നു

9 ഉം 10 ഉം (VDD PUFT).

സിസ്റ്റം കൺട്രോളർ ഉപയോക്തൃ ഗൈഡ് (UG0576). ഉപകരണത്തിന്റെ പവർ-അപ്പ് സീക്വൻസും പവർ-അപ്പ് ഫങ്ഷണൽ ടൈമിംഗും പൂർത്തിയാക്കുന്നത് പവർ ചെയ്ത അവസാനത്തെ VDDI വിതരണത്തെ അടിസ്ഥാനമാക്കിയുള്ളതാണ്.

ഡിസൈൻ പ്രകാരം, പവർ-അപ്പ് സമയത്ത് ഔട്ട്പുട്ടുകൾ പ്രവർത്തനരഹിതമാക്കും (അതായത് ഫ്ലോട്ട്). ഒരിക്കൽ POR കൗണ്ടർ

പൂർത്തിയായി, DEVRST_N പുറത്തിറങ്ങി, എല്ലാ VDDI I/O സപ്ലൈകളും അവരിൽ എത്തിയിരിക്കുന്നു

~0.6V ത്രെഷോൾഡ്, തുടർന്ന് UG9-ന്റെ 10, 0576 കണക്കുകൾ പ്രകാരം, ഔട്ട്‌പുട്ടുകൾ ഉപയോക്തൃ നിയന്ത്രണത്തിലേക്ക് മാറുന്നത് വരെ, IO-കൾ ദുർബലമായ പുൾ-അപ്പ് സജീവമാക്കപ്പെടും.

എല്ലാ VDDI സപ്ലൈകളും ~0.6V എത്തുന്നതുവരെ പവർ-അപ്പ് സമയത്ത് ദുർബലമായ പുൾ-അപ്പ് ആക്റ്റിവേഷൻ ഇല്ല. പ്രധാന നേട്ടം

ഈ ശ്രേണിയിലെ അവസാനത്തെ VDDI വിതരണം

ഈ ആക്ടിവേഷൻ ത്രെഷോൾഡിന് ദുർബലമായ പുൾ-അപ്പ് ആക്റ്റിവേറ്റ് ചെയ്യില്ല, പകരം ഡിസേബിൾഡ് മോഡിൽ നിന്ന് ഉപയോക്തൃ നിർവചിച്ച മോഡിലേക്ക് നേരിട്ട് മാറും. ഉയർന്നുവരാൻ അവസാനമായി VDDI നൽകുന്ന ഭൂരിഭാഗം I/O ബാങ്കുകളും ഉള്ള ഡിസൈനുകൾക്ക് ആവശ്യമായ ബാഹ്യ 1K പുൾ-ഡൗൺ റെസിസ്റ്ററുകളുടെ എണ്ണം കുറയ്ക്കാൻ ഇത് സഹായിക്കും. അവസാനത്തെ വിഡിഡിഐ സപ്ലൈയല്ലാതെ മറ്റേതെങ്കിലും വിഡിഡിഐ സപ്ലൈ നൽകുന്ന മറ്റെല്ലാ ഐ/ഒ ബാങ്കുകൾക്കും, പവർ-അപ്പ് സമയത്ത് കുറവായിരിക്കേണ്ട നിർണായക ഔട്ട്പുട്ടുകൾക്ക് ഒരു ബാഹ്യ 1K-ഓം പുൾ-ഡൗൺ റെസിസ്റ്റർ ആവശ്യമാണ്.

കുറഞ്ഞത് 51ms -> കാത്തിരിക്കുക  
VDDI (എല്ലാ IO

ബാങ്കുകൾ)

 
OR  
VDD/ SERDES_VD DAIO ->  
VPP/ VDDPLL/ 3.3V_VDDI ->  
കുറഞ്ഞത് 51ms -> കാത്തിരിക്കുക  
വി.ഡി.ഡി.ഐ

(3.3V_VD അല്ലാത്ത DI)

 

 DEVRST_N അസെർഷന്റെയും പവർ-ഡൗണിന്റെയും സമയത്തെ പരിഗണനകൾ

AC439: RTG4 FPGA അപേക്ഷാ കുറിപ്പ് മാർഗ്ഗനിർദ്ദേശങ്ങൾ പാലിക്കുന്നില്ലെങ്കിൽ, ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും പിന്തുടരുകview ഇനിപ്പറയുന്ന വിശദാംശങ്ങൾ:

  1. പട്ടിക 2-2-ൽ നൽകിയിരിക്കുന്ന പവർ-ഡൗൺ സീക്വൻസുകൾക്കായി, ഉപയോക്താവ് I/O തകരാറുകളോ ഇൻറഷും ക്ഷണികമായ നിലവിലെ ഇവന്റുകളും കണ്ടേക്കാം.
  2. കസ്റ്റമർ അഡ്വൈസറി നോട്ടിഫിക്കേഷൻ (CAN) 19002.5-ൽ പ്രസ്‌താവിച്ചിരിക്കുന്നതുപോലെ, RTG4 ഡാറ്റാഷീറ്റിൽ ശുപാർശ ചെയ്‌തിരിക്കുന്ന പവർ-ഡൗൺ സീക്വൻസിൽ നിന്നുള്ള വ്യതിചലനം 1.2V VDD വിതരണത്തിൽ ഒരു ക്ഷണികമായ കറന്റ് പ്രവർത്തനക്ഷമമാക്കും. 3.3V VPP വിതരണം r ആണെങ്കിൽamp1.2V VDD വിതരണത്തിന് മുമ്പ് ed down, VPP, DEVRST_N (VPP പവർ ചെയ്യുന്നത്) ഏകദേശം 1.0V എത്തുമ്പോൾ VDD-യിൽ ഒരു താൽക്കാലിക കറന്റ് നിരീക്ഷിക്കപ്പെടും. ഡാറ്റാഷീറ്റ് ശുപാർശ പ്രകാരം VPP അവസാനമായി പവർഡൗൺ ചെയ്താൽ ഈ ക്ഷണിക കറന്റ് സംഭവിക്കില്ല.
    1. ക്ഷണികമായ വൈദ്യുതധാരയുടെ വ്യാപ്തിയും ദൈർഘ്യവും FPGA-യിൽ പ്രോഗ്രാം ചെയ്തിരിക്കുന്ന ഡിസൈൻ, നിർദിഷ്ട ബോർഡ് ഡീകൂപ്ലിംഗ് കപ്പാസിറ്റൻസ്, 1.2V വോളിയത്തിന്റെ ക്ഷണികമായ പ്രതികരണം എന്നിവയെ ആശ്രയിച്ചിരിക്കുന്നു.tagഇ റെഗുലേറ്റർ. അപൂർവ സന്ദർഭങ്ങളിൽ, 25A (അല്ലെങ്കിൽ നാമമാത്രമായ 30V VDD വിതരണത്തിൽ 1.2 വാട്ട്സ്) വരെയുള്ള ഒരു താൽക്കാലിക കറന്റ് നിരീക്ഷിക്കപ്പെടുന്നു. മുഴുവൻ FPGA ഫാബ്രിക്കിലുടനീളം ഈ VDD ക്ഷണികമായ കറന്റിന്റെ വിതരണം ചെയ്ത സ്വഭാവവും (ഒരു പ്രത്യേക ഏരിയയിൽ പ്രാദേശികവൽക്കരിക്കപ്പെട്ടിട്ടില്ല) അതിന്റെ ഹ്രസ്വകാല ദൈർഘ്യവും കാരണം, പവർ-ഡൗൺ ട്രാൻസിയന്റ് 25A അല്ലെങ്കിൽ അതിൽ കുറവാണെങ്കിൽ വിശ്വാസ്യത ആശങ്കയില്ല.
    2. ഒരു മികച്ച ഡിസൈൻ പ്രാക്ടീസ് എന്ന നിലയിൽ, ക്ഷണികമായ കറന്റ് ഒഴിവാക്കാൻ ഡാറ്റാഷീറ്റ് ശുപാർശ പിന്തുടരുക.
  3. I/O തകരാറുകൾ 1.7 ms-ന് ഏകദേശം 1.2V ആയിരിക്കാം.
    1. ലോ അല്ലെങ്കിൽ ട്രൈസ്റ്റേറ്റ് ഡ്രൈവിംഗ് ഔട്ട്പുട്ടുകളിൽ ഉയർന്ന തകരാർ നിരീക്ഷിക്കപ്പെടാം.
    2. ഉയർന്ന ഡ്രൈവിംഗ് ഔട്ട്‌പുട്ടുകളിൽ കുറഞ്ഞ തകരാർ നിരീക്ഷിക്കപ്പെടാം (1 KΩ പുൾ-ഡൌൺ ചേർത്തുകൊണ്ട് കുറഞ്ഞ തകരാർ ലഘൂകരിക്കാനാവില്ല).
  4. VDDIx പവർ ഡൗൺ ചെയ്യുന്നത് ആദ്യം ഉയർന്നതിൽ നിന്ന് താഴ്ന്നതിലേക്കുള്ള ഏകതാനമായ പരിവർത്തനത്തെ അനുവദിക്കുന്നു, എന്നാൽ ഔട്ട്‌പുട്ട് ഹ്രസ്വമായി കുറയുന്നു, ഇത് RTG4 VDDIx പവർ ഡൗൺ ചെയ്യുമ്പോൾ ഔട്ട്‌പുട്ട് ഉയരത്തിൽ പുറത്തേക്ക് വലിക്കാൻ ശ്രമിക്കുന്ന ഒരു ഉപയോക്തൃ ബോർഡിനെ ബാധിക്കും. VDDIx ബാങ്ക് വിതരണ വോള്യത്തിന് മുകളിൽ I/O പാഡുകൾ ബാഹ്യമായി ഡ്രൈവ് ചെയ്യരുതെന്ന് RTG4 ആവശ്യപ്പെടുന്നു.tage അതിനാൽ മറ്റൊരു പവർ റെയിലിലേക്ക് ഒരു ബാഹ്യ റെസിസ്റ്റർ ചേർത്തിട്ടുണ്ടെങ്കിൽ, അത് VDDIx സപ്ലൈയോടൊപ്പം ഒരേസമയം പവർഡൗൺ ചെയ്യണം.
    പട്ടിക 2-2. AC439-ൽ ശുപാർശ ചെയ്യുന്ന പവർ-ഡൗൺ സീക്വൻസ് പിന്തുടരാത്തപ്പോൾ I/O ഗ്ലിച്ച് സാഹചര്യങ്ങൾ
    ഡിഫോൾട്ട് ഔട്ട്പുട്ട് സ്റ്റേറ്റ് VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N പവർ ഡൗൺ ബിഹേവിയർ
    I/O ഗ്ലിച്ച് നിലവിലെ തിരക്ക്
    I/O ഡ്രൈവിംഗ് ലോ അല്ലെങ്കിൽ ട്രൈസ്റ്റേറ്റഡ് Ramp ഏത് ക്രമത്തിലും VPP ന് ശേഷം താഴേക്ക് Ramp ആദ്യം താഴേക്ക് VPP യുമായി ബന്ധിപ്പിച്ചു അതെ1 അതെ
    Ramp DEVRST_N അവകാശവാദത്തിന് ശേഷം ഏത് ക്രമത്തിലും താഴേക്ക് ഏതെങ്കിലും സപ്ലൈസ് മുമ്പ് ഉറപ്പിച്ചു ramp താഴേക്ക് അതെ1 ഇല്ല
    I/O ഡ്രൈവിംഗ് ഹൈ Ramp ഏത് ക്രമത്തിലും VPP ന് ശേഷം താഴേക്ക് Ramp ആദ്യം താഴേക്ക് VPP യുമായി ബന്ധിപ്പിച്ചു അതെ അതെ
    Ramp VPP-ന് മുമ്പായി ഏതെങ്കിലും ക്രമത്തിൽ Ramp അവസാനം താഴെ VPP യുമായി ബന്ധിപ്പിച്ചു No2 ഇല്ല
    Ramp DEVRST_N അവകാശവാദത്തിന് ശേഷം ഏത് ക്രമത്തിലും താഴേക്ക് ഏതെങ്കിലും സപ്ലൈസ് മുമ്പ് ഉറപ്പിച്ചു ramp താഴേക്ക് അതെ ഇല്ല
    1. നിർണ്ണായകമായ I/Os-ലെ ഉയർന്ന തകരാർ ലഘൂകരിക്കാൻ ഒരു ബാഹ്യ 1 KΩ പുൾ-ഡൗൺ റെസിസ്റ്റർ ശുപാർശ ചെയ്യുന്നു, അത് പവർ-ഡൗൺ സമയത്ത് താഴ്ന്ന നിലയിലായിരിക്കണം.
    2. VPP r ആയി തുടരുന്ന ഒരു പവർ സപ്ലൈയിലേക്ക് ബാഹ്യമായി വലിച്ചെറിയപ്പെടുന്ന ഒരു I/O യ്ക്ക് മാത്രമാണ് കുറഞ്ഞ തകരാർ നിരീക്ഷിക്കപ്പെടുന്നത്.ampകൾ താഴേക്ക്. എന്നിരുന്നാലും, ഇത് ഉപകരണ ശുപാർശ ചെയ്യുന്ന ഓപ്പറേറ്റിംഗ് വ്യവസ്ഥകളുടെ ലംഘനമാണ്, കാരണം അനുബന്ധ VDDIx r-ന് ശേഷം PAD ഉയർന്നതായിരിക്കരുത്.ampകൾ താഴേക്ക്.
  5. DEVRST_N ഉറപ്പിക്കുകയാണെങ്കിൽ, VDDI-യിലേക്കുള്ള ഒരു റെസിസ്റ്റർ വഴി ഉയർന്ന ഡ്രൈവിംഗ് നടത്തുന്നതും ബാഹ്യമായി വലിച്ചെടുക്കുന്നതുമായ ഏതെങ്കിലും ഔട്ട്‌പുട്ടിലെ I/O-യിൽ ഉപയോക്താവ് കുറഞ്ഞ തകരാർ കണ്ടേക്കാം. ഉദാample, 1KΩ പുൾ-അപ്പ് റെസിസ്റ്ററിനൊപ്പം, കുറഞ്ഞ വോളിയത്തിൽ എത്തുന്ന ഒരു കുറഞ്ഞ തകരാർtag0.4 ns ദൈർഘ്യമുള്ള 200V യുടെ e ഔട്ട്പുട്ട് ചികിത്സിക്കുന്നതിന് മുമ്പ് സംഭവിക്കാം.

കുറിപ്പ്: DEVRST_N VPP വോളിയത്തിന് മുകളിൽ വലിച്ചിടാൻ പാടില്ലtagഇ. മേൽപ്പറഞ്ഞവ ഒഴിവാക്കുന്നതിന്, AC439-ൽ വിവരിച്ചിരിക്കുന്ന പവർ-അപ്പ്, പവർ-ഡൗൺ സീക്വൻസുകൾ പിന്തുടരാൻ വളരെ ശുപാർശ ചെയ്യുന്നു: RTG4 FPGA ആപ്ലിക്കേഷൻ കുറിപ്പിനായുള്ള ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും.

റിവിഷൻ ചരിത്രം

റിവിഷൻ ഹിസ്റ്ററി പ്രമാണത്തിൽ നടപ്പിലാക്കിയ മാറ്റങ്ങളെ വിവരിക്കുന്നു. നിലവിലെ പ്രസിദ്ധീകരണം മുതൽ പുനരവലോകനം വഴി മാറ്റങ്ങൾ ലിസ്‌റ്റ് ചെയ്‌തിരിക്കുന്നു.

പട്ടിക 3-1. റിവിഷൻ ചരിത്രം

പുനരവലോകനം തീയതി വിവരണം
A 04/2022 • DEVRST_N ഉറപ്പിക്കുമ്പോൾ, എല്ലാ RTG4 I/Os യും ട്രൈസ്റ്റേറ്റ് ചെയ്യപ്പെടും. എഫ്‌പിജിഎ ഫാബ്രിക്കിൽ നിന്ന് ഉയർന്നതും ബോർഡിൽ ബാഹ്യമായി വലിച്ചെറിയപ്പെടുന്നതുമായ ഔട്ട്‌പുട്ടുകൾ ട്രൈസ്റ്റേറ്റ് അവസ്ഥയിലേക്ക് പ്രവേശിക്കുന്നതിന് മുമ്പ് കുറഞ്ഞ തകരാർ അനുഭവപ്പെട്ടേക്കാം. DEVRST_N ഉറപ്പിക്കുമ്പോൾ തകരാർ സംഭവിച്ചേക്കാവുന്ന FPGA ഔട്ട്‌പുട്ടുകളിലേക്കുള്ള പരസ്പര ബന്ധങ്ങളുടെ സ്വാധീനം മനസ്സിലാക്കാൻ അത്തരം ഒരു ഔട്ട്‌പുട്ട് സാഹചര്യമുള്ള ഒരു ബോർഡ് ഡിസൈൻ വിശകലനം ചെയ്യണം. കൂടുതൽ വിവരങ്ങൾക്ക്, വിഭാഗത്തിലെ ഘട്ടം 5 കാണുക

2.2 DEVRST_N അസെർഷന്റെയും പവർ-ഡൗണിന്റെയും സമയത്തെ പരിഗണനകൾ.

• പേരുമാറ്റി വൈദ്യുതി മുടക്കം വിഭാഗം 2.2 ലേക്ക്. DEVRST_N അസെർഷന്റെയും പവർ-ഡൗണിന്റെയും സമയത്തെ പരിഗണനകൾ.

• മൈക്രോചിപ്പ് ടെംപ്ലേറ്റിലേക്ക് പരിവർത്തനം ചെയ്തു.

2 02/2022 • പവർ-അപ്പ് വിഭാഗം ചേർത്തു.

• പവർ സീക്വൻസിങ് വിഭാഗം ചേർത്തു.

1 07/2019 ഈ പ്രമാണത്തിന്റെ ആദ്യ പ്രസിദ്ധീകരണം.

മൈക്രോചിപ്പ് FPGA പിന്തുണ

കസ്റ്റമർ സർവീസ്, കസ്റ്റമർ ടെക്‌നിക്കൽ സപ്പോർട്ട് സെന്റർ, എ webസൈറ്റ്, ലോകമെമ്പാടുമുള്ള വിൽപ്പന ഓഫീസുകൾ. ഉപഭോക്താക്കൾക്ക് പിന്തുണയുമായി ബന്ധപ്പെടുന്നതിന് മുമ്പ് മൈക്രോചിപ്പ് ഓൺലൈൻ ഉറവിടങ്ങൾ സന്ദർശിക്കാൻ നിർദ്ദേശിക്കുന്നു, കാരണം അവരുടെ ചോദ്യങ്ങൾക്ക് ഇതിനകം ഉത്തരം ലഭിച്ചിരിക്കാൻ സാധ്യതയുണ്ട്.
വഴി സാങ്കേതിക സഹായ കേന്ദ്രവുമായി ബന്ധപ്പെടുക webwww.microchip.com/support എന്നതിലെ സൈറ്റ്. FPGA ഉപകരണ പാർട്ട് നമ്പർ സൂചിപ്പിക്കുക, ഉചിതമായ കേസ് വിഭാഗം തിരഞ്ഞെടുത്ത് ഡിസൈൻ അപ്‌ലോഡ് ചെയ്യുക fileഒരു സാങ്കേതിക പിന്തുണ കേസ് സൃഷ്ടിക്കുമ്പോൾ s.
ഉൽപ്പന്ന വിലനിർണ്ണയം, ഉൽപ്പന്ന അപ്‌ഗ്രേഡുകൾ, അപ്‌ഡേറ്റ് വിവരങ്ങൾ, ഓർഡർ നില, അംഗീകാരം എന്നിവ പോലുള്ള സാങ്കേതികേതര ഉൽപ്പന്ന പിന്തുണയ്‌ക്കായി ഉപഭോക്തൃ സേവനവുമായി ബന്ധപ്പെടുക.

  • വടക്കേ അമേരിക്കയിൽ നിന്ന്, 800.262.1060 എന്ന നമ്പറിൽ വിളിക്കുക
  • ലോകത്തിന്റെ മറ്റു ഭാഗങ്ങളിൽ വിളിക്കുക 650.318.4460
  • ഫാക്സ്, ലോകത്തെവിടെ നിന്നും, 650.318.8044

മൈക്രോചിപ്പ് Webസൈറ്റ്

മൈക്രോചിപ്പ് ഞങ്ങളുടെ വഴി ഓൺലൈൻ പിന്തുണ നൽകുന്നു webസൈറ്റ് www.microchip.com/. ഇത് webസൈറ്റ് നിർമ്മിക്കാൻ ഉപയോഗിക്കുന്നു fileഉപഭോക്താക്കൾക്ക് എളുപ്പത്തിൽ ലഭ്യമാകുന്ന വിവരങ്ങളും. ലഭ്യമായ ചില ഉള്ളടക്കങ്ങളിൽ ഇവ ഉൾപ്പെടുന്നു:

  • ഉൽപ്പന്ന പിന്തുണ - ഡാറ്റ ഷീറ്റുകളും പിശകുകളും, ആപ്ലിക്കേഷൻ കുറിപ്പുകളും എസ്ampലെ പ്രോഗ്രാമുകൾ, ഡിസൈൻ ഉറവിടങ്ങൾ, ഉപയോക്തൃ ഗൈഡുകൾ, ഹാർഡ്‌വെയർ പിന്തുണാ പ്രമാണങ്ങൾ, ഏറ്റവും പുതിയ സോഫ്‌റ്റ്‌വെയർ റിലീസുകൾ, ആർക്കൈവ് ചെയ്‌ത സോഫ്റ്റ്‌വെയർ
  • പൊതു സാങ്കേതിക പിന്തുണ - പതിവായി ചോദിക്കുന്ന ചോദ്യങ്ങൾ (FAQ), സാങ്കേതിക പിന്തുണ അഭ്യർത്ഥനകൾ, ഓൺലൈൻ ചർച്ചാ ഗ്രൂപ്പുകൾ, മൈക്രോചിപ്പ് ഡിസൈൻ പങ്കാളി പ്രോഗ്രാം അംഗങ്ങളുടെ പട്ടിക
  • മൈക്രോചിപ്പിൻ്റെ ബിസിനസ്സ് - ഉൽപ്പന്ന സെലക്ടറും ഓർഡറിംഗ് ഗൈഡുകളും, ഏറ്റവും പുതിയ മൈക്രോചിപ്പ് പ്രസ് റിലീസുകൾ, സെമിനാറുകളുടെയും ഇവന്റുകളുടെയും ലിസ്റ്റിംഗ്, മൈക്രോചിപ്പ് സെയിൽസ് ഓഫീസുകളുടെ ലിസ്റ്റിംഗുകൾ, വിതരണക്കാർ, ഫാക്ടറി പ്രതിനിധികൾ

ഉൽപ്പന്ന മാറ്റ അറിയിപ്പ് സേവനം

മൈക്രോചിപ്പ് ഉൽപ്പന്നങ്ങളിൽ ഉപഭോക്താക്കളെ നിലനിർത്താൻ മൈക്രോചിപ്പിന്റെ ഉൽപ്പന്ന മാറ്റ അറിയിപ്പ് സേവനം സഹായിക്കുന്നു. ഒരു നിർദ്ദിഷ്‌ട ഉൽപ്പന്ന കുടുംബവുമായോ താൽപ്പര്യമുള്ള ഡെവലപ്‌മെന്റ് ടൂളുമായോ ബന്ധപ്പെട്ട മാറ്റങ്ങൾ, അപ്‌ഡേറ്റുകൾ, പുനരവലോകനങ്ങൾ അല്ലെങ്കിൽ പിശകുകൾ എന്നിവ ഉണ്ടാകുമ്പോഴെല്ലാം വരിക്കാർക്ക് ഇമെയിൽ അറിയിപ്പ് ലഭിക്കും.
രജിസ്റ്റർ ചെയ്യുന്നതിന്, പോകുക www.microchip.com/pcn കൂടാതെ രജിസ്ട്രേഷൻ നിർദ്ദേശങ്ങൾ പാലിക്കുക.

ഉപഭോക്തൃ പിന്തുണ

മൈക്രോചിപ്പ് ഉൽപ്പന്നങ്ങളുടെ ഉപയോക്താക്കൾക്ക് നിരവധി ചാനലുകളിലൂടെ സഹായം ലഭിക്കും:

  • വിതരണക്കാരൻ അല്ലെങ്കിൽ പ്രതിനിധി
  • പ്രാദേശിക വിൽപ്പന ഓഫീസ്
  • എംബഡഡ് സൊല്യൂഷൻസ് എഞ്ചിനീയർ (ഇഎസ്ഇ)
  • സാങ്കേതിക സഹായം

പിന്തുണയ്‌ക്കായി ഉപഭോക്താക്കൾ അവരുടെ വിതരണക്കാരനെയോ പ്രതിനിധിയെയോ ഇഎസ്ഇയെയോ ബന്ധപ്പെടണം. ഉപഭോക്താക്കളെ സഹായിക്കാൻ പ്രാദേശിക സെയിൽസ് ഓഫീസുകളും ലഭ്യമാണ്. സെയിൽസ് ഓഫീസുകളുടെയും ലൊക്കേഷനുകളുടെയും ഒരു ലിസ്റ്റ് ഈ ഡോക്യുമെൻ്റിൽ ഉൾപ്പെടുത്തിയിട്ടുണ്ട്.
വഴി സാങ്കേതിക പിന്തുണ ലഭ്യമാണ് webസൈറ്റ്: www.microchip.com/support

മൈക്രോചിപ്പ് ഉപകരണങ്ങളുടെ കോഡ് സംരക്ഷണ സവിശേഷത

മൈക്രോചിപ്പ് ഉൽപ്പന്നങ്ങളിലെ കോഡ് പരിരക്ഷണ സവിശേഷതയുടെ ഇനിപ്പറയുന്ന വിശദാംശങ്ങൾ ശ്രദ്ധിക്കുക:

  • മൈക്രോചിപ്പ് ഉൽപ്പന്നങ്ങൾ അവയുടെ പ്രത്യേക മൈക്രോചിപ്പ് ഡാറ്റ ഷീറ്റിൽ അടങ്ങിയിരിക്കുന്ന സ്പെസിഫിക്കേഷനുകൾ പാലിക്കുന്നു.
  • ഉദ്ദേശിച്ച രീതിയിൽ, ഓപ്പറേറ്റിംഗ് സ്പെസിഫിക്കേഷനുകൾക്കുള്ളിൽ, സാധാരണ അവസ്ഥയിൽ ഉപയോഗിക്കുമ്പോൾ അതിൻ്റെ ഉൽപ്പന്നങ്ങളുടെ കുടുംബം സുരക്ഷിതമാണെന്ന് മൈക്രോചിപ്പ് വിശ്വസിക്കുന്നു.
  • മൈക്രോചിപ്പ് അതിന്റെ ബൗദ്ധിക സ്വത്തവകാശങ്ങളെ വിലമതിക്കുകയും ആക്രമണാത്മകമായി സംരക്ഷിക്കുകയും ചെയ്യുന്നു. മൈക്രോചിപ്പ് ഉൽപ്പന്നത്തിന്റെ കോഡ് പരിരക്ഷണ സവിശേഷതകൾ ലംഘിക്കാനുള്ള ശ്രമങ്ങൾ കർശനമായി നിരോധിച്ചിരിക്കുന്നു കൂടാതെ ഡിജിറ്റൽ മില്ലേനിയം പകർപ്പവകാശ നിയമം ലംഘിച്ചേക്കാം.
  • മൈക്രോചിപ്പിനോ മറ്റേതെങ്കിലും അർദ്ധചാലക നിർമ്മാതാക്കൾക്കോ ​​അതിൻ്റെ കോഡിൻ്റെ സുരക്ഷ ഉറപ്പുനൽകാൻ കഴിയില്ല. കോഡ് പരിരക്ഷണം അർത്ഥമാക്കുന്നത് ഉൽപ്പന്നം "പൊട്ടാത്തത്" ആണെന്ന് ഞങ്ങൾ ഉറപ്പ് നൽകുന്നു എന്നല്ല. കോഡ് സംരക്ഷണം നിരന്തരം വികസിച്ചുകൊണ്ടിരിക്കുന്നു. ഞങ്ങളുടെ ഉൽപ്പന്നങ്ങളുടെ കോഡ് പരിരക്ഷണ സവിശേഷതകൾ തുടർച്ചയായി മെച്ചപ്പെടുത്തുന്നതിന് Microchip പ്രതിജ്ഞാബദ്ധമാണ്.

നിയമപരമായ അറിയിപ്പ്

  • ഈ പ്രസിദ്ധീകരണവും ഇതിലെ വിവരങ്ങളും നിങ്ങളുടെ ആപ്ലിക്കേഷനുമായി മൈക്രോചിപ്പ് ഉൽപ്പന്നങ്ങൾ രൂപകൽപ്പന ചെയ്യുന്നതിനും പരിശോധിക്കുന്നതിനും സംയോജിപ്പിക്കുന്നതിനും ഉൾപ്പെടെ, മൈക്രോചിപ്പ് ഉൽപ്പന്നങ്ങളിൽ മാത്രമേ ഉപയോഗിക്കാവൂ. ഈ വിവരങ്ങൾ മറ്റേതെങ്കിലും രീതിയിൽ ഉപയോഗിക്കുന്നത് ഈ നിബന്ധനകൾ ലംഘിക്കുന്നു. ഉപകരണ ആപ്ലിക്കേഷനുകളെക്കുറിച്ചുള്ള വിവരങ്ങൾ നിങ്ങളുടെ സൗകര്യാർത്ഥം മാത്രമാണ് നൽകിയിരിക്കുന്നത്, അത് അസാധുവാക്കിയേക്കാം
    അപ്ഡേറ്റുകൾ വഴി. നിങ്ങളുടെ ആപ്ലിക്കേഷൻ നിങ്ങളുടെ സ്പെസിഫിക്കേഷനുകൾ പാലിക്കുന്നുണ്ടെന്ന് ഉറപ്പാക്കേണ്ടത് നിങ്ങളുടെ ഉത്തരവാദിത്തമാണ്. അധിക പിന്തുണയ്‌ക്കായി നിങ്ങളുടെ പ്രാദേശിക മൈക്രോചിപ്പ് സെയിൽസ് ഓഫീസുമായി ബന്ധപ്പെടുക അല്ലെങ്കിൽ അധിക പിന്തുണ നേടുക www.microchip.com/en-us/support/design-help/client-support-services.
  • ഈ വിവരം മൈക്രോചിപ്പ് "ഉള്ളതുപോലെ" നൽകുന്നു. രേഖാമൂലമുള്ളതോ വാക്കാലുള്ളതോ നിയമാനുസൃതമായതോ ആയ ഏതെങ്കിലും തരത്തിലുള്ള പ്രതിനിധാനങ്ങളോ വാറന്റികളോ മൈക്രോചിപ്പ് നൽകുന്നില്ല
    അല്ലാത്തപക്ഷം, വിവരങ്ങളുമായി ബന്ധപ്പെട്ടത്, എന്നാൽ ലംഘനം, വ്യാപാരം, ഒരു പ്രത്യേക ഉദ്ദേശ്യം, ഉദ്ദേശ്യം എന്നിവയ്‌ക്കായുള്ള ഏതെങ്കിലും വാറന്റികളിൽ പരിമിതപ്പെടുത്തിയിട്ടില്ല. അല്ലെങ്കിൽ പ്രകടനം.
  • ഒരു സാഹചര്യത്തിലും, ഏതെങ്കിലും തരത്തിലുള്ള പരോക്ഷമായ, പ്രത്യേക, ശിക്ഷാപരമായ, ആകസ്മികമായ അല്ലെങ്കിൽ തുടർന്നുള്ള നഷ്ടം, നാശനഷ്ടം, ചെലവ്, അല്ലെങ്കിൽ അതിനാവശ്യമായ ഏതെങ്കിലും തരത്തിലുള്ള ചെലവുകൾ എന്നിവയ്‌ക്ക് മൈക്രോചിപ്പ് ബാധ്യസ്ഥനായിരിക്കില്ല. എങ്ങനെയായാലും, മൈക്രോചിപ്പ് സാധ്യതയെക്കുറിച്ച് ഉപദേശിച്ചിട്ടുണ്ടെങ്കിലും അല്ലെങ്കിൽ നാശനഷ്ടങ്ങൾ മുൻകൂട്ടിക്കാണാവുന്നതാണെങ്കിൽ പോലും. നിയമം അനുവദനീയമായ പരമാവധി, വിവരങ്ങൾ അല്ലെങ്കിൽ അതിൻ്റെ ഉപയോഗം ബന്ധപ്പെട്ട എല്ലാ ക്ലെയിമുകളിലും മൈക്രോചിപ്പിൻ്റെ മൊത്തത്തിലുള്ള ബാധ്യത നിങ്ങളുടെ ഫീഡിൻ്റെ അളവിനേക്കാൾ കൂടുതലാകില്ല. വിവരങ്ങൾക്കായി നേരിട്ട് മൈക്രോചിപ്പിലേക്ക്.
    ലൈഫ് സപ്പോർട്ടിലും കൂടാതെ/അല്ലെങ്കിൽ സുരക്ഷാ ആപ്ലിക്കേഷനുകളിലും മൈക്രോചിപ്പ് ഉപകരണങ്ങളുടെ ഉപയോഗം പൂർണ്ണമായും വാങ്ങുന്നയാളുടെ റിസ്കിലാണ്, കൂടാതെ അത്തരം ഉപയോഗത്തിൻ്റെ ഫലമായുണ്ടാകുന്ന എല്ലാ കേടുപാടുകൾ, ക്ലെയിമുകൾ, സ്യൂട്ടുകൾ അല്ലെങ്കിൽ ചെലവുകൾ എന്നിവയിൽ നിന്ന് ദോഷകരമല്ലാത്ത മൈക്രോചിപ്പിനെ പ്രതിരോധിക്കാനും നഷ്ടപരിഹാരം നൽകാനും വാങ്ങുന്നയാൾ സമ്മതിക്കുന്നു. ഏതെങ്കിലും മൈക്രോചിപ്പ് ബൗദ്ധിക സ്വത്തവകാശത്തിന് കീഴിലുള്ള ലൈസൻസുകളൊന്നും പരോക്ഷമായോ അല്ലാതെയോ പ്രസ്താവിച്ചിട്ടില്ലെങ്കിൽ കൈമാറുന്നതല്ല.

വ്യാപാരമുദ്രകൾ

  • മൈക്രോചിപ്പിന്റെ പേരും ലോഗോയും, മൈക്രോചിപ്പ് ലോഗോ, അഡാപ്‌ടെക്, എനി റേറ്റ്, എവിആർ, എവിആർ ലോഗോ, എവിആർ ഫ്രീക്കുകൾ, ബെസ്‌ടൈം, ബിറ്റ്ക്ലൗഡ്, ക്രിപ്‌റ്റോമെമ്മറി, ക്രിപ്‌റ്റോആർഎഫ്, ഡിഎസ്പിഐസി, ഫ്‌ലെക്‌സ്‌പിഡബ്ല്യുആർ, ഹെൽഡോ, ഇഗ്‌ലൂ, കെലെർബ്ലോക്ക്, കെലെർ, കെലെർ, കെലെർ, കെലെർ, കെലെർ, കെ.എൽ. maXTouch, MediaLB, megaAVR, മൈക്രോസെമി, മൈക്രോസെമി ലോഗോ, MOST, MOST ലോഗോ, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 ലോഗോ, PolarFire, Prochip Designer, QTouch, SAM-BA, SFyNSTGO, SFyNSTGo , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, XMEGA എന്നിവ യുഎസ്എയിലും മറ്റ് രാജ്യങ്ങളിലും സംയോജിപ്പിച്ചിട്ടുള്ള മൈക്രോചിപ്പ് ടെക്നോളജിയുടെ രജിസ്റ്റർ ചെയ്ത വ്യാപാരമുദ്രകളാണ്.
  • AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProICASIC പ്ലസ്, പ്രോ ക്യുസിഎസിക് പ്ലസ്, പ്ലൂസ് SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath, ZL എന്നിവ യുഎസ്എയിൽ സംയോജിപ്പിച്ചിട്ടുള്ള മൈക്രോചിപ്പ് ടെക്നോളജിയുടെ രജിസ്റ്റർ ചെയ്ത വ്യാപാരമുദ്രകളാണ്.
  • തൊട്ടടുത്തുള്ള കീ സപ്രഷൻ, AKS, അനലോഗ്-ഫോർ-ദി-ഡിജിറ്റൽ ഏജ്, ഏതെങ്കിലും കപ്പാസിറ്റർ, AnyIn, AnyOut, ഓഗ്മെന്റഡ് സ്വിച്ചിംഗ്, ബ്ലൂസ്‌കൈ, ബോഡികോം, കോഡ്‌ഗാർഡ്, ക്രിപ്‌റ്റോ ഓതന്റിക്കേഷൻ, ക്രിപ്‌റ്റോ ഓട്ടോമോട്ടീവ്, ക്രിപ്‌റ്റോകമ്പാനിയൻ, ഡിഎംഐസിഡിഇ, ക്രിപ്‌റ്റോകാമ്പാനിയൻ, ഡിഎംഐസിഡിഇഎംഡിഇഎഎംഡിഇ , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, ഇന്റലിജന്റ് പാരലലിംഗ്, ഇന്റർ-ചിപ്പ് കണക്റ്റിവിറ്റി, JitterBlocker, Knob-on-Display, maxCrypto, maxCrypto,View, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB സർട്ടിഫൈഡ് ലോഗോ, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express, NVMe, ഓമ്‌നിസിയന്റ് കോഡ് ജനറേഷൻ, PICDEM, PICDEM.net, PICkit, PICtail, PICtail, PICtail, PowerSilt, PowerSilt, , റിപ്പിൾ ബ്ലോക്കർ, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, USB ChTS, ടോട്ടൽ എൻഎച്ച്ആർസി വാരിസെൻസ്, വെക്റ്റർബ്ലോക്സ്, വെരിഫി, ViewSpan, WiperLock, XpressConnect, ZENA എന്നിവയാണ് മൈക്രോചിപ്പ് സാങ്കേതികവിദ്യയുടെ വ്യാപാരമുദ്രകൾ.
    യുഎസ്എയും മറ്റ് രാജ്യങ്ങളും.
  • യു‌എസ്‌എയിൽ സംയോജിപ്പിച്ച മൈക്രോചിപ്പ് ടെക്‌നോളജിയുടെ സേവന ചിഹ്നമാണ് എസ്‌ക്യുടിപി, അഡാപ്‌ടെക് ലോഗോ, ഫ്രീക്വൻസി ഓൺ ഡിമാൻഡ്, സിലിക്കൺ സ്റ്റോറേജ് ടെക്‌നോളജി, സിംകോം, ട്രസ്റ്റഡ് ടൈം എന്നിവ മറ്റ് രാജ്യങ്ങളിൽ മൈക്രോചിപ്പ് ടെക്‌നോളജി ഇൻ‌കോർപ്പറേറ്റിന്റെ രജിസ്റ്റർ ചെയ്ത വ്യാപാരമുദ്രകളാണ്.
  • GestIC മറ്റ് രാജ്യങ്ങളിലെ മൈക്രോചിപ്പ് ടെക്‌നോളജി ജർമ്മനി II GmbH & Co. KG-യുടെ ഒരു രജിസ്റ്റർ ചെയ്ത വ്യാപാരമുദ്രയാണ്.
    ഇവിടെ പരാമർശിച്ചിരിക്കുന്ന മറ്റെല്ലാ വ്യാപാരമുദ്രകളും അതത് കമ്പനികളുടെ സ്വത്താണ്.
    © 2022, മൈക്രോചിപ്പ് ടെക്നോളജി ഇൻകോർപ്പറേറ്റഡ് അതിന്റെ അനുബന്ധ സ്ഥാപനങ്ങളും. എല്ലാ അവകാശങ്ങളും നിക്ഷിപ്തം.
    ഐ.എസ്.ബി.എൻ: 978-1-6683-0362-7

ക്വാളിറ്റി മാനേജ്മെൻ്റ് സിസ്റ്റം

മൈക്രോചിപ്പിൻ്റെ ക്വാളിറ്റി മാനേജ്‌മെൻ്റ് സിസ്റ്റങ്ങളെ കുറിച്ചുള്ള വിവരങ്ങൾക്ക് ദയവായി സന്ദർശിക്കുക www.microchip.com/qualitty.

ലോകമെമ്പാടുമുള്ള വിൽപ്പനയും സേവനവും

അമേരിക്ക ഏഷ്യ/പസിഫിക് ഏഷ്യ/പസിഫിക് യൂറോപ്പ്
കോർപ്പറേറ്റ് ഓഫീസ്

2355 വെസ്റ്റ് ചാൻഡലർ Blvd. ചാൻഡലർ, AZ 85224-6199

ഫോൺ: 480-792-7200

ഫാക്സ്: 480-792-7277

സാങ്കേതിക സഹായം: www.microchip.com/support Web വിലാസം: www.microchip.com

അറ്റ്ലാൻ്റ

ദുലുത്ത്, ജി.എ

ഫോൺ: 678-957-9614

ഫാക്സ്: 678-957-1455

ഓസ്റ്റിൻ, TX

ഫോൺ: 512-257-3370

ബോസ്റ്റൺ വെസ്റ്റ്ബറോ, എംഎ ടെൽ: 774-760-0087

ഫാക്സ്: 774-760-0088

ചിക്കാഗോ

ഇറ്റാസ്ക, IL

ഫോൺ: 630-285-0071

ഫാക്സ്: 630-285-0075

ഡാളസ്

അഡിസൺ, ടിഎക്സ്

ഫോൺ: 972-818-7423

ഫാക്സ്: 972-818-2924

ഡിട്രോയിറ്റ്

നോവി, എം.ഐ

ഫോൺ: 248-848-4000

ഹൂസ്റ്റൺ, TX

ഫോൺ: 281-894-5983

ഇൻഡ്യാനപൊളിസ് നോബിൾസ്‌വില്ലെ, ടെൽ: 317-773-8323

ഫാക്സ്: 317-773-5453

ഫോൺ: 317-536-2380

ലോസ് ഏഞ്ചൽസ് മിഷൻ വീജോ, CA ടെൽ: 949-462-9523

ഫാക്സ്: 949-462-9608

ഫോൺ: 951-273-7800

റാലി, എൻസി

ഫോൺ: 919-844-7510

ന്യൂയോർക്ക്, NY

ഫോൺ: 631-435-6000

സാൻ ജോസ്, CA

ഫോൺ: 408-735-9110

ഫോൺ: 408-436-4270

കാനഡ - ടൊറൻ്റോ

ഫോൺ: 905-695-1980

ഫാക്സ്: 905-695-2078

ഓസ്ട്രേലിയ - സിഡ്നി

ഫോൺ: 61-2-9868-6733

ചൈന - ബീജിംഗ്

ഫോൺ: 86-10-8569-7000

ചൈന - ചെങ്ഡു

ഫോൺ: 86-28-8665-5511

ചൈന - ചോങ്‌കിംഗ്

ഫോൺ: 86-23-8980-9588

ചൈന - ഡോംഗുവാൻ

ഫോൺ: 86-769-8702-9880

ചൈന - ഗ്വാങ്ഷു

ഫോൺ: 86-20-8755-8029

ചൈന - ഹാങ്‌സോ

ഫോൺ: 86-571-8792-8115

ചൈന - ഹോങ്കോംഗ് SAR

ഫോൺ: 852-2943-5100

ചൈന - നാൻജിംഗ്

ഫോൺ: 86-25-8473-2460

ചൈന - ക്വിംഗ്‌ദാവോ

ഫോൺ: 86-532-8502-7355

ചൈന - ഷാങ്ഹായ്

ഫോൺ: 86-21-3326-8000

ചൈന - ഷെന്യാങ്

ഫോൺ: 86-24-2334-2829

ചൈന - ഷെൻഷെൻ

ഫോൺ: 86-755-8864-2200

ചൈന - സുഷു

ഫോൺ: 86-186-6233-1526

ചൈന - വുഹാൻ

ഫോൺ: 86-27-5980-5300

ചൈന - സിയാൻ

ഫോൺ: 86-29-8833-7252

ചൈന - സിയാമെൻ

ഫോൺ: 86-592-2388138

ചൈന - സുഹായ്

ഫോൺ: 86-756-3210040

ഇന്ത്യ - ബാംഗ്ലൂർ

ഫോൺ: 91-80-3090-4444

ഇന്ത്യ - ന്യൂഡൽഹി

ഫോൺ: 91-11-4160-8631

ഇന്ത്യ - പൂനെ

ഫോൺ: 91-20-4121-0141

ജപ്പാൻ - ഒസാക്ക

ഫോൺ: 81-6-6152-7160

ജപ്പാൻ - ടോക്കിയോ

ഫോൺ: 81-3-6880- 3770

കൊറിയ - ഡേഗു

ഫോൺ: 82-53-744-4301

കൊറിയ - സിയോൾ

ഫോൺ: 82-2-554-7200

മലേഷ്യ - ക്വാലാലംപൂർ

ഫോൺ: 60-3-7651-7906

മലേഷ്യ - പെനാങ്

ഫോൺ: 60-4-227-8870

ഫിലിപ്പീൻസ് - മനില

ഫോൺ: 63-2-634-9065

സിംഗപ്പൂർ

ഫോൺ: 65-6334-8870

തായ്‌വാൻ - ഹ്‌സിൻ ചു

ഫോൺ: 886-3-577-8366

തായ്‌വാൻ - കയോസിയുങ്

ഫോൺ: 886-7-213-7830

തായ്‌വാൻ - തായ്‌പേയ്

ഫോൺ: 886-2-2508-8600

തായ്‌ലൻഡ് - ബാങ്കോക്ക്

ഫോൺ: 66-2-694-1351

വിയറ്റ്നാം - ഹോ ചി മിൻ

ഫോൺ: 84-28-5448-2100

ഓസ്ട്രിയ - വെൽസ്

ഫോൺ: 43-7242-2244-39

ഫാക്സ്: 43-7242-2244-393

ഡെന്മാർക്ക് - കോപ്പൻഹേഗൻ

ഫോൺ: 45-4485-5910

ഫാക്സ്: 45-4485-2829

ഫിൻലാൻഡ് - എസ്പൂ

ഫോൺ: 358-9-4520-820

ഫ്രാൻസ് - പാരീസ്

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

ജർമ്മനി - ഗാർച്ചിംഗ്

ഫോൺ: 49-8931-9700

ജർമ്മനി - ഹാൻ

ഫോൺ: 49-2129-3766400

ജർമ്മനി - Heilbronn

ഫോൺ: 49-7131-72400

ജർമ്മനി - കാൾസ്റൂഹെ

ഫോൺ: 49-721-625370

ജർമ്മനി - മ്യൂണിക്ക്

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

ജർമ്മനി - റോസൻഹൈം

ഫോൺ: 49-8031-354-560

ഇസ്രായേൽ - രാനാന

ഫോൺ: 972-9-744-7705

ഇറ്റലി - മിലാൻ

ഫോൺ: 39-0331-742611

ഫാക്സ്: 39-0331-466781

ഇറ്റലി - പഡോവ

ഫോൺ: 39-049-7625286

നെതർലാൻഡ്സ് - ഡ്രൂണൻ

ഫോൺ: 31-416-690399

ഫാക്സ്: 31-416-690340

നോർവേ - ട്രോൻഡ്ഹൈം

ഫോൺ: 47-72884388

പോളണ്ട് - വാർസോ

ഫോൺ: 48-22-3325737

റൊമാനിയ - ബുക്കാറസ്റ്റ്

Tel: 40-21-407-87-50

സ്പെയിൻ - മാഡ്രിഡ്

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

സ്വീഡൻ - ഗോഥെൻബെർഗ്

Tel: 46-31-704-60-40

സ്വീഡൻ - സ്റ്റോക്ക്ഹോം

ഫോൺ: 46-8-5090-4654

യുകെ - വോക്കിംഗ്ഹാം

ഫോൺ: 44-118-921-5800

ഫാക്സ്: 44-118-921-5820

© 2022 Microchip Technology Inc. ഉം അതിന്റെ അനുബന്ധ സ്ഥാപനങ്ങളും

പ്രമാണങ്ങൾ / വിഭവങ്ങൾ

MICROCHIP RTG4 അനുബന്ധം RTG4 FPGAs ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും [pdf] ഉപയോക്തൃ ഗൈഡ്
RTG4 അനുബന്ധം RTG4 FPGAs ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും, RTG4, അനുബന്ധം RTG4 FPGAs ബോർഡ് ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും, ഡിസൈനും ലേഔട്ട് മാർഗ്ഗനിർദ്ദേശങ്ങളും

റഫറൻസുകൾ

ഒരു അഭിപ്രായം ഇടൂ

നിങ്ങളുടെ ഇമെയിൽ വിലാസം പ്രസിദ്ധീകരിക്കില്ല. ആവശ്യമായ ഫീൽഡുകൾ അടയാളപ്പെടുത്തി *