مائکروچپ RTG4 ضمیمہ RTG4 FPGAs بورڈ ڈیزائن اور لے آؤٹ رہنما خطوط
تعارف
AC439 کا یہ ضمیمہ: RTG4 FPGA ایپلیکیشن نوٹ کے لیے بورڈ ڈیزائن اور لے آؤٹ رہنما خطوط، اضافی معلومات فراہم کرتا ہے، اس بات پر زور دینے کے لیے کہ نظرثانی 3 یا بعد میں شائع شدہ DDR9 کی لمبائی کے مماثل رہنما خطوط RTG4™ ڈیولپمنٹ کٹ کے لیے استعمال کیے جانے والے بورڈ لے آؤٹ پر فوقیت رکھتے ہیں۔ ابتدائی طور پر، RTG4 ڈویلپمنٹ کٹ صرف انجینئرنگ سلیکون (ES) کے ساتھ دستیاب تھی۔ ابتدائی ریلیز کے بعد، کٹ بعد میں معیاری (STD) اسپیڈ گریڈ اور -1 اسپیڈ گریڈ RTG4 پروڈکشن ڈیوائسز سے بھری ہوئی تھی۔ پارٹ نمبرز، RTG4-DEV-KIT اور RTG4-DEV-KIT-1 بالترتیب STD اسپیڈ گریڈ اور -1 اسپیڈ گریڈ ڈیوائسز کے ساتھ آتے ہیں۔
مزید برآں، اس ضمیمہ میں مختلف پاور اپ اور پاور ڈاون سیکوینسز کے لیے ڈیوائس I/O رویے کے ساتھ ساتھ عام آپریشن کے دوران DEVRST_N دعویٰ بھی شامل ہے۔
RTG4-DEV-KIT DDR3 بورڈ لے آؤٹ کا تجزیہ
- RTG4 ڈویلپمنٹ کٹ دو بلٹ ان RTG32 FDDR کنٹرولرز اور PHY بلاکس (FDDR ایسٹ اینڈ ویسٹ) میں سے ہر ایک کے لیے 4 بٹ ڈیٹا اور 3 بٹ ECC DDR4 انٹرفیس کو نافذ کرتی ہے۔ انٹرفیس کو جسمانی طور پر پانچ ڈیٹا بائٹ لین کے طور پر منظم کیا گیا ہے۔
- کٹ AC3 کے DDR439 لے آؤٹ گائیڈ لائنز سیکشن میں بیان کردہ روٹنگ اسکیم کے ذریعے فلائی کی پیروی کرتی ہے: RTG4 FPGA ایپلیکیشن نوٹ کے لیے بورڈ ڈیزائن اور لے آؤٹ گائیڈ لائنز۔ تاہم، چونکہ اس ڈیولپمنٹ کٹ کو ایپلیکیشن نوٹ شائع کرنے سے پہلے ڈیزائن کیا گیا تھا، اس لیے یہ ایپلیکیشن نوٹ میں بیان کردہ تازہ ترین لمبائی کے مماثل رہنما خطوط کے مطابق نہیں ہے۔ DDR3 تفصیلات میں، ڈیٹا سٹروب (DQS) اور DDR750 کلاک (CK) کے درمیان ایک +/- 3 ps کی حد ہوتی ہے ہر DDR3 میموری ڈیوائس پر رائٹ ٹرانزیکشن (DSS) کے دوران۔
- جب AC439 نظرثانی 9 یا ایپلیکیشن نوٹ کے بعد کے ورژن میں لمبائی سے مماثل رہنما خطوط کی پیروی کی جاتی ہے، تو RTG4 بورڈ لے آؤٹ پورے عمل میں -1 اور STD اسپیڈ گریڈ آلات دونوں کے لیے tDQSS کی حد کو پورا کرے گا، جلدtage، اور درجہ حرارت (PVT) آپریٹنگ رینج RTG4 پروڈکشن ڈیوائسز کے ذریعے تعاون یافتہ ہے۔ یہ RTG4 پنوں پر DQS اور CK کے درمیان خراب ترین آؤٹ پٹ سکیو میں فیکٹرنگ کے ذریعے پورا ہوتا ہے۔ خاص طور پر، استعمال کرتے وقت
بلٹ-RTG4 FDDR کنٹرولر پلس PHY، DQS ایک -370 اسپیڈ گریڈ ڈیوائس کے لیے CK کو زیادہ سے زیادہ 1 ps اور DQS STD اسپیڈ گریڈ ڈیوائس کے لیے CK کو زیادہ سے زیادہ 447 ps لیڈ کرتا ہے، بدترین حالات میں۔ - جدول 1-1 میں دکھائے گئے تجزیہ کی بنیاد پر، RTG4-DEV-KIT-1 ہر میموری ڈیوائس پر tDQSS کی حدوں کو پورا کرتا ہے، RTG4 FDDR کے لیے بدترین آپریٹنگ حالات میں۔ تاہم، جیسا کہ جدول 1-2 میں دکھایا گیا ہے، RTG4-DEV-KIT لے آؤٹ، STD اسپیڈ گریڈ RTG4 ڈیوائسز کے ساتھ آباد ہے، fly-by topology میں چوتھی اور پانچویں میموری ڈیوائسز کے لیے tDQSS کو پورا نہیں کرتا ہے، بدترین آپریٹنگ حالات میں۔ RTG4 FDDR کے لیے۔ عام طور پر، RTG4-DEV-KIT کو عام حالات میں استعمال کیا جاتا ہے، جیسے کہ لیبارٹری کے ماحول میں کمرے کا درجہ حرارت۔ لہٰذا، یہ بدترین کیس کا تجزیہ عام حالات میں استعمال ہونے والے RTG4-DEV-KIT پر لاگو نہیں ہوتا ہے۔ تجزیہ ایک سابق کے طور پر کام کرتا ہےampAC3 میں درج DDR439 کی لمبائی کے مماثل رہنما خطوط پر عمل کرنا کیوں ضروری ہے، تاکہ صارف بورڈ کا ڈیزائن فلائٹ ایپلی کیشن کے لیے tDQSS کو پورا کرے۔
- اس سابق پر مزید وضاحت کرنے کے لیےample، اور یہ ظاہر کریں کہ کس طرح دستی طور پر RTG4 بورڈ لے آؤٹ کے لیے معاوضہ ادا کرنا ہے جو AC439 DDR3 کی لمبائی کے مماثل رہنما خطوط پر پورا نہیں اتر سکتا، RTG4-DEV-KIT STD اسپیڈ گریڈ ڈیوائسز کے ساتھ اب بھی ہر میموری ڈیوائس پر tDQSS کو پورا کر سکتا ہے، بدترین حالات میں، کیونکہ بلٹ ان RTG4 FDDR کنٹرولر پلس PHY میں فی ڈیٹا بائٹ لین DQS سگنل کو مستحکم طور پر تاخیر کرنے کی صلاحیت ہے۔ اس سٹیٹک شفٹ کو میموری ڈیوائس پر DQS اور CK کے درمیان سکیو کو کم کرنے کے لیے استعمال کیا جا سکتا ہے جس کا tDQSS > 750 ps ہے۔ DRAM ٹریننگ سیکشن دیکھیں، UG0573 میں: RTG4 FPGA ہائی سپیڈ DDR انٹرفیس یوزر گائیڈ ایک تحریری لین دین کے دوران DQS کے لیے جامد تاخیر کنٹرولز (رجسٹر REG_PHY_WR_DQS_SLAVE_RATIO میں) استعمال کرنے کے بارے میں مزید معلومات کے لیے۔ اس تاخیری قدر کو Libero® SoC میں استعمال کیا جا سکتا ہے جب خود کار طریقے سے تیار کردہ CoreABC FDDR ابتدائیہ کوڈ میں ترمیم کر کے خودکار آغاز کے ساتھ FDDR کنٹرولر کو شروع کیا جائے۔ اسی طرح کا عمل صارف بورڈ لے آؤٹ پر لاگو کیا جا سکتا ہے جو ہر میموری ڈیوائس پر tDQSS کو پورا نہیں کرتا ہے۔
جدول 1-1۔ -4 حصوں اور FDDR1 انٹرفیس کے لیے RTG1-DEV-KIT-1 tDQSS حساب کی تشخیص
راستے کا تجزیہ کیا گیا۔ | گھڑی کی لمبائی (ملی) | گھڑی کی تبلیغ میں تاخیر (ps) | ڈیٹا کی لمبائی (ملی) | ڈیٹا پروپیگیشن n
تاخیر (پی ایس) |
CLKDQS کے درمیان فرق
روٹنگ کی وجہ سے (میل) |
tDQSS ہر میموری پر، بورڈ skew+FPGA DQSCLK کے بعد
ترچھا (پی ایس) |
FPGA-1st میموری | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 431.12 |
FPGA-2nd میموری | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 557.36 |
FPGA-3rd میموری | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 594.48 |
FPGA-4th میموری | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 702.64 |
FPGA-5th میموری | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 674.16 |
نوٹ: بدترین حالات میں، -4 ڈیوائسز کے لیے RTG3 FDDR DDR1 DQS-CLK سکیو 370 ps زیادہ سے زیادہ اور 242 ps کم از کم ہے۔
جدول 1-2۔ STD حصوں اور FDDR4 انٹرفیس کے لیے RTG1-DEV-KIT tDQSS کیلکولیشن کا اندازہ
راستے کا تجزیہ کیا گیا۔ | گھڑی کی لمبائی (ملی) | گھڑی کی تبلیغ میں تاخیر
(پی ایس) |
ڈیٹا کی لمبائی (ملی) | ڈیٹا کی تشہیر اور تاخیر (پی ایس) | CLKDQS کے درمیان فرق
روٹنگ کی وجہ سے (میل) |
tDQSS ہر میموری پر، بورڈ skew+FPGA DQSCLK کے بعد
ترچھا (پی ایس) |
FPGA-1st میموری | 2578 | 412.48 | 2196 | 351.36 | 61.12 | 508.12 |
FPGA-2nd میموری | 3107 | 497.12 | 1936 | 309.76 | 187.36 | 634.36 |
FPGA-3rd میموری | 3634 | 581.44 | 2231 | 356.96 | 224.48 | 671.48 |
FPGA-4th میموری | 4163 | 666.08 | 2084 | 333.44 | 332.64 | 779.64 |
FPGA-5th میموری | 4749 | 759.84 | 2848 | 455.68 | 304.16 | 751.16 |
نوٹ: بدترین حالات میں، STD آلات کے لیے RTG4 FDDR DDR3 DQS-CLK سکیو 447 ps زیادہ سے زیادہ اور 302 ps کم از کم ہے۔
نوٹ: اس تجزیہ میں 160 پی ایس فی انچ کا بورڈ پروپیگیشن تاخیر کا تخمینہ استعمال کیا گیا ہے۔ampحوالہ کے لیے le. صارف بورڈ کے لیے اصل بورڈ کی تبلیغ میں تاخیر کا انحصار اس مخصوص بورڈ پر ہوتا ہے جس کا تجزیہ کیا جا رہا ہے۔
بجلی کی ترتیب
AC439 کا یہ ضمیمہ: RTG4 FPGA ایپلیکیشن نوٹ کے لیے بورڈ ڈیزائن اور لے آؤٹ رہنما خطوط، بورڈ ڈیزائن کے رہنما خطوط پر عمل کرنے کی اہمیت پر زور دینے کے لیے، اضافی معلومات فراہم کرتا ہے۔ اس بات کو یقینی بنائیں کہ پاور اپ اور پاور ڈاؤن کے حوالے سے رہنما اصولوں پر عمل کیا جائے۔
پاور اپ
مندرجہ ذیل جدول میں تجویز کردہ پاور اپ استعمال کے معاملات اور ان سے متعلقہ پاور اپ رہنما خطوط کی فہرست دی گئی ہے۔
جدول 2-1۔ پاور اپ گائیڈ لائنز
کیس استعمال کریں۔ | تسلسل کی ضرورت | رویہ | نوٹس |
DEVRST_N
پاور اپ کے دوران زور دیا گیا، جب تک کہ تمام RTG4 پاور سپلائی تجویز کردہ آپریٹنگ حالات تک نہ پہنچ جائے۔ |
کوئی مخصوص آرamp- اپ آرڈر کی ضرورت ہے۔ سپلائی آرamp-اپ کو یکسر اٹھنا چاہیے۔ | ایک بار جب VDD اور VPP ایکٹیویشن کی حد تک پہنچ جاتے ہیں (VDD ~= 0.55V، VPP ~= 2.2V) اور
DEVRST_N جاری کیا گیا ہے، POR ڈیلے کاؤنٹر چلائے گا۔ ~40ms عام (50ms زیادہ سے زیادہ)، پھر ڈیوائس پاور اپ فنکشنل تک اعداد و شمار 11 اور 12 (DEVRST_N PUFT) کا سسٹم کنٹرولر یوزر گائیڈ (UG0576)۔ دوسرے لفظوں میں اس ترتیب میں 40 ms + 1.72036 ms (عام) نقطہ DEVRST_N جاری کیا گیا ہے۔ نوٹ کریں کہ DEVRST_N کے بعد کے استعمال کا انتظار نہیں ہوتا ہے۔ POR کاؤنٹر فعال کاموں کو پاور اپ کرنے کے لیے اور اس طرح اس ترتیب میں صرف 1.72036 ms (عام) لگتے ہیں۔ |
ڈیزائن کے لحاظ سے، آؤٹ پٹ پاور اپ کے دوران غیر فعال ہو جائیں گے (یعنی فلوٹ)۔ ایک بار POR کاؤنٹر
مکمل ہو گیا ہے، DEVRST_N جاری ہو گیا ہے اور تمام VDDI I/O سپلائی ان تک پہنچ گئی ہے۔ ~0.6V تھریشولڈ، پھر I/Os کو کمزور پل اپ ایکٹیویٹ کے ساتھ ٹرسٹیٹ کیا جائے گا، جب تک کہ آؤٹ پٹ صارف کے کنٹرول میں منتقل نہ ہو جائے، UG11 کے اعداد و شمار 12 اور 0576 کے مطابق۔ اہم آؤٹ پٹس جو پاور اپ کے دوران کم رہیں ان کے لیے ایک بیرونی 1K-ohm پل ڈاؤن ریزسٹر کی ضرورت ہوتی ہے۔ |
DEVRST_N
VPP اور تمام سپلائیز ramp تقریبا ایک ہی وقت میں اوپر |
VDDPLL نہیں ہونا چاہیے۔
r کو آخری پاور سپلائیamp تک، اور کم از کم تجویز کردہ آپریٹنگ والیوم تک پہنچنا چاہیے۔tage آخری فراہمی سے پہلے (VDD یا VDDI) شروع ہوتا ہے rampPLL لاک آؤٹ پٹ کو روکنے کے لیے ing خرابیاں CCC/PLL READY_VDDPLL استعمال کرنے کے طریقے کی وضاحت کے لیے RTG4 کلاکنگ ریسورسز یوزر گائیڈ (UG0586) دیکھیں۔ VDDPLL بجلی کی فراہمی کے لیے ترتیب کی ضروریات کو دور کرنے کے لیے ان پٹ۔ یا تو SERDES_x_Lyz_VDDAIO کو VDD جیسی سپلائی سے جوڑیں، یا اس بات کو یقینی بنائیں کہ وہ بیک وقت پاور اپ ہوں۔ |
ایک بار جب VDD اور VPP ایکٹیویشن کی حد تک پہنچ جاتے ہیں (VDD ~= 0.55V، VPP ~= 2.2V)
50 ms POR تاخیر کاونٹر چلے گا۔ ڈیوائس پاور اپ ٹو فنکشنل ٹائمنگ کی پابندی کرتی ہے۔ سسٹم کنٹرولر یوزر گائیڈ (UG9) کے اعداد و شمار 10 اور 0576 (VDD PUFT)۔ دوسرے الفاظ میں، کل وقت 57.95636 ms ہے۔ |
ڈیزائن کے لحاظ سے، آؤٹ پٹ پاور اپ کے دوران غیر فعال ہو جائیں گے (یعنی فلوٹ)۔ ایک بار POR کاؤنٹر
مکمل ہو چکا ہے، DEVRST_N جاری ہو گیا ہے اور تمام VDDI IO سپلائی ان تک پہنچ گئی ہے۔ ~0.6V تھریشولڈ، پھر I/Os کو کمزور پل اپ ایکٹیویٹ کے ساتھ ٹرسٹیٹ کیا جائے گا، جب تک کہ آؤٹ پٹ صارف کے کنٹرول میں منتقل نہ ہو جائے، UG9 کے اعداد و شمار 10 اور 0576 کے مطابق۔ اہم آؤٹ پٹس جو پاور اپ کے دوران کم رہیں ان کے لیے ایک بیرونی 1K-ohm پل ڈاؤن ریزسٹر کی ضرورت ہوتی ہے۔ |
کیس استعمال کریں۔ | تسلسل کی ضرورت | رویہ | نوٹس |
VDD/ SERDES_VD DAIO -> VPP/VDDPLL
-> |
منظر نامے کے کالم میں درج ترتیب۔
DEVRST_N کو VPP تک کھینچ لیا گیا ہے۔ |
ایک بار جب VDD اور VPP ایکٹیویشن کی حد تک پہنچ جائیں (VDD ~= 0.55V، VPP ~= 2.2V) 50ms
POR تاخیر کاونٹر چلے گا۔ فنکشنل ٹائمنگ تک ڈیوائس پاور اپ فیگرز پر عمل کرتی ہے۔ 9 اور 10 (VDD PUFT) کا سسٹم کنٹرولر یوزر گائیڈ (UG0576)۔ ڈیوائس پاور اپ سیکوئنس کی تکمیل اور پاور اپ ٹو فنکشنل ٹائمنگ آخری VDDI سپلائی پر مبنی ہے جو پاور آن ہے۔ |
ڈیزائن کے لحاظ سے، آؤٹ پٹ پاور اپ کے دوران غیر فعال ہو جائیں گے (یعنی فلوٹ)۔ ایک بار POR کاؤنٹر
مکمل ہو گیا ہے، DEVRST_N جاری ہو گیا ہے اور تمام VDDI I/O سپلائی ان تک پہنچ گئی ہے۔ ~0.6V تھریشولڈ، پھر IOs کو کمزور پل اپ ایکٹیویٹ کے ساتھ ٹرسٹیٹ کیا جائے گا، جب تک کہ UG9 کے اعداد و شمار 10 اور 0576 کے مطابق آؤٹ پٹ صارف کے کنٹرول میں منتقل نہ ہوجائے۔ پاور اپ کے دوران کوئی کمزور پل اپ ایکٹیویشن نہیں ہے جب تک کہ تمام VDDI سپلائیز ~0.6V تک نہ پہنچ جائیں۔ کلیدی فائدہ اس ترتیب کا یہ ہے کہ آخری VDDI سپلائی جو پہنچتی ہے۔ اس ایکٹیویشن تھریشولڈ میں کمزور پل اپ ایکٹیویٹ نہیں ہو گا اور اس کے بجائے یہ براہ راست غیر فعال موڈ سے صارف کے طے شدہ موڈ میں منتقل ہو جائے گی۔ اس سے ان ڈیزائنوں کے لیے درکار بیرونی 1K پل-ڈاؤن ریزسٹرس کی تعداد کو کم کرنے میں مدد مل سکتی ہے جن میں I/O بینکوں کی اکثریت آخری VDDI سے بڑھنے کے لیے ہے۔ آخری VDDI سپلائی کے علاوہ کسی بھی VDDI سپلائی سے چلنے والے تمام دیگر I/O بینکوں کے لیے، اہم آؤٹ پٹ جو پاور اپ کے دوران کم رہیں ان کے لیے ایک بیرونی 1K-ohm پل ڈاؤن ریزسٹر کی ضرورت ہوتی ہے۔ |
کم از کم 51ms -> انتظار کریں۔ | |||
VDDI (تمام IO
بینک) |
|||
OR | |||
VDD/ SERDES_VD DAIO -> | |||
VPP/ VDDPLL/ 3.3V_VDDI -> | |||
کم از کم 51ms -> انتظار کریں۔ | |||
وی ڈی ڈی آئی
(غیر-3.3V_VD DI) |
DEVRST_N دعوے اور پاور ڈاؤن کے دوران غور و فکر
اگر AC439: RTG4 FPGA ایپلیکیشن نوٹ گائیڈ لائنز کے لیے بورڈ ڈیزائن اور لے آؤٹ گائیڈ لائنز پر عمل نہیں کیا جاتا ہے تو براہ کرم دوبارہview مندرجہ ذیل تفصیلات:
- ٹیبل 2-2 میں دیے گئے پاور-ڈاؤن سیکوینسز کے لیے، صارف I/O کی خرابیاں یا مداخلت اور عارضی موجودہ واقعات دیکھ سکتا ہے۔
- جیسا کہ کسٹمر ایڈوائزری نوٹیفکیشن (CAN) 19002.5 میں بیان کیا گیا ہے، RTG4 ڈیٹا شیٹ میں تجویز کردہ پاور ڈاؤن ترتیب سے انحراف 1.2V VDD سپلائی پر عارضی کرنٹ کو متحرک کر سکتا ہے۔ اگر 3.3V VPP سپلائی r ہے۔amp1.2V VDD سپلائی سے پہلے، VDD پر ایک عارضی کرنٹ دیکھا جائے گا کیونکہ VPP اور DEVRST_N (VPP کے ذریعے طاقت) تقریباً 1.0V تک پہنچ جاتا ہے۔ ڈیٹا شیٹ کی سفارش کے مطابق، اگر VPP کو آخری بار بند کیا جاتا ہے تو یہ عارضی کرنٹ واقع نہیں ہوتا ہے۔
- عارضی کرنٹ کی شدت اور دورانیہ FPGA میں پروگرام کیے گئے ڈیزائن، مخصوص بورڈ ڈیکپلنگ کیپیسیٹینس، اور 1.2V والیوم کے عارضی ردعمل پر منحصر ہے۔tagای ریگولیٹر. غیر معمولی معاملات میں، 25A (یا برائے نام 30V VDD سپلائی پر 1.2 واٹ) تک کا عارضی کرنٹ دیکھا گیا ہے۔ پورے FPGA تانے بانے میں اس VDD عارضی کرنٹ کی تقسیم شدہ نوعیت کی وجہ سے (کسی مخصوص علاقے میں مقامی نہیں ہے) اور اس کے مختصر دورانیے کی وجہ سے، اگر پاور ڈاون عارضی 25A یا اس سے کم ہے تو کوئی قابل اعتماد تشویش نہیں ہے۔
- ایک بہترین ڈیزائن پریکٹس کے طور پر، عارضی کرنٹ سے بچنے کے لیے ڈیٹا شیٹ کی سفارشات پر عمل کریں۔
- I/O کی خرابیاں 1.7 ms کے لیے تقریباً 1.2V ہو سکتی ہیں۔
- کم یا ٹرسٹیٹ چلانے والے آؤٹ پٹ پر ہائی خرابی دیکھی جا سکتی ہے۔
- ہائی ڈرائیونگ آؤٹ پٹ پر کم خرابی دیکھی جا سکتی ہے (1 KΩ پل-ڈاؤن شامل کرکے کم خرابی کو کم نہیں کیا جا سکتا)۔
- پہلے VDDIx کو پاور ڈاون کرنے سے ہائی سے لو میں یک جہتی منتقلی کی اجازت ملتی ہے، لیکن آؤٹ پٹ مختصر طور پر کم چلاتا ہے جس سے صارف کے بورڈ پر اثر پڑے گا جو RTG4 VDDIx کے پاور ڈاؤن ہونے پر آؤٹ پٹ کو بیرونی طور پر بلند کرنے کی کوشش کرتا ہے۔ RTG4 کا تقاضا ہے کہ I/O پیڈ بیرونی طور پر VDDIx بینک سپلائی والیوم سے اوپر نہ چلائے جائیں۔tagاس لیے اگر ایک بیرونی ریزسٹر کو کسی اور پاور ریل میں شامل کیا جاتا ہے، تو اسے VDDIx سپلائی کے ساتھ ساتھ پاور ڈاؤن کرنا چاہیے۔
جدول 2-2۔ AC439 میں تجویز کردہ پاور ڈاؤن ترتیب کی پیروی نہ کرنے پر I/O خرابی کے منظرنامےڈیفالٹ آؤٹ پٹ اسٹیٹ VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N پاور ڈاون سلوک I/O خرابی۔ کرنٹ ان رش I/O ڈرائیونگ کم یا ٹرسٹیٹڈ Ramp کسی بھی ترتیب میں VPP کے بعد نیچے Ramp پہلے نیچے وی پی پی سے منسلک ہاں 1 جی ہاں Ramp DEVRST_N دعوے کے بعد کسی بھی ترتیب میں نیچے کسی بھی سپلائیز سے پہلے زور دیا ramp نیچے ہاں 1 نہیں I/O ڈرائیونگ ہائی Ramp کسی بھی ترتیب میں VPP کے بعد نیچے Ramp پہلے نیچے وی پی پی سے منسلک جی ہاں جی ہاں Ramp VPP سے پہلے کسی بھی ترتیب میں نیچے Ramp نیچے آخری وی پی پی سے منسلک نمبر 2 نہیں Ramp DEVRST_N دعوے کے بعد کسی بھی ترتیب میں نیچے کسی بھی سپلائیز سے پہلے زور دیا ramp نیچے جی ہاں نہیں - اہم I/Os پر زیادہ خرابی کو کم کرنے کے لیے ایک بیرونی 1 KΩ پل-ڈاؤن ریزسٹر کی سفارش کی جاتی ہے، جسے پاور ڈاؤن کے دوران کم رہنا چاہیے۔
- ایک کم خرابی صرف ایک I/O کے لئے دیکھی جاتی ہے جو بیرونی طور پر پاور سپلائی تک کھینچی جاتی ہے جو VPP r کے طور پر چلتی رہتی ہے۔ampنیچے ہے. تاہم، یہ آلہ کی تجویز کردہ آپریٹنگ شرائط کی خلاف ورزی ہے کیونکہ PAD متعلقہ VDDIx r کے بعد زیادہ نہیں ہونا چاہیے۔ampنیچے ہے.
- اگر DEVRST_N پر زور دیا جاتا ہے تو، صارف کو کسی بھی آؤٹ پٹ I/O پر کم خرابی نظر آ سکتی ہے جو زیادہ گاڑی چلا رہا ہو اور VDDI کے ریزسٹر کے ذریعے بیرونی طور پر کھینچا گیا ہو۔ سابق کے لیےample، 1KΩ پل اپ ریزسٹر کے ساتھ، کم از کم والیوم تک پہنچنے والی کم خرابیtag0.4V کا e 200 ns کی مدت کے ساتھ آؤٹ پٹ کے علاج سے پہلے ہوسکتا ہے۔
نوٹ: DEVRST_N کو VPP والیوم کے اوپر نہیں کھینچنا چاہیے۔tage مندرجہ بالا سے بچنے کے لیے AC439: RTG4 FPGA ایپلیکیشن نوٹ کے لیے بورڈ ڈیزائن اور لے آؤٹ گائیڈ لائنز میں بیان کردہ پاور اپ اور پاور ڈاؤن سیکوینسز پر عمل کرنے کی انتہائی سفارش کی جاتی ہے۔
نظرثانی کی تاریخ
نظرثانی کی تاریخ ان تبدیلیوں کو بیان کرتی ہے جو دستاویز میں لاگو کی گئی تھیں۔ موجودہ اشاعت سے شروع ہونے والی تبدیلیوں کو نظر ثانی کے ذریعے درج کیا گیا ہے۔
جدول 3-1۔ نظرثانی کی تاریخ
نظر ثانی | تاریخ | تفصیل |
A | 04/2022 | • DEVRST_N دعوے کے دوران، تمام RTG4 I/Os کو ٹرسٹیٹ کیا جائے گا۔ آؤٹ پٹ جو FPGA تانے بانے سے اونچے چلتے ہیں اور بورڈ پر بیرونی طور پر اونچی کھینچتے ہیں ان میں ٹرسٹیٹ حالت میں داخل ہونے سے پہلے کم خرابی کا سامنا کرنا پڑ سکتا ہے۔ اس طرح کے آؤٹ پٹ منظر نامے کے ساتھ بورڈ کے ڈیزائن کا تجزیہ کیا جانا چاہیے تاکہ FPGA آؤٹ پٹس کے انٹر کنکشنز کے اثرات کو سمجھا جا سکے جو DEVRST_N کے زور دینے پر خراب ہو سکتے ہیں۔ مزید معلومات کے لیے، سیکشن میں مرحلہ 5 دیکھیں
2.2 DEVRST_N دعوے اور پاور ڈاؤن کے دوران غور و فکر۔ • نام بدل دیا گیا۔ پاور ڈاؤن سیکشن 2.2 تک DEVRST_N دعوے اور پاور ڈاؤن کے دوران غور و فکر۔ • مائیکروچپ ٹیمپلیٹ میں تبدیل۔ |
2 | 02/2022 | • پاور اپ سیکشن شامل کیا گیا۔
• پاور سیکوینسنگ سیکشن شامل کیا گیا۔ |
1 | 07/2019 | اس دستاویز کی پہلی اشاعت۔ |
مائکروچپ ایف پی جی اے سپورٹ
مائیکرو چِپ ایف پی جی اے پروڈکٹس گروپ اپنی مصنوعات کو مختلف سپورٹ سروسز کے ساتھ بیک کرتا ہے، بشمول کسٹمر سروس، کسٹمر ٹیکنیکل سپورٹ سینٹر، webسائٹ، اور دنیا بھر میں سیلز دفاتر۔ صارفین کو مشورہ دیا جاتا ہے کہ وہ سپورٹ سے رابطہ کرنے سے پہلے مائیکرو چِپ کے آن لائن وسائل کو دیکھیں کیونکہ بہت امکان ہے کہ ان کے سوالات کا جواب پہلے ہی دے دیا گیا ہو۔
کے ذریعے ٹیکنیکل سپورٹ سینٹر سے رابطہ کریں۔ webwww.microchip.com/support پر سائٹ۔ FPGA ڈیوائس پارٹ نمبر کا ذکر کریں، مناسب کیس کیٹیگری منتخب کریں، اور ڈیزائن اپ لوڈ کریں۔ files تکنیکی مدد کیس بناتے وقت۔
غیر تکنیکی پروڈکٹ سپورٹ کے لیے کسٹمر سروس سے رابطہ کریں، جیسے پروڈکٹ کی قیمتوں کا تعین، پروڈکٹ اپ گریڈ، اپ ڈیٹ کی معلومات، آرڈر کی حیثیت، اور اجازت۔
- شمالی امریکہ سے، 800.262.1060 پر کال کریں۔
- باقی دنیا، 650.318.4460 پر کال کریں۔
- فیکس، دنیا میں کہیں سے بھی، 650.318.8044
مائیکرو چِپ Webسائٹ
مائیکرو چِپ ہمارے ذریعے آن لائن سپورٹ فراہم کرتا ہے۔ webسائٹ پر www.microchip.com/. یہ webسائٹ بنانے کے لئے استعمال کیا جاتا ہے files اور معلومات صارفین کے لیے آسانی سے دستیاب ہیں۔ دستیاب مواد میں سے کچھ میں شامل ہیں:
- پروڈکٹ سپورٹ - ڈیٹا شیٹس اور خطا، درخواست کے نوٹس اور ایسample پروگرامز، ڈیزائن کے وسائل، صارف کے رہنما اور ہارڈویئر سپورٹ دستاویزات، تازہ ترین سافٹ ویئر ریلیز اور محفوظ شدہ سافٹ ویئر
- جنرل ٹیکنیکل سپورٹ - اکثر پوچھے جانے والے سوالات (FAQs)، تکنیکی مدد کی درخواستیں، آن لائن ڈسکشن گروپس، مائکروچپ ڈیزائن پارٹنر پروگرام ممبر کی فہرست
- مائیکرو چِپ کا کاروبار - پروڈکٹ سلیکٹر اور آرڈرنگ گائیڈز، تازہ ترین مائیکرو چِپ پریس ریلیز، سیمینارز اور ایونٹس کی فہرست، مائیکرو چِپ سیلز آفسز، تقسیم کاروں اور فیکٹری کے نمائندوں کی فہرستیں
مصنوعات کی تبدیلی کی اطلاع کی خدمت
مائیکرو چِپ کی پروڈکٹ کی تبدیلی کی اطلاع سروس صارفین کو مائیکرو چِپ پراڈکٹس پر تازہ رکھنے میں مدد کرتی ہے۔ سبسکرائبرز کو ای میل اطلاع موصول ہوگی جب بھی کسی مخصوص پروڈکٹ فیملی یا ڈیولپمنٹ ٹول کی دلچسپی سے متعلق تبدیلیاں، اپ ڈیٹس، نظرثانی یا خرابیاں ہوں گی۔
رجسٹر کرنے کے لیے، پر جائیں۔ www.microchip.com/pcn اور رجسٹریشن کی ہدایات پر عمل کریں۔
کسٹمر سپورٹ
مائیکرو چِپ پروڈکٹس کے صارفین کئی چینلز کے ذریعے مدد حاصل کر سکتے ہیں:
- تقسیم کار یا نمائندہ
- مقامی سیلز آفس
- ایمبیڈڈ سولیوشن انجینئر (ESE)
- ٹیکنیکل سپورٹ
صارفین کو مدد کے لیے اپنے ڈسٹری بیوٹر، نمائندے یا ESE سے رابطہ کرنا چاہیے۔ مقامی سیلز آفس بھی گاہکوں کی مدد کے لیے دستیاب ہیں۔ سیلز دفاتر اور مقامات کی فہرست اس دستاویز میں شامل ہے۔
کے ذریعے تکنیکی مدد دستیاب ہے۔ webسائٹ پر: www.microchip.com/support
مائیکرو چِپ ڈیوائسز کوڈ پروٹیکشن فیچر
مائیکرو چِپ پروڈکٹس پر کوڈ پروٹیکشن فیچر کی درج ذیل تفصیلات نوٹ کریں:
- مائیکرو چِپ مصنوعات اپنی مخصوص مائیکرو چِپ ڈیٹا شیٹ میں موجود تصریحات کو پورا کرتی ہیں۔
- مائیکرو چِپ کا خیال ہے کہ اس کی مصنوعات کا خاندان محفوظ ہے جب اسے مطلوبہ انداز میں، آپریٹنگ تصریحات کے اندر، اور عام حالات میں استعمال کیا جائے۔
- مائیکروچپ قدروں اور جارحانہ طور پر اپنے دانشورانہ املاک کے حقوق کا تحفظ کرتی ہے۔ مائیکرو چِپ پروڈکٹ کے کوڈ پروٹیکشن فیچرز کی خلاف ورزی کرنے کی کوششیں سختی سے ممنوع ہیں اور ڈیجیٹل ملینیم کاپی رائٹ ایکٹ کی خلاف ورزی کر سکتی ہیں۔
- نہ تو مائکروچپ اور نہ ہی کوئی دوسرا سیمی کنڈکٹر بنانے والا اس کے کوڈ کی حفاظت کی ضمانت دے سکتا ہے۔ کوڈ پروٹیکشن کا مطلب یہ نہیں ہے کہ ہم اس بات کی ضمانت دے رہے ہیں کہ پروڈکٹ "اٹوٹ ایبل" ہے۔ کوڈ تحفظ مسلسل تیار ہو رہا ہے۔ Microchip ہماری مصنوعات کے کوڈ پروٹیکشن فیچرز کو مسلسل بہتر بنانے کے لیے پرعزم ہے۔
قانونی نوٹس
- یہ اشاعت اور اس میں موجود معلومات کو صرف مائیکرو چِپ پروڈکٹس کے ساتھ استعمال کیا جا سکتا ہے، بشمول آپ کی درخواست کے ساتھ مائیکرو چِپ پروڈکٹس کو ڈیزائن، ٹیسٹ اور انٹیگریٹ کرنا۔ کسی دوسرے طریقے سے اس معلومات کا استعمال ان شرائط کی خلاف ورزی کرتا ہے۔ ڈیوائس ایپلیکیشنز کے بارے میں معلومات صرف آپ کی سہولت کے لیے فراہم کی گئی ہیں اور اسے ختم کیا جا سکتا ہے۔
اپ ڈیٹس کی طرف سے. یہ یقینی بنانا آپ کی ذمہ داری ہے کہ آپ کی درخواست آپ کی وضاحتوں کے مطابق ہو۔ اضافی سپورٹ کے لیے اپنے مقامی مائیکرو چِپ سیلز آفس سے رابطہ کریں یا اضافی سپورٹ حاصل کریں۔ www.microchip.com/en-us/support/design-help/client-support-services. - یہ معلومات مائیکروچپ "جیسا ہے" کے ذریعہ فراہم کی گئی ہے۔ مائیکروچپ کسی بھی قسم کی کوئی نمائندگی یا وارنٹی نہیں دیتا خواہ ظاہر ہو یا مضمر، تحریری ہو یا زبانی، قانونی
یا بصورت دیگر، معلومات سے متعلق جس میں کسی خاص مقصد کے لیے غیر خلاف ورزی، تجارتی قابلیت، اور فٹنس کی کسی بھی مضمر وارنٹیوں تک محدود نہیں، یا وارنٹیوں سے متعلق، متعلقہ شرائط۔ - کسی بھی صورت میں مائیکروچپ کسی بھی بالواسطہ، خصوصی، تعزیری، اتفاقی، یا نتیجے میں ہونے والے نقصان، نقصان، لاگت، یا کسی بھی قسم کے اخراجات کے لیے ذمہ دار نہیں ہوگی، یہاں تک کہ اگر مائیکروچپ کو امکان کے بارے میں مشورہ دیا گیا ہو یا نقصانات کا اندازہ لگایا جا سکتا ہے۔ قانون کی طرف سے اجازت دی گئی مکمل حد تک، معلومات یا اس کے استعمال سے متعلق کسی بھی طرح سے تمام دعووں پر مائیکروچپ کی کل ذمہ داری فیس کی رقم سے زیادہ نہیں ہوگی، اگر آپ کو کسی بھی صورت میں، معلومات کے لیے مائکروچپ۔
لائف سپورٹ اور/یا حفاظتی ایپلی کیشنز میں مائیکرو چِپ ڈیوائسز کا استعمال مکمل طور پر خریدار کے خطرے میں ہے، اور خریدار اس طرح کے استعمال کے نتیجے میں ہونے والے کسی بھی اور تمام نقصانات، دعووں، سوٹوں، یا اخراجات سے بے ضرر مائیکرو چِپ کا دفاع، معاوضہ اور اسے رکھنے پر متفق ہے۔ کسی بھی مائیکرو چِپ دانشورانہ املاک کے حقوق کے تحت کوئی لائسنس، واضح طور پر یا دوسری صورت میں نہیں دیا جاتا جب تک کہ دوسری صورت میں بیان نہ کیا جائے۔
ٹریڈ مارکس
- مائیکرو چِپ کا نام اور لوگو، مائیکرو چِپ لوگو، اڈاپٹیک، اینی ریٹ، اے وی آر، اے وی آر لوگو، اے وی آر فریکس، بیسٹ ٹائم، بٹ کلاؤڈ، کریپٹو میموری، کریپٹو آر ایف، ڈی ایس پی آئی سی، فلیکس پی ڈبلیو آر، ہیلڈو، آئی جی ایل او، جوک بلوکس، لنکس، لنکس، لنکس، لنکس maXTouch, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST لوگو, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyST, SFNST, Logo , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, اور XMEGA USA اور دیگر ممالک میں Incorporated Microchip Technology کے رجسٹرڈ ٹریڈ مارک ہیں۔
- AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProAsic Plus, Qureet SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath, اور ZL امریکہ میں شامل Microchip ٹیکنالوجی کے رجسٹرڈ ٹریڈ مارک ہیں۔
- ملحقہ کلید دبانے، AKS، analog-for-the-Digital Age، Any Capacitor، AnyIn، AnyOut، Augmented Switching، BlueSky، BodyCom، CodeGuard، CryptoAuthentication، CryptoAutomotive، CryptoCompanion، CryptoCompanion، DAMPIEMCDCEMToverna، ڈی اے ایم پی آئی ای ایم نیٹ ورک، ڈی اے ایم پی آئی ایم سی ڈی ای ایم ٹیچنگ , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Paralleling, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB سرٹیفائیڈ لوگو, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express, NVMe, Omniscient Code Generation, PICDEM, PICDEM.net, pickit, PICtail, PowerSmart, QMalicon, PureMatrix , Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, USB, TSHARC VariSense، VectorBlox، VeriPHY، ViewSpan، WiperLock، XpressConnect، اور ZENA مائیکرو چِپ ٹیکنالوجی کے ٹریڈ مارک ہیں
امریکہ اور دیگر ممالک۔ - ایس کیو ٹی پی مائیکرو چِپ ٹیکنالوجی کا ایک سروس مارک ہے جو USA میں Incorporated Adaptec لوگو، فریکوئنسی آن ڈیمانڈ، سلیکون سٹوریج ٹیکنالوجی، Symmcom، اور ٹرسٹڈ ٹائم دوسرے ممالک میں Microchip Technology Inc. کے رجسٹرڈ ٹریڈ مارکس ہیں۔
- GestIC Microchip Technology Germany II GmbH & Co. KG کا رجسٹرڈ ٹریڈ مارک ہے، جو Microchip Technology Inc. کا ذیلی ادارہ ہے، دوسرے ممالک میں۔
یہاں ذکر کردہ دیگر تمام ٹریڈ مارک ان کی متعلقہ کمپنیوں کی ملکیت ہیں۔
© 2022، Microchip Technology Incorporated اور اس کے ذیلی ادارے۔ جملہ حقوق محفوظ ہیں.
آئی ایس بی این: 978-1-6683-0362-7
کوالٹی مینجمنٹ سسٹم
مائیکرو چِپ کے کوالٹی مینجمنٹ سسٹمز کے بارے میں معلومات کے لیے، براہِ کرم ملاحظہ کریں۔ www.microchip.com/quality.
دنیا بھر میں سیلز اور سروس
امریکہ | ایشیا/پیسفک | ایشیا/پیسفک | یوروپ |
کارپوریٹ آفس
2355 West Chandler Blvd. چاندلر، AZ 85224-6199 ٹیلی فون: 480-792-7200 فیکس: 480-792-7277 تکنیکی معاونت: www.microchip.com/support Web پتہ: www.microchip.com اٹلانٹا ڈولتھ، جی اے ٹیلی فون: 678-957-9614 فیکس: 678-957-1455 آسٹن، TX ٹیلی فون: 512-257-3370 بوسٹن ویسٹبورو، ایم اے ٹیلی فون: 774-760-0087 فیکس: 774-760-0088 شکاگو Itasca، IL ٹیلی فون: 630-285-0071 فیکس: 630-285-0075 ڈلاس ایڈیسن ، ٹی ایکس ٹیلی فون: 972-818-7423 فیکس: 972-818-2924 ڈیٹرائٹ نووی، ایم آئی ٹیلی فون: 248-848-4000 ہیوسٹن، TX ٹیلی فون: 281-894-5983 انڈیاناپولس Noblesville, IN ٹیلی فون: 317-773-8323 فیکس: 317-773-5453 ٹیلی فون: 317-536-2380 لاس اینجلس مشن ویجو، CA ٹیلی فون: 949-462-9523 فیکس: 949-462-9608 ٹیلی فون: 951-273-7800 ریلی، این سی ٹیلی فون: 919-844-7510 نیویارک، نیو یارک ٹیلی فون: 631-435-6000 سان ہوزے، CA ٹیلی فون: 408-735-9110 ٹیلی فون: 408-436-4270 کینیڈا - ٹورنٹو ٹیلی فون: 905-695-1980 فیکس: 905-695-2078 |
آسٹریلیا - سڈنی
ٹیلی فون: 61-2-9868-6733 چین - بیجنگ ٹیلی فون: 86-10-8569-7000 چین - چینگڈو ٹیلی فون: 86-28-8665-5511 چین - چونگ کنگ ٹیلی فون: 86-23-8980-9588 چین - ڈونگ گوان ٹیلی فون: 86-769-8702-9880 چین - گوانگزو ٹیلی فون: 86-20-8755-8029 چین - ہانگجو ٹیلی فون: 86-571-8792-8115 چین - ہانگ کانگ SAR ٹیلی فون: 852-2943-5100 چین - نانجنگ ٹیلی فون: 86-25-8473-2460 چین - چنگ ڈاؤ ٹیلی فون: 86-532-8502-7355 چین - شنگھائی ٹیلی فون: 86-21-3326-8000 چین - شینیانگ ٹیلی فون: 86-24-2334-2829 چین - شینزین ٹیلی فون: 86-755-8864-2200 چین - سوزو ٹیلی فون: 86-186-6233-1526 چین - ووہان ٹیلی فون: 86-27-5980-5300 چین - ژیان ٹیلی فون: 86-29-8833-7252 چین - زیامین ٹیلی فون: 86-592-2388138 چین - زوہائی ٹیلی فون: 86-756-3210040 |
انڈیا - بنگلور
ٹیلی فون: 91-80-3090-4444 ہندوستان - نئی دہلی ٹیلی فون: 91-11-4160-8631 بھارت - پونے ٹیلی فون: 91-20-4121-0141 جاپان - اوساکا ٹیلی فون: 81-6-6152-7160 جاپان - ٹوکیو ٹیلی فون: 81-3-6880- 3770 کوریا - ڈیگو ٹیلی فون: 82-53-744-4301 کوریا - سیول ٹیلی فون: 82-2-554-7200 ملائیشیا۔ کوالالمپور ٹیلی فون: 60-3-7651-7906 ملائیشیا - پینانگ ٹیلی فون: 60-4-227-8870 فلپائن - منیلا ٹیلی فون: 63-2-634-9065 سنگاپور ٹیلی فون: 65-6334-8870 تائیوان - ہسن چو ٹیلی فون: 886-3-577-8366 تائیوان - کاؤسنگ ٹیلی فون: 886-7-213-7830 تائیوان - تائی پے ٹیلی فون: 886-2-2508-8600 تھائی لینڈ - بنکاک ٹیلی فون: 66-2-694-1351 ویتنام - ہو چی منہ ٹیلی فون: 84-28-5448-2100 |
آسٹریا - ویلز
ٹیلی فون: 43-7242-2244-39 فیکس: 43-7242-2244-393 ڈنمارک - کوپن ہیگن ٹیلی فون: 45-4485-5910 فیکس: 45-4485-2829 فن لینڈ - ایسپو ٹیلی فون: 358-9-4520-820 فرانس - پیرس Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 جرمنی - گارچنگ ٹیلی فون: 49-8931-9700 جرمنی - ہان ٹیلی فون: 49-2129-3766400 جرمنی - ہیلبرون ٹیلی فون: 49-7131-72400 جرمنی - کارلسروہے ٹیلی فون: 49-721-625370 جرمنی - میونخ Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 جرمنی - روزن ہائیم ٹیلی فون: 49-8031-354-560 اسرائیل - راعانہ ٹیلی فون: 972-9-744-7705 اٹلی - میلان ٹیلی فون: 39-0331-742611 فیکس: 39-0331-466781 اٹلی - پاڈووا ٹیلی فون: 39-049-7625286 نیدرلینڈز - ڈرونن ٹیلی فون: 31-416-690399 فیکس: 31-416-690340 ناروے - ٹرانڈہیم ٹیلی فون: 47-72884388 پولینڈ - وارسا ٹیلی فون: 48-22-3325737 رومانیہ - بخارسٹ Tel: 40-21-407-87-50 اسپین۔ میڈرڈ Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 سویڈن - گوٹنبرگ Tel: 46-31-704-60-40 سویڈن - اسٹاک ہوم ٹیلی فون: 46-8-5090-4654 یوکے - ووکنگھم ٹیلی فون: 44-118-921-5800 فیکس: 44-118-921-5820 |
© 2022 Microchip Technology Inc. اور اس کے ذیلی ادارے
دستاویزات / وسائل
![]() |
مائکروچپ RTG4 ضمیمہ RTG4 FPGAs بورڈ ڈیزائن اور لے آؤٹ رہنما خطوط [پی ڈی ایف] یوزر گائیڈ RTG4 ضمیمہ RTG4 FPGAs بورڈ ڈیزائن اور لے آؤٹ رہنما خطوط، RTG4، ضمیمہ RTG4 FPGAs بورڈ ڈیزائن اور لے آؤٹ رہنما خطوط، ڈیزائن اور لے آؤٹ رہنما خطوط |