లోగో

మైక్రోచిప్ RTG4 అనుబంధం RTG4 FPGAs బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు

మైక్రోచిప్ RTG4-అడెండమ్ RTG4-FPGAలు-బోర్డ్ డిజైన్-మరియు-లేఅవుట్-మార్గదర్శకాలు-FIG- (2)

పరిచయం

AC439కి ఈ అనుబంధం: RTG4 FPGA అప్లికేషన్ నోట్ కోసం బోర్డ్ డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు, RTG3™ డెవలప్‌మెంట్ కిట్ కోసం ఉపయోగించిన బోర్డ్ లేఅవుట్ కంటే పునర్విమర్శ 9లో ప్రచురించబడిన DDR4 పొడవు మ్యాచింగ్ మార్గదర్శకాలు ప్రాధాన్యతనిస్తాయని నొక్కిచెప్పడానికి అనుబంధ సమాచారాన్ని అందిస్తుంది. ప్రారంభంలో, RTG4 డెవలప్‌మెంట్ కిట్ ఇంజనీరింగ్ సిలికాన్ (ES)తో మాత్రమే అందుబాటులో ఉంది. ప్రారంభ విడుదల తర్వాత, కిట్ తర్వాత ప్రామాణిక (STD) స్పీడ్ గ్రేడ్ మరియు -1 స్పీడ్ గ్రేడ్ RTG4 ఉత్పత్తి పరికరాలతో నిండిపోయింది. పార్ట్ నంబర్లు, RTG4-DEV-KIT మరియు RTG4-DEV-KIT-1 వరుసగా STD స్పీడ్ గ్రేడ్ మరియు -1 స్పీడ్ గ్రేడ్ పరికరాలతో వస్తాయి.
ఇంకా, ఈ అనుబంధం వివిధ పవర్-అప్ మరియు పవర్-డౌన్ సీక్వెన్స్‌ల కోసం పరికర I/O ప్రవర్తనపై వివరాలను అలాగే, సాధారణ ఆపరేషన్ సమయంలో DEVRST_N ప్రకటనను కలిగి ఉంటుంది.

RTG4-DEV-KIT DDR3 బోర్డ్ లేఅవుట్ యొక్క విశ్లేషణ

  • RTG4 డెవలప్‌మెంట్ కిట్ రెండు అంతర్నిర్మిత RTG32 FDDR కంట్రోలర్‌లు మరియు PHY బ్లాక్‌లు (FDDR ఈస్ట్ మరియు వెస్ట్) కోసం 4-బిట్ డేటా మరియు 3-బిట్ ECC DDR4 ఇంటర్‌ఫేస్‌ను అమలు చేస్తుంది. ఇంటర్‌ఫేస్ భౌతికంగా ఐదు డేటా బైట్ లేన్‌లుగా నిర్వహించబడింది.
  • AC3 యొక్క DDR439 లేఅవుట్ మార్గదర్శకాల విభాగంలో వివరించిన విధంగా కిట్ ఫ్లై బై రూటింగ్ స్కీమ్‌ను అనుసరిస్తుంది: RTG4 FPGA అప్లికేషన్ నోట్ కోసం బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు. అయితే, ఈ డెవలప్‌మెంట్ కిట్ అప్లికేషన్ నోట్‌ను ప్రచురించే ముందు రూపొందించబడింది కాబట్టి, ఇది అప్లికేషన్ నోట్‌లో వివరించిన నవీకరించబడిన పొడవు మ్యాచింగ్ మార్గదర్శకాలకు అనుగుణంగా లేదు. DDR3 స్పెసిఫికేషన్‌లో, రైట్ ట్రాన్సాక్షన్ (DSS) సమయంలో ప్రతి DDR750 మెమరీ పరికరంలో డేటా స్ట్రోబ్ (DQS) మరియు DDR3 క్లాక్ (CK) మధ్య వక్రీకరణపై +/- 3 ps పరిమితి ఉంది.
  • AC439 పునర్విమర్శ 9 లేదా అప్లికేషన్ నోట్ యొక్క తదుపరి సంస్కరణల్లోని పొడవు సరిపోలే మార్గదర్శకాలను అనుసరించినప్పుడు, RTG4 బోర్డ్ లేఅవుట్ మొత్తం ప్రక్రియలో -1 మరియు STD స్పీడ్ గ్రేడ్ పరికరాలకు tDQSS పరిమితిని కలుస్తుంది, వాల్యూమ్tage, మరియు ఉష్ణోగ్రత (PVT) ఆపరేటింగ్ పరిధికి RTG4 ఉత్పత్తి పరికరాల మద్దతు ఉంది. RTG4 పిన్‌ల వద్ద DQS మరియు CK మధ్య చెత్త-కేస్ అవుట్‌పుట్ వక్రీకరణలో కారకం చేయడం ద్వారా ఇది సాధించబడుతుంది. ప్రత్యేకంగా, ఉపయోగించినప్పుడు
    అంతర్నిర్మిత RTG4 FDDR కంట్రోలర్ ప్లస్ PHY, DQS -370 స్పీడ్ గ్రేడ్ పరికరం కోసం CKని గరిష్టంగా 1 ps మరియు STD స్పీడ్ గ్రేడ్ పరికరం కోసం DQS CKని గరిష్టంగా 447 ps లీడ్ చేస్తుంది, అధ్వాన్నమైన పరిస్థితుల్లో.
  • టేబుల్ 1-1లో చూపిన విశ్లేషణ ఆధారంగా, RTG4-DEV-KIT-1 ప్రతి మెమరీ పరికరంలో tDQSS పరిమితులను కలుస్తుంది, RTG4 FDDR కోసం చెత్త ఆపరేటింగ్ పరిస్థితులలో. అయినప్పటికీ, టేబుల్ 1-2లో చూపినట్లుగా, STD స్పీడ్ గ్రేడ్ RTG4 పరికరాలతో నిండిన RTG4-DEV-KIT లేఅవుట్, ఫ్లై-బై టోపోలాజీలోని నాల్గవ మరియు ఐదవ మెమరీ పరికరాల కోసం చెత్త ఆపరేటింగ్ పరిస్థితులలో tDQSSని అందుకోలేదు. RTG4 FDDR కోసం. సాధారణంగా, RTG4-DEV-KIT అనేది ప్రయోగశాల వాతావరణంలో గది ఉష్ణోగ్రత వంటి సాధారణ పరిస్థితులలో ఉపయోగించబడుతుంది. కాబట్టి, సాధారణ పరిస్థితుల్లో ఉపయోగించే RTG4-DEV-KITకి ఈ చెత్త-కేస్ విశ్లేషణ వర్తించదు. విశ్లేషణ మాజీగా పనిచేస్తుందిampAC3లో జాబితా చేయబడిన DDR439 పొడవు మ్యాచింగ్ మార్గదర్శకాలను అనుసరించడం ఎందుకు ముఖ్యం, తద్వారా వినియోగదారు బోర్డు డిజైన్ విమాన అప్లికేషన్ కోసం tDQSSని కలుస్తుంది.
  • దీని గురించి మరింత వివరించడానికి మాజీample, మరియు AC4 DDR439 పొడవు మ్యాచింగ్ మార్గదర్శకాలను అందుకోలేని RTG3 బోర్డ్ లేఅవుట్‌ను మాన్యువల్‌గా ఎలా భర్తీ చేయాలో ప్రదర్శించండి, STD స్పీడ్ గ్రేడ్ పరికరాలతో కూడిన RTG4-DEV-KIT ఇప్పటికీ ప్రతి మెమరీ పరికరంలో tDQSSని అధ్వాన్నమైన పరిస్థితుల్లో కలుసుకోగలదు, ఎందుకంటే అంతర్నిర్మిత RTG4 FDDR కంట్రోలర్ ప్లస్ PHY ప్రతి డేటా బైట్ లేన్‌కు DQS సిగ్నల్‌ను స్థిరంగా ఆలస్యం చేసే సామర్థ్యాన్ని కలిగి ఉంది. tDQSS > 750 ps ఉన్న మెమరీ పరికరంలో DQS మరియు CK మధ్య వక్రతను తగ్గించడానికి ఈ స్టాటిక్ షిఫ్ట్ ఉపయోగించబడుతుంది. వ్రాత లావాదేవీ సమయంలో DQS కోసం స్టాటిక్ ఆలస్యం నియంత్రణలను (REG_PHY_WR_DQS_SLAVE_RATIO రిజిస్టర్‌లో) ఉపయోగించడం గురించి మరింత సమాచారం కోసం UG0573లో DRAM శిక్షణ విభాగాన్ని చూడండి: RTG4 FPGA హై స్పీడ్ DDR ఇంటర్‌ఫేస్‌ల యూజర్ గైడ్. స్వయంచాలకంగా రూపొందించబడిన CoreABC FDDR ఇనిషియలైజేషన్ కోడ్‌ని సవరించడం ద్వారా ఆటోమేటిక్ ఇనిషియలైజేషన్‌తో FDDR కంట్రోలర్‌ను ఇన్‌స్టాంటియేట్ చేసేటప్పుడు Libero® SoCలో ఈ ఆలస్యం విలువను ఉపయోగించవచ్చు. ప్రతి మెమొరీ పరికరంలో tDQSSకి అనుగుణంగా లేని వినియోగదారు బోర్డు లేఅవుట్‌కు ఇదే విధమైన ప్రక్రియ వర్తించబడుతుంది.

పట్టిక 1-1. -4 భాగాలు మరియు FDDR1 ఇంటర్‌ఫేస్ కోసం RTG1-DEV-KIT-1 tDQSS గణన యొక్క మూల్యాంకనం

మార్గం విశ్లేషించబడింది గడియారం పొడవు (మిల్స్) క్లాక్ ప్రచారం ఆలస్యం (ps) డేటా పొడవు (మిల్స్) డేటా ప్రచారం n

ఆలస్యం (ps)

CLKDQS మధ్య వ్యత్యాసం

రూటింగ్ కారణంగా (మిల్స్)

ప్రతి మెమరీ వద్ద tDQSS, బోర్డ్ స్కేవ్+FPGA DQSCLK తర్వాత

వక్రత (ps)

FPGA-1వ మెమరీ 2578 412.48 2196 351.36 61.12 431.12
FPGA-2వ మెమరీ 3107 497.12 1936 309.76 187.36 557.36
FPGA-3వ మెమరీ 3634 581.44 2231 356.96 224.48 594.48
FPGA-4వ మెమరీ 4163 666.08 2084 333.44 332.64 702.64
FPGA-5వ మెమరీ 4749 759.84 2848 455.68 304.16 674.16

గమనిక: అధ్వాన్నమైన పరిస్థితుల్లో, -4 పరికరాల కోసం RTG3 FDDR DDR1 DQS-CLK స్కేవ్ గరిష్టంగా 370 ps మరియు కనిష్టంగా 242 ps.

పట్టిక 1-2. STD భాగాలు మరియు FDDR4 ఇంటర్‌ఫేస్ కోసం RTG1-DEV-KIT tDQSS గణన యొక్క మూల్యాంకనం

మార్గం విశ్లేషించబడింది గడియారం పొడవు (మిల్స్) గడియారం ప్రచారం ఆలస్యం

(ps)

డేటా పొడవు (మిల్స్) డేటా ప్రచారం మరియు ఆలస్యం (ps) CLKDQS మధ్య వ్యత్యాసం

రూటింగ్ కారణంగా (మిల్స్)

ప్రతి మెమరీ వద్ద tDQSS, బోర్డ్ స్కేవ్+FPGA DQSCLK తర్వాత

వక్రత (ps)

FPGA-1వ మెమరీ 2578 412.48 2196 351.36 61.12 508.12
FPGA-2వ మెమరీ 3107 497.12 1936 309.76 187.36 634.36
FPGA-3వ మెమరీ 3634 581.44 2231 356.96 224.48 671.48
FPGA-4వ మెమరీ 4163 666.08 2084 333.44 332.64 779.64
FPGA-5వ మెమరీ 4749 759.84 2848 455.68 304.16 751.16

గమనిక:  అధ్వాన్నమైన పరిస్థితుల్లో, STD పరికరాల కోసం RTG4 FDDR DDR3 DQS-CLK స్కేవ్ గరిష్టంగా 447 ps మరియు కనిష్టంగా 302 ps.
గమనిక: ఈ విశ్లేషణలో 160 ps/inch యొక్క బోర్డు ప్రచారం ఆలస్యం అంచనా ఉపయోగించబడింది ఉదాampసూచన కోసం le. వినియోగదారు బోర్డు కోసం అసలు బోర్డు ప్రచారం ఆలస్యం అనేది విశ్లేషించబడుతున్న నిర్దిష్ట బోర్డుపై ఆధారపడి ఉంటుంది.

పవర్ సీక్వెన్సింగ్

AC439కి ఈ అనుబంధం: RTG4 FPGA అప్లికేషన్ నోట్ కోసం బోర్డ్ డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు, బోర్డు డిజైన్ మార్గదర్శకాలను అనుసరించాల్సిన క్లిష్టతను నొక్కి చెప్పడానికి అనుబంధ సమాచారాన్ని అందిస్తుంది. పవర్-అప్ మరియు పవర్-డౌన్‌కు సంబంధించి మార్గదర్శకాలను అనుసరించినట్లు నిర్ధారించుకోండి.

పవర్-అప్
కింది పట్టిక సిఫార్సు చేయబడిన పవర్-అప్ వినియోగ సందర్భాలు మరియు వాటి సంబంధిత పవర్-అప్ మార్గదర్శకాలను జాబితా చేస్తుంది.

పట్టిక 2-1. పవర్-అప్ మార్గదర్శకాలు

కేస్ ఉపయోగించండి సీక్వెన్స్ అవసరం ప్రవర్తన గమనికలు
DEVRST_N

అన్ని RTG4 విద్యుత్ సరఫరాలు సిఫార్సు చేయబడిన ఆపరేటింగ్ పరిస్థితులను చేరుకునే వరకు పవర్-అప్ సమయంలో నొక్కిచెప్పబడింది

నిర్దిష్ట r లేదుamp-అప్ ఆర్డర్ అవసరం. సరఫరా ramp-అప్ మార్పు లేకుండా పెరగాలి. VDD మరియు VPP యాక్టివేషన్ థ్రెషోల్డ్‌లను చేరుకున్న తర్వాత (VDD ~= 0.55V, VPP ~= 2.2V) మరియు

DEVRST_N విడుదలైంది, POR ఆలస్యం కౌంటర్ అమలు అవుతుంది

~40ms విలక్షణం (గరిష్టంగా 50ms), ఆపై పరికరం పవర్-అప్ ఫంక్షనల్‌కు ఫిగర్స్ 11కి కట్టుబడి ఉంటుంది మరియు

12 (DEVRST_N PUFT) యొక్క

సిస్టమ్ కంట్రోలర్ యూజర్స్ గైడ్ (UG0576). మరో మాటలో చెప్పాలంటే, DEVRST_N విడుదల చేయబడిన పాయింట్ నుండి ఈ క్రమం 40 ms + 1.72036 ms (సాధారణ) పడుతుంది. DEVRST_N యొక్క తదుపరి ఉపయోగం వేచి ఉండదని గుర్తుంచుకోండి

POR కౌంటర్ ఫంక్షనల్ టాస్క్‌లకు పవర్-అప్ చేయడానికి మరియు ఈ క్రమంలో కేవలం 1.72036 ms (సాధారణం) పడుతుంది.

డిజైన్ ద్వారా, పవర్-అప్ సమయంలో అవుట్‌పుట్‌లు నిలిపివేయబడతాయి (అంటే ఫ్లోట్). ఒకసారి POR కౌంటర్

పూర్తయింది, DEVRST_N విడుదలైంది మరియు అన్ని VDDI I/O సరఫరాలు వారికి చేరుకున్నాయి

~0.6V థ్రెషోల్డ్, UG11 యొక్క గణాంకాలు 12 మరియు 0576 ప్రకారం అవుట్‌పుట్‌లు వినియోగదారు నియంత్రణకు మారే వరకు I/Os బలహీనమైన పుల్-అప్ యాక్టివేట్‌తో ట్రిస్టేట్ చేయబడుతుంది. పవర్-అప్ సమయంలో తక్కువగా ఉండే కీలకమైన అవుట్‌పుట్‌లకు బాహ్య 1K-ఓమ్ పుల్ డౌన్ రెసిస్టర్ అవసరం.

DEVRST_N

VPPకి లాగబడింది మరియు అన్ని సరఫరాలు ramp దాదాపు అదే సమయంలో

VDDPLL తప్పనిసరిగా ఉండకూడదు

r కు చివరి విద్యుత్ సరఫరాamp వరకు, మరియు తప్పనిసరిగా కనీస సిఫార్సు చేయబడిన ఆపరేటింగ్ వాల్యూమ్‌ను చేరుకోవాలిtagఇ చివరి సరఫరాకు ముందు (VDD

లేదా VDDI) మొదలవుతుంది rampPLL లాక్ అవుట్‌పుట్‌ను నిరోధించడానికి ప్రారంభించబడింది

అవాంతరాలు. CCC/PLL READY_VDDPLLని ఎలా ఉపయోగించాలో వివరణ కోసం RTG4 క్లాకింగ్ రిసోర్సెస్ యూజర్ గైడ్ (UG0586)ని చూడండి

VDDPLL విద్యుత్ సరఫరా కోసం సీక్వెన్సింగ్ అవసరాలను తీసివేయడానికి ఇన్‌పుట్. VDD వలె అదే సరఫరాకు SERDES_x_Lyz_VDDAIOని కట్టండి లేదా అవి ఏకకాలంలో పవర్-అప్ అయ్యేలా చూసుకోండి.

VDD మరియు VPP యాక్టివేషన్ థ్రెషోల్డ్‌లను చేరుకున్న తర్వాత (VDD ~= 0.55V, VPP ~= 2.2V)

50 ms POR ఆలస్యం కౌంటర్ రన్ అవుతుంది. ఫంక్షనల్ సమయానికి పరికరం పవర్-అప్ కట్టుబడి ఉంటుంది

సిస్టమ్ కంట్రోలర్ యూజర్స్ గైడ్ (UG9) యొక్క గణాంకాలు 10 మరియు 0576 (VDD PUFT). మరో మాటలో చెప్పాలంటే, మొత్తం సమయం 57.95636 ms.

డిజైన్ ద్వారా, పవర్-అప్ సమయంలో అవుట్‌పుట్‌లు నిలిపివేయబడతాయి (అంటే ఫ్లోట్). ఒకసారి POR కౌంటర్

పూర్తయింది, DEVRST_N విడుదలైంది మరియు అన్ని VDDI IO సరఫరాలు వారికి చేరుకున్నాయి

~0.6V థ్రెషోల్డ్, UG9 యొక్క గణాంకాలు 10 మరియు 0576 ప్రకారం అవుట్‌పుట్‌లు వినియోగదారు నియంత్రణకు మారే వరకు I/Os బలహీనమైన పుల్-అప్ యాక్టివేట్‌తో ట్రిస్టేట్ చేయబడుతుంది. పవర్-అప్ సమయంలో తక్కువగా ఉండే కీలకమైన అవుట్‌పుట్‌లకు బాహ్య 1K-ఓమ్ పుల్ డౌన్ రెసిస్టర్ అవసరం.

కేస్ ఉపయోగించండి సీక్వెన్స్ అవసరం ప్రవర్తన గమనికలు
VDD/ SERDES_VD DAIO -> VPP/VDDPLL

->

సీక్వెన్స్ సీనారియో కాలమ్‌లో జాబితా చేయబడింది.

DEVRST_N VPPకి లాగబడింది.

VDD మరియు VPP యాక్టివేషన్ థ్రెషోల్డ్‌లను చేరుకున్న తర్వాత (VDD ~= 0.55V, VPP ~= 2.2V) 50ms

POR ఆలస్యం కౌంటర్ రన్ అవుతుంది. ఫంక్షనల్ టైమింగ్‌కు పరికరం పవర్-అప్ ఫిగర్‌లకు కట్టుబడి ఉంటుంది

9 మరియు 10 (VDD PUFT) యొక్క

సిస్టమ్ కంట్రోలర్ యూజర్స్ గైడ్ (UG0576). పరికరం పవర్-అప్ సీక్వెన్స్ మరియు పవర్-అప్ నుండి ఫంక్షనల్ టైమింగ్ పూర్తి చేయడం అనేది పవర్ ఆన్ చేయబడిన చివరి VDDI సరఫరాపై ఆధారపడి ఉంటుంది.

డిజైన్ ద్వారా, పవర్-అప్ సమయంలో అవుట్‌పుట్‌లు నిలిపివేయబడతాయి (అంటే ఫ్లోట్). ఒకసారి POR కౌంటర్

పూర్తయింది, DEVRST_N విడుదలైంది మరియు అన్ని VDDI I/O సరఫరాలు వారికి చేరుకున్నాయి

~0.6V థ్రెషోల్డ్, UG9 యొక్క గణాంకాలు 10 మరియు 0576 ప్రకారం అవుట్‌పుట్‌లు వినియోగదారు నియంత్రణకు మారే వరకు IOలు బలహీనమైన పుల్-అప్ యాక్టివేట్‌తో ట్రిస్టేట్ చేయబడతాయి.

అన్ని VDDI సరఫరాలు ~0.6Vకి చేరుకునే వరకు పవర్-అప్ సమయంలో బలహీనమైన పుల్-అప్ యాక్టివేషన్ ఉండదు. కీలక ప్రయోజనం

ఈ క్రమంలో చేరిన చివరి VDDI సరఫరా

ఈ యాక్టివేషన్ థ్రెషోల్డ్ బలహీనమైన పుల్-అప్ యాక్టివేట్ చేయబడదు మరియు బదులుగా డిసేబుల్ మోడ్ నుండి యూజర్ డిఫైన్డ్ మోడ్‌కి నేరుగా మారుతుంది. ఇది చివరి VDDI ద్వారా ఆధారితమైన I/O బ్యాంకుల మెజారిటీని కలిగి ఉన్న డిజైన్‌లకు అవసరమైన బాహ్య 1K పుల్-డౌన్ రెసిస్టర్‌ల సంఖ్యను తగ్గించడంలో సహాయపడుతుంది. చివరి VDDI సరఫరా కాకుండా ఏదైనా VDDI సరఫరా ద్వారా ఆధారితమైన అన్ని ఇతర I/O బ్యాంకుల కోసం, పవర్-అప్ సమయంలో తక్కువగా ఉండే క్లిష్టమైన అవుట్‌పుట్‌లకు బాహ్య 1K- ఓం పుల్-డౌన్ రెసిస్టర్ అవసరం.

కనీసం 51ms -> వేచి ఉండండి  
VDDI (అన్ని IO

బ్యాంకులు)

 
OR  
VDD/ SERDES_VD DAIO ->  
VPP/ VDDPLL/ 3.3V_VDDI ->  
కనీసం 51ms -> వేచి ఉండండి  
VDDI

(నాన్-3.3V_VD DI)

 

 DEVRST_N అసెర్షన్ మరియు పవర్-డౌన్ సమయంలో పరిగణనలు

AC439: RTG4 FPGA అప్లికేషన్ నోట్ మార్గదర్శకాలు కోసం బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు అనుసరించబడకపోతే దయచేసి మళ్లీview కింది వివరాలు:

  1. టేబుల్ 2-2లో ఇవ్వబడిన పవర్-డౌన్ సీక్వెన్స్‌ల కోసం, వినియోగదారు I/O గ్లిచ్‌లు లేదా ఇన్‌రష్ మరియు తాత్కాలిక కరెంట్ ఈవెంట్‌లను చూడవచ్చు.
  2. కస్టమర్ అడ్వైజరీ నోటిఫికేషన్ (CAN) 19002.5లో పేర్కొన్నట్లుగా, RTG4 డేటాషీట్‌లో సిఫార్సు చేయబడిన పవర్-డౌన్ సీక్వెన్స్ నుండి విచలనం 1.2V VDD సరఫరాపై తాత్కాలిక కరెంట్‌ను ప్రేరేపిస్తుంది. 3.3V VPP సరఫరా అయితే ramp1.2V VDD సరఫరా కంటే ముందు, VPP మరియు DEVRST_N (VPP ద్వారా ఆధారితం) సుమారు 1.0Vకి చేరుకోవడంతో VDDపై తాత్కాలిక కరెంట్ గమనించబడుతుంది. డేటాషీట్ సిఫార్సు ప్రకారం, చివరిగా VPP పవర్ డౌన్ చేయబడితే ఈ తాత్కాలిక కరెంట్ జరగదు.
    1. తాత్కాలిక కరెంట్ యొక్క పరిమాణం మరియు వ్యవధి FPGAలో ప్రోగ్రామ్ చేయబడిన డిజైన్, నిర్దిష్ట బోర్డు డీకప్లింగ్ కెపాసిటెన్స్ మరియు 1.2V వాల్యూమ్ యొక్క తాత్కాలిక ప్రతిస్పందనపై ఆధారపడి ఉంటుంది.tagఇ రెగ్యులేటర్. అరుదైన సందర్భాల్లో, 25A (లేదా నామమాత్రపు 30V VDD సరఫరాపై 1.2 వాట్స్) వరకు తాత్కాలిక కరెంట్ గమనించబడింది. మొత్తం FPGA ఫాబ్రిక్ (నిర్దిష్ట ప్రాంతానికి స్థానీకరించబడలేదు) అంతటా ఈ VDD ట్రాన్సియెంట్ కరెంట్ పంపిణీ చేయబడిన స్వభావం మరియు దాని స్వల్ప వ్యవధి కారణంగా, పవర్-డౌన్ ట్రాన్సియెంట్ 25A లేదా అంతకంటే తక్కువ ఉంటే విశ్వసనీయత ఆందోళన ఉండదు.
    2. ఉత్తమ డిజైన్ సాధనగా, తాత్కాలిక కరెంట్‌ను నివారించడానికి డేటాషీట్ సిఫార్సును అనుసరించండి.
  3. I/O గ్లిచ్‌లు 1.7 ms కోసం సుమారు 1.2V ఉండవచ్చు.
    1. తక్కువ లేదా ట్రిస్టేట్ డ్రైవింగ్ అవుట్‌పుట్‌లలో అధిక లోపం గమనించవచ్చు.
    2. అధిక డ్రైవింగ్ అవుట్‌పుట్‌లలో తక్కువ గ్లిచ్ గమనించవచ్చు (1 KΩ పుల్-డౌన్‌ని జోడించడం ద్వారా తక్కువ గ్లిచ్‌ని తగ్గించలేము).
  4. VDDIxని పవర్ డౌన్ చేయడం మొదట హై నుండి తక్కువకు మోనోటోనిక్ పరివర్తనను అనుమతిస్తుంది, అయితే అవుట్‌పుట్ క్లుప్తంగా తక్కువగా డ్రైవ్ చేస్తుంది, ఇది RTG4 VDDIx పవర్ డౌన్ అయినప్పుడు అవుట్‌పుట్‌ను బాహ్యంగా పైకి లాగడానికి ప్రయత్నించే వినియోగదారు బోర్డుని ప్రభావితం చేస్తుంది. RTG4కి I/O ప్యాడ్‌లు VDDIx బ్యాంక్ సరఫరా వాల్యూమ్ కంటే బాహ్యంగా నడపబడకూడదుtage అందువల్ల మరొక పవర్ రైలుకు బాహ్య నిరోధకం జోడించబడితే, అది VDDIx సరఫరాతో ఏకకాలంలో పవర్ డౌన్ చేయాలి.
    పట్టిక 2-2. AC439లో సిఫార్సు చేయబడిన పవర్-డౌన్ క్రమాన్ని అనుసరించనప్పుడు I/O గ్లిచ్ దృశ్యాలు
    డిఫాల్ట్ అవుట్‌పుట్ స్థితి VDD (1.2V) VDDIx (<3.3V) VDDIx (3.3V) VPP (3.3V) DEVRST_N పవర్ డౌన్ బిహేవియర్
    I/O గ్లిచ్ ప్రస్తుత రష్
    I/O డ్రైవింగ్ తక్కువ లేదా ట్రిస్టేడ్ Ramp ఏదైనా క్రమంలో VPP తర్వాత డౌన్ Ramp మొదట క్రిందికి VPPతో ముడిపడి ఉంది అవును1 అవును
    Ramp DEVRST_N ప్రకటన తర్వాత ఏ క్రమంలోనైనా తగ్గుతుంది ఏదైనా సామాగ్రి ఆర్amp క్రిందికి అవును1 నం
    I/O డ్రైవింగ్ హై Ramp ఏదైనా క్రమంలో VPP తర్వాత డౌన్ Ramp మొదట క్రిందికి VPPతో ముడిపడి ఉంది అవును అవును
    Ramp VPP ముందు ఏదైనా క్రమంలో డౌన్ Ramp చివరిగా డౌన్ VPPతో ముడిపడి ఉంది No2 నం
    Ramp DEVRST_N ప్రకటన తర్వాత ఏ క్రమంలోనైనా తగ్గుతుంది ఏదైనా సామాగ్రి ఆర్amp క్రిందికి అవును నం
    1. ఒక బాహ్య 1 KΩ పుల్-డౌన్ రెసిస్టర్ క్లిష్టమైన I/Osలో అధిక గ్లిచ్‌ను తగ్గించడానికి సిఫార్సు చేయబడింది, ఇది పవర్-డౌన్ సమయంలో తక్కువగా ఉండాలి.
    2. VPP r వలె శక్తినిచ్చే విద్యుత్ సరఫరా వరకు బాహ్యంగా లాగబడిన I/O కోసం మాత్రమే తక్కువ లోపం గమనించబడుతుంది.ampలు డౌన్. అయినప్పటికీ, సంబంధిత VDDIx r తర్వాత PAD ఎక్కువగా ఉండకూడదు కనుక ఇది పరికరం సిఫార్సు చేయబడిన ఆపరేటింగ్ షరతుల ఉల్లంఘన.ampలు డౌన్.
  5. DEVRST_N నొక్కిచెప్పబడితే, VDDIకి రెసిస్టర్ ద్వారా ఎక్కువ డ్రైవింగ్ చేసే మరియు బాహ్యంగా లాగబడిన ఏదైనా అవుట్‌పుట్ I/Oలో వినియోగదారు తక్కువ లోపం చూడవచ్చు. ఉదాహరణకుample, 1KΩ పుల్-అప్ రెసిస్టర్‌తో, తక్కువ గ్లిచ్ కనిష్ట వాల్యూమ్‌కు చేరుకుంటుందిtag0.4 ns వ్యవధితో 200V యొక్క e అవుట్‌పుట్ చికిత్సకు ముందు సంభవించవచ్చు.

గమనిక: DEVRST_N తప్పనిసరిగా VPP వాల్యూమ్ కంటే పైకి లాగకూడదుtagఇ. పైన పేర్కొన్న వాటిని నివారించడానికి AC439లో వివరించిన పవర్-అప్ మరియు పవర్-డౌన్ సీక్వెన్స్‌లను అనుసరించాలని సిఫార్సు చేయబడింది: RTG4 FPGA అప్లికేషన్ నోట్ కోసం బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు.

పునర్విమర్శ చరిత్ర

పునర్విమర్శ చరిత్ర పత్రంలో అమలు చేయబడిన మార్పులను వివరిస్తుంది. మార్పులు ప్రస్తుత ప్రచురణతో ప్రారంభించి పునర్విమర్శ ద్వారా జాబితా చేయబడ్డాయి.

పట్టిక 3-1. పునర్విమర్శ చరిత్ర

పునర్విమర్శ తేదీ వివరణ
A 04/2022 • DEVRST_N ధృవీకరణ సమయంలో, అన్ని RTG4 I/Os ట్రిస్టేట్ చేయబడతాయి. FPGA ఫాబ్రిక్ ద్వారా ఎక్కువగా నడపబడే అవుట్‌పుట్‌లు మరియు బోర్డ్‌పై బాహ్యంగా పైకి లాగడం వలన ట్రిస్టేట్ స్థితిలోకి ప్రవేశించే ముందు తక్కువ లోపం ఏర్పడవచ్చు. DEVRST_N నొక్కిచెప్పినప్పుడు గ్లిచ్ అయ్యే FPGA అవుట్‌పుట్‌లకు ఇంటర్‌కనెక్షన్‌ల ప్రభావాన్ని అర్థం చేసుకోవడానికి అటువంటి అవుట్‌పుట్ దృశ్యంతో కూడిన బోర్డు డిజైన్‌ను తప్పనిసరిగా విశ్లేషించాలి. మరింత సమాచారం కోసం, విభాగంలో దశ 5 చూడండి

2.2 DEVRST_N అసెర్షన్ మరియు పవర్-డౌన్ సమయంలో పరిగణనలు.

• పేరు మార్చబడింది పవర్-డౌన్ విభాగం 2.2. DEVRST_N అసెర్షన్ మరియు పవర్-డౌన్ సమయంలో పరిగణనలు.

• మైక్రోచిప్ టెంప్లేట్‌కి మార్చబడింది.

2 02/2022 • పవర్-అప్ విభాగం జోడించబడింది.

• పవర్ సీక్వెన్సింగ్ విభాగం జోడించబడింది.

1 07/2019 ఈ పత్రం యొక్క మొదటి ప్రచురణ.

మైక్రోచిప్ FPGA మద్దతు

మైక్రోచిప్ FPGA ఉత్పత్తుల సమూహం దాని ఉత్పత్తులకు కస్టమర్ సర్వీస్, కస్టమర్ టెక్నికల్ సపోర్ట్ సెంటర్, a webసైట్ మరియు ప్రపంచవ్యాప్త విక్రయ కార్యాలయాలు. కస్టమర్‌లు సపోర్ట్‌ని సంప్రదించే ముందు మైక్రోచిప్ ఆన్‌లైన్ వనరులను సందర్శించాలని సూచించారు, ఎందుకంటే వారి ప్రశ్నలకు ఇప్పటికే సమాధానం లభించే అవకాశం ఉంది.
ద్వారా సాంకేతిక సహాయ కేంద్రాన్ని సంప్రదించండి webwww.microchip.com/supportలో సైట్. FPGA డివైస్ పార్ట్ నంబర్‌ను పేర్కొనండి, తగిన కేస్ కేటగిరీని ఎంచుకుని, డిజైన్‌ని అప్‌లోడ్ చేయండి fileసాంకేతిక మద్దతు కేసును సృష్టిస్తున్నప్పుడు s.
ఉత్పత్తి ధర, ఉత్పత్తి అప్‌గ్రేడ్‌లు, అప్‌డేట్ సమాచారం, ఆర్డర్ స్థితి మరియు అధికారీకరణ వంటి సాంకేతికేతర ఉత్పత్తి మద్దతు కోసం కస్టమర్ సేవను సంప్రదించండి.

  • ఉత్తర అమెరికా నుండి, 800.262.1060కి కాల్ చేయండి
  • ప్రపంచంలోని మిగిలిన వారు, 650.318.4460కి కాల్ చేయండి
  • ఫ్యాక్స్, ప్రపంచంలో ఎక్కడి నుండైనా, 650.318.8044

మైక్రోచిప్ Webసైట్

మైక్రోచిప్ మా ద్వారా ఆన్‌లైన్ మద్దతును అందిస్తుంది webసైట్ వద్ద www.microchip.com/. ఈ webసైట్ చేయడానికి ఉపయోగించబడుతుంది fileలు మరియు సమాచారం వినియోగదారులకు సులభంగా అందుబాటులో ఉంటుంది. అందుబాటులో ఉన్న కంటెంట్‌లో కొన్ని:

  • ఉత్పత్తి మద్దతు – డేటా షీట్‌లు మరియు తప్పులు, అప్లికేషన్ నోట్స్ మరియు sample ప్రోగ్రామ్‌లు, డిజైన్ వనరులు, వినియోగదారు మార్గదర్శకాలు మరియు హార్డ్‌వేర్ మద్దతు పత్రాలు, తాజా సాఫ్ట్‌వేర్ విడుదలలు మరియు ఆర్కైవ్ చేసిన సాఫ్ట్‌వేర్
  • సాధారణ సాంకేతిక మద్దతు – తరచుగా అడిగే ప్రశ్నలు (FAQలు), సాంకేతిక మద్దతు అభ్యర్థనలు, ఆన్‌లైన్ చర్చా సమూహాలు, మైక్రోచిప్ డిజైన్ భాగస్వామి ప్రోగ్రామ్ సభ్యుల జాబితా
  • మైక్రోచిప్ వ్యాపారం – ప్రోడక్ట్ సెలెక్టర్ మరియు ఆర్డరింగ్ గైడ్‌లు, తాజా మైక్రోచిప్ ప్రెస్ రిలీజ్‌లు, సెమినార్‌లు మరియు ఈవెంట్‌ల లిస్టింగ్, మైక్రోచిప్ సేల్స్ ఆఫీసులు, డిస్ట్రిబ్యూటర్లు మరియు ఫ్యాక్టరీ ప్రతినిధుల జాబితాలు

ఉత్పత్తి మార్పు నోటిఫికేషన్ సేవ

మైక్రోచిప్ యొక్క ఉత్పత్తి మార్పు నోటిఫికేషన్ సేవ వినియోగదారులను మైక్రోచిప్ ఉత్పత్తులపై ఎప్పటికప్పుడు ఉంచడంలో సహాయపడుతుంది. పేర్కొన్న ఉత్పత్తి కుటుంబానికి లేదా ఆసక్తి ఉన్న డెవలప్‌మెంట్ టూల్‌కు సంబంధించి మార్పులు, అప్‌డేట్‌లు, పునర్విమర్శలు లేదా తప్పులు ఉన్నప్పుడు సబ్‌స్క్రైబర్‌లు ఇమెయిల్ నోటిఫికేషన్‌ను స్వీకరిస్తారు.
నమోదు చేసుకోవడానికి, వెళ్ళండి www.microchip.com/pcn మరియు నమోదు సూచనలను అనుసరించండి.

కస్టమర్ మద్దతు

మైక్రోచిప్ ఉత్పత్తుల వినియోగదారులు అనేక ఛానెల్‌ల ద్వారా సహాయాన్ని పొందవచ్చు:

  • పంపిణీదారు లేదా ప్రతినిధి
  • స్థానిక విక్రయ కార్యాలయం
  • ఎంబెడెడ్ సొల్యూషన్స్ ఇంజనీర్ (ESE)
  • సాంకేతిక మద్దతు

మద్దతు కోసం కస్టమర్‌లు వారి పంపిణీదారుని, ప్రతినిధిని లేదా ESEని సంప్రదించాలి. వినియోగదారులకు సహాయం చేయడానికి స్థానిక విక్రయ కార్యాలయాలు కూడా అందుబాటులో ఉన్నాయి. విక్రయ కార్యాలయాలు మరియు స్థానాల జాబితా ఈ పత్రంలో చేర్చబడింది.
ద్వారా సాంకేతిక మద్దతు లభిస్తుంది webసైట్: www.microchip.com/support

మైక్రోచిప్ పరికరాల కోడ్ రక్షణ ఫీచర్

మైక్రోచిప్ ఉత్పత్తులపై కోడ్ రక్షణ ఫీచర్ యొక్క క్రింది వివరాలను గమనించండి:

  • మైక్రోచిప్ ఉత్పత్తులు వాటి నిర్దిష్ట మైక్రోచిప్ డేటా షీట్‌లో ఉన్న స్పెసిఫికేషన్‌లకు అనుగుణంగా ఉంటాయి.
  • మైక్రోచిప్ దాని ఉత్పత్తుల కుటుంబాన్ని ఉద్దేశించిన పద్ధతిలో, ఆపరేటింగ్ స్పెసిఫికేషన్‌లలో మరియు సాధారణ పరిస్థితులలో ఉపయోగించినప్పుడు సురక్షితంగా ఉంటుందని నమ్ముతుంది.
  • మైక్రోచిప్ దాని మేధో సంపత్తి హక్కులకు విలువ ఇస్తుంది మరియు దూకుడుగా రక్షిస్తుంది. మైక్రోచిప్ ఉత్పత్తి యొక్క కోడ్ రక్షణ లక్షణాలను ఉల్లంఘించే ప్రయత్నాలు ఖచ్చితంగా నిషేధించబడ్డాయి మరియు డిజిటల్ మిలీనియం కాపీరైట్ చట్టాన్ని ఉల్లంఘించవచ్చు.
  • మైక్రోచిప్ లేదా ఏ ఇతర సెమీకండక్టర్ తయారీదారు దాని కోడ్ యొక్క భద్రతకు హామీ ఇవ్వలేరు. కోడ్ రక్షణ అంటే ఉత్పత్తి "అన్బ్రేకబుల్" అని మేము హామీ ఇస్తున్నామని కాదు. కోడ్ రక్షణ నిరంతరం అభివృద్ధి చెందుతోంది. మైక్రోచిప్ మా ఉత్పత్తుల యొక్క కోడ్ రక్షణ లక్షణాలను నిరంతరం మెరుగుపరచడానికి కట్టుబడి ఉంది.

లీగల్ నోటీసు

  • మీ అప్లికేషన్‌తో మైక్రోచిప్ ఉత్పత్తులను డిజైన్ చేయడం, పరీక్షించడం మరియు ఇంటిగ్రేట్ చేయడంతో సహా ఈ ప్రచురణ మరియు ఇక్కడ ఉన్న సమాచారం మైక్రోచిప్ ఉత్పత్తులతో మాత్రమే ఉపయోగించబడుతుంది. ఈ సమాచారాన్ని ఏదైనా ఇతర పద్ధతిలో ఉపయోగించడం ఈ నిబంధనలను ఉల్లంఘిస్తుంది. పరికర అనువర్తనాలకు సంబంధించిన సమాచారం మీ సౌలభ్యం కోసం మాత్రమే అందించబడింది మరియు భర్తీ చేయబడవచ్చు
    నవీకరణల ద్వారా. మీ అప్లికేషన్ మీ స్పెసిఫికేషన్‌లకు అనుగుణంగా ఉండేలా చూసుకోవడం మీ బాధ్యత. అదనపు మద్దతు కోసం మీ స్థానిక మైక్రోచిప్ విక్రయాల కార్యాలయాన్ని సంప్రదించండి లేదా అదనపు మద్దతును పొందండి www.microchip.com/en-us/support/design-help/client-support-services.
  • ఈ సమాచారం మైక్రోచిప్ ద్వారా అందించబడుతుంది. మైక్రోచిప్ వ్యక్తీకరించబడినా లేదా సూచించబడినా, లిఖితపూర్వకమైనా లేదా మౌఖికమైనా, చట్టబద్ధమైనా ఏ విధమైన ప్రాతినిధ్యాలు లేదా వారెంటీలు చేయదు
    లేదా ఇతరత్రా, సమాచారానికి సంబంధించినది అయితే, ఏదైనా ఉల్లంఘించని, వ్యాపార, మరియు ఫిట్‌నెస్, నిర్దిష్ట ప్రయోజనం కోసం, ఉద్దేశ్యంతో సహా ఏదైనా సూచించబడిన వారెంటీలకు పరిమితం కాదు లేదా పనితీరు.
  • ఎట్టి పరిస్థితుల్లోనూ మైక్రోచిప్ ఏదైనా పరోక్ష, ప్రత్యేక, శిక్షాత్మక, యాదృచ్ఛిక లేదా పర్యవసానంగా వచ్చే నష్టం, నష్టం, ఖర్చు, లేదా ఏదైనా వినియోగానికి సంబంధించిన ఏదైనా వ్యయానికి బాధ్యత వహించదు ఏమైనప్పటికీ, మైక్రోచిప్‌కు సంభావ్యత గురించి సలహా ఇచ్చినప్పటికీ లేదా నష్టాలు ఊహించదగినవి. చట్టం ద్వారా అనుమతించబడిన పూర్తి స్థాయిలో, సమాచారం లేదా దాని ఉపయోగంతో సంబంధం ఉన్న ఏ విధంగానైనా అన్ని క్లెయిమ్‌లపై మైక్రోచిప్ యొక్క మొత్తం బాధ్యత, మీరు ఎంత మొత్తంలో ఫీడ్‌లకు మించకూడదు. సమాచారం కోసం నేరుగా మైక్రోచిప్‌కి.
    లైఫ్ సపోర్ట్ మరియు/లేదా సేఫ్టీ అప్లికేషన్‌లలో మైక్రోచిప్ పరికరాలను ఉపయోగించడం పూర్తిగా కొనుగోలుదారు యొక్క రిస్క్‌పై ఆధారపడి ఉంటుంది మరియు అటువంటి ఉపయోగం వల్ల కలిగే ఏదైనా మరియు అన్ని నష్టాలు, దావాలు, దావాలు లేదా ఖర్చుల నుండి హానిచేయని మైక్రోచిప్‌ను రక్షించడానికి, నష్టపరిహారం ఇవ్వడానికి మరియు ఉంచడానికి కొనుగోలుదారు అంగీకరిస్తాడు. ఏదైనా మైక్రోచిప్ మేధో సంపత్తి హక్కుల క్రింద పేర్కొనబడినంత వరకు ఎటువంటి లైసెన్స్‌లు పరోక్షంగా లేదా ఇతరత్రా తెలియజేయబడవు.

ట్రేడ్‌మార్క్‌లు

  • మైక్రోచిప్ పేరు మరియు లోగో, మైక్రోచిప్ లోగో, Adaptec, AnyRate, AVR, AVR లోగో, AVR ఫ్రీక్స్, బెస్ట్ టైమ్, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, జుక్‌బ్లాక్స్, కెలెర్, ఎల్‌ఎల్‌ఎక్స్, కెలీబ్లాక్స్, maXTouch, MediaLB, megaAVR, మైక్రోసెమీ, మైక్రోసెమి లోగో, మోస్ట్, మోస్ట్ లోగో, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 లోగో, పోలార్‌ఫైర్, ప్రోచిప్ డిజైనర్, QTouch, SAM-BA, SFyNSTGO, SFGenuity, ST , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron మరియు XMEGAలు USA మరియు ఇతర దేశాలలో విలీనం చేయబడిన మైక్రోచిప్ టెక్నాలజీ యొక్క నమోదిత ట్రేడ్‌మార్క్‌లు.
  • AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProICASIC ప్లస్, ప్రో క్వాసిక్, ప్లస్ SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath మరియు ZL అనేవి USAలో విలీనం చేయబడిన మైక్రోచిప్ టెక్నాలజీ యొక్క రిజిస్టర్డ్ ట్రేడ్‌మార్క్‌లు.
  • ప్రక్కనే ఉన్న కీ సప్రెషన్, AKS, అనలాగ్-ఫర్-ది-డిజిటల్ ఏజ్, ఏదైనా కెపాసిటర్, AnyIn, AnyOut, ఆగ్మెంటెడ్ స్విచింగ్, BlueSky, BodyCom, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, DMICDE, CryptoCompanion, DMICDEMDS , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, ఇన్-సర్క్యూట్ సీరియల్ ప్రోగ్రామింగ్, ICSP, INICnet, ఇంటెలిజెంట్ ప్యారలలింగ్, ఇంటర్-చిప్ కనెక్టివిటీ, JitterBlocker, Knob-on-Display, maxCrypto,View, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB సర్టిఫైడ్ లోగో, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM ఎక్స్‌ప్రెస్, NVMe, సర్వజ్ఞుడు కోడ్ జనరేషన్, PICDEM, PICDEM.net, PICkit, PICtail, PICtail, Powersilt, Powersilt, PowerSilt, , అలల బ్లాకర్, RTAX, RTG4, SAM-ICE, సీరియల్ క్వాడ్ I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, USB ChTS ఎన్‌హెచ్‌హెచ్‌ఆర్‌సి, మొత్తం వరిసెన్స్, వెక్టర్‌బ్లాక్స్, వెరిఫీ, ViewSpan, WiperLock, XpressConnect మరియు ZENA అనేవి మైక్రోచిప్ టెక్నాలజీకి చెందిన ట్రేడ్‌మార్క్‌లు
    USA మరియు ఇతర దేశాలు.
  • SQTP అనేది USAలో ఇన్‌కార్పొరేటెడ్ మైక్రోచిప్ టెక్నాలజీ యొక్క సేవా చిహ్నం, అడాప్టెక్ లోగో, ఫ్రీక్వెన్సీ ఆన్ డిమాండ్, సిలికాన్ స్టోరేజ్ టెక్నాలజీ, సిమ్‌కామ్ మరియు ట్రస్టెడ్ టైమ్‌లు ఇతర దేశాలలో మైక్రోచిప్ టెక్నాలజీ ఇంక్. యొక్క రిజిస్టర్డ్ ట్రేడ్‌మార్క్‌లు.
  • GestIC అనేది ఇతర దేశాలలో మైక్రోచిప్ టెక్నాలజీ ఇంక్. యొక్క అనుబంధ సంస్థ అయిన మైక్రోచిప్ టెక్నాలజీ జర్మనీ II GmbH & Co. KG యొక్క నమోదిత ట్రేడ్‌మార్క్.
    ఇక్కడ పేర్కొన్న అన్ని ఇతర ట్రేడ్‌మార్క్‌లు వారి సంబంధిత కంపెనీల ఆస్తి.
    © 2022, మైక్రోచిప్ టెక్నాలజీ ఇన్‌కార్పొరేటెడ్ మరియు దాని అనుబంధ సంస్థలు. సర్వ హక్కులు ప్రత్యేకించబడినవి.
    ISBN: 978-1-6683-0362-7

నాణ్యత నిర్వహణ వ్యవస్థ

మైక్రోచిప్ యొక్క నాణ్యత నిర్వహణ వ్యవస్థలకు సంబంధించిన సమాచారం కోసం, దయచేసి సందర్శించండి www.microchip.com/qualitty.

ప్రపంచవ్యాప్త అమ్మకాలు మరియు సేవ

అమెరికా ASIA/PACIFIC ASIA/PACIFIC యూరోప్
కార్పొరేట్ కార్యాలయం

2355 వెస్ట్ చాండ్లర్ Blvd. చాండ్లర్, AZ 85224-6199

టెలి: 480-792-7200

ఫ్యాక్స్: 480-792-7277

సాంకేతిక మద్దతు: www.microchip.com/support Web చిరునామా: www.microchip.com

అట్లాంటా

డులుత్, GA

టెలి: 678-957-9614

ఫ్యాక్స్: 678-957-1455

ఆస్టిన్, TX

టెలి: 512-257-3370

బోస్టన్ వెస్ట్‌బరో, MA టెల్: 774-760-0087

ఫ్యాక్స్: 774-760-0088

చికాగో

ఇటాస్కా, IL

టెలి: 630-285-0071

ఫ్యాక్స్: 630-285-0075

డల్లాస్

అడిసన్, TX

టెలి: 972-818-7423

ఫ్యాక్స్: 972-818-2924

డెట్రాయిట్

నోవి, MI

టెలి: 248-848-4000

హ్యూస్టన్, TX

టెలి: 281-894-5983

ఇండియానాపోలిస్ నోబుల్స్‌విల్లే, IN టెల్: 317-773-8323

ఫ్యాక్స్: 317-773-5453

టెలి: 317-536-2380

లాస్ ఏంజిల్స్ మిషన్ వీజో, CA టెల్: 949-462-9523

ఫ్యాక్స్: 949-462-9608

టెలి: 951-273-7800

రాలీ, NC

టెలి: 919-844-7510

న్యూయార్క్, NY

టెలి: 631-435-6000

శాన్ జోస్, CA

టెలి: 408-735-9110

టెలి: 408-436-4270

కెనడా - టొరంటో

టెలి: 905-695-1980

ఫ్యాక్స్: 905-695-2078

ఆస్ట్రేలియా - సిడ్నీ

టెలి: 61-2-9868-6733

చైనా - బీజింగ్

టెలి: 86-10-8569-7000

చైనా - చెంగ్డు

టెలి: 86-28-8665-5511

చైనా - చాంగ్‌కింగ్

టెలి: 86-23-8980-9588

చైనా - డాంగువాన్

టెలి: 86-769-8702-9880

చైనా - గ్వాంగ్‌జౌ

టెలి: 86-20-8755-8029

చైనా - హాంగ్‌జౌ

టెలి: 86-571-8792-8115

చైనా - హాంకాంగ్ SAR

టెలి: 852-2943-5100

చైనా - నాన్జింగ్

టెలి: 86-25-8473-2460

చైనా - కింగ్‌డావో

టెలి: 86-532-8502-7355

చైనా - షాంఘై

టెలి: 86-21-3326-8000

చైనా - షెన్యాంగ్

టెలి: 86-24-2334-2829

చైనా - షెన్‌జెన్

టెలి: 86-755-8864-2200

చైనా - సుజౌ

టెలి: 86-186-6233-1526

చైనా - వుహాన్

టెలి: 86-27-5980-5300

చైనా - జియాన్

టెలి: 86-29-8833-7252

చైనా - జియామెన్

టెలి: 86-592-2388138

చైనా - జుహై

టెలి: 86-756-3210040

భారతదేశం - బెంగళూరు

టెలి: 91-80-3090-4444

భారతదేశం - న్యూఢిల్లీ

టెలి: 91-11-4160-8631

భారతదేశం - పూణే

టెలి: 91-20-4121-0141

జపాన్ - ఒసాకా

టెలి: 81-6-6152-7160

జపాన్ - టోక్యో

టెలి: 81-3-6880- 3770

కొరియా - డేగు

టెలి: 82-53-744-4301

కొరియా - సియోల్

టెలి: 82-2-554-7200

మలేషియా - కౌలాలంపూర్

టెలి: 60-3-7651-7906

మలేషియా - పెనాంగ్

టెలి: 60-4-227-8870

ఫిలిప్పీన్స్ - మనీలా

టెలి: 63-2-634-9065

సింగపూర్

టెలి: 65-6334-8870

తైవాన్ - హ్సిన్ చు

టెలి: 886-3-577-8366

తైవాన్ - Kaohsiung

టెలి: 886-7-213-7830

తైవాన్ - తైపీ

టెలి: 886-2-2508-8600

థాయిలాండ్ - బ్యాంకాక్

టెలి: 66-2-694-1351

వియత్నాం - హో చి మిన్

టెలి: 84-28-5448-2100

ఆస్ట్రియా - వెల్స్

టెలి: 43-7242-2244-39

ఫ్యాక్స్: 43-7242-2244-393

డెన్మార్క్ - కోపెన్‌హాగన్

టెలి: 45-4485-5910

ఫ్యాక్స్: 45-4485-2829

ఫిన్లాండ్ - ఎస్పూ

టెలి: 358-9-4520-820

ఫ్రాన్స్ - పారిస్

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

జర్మనీ - గార్చింగ్

టెలి: 49-8931-9700

జర్మనీ - హాన్

టెలి: 49-2129-3766400

జర్మనీ - హీల్‌బ్రోన్

టెలి: 49-7131-72400

జర్మనీ - కార్ల్స్రూ

టెలి: 49-721-625370

జర్మనీ - మ్యూనిచ్

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

జర్మనీ - రోసెన్‌హీమ్

టెలి: 49-8031-354-560

ఇజ్రాయెల్ - రానానా

టెలి: 972-9-744-7705

ఇటలీ - మిలన్

టెలి: 39-0331-742611

ఫ్యాక్స్: 39-0331-466781

ఇటలీ - పడోవా

టెలి: 39-049-7625286

నెదర్లాండ్స్ - డ్రునెన్

టెలి: 31-416-690399

ఫ్యాక్స్: 31-416-690340

నార్వే - ట్రోండ్‌హీమ్

టెలి: 47-72884388

పోలాండ్ - వార్సా

టెలి: 48-22-3325737

రొమేనియా - బుకారెస్ట్

Tel: 40-21-407-87-50

స్పెయిన్ - మాడ్రిడ్

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

స్వీడన్ - గోథెన్‌బర్గ్

Tel: 46-31-704-60-40

స్వీడన్ - స్టాక్‌హోమ్

టెలి: 46-8-5090-4654

UK - వోకింగ్‌హామ్

టెలి: 44-118-921-5800

ఫ్యాక్స్: 44-118-921-5820

© 2022 మైక్రోచిప్ టెక్నాలజీ ఇంక్. మరియు దాని అనుబంధ సంస్థలు

పత్రాలు / వనరులు

మైక్రోచిప్ RTG4 అనుబంధం RTG4 FPGAs బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు [pdf] యూజర్ గైడ్
RTG4 అనుబంధం RTG4 FPGAs బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు, RTG4, అనుబంధం RTG4 FPGAలు బోర్డు డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు, డిజైన్ మరియు లేఅవుట్ మార్గదర్శకాలు

సూచనలు

వ్యాఖ్యానించండి

మీ ఇమెయిల్ చిరునామా ప్రచురించబడదు. అవసరమైన ఫీల్డ్‌లు గుర్తించబడ్డాయి *