STMicroelectronics STM32MP133C F 32-ביט Arm Cortex-A7 1GHz MPU

ספּעסאַפאַקיישאַנז

  • קאָר: אָרעם קאָרטעקס-A7
  • זכרונות: עקסטערנע SDRAM, איינגעבעטענע SRAM
  • דאַטן באַס: 16-ביט פּאַראַלעל צובינד
  • זיכערהייט/זיכערהייט: ריסעט און מאַכט פאַרוואַלטונג, LPLV-Stop2, סטאַנדביי
  • פּאַקעט: LFBGA, TFBGA מיט מינימום פּיטש 0.5 מם
  • זייגער מאַנאַגעמענט
  • אַלגעמיינע צוועקן אַרייַנשרייַב/אַרויסגאַנג
  • ינטערקאַנעקט מאַטריץ
  • 4 DMA קאנטראלערס
  • קאָמוניקאַציע פּעריפעראַלס: ביז 29
  • אנאַלאָג פּעריפעראַלס: 6
  • טיימערס: ביז 24, וואַטשדאָגס: 2
  • האַרדווער אַקסעלעראַציע
  • דיבאַג מאָדע
  • פיוזעס: 3072-ביט אריינגערעכנט אייגנארטיגע ID און HUK פאר AES 256 שליסלען
  • ECOPACK2 קאָמפּאַטיבל

אָרעם קאָרטעקס-A7 סובסיסטעם

די Arm Cortex-A7 סובסיסטעם פון די STM32MP133C/F גיט…

זכרונות

די דעווייס כולל עקסטערנאַל SDRAM און עמבעדיד SRAM פֿאַר דאַטן סטאָרידזש…

DDR קאָנטראָללער

דער DDR3/DDR3L/LPDDR2/LPDDR3 קאָנטראָללער פאַרוואַלטעט זכּרון אַקסעס…

מאַכט צושטעלן פאַרוואַלטונג
די מאַכט צושטעלן סכעמע און סופּערווייזער ענשור סטאַביל מאַכט צושטעלן ...

זייגער מאַנאַגעמענט
די RCC האַנדלט מיט זייגער פאַרשפּרייטונג און קאָנפיגוראַציעס...

אַלגעמיינע צוועקן אַרייַנגאַנג/אַרויסגאַנג (GPIOs)
די GPIOs צושטעלן צובינד מעגלעכקייטן פֿאַר פונדרויסנדיקע דעוויסעס ...

טראַסטזאָנע שוץ קאָנטראָללער
דער ETZPC פֿאַרבעסערט סיסטעם זיכערהייט דורך פאַרוואַלטן אַקסעס רעכטן…

באַס-אינטערקאָנעקט מאַטריץ
די מאַטריץ ערמעגליכט דאַטן אַריבערפירן צווישן פאַרשידענע מאָדולן ...

FAQ

פ: וואָס איז די מאַקסימום צאָל קאָמוניקאַציע פּעריפעראַלס געשטיצט?
א: די STM32MP133C/F שטיצט ביז 29 קאָמוניקאַציע פּעריפעריאַלס.

פ: וויפיל אנאלאגישע פעריפעראלן זענען פאראן?
א: די דעווייס אָפפערט 6 אנאַלאָג פּעריפעריאַלס פֿאַר פֿאַרשידענע אנאַלאָג פֿונקציעס.

"`

STM32MP133C STM32MP133F

Arm® Cortex®-A7 ביז 1 GHz, 2×ETH, 2×CAN FD, 2×ADC, 24 טיימערס, אַודיאָ, קריפּטאָ און אַדוואַנסירטע זיכערהייט
דאַטאַשעעט - פּראָדוקציע דאַטן

פֿעיִקייטן
כולל ST שטאַט-of-the-art פּאַטאַנטאַד טעכנאָלאָגיע
האַרץ
· 32-ביט Arm® Cortex®-A7 L1 32-Kbyte I / 32-Kbyte D 128-Kbyte יוניפייד לעוועל 2 קעש Arm® NEONTM און Arm® TrustZone®

זכרונות
· עקסטערנע DDR זכּרון ביז 1 גיגאבייט ביז LPDDR2/LPDDR3-1066 16-ביט ביז DDR3/DDR3L-1066 16-ביט
· 168 קבייטס פון אינערלעכער SRAM: 128 קבייטס פון AXI SYSRAM + 32 קבייטס פון AHB SRAM און 8 קבייטס פון SRAM אין באַקאַפּ דאָומיין
· דואַל קוואַד-SPI זכּרון צובינד · פלעקסאַבאַל פונדרויסנדיק זכּרון קאָנטראָללער מיט ביז צו
16-ביט דאַטן באַס: פּאַראַלעל צובינד צו פאַרבינדן פונדרויסנדיקע ICs און SLC NAND זכרונות מיט ביז 8-ביט ECC
זיכערהייט
· זיכערער בוט, TrustZone® פּעריפעראַלס, 12 xtampער פּינס אַרייַנגערעכנט 5 x אַקטיוו טampערס
· טעמפּעראַטור, באַנדtage, אָפטקייט און 32 kHz מאָניטאָרינג
באַשטעטיק און מאַכט פאַרוואַלטונג
· 1.71 V ביז 3.6 VI/Os צושטעל (5 V-טאלעראנטע I/Os) · POR, PDR, PVD און BOR · אויף-טשיפּ LDOs (USB 1.8 V, 1.1 V) · באַקאַפּ רעגולאַטאָר (~0.9 V) · אינערלעכע טעמפּעראַטור סענסאָרן · נידעריק-מאַכט מאָדעס: שלאָף, האַלטן, LPLV-האַלטן,
LPLV-סטאָפּ2 און סטאַנדביי

LFBGA

ט.פ.ב.א.

LFBGA289 (14 × 14 מ״מ) פּיטש 0.8 מ״מ

TFBGA289 (9 × 9 מ״מ) TFBGA320 (11 × 11 מ״מ)
מינימום פּיטש 0.5 מ"מ

· DDR אויפהאלטונג אין סטענדביי מאָדע · קאנטראלן פארן PMIC באגלייטער טשיפּ

זייגער פאַרוואַלטונג
· אינערלעכע אסילאטארן: 64 MHz HSI אסילאטאר, 4 MHz CSI אסילאטאר, 32 kHz LSI אסילאטאר
· עקסטערנע אָסילאַטאָרן: 8-48 MHz HSE אָסילאַטאָר, 32.768 kHz LSE אָסילאַטאָר
· 4 × PLLs מיט פראַקשאַנאַל מאָדע

אַלגעמיינע-ציל אַרייַנשרייַב / אַוטפּוץ
ביז 135 זיכערע I/O פּאָרטן מיט אינטעראַפּט קייפּאַביליטי
· ביז 6 אויפוועקן

פֿאַרבינדונג מאַטריץ
· 2 בוס מאַטריצעס 64-ביט Arm® AMBA® AXI אינטערקאָננעקט, ביז 266 MHz 32-ביט Arm® AMBA® AHB אינטערקאָננעקט, ביז 209 MHz

4 DMA קאנטראלערס צו באפרייען די CPU
· 56 פיזישע קאַנאַלן אין גאַנצן
· 1 x הויך-גיכקייט אַלגעמיינער הויפּט דירעקט זכּרון אַקסעס קאָנטראָללער (MDMA)
· 3 × צוויי-פּאָרט DMAs מיט FIFO און ריקוועסט ראַוטער קייפּאַבילאַטיז פֿאַר אָפּטימאַל פּעריפעראַל פאַרוואַלטונג

סעפטעמבער 2024
דאָס איז אינפֿאָרמאַציע וועגן אַ פּראָדוקט אין פול פּראָדוקציע.

DS13875 רעוו 5

1/219
www.st.com

STM32MP133C/F

אַרויף צו 29 קאָמוניקאַציע פּעריפעראַלס
· 5 × I2C FM+ (1 מעגאבייט/ס, SMBus/PMBusTM) · 4 x UART + 4 x USART (12.5 מעגאבייט/ס,
ISO7816 אינטערפייס, LIN, IrDA, SPI) · 5 × SPI (50 מעביט/ס, אריינגערעכנט 4 מיט פול-דופּלעקס
I2S אַודיאָ קלאַס אַקיעראַסי דורך אינערלעכער אַודיאָ PLL אָדער עקסטערנער זייגער)(+2 QUADSPI + 4 מיט USART) · 2 × SAI (סטערעאָ אַודיאָ: I2S, PDM, SPDIF Tx) · SPDIF Rx מיט 4 אינפּוטס · 2 × SDMMC ביז 8 ביטן (SD/e·MMCTM/SDIO) · 2 × CAN קאָנטראָולערס וואָס שטיצן CAN FD פּראָטאָקאָל · 2 × USB 2.0 הויך-גיכקייט האָסט אָדער 1 × USB 2.0 הויך-גיכקייט האָסט


+ 1 × USB 2.0 הויך-גיכקייט OTG סיימאַלטייניאַסלי · 2 x עטהערנעט MAC/GMAC IEEE 1588v2 האַרדווער, MII/RMII/RGMII
6 אנאלאג פּעריפעראלן
· 2 × ADCs מיט 12-ביט מאַקס. רעזאָלוציע ביז 5 Msps
· 1 x טעמפּעראַטור סענסאָר · 1 x דיגיטאַלער פילטער פֿאַר סיגמאַ-דעלטאַ מאָדולאַטאָר
(DFSDM) מיט 4 קאַנאַלן און 2 פילטערס · אינערלעכע אָדער עקסטערנע ADC רעפערענץ VREF+
אַרויף צו 24 טיימערז און 2 וואַטשדאָגס
· 2 × 32-ביט טיימערס מיט ביז 4 IC/OC/PWM אדער פּולס ציילער און קוואַדראַטור (אינקרעמענטאַל) ענקאָדער אינפוט
· 2 × 16-ביט אַוואַנסירטע טיימערס · 10 × 16-ביט אַלגעמיינע טיימערס (אַרייַנגערעכנט
2 גרונט טיימערס אָן PWM) · 5 × 16-ביט נידעריק-מאַכט טיימערס · זיכער RTC מיט סוב-סעקונדע אַקיעראַסי און
האַרדווער קאַלענדאַר · 4 קאָרטעקס®-A7 סיסטעם טיימערס (זיכער,
נישט-זיכער, ווירטועל, היפּערווייזער) · 2 × אומאָפּהענגיקע וואַטשדאָגס
ייַזנוואַרג אַקסעלעריישאַן
· AES 128, 192, 256 DES/TDES

2 (אומאפהענגיק, אומאפהענגיק זיכער) 5 (2 זיכערבאר) 4 5 (3 זיכערבאר)
4 + 4 (אריינגערעכנט 2 זיכערע USART), עטלעכע קענען זיין א בוט קוואל
2 (ביז 4 אַודיאָ קאַנאַלן), מיט I2S מאַסטער/סקלאַווע, PCM אַרייַנגאַנג, SPDIF-TX 2 פּאָרץ
איינגעבעטענע HSPHY מיט BCD איינגעבעטענע HS PHY מיט BCD (זיכערבאר), קען זיין א בוט קוואל
2 × HS געטיילט צווישן האָסט און OTG 4 אינפוטס


2 (1 × TTCAN), קלאָק קאַליבראַציע, 10 Kbyte שערד באַפער 2 (8 + 8 ביטן) (זיכער), e·MMC אדער SD קען זיין א בוט מקור 2 אָפּציאָנעלע אומאָפּהענגיקע מאַכט סאַפּלייז פֿאַר SD קאַרטל אינטערפייסיז
1 (צוויי-קוואַד) (זיכערבאַר), קען זיין אַ שטיוול מקור



שטיוול

שטיוול
שטיוול שטיוול
(1)

פּאַראַלעל אַדרעס/דאַטן 8/16-ביט FMC פּאַראַלעל AD-mux 8/16-ביט
NAND 8/16-ביט 10/100M/גיגאַביט עטהערנעט DMA קריפּטאָגראַפֿיע
העש אמת ראַנדאָם נומער גענעראַטאָר פיוזיז (איין-מאָל פּראָגראַמירבאַר)

4 × CS, ביז 4 × 64 מעגאבייט
יא, 2× CS, SLC, BCH4/8, קען זיין א בוט קוואל 2 x (MII, RMI, RGMII) מיט PTP און EEE (זיכערבאר)
3 אינסטאַנסן (1 זיכער), 33-קאַנאַל MDMA PKA (מיט DPA שוץ), DES, TDES, AES (מיט DPA שוץ)
(אַלע זיכער) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(זיכער) טרו-רנג (זיכער) 3072 עפעקטיווע ביטס (זיכער, 1280 ביטס בנימצא פארן באניצער)


שטיוול –

16/219

DS13875 רעוו 5

STM32MP133C/F

באַשרייַבונג

טאַבעלע 1. STM32MP133C/F פֿעיִטשערס און פּעריפֿערישע ציילן (פֿאָרזעצונג)

STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF פארשידענע

פֿעיִקייטן

LFBGA289

ט.פ.ב.א.289

ט.פ.ב.א.320

GPIOs מיט אינטעראַפּט (גאַנץ צאָל)

135(2)

זיכערע GPIOs וועקאַפּ פּינס

אַלע
6

Tampער פּינס (אַקטיוו טampער)

12 (5)

DFSDM ביז 12-ביט סינקראָניזירטע ADC

4 אינפוט קאַנאַלן מיט 2 פילטערס

2(3) (ביז 5 Msps אויף 12-ביט יעדער) (זיכערבאר)

ADC1: 19 קאַנאַלן אַרייַנגערעכנט 1x אינטערנאַל, 18 קאַנאַלן בנימצא פֿאַר

12-ביט ADC קאַנאַלן אין גאַנצן (4)

באַניצער אַרייַנגערעכנט 8x דיפערענציאַל

ADC2: 18 קאַנאַלן אַרייַנגערעכנט 6x אינטערנאַל, 12 קאַנאַלן בנימצא פֿאַר

באַניצער אַרייַנגערעכנט 6x דיפערענציאַל

אינערלעכער ADC VREF VREF+ אינפוט פּין

1.65 V, 1.8 V, 2.048 V, 2.5 V אדער VREF+ אריינגאנג –
יא

1. QUADSPI קען זיך בוטן אדער פון דעדיקירטע GPIOs אדער ניצן עטלעכע FMC Nand8 בוט GPIOs (PD4, PD1, PD5, PE9, PD11, PD15 (זעה טאבעלע 7: STM32MP133C/F באל דעפיניציעס).
2. די גאַנצע GPIO צאָל כולל פיר JTAG GPIOs און דריי BOOT GPIOs מיט באגרענעצטע באַניץ (קען קאָנפליקטירן מיט פונדרויסנדיקער מיטל פֿאַרבינדונג בעת גרענעץ סקען אָדער בוט).
3. ווען ביידע ADCs ווערן גענוצט, זאָל דער קערנעל קלאָק זיין די זעלבע פֿאַר ביידע ADCs און די איינגעבעטעטע ADC פּריסקיילערס קענען נישט ווערן גענוצט.
4. דערצו, זענען דא אויך אינערליכע קאנאלן: – ADC1 אינערליכע קאנאל: VREFINT – ADC2 אינערליכע קאנאלן: טעמפעראטור, אינערליכע וואליוםtagע רעפערענץ, VDDCORE, VDDCPU, VDDQ_DDR, VBAT / 4.

DS13875 רעוו 5

17/219
48

באַשרייַבונג 18/219

STM32MP133C/F

פיגור 1. STM32MP133C/F בלאָק דיאַגראַם

IC סאַפּלייז

@VDDA

הסי

AXIM: ארעם 64-ביט AXI אינטערקאנעקט (266 MHz) T

@VDDCPU

GIC

T

קאָרטעקס-A7 קפּו 650/1000 מה"ץ + MMU + FPU + NEONT

32 טויזנט ד$

32 טויזנט דאָלאַר

CNT (טיימער) T

ETM

T

2561K2B8LK2B$L+2$SCU T
אַסינק

128 ביץ

TT

CSI

LSI

דיבאַגינג צייטamp

גענעראַטאָר TSGEN

T

דאַפּ
(JTAG/SWD)

סיסראַם 128KB

ראָם 128KB

38

2 x ETH MAC
10/100/1000 (קיין GMII)

FIFO

TT

T

באַקפּסראַם 8 קב

T

RNG

T

האַש

16ב פי

די-די-אר-איי 58
על-פּי-די-אַר2/3, דדר3/3ל

אַסינק

T

קריפּ

T

SAES

דדרמסע ט טזק ט

ד.ד.ר.פיק
T

13

DLY

8ב קוואַדספּי (צוויי) ט

37

16ב

FMC

T

CRC

T

די.לי.בי.עס.די.1

(SDMMC1 DLY קאָנטראָל)

T

די.לי.בי.עס.די.2

(SDMMC2 DLY קאָנטראָל)

T

די.לי.בי.עס.

(קוואַדספּי דילי קאָנטראָל)

פיפאָ פיפאָ

DLY DLY

14 8ב SDMMC1 ט 14 8ב SDMMC2 ט

PHY

2

וסבה

2

(2xHS באַלעבאָס)

פלוסב

FIFO

T

פּקאַ

FIFO

טי MDMA 32 קאַנאַלן

אַקסימק טי טי

17 16ב טרעיס פּאָרט

עטצפּק

T

IWDG1

T

@VBAT

BSEC

T

OTP פיוזעס

@VDDA

2

RTC / AWU

T

12

TAMP / באַקאַפּ רעגולאַציעס ט

@VBAT

2

LSE (32kHz XTAL)

T

סיסטעם טיימינג STGENC

דור

סטגענר

יו-עס-בי-פי-ק
(USB 2 x PHY קאָנטראָל)
IWDG2

@VBAT

@VDDA

1

VREFBUF

T

4

16ב LPTIM2

T

1

16ב LPTIM3

T

1

16ב LPTIM4

1

16ב LPTIM5

3

שטיוול פּינס

SYSCFG

T

8

8b

HDP

10 16ב טימ1 / פּוום 10 16ב טימ8 / פּוום

13

SAI1

13

SAI2

9

4 טש DFSDM

באַפער 10KB CCU

4

FDCAN1

4

FDCAN2

פיפאָ פיפאָ
APB2 (100 MHz)

8KB FIFO
APB5 (100MHz)

APB3 (100 MHz)

APB4

אַסינק AHB2APB

SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T

AHB2APB

DMA1
8 סטרימז
DMAMUX1
DMA2
8 סטרימז

DMAMUX2

DMA3
8 סטרימז

T

פּראָצעס מאָניטאָר (PMB)
די-טי-עס (דיגיטאַל טעמפּעראַטור סענסאָר)

VoltagE רעגיאַלייטערז

@VDDA

צושטעלן השגחה

FIFO

FIFO

FIFO

2×2 מאַטריץ
AHB2APB

64 ביטס AXI

64 ביטס AXI מאַסטער

32 ביטס AHB 32 ביטס AHB מאַסטער

32 ביטס APB

T TrustZone זיכערהייט שוץ

AHB2APB

APB2 (100 MHz)

APB1 (100 MHz)
פיפאָ פיפאָ פיפאָ פיפאָ פיפאָ

MLAHB: ארעם 32-ביט מולטי-AHB באס מאטריץ (209 MHz)
APB6
פיפאָ פיפאָ פיפאָ פיפאָ

@VBAT
T
FIFO

HSE (XTAL)

2

PLL1/2/3/4

T

RCC

5

ט פּוור

9

T

EXTI

16 עקסט

176

T

יו-עס-בי-או

(OTG HS)

PHY

2

T

12b ADC1

18

T

12b ADC2

18

T

GPIOA

16ב

16

T

גפּיאָב

16ב

16

T

GPIOC

16ב

16

T

גפּיאָד

16ב

16

T

גפּיאָע

16ב

16

T

GPIOF

16ב

16

T

גפיאָג 16ב 16

T

ג.פי.איי.אָ.ה.

16ב

15

T

GPIOI

16ב

8

AHB2APB

T

USART1

סמאַרטקאַרד IrDA

5

T

USART2

סמאַרטקאַרד IrDA

5

T

SPI4/I2S4

5

T

SPI5

4

T

I2C3/SMBUS

3

T

I2C4/SMBUS

3

T

I2C5/SMBUS

3

פילטער פילטער פילטער

T

TIM12

16ב

2

T

TIM13

16ב

1

T

TIM14

16ב

1

T

TIM15

16ב

4

T

TIM16

16ב

3

T

TIM17

16ב

3

צייט2 צייט3 צייט4

32ב

5

16ב

5

16ב

5

צייט5 צייט6 צייט7

32ב

5

16ב

16ב

LPTIM1 16b

4

USART3

סמאַרטקאַרד IrDA

5

UART4

4

UART5

4

UART7

4

UART8

4

פילטער פילטער

I2C1/SMBUS

3

I2C2/SMBUS

3

SPI2/I2S2

5

SPI3/I2S3

5

USART6

סמאַרטקאַרד IrDA

5

SPI1/I2S1

5

פיפאָ פיפאָ

פיפאָ פיפאָ

MSv67509V2

DS13875 רעוו 5

STM32MP133C/F

3

פונקטיאָנאַל איבערview

פונקטיאָנאַל איבערview

3.1
3.1.1
3.1.2

אָרעם קאָרטעקס-A7 סובסיסטעם
פֿעיִקייטן
· ARMv7-A ארכיטעקטור · 32-Kbyte L1 אינסטרוקציע קעש · 32-Kbyte L1 דאטן קעש · 128-Kbyte לעוועל 2 קעש · Arm + Thumb®-2 אינסטרוקציע סעט · Arm TrustZone זיכערהייט טעכנולוגיע · Arm NEON פארגעשריטענע SIMD · DSP און SIMD עקסטענשאַנז · VFPv4 פלאָוטינג-פוינט · האַרדווער ווירטואַליזאַציע שטיצע · איינגעבעטענע טרעיס מאָדול (ETM) · אינטעגרירטע דזשענעריק אינטעראַפּט קאָנטראָללער (GIC) מיט 160 געטיילטע פּעריפערישע אינטעראַפּטן · אינטעגרירטע דזשענעריק טייַמער (CNT)
איבערview
דער קאָרטעקס-A7 פּראַסעסאָר איז אַ זייער ענערגיע-עפעקטיוו אַפּליקאַציע פּראַסעסאָר דיזיינד צו צושטעלן רייַך פאָרשטעלונג אין הויך-סוף וועראַבאַלז, און אנדערע נידעריק-מאַכט עמבעדיד און קאַנסומער אַפּלאַקיישאַנז. עס גיט ביז 20% מער איין-פאָדעם פאָרשטעלונג ווי די קאָרטעקס-A5 און גיט ענלעכע פאָרשטעלונג ווי די קאָרטעקס-A9.
דער קאָרטעקס-A7 נעמט אריין אלע אייגנשאפטן פון די הויך-פארשטעלונג קאָרטעקס-A15 און קאָרטעקסA17 פּראַסעסאָרן, אריינגערעכנט ווירטואַליזאַציע שטיצע אין האַרדווער, NEON, און 128-ביט AMBA 4 AXI בוס צובינד.
דער קאָרטעקס-A7 פּראַסעסער בויט אויף דעם ענערגיע-עפעקטיוון 8-stagדי פּייפּליין פון די קאָרטעקס-A5 פּראַסעסאָר. עס נוצט אויך אַן אינטעגרירטן L2 קאַש דיזיינד פֿאַר נידעריק-מאַכט, מיט נידעריקערע טראַנזאַקציע לעטענסיעס און פֿאַרבעסערטע אָפּערירן סיסטעם שטיצע פֿאַר קאַש וישאַלט. אויף שפּיץ פון דעם, איז דאָ פֿאַרבעסערטע צווייַג פאָרויסזאָגן און פֿאַרבעסערטע זכּרון סיסטעם פאָרשטעלונג, מיט 64-ביט לאָודסטאָר דרך, 128-ביט AMBA 4 AXI בוסעס און פֿאַרגרעסערטע TLB גרייס (256 אַרייַנטרעטן, אַרויף פֿון 128 אַרייַנטרעטן פֿאַר קאָרטעקס-A9 און קאָרטעקס-A5), וואָס פֿאַרגרעסערט פאָרשטעלונג פֿאַר גרויסע וואָרקלאָודז ווי web בראַוזינג.
טאַמב-2 טעכנאָלאָגיע
גיט די שפּיץ פאָרשטעלונג פון טראַדיציאָנעלן Arm קאָד בשעת אויך צושטעלן ביז אַ 30% רעדוקציע אין זכּרון פאָדערונג פֿאַר אינסטרוקציעס סטאָרידזש.
טראַסטזאָנע טעכנאָלאָגיע
זיכערט א פאַרלעסלעכע אימפּלעמענטאַציע פון ​​זיכערהייט אַפּליקאַציעס, פון דיגיטאַלע רעכטן פאַרוואַלטונג ביז עלעקטראָנישע צאָלונגען. ברייטע שטיצע פון ​​טעכנאָלאָגיע און אינדוסטריע פּאַרטנערס.

DS13875 רעוו 5

19/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

נעאָן
נעאָן טעכנאָלאָגיע קען פאַרגיכערן מולטימעדיאַ און סיגנאַל פּראַסעסינג אַלגעריטמען ווי ווידעא ענקאָוד/דעקאָד, 2D/3D גראַפיקס, גיימינג, אַודיאָ און רעדע פּראַסעסינג, בילד פּראַסעסינג, טעלעפאָניע, און געזונט סינטעז. די קאָרטעקס-A7 גיט אַ מאָטאָר וואָס אָפפערס ביידע די פאָרשטעלונג און פאַנגקשאַנאַליטי פון די קאָרטעקס-A7 פלאָוטינג-פּוינט יוניט (FPU) און אַן ימפּלאַמענטיישאַן פון די נעאָן אַוואַנסירטע SIMD אינסטרוקציע סעט פֿאַר ווייטערדיקע פאַרגיכערונג פון מעדיע און סיגנאַל פּראַסעסינג פאַנגקשאַנז. די נעאָן פאַרברייטערט די קאָרטעקס-A7 פּראַסעסער FPU צו צושטעלן אַ קוואַד-MAC און נאָך 64-ביט און 128-ביט רעגיסטער סעט וואָס שטיצט אַ רייַך סכום פון SIMD אָפּעראַציעס איבער 8-, 16- און 32-ביט גאַנצע און 32-ביט פלאָוטינג-פּוינט דאַטן קוואַנטאַטיז.
האַרדווער ווירטואַליזאַציע
העכסט עפעקטיווע האַרדווער שטיצע פֿאַר דאַטן פאַרוואַלטונג און אַרביטראַציע, וואָס לאָזט קייפל ווייכווארג סביבות און זייערע אַפּלאַקיישאַנז קענען סיימאַלטייניאַסלי אַקסעס די סיסטעם קייפּאַבילאַטיז. דאָס ערמעגליכט די רעאַליזאַציע פון ​​דעוויסעס וואָס זענען ראָבאַסט, מיט ווירטואַל סביבות וואָס זענען גוט אפגעזונדערט פון יעדער אנדערער.
אָפּטימיזירטע L1 קאַשעס
פאָרשטעלונג און מאַכט אָפּטימיזעד L1 קאַשיז קאַמביינירן מינימאַל אַקסעס לעטאַנסי טעקניקס צו מאַקסאַמייז פאָרשטעלונג און מינאַמייז מאַכט קאַנסאַמשאַן.
אינטעגרירטע L2 קאַש קאָנטראָללער
גיט נידעריק-לעיטענסי און הויך-באַנדווידט אַקסעס צו קאַשט זכּרון אין הויך-פרעקווענץ, אָדער צו רעדוצירן די מאַכט קאַנסאַמשאַן פֿאַרבונדן מיט אָף-טשיפּ זכּרון אַקסעס.
קאָרטעקס-A7 פלאָוטינג-פונט אַפּאַראַט (FPU)
די FPU גיט הויך-פאָרשטעלונג איינציקע און טאָפּלטע פּרעציזיע פלאָוטינג-פּוינט אינסטרוקציעס קאָמפּאַטיבל מיט די Arm VFPv4 אַרכיטעקטור וואָס איז ווייכווארג קאָמפּאַטיבל מיט פריערדיקע דורות פון Arm פלאָוטינג-פּוינט קאָפּראָסעסאָר.
סנופּ קאָנטראָל אַפּאַראַט (SCU)
די SCU איז פאַראַנטוואָרטלעך פֿאַר פאַרוואַלטן די ינטערקאַנעקט, אַרביטריישאַן, קאָמוניקאַציע, קאַש צו קאַש און סיסטעם זכּרון טראַנספערס, קאַש קאָוכירענס און אנדערע קייפּאַבילאַטיז פֿאַר די פּראַסעסער.
די סיסטעם קאָוכירענץ ראַדוסירט אויך ווייכווארג קאָמפּלעקסיטי וואָס איז ינוואַלווד אין מיינטיינינג ווייכווארג קאָוכירענץ אין יעדן אָפּערייטינג סיסטעם דרייווער.
אלגעמיינער אינטעראַפּט קאָנטראָללער (GIC)
דורך אימפּלעמענטירן דעם סטאַנדאַרדיזירטן און אַרכיטעקטורירטן ינטעראַפּט קאָנטראָללער, גיט דער GIC אַ רייכן און פלעקסיבלן צוגאַנג צו אינטער-פּראַסעסאָר קאָמוניקאַציע און דעם רוטינג און פּרייאָריטיזאַציע פון ​​סיסטעם ינטעראַפּטס.
שטיצן ביז 192 אומאפהענגיקע אינטעראַפּטס, אונטער ווייכווארג קאנטראל, האַרדווער פּרייאָריטעטירט, און ראַוטעד צווישן די אָפּערייטינג סיסטעם און TrustZone ווייכווארג פאַרוואַלטונג שיכט.
די רוטינג בייגיקייט און די שטיצע פאר ווירטואַליזאַציע פון ​​ינטעראַפּטס אין די אָפּערייטינג סיסטעם, גיט איינער פון די שליסל פֿעיִקייטן וואָס זענען נויטיק צו פֿאַרבעסערן די מעגלעכקייטן פון אַ לייזונג וואָס ניצט אַ היפּערווייזער.

20/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.2
3.2.1
3.2.2

זכרונות
פונדרויסנדיק SDRAM
די STM32MP133C/F דעווייסעס שטעלן איין א קאנטראלער פאר עקסטערנעם SDRAM וואס שטיצט די פאלגנדע: · LPDDR2 אדער LPDDR3, 16-ביט דאטן, ביז 1 גיגאבייט, ביז 533 MHz זייגער · DDR3 אדער DDR3L, 16-ביט דאטן, ביז 1 גיגאבייט, ביז 533 MHz זייגער
עמבעדיד SRAM
אַלע דעווייסעס האָבן: · סיסראַם: 128 קבייטס (מיט פּראָגראַמירבאַרער זיכערער זאָנע) · AHB SRAM: 32 קבייטס (זיכערבאר) · BKPSRAM (באַקאַפּ SRAM): 8 קבייטס
דער אינהאַלט פֿון דעם געגנט איז באַשיצט קעגן מעגלעכע אומגעוואונטשע שרייב־צוטריטן, און קען ווערן געהאַלטן אין סטענדביי אָדער VBAT מאָדע. BKPSRAM קען ווערן דעפֿינירט (אין ETZPC) ווי צוטריטלעך בלויז דורך זיכערע ווייכווארג.

3.3

DDR3/DDR3L/LPDDR2/LPDDR3 קאָנטראָללער (DDRCTRL)

DDRCTRL צוזאַמען מיט DDRPHYC גיט אַ פולשטענדיקע זכּרון צובינד לייזונג פֿאַר DDR זכּרון סובסיסטעם. · איין 64-ביט AMBA 4 AXI פּאָרץ צובינד (XPI) · AXI זייגער אַסינקראָנאָס צום קאָנטראָללער · DDR זכּרון סייפער מאָטאָר (DDRMCE) מיט AES-128 DDR אויף-דעם-פלי שרייבן
ענקריפּשאַן/לייענען דעקריפּטיאָן. · געשטיצטע סטאַנדאַרדן:
JEDEC DDR3 SDRAM ספּעציפֿיקאַציע, JESD79-3E פֿאַר DDR3/3L מיט 16-ביט צובינד
JEDEC LPDDR2 SDRAM ספּעציפֿיקאַציע, JESD209-2E פֿאַר LPDDR2 מיט 16-ביט צובינד
JEDEC LPDDR3 SDRAM ספּעציפֿיקאַציע, JESD209-3B פֿאַר LPDDR3 מיט 16-ביט צובינד
· פארגעשריטענע סקעדזשולער און SDRAM קאמאנד גענעראטאר · פראגראמירבארע פולע דאטן ברייט (16-ביט) אדער האלב דאטן ברייט (8-ביט) · פארגעשריטענע QoS שטיצע מיט דריי טרעפיק קלאסן ביים לייענען און צוויי טרעפיק קלאסן ביים שרייבן · אפציעס צו פארמיידן הונגער פון נידעריקער פריאריטעט טרעפיק · גאראנטירטע קאהארענסי פאר שרייבן-נאך-לייענען (WAR) און לייענען-נאך-שרייבן (RAW) אויף
AXI פּאָרטן · פּראָגראַמירבאַרע שטיצע פֿאַר בערסט לענג אָפּציעס (4, 8, 16) · שרייב קאַמביין צו דערלויבן קייפל שרייבונגען צו דער זעלבער אַדרעס צו זיין קאַמביינד אין אַ
איין שרייבן · איין ראַנג קאָנפיגוראַציע

DS13875 רעוו 5

21/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

· שטיצע פון ​​אויטאָמאַטיש SDRAM מאַכט-אַראָפּ אַרייַנטרעטן און אַרויסגאַנג געפֿירט דורך פעלן פון טראַנסאַקציע אָנקומען פֿאַר פּראָגראַממאַבאַל צייט
· שטיצע פון ​​אויטאָמאַטישן זייגער-שטאָפּ (LPDDR2/3) אַרייַנגאַנג און אַרויסגאַנג געפֿירט דורך מאַנגל פון טראַנזאַקציע אָנקומען
· שטיצע פון ​​אויטאָמאַטיש נידעריק-מאַכט מאָדע אָפּעראַציע געפֿירט דורך פעלן פון טראַנסאַקציע אָנקומען פֿאַר פּראָגראַממאַבאַל צייט דורך ייַזנוואַרג נידעריק-מאַכט צובינד
· פּראָגראַמירבאַרע פּיידזשינג פּאָליטיק · שטיצע פֿאַר אויטאָמאַטיש אָדער אונטער ווייכווארג קאָנטראָל זעלבסט-רעפרעש אַרייַנטרעטן און אַרויסגאַנג · שטיצע פֿאַר טיף אַראָפּגאַנג און אַרויסגאַנג אונטער ווייכווארג קאָנטראָל (LPDDR2 און
LPDDR3) · שטיצע פון ​​עקספּליציטע SDRAM מאָדע רעגיסטער דערהייַנטיקונגען אונטער ווייכווארג קאָנטראָל · פלעקסיבלע אַדרעס מאַפּער לאָגיק צו דערלויבן אַפּלאַקיישאַן ספּעציפיש מאַפּינג פון רודערן, קאָלום,
באַנק ביטן · באַניצער-סעלעקטאַבלע רעפרעש קאָנטראָל אָפּציעס · DDRPERFM פֿאַרבונדענע בלאָק צו העלפֿן מיט פאָרשטעלונג מאָניטאָרינג און טונינג
DDRCTRL און DDRPHYC קענען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.
די DDRMCE (DDR זכּרון סייפער מאָטאָר) הויפּט פֿעיִקייטן זענען ליסטעד אונטן: · AXI סיסטעם באַס בעל/סקלאַווע אינטערפייסיז (64-ביט) · אין-ליין ענקריפּשאַן (פֿאַר שרייבן) און דעקריפּטיאָן (פֿאַר לייענען), באַזירט אויף עמבעדעד פיירוואַל
פּראָגראַמירן · צוויי ענקריפּשאַן מאָדעס פּער ראַיאָן (מאַקסימום איין ראַיאָן): קיין ענקריפּשאַן (בייפּאַס מאָדע),
בלאָק־ציפֿער מאָדע · אָנהייב און סוף פֿון ראַיאָנען דעפֿינירט מיט 64־Kbײַט גראַנולאַריטעט · דיפֿאָלט פֿילטערינג (ראַיאָן 0): יעדער צוטריט געגעבן · ראַיאָן צוטריט פֿילטערינג: קיין
געשטיצטער בלאָק ציפער: AES געשטיצטער קייט מאָדע · בלאָק מאָדע מיט AES ציפער איז קאָמפּאַטיבל מיט ECB מאָדע ספּעסיפיצירט אין NIST FIPS פּובליקאַציע 197 אַוואַנסירטע ענקריפּשאַן סטאַנדאַרט (AES), מיט אַ פֿאַרבונדענע שליסל דעריוויישאַן פונקציע באַזירט אויף Keccak-400 אַלגערידאַם ארויסגעגעבן אויף https://keccak.team webזייטל. · איין סעט פון שרייב-נאר און פארשלאסבארע הויפט שליסל רעגיסטערס · AHB קאנפיגוראציע פארט, פריווילעגירט באוואוסטזיניק

22/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.4

טראַסטזאָנע אַדרעס פּלאַץ קאָנטראָללער פֿאַר DDR (TZC)

TZC ווערט גענוצט צו פילטערן לייענען/שרייבן צוטריטן צו DDR קאנטראלער לויט TrustZone רעכטן און לויט נישט-זיכערע מאסטער (NSAID) אויף ביז ניין פראגראמירבארע ראיאנען: · קאנפיגוראציע נאר געשטיצט דורך פארטרויענסווערדיגע ווייכווארג · איין פילטער איינהייט · ניין ראיאנען:
ראיאן 0 איז שטענדיק איינגעשטעלט און דעקט דעם גאנצן אדרעס קייט. ראיאנען 1 ביז 8 האבן פראגראמירבארע באזע-/ענד-אדרעסן און קענען ווערן צוגעטיילט צו
יעדער איינער אדער ביידע פילטערס. · זיכערע און נישט-זיכערע צוטריט דערלויבענישן פּראָגראַמירט פּער ראַיאָן · נישט-זיכערע צוטריטן געפילטערט לויט NSAID · ראַיאָנען קאָנטראָלירט דורך דעם זעלבן פילטער טאָרן נישט איבערדעקן · דורכפאַל מאָדעס מיט טעות און/אָדער ינטעראַפּט · אַקסעפּטאַנס קייפּאַביליטי = 256 · טויער קיפּער לאָגיק צו אַקטיווירן און דיאַקטיווירן יעדן פילטער · ספּעקולאַטיווע צוטריטן

DS13875 רעוו 5

23/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.5

שטיוול מאָדעס

ביים סטאַרטאַפּ, ווערט די בוט קוואַל געניצט דורך די אינערלעכע בוט ראָם אויסגעקליבן דורך די BOOT פּין און OTP בייטס.

טאַבעלע 2. שטיוול מאָדעס

BOOT2 BOOT1 BOOT0 ערשטן בוט מאָדע

באַמערקונגען

וואַרטן אויף די קומענדיקע פֿאַרבינדונג אויף:

0

0

0

UART און USB(1)

USART3/6 און UART4/5/7/8 אויף דיפאָלט פּינס

USB הויך-גיכקייט מיטל אויף OTG_HS_DP/DM פּינס (2)

0

0

1 סעריעל נאָר בליץ (3) סעריעל נאָר בליץ אויף קוואַדספּי (5)

0

1

0

e·MMC(3)

e·MMC אויף SDMMC2 (דעפאָלט)(5)(6)

0

1

1

NAND פלעש (3)

SLC NAND פלאַש אויף FMC

1

0

0

אנטוויקלונג בוט (קיין פלאַש זכּרון בוט)

געניצט צו באַקומען דיבאַג אַקסעס אָן שטיוול פֿון פלאַש זכּרון (4)

1

0

1

SD קאַרטל (3)

SD קאַרטל אויף SDMMC1 (דעפאָלט)(5)(6)

וואַרטן אויף די קומענדיקע פֿאַרבינדונג אויף:

1

1

0 UART און USB(1)(3) USART3/6 און UART4/5/7/8 אויף דיפאָלט פּינס

USB הויך-גיכקייט מיטל אויף OTG_HS_DP/DM פּינס (2)

1

1

1 סעריעל NAND פלאַש (3) סעריעל NAND פלאַש אויף QUADSPI (5)

1. קען ווערן אויסגעלאשן דורך OTP סעטינגס. 2. USB פארלאנגט HSE זייגער/קריסטאל (זעה AN5474 פאר געשטיצטע פרעקווענצן מיט און אן OTP סעטינגס). 3. בוט קוואל קען ווערן געטוישט דורך OTP סעטינגס (למשלamp(דער ערשטער בוט אויף SD קאַרטל, דערנאָך e·MMC מיט OTP סעטטינגס). 4. קאָרטעקס®-A7 קאָר אין אומענדלעכן שלייף טאָגלינג PA13. 5. דיפאָלט פּינס קענען געענדערט ווערן דורך OTP. 6. אַלטערנאַטיוולי, אַן אַנדער SDMMC צובינד ווי דעם דיפאָלט קען אויסגעקליבן ווערן דורך OTP.

כאָטש נידעריק-לעוועל בוט ווערט געטאָן מיט אינערלעכע זייגערס, ST-געשטעלטע ווייכווארג פּאַקאַדזשאַז, ווי אויך הויפּט עקסטערנע אינטערפייסיז ווי DDR, USB (אָבער נישט לימיטעד צו), דאַרפן אַ קריסטאַל אָדער אַן עקסטערנע אָסילאַטאָר צו זיין פארבונדן אויף HSE פּינס.
זעט RM0475 “STM32MP13xx advanced Arm®-based 32-bit MPUs” אדער AN5474 “Getting started with STM32MP13xx lines hardware development” פאר באגרענעצונגען און רעקאמענדאציעס וועגן HSE פּינס קאנעקשאן און געשטיצטע פרעקווענצן.

24/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.6

מאַכט צושטעלן פאַרוואַלטונג

3.6.1
וואָרענען:

מאַכט צושטעלן סכעמע
· VDD איז די הויפּט צושטעל פֿאַר I/Os און אינערלעכע טיילן ווערן געהאַלטן געשטיצט בעת סטענדביי מאָדע. נוצלעכע וואָלומעןtagדער קייט איז 1.71 V ביז 3.6 V (1.8 V, 2.5 V, 3.0 V אדער 3.3 V טיפיש).
VDD_PLL און VDD_ANA מוזן זיין שטערן-פארבונדן צו VDD. · VDDCPU איז די קאָרטעקס-A7 CPU דעדיקירטע וואָל.tagצושטעל, וועמענס ווערט איז אפהענגיק פון די
געוואונטשענע CPU פרעקווענץ. 1.22 V ביז 1.38 V אין לויף מאָדע. VDD מוז זיין פאראן פאר VDDCPU. · VDDCORE איז די הויפט דיגיטאלע וואליוםtage און ווערט געווענליך אויסגעלאשן בעת ​​סטענדביי מאָדע.tagדער קייט איז 1.21 וואלט ביז 1.29 וואלט אין לויף מאָדע. VDD מוז זיין פאַראַן איידער VDDCORE. · דער VBAT פּין קען זיין פארבונדן צו דער עקסטערנער באַטאַרייע (1.6 וואלט < VBAT < 3.6 וואלט). אויב קיין עקסטערנע באַטאַרייע ווערט נישט גענוצט, מוז דער פּין זיין פארבונדן צו VDD. · VDDA איז דער אנאַלאָג (ADC/VREF), צושטעל וואָולטאַזשtage (1.62 V ביז 3.6 V). ניצן דעם אינערלעכן VREF+ פארלאנגט VDDA גלייך צו אדער העכער ווי VREF+ + 0.3 V. · דער VDDA1V8_REG פין איז דער אויסגאנג פון דעם אינערלעכן רעגולאטאר, פארבונדן אינערלעך צו USB PHY און USB PLL. דער אינערלעכער VDDA1V8_REG רעגולאטאר איז איינגעשטעלט דורך דיפאלט און קען קאנטראלירט ווערן דורך ווייכווארג. עס איז שטענדיג אויסגעלאשן בעת ​​סטענדביי מאָד.
דער ספעציפישער BYPASS_REG1V8 פּין טאָר קיינמאָל נישט לאָזן שוועבן. ער מוז זיין פארבונדן צו VSS אָדער צו VDD צו אַקטיווירן אָדער דעאַקטיווירן דעם באַנד.tagרעגולאַטאָר. ווען VDD = 1.8 V, זאָל BYPASS_REG1V8 זיין געשטעלט. · VDDA1V1_REG פּין איז דער רעזולטאַט פון דעם אינערלעכן רעגולאַטאָר, פארבונדן אינערלעך צו USB PHY. דער אינערלעכער VDDA1V1_REG רעגולאַטאָר איז אַקטיוויזירט דורך דיפאָלט און קען זיין קאַנטראָולד דורך ווייכווארג. עס איז שטענדיק אויסגעלאָשן בעשאַס סטענדביי מאָדע.
· VDD3V3_USBHS איז די USB הויך-גיכקייט צושטעל.tagדי קייט איז פֿון 3.07 וו צו 3.6 וו.
VDD3V3_USBHS טאר נישט זיין פאראן אחוץ אויב VDDA1V8_REG איז פאראן, אנדערש קען פאסירן שטענדיגע שאדן אויף די STM32MP133C/F. דאס מוז זיכער געמאכט ווערן דורך PMIC ראנגקינג ארדער אדער מיט עקסטערנע קאמפאנענטן אין פאל פון א דיסקרעטע קאמפאנענט מאכט צושטעל אימפלעמענטאציע.
· VDDSD1 און VDDSD2 זענען ריספּעקטיוולי SDMMC1 און SDMMC2 SD קאַרטל מאַכט סאַפּלייז צו שטיצן די גאָר שנעל מאָדע.
· VDDQ_DDR איז די DDR IO צושטעל. 1.425 V ביז 1.575 V פארן צובינדן DDR3 זכרונות (1.5 V טיפיש)
1.283 V ביז 1.45 V פֿאַר צובינדן DDR3L זכרונות (1.35 V טיפּיש)
1.14 V ביז 1.3 V פֿאַר צובינדן LPDDR2 אָדער LPDDR3 זכרונות (1.2 V טיפּיש)
בעשאַס מאַכט-אַרויף און מאַכט-אַראָפּ פאַסעס, די פאלגענדע מאַכט סיקוואַנס רעקווירעמענץ מוזן זיין רעספּעקטעד:
· ווען VDD איז אונטער 1 V, מוזן אנדערע מאַכט סאַפּלייז (VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR) בלייבן אונטער VDD + 300 mV.
· ווען VDD איז העכער 1 V, אַלע מאַכט סופּפּליעס זענען פרייַ.
בעת דער אַראָפּגאַנג־פאַזע קען VDD צייטווייליק ווערן נידעריגער ווי אַנדערע צושטעל־געבונגען נאָר אויב די ענערגיע וואָס ווערט צוגעשטעלט צום STM32MP133C/F בלייבט אונטער 1 mJ. דאָס ערלויבט עקסטערנע דיקאַפּלינג קאַפּאַסיטאָרן צו ווערן אויסגעלאָדן מיט אַנדערע צייט־קאָנסטאַנטן בעת ​​דער אַראָפּגאַנג־טראַנזיענט־פאַזע.

DS13875 רעוו 5

25/219
48

פונקטיאָנאַל איבערview
V 3.6
VBOR0 1

פיגור 2. אויפשטעלן/אראפשטעלן סיקווענס

STM32MP133C/F

VDDX(1) VDD

3.6.2
נאטיץ: 26/219

0.3

מאַכט-אויף

אַפּערייטינג מאָדע

מאַכט-אַראָפּ

צייט

פאַרקריפּלט צושטעלן געגנט

VDDX < VDD + 300 מוו

VDDX פרייַ פון VDD

MSv47490V1

1. VDDX באציט זיך צו יעדע מאַכט צושטעל צווישן VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR.

מאַכט צושטעלן מאַשגיעך

די דעווייסעס האָבן אַן אינטעגרירטע מאַכט-אויף ריסעט (POR) / מאַכט-דאַון ריסעט (PDR) קרייַז צוזאַמען מיט אַ בראַונאַוט ריסעט (BOR) קרייַז:
· אויפשטעל-אויף ריסעט (POR)
דער POR סופּערווייזער מאָניטאָרירט VDD מאַכט צושטעל און פאַרגלייכט עס צו אַ פעסטן שוועל. די דעוויסעס בלייבן אין ריסעט מאָדע ווען VDD איז אונטער דעם שוועל, · פּאַוער-דאַון ריסעט (PDR)
דער פּי-די-אַר סופּערווייזער מאָניטאָרירט די VDD מאַכט צושטעל. א ריסעט ווערט דזשענערירט ווען VDD פאַלט אונטער א פעסטן שוועל.
· בראַונאַוט ריסעט (BOR)
דער BOR סופּערווייזער מאָניטאָרירט די VDD מאַכט צושטעל. דריי BOR טרעשאָולדז (פון 2.1 ביז 2.7 V) קענען קאָנפיגורירט ווערן דורך אָפּציע בייטס. א ריסעט ווערט דזשענערירט ווען VDD פאלט אונטער דעם טרעשאָולד.
· אויפשטעל-אויף ריסעט VDDCORE (POR_VDDCORE) דער POR_VDDCORE סופערווייזער מאניטארירט די VDDCORE שטראָם צושטעל און פארגלייכט עס צו א פעסטן שוועל. די VDDCORE דאמעין בלייבט אין ריסעט מאָדע ווען VDDCORE איז אונטער דעם שוועל.
· אויסשטראָם ריסעט VDDCORE (PDR_VDDCORE) דער PDR_VDDCORE סופּערווייזער מאָניטאָרירט VDDCORE מאַכט צושטעל. א VDDCORE דאָמעין ריסעט ווערט דזשענערירט ווען VDDCORE פאַלט אונטער אַ פעסטן שוועל.
· אויפשטעל-אויף-צוריקשטעלן VDDCPU (POR_VDDCPU) דער POR_VDDCPU סופערווייזער מאניטארירט VDDCPU שטראם צושטעל און פארגלייכט עס צו א פעסטן שוועל. די VDDCPU דאמעין בלייבט אין ריסעט מאָד ווען VDDCORE איז אונטער דעם שוועל.
דער PDR_ON פּין איז רעזערווירט פֿאַר STMicroelectronics פּראָדוקציע טעסץ און מוז שטענדיק זיין פארבונדן צו VDD אין אַן אַפּלאַקיישאַן.

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.7

נידעריק-מאַכט סטראַטעגיע

עס זענען דא עטלעכע וועגן צו רעדוצירן מאַכט קאַנסאַמשאַן אויף STM32MP133C/F: · פאַרקלענערן דינאַמיש מאַכט קאַנסאַמשאַן דורך פאַרלאַנגזאַמען די CPU קלאַקס און/אָדער די
באַס מאַטריץ קלאַקס און/אָדער קאָנטראָלירן יחיד פּעריפעראַל קלאַקס. · שפּאָרן מאַכט קאַנסאַמשאַן ווען די CPU איז ליידיק, דורך סעלעקטירן צווישן די בנימצא נידעריק-
מאַכט מאָדעס לויט די באַניצער אַפּלאַקיישאַן באדערפענישן. דאָס אַלאַוז די בעסטע קאָמפּראָמיס צווישן קורץ סטאַרטאַפּ צייט, נידעריק-מאַכט קאַנסאַמשאַן, ווי געזונט ווי בנימצא וועקאַפּ קוואלן, צו זיין דערגרייכט. · ניצן די DVFS (דינאַמיש באַנדtage און פרעקווענץ סקיילינג) אפעראציע פונקטן וואס קאנטראלירט גלייך די CPU זייגער פרעקווענץ ווי אויך די VDDCPU אויסגאבע צושטעל.
די אפערירן מאָדעס ערמעגליכן די קאנטראל פון די זייגער פארטיילונג צו די פארשידענע סיסטעם טיילן און די מאַכט פון די סיסטעם. די סיסטעם אפערירן מאָדע ווערט געטריבן דורך די MPU סוב-סיסטעם.
די MPU סוב-סיסטעם נידעריק-מאַכט מאָדעס זענען ליסטעד אונטן: · Cשלאָף: די CPU קלאַקס זענען סטאַפּט און די פּעריפעראַל(ס) קלאַק אַרבעט ווי
פריער איינגעשטעלט אין די RCC (צוריקשטעלן און קלאָק קאָנטראָללער). · CStop: די CPU פּעריפעראַל(ס) קלאָקס זענען אָפּגעשטעלט. · CStandby: VDDCPU אויסגעלאָשן
CSleep און CStop נידעריק-מאַכט מאָדעס ווערן אַרײַנגעגאַנגען דורך דער CPU ווען זיי עקסעקוטירן די WFI (וואַרטן אויף אינטעראַפּט) אָדער WFE (וואַרטן אויף געשעעניש) אינסטרוקציעס.
די סיסטעם אפערירן מאָדעס וואָס זענען פאַראַן זענען די פאָלגענדע: · לויפן (סיסטעם מיט זיין פולער פאָרשטעלונג, VDDCORE, VDDCPU און קלאָקס ON) · האַלטן (קלאָקס אויסגעלאָשן) · LP-האַלטן (קלאָקס אויסגעלאָשן) · LPLV-האַלטן (קלאָקס אויסגעלאָשן, VDDCORE און VDDCPU צושטעל לעוועל קען זיין נידעריגער) · LPLV-האַלטן2 (VDDCPU אויסגעלאָשן, VDDCORE נידעריגער, און קלאָקס אויסגעלאָשן) · סטאַנדביי (VDDCPU, VDDCORE, און קלאָקס אויסגעלאָשן)

טאַבעלע 3. סיסטעם קעגן CPU מאַכט מאָדע

סיסטעם מאַכט מאָדע

קפּו

לויפן מאָדע

CRun אדער Csleep

סטאָפּ מאָדע LP-סטאָפּ מאָדע LPLV-סטאָפּ מאָדע LPLV-סטאָפּ2 מאָדע
סטאַנדביי מאָדע

Cשטאָפּ אָדער Cסטאַנדביי Cסטאַנדביי

3.8

באַשטעטיק און זייגער קאָנטראָללער (RCC)

דער זייגער און ריסעט קאנטראלער פירט די דזשענעריישאַן פון אַלע די זייגערס, ווי אויך די זייגער גייטינג, און די קאָנטראָל פון די סיסטעם און פּעריפעראַל ריסעטס. RCC גיט אַ הויך בייגיקייט אין די ברירה פון זייגער קוואלן און אַלאַוז אַפּלאַקיישאַן פון זייגער פאַרהעלטענישן צו פֿאַרבעסערן די מאַכט קאַנסאַמשאַן. אין דערצו, אויף עטלעכע קאָמוניקאַציע פּעריפעראַלס וואָס זענען טויגעוודיק צו אַרבעטן מיט

DS13875 רעוו 5

27/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.8.1 3.8.2

צוויי פֿאַרשידענע זייגער דאָמעינען (אָדער אַ באַס צובינד זייגער אָדער אַ קערנעל פּעריפֿערישער זייגער), קען די סיסטעם אָפֿטקייט געביטן ווערן אָן צו מאָדיפֿיצירן די באָדרייט.
זייגער פאַרוואַלטונג
די דעווייסעס שטעלן איין פיר אינערליכע אסילאטארן, צוויי אסילאטארן מיט אן אויסערליכן קריסטאל אדער רעזאנאטאר, דריי אינערליכע אסילאטארן מיט א שנעלער סטארט-אפ צייט און פיר PLLs.
דער RCC באַקומט די פאלגענדע זייגער מקור אינפוטס: · אינערלעכע אָסילאַטאָרן:
64 MHz HSI זייגער (1 % אַקיעראַסי) 4 MHz CSI זייגער 32 kHz LSI זייגער · עקסטערנע אָסילאַטאָרן: 8-48 MHz HSE זייגער 32.768 kHz LSE זייגער
די RCC גיט פיר PLLs: · PLL1 געווידמעט צו די CPU קלאָקינג · PLL2 גיט:
זייגערס פאר די AXI-SS (אריינגערעכנט APB4, APB5, AHB5 און AHB6 בריקן) זייגערס פאר די DDR אינטערפייס · PLL3 וואס גיט: זייגערס פאר די מולטי-שיכט AHB און פעריפערישע באס מאטריץ (אריינגערעכנט די APB1,
APB2, APB3, APB6, AHB1, AHB2, און AHB4) קערנעל קלאַקס פֿאַר פּעריפעראַלס · PLL4 געווידמעט צו דער דזשענעריישאַן פון די קערנעל קלאַקס פֿאַר פֿאַרשידענע פּעריפעראַלס
די סיסטעם הייבט זיך אָן אויף דער HSI זייגער. די באַניצער אַפּליקאַציע קען דאַן אויסקלײַבן די זייגער קאָנפיגוראַציע.
סיסטעם ריסעט קוועלער
דער פּאַוער-אָן ריסעט איניציאַליזירט אַלע רעגיסטערס אַחוץ דעם דיבאַג, אַ טייל פֿון דעם RCC, אַ טייל פֿון די RTC און פּאַוער קאָנטראָללער סטאַטוס רעגיסטערס, ווי אויך דעם באַקאַפּ פּאַוער דאָומיין.
אן אפליקאציע ריסעט ווערט גענערירט פון איינע פון ​​די פאלגנדע קוועלער: · א ריסעט פון NRST פעדל · א ריסעט פון POR און PDR סיגנאל (געווענליך גערופן "power-on" ריסעט) · א ריסעט פון BOR (געווענליך גערופן "brownout") · א ריסעט פון דעם אומאפהענגיקן וואטשדאג 1 · א ריסעט פון דעם אומאפהענגיקן וואטשדאג 2 · א ווייכווארג סיסטעם ריסעט פון דעם קארטעקס-A7 (CPU) · א דורכפאל אויף HSE, ווען די זייגער זיכערהייט סיסטעם אייגנשאפט איז אקטיוויזירט
א סיסטעם ריסעט ווערט גענערירט פון איינע פון ​​די פאלגנדע קוועלער: · אן אפליקאציע ריסעט · א ריסעט פון POR_VDDCORE סיגנאל · אן ארויסגאנג פון סטענדביי מאָדוס צו לויף מאָדוס

28/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

א MPU פּראַסעסער ריסעט ווערט גענערירט פֿון איינעם פֿון די פֿאָלגנדיקע מקורים: · אַ סיסטעם ריסעט · יעדעס מאָל ווען די MPU פֿאַרלאָזט CStandby · אַ ווייכווארג MPU ריסעט פֿון די קאָרטעקס-A7 (CPU)

3.9

אַלגעמיינע צוועקן אַרייַנגאַנג/אַרויסגאַנג (GPIOs)

יעדער פון די GPIO פּינס קען זיין קאָנפיגורירט דורך ווייכווארג ווי אַוטפּוט (פּוש-פּול אָדער אָפֿן-דרעין, מיט אָדער אָן פּול-אַפּ אָדער פּול-דאַון), ווי אַרײַנגאַנג (מיט אָדער אָן פּול-אַפּ אָדער פּול-דאַון) אָדער ווי אַ פּעריפערישע אַלטערנאַטיווע פֿונקציע. רובֿ פון די GPIO פּינס ווערן געטיילט מיט דיגיטאַלע אָדער אַנאַלאָג אַלטערנאַטיווע פֿונקציעס. אַלע GPIOs זענען הויך-קראַנט-פֿעיִק און האָבן גיכקייט סעלעקציע צו בעסער פאַרוואַלטן אינערלעכע ראַש, מאַכט קאַנסאַמשאַן און עלעקטראָמאַגנעטישע ימישאַן.
נאך ריסעט, זענען אלע GPIOs אין אנאלאג מאָדע צו רעדוצירן ענערגיע קאנסומאציע.
די I/O קאָנפיגוראַציע קען ווערן פארשפארט אויב נייטיק דורך נאכפאלגן א ספעציפישע סיקווענץ כדי צו פארמיידן פאַלש שרייבן צו די I/Os רעגיסטערס.
אלע GPIO פּינס קענען אינדיווידועל געשטעלט ווערן אלס זיכער, וואס מיינט אז ווייכווארג צוטריט צו די GPIOs און פארבונדענע פּעריפעראלן דעפינירט אלס זיכער זענען באגרענעצט צו זיכערע ווייכווארג וואס לויפט אויף די CPU.

3.10
באַמערקונג:

טראַסטזאָנע שוץ קאָנטראָללער (ETZPC)
ETZPC ווערט גענוצט צו קאנפיגורירן TrustZone זיכערהייט פון באס מאסטערס און שקלאפן מיט פראגראמירבארע-זיכערהייט אטריביוטן (זיכערבארע רעסורסן). למשל: · אויף-טשיפּ SYSRAM זיכערע ראיאן גרייס קען פראגראמירט ווערן. · AHB און APB פעריפעראלן קענען געמאכט ווערן זיכער אדער נישט-זיכער. · AHB SRAM קען געמאכט ווערן זיכער אדער נישט-זיכער.
דורך דיפאָלט, SYSRAM, AHB SRAMs און זיכערע פּעריפערישע דעוויסעס זענען איינגעשטעלט צו זיכערן צוטריט בלויז, אַזוי זיי זענען נישט צוטריטלעך דורך נישט-זיכערע מאַסטערס ווי DMA1/DMA2.

DS13875 רעוו 5

29/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.11

באַס-אינטערקאָנעקט מאַטריץ
די דעווייסעס האָבן אַן AXI באַס מאַטריץ, איין הויפּט AHB באַס מאַטריץ און באַס בריקן וואָס לאָזן באַס מאַסטערס זיין ינטערקאַנעקטיד מיט באַס סלאַוועס (זעט די בילד אונטן, די פונקטן רעפּרעזענטירן די ענייבאַלד מאַסטער/סלאַווע קאַנעקשאַנז).
פיגור 3. STM32MP133C/F בוס מאַטריץ

מדמאַ

SDMMC2

SDMMC1

DBG פֿון MLAHB פֿאַרבינדונג USBH

קפּו

ETH1 ETH2

128-ביסל

אַקסים

M9

M0

M1 M2

M3

M11

M4

M5

M6

M7

S0

S1 S2 S3 S4 S5 S6 S7 S8 S9

פעליקייַט שקלאַף AXIMC

NIC-400 AXI 64 ביטס 266 MHz – 10 מאַסטערס / 10 סלאַוועס

פֿון AXIM פֿאַרבינדונג DMA1 DMA2 USBO DMA3

M0

M1 M2

M3 M4

M5

M6 M7

S0

S1

S2

S3

S4 S5 אינטערקאָנעקט AHB 32 ביטס 209 MHz – 8 מאַסטערס / 6 סלאַוועס

DDRCTRL 533 MHz AHB בריק צו AHB6 צו MLAHB פארבינדונג FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB AHB בריק צו AHB5 APB בריק צו APB5 APB בריק צו DBG APB
AXI 64 סינקראָנישער מאַסטער פּאָרט AXI 64 סינקראָנישער שקלאַף פּאָרט AXI 64 אַסינקראָנישער מאַסטער פּאָרט AXI 64 אַסינקראָנישער שקלאַף פּאָרט AHB 32 סינקראָנישער מאַסטער פּאָרט AHB 32 סינקראָנישער שקלאַף פּאָרט AHB 32 אַסינקראָנישער מאַסטער פּאָרט AHB 32 אַסינקראָנישער שקלאַף פּאָרט
בריק צו AHB2 SRAM1 SRAM2 SRAM3 צו AXIM פארבינדונג בריק צו AHB4
MSv67511V2

מלאַהב

30/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.12

דמאַ קאַנטראָולערז
די דעווייסעס האָבן די פאלגענדע DMA מאָדולן צו אַראָפּלאָדן CPU טעטיקייט: · אַ מאַסטער דירעקט זכּרון אַקסעס (MDMA)
דער MDMA איז א הויך-גיך DMA קאנטראלער, וואס איז פאראנטווארטלעך פאר אלע סארטן זכרון טראנספערס (פעריפעראל-צו-זכרון, זכרון-צו-זכרון, זכרון-צו-פעריפעראל), אן קיין CPU אקציע. עס האט א מאסטער AXI אינטערפייס. דער MDMA איז ביכולת צו אינטערפייסן מיט די אנדערע DMA קאנטראלערס צו פארברייטערן די סטאנדארט DMA מעגלעכקייטן, אדער קען פירן פעריפעראל DMA פארלאנגען גלייך. יעדער פון די 32 קאנאלן קען דורכפירן בלאק טראנספערס, איבערגעחזרטע בלאק טראנספערס און לינקעד ליסטע טראנספערס. דער MDMA קען ווערן איינגעשטעלט צו מאכן זיכערע טראנספערס צו זיכערע זכרונות. · דריי DMA קאנטראלערס (נישט זיכער DMA1 און DMA2, פלוס זיכער DMA3) יעדער קאנטראלער האט א צוויי-פארט AHB, פאר א סך הכל פון 16 נישט-זיכערע און אכט זיכערע DMA קאנאלן צו דורכפירן FIFO-באזירטע בלאק טראנספערס.
צוויי DMAMUX איינהייטן מולטיפּלעקסירן און רוטן די DMA פּעריפערישע ריקוועסץ צו די דריי DMA קאָנטראָולערס, מיט הויכער בייגיקייט, מאַקסימיזירנדיק די צאָל DMA ריקוועסץ וואָס לויפן גלײַכצײַטיק, ווי אויך דזשענערירנדיק DMA ריקוועסץ פון פּעריפערישע אַוטפּוט טריגערס אָדער DMA געשעענישן.
DMAMUX1 מאַפּט DMA ריקוועסץ פון נישט-זיכערע פּעריפערישע דעוויסעס צו DMA1 און DMA2 קאַנאַלן. DMAMUX2 מאַפּט DMA ריקוועסץ פון זיכערע פּעריפערישע דעוויסעס צו DMA3 קאַנאַלן.

3.13

פארברייטערטער אינטעראַפּט און געשעעניש קאָנטראָללער (EXTI)
דער עקסטענדעד אינטעראַפּט און איווענט קאָנטראָללער (EXTI) פאַרוואַלטעט די CPU און סיסטעם וועקאַפּ דורך קאָנפיגוראַבלע און דירעקט איווענט אינפוטס. EXTI גיט וועקאַפּ ריקוועסץ צו די מאַכט קאָנטראָל, און דזשענערייץ אַן אינטעראַפּט ריקוועסט צו די GIC, און איווענטס צו די CPU איווענט אינפוט.
די EXTI אויפוועק פארלאנגען ערלויבן דאס סיסטעם אויפצווועקן פון סטאָפּ מאָדע, און די CPU אויפצווועקן פון CStop און CStandby מאָדעס.
די אינטעראַפּט ריקוועסט און געשעעניש ריקוועסט דזשענעריישאַן קען אויך ווערן גענוצט אין ראַן מאָדע.
די EXTI אויך כולל די EXTI IOport סעלעקציע.
יעדער אינטעראַפּט אָדער געשעעניש קען ווערן באַשטעטיקט ווי זיכער כּדי צו באַגרענעצן צוטריט נאָר צו זיכערער ווייכווארג.

3.14

סיקליק יבעריקייַט טשעק קאַלקולאַטיאָן אַפּאַראַט (CRC)
די CRC (סיקלישע רעדאַנדאַנסי טשעק) קאַלקולאַציע אַפּאַראַט ווערט גענוצט צו באַקומען אַ CRC קאָד ניצנדיק אַ פּראָגראַמירבארן פּאָלינאָם.
צווישן אנדערע אַפּליקאַציעס, ווערן CRC-באַזירטע טעכניקן גענוצט צו וועריפיצירן דאַטן טראַנסמיסיע אָדער סטאָרידזש אָרנטלעכקייט. אין דעם פאַרנעם פון דעם EN/IEC 60335-1 סטאַנדאַרט, פאָרשלאָגן זיי אַ מיטל צו וועריפיצירן די פלאַש זכּרון אָרנטלעכקייט. די CRC קאַלקולאַציע אַפּאַראַט העלפּט קאַמפּיוטינג אַ חתימה פון די ווייכווארג בעשאַס ראַנטיים, צו זיין קאַמפּערד מיט אַ רעפערענץ חתימה דזשענערייטאַד אין לינק-צייט און סטאָרד אין אַ געגעבן זכּרון אָרט.

DS13875 רעוו 5

31/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.15

פלעקסיבלע זכּרון קאָנטראָללער (FMC)
די הויפּט פֿעיִקייטן פֿון די FMC קאָנטראָללער זענען די פֿאָלגנדיקע: · צובינד מיט סטאַטיש-זכּרון מאַפּט דעוויסעס אַרייַנגערעכנט:
NOR פלאַש זכּרון סטאַטיש אָדער פּסעוודאָ-סטאַטיש ראַנדאָם אַקסעס זכּרון (SRAM, PSRAM) NAND פלאַש זכּרון מיט 4-ביט/8-ביט BCH האַרדווער ECC · 8-,16-ביט דאַטן באַס ברייט · אומאָפּהענגיקע טשיפּ-סעלעקט קאָנטראָל פֿאַר יעדער זכּרון באַנק · אומאָפּהענגיקע קאָנפיגוראַציע פֿאַר יעדער זכּרון באַנק · שרייב FIFO
די FMC קאָנפיגוראַציע רעגיסטערס קענען געמאַכט ווערן זיכער.

3.16

דואַל קוואַד-SPI זכּרון צובינד (QUADSPI)
דער QUADSPI איז אַ ספּעציאַליזירטע קאָמוניקאַציע אינטערפֿייס וואָס צילט אויף איין, צוויי אָדער קוואַד SPI פלאַש זכּרון. עס קען אַרבעטן אין יעדן פון די דריי פֿאָלגנדיקע מאָדעס: · אינדירעקט מאָדע: אַלע אָפּעראַציעס ווערן דורכגעפֿירט מיט די QUADSPI רעגיסטערס. · סטאַטוס-פּאָלינג מאָדע: דער עקסטערנער פלאַש זכּרון סטאַטוס רעגיסטער ווערט פּעריִאָדיש געלייענט און
אַן אינטעראַפּט קען גענערירט ווערן אין פאַל פון אַ פאָן שטעלונג. · זכּרון-געמאַפּט מאָדע: די עקסטערנע פלאַש זכּרון איז געמאַפּט צו די אַדרעס פּלאַץ.
און ווערט געזען דורך דעם סיסטעם ווי עס וואָלט געווען אַן אינערלעכע זכּרון.
ביידע דורכפלוס און קאַפּאַציטעט קענען ווערן פארגרעסערט צווייפאכיג ניצנדיק דואַל-פלאַש מאָדע, וואו צוויי קוואַד-SPI פלאַש זכרונות ווערן צוטריטלעך סיימאַלטייניאַסלי.
QUADSPI איז פארבונדן מיט א פארשפעטיגונג בלאק (DLYBQS) וואס ערלויבט די שטיצע פון ​​עקסטערנע דאטן פרעקווענץ העכער 100 MHz.
די QUADSPI קאָנפיגוראַציע רעגיסטערס קענען זיין זיכער, ווי אויך זיין פאַרהאַלטונג בלאָק.

3.17

אנאַלאָג-צו-דיגיטאַל קאָנווערטערס (ADC1, ADC2)
די דעווייסעס האָבן איינגעבויט צוויי אַנאַלאָג-צו-דיגיטאַל קאָנווערטערס, וועמענס רעזאָלוציע קען קאָנפיגורירט ווערן צו 12-, 10-, 8- אדער 6-ביט. יעדער ADC טיילט ביז 18 עקסטערנע קאַנאַלן, דורכפירנדיק קאָנווערסיעס אין דעם סינגל-שאָט אדער סקען מאָדע. אין סקען מאָדע, ווערט די אויטאָמאַטישע קאָנווערסיע דורכגעפירט אויף אַן אויסגעקליבענער גרופּע פון ​​אַנאַלאָג אינפּוטס.
ביידע ADCs האָבן זיכערע באַס אינטערפייסיז.
יעדער ADC קען ווערן באדינט דורך א DMA קאנטראלער, אזוי ערמעגליכנדיג די אויטאמאטישע טראנספער פון ADC קאנווערטירטע ווערטן צו א ציל-ארט אן קיין ווייכווארג אקציע.
דערצו, אן אנאלאג וואטשדאג אייגנשאפט קען גענוי מאָניטאָרירן די קאָנווערטירטע באַנדtagפון איין, עטלעכע אָדער אַלע אויסגעקליבן טשאַנאַלז. אַ יבעררייַס איז דזשענערייטאַד ווען די קאָנווערטעד וואָלtage איז אַרויס די פּראָוגראַמד טרעשאַלז.
כּדי צו סינקראָניזירן A/D קאָנווערסיע און טיימערס, קענען די ADCs ווערן טריגערד דורך יעדן פון די TIM1, TIM2, TIM3, TIM4, TIM6, TIM8, TIM15, LPTIM1, LPTIM2 און LPTIM3 טיימערס.

32/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.18

טעמפּעראַטור סענסער
די דעווייסעס האָבן אַ טעמפּעראַטור סענסאָר וואָס דזשענערירט אַ וואָלומעןtage (VTS) וואָס ווערייִרט לינעאַר מיט דער טעמפּעראַטור. דער טעמפּעראַטור סענסאָר איז אינטערן פארבונדן צו ADC2_INP12 און קען מעסטן די אַרומיקע טעמפּעראַטור פון דעם אַפּאַראַט פון 40 ביז +125 °C מיט אַ פּינקטלעכקייט פון ±2%.
דער טעמפּעראַטור סענסאָר האט אַ גוטע לינעאַריטעט, אָבער עס מוז קאַליברירט ווערן צו באַקומען אַ גוטע אַלגעמיינע אַקיעראַסי פון די טעמפּעראַטור מעסטונג. וויבאַלד די טעמפּעראַטור סענסאָר אָפסעט ווערייִרט פון טשיפּ צו טשיפּ רעכט צו פּראָצעס וועריאַציע, איז דער אַנקאַליברירטער אינעווייניקסטער טעמפּעראַטור סענסאָר פּאַסיק פֿאַר אַפּליקאַציעס וואָס דעטעקטירן בלויז טעמפּעראַטור ענדערונגען. צו פֿאַרבעסערן די אַקיעראַסי פון די טעמפּעראַטור סענסאָר מעסטונג, ווערט יעדער מיטל אינדיווידועל פֿאַבריק-קאַליברירט דורך ST. די טעמפּעראַטור סענסאָר פֿאַבריק קאַליבראַציע דאַטן ווערן געהיט דורך ST אין די OTP געגנט, וואָס איז צוטריטלעך אין לייענען-בלויז מאָדע.

3.19

דיגיטאַל טעמפּעראַטור סענסאָר (DTS)
די דעווייסעס שטעלן איין א פרעקווענץ אויסגאנג טעמפעראטור סענסאר. די-טי-עס ציילט די פרעקווענץ באזירט אויף די LSE אדער PCLK צו צושטעלן די טעמפעראטור אינפארמאציע.
די פאלגענדע פונקציעס ווערן געשטיצט: · אינטעראַפּט דזשענעריישאַן דורך טעמפּעראַטור שוועל · וועקאַפּ סיגנאַל דזשענעריישאַן דורך טעמפּעראַטור שוועל

3.20
באַמערקונג:

VBAT אָפּעראַציע
די VBAT מאַכט דאָמעין כּולל די RTC, די באַקאַפּ רעגיסטערס און די באַקאַפּ SRAM.
כּדי צו אָפּטימיזירן די באַטאַרייע געדויער, ווערט די מאַכט דאָמעין צוגעשטעלט דורך VDD ווען פאַראַן אָדער דורך די וואָלומען.tagאנגעווענדט אויף VBAT פּין (ווען VDD צושטעל איז נישט פאַראַן). VBAT מאַכט ווערט געטוישט ווען די PDR דעטעקטירט אַז VDD איז געפֿאַלן אונטער דעם PDR לעוועל.
דער וואָלtage אויף די VBAT פּין קען זיין צוגעשטעלט דורך אַן עקסטערנער באַטאַרייע, אַ סופּערקאַפּאַסיטאָר אָדער גלייך דורך VDD. אין די לעצטערע פאַל, איז VBAT מאָדע נישט פונקציאָנעל.
די VBAT אָפּעראַציע איז אַקטיוויזירט ווען VDD איז נישט פאַראַן.
קיינער פון די געשעענישן (עקסטערנע אינטעראַפּטס, טAMP געשעעניש, אדער RTC אלארם/געשעענישן) קענען גלייך צוריקשטעלן די VDD צושטעל און ארויסצווינגען דעם אפאראט פון די VBAT אפעראציע. דאך, TAMP געשעענישן און RTC אַלאַרם/געשעענישן קענען גענוצט ווערן צו דזשענערירן אַ סיגנאַל צו אַן עקסטערנעם קרייַז (טיפּיקלי אַ PMIC) וואָס קען ומקערן די VDD צושטעל.

DS13875 רעוו 5

33/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.21

Voltage רעפערענץ באַפער (VREFBUF)
די דעווייסעס אַריינלייגן אַ באַנדtagא רעפערענץ באַפער וואָס קען גענוצט ווערן ווי אַ באַנדtagרעפערענץ פֿאַר די ADCs, און אויך ווי באַנדtagא רעפערענץ פאר עקסטערנע קאמפאנענטן דורך די VREF+ פין. VREFBUF קען זיין זיכער. די אינערליכע VREFBUF שטיצט פיר וואליומעןtagעס: · 1.65 V · 1.8 V · 2.048 V · 2.5 V אן עקסטערנער וואָלומעtagדי רעפערענץ קען צוגעשטעלט ווערן דורך די VREF+ פּין ווען די אינערלעכע VREFBUF איז אויסגעלאשן.
פיגורע 4. חלקtagE דערמאָנען באַפער

VREFINT

+

VREF+

VSSA

MSv64430V1

3.22

דיגיטאַלער פילטער פֿאַר סיגמאַ-דעלטאַ מאָדולאַטאָר (DFSDM)
די דעווייסעס שטעלן אריין איין DFSDM מיט שטיצע פאר צוויי דידזשיטאלע פילטערס מאדולן און פיר עקסטערנע אינפוט סעריעל קאנאלן (טראַנססיוויערס) אדער אלטערנאטיוו פיר אינטערנע פאראלעלע אינפוטס.
דער DFSDM פֿאַרבינדט עקסטערנע מאָדולאַטאָרן צום דעווייס און דורכפֿירט דיגיטאַלע פֿילטערינג פֿון די באַקומענע דאַטן שטראָמען. מאָדולאַטאָרן ווערן גענוצט צו קאָנווערטירן אַנאַלאָג סיגנאַלן אין דיגיטאַל-סעריאַלע שטראָמען וואָס מאַכן אויס די אינפּוטס פֿון דעם DFSDM.
די DFSDM קען אויך צובינדן PDM (פולס-דענסיטי מאדולאציע) מיקראפאנען און דורכפירן די PDM צו PCM קאנווערזיע און פילטערינג (הארדווער אַקסעלערירט). די DFSDM האט אפציאנעלע פאראלעלע דאטן סטרים אינפוטס פון די ADCs אדער פון די דעווייס זכרון (דורך DMA/CPU טראנספערס אין DFSDM).
די DFSDM טראַנססיווערס שטיצן עטלעכע סעריאַל-אינטערפייס פֿאָרמאַטן (צו שטיצן פֿאַרשידענע מאָדולאַטאָרן). DFSDM דיגיטאַלע פֿילטער מאָדולן פֿירן דורך דיגיטאַלע פּראַסעסינג לויט באַניצער-דעפֿינירטע פֿילטער פּאַראַמעטערס מיט ביז 24-ביט לעצט ADC רעזאָלוציע.

34/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

די DFSDM פּעריפעראַל שטיצט: · פיר מולטיפּלעקסעד אינפוט דיגיטאַל סעריאַל קאַנאַלן:
קאָנפיגוראַבלע SPI צובינד צו פאַרבינדן פאַרשידענע מאָדולאַטאָרן קאָנפיגוראַבלע מאַנטשעסטער קאָדעד 1-דראָט צובינד PDM (פּולס-דענסיטי מאָדולאַציע) מיקראָפאָן אַרייַנשרייַב מאַקסימום אַרייַנשרייַב זייגער אָפטקייט ביז 20 MHz (10 MHz פֿאַר מאַנטשעסטער קאָדירונג) זייגער אַרויסגאַנג פֿאַר מאָדולאַטאָרן (0 צו 20 MHz) · אַלטערנאַטיווע אַרייַנשרייַבן פון פיר אינערלעכע דיגיטאַל פּאַראַלעל טשאַנאַלז (ביז 16-ביט אַרייַנשרייַב האַכלאָטע): אינערלעכע קוואלן: ADC דאַטן אָדער זכּרון דאַטן סטרימז (DMA) · צוויי דיגיטאַל פילטער מאָדולן מיט אַדזשאַסטאַבאַל דיגיטאַל סיגנאַל פּראַסעסינג: Sincx פילטער: פילטער סדר / טיפּ (1 צו 5), אָוווערסampלינג פאַרהעלטעניש (1 צו 1024) אינטעגראַטאָר: אָוווערסampלינג פאַרהעלטעניש (1 ביז 256) · ביז 24-ביט אַרויסגאַנג דאַטן רעזאָלוציע, געחתמעט אַרויסגאַנג דאַטן פֿאָרמאַט · אויטאָמאַטישע דאַטן אָפסעט קערעקשאַן (אָפסעט געהיט אין רעגיסטער דורך באַניצער) · קאָנטינויִערלעך אָדער איין קאָנווערסיע · אָנהייב-פון-קאָנווערסיע טריגערד דורך: ווייכווארג טריגער אינערלעכע טיימערס פונדרויסנדיק געשעענישן אָנהייב-פון-קאָנווערסיע סינקראָניש מיט ערשטער דיגיטאַל פילטער מאָדול (DFSDM) · אַנאַלאָג וואַטשדאָג מיט: נידעריק-ווערט און הויך-ווערט דאַטן שוועל רעגיסטערס דעדאַקייטאַד קאָנפיגוראַבלע Sincx דיגיטאַל פילטער (סדר = 1 ביז 3,
אָוווערסampלינג פאַרהעלטעניש = 1 צו 32) אַרייַנשרייַב פון לעצט רעזולטאַט דאַטן אָדער פון אויסגעקליבענע אַרייַנשרייַב דיגיטאַל סעריאַל קאַנאַלן קאַנטיניואַס מאָניטאָרינג אומאָפּהענגיק פון נאָרמאַל קאַנווערזשאַן · קורץ-קרייַז דעטעקטאָר צו דעטעקטירן סאַטשערייטאַד אַנאַלאָג אַרייַנשרייַב ווערטן (ונטערשטער און שפּיץ קייט): ביז 8-ביט ציילער צו דעטעקטירן 1 צו 256 קאָנסעקוטיווע 0'ס אָדער 1'ס אויף סעריאַל דאַטן סטרים מאָניטאָרינג קאַנטיניואַסלי יעדער אַרייַנשרייַב סעריאַל קאַנאַל · ברעכן סיגנאַל דזשענעריישאַן אויף אַנאַלאָג וואַטשדאָג געשעעניש אָדער אויף קורץ-קרייַז דעטעקטאָר געשעעניש · עקסטרעמען דעטעקטאָר: סטאָרידזש פון מינימום און מאַקסימום ווערטן פון לעצט קאַנווערזשאַן דאַטן ריפרעשט דורך ווייכווארג · DMA קייפּאַבילאַטי צו לייענען די לעצט קאַנווערזשאַן דאַטן · ינטעראַפּטס: סוף פון קאַנווערזשאַן, אָוווערראַן, אַנאַלאָג וואַטשדאָג, קורץ קרייַז, אַרייַנשרייַב סעריאַל קאַנאַל זייגער אַוועק · "רעגולער" אָדער "ינדזשעקטעד" קאַנווערזשאַנז: "רעגולער" קאַנווערזשאַנז קענען זיין געבעטן אין קיין צייט אָדער אפילו אין קאַנטיניואַס מאָדע
אָן קיין השפּעה אויף די צייט פון "אינדזשעקטעד" קאָנווערסיעס "אינדזשעקטעד" קאָנווערסיעס פֿאַר פּינקטלעכן צייט און מיט הויך קאָנווערסיע פּריאָריטעט

DS13875 רעוו 5

35/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.23

אמת טראַפ נומער גענעראַטאָר (RNG)
די דעוויסעס שטעלן אריין איין RNG וואס גיט 32-ביט ראַנדאָם נומערן דזשענערייטאַד דורך אַן אינטעגרירט אַנאַלאָג קרייַז.
די RNG קען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.
די עכטע RNG פארבינדט זיך צו די זיכערע AES און PKA פּעריפערישע דעוויסעס דורך א דעדיקירטן באס (נישט ליינענד דורך די CPU).

3.24

קריפּטאָגראַפֿישע און העש פּראַסעסאָרן (CRYP, SAES, PKA און HASH)
די דעווייסעס שטעלן איין איין קריפּטאָגראַפֿישער פּראַסעסאָר וואָס שטיצט די אַוואַנסירטע קריפּטאָגראַפֿישע אַלגעריטמען וואָס זענען געוויינטלעך נויטיק צו ענשור קאָנפֿידענציאַליטעט, אָטענטאַקיישאַן, דאַטן אָרנטלעכקייט און ניט-אָפּלייקענונג ווען מען וועקסלט מעסעדזשעס מיט אַ פּיר.
די דעווייסעס אויך אַריינשטעלן אַ דעדיקירטן DPA-קעגנשטעליקן זיכערן AES 128- און 256-ביט שליסל (SAES) און PKA האַרדווער ענקריפּשאַן/דעקריפּטשאַן אַקסעלעראַטאָר, מיט אַ דעדיקירטן האַרדווער באַס נישט צוטריטלעך דורך די CPU.
CRYP הויפּט פֿעיִקייטן: · DES/TDES (דאַטן ענקריפּשאַן סטאַנדאַרט/טריפּל דאַטן ענקריפּשאַן סטאַנדאַרט): ECB (עלעקטראָניש
קאָדבוך) און CBC (ציפֿער בלאָק טשיינינג) טשיינינג אַלגעריטמען, 64-, 128- אדער 192-ביט שליסל · AES (אַוואַנסירטער ענקריפּשאַן סטאַנדאַרט): ECB, CBC, GCM, CCM, און CTR (קאַונטער מאָדע) טשיינינג אַלגעריטמען, 128-, 192- אדער 256-ביט שליסל
אוניווערסאַלע HASH הויפּט פֿעיִקייטן: · SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3 (זיכערע HASH אַלגעריטמען) · HMAC
דער קריפּטאָגראַפֿישער אַקסעלעראַטאָר שטיצט DMA בעטן דזשענעריישאַן.
CRYP, SAES, PKA און HASH קענען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.

3.25

שטיוול און זיכערהייט און OTP קאנטראל (BSEC)
די BSEC (boot and security and OTP control) איז בדעה צו קאָנטראָלירן אַן OTP (איינמאָל פּראָגראַמירבאַר) פיוז קעסטל, געניצט פֿאַר עמבעדעד ניט-וואָלאַטייל סטאָרידזש פֿאַר מיטל קאָנפיגוראַציע און זיכערהייט פּאַראַמעטערס. עטלעכע טיילן פון BSEC מוז זיין קאָנפיגורעד ווי צוטריטלעך בלויז דורך זיכער ווייכווארג.
די BSEC קען ניצן OTP ווערטער פאר סטאָרידזש פון HWKEY 256-ביט פאר SAES (זיכער AES).

36/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.26

טיימערז און וואַטשדאָגס
די דעווייסעס אַרייַננעמען צוויי אַוואַנסירטע-קאָנטראָל טיימערס, צען אַלגעמיינע טיימערס (פון וועלכע זיבן זענען זיכער), צוויי באַזישע טיימערס, פינף נידעריק-מאַכט טיימערס, צוויי וואַטשדאָגס, און פיר סיסטעם טיימערס אין יעדן קאָרטעקס-A7.
אַלע טיימער קאַונטערס קענען ווערן איינגעפֿראָרן אין דיבאַג מאָדע.
די טאבעלע אונטן פארגלייכט די אייגנשאפטן פון די פארגעשריטענע-קאנטראל, אלגעמיינע, באזישע און נידעריג-מאכט טיימערס.

טיימער טיפּ

טיימער

טיש 4. טייַמער שטריך פאַרגלייַך

קאַונטער רעזאָלוציע-
טיאָן

טאָמבאַנק טיפּ

פּרעסקיילער פאַקטאָר

DMA פארלאנג דזשענעריישאַן

כאַפּן/פאַרגלייַכן קאַנאַלן

קאָמפּלעמענטאַרע רעזולטאַט

מאַקס צובינד
זייגער (MHz)

מאַקס
טייַמער
זייגער (MHz)(1)

אַוואַנסירטע TIM1, -קאָנטראָל TIM8

16-ביסל

אַרויף, יעדע גאַנצע צאָל אַראָפּ, צווישן 1 אַרויף/אַראָפּ און 65536

יא

טיים2 טיים5

32-ביסל

אַרויף, יעדע גאַנצע צאָל אַראָפּ, צווישן 1 אַרויף/אַראָפּ און 65536

יא

טיים3 טיים4

16-ביסל

אַרויף, יעדע גאַנצע צאָל אַראָפּ, צווישן 1 אַרויף/אַראָפּ און 65536

יא

קיין גאַנץ נומער

TIM12(2) 16-ביט

אַרויף צווישן 1

ניין

אַלגעמיינע

און 65536

ציל

טיים13(2) טיים14(2)

16-ביסל

יעדע גאַנצע צאָל אַרויף צווישן 1
און 65536

ניין

קיין גאַנץ נומער

TIM15(2) 16-ביט

אַרויף צווישן 1

יא

און 65536

טיים16(2) טיים17(2)

16-ביסל

יעדע גאַנצע צאָל אַרויף צווישן 1
און 65536

יא

באַסיק

טימ6, טימ7

16-ביסל

יעדע גאַנצע צאָל אַרויף צווישן 1
און 65536

יא

LPTIM1,

נידעריק-מאַכט

LPTIM2(2), LPTIM3(2),
LPTIM4,

16-ביסל

1, 2, 4, 8, אַרויף 16, 32, 64,
128

ניין

LPTIM5

6

4

104.5

209

4

ניין

104.5

209

4

ניין

104.5

209

2

ניין

104.5

209

1

ניין

104.5

209

2

1

104.5

209

1

1

104.5

209

0

ניין

104.5

209

1(3)

ניין

104.5 104.5

1. די מאַקסימום טייַמער זייגער איז ביז 209 MHz דיפּענדינג אויף TIMGxPRE ביט אין די RCC. 2. זיכערער טייַמער. 3. קיין קאַפּטשער קאַנאַל אויף LPTIM.

DS13875 רעוו 5

37/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.26.1 3.26.2 3.26.3

אַוואַנסירטע קאָנטראָל טיימערס (TIM1, TIM8)
די פארגעשריטענע-קאנטראל טיימערס (TIM1, TIM8) קענען געזען ווערן ווי דריי-פאזיגע PWM גענעראטארן מולטיפּלעקסירט אויף 6 קאנאלן. זיי האבן קאמפלעמענטארע PWM אויסגאבן מיט פראגראמירבארע איינגעשטעלטע טויטע צייטן. זיי קענען אויך באטראכט ווערן ווי פולשטענדיגע אלגעמיינע טיימערס. זייערע פיר אומאפהענגיקע קאנאלן קענען גענוצט ווערן פאר: · אינפוט כאפּן · אויספוט פארגלייכן · PWM דזשענעראציע (ראַנד- אדער צענטער-אויסגעשטעלטע מאָדעס) · איין-פולס מאָדע אויספוט
אויב קאָנפיגורירט ווי נאָרמאַלע 16-ביט טיימערס, האָבן זיי די זעלבע פֿעיִקייטן ווי די אַלגעמיינע טיימערס. אויב קאָנפיגורירט ווי 16-ביט PWM דזשענעראַטאָרן, האָבן זיי פולע מאָדולאַציע קייפּאַביליטי (0-100%).
דער אַוואַנסירטער-קאָנטראָל טייַמער קען אַרבעטן צוזאַמען מיט די אַלגעמיינע טייַמערס דורך די טייַמער לינק פֿונקציע פֿאַר סינגקראַנייזיישאַן אָדער געשעעניש קייטינג.
TIM1 און TIM8 שטיצן אומאפהענגיקע DMA פארלאנג דזשענעריישאַן.
אַלגעמיינע טיימערס (TIM2, TIM3, TIM4, TIM5, TIM12, TIM13, TIM14, TIM15, TIM16, TIM17)
עס זענען דא צען סינקראָניזירבארע אַלגעמיינע טיימערס איינגעבויט אין די STM32MP133C/F דעוויסעס (זעט טאַבעלע 4 פֿאַר די אונטערשיידן). · TIM2, TIM3, TIM4, TIM5
TIM 2 און TIM5 זענען באזירט אויף א 32-ביט אויטאָ-רילאָוד אַרויף/אַראָפּ ציילער און א 16-ביט פּריסקיילער, בשעת TIM3 און TIM4 זענען באזירט אויף א 16-ביט אויטאָ-רילאָוד אַרויף/אַראָפּ ציילער און א 16-ביט פּריסקיילער. אַלע טיימערס האָבן פיר אומאָפּהענגיקע קאַנאַלן פֿאַר אינפוט קאַפּטשער/אויטפּוט פאַרגלייַך, PWM אָדער איין-פּולס מאָדע אויספּוט. דאָס גיט ביז 16 אינפוט קאַפּטשער/אויטפּוט פאַרגלייַך/PWMs אויף די גרעסטע פּאַקאַדזשאַז. די אַלגעמיינע טיימערס קענען אַרבעטן צוזאַמען, אָדער מיט די אַנדערע אַלגעמיינע טיימערס און די אַוואַנסירטע-קאָנטראָל טיימערס TIM1 און TIM8, דורך די טיימער לינק פֿונקציע פֿאַר סינגקראָניזאַציע אָדער געשעעניש טשיינינג. יעדער פון די אַלגעמיינע טיימערס קען ווערן גענוצט צו דזשענערירן PWM אויספּוטן. TIM2, TIM3, TIM4, TIM5 האָבן אַלע אומאָפּהענגיקע DMA בעטן דזשענעריישאַן. זיי זענען טויגעוודיק צו האַנדלען מיט קוואַדראַטור (ינקרעמענטאַל) ענקאָדער סיגנאַלן און די דיגיטאַל אויספּוטן פון איין ביז פיר האַל-עפֿעקט סענסאָרן. · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 די טיימערס זענען באזירט אויף א 16-ביט אויטא-רילאָוד אַופּקאַונטער און א 16-ביט פּריסקיילער. TIM13, TIM14, TIM16 און TIM17 האָבן איין אומאָפּהענגיקן קאַנאַל, בשעת TIM12 און TIM15 האָבן צוויי אומאָפּהענגיקע קאַנאַלן פֿאַר אינפוט קאַפּטשער/אַוטפּוט פאַרגלייַך, PWM אָדער איין-פּולס מאָדע אַוטפּוט. זיי קענען זיין סינגקראַנייזד מיט די TIM2, TIM3, TIM4, TIM5 פול-פיטשערד אַלגעמיינע טיימערס אָדער געניצט ווי פּשוט צייטבאַזעס. יעדער פון די טיימערס קען זיין דעפינירט (אין ETZPC) ווי צוטריטלעך בלויז דורך זיכער ווייכווארג.
גרונטלעכע טיימערס (TIM6 און TIM7)
די טיימערס ווערן בעיקר גענוצט ווי אַ גענערישע 16-ביט צייט באַזע.
TIM6 און TIM7 שטיצן אומאפהענגיקע DMA פארלאנג דזשענעריישאַן.

38/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.26.4
3.26.5 3.26.6

נידעריק-מאַכט טיימערס (LPTIM1, LPTIM2, LPTIM3, LPTIM4, LPTIM5)
יעדער נידעריק-מאַכט טייַמער האט אַן אומאָפּהענגיקן זייגער און לויפט אויך אין סטאָפּ מאָדע אויב עס איז געטאַקט דורך LSE, LSI אָדער אַן עקסטערנעם זייגער. אַן LPTIMx איז ביכולת צו וועקן דעם מיטל פון סטאָפּ מאָדע.
די נידעריק-מאַכט טיימערס שטיצן די פאלגענדע פֿעיִקייטן: · 16-ביט אַרויף קאַונטער מיט 16-ביט אויטאָרילאָד רעגיסטער · 16-ביט פאַרגלייַך רעגיסטער · קאָנפיגוראַבלע אַוטפּוט: פּולס, PWM · קאָנטינואַס/איין-שאָס מאָדע · סעלעקטאַבאַל ווייכווארג/האַרדווער אַרייַנשרייַב טריגער · סעלעקטאַבאַל זייגער מקור:
אינערלעכע זייגער מקור: LSE, LSI, HSI אדער APB זייגער עקסטערנע זייגער מקור איבער LPTIM אינפוט (ארבעט אפילו אן קיין אינערלעכע זייגער
מקור לויפט, גענוצט דורך די פּולס ציילער אַפּליקאַציע) · פּראָגראַמירבאַר דיגיטאַל גליטש פילטער · ענקאָדער מאָדע
LPTIM2 און LPTIM3 קענען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.
אומאפהענגיקע וואַטשדאָגס (IWDG1, IWDG2)
אן אומאפהענגיקער וואַטשדאָג איז באַזירט אויף אַ 12-ביט דאַונקאַונטער און אַ 8-ביט פּריסקיילער. עס ווערט געטאַקט פֿון אַן אומאפהענגיקן 32 kHz אינערלעכן RC (LSI) און, ווײַל עס אַרבעט אומאפהענגיק פֿון דעם הויפּט זייגער, קען עס אַרבעטן אין סטאָפּ און סטאַנדביי מאָדעס. IWDG קען ווערן גענוצט ווי אַ וואַטשדאָג צו ריסעטן דעם מיטל ווען אַ פּראָבלעם פּאַסירט. עס איז האַרדווער- אָדער סאָפֿטווער-קאָנפֿיגורירבאַר דורך די אָפּציע בײַטס.
IWDG1 קען מען דעפינירן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.
גענערישע טיימערס (Cortex-A7 CNT)
קאָרטעקס-A7 גענערישע טיימערס וואָס זענען איינגעבויט אין קאָרטעקס-A7 ווערן געפיטערט דורך ווערט פון סיסטעם טיימינג דזשענעריישאַן (STGEN).
דער קאָרטעקס-A7 פּראַסעסער גיט די פאלגענדע טיימערס: · פיזישער טיימער פֿאַר נוצן אין זיכערע און נישט-זיכערע מאָדעס
די רעגיסטערס פֿאַר דעם פֿיזישן טייַמער זענען באַנקירט צו צושטעלן זיכערע און נישט-זיכערע קאָפּיעס. · ווירטועל טייַמער פֿאַר נוצן אין נישט-זיכערע מאָדעס · פֿיזישער טייַמער פֿאַר נוצן אין היפּערווייזער מאָדע
גענערישע טיימערס זענען נישט מעמאָרי-געמאַפּט פּעריפערישע דעוויסעס און זענען דעמאָלט צוטריטלעך בלויז דורך ספּעציפֿישע קאָרטעקס-A7 קאָפּראָסעסאָר אינסטרוקציעס (cp15).

3.27

סיסטעם טיימער דזשענעריישאַן (STGEN)
די סיסטעם צייט דזשענעריישאַן (STGEN) דזשענערירט אַ צייט-צייל ווערט וואָס גיט אַ קאָנסיסטענט view פון צייט פֿאַר אַלע קאָרטעקס-A7 גענערישע טיימערס.

DS13875 רעוו 5

39/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

די סיסטעם טיימינג דזשענעריישאַן האט די פאלגענדע שליסל פֿעיִקייטן: · 64-ביט ברייט צו ויסמיידן ראָולאָוווער פּראָבלעמען · אָנהייבן פון נול אָדער אַ פּראָגראַממאַבאַל ווערט · קאָנטראָל APB צובינד (STGENC) וואָס אַלאַוז די טיימער צו זיין געראַטעוועט און ריסטאָרד
איבער פּאַוערדאַון געשעענישן · לייענען-נאָר APB צובינד (STGENR) וואָס אַלאַוז די טייַמער ווערט צו זיין לייענען דורך ניט-
זיכערע ווייכווארג און דיבאַג מכשירים · טיימער ווערט ינקרעמענטינג וואָס קען זיין סטאַפּט בעשאַס סיסטעם דיבאַג
STGENC קען מען דעפינירן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.

3.28

פאַקטיש-צייט זייגער (RTC)
דער RTC גיט אן אויטאמאטישע אויפוועקונג צו פירן אלע נידעריג-מאכט מאָדעס. RTC איז אן אומאפהענגיקער BCD טיימער/ציילער און גיט א צייט-פון-טאג זייגער/קאלענדאר מיט פראגראמירבארע שרעק אינטעראפטן.
די RTC כולל אויך אַ פּעריִאָדישע פּראָגראַמירבארע וועקאַפּ פאָן מיט ינטעראַפּט קייפּאַבילאַטי.
צוויי 32-ביט רעגיסטערס אנטהאלטן די סעקונדעס, מינוטן, שעה (12- אדער 24-שעה פֿאָרמאַט), טאָג (טאָג פון וואָך), דאַטע (טאָג פון חודש), חודש און יאָר, אויסגעדריקט אין בינאַרי קאָדירטן דעצימאַל פֿאָרמאַט (BCD). דער ווערט פון סוב-סעקונדעס איז אויך בנימצא אין בינאַרי פֿאָרמאַט.
ביינערי מאָדע איז געשטיצט צו פֿאַרלייכטערן ווייכווארג דרייווער פאַרוואַלטונג.
קאָמפּענסאַציעס פֿאַר 28-, 29- (שפּור־יאָר), 30-, און 31־טאָגיקע חדשים ווערן אויטאָמאַטיש דורכגעפֿירט. זומערצייט קאָמפּענסאַציע קען אויך דורכגעפֿירט ווערן.
נאָך 32-ביט רעגיסטערס אַנטהאַלטן די פּראָגראַמירבארע אַלאַרם סוב-סעקונדעס, סעקונדעס, מינוטן, שעה, טאָג און דאַטע.
א דיגיטאַלע קאַליבראַציע פֿונקציע איז בנימצא צו קאָמפּענסירן פֿאַר יעדער אָפּנייגונג אין קריסטאַל אָסילאַטאָר אַקיעראַסי.
נאך דעם וואס מען ריסעט דעם בעקאפ דאמעין, ווערן אלע RTC רעגיסטערס באשיצט קעגן מעגליכע פאראזיטישע שרייב צוטריטן און באשיצט דורך זיכערן צוטריט.
אזוי לאנג ווי די צושטעל באַנדtagאויב עס בלייבט אין דעם אפעראציע-ראַנג, שטעלט זיך דער RTC קיינמאָל נישט אָפּ, נישט קוקנדיק אויף דעם סטאַטוס פונעם דעווייס (לויפן מאָדע, נידעריק-מאַכט מאָדע אָדער אונטער ריסעט).
די RTC הויפּט פֿעיִקייטן זענען די פֿאָלגנדיקע: · קאַלענדאַר מיט סובסעקונדעס, סעקונדעס, מינוטן, שעה (12 אָדער 24 פֿאָרמאַט), טאָג (טאָג פֿון
וואָך), דאַטע (טאָג פון חודש), חודש און יאָר · זומער צייט קאָמפּענסאַציע פּראָגראַמירבאַר דורך ווייכווארג · פּראָגראַמירבאַרער אַלאַרם מיט ינטעראַפּט פונקציע. דער אַלאַרם קען ווערן אויסגערופן דורך יעדן
קאָמבינאַציע פֿון די קאַלענדאַר פֿעלדער. · אויטאָמאַטישע אויפֿוועק־איינהייט וואָס דזשענערירט אַ פּעריִאָדישן פֿאָן וואָס טריגערט אַן אויטאָמאַטישע אויפֿוועקונג
איבעררייַס · רעפערענץ זייגער דעטעקציע: א מער גענויער צווייטער מקור זייגער (50 אדער 60 הערץ) קען זיין
געניצט צו פֿאַרבעסערן די קאַלענדאַר פּינקטלעכקייט. · פּינקטלעכע סינקראָניזאַציע מיט אַן עקסטערנעם זייגער ניצנדיק די סוב-סעקונדע שיפט פֿונקציע · דיגיטאַלע קאַליבראַציע קרייַז (פּעריאָדיש ציילער קערעקשאַן): 0.95 פּיפּיעם פּינקטלעכקייט, באַקומען אין אַ
קאליבראציע פֿענצטער פֿון עטלעכע סעקונדעס

40/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

· צייטamp פונקציע פֿאַר געשעעניש שפּאָרן · סטאָרידזש פון SWKEY אין RTC באַקאַפּ רעגיסטערס מיט דירעקט באַס אַקסעס צו SAE (נישט
ליינענדיג דורך די סי-פי-יו) · מאסקירבארע אינטעראַפּץ/געשעענישן:
אַלאַרם א אַלאַרם ב אויפוועקן איבעררייַס צייטamp · טראַסטזאָנע שטיצע: RTC גאָר זיכערער אַלאַרם A, אַלאַרם B, וועקאַפּ טייַמער און צייט-טעסטamp יחיד זיכער אָדער נישט זיכער
קאָנפיגוראַציע RTC קאַליבראַציע געטאָן אין זיכער אויף ניט-זיכער קאָנפיגוראַציע

3.29

Tampער און באַקאַפּ רעדזשיסטערז (TAMP)
32 x 32-ביט באַקאַפּ רעגיסטערס ווערן געהאלטן אין אַלע נידעריק-מאַכט מאָדעס און אויך אין VBAT מאָדע. זיי קענען ווערן גענוצט צו סטאָרירן סענסיטיווע דאַטן ווייל זייער אינהאַלט איז פּראָטעקטעד דורך בייampער דעטעקציע קרייַז.
זיבן טampער אַרייַנגאַנג פּינס און פינף טampער אַוטפּוט פּינס זענען בנימצא פֿאַר אַנטי-טampער דעטעקציע. די עקסטערנע טampער פּינס קענען זיין קאָנפיגורירט פֿאַר ברעג דעטעקשאַן, ברעג און לעוועל, לעוועל דעטעקשאַן מיט פֿילטערינג, אָדער אַקטיוו טampוואָס פאַרגרעסערט דעם זיכערהייט לעוועל דורך אויטאָמאַטיש קאָנטראָלירן אַז די טampדי פּינס זענען נישט אויסערלעך געעפנט אדער קורץ-געשלאסן.
TAMP הויפּט פֿעיִקייטן · 32 באַקאַפּ רעגיסטערס (TAMP_BKPxR) אימפלעמענטירט אין דעם RTC דאמעין וואס בלייבט
אנגעצינדן דורך VBAT ווען די VDD מאַכט איז אויסגעלאָשן · 12 טampעס זענען דא שפּילקעס (זיבן איינגאַבעס און פינף אַרויסגאַבעס) · יעדער טampער דעטעקציע קען דזשענערירן אַ RTC צייט-טעסטamp געשעעניש. · יעדע טampער דעטעקציע אויסמעקט די באַקאַפּ רעגיסטערס. · טראַסטזאָנע שטיצע:
טיampזיכערע אדער נישט-זיכערע קאנפיגוראציע באַקאַפּ רעגיסטרירט קאנפיגוראציע אין דריי קאנפיגורירבארע-גרייס געביטן:
. איין לייען/שרייבן זיכערע געגנט . איין לייען/שרייבן זיכערע/לייען נישט-זיכערע געגנט . איין לייען/שרייבן נישט-זיכערע געגנט · מאָנאָטאָנישער ציילער

3.30

אינטער-אינטעגרירטע קרייז אינטערפייסעס (I2C1, I2C2, I2C3, I2C4, I2C5)
די דעוויסעס האָבן פינף I2C אינטערפייסיז.
די I2C בוס אינטערפייס האנדלט מיט קאמוניקאציעס צווישן די STM32MP133C/F און די סעריאַל I2C בוס. עס קאנטראלירט אלע I2C בוס-ספעציפישע סיקווענסינג, פראטאקאל, ארביטראציע און טיימינג.

DS13875 רעוו 5

41/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

די I2C פּעריפערישע שטיצט: · I2C-בוס ספּעציפֿיקאַציע און באַניצער מאַנואַל רעוו. 5 קאָמפּאַטאַביליטי:
שקלאַף און בעל מאָדעס, מולטימאַסטער קייפּאַביליטי סטאַנדאַרד-מאָדע (Sm), מיט אַ ביטרייט ביז 100 kbit/s שנעל-מאָדע (Fm), מיט אַ ביטרייט ביז 400 kbit/s שנעל-מאָדע פּלוס (Fm+), מיט אַ ביטרייט ביז 1 Mbit/s און 20 mA אַוטפּוט דרייוו I/Os 7-ביט און 10-ביט אַדרעסינג מאָדע, קייפל 7-ביט שקלאַף אַדרעסעס פּראָגראַמירבאַר סעטאַפּ און האַלטן צייטן אָפּטיאָנאַל זייגער סטרעטשינג · סיסטעם פאַרוואַלטונג באַס (SMBus) ספּעסיפיקאַציע רעוו 2.0 קאַמפּאַטאַבילאַטי: האַרדווער PEC (פּאַקעט טעות טשעקינג) דזשענעריישאַן און וועראַפאַקיישאַן מיט ACK
קאָנטראָל אַדרעס רעזאָלוציע פּראָטאָקאָל (ARP) שטיצע SMBus אַלערט · מאַכט סיסטעם פאַרוואַלטונג פּראָטאָקאָל (PMBusTM) ספּעסיפיקאַציע רעוו 1.1 קאָמפּאַטאַבילאַטי · אומאָפּהענגיקע זייגער: אַ ברירה פון אומאָפּהענגיקע זייגער קוואלן אַלאַוינג די I2C קאָמוניקאַציע גיכקייַט צו זיין אומאָפּהענגיק פון די PCLK ריפּראָגראַממינג · וועקן זיך פון סטאָפּ מאָדע אויף אַדרעס גלייַכן · פּראָגראַממאַבלע אַנאַלאָג און דיגיטאַל ראַש פילטערס · 1-בייט באַפער מיט DMA קייפּאַבילאַטי
I2C3, I2C4 און I2C5 קענען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.

3.31

אוניווערסאַלער סינקראָנישער אַסינקראָנישער ופנעמער טראַנסמיטער (USART1, USART2, USART3, USART6 און UART4, UART5, UART7, UART8)
די דעווייסעס האָבן פיר איינגעבויטע אוניווערסאַלע סינקראָנישע ריסיווער טראַנסמיטערס (USART1, USART2, USART3 און USART6) און פיר אוניווערסאַלע אַסינקראָנישע ריסיווער טראַנסמיטערס (UART4, UART5, UART7 און UART8). זעט די טאַבעלע אונטן פֿאַר אַ קיצער פון USARTx און UARTx פֿעיִקייטן.
די אינטערפייסעס צושטעלן אַסינקראָנאָסע קאָמוניקאַציע, IrDA SIR ENDEC שטיצע, מולטיפּראָסעסאָר קאָמוניקאַציע מאָדע, איין-דראָט האַלב-דופּלעקס קאָמוניקאַציע מאָדע און האָבן LIN מאַסטער/סקלאַווע קייפּאַבילאַטי. זיי צושטעלן האַרדווער פאַרוואַלטונג פון די CTS און RTS סיגנאַלן, און RS485 דרייווער ענייבאַל. זיי זענען ביכולת צו קאָמוניקירן מיט גיכקייטן פון ביז 13 Mbit/s.
USART1, USART2, USART3 און USART6 צושטעלן אויך סמאַרטקאַרד מאָדע (ISO 7816 קאָמפּאַטיבל) און SPI-ווי קאָמוניקאַציע קייפּאַבילאַטי.
אַלע USART האָבן אַ קלאָק דאָמעין אומאָפּהענגיק פֿון די CPU קלאָק, וואָס ערלויבט די USARTx צו וועקן די STM32MP133C/F פֿון סטאָפּ מאָדע ניצנדיק באַודרייטס ביז 200 Kbaud. די וועקאַפּ געשעענישן פֿון סטאָפּ מאָדע זענען פּראָגראַמירבאַר און קענען זיין:
· אָנהייבן ביט דעטעקציע
· יעדער באַקומענער דאַטן ראַם
· אַ ספּעציפֿיש פּראָגראַמירטער דאַטן ראַם

42/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

כל USART ינטערפייסיז קענען זיין געדינט דורך די DMA קאָנטראָללער.

טאַבעלע 5. USART/UART פֿעיִטשערז

USART מאָדעס/פֿעיִטשערז (1)

USART1/2/3/6

UART4/5/7/8

ייַזנוואַרג לויפן קאָנטראָל פֿאַר מאָדעם

X

X

קעסיידערדיק קאָמוניקאַציע ניצן DMA

X

X

מולטיפּראַסעסער קאָמוניקאַציע

X

X

סינקראָניש SPI מאָדע (מאַסטער/סקלאַווע)

X

סמאַרטקאַרד מאָדע

X

איין-דראָט האַלב-דופּלעקס קאָמוניקאַציע IrDA SIR ENDEC בלאָק

X

X

X

X

LIN מאָדע

X

X

דואַל זייגער דאָמעין און וועקן זיך פֿון נידעריק מאַכט מאָדע

X

X

ופנעמער טיימאַוט ינטעראַפּט מאָדבוס קאָמוניקאַציע

X

X

X

X

אַוטאָ באַוד קורס דיטעקשאַן

X

X

דרייווער געבן

X

X

USART דאַטן לענג

7, 8 און 9 ביטס

1. X = געשטיצט.

USART1 און USART2 קענען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.

3.32

סעריאַלע פּעריפערישע אינטערפייסיז (SPI1, SPI2, SPI3, SPI4, SPI5) אינטער-אינטעגרירטע סאַונד אינטערפייסיז (I2S1, I2S2, I2S3, I2S4)
די דעווייסעס האָבן ביז פינף SPIs (SPI2S1, SPI2S2, SPI2S3, SPI2S4, און SPI5) וואָס ערמעגלעכן קאָמוניקאַציע ביז 50 Mbit/s אין מאַסטער און סקלעיוו מאָדעס, אין האַלב-דופּלעקס, פול-דופּלעקס און סימפּלעקס מאָדעס. דער 3-ביט פּרעסקיילער גיט אַכט מאַסטער מאָדע פרעקווענצן און דער ראַם איז קאָנפיגוראַבלע פון ​​4 ביז 16 ביטן. אַלע SPI אינטערפייסיז שטיצן NSS פּולס מאָדע, TI מאָדע, האַרדווער CRC קאַלקולאַציע און מערפאַכונג פון 8-ביט עמבעדיד Rx און Tx FIFOs מיט DMA קייפּאַבילאַטי.
I2S1, I2S2, I2S3, און I2S4 זענען מולטיפּלעקסירט מיט SPI1, SPI2, SPI3 און SPI4. זיי קענען ווערן אפערירט אין מאַסטער אדער סקלעיוו מאָדע, אין פול-דופּלעקס און האַלב-דופּלעקס קאָמוניקאַציע מאָדעס, און קענען ווערן קאָנפיגורירט צו אַרבעטן מיט אַ 16- אָדער 32-ביט רעזאָלוציע ווי אַן אינפוט אָדער אַוטפּוט קאַנאַל. אַודיאָ סampלינג פרעקווענצן פון 8 kHz ביז 192 kHz ווערן געשטיצט. אלע I2S אינטערפייסעס שטיצן קייפל 8-ביט איינגעבעטעטע Rx און Tx FIFOs מיט DMA מעגלעכקייט.
SPI4 און SPI5 קענען דעפינירט ווערן (אין ETZPC) אלס צוטריטלעך נאר דורך זיכערע ווייכווארג.

3.33

סעריאַל אַודיאָ אינטערפייסיז (SAI1, SAI2)
די דעווייסעס שטעלן איין צוויי SAIs וואָס לאָזן דעם פּלאַן פון פילע סטעריאָו אָדער מאָנאָ אַודיאָ פּראָטאָקאָלן

DS13875 רעוו 5

43/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

ווי למשל I2S, LSB אדער MSB-גערעכטפארטיקט, PCM/DSP, TDM אדער AC'97. אן SPDIF אויסגאנג איז פאראן ווען דער אודיא בלאק איז קאנפיגורירט אלס א טראנסמיטער. כדי צו ברענגען דעם לעוועל פון בייגיקייט און רעקאנפיגורירבארקייט, אנטהאלט יעדער SAI צוויי אומאפהענגיקע אודיא סוב-בלאקס. יעדער בלאק האט זיין אייגענעם זייגער גענעראטאר און I/O ליניע קאנטראלער. אודיאampלינג פרעקווענצן ביז 192 kHz ווערן געשטיצט. דערצו, קענען ביז אכט מיקראפאנען געשטיצט ווערן דאנק אן איינגעבויטע PDM אינטערפייס. די SAI קען ארבעטן אין מאסטער אדער שקלאַף קאנפיגוראציע. די אודיא סוב-בלאקס קענען זיין אדער ריסיווער אדער טראנסמיטער און קענען ארבעטן סינקראניש אדער אסינקראניש (אין באצוג צו דעם אנדערן). די SAI קען פארבונדן ווערן מיט אנדערע SAIs צו ארבעטן סינקראניש.

3.34

SPDIF ופנעמער אינטערפֿייס (SPDIFRX)
דער SPDIFRX איז דיזיינט צו באַקומען אַן S/PDIF פלוס וואָס איז אין לויט מיט IEC-60958 און IEC-61937. די סטאַנדאַרדן שטיצן פּשוטע סטערעאָ סטרימס ביז הויכע sampלע קורס, און קאמפרעסט מולטי-קאַנאַל סעראַונד סאַונד, אַזאַ ווי די דיפיינד דורך דאָלבי אָדער די-טי-עס (ביז 5.1).
די SPDIFRX הויפּט פֿעיִקייטן זענען די פֿאָלגנדיקע: · ביז פֿיר אינפּוטס פֿאַראַן · אויטאָמאַטישע סימבאָל ראַטע דעטעקציע · מאַקסימום סימבאָל ראַטע: 12.288 MHz · סטערעאָ סטרים פֿון 32 ביז 192 kHz געשטיצט · שטיצע פֿון אַודיאָ IEC-60958 און IEC-61937, קאָנסומער אַפּליקאַציעס · פּאַריטעט ביט פאַרוואַלטונג · קאָמוניקאַציע ניצנדיק DMA פֿאַר אַודיאָ סampלעס · קאָמוניקאַציע ניצנדיק DMA פֿאַר קאָנטראָל און באַניצער קאַנאַל אינפֿאָרמאַציע · ינטעראַפּט קייפּאַבילאַטיז
דער SPDIFRX ריסיווער גיט אלע נויטיגע אייגנשאפטן צו דעטעקטירן די סימבאל ראטע, און דעקאדירן דעם אריינקומענדיקן דאטן שטראם. דער באניצער קען אויסקלויבן דעם געוואונטשענעם SPDIF אינפוט, און ווען א גילטיקער סיגנאל איז פאראן, וועט דער SPDIFRX ווידער-אויסשיקן.ampלעסירט דעם אנקומענדיקן סיגנאַל, דעקאָדירט דעם מאַנטשעסטער סטרים, און דערקענט פרעימס, סוב-פרעימס און בלאָק עלעמענטן. דער SPDIFRX ליפערט צום CPU דעקאָדירטע דאַטן, און פֿאַרבונדענע סטאַטוס פֿלעגן.
די SPDIFRX אָפפערט אויך אַ סיגנאַל מיטן נאָמען spdif_frame_sync, וואָס טאַגלט ביי דער S/PDIF סוב-פֿרэйם קורס וואָס ווערט גענוצט צו רעכענען די גענויע sampלע קורס פֿאַר זייגער דריפט אַלגעריטמען.

3.35

זיכערע דיגיטאַלע אַרייַנגאַנג/אַרויסגאַנג מולטימעדיאַ קאַרטל אינטערפייסיז (SDMMC1, SDMMC2)
צוויי זיכערע דיגיטאַלע אינפוט/אויטפוט מולטימעדיאַקאַרד אינטערפייסיז (SDMMC) צושטעלן אַן אינטערפייס צווישן די AHB בוס און SD זכּרון קאַרדס, SDIO קאַרדס און MMC דעוויסעס.
די SDMMC פֿעיִטשערז אַרייַננעמען די פֿאָלגנדיקע: · קאָנפאָרמאַטי מיט Embedded MultiMediaCard System Specification ווערסיע 5.1
קאַרטל שטיצע פֿאַר דריי פֿאַרשידענע דאַטאַבוס מאָדעס: 1-ביט (דעפֿאָלט), 4-ביט און 8-ביט

44/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

(HS200 SDMMC_CK גיכקייט באגרענעצט צו מאַקסימום ערלויבטע I/O גיכקייט)(HS400 ווערט נישט געשטיצט)
· פולע קאָמפּאַטאַביליטי מיט פריערדיקע ווערסיעס פון מולטימעדיאַ קאַרדס (צוריקקומפּאַטאַביליטי)
· פולשטענדיג אין איינקלאַנג מיט SD זכּרון קאַרטל ספּעציפֿיקאַציעס ווערסיע 4.1 (SDR104 SDMMC_CK גיכקייט באַגרענעצט צו מאַקסימום ערלויבטע I/O גיכקייט, SPI מאָדע און UHS-II מאָדע נישט געשטיצט)
· פולשטענדיגע איינשטימונג מיט SDIO קארטל ספעציפיקאציע ווערסיע 4.0 קארטל שטיצע פאר צוויי פארשידענע דאטאבוס מאָדעס: 1-ביט (דעפאָלט) און 4-ביט (SDR104 SDMMC_CK גיכקייט באגרענעצט צו מאַקסימום ערלויבטע I/O גיכקייט, SPI מאָדע און UHS-II מאָדע נישט געשטיצט)
· דאַטן טראַנספער ביז 208 מעגאבייט/סעקונדע פֿאַר די 8-ביט מאָדע (דעפּענדינג אויף מאַקסימום ערלויבט I/O גיכקייט)
· דאַטן און באַפֿעלן אַרויסגאַנג געבן סיגנאַלן צו קאָנטראָלירן פונדרויסנדיקע צוויי-דירעקשאַנאַל דרייווערס
· דעדיקירטע DMA קאנטראלער איינגעבויט אין די SDMMC האוסט אינטערפייס, ערמעגליכנדיג הויך-גיך טראנספערס צווישן די אינטערפייס און די SRAM
· שטיצע פון ​​IDMA לינקעד ליסטע
· דעדיקירטע מאַכט סאַפּלייז, VDDSD1 און VDDSD2 פֿאַר SDMMC1 און SDMMC2 ריספּעקטיוולי, אַוועקנעמען די נויט פֿאַר לעוועל-שיפטער ינסערשאַן אויף די SD קאַרטל צובינד אין UHS-I מאָדע.
נאָר עטלעכע GPIOs פֿאַר SDMMC1 און SDMMC2 זענען פֿאַראַן אויף אַ דעדיקירטן VDDSD1 אָדער VDDSD2 צושטעל-פּין. יענע זענען טייל פֿון די דיפאָלט בוט GPIOs פֿאַר SDMMC1 און SDMMC2 (SDMMC1: PC[12:8], PD[2], SDMMC2: PB[15,14,4,3], PE3, PG6). זיי קענען ווערן אידענטיפֿיצירט אין דער אַלטערנאַטיווער פֿונקציע-טאַבעלע דורך סיגנאַלן מיט אַ "_VSD1" אָדער "_VSD2" סופֿיקס.
יעדער SDMMC איז פארבונדן מיט א פארהאלטונג בלאק (DLYBSD) וואס ערלויבט שטיצע פון ​​אן עקסטערנע דאטן פרעקווענץ העכער 100 MHz.
ביידע SDMMC אינטערפייסעס האָבן זיכערבארע קאָנפיגוראַציע פּאָרץ.

3.36

קאָנטראָללער געגנט נעץ (FDCAN1, FDCAN2)
די קאָנטראָללער געגנט נעטוואָרק (CAN) סובסיסטעם באשטייט פון צוויי CAN מאָדולן, אַ געטיילטע מעסעדזש ראַם זכּרון און אַ זייגער קאַליבראַציע אַפּאַראַט.
ביידע CAN מאָדולן (FDCAN1 און FDCAN2) זענען קאַמפּאַטאַבאַל מיט ISO 11898-1 (CAN פּראָטאָקאָל ספּעציפיקאַציע ווערסיע 2.0 טייל A, B) און CAN FD פּראָטאָקאָל ספּעציפיקאַציע ווערסיע 1.0.
א 10-Kbyte מעסעדזש ראַם זכּרון אימפּלעמענטירט פילטערס, באַקומען FIFOs, באַקומען באַפערס, טראַנסמיט געשעעניש FIFOs און טראַנסמיט באַפערס (פּלוס טריגערס פֿאַר TTCAN). די מעסעדזש ראַם ווערט געטיילט צווישן די צוויי FDCAN1 און FDCAN2 מאָדולן.
די געמיינזאמע זייגער קאליבראציע איינהייט איז אפציאנאל. מען קען עס ניצן צו שאפן א קאליברירטן זייגער פאר ביידע FDCAN1 און FDCAN2 פון דעם HSI אינערליכן RC אסילאטאר און דעם PLL, דורך אפשאצן CAN מעסעדזשעס וואס ווערן באקומען דורך דעם FDCAN1.

DS13875 רעוו 5

45/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.37

אוניווערסאַל סעריאַל באַס הויך-גיכקייַט באַלעבאָס (USBH)
די דעווייסעס האָבן איינגעבויט איין USB הויך-גיכקייט האָסט (ביז 480 Mbit/s) מיט צוויי פיזישע פּאָרטן. USBH שטיצט ביידע נידעריק-גיכקייט (OHCI) און הויך-גיכקייט (EHCI) אָפּעראַציעס אומאָפּהענגיק אויף יעדן פּאָרט. עס אינטעגרירט צוויי טראַנססיווערס וואָס קענען געניצט ווערן פֿאַר אָדער נידעריק-גיכקייט (1.2 Mbit/s), פול-גיכקייט (12 Mbit/s) אָדער הויך-גיכקייט אָפּעראַציע (480 Mbit/s). דער צווייטער הויך-גיכקייט טראַנססיווער ווערט געטיילט מיט OTG הויך-גיכקייט.
דער USBH איז קאָמפּאַטיבל מיט דער USB 2.0 ספּעציפֿיקאַציע. די USBH קאָנטראָולערס דאַרפן דעדאַקייטאַד קלאַקס וואָס ווערן דזשענערירט דורך אַ PLL אינעווייניק פון דעם USB הויך-גיכקייט PHY.

3.38

יו-עס-בי אויף-דעם-גיין הויך-גיכקייט (OTG)
די דעווייסעס האָבן איינגעבויט איין USB OTG הויך-גיך (ביז 480 Mbit/s) דעווייס/האָסט/OTG פּעריפעראַל. OTG שטיצט ביידע פול-גיך און הויך-גיך אָפּעראַציעס. דער טראַנססיווער פֿאַר הויך-גיך אָפּעראַציע (480 Mbit/s) ווערט געטיילט מיטן צווייטן USB האָסט פּאָרט.
דער USB OTG HS איז קאָמפּאַטיבל מיט דער USB 2.0 ספּעציפֿיקאַציע און מיט דער OTG 2.0 ספּעציפֿיקאַציע. עס האט ווייכווארג-קאָנפֿיגוראַבלע ענדפּוינט סעטטינג און שטיצט סוספּענד/רעסומע. די USB OTG קאָנטראָולערס דאַרפן אַ דעדאַקייטאַד 48 MHz זייגער וואָס ווערט דזשענערייטאַד דורך אַ PLL אין RCC אָדער אין דער USB הויך-גיכקייַט PHY.
די USB OTG HS הויפּט פֿעיִקייטן זענען ליסטעד אונטן: · קאָמבינירטע Rx און Tx FIFO גרייס פון 4 Kbyte מיט דינאַמיש FIFO סייזינג · SRP (סעסיע ריקוועסט פּראָטאָקאָל) און HNP (האָסט נעגאָטיישאָן פּראָטאָקאָל) שטיצע · אַכט ביידירעקשאַנאַל ענדפּונקטן · 16 האָסט טשאַנאַלז מיט פּעריִאָדיש OUT שטיצע · ווייכווארג קאָנפיגוראַבלע צו OTG1.3 און OTG2.0 מאָדעס פון אָפּעראַציע · USB 2.0 LPM (לינק מאַכט פאַרוואַלטונג) שטיצע · באַטאַרייע טשאַרדזשינג ספּעסיפיקאַציע רעוויזיע 1.2 שטיצע · HS OTG PHY שטיצע · אינטערנע USB DMA · HNP/SNP/IP אינעווייניק (קיין נויט פֿאַר קיין פונדרויסנדיק קעגנשטעל) · פֿאַר OTG/האָסט מאָדעס, אַ מאַכט סוויטש איז דארף אין פאַל באַס-פּאַוערד דעוויסעס זענען
פארבונדן.
דער USB OTG קאָנפיגוראַציע פּאָרט קען זיין זיכער.

46/219

DS13875 רעוו 5

STM32MP133C/F

פונקטיאָנאַל איבערview

3.39

גיגאַביט עטהערנעט מעק אינטערפייסיז (ETH1, ETH2)
די דעווייסעס צושטעלן צוויי IEEE-802.3-2002-קאָמפּאַטיבלע גיגאַביט מעדיע אַקסעס קאָנטראָולערס (GMAC) פֿאַר עטהערנעט לאַן קאָמוניקאַציעס דורך אַן אינדוסטריע-סטאַנדאַרט מיטל-אומאָפּהענגיק צובינד (MII), אַ רידוסט מיטל-אומאָפּהענגיק צובינד (RMII), אָדער אַ רידוסט גיגאַביט מיטל-אומאָפּהענגיק צובינד (RGMII).
די דעווייסעס דאַרפן אַן עקסטערנאַל פיזיש אינטערפייס דעווייס (PHY) צו פאַרבינדן זיך צום פיזישן לאַן באַס (טוויסטעד-פּיר, פייבער, אאז"וו). דער PHY איז פארבונדן צום דעווייס פּאָרט ניצנדיק 17 סיגנאַלן פֿאַר MII, 7 סיגנאַלן פֿאַר RMII, אָדער 13 סיגנאַלן פֿאַר RGMII, און קען ווערן געטאַקט ניצנדיק די 25 MHz (MII, RMII, RGMII) אָדער 125 MHz (RGMII) פֿון די STM32MP133C/F אָדער פֿון די PHY.
די דעווייסעס אַרייַננעמען די פאלגענדע פֿעיִקייטן: · אָפּעראַציע מאָדעס און PHY אינטערפייסיז
10-, 100-, און 1000-Mbit/s דאַטן טראַנספער ראַטעס שטיצע פון ​​ביידע פול-דופּלעקס און האַלב-דופּלעקס אָפּעראַציעס MII, RMII און RGMII PHY אינטערפייסיז · פּראַסעסינג קאָנטראָל מולטי-שיכטיק פּאַקעט פֿילטערינג: MAC פֿילטערינג אויף מקור (SA) און דעסטינאַציע (DA)
אַדרעס מיט פּערפעקט און האַש פילטער, VLAN tag-באזירט פילטערינג מיט פּערפעקט און העש פילטער, שיכט 3 פילטערינג אויף IP מקור (SA) אדער דעסטאַניישאַן (DA) אַדרעס, שיכט 4 פילטערינג אויף מקור (SP) אדער דעסטאַניישאַן (DP) פּאָרט טאָפּל VLAN פּראַסעסינג: ינסערשאַן פון ביז צוויי VLAN tags אין טראַנסמיסיע וועג, tag פילטערירן אין באַקומען דרך IEEE 1588-2008/PTPv2 שטיצע שטיצט נעץ סטאַטיסטיק מיט RMON/MIB קאַונטערס (RFC2819/RFC2665) · האַרדווער אָפלאָוד פּראַסעסינג פּרעאַמבל און אָנהייב-פון-פֿרэйם דאַטן (SFD) ינסערשאַן אָדער דילישאַן אָרנטלעכקייט טשעקסום אָפלאָוד מאָטאָר פֿאַר IP כעדער און TCP/UDP/ICMP פּיילאָוד: טראַנסמיט טשעקסום קאַלקולאַציע און ינסערשאַן, באַקומען טשעקסום קאַלקולאַציע און פאַרגלייַך אויטאָמאַטיש ARP בעטן ענטפער מיט די מיטל MAC אַדרעס TCP סעגמענטאַציע: אויטאָמאַטיש שפּאַלטן פון גרויס טראַנסמיט TCP פּאַקעט אין קייפל קליין פּאַקעטן · נידעריק-מאַכט מאָדע ענערגיע עפעקטיוו עטהערנעט (סטאַנדאַרט IEEE 802.3az-2010) ווייַט וועקאַפּ פּאַקעט און AMD Magic PacketTM דעטעקציע
ביידע ETH1 און ETH2 קענען פּראָגראַמירט ווערן ווי זיכער. ווען זיכער, זענען טראַנזאַקציעס איבערן AXI אינטערפֿייס זיכער, און די קאָנפֿיגוראַציע רעגיסטערס קענען נאָר געענדערט ווערן דורך זיכערע אַקסעסן.

DS13875 רעוו 5

47/219
48

פונקטיאָנאַל איבערview

STM32MP133C/F

3.40

דיבאַגינג אינפראַסטרוקטור
די דעווייסעס פאָרשלאָגן די פאלגענדע דיבאַגינג און טרעיס פֿעיִקייטן צו שטיצן ווייכווארג אַנטוויקלונג און סיסטעם אינטעגראַציע: · ברעאַקפּאָינט דיבאַגינג · קאָד עקסעקוטיאָן טרעיסינג · ווייכווארג אינסטרומענטאַציע · יTAG דיבאַג פּאָרט · סעריאַל-דראָט דיבאַג פּאָרט · טריגער אַרייַנגאַנג און אַרויסגאַנג · טרעיס פּאָרט · אַרם קאָרסייט דיבאַג און טרעיס קאָמפּאָנענטן
די דיבאַג קען קאָנטראָלירט ווערן דורך אַ JTAG/סעריאַל-דראָט דיבאַג אַקסעס פּאָרט, ניצנדיק אינדוסטריע סטאַנדאַרט דיבאַגינג מכשירים.
א טרעיס פּאָרט ערלויבט דאַטן צו ווערן קאַפּטשערד פֿאַר לאָגינג און אַנאַליז.
א דיבאַג צוטריט צו זיכערע געביטן ווערט ענייבאַלד דורך די אויטענטיפיקאַציע סיגנאַלן אין די BSEC.

48/219

DS13875 רעוו 5

STM32MP133C/F

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

4

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

פיגור 5. STM32MP133C/F LFBGA289 באַלאַוט

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PA9

PD10

PB7

PE7

PD5

PE8

PG4

PH9

PH13

PC7

PB9

PB14

PG6

PD2

PC9

VSS

B

PD3

PF5

PD14

PE12

PE1

PE9

PH14

PE10

PF1

PF3

PC6

PB15

PB4

PC10

PC12

DDR_DQ4 DDR_DQ0

C

PB6

PH12

PE14

PE13

PD8

PD12

PD15

VSS

PG7

PB5

PB3

VDDSD1

PF0

PC11

DDR_DQ1

DDR_ DQS0N

DDR_ DQS0P

D

PB8

PD6

VSS

PE11

PD1

PE0

PG0

PE15

PB12

PB10

VDDSD2

VSS

PE3

PC8

DDR_ DQM0

DDR_DQ5 DDR_DQ3

E

PG9

PD11

PA12

PD0

VSS

PA15

PD4

PD9

PF2

PB13

PH10

VDDQ_ DDR

DDR_DQ2 DDR_DQ6 DDR_DQ7 DDR_A5

DDR_ RESETN

F

PG10

PG5

PG8

PH2

PH8

VDDCPU

VDD

וו.ד.ק.ו. וו.ד.ק.ו.

VDD

VDD

VDDQ_ DDR

VSS

DDR_A13

VSS

DDR_A9

DDR_A2

G

PF9

PF6

PF10

PG15

PF8

VDD

VSS

VSS

VSS

VSS

VSS

VDDQ_ DDR

דדר_באַ2 דדר_אַ7

DDR_A3

דדר_א0 דדר_בא0

H

PH11

PI3

PH7

PB2

PE4

VDDCPU

VSS

וודדקאָר וודדקאָר וודדקאָר

VSS

VDDQ_ DDR

DDR_WEN

VSS

DDR_ODT DDR_CSN

DDR_ RASN

J

PD13

וובאַט

PI2

VSS_PLL VDD_PLL VDDCPU

VSS

VDDCORE

VSS

VDDCORE

VSS

VDDQ_ DDR

VDDCORE DDR_A10

DDR_ CASN

DDR_ CLKP

DDR_ CLKN

K

PC14OSC32_IN

פּיסי15אָסק32_
OUT

VSS

PC13

PI1

VDD

VSS

וודדקאָר וודדקאָר וודדקאָר

VSS

VDDQ_ DDR

DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12

L

PE2

PF4

PH6

PI0

PG3

VDD

VSS

VSS

VSS

VSS

VSS

VDDQ_ DDR

דדר_אַטאָ

דדר_ דטאָ0

דדר_א8 דדר_בא1 דדר_א14

M

PF7

PA8

PG11

VDD_ANA VSS_ANA

VDD

VDD

VDD

VDD

VDD

VDD

VDDQ_ DDR

DDR_ VREF

DDR_A4

VSS

דדר_ דטאָ1

DDR_A6

N

PE6

PG1

PD7

VSS

PB11

PF13

VSSA

PA3

NJTRST

VSS_USB VDDA1V1_

HS

REG

VDDQ_ DDR

PWR_LP

DDR_ DQM1

DDR_ DQ10

DDR_DQ8 DDR_ZQ

P

PH0OSC_IN

PH1OSC_OUT

PA13

PF14

PA2

VREF-

וודדאַ

PG13

PG14

VDD3V3_ USBHS

VSS

PI5-BOOT1 VSS_PLL2 PWR_ON

DDR_ DQ11

DDR_ DQ13

DDR_DQ9

R

PG2

PH3

PWR_CPU _ON

PA1

VSS

VREF+

PC5

VSS

VDD

PF15

VDDA1V8_ רעג

PI6-BOOT2

VDD_PLL2

PH5

DDR_ DQ12

DDR_ DQS1N

DDR_ DQS1P

T

PG12

PA11

PC0

PF12

PC3

PF11

PB1

PA6

PE5

PDR_ON USB_DP2

PA14

USB_DP1

בייפּאַס_ רעג1וו8

PH4

DDR_ DQ15

DDR_ DQ14

U

VSS

PA7

PA0

PA5

PA4

PC4

PB0

PC1

PC2

NRST

USB_DM2

יו-עס-בי_ ררעף

יו-עס-בי_די-עם1 פּי4-בוט0

PA10

PI7

VSS

MSv65067V5

די אויבנדערמאנטע בילד ווייזט די שפּיץ פון דעם פּעקל view.

DS13875 רעוו 5

49/219
97

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

STM32MP133C/F

פיגור 6. STM32MP133C/F TFBGA289 באַלאַוט

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PD4

PE9

PG0

PD15

PE15

PB12

PF1

PC7

PC6

PF0

PB14

ווידדסד2 ווידדסד1 דדר_דק4 דדר_דק0

VSS

B

PE12

PD8

PE0

PD5

PD9

PH14

PF2

VSS

PF3

PB13

PB3

PE3

PC12

VSS

DDR_DQ1

DDR_ DQS0N

DDR_ DQS0P

C

PE13

PD1

PE1

PE7

VSS

VDD

PE10

PG7

PG4

PB9

PH10

PC11

PC8

DDR_DQ2

DDR_ DQM0

DDR_DQ3 DDR_DQ5

D

PF5

PA9

PD10

VDDCPU

PB7

VDDCPU

PD12

VDDCPU

PH9

VDD

PB15

VDD

VSS

VDDQ_ DDR

DDR_ RESETN

DDR_DQ7 DDR_DQ6

E

PD0

PE14

VSS

PE11

VDDCPU

VSS

PA15

VSS

PH13

VSS

PB4

VSS

VDDQ_ DDR

VSS

VDDQ_ DDR

VSS

DDR_A13

F

PH8

PA12

VDD

VDDCPU

VSS

VDDCORE

PD14

PE8

PB5

VDDCORE

PC10

VDDCORE

VSS

VDDQ_ DDR

DDR_A7

DDR_A5

DDR_A9

G

PD11

PH2

PB6

PB8

PG9

PD3

PH12

PG15

PD6

PB10

PD2

PC9

דדר_א2 דדר_בא2 דדר_א3

DDR_A0 DDR_ODT

H

PG5

PG10

PF8

VDDCPU

VSS

VDDCORE

PH11

PI3

PF9

PG6

בייפּאַס_ רעג1וו8

VDDCORE

VSS

VDDQ_ DDR

DDR_BA0 DDR_CSN DDR_WEN

דזש VDD_PLL VSS_PLL

PG8

PI2

וובאַט

PH6

PF7

PA8

PF12

VDD

VDDA1V8_ רעג

PA10

DDR_ VREF

DDR_ RASN

DDR_A10

VSS

DDR_ CASN

K

PE4

PF10

PB2

VDD

VSS

VDDCORE

PA13

PA1

PC4

NRST

VSS_PLL2 VDDCORE

VSS

VDDQ_ DDR

DDR_A15

DDR_ CLKP

DDR_ CLKN

L

PF6

VSS

PH7

VDD_ANA VSS_ANA

PG12

PA0

PF11

PE5

PF15

VDD_PLL2

PH5

DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14

M

PC14OSC32_IN

פּיסי15אָסק32_
OUT

PC13

VDD

VSS

PB11

PA5

PB0

VDDCORE

יו-עס-בי_ ררעף

PI6-BOOT2 VDDCORE

VSS

VDDQ_ DDR

DDR_A6

דדר_א8 דדר_בא1

N

PD13

VSS

PI0

PI1

PA11

VSS

PA4

PB1

VSS

VSS

PI5-BOOT1

VSS

VDDQ_ DDR

VSS

VDDQ_ DDR

VSS

דדר_אַטאָ

P

PH0OSC_IN

PH1OSC_OUT

PF4

PG1

VSS

VDD

PC3

PC5

VDD

VDD

PI4-BOOT0

VDD

VSS

VDDQ_ DDR

DDR_A4 DDR_ZQ DDR_DQ8

R

PG11

PE6

PD7

PWR_ CPU_ON

PA2

PA7

PC1

PA6

PG13

NJTRST

PA14

VSS

PWR_ON

DDR_ DQM1

DDR_ DQ12

DDR_ DQ11

DDR_DQ9

T

PE2

PH3

PF13

PC0

VSSA

VREF-

PA3

PG14

USB_DP2

VSS

VSS_ USBHS

USB_DP1

PH4

DDR_ DQ13

DDR_ DQ14

DDR_ DQS1P

DDR_ DQS1N

U

VSS

PG3

PG2

PF14

וודדאַ

VREF+

פּדר_אָן

PC2

USB_DM2

VDDA1V1_ רעג

VDD3V3_ USBHS

USB_DM1

PI7

די אויבנדערמאנטע בילד ווייזט די שפּיץ פון דעם פּעקל view.

PWR_LP

DDR_ DQ15

DDR_ DQ10

VSS

MSv67512V3

50/219

DS13875 רעוו 5

STM32MP133C/F

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

פיגור 7. STM32MP133C/F TFBGA320 באַלאַוט
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20

A

VSS

PA9

PE13 PE12

PD12

PG0

PE15

PG7

PH13

PF3

PB9

PF0

PC10 PC12

PC9

VSS

B

PD0

PE11

PF5

PA15

PD8

PE0

PE9

PH14

PE8

PG4

PF1

VSS

PB5

PC6

PB15 PB14

PE3

PC11

DDR_ DQ4

DDR_ DQ1

DDR_ DQ0

C

PB6

PD3

PE14 PD14

PD1

PB7

PD4

PD5

PD9

PE10 PB12

PH9

PC7

PB3

ווי-די-די-עס-די2

PB4

PG6

PC8

PD2

דדר_ דדר_ דק"ס0פּ דק"ס0ן

D

PB8

PD6

PH12

PD10

PE7

PF2

PB13

VSS

DDR_ DQ2

DDR_ DQ5

DDR_ DQM0

E

PH2

PH8

VSS

VSS

ווידי סי-פי-יו

PE1

PD15

ווידי סי-פי-יו

VSS

VDD

PB10

PH10

VDDQ_ DDR

VSS

ווי-די-די-עס-די1

DDR_ DQ3

DDR_ DQ6

F

PF8

PG9

פּד11 פּאַ12

VSS

VSS

VSS

DDR_ DQ7

DDR_ A5

VSS

G

PF6

PG10

PG5

ווידי סי-פי-יו

H

PE4

PF10 PG15

PG8

J

PH7

PD13

PB2

PF9

ווידי סי-פי-יו

VSS

VDD

ווידי סי-פי-יו

VDD קאָר

VSS

VDD

VSS

VDDQ_ DDR

VSS

VSS

VDD

VDD

VSS

VDD קאָר

VSS

VDD

VDD קאָר

VDDQ_ DDR

DDR_ A13

DDR_ A2

DDR_ A9

DDR_ צוריקשטעלן
N

DDR_ BA2

DDR_ A3

DDR_ A0

DDR_ A7

DDR_ BA0

DDR_ CSN

DDR_ ODT

K

VSS_ PLL

VDD_ PLL

PH11

ווידי סי-פי-יו

PC15-

L

VBAT OSC32 PI3

VSS

_אויס

PC14-

M

VSS OSC32 PC13

_IN

VDD

N

PE2

PF4

PH6

PI2

ווידי סי-פי-יו
VDD קאָר
VSS
VDD

VSS

VSS

VSS

VSS

VSS

VDD קאָר

VSS

VSS

VDD קאָר

VSS

VSS

VSS

VSS

VSS

VDD

VDD קאָר

VSS

VDD

VDD קאָר

VDDQ_ DDR
VSS
VDDQ_ DDR
VDD קאָר

VDDQ_ DDR

DDR_ ווען

DDR_ RASN

VSS

VSS

DDR_ A10

DDR_ CASN

DDR_ CLKN

VDDQ_ DDR

DDR_ A12

DDR_ CLKP

DDR_ A15

DDR_ A11

DDR_ A14

DDR_ CKE

DDR_ A1

P

PA8

PF7

PI1

PI0

VSS

VSS

דדר_ דטאָ1

DDR_ ATO

DDR_ A8

DDR_ BA1

R

PG1

PG11

PH3

VDD

VDD

VSS

VDD

VDD קאָר

VSS

VDD

VDD קאָר

VSS

VDDQ_ DDR

VDDQ_ DDR

DDR_ A4

DDR_ ZQ

DDR_ A6

T

VSS

PE6

PH0OSC_IN

PA13

VSS

VSS

DDR_ VREF

DDR_ DQ10

DDR_ DQ8

VSS

U

PH1OSC_ אויס

VSS_ ANA

VSS

VSS

VDD

VDDA VSSA

PA6

VSS

VDD קאָר

VSS

ווידד ווידדקיו_ קאָר דדר

VSS

PWR_ אן

DDR_ DQ13

DDR_ DQ9

V

PD7

VDD_ ANA

PG2

PA7

VREF-

ניו דזשערזי טרסט

VDDA1 V1_ REG

VSS

PWR_ DDR_ DDR_ LP DQS1P DQS1N

W

PWR_

PG3

PG12 CPU_ PF13

PC0

ON

פּיסי3 VREF+ PB0

PA3

PE5

VDD

יו-עס-בי_ ררעף

PA14

VDD 3V3_ USBHS

VDDA1 V8_ REG

VSS

בייפּאַס ס_רעג
1וו8

PH5

DDR_ DQ12

DDR_ DQ11

DDR_ DQM1

Y

PA11

PF14

PA0

PA2

PA5

PF11

PC4

PB1

PC1

PG14

NRST

PF15

יו-עס-בי_ ווי-עס-עס_

פּי6-

יו עס בי_

פּי4-

ווידד_

DM2 USBHS BOOT2 DP1 BOOT0 PLL2

PH4

DDR_ DQ15

DDR_ DQ14

AA

VSS

PB11

PA1

PF12

PA4

PC5

PG13

PC2

PDR_ אן

יו-עס-בי_ די-פי2

פּי5-

יו עס בי_

שטיוול1 DM1

VSS_ PLL2

PA10

PI7

VSS

די אויבנדערמאנטע בילד ווייזט די שפּיץ פון דעם פּעקל view.

MSv65068V5

DS13875 רעוו 5

51/219
97

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

STM32MP133C/F

טיש 6. לעגענדע / אַבריווייישאַנז געניצט אין די פּינאָוט טיש

נאָמען

אַבריווייישאַן

דעפֿיניציע

פּין נאָמען פּין טיפּ
איך / אָ סטרוקטור
הערות אנדערע פונקציעס נאָך פונקציעס

סיידן אַנדערש ספּעציפֿיצירט, די פּין פֿונקציע בעת און נאָך ריסעט איז די זעלבע ווי די פאַקטיש פּין נאָמען

S

צושטעלן שטיפט

I

אַרייַנשרייַב בלויז שטיפט

O

רעזולטאַט בלויז שטיפט

איך / אָ

אַרייַנשרייַב / רעזולטאַט שטיפט

A

אנאַלאָג אָדער ספּעציעלע לעוועל פּין

FT(U/D/PD) 5 V טאָלעראַנט I/O (מיט פאַרפעסטיקטן פּול-אַפּ / פּול-דאַון / פּראָגראַמירבאַרן פּול-דאַון)

דדר

1.5 V, 1.35 V אדער 1.2 VI/O פאר DDR3, DDR3L, LPDDR2/LPDDR3 אינטערפייס

A

אַנאַלאָג סיגנאַל

RST

צוריקשטעלן פּין מיט שוואַך ציען-אַרויף קעגנשטעל

_f(1) _a(2) _u(3) _h(4)

אָפּציע פֿאַר FT I/Os I2C FM+ אָפּציע אַנאַלאָג אָפּציע (געגעבן דורך VDDA פֿאַר די אַנאַלאָג טייל פון די I/O) USB אָפּציע (געגעבן דורך VDD3V3_USBxx פֿאַר די USB טייל פון די I/O) הויך-גיכקייַט אַוטפּוט פֿאַר 1.8V טיפּיש VDD (פֿאַר SPI, SDMMC, QUADSPI, TRACE)

_vh(5)

זייער-הויך-גיכקייט אָפּציע פֿאַר 1.8V טיפּיש VDD (פֿאַר ETH, SPI, SDMMC, QUADSPI, TRACE)

סיידן אַנדערש ספּעציפֿירט דורך אַ נאָטיץ, אַלע I/Os זענען געשטעלט ווי פלאָוטינג ינפּוץ בעשאַס און נאָך ריסעט.

פונקציעס אויסגעקליבן דורך GPIOx_AFR רעגיסטערס

פונקציעס גלייך אויסגעקליבן/אקטיוויזירט דורך פּעריפערישע רעגיסטערס

1. די פארבונדענע I/O סטרוקטורן אין טאבעלע 7 זענען: FT_f, FT_fh, FT_fvh 2. די פארבונדענע I/O סטרוקטורן אין טאבעלע 7 זענען: FT_a, FT_ha, FT_vha 3. די פארבונדענע I/O סטרוקטורן אין טאבעלע 7 זענען: FT_u 4. די פארבונדענע I/O סטרוקטורן אין טאבעלע 7 זענען: FT_h, FT_fh, FT_fvh, FT_vh, FT_ha, FT_vha 5. די פארבונדענע I/O סטרוקטורן אין טאבעלע 7 זענען: FT_vh, FT_vha, FT_fvh

52/219

DS13875 רעוו 5

STM32MP133C/F

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

ק10 פ6 ו14 א2 ד2 א2 א1 א1 ט5 מ6 פ3 ו7
ד4 ע4 ב2
ב2 ד1 ב3 ב1 ג6 ק2
C3 E2 C3 F6 D4 E7 E4 E1 B1
C2 G7 D3
C1 G3 C1

ווידדקאָר ס

PA9

אײַנפֿיר/אויספֿיר FT_h

ווי.עס. ווי.די.די.

S

S

PE11

אײַנפֿיר/אויספֿיר FT_vh

PF5

אײַנפֿיר/אויספֿיר FT_h

PD3

אײַנפֿיר/אויספֿיר FT_f

PE14

אײַנפֿיר/אויספֿיר FT_h

VDDCPU

S

PD0

אײַנפֿלוס פֿוט

PH12

אײַנפֿיר/אויספֿיר FT_fh

PB6

אײַנפֿיר/אויספֿיר FT_h

TIM1_CH2, I2C3_SMBA,

DFSDM1_DATIN0, USART1_TX, UART4_TX,

FMC_NWAIT(שטיוול)

TIM1_CH2,

USART2_CTS/USART2_NSS,

SAI1_D2,

SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,

ETH2_MII_TX_ER,

ETH1_MII_TX_ER,

FMC_D8(שטיוול)/FMC_AD8

טרעיסט12, DFSDM1_CKIN0, I2C1_SMBA, FMC_A5

TIM2_CH1,

USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,

SAI1_D3, FMC_CLK

TIM1_BKIN, SAI1_D4,

UART8_RTS/UART8_DE,

QUADSPI_BK1_NCS,

קוואַדספּי_בק2_יאָ2,

FMC_D11(שטיוול)/FMC_AD11

SAI1_MCLK_A, SAI1_CK1,

FDCAN1_RX,

FMC_D2(שטיוול)/FMC_AD2

USART2_TX, TIM5_CH3,

DFSDM1_CKIN1, I2C3_SCL,

SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,

SAI1_CK2, ETH1_MII_CRS,

FMC_A6

טרעיסט6, טימ16_טש1ן,

TIM4_CH1, TIM8_CH1,

USART1_TX, SAI1_CK2, QUADSPI_BK1_NCS,

ETH2_MDIO, FMC_NE3,

הדפּקסנומקס




TAMP_IN6 –

DS13875 רעוו 5

53/219
97

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

STM32MP133C/F

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5

ווי.עס.עס. ווי.די.די. פּ.ד.6 פ.ה.8 פּ.ב.8
PA12 VDDCPU
PH2 VSS PD11
PG9 PF8 VDD

S

S

אײַנפֿלוס פֿוט

אײַנפֿיר/אויספֿיר FT_fh

אײַנפֿיר/אויספֿיר FT_f

אײַנפֿיר/אויספֿיר FT_h

S

אײַנפֿיר/אויספֿיר FT_h

S

אײַנפֿיר/אויספֿיר FT_h

אײַנפֿיר/אויספֿיר FT_f

אײַנפֿיר/אויספֿיר FT_h

S

TIM16_CH1N, SAI1_D1, SAI1_SD_A, UART4_TX (שטיוול)

טרעיסט9, טימ5_עטר,

USART2_RX, I2C3_SDA,

FMC_A8, HDP2

TIM16_CH1, TIM4_CH3,

I2C1_SCL, I2C3_SCL,

DFSDM1_DATIN1,

UART4_RX, SAI1_D1,

FMC_D13(שטיוול)/FMC_AD13

TIM1_ETR, SAI2_MCLK_A,

USART1_RTS/USART1_DE,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

CRS_DV, FMC_A7

LPTIM1_IN2, UART7_TX,

QUADSPI_BK2_IO0 (שטיוול),

ETH2_MII_CRS,

ETH1_MII_CRS, FMC_NE4,

ETH2_RGMII_CLK125

LPTIM2_IN2, I2C4_SMBA,

USART3_CTS/USART3_NSS,

SPDIFRX_IN0,

קוואַדספּי_בק1_יאָ2,

ETH2_RGMII_CLK125,

FMC_CLE(שטיוול)/FMC_A16,

UART7_RX

דבטרגאָ, י2ק2_סדאַ,

USART6_RX, SPDIFRX_IN3, FDCAN1_RX, FMC_NE2,

FMC_NCE(שטיוול)

TIM16_CH1N, TIM4_CH3,

TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,

QUADSPI_BK1_IO0 (שטיוול)



WKUP1

54/219

DS13875 רעוו 5

STM32MP133C/F

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

F3 J3 H5
F9 D8 G5 F2 H1 G3 G4 G8 H4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5

PG8

אײַנפֿיר/אויספֿיר FT_h

VDDCPU PG5

S

אײַנפֿיר/אויספֿיר FT_h

PG15

אײַנפֿיר/אויספֿיר FT_h

PG10

אײַנפֿיר/אויספֿיר FT_h

VSS

S

PF10

אײַנפֿיר/אויספֿיר FT_h

ווידדקאָר ס

PF6

אײַנפֿיר/אויספֿיר FT_vh

ווי.עס. ווי.די.די.

S

S

PF9

אײַנפֿיר/אויספֿיר FT_h

TIM2_CH1, TIM8_ETR,

SPI5_MISO, SAI1_MCLK_B,

USART3_RTS/USART3_DE,

SPDIFRX_IN2,

קוואַדספּי_בק2_יאָ2,

קוואַדספּי_בק1_יאָ3,

FMC_NE2, ETH2_CLK

TIM17_CH1, ETH2_MDC, FMC_A15

USART6_CTS/USART6_NSS,

UART7_CTS, QUADSPI_BK1_IO1,

ETH2_PHY_INTN

SPI5_SCK, SAI1_SD_B,

UART8_CTS, FDCAN1_TX, QUADSPI_BK2_IO1 (שטיוול),

FMC_NE3

TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, – USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(שטיוול)

TIM16_CH1, SPI5_NSS,

UART7_RX (שטיוול),

QUADSPI_BK1_IO2, ETH2_MII_TX_EN/ETH2_

RGMII_TX_CTL/ETH2_RMII_

TX_EN

TIM17_CH1N, TIM1_CH1,

DFSDM1_CKIN3, SAI1_D4,

UART7_CTS, UART8_RX, TIM14_CH1,

QUADSPI_BK1_IO1 (שטיוול),

QUADSPI_BK2_IO3, FMC_A9

TAMP_IN4

TAMP_IN1 –

DS13875 רעוו 5

55/219
97

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

STM32MP133C/F

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
H1 H7 K3
דזש1 נ1 דזש2 דזש5 דזש1 ק2 דזש4 דזש2 ק1 ה2 ה8 ל4 ק4 מ3 מ3

PE4 VDDCPU
PB2 VSS PH7
PH11
PD13 VDD_PLL VSS_PLL
פּי3 פּיסי13

אײַנפֿיר/אויספֿיר FT_h

S

אײַנפֿיר/אויספֿיר FT_h

S

אײַנפֿיר/אויספֿיר FT_fh

אײַנפֿיר/אויספֿיר FT_fh

אײַנפֿיר/אויספֿיר FT_h

S

S

אײַנפֿלוס פֿוט

אײַנפֿלוס פֿוט

SPI5_MISO, SAI1_D2,

DFSDM1_DATIN3,

TIM15_CH1N, I2S_CKIN,

SAI1_FS_A, UART7_RTS/UART7_DE,

UART8_TX,

QUADSPI_BK2_NCS,

FMC_NCE2, FMC_A25

RTC_OUT2, SAI1_D1,

I2S_CKIN, SAI1_SD_A,

UART4_RX,

QUADSPI_BK1_NCS(שטיוול),

ETH2_MDIO, FMC_A6

TAMP_IN7

SAI2_FS_B, I2C3_SDA,

SPI5_SCK,

QUADSPI_BK2_IO3, ETH2_MII_TX_CLK,

ETH1_MII_TX_CLK,

QUADSPI_BK1_IO3

SPI5_NSS, TIM5_CH2,

SAI2_SD_A,

SPI2_NSS/I2S2_WS,

I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,

ETH2_MII_RX_CLK/ETH2_

RGMII_RX_CLK/ETH2_RMII_

רעף_קלק, עף-עם-סי_א12

LPTIM2_ETR, TIM4_CH2,

TIM8_CH2, SAI1_CK1,

SAI1_MCLK_A, USART1_RX, QUADSPI_BK1_IO3,

קוואַדספּי_בק2_יאָ2,

FMC_A18

(1)

SPDIFRX_IN3,

TAMP_IN4/TAMP_

ETH1_MII_RX_ER

אויט5, וו.ק.ופ.2

RTC_OUT1/RTC_TS/

(1)

RTC_LSCO, טAMP_IN1/TAMP_

אויט2, וו.ק.ופ.3

56/219

DS13875 רעוו 5

STM32MP133C/F

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

י3 י4 נ5

PI2

אײַנפֿלוס פֿוט

(1)

SPDIFRX_IN2

TAMP_IN3/TAMP_ OUT4, WKUP5

ק5 נ4 פּ4

PI1

אײַנפֿלוס פֿוט

(1)

SPDIFRX_IN1

RTC_OUT2/RTC_ LSCO,
TAMP_IN2/TAMP_ OUT3, WKUP4

פ13 ל2 אונטער 13

VSS

S

דזש2 דזש5 ל2

וובאַט

S

ל4 נ3 פּ5

PI0

אײַנפֿלוס פֿוט

(1)

SPDIFRX_IN0

TAMP_IN8/TAMP_ אויס1

ק2 מ2

L3

PC15OSC32_OUT

איך / אָ

FT

(1)

OSC32_OUT

F15 N2 U16

VSS

S

ק1 מ1 מ2

PC14OSC32_IN

איך / אָ

FT

(1)

OSC32_IN

G7 E3 V16

VSS

S

H9 K6 N15 VDDCORE S

M10 M4 N9

VDD

S

G8 E6 W16

VSS

S

USART2_RX,

ל2 פּ3 נ2

PF4

אײַנפֿיר/אויספֿיר FT_h

ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_

RXD0, FMC_A4

MCO1, SAI2_MCLK_A,

TIM8_BKIN2, I2C4_SDA,

SPI5_MISO, SAI2_CK1,

M2 J8 P2

PA8

אײַנפֿיר/אויספֿיר FT_fh –

USART1_CK, SPI2_MOSI/I2S2_SDO,

OTG_HS_SOF,

ETH2_MII_RXD3/ETH2_

RGMII_RXD3, FMC_A21

טרעיסקלק, טימ2_עטר,

I2C4_SCL, SPI5_MOSI,

SAI1_FS_B,

ל1 ט1 נ1

PE2

אײַנפֿיר/אויספֿיר FT_fh

USART6_RTS/USART6_DE, SPDIFRX_IN1,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, FMC_A23

DS13875 רעוו 5

57/219
97

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

STM32MP133C/F

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

M1 J7 P3

PF7

אײַנפֿיר/אויספֿיר FT_vh –

M3 R1 R2

PG11

אײַנפֿיר/אויספֿיר FT_vh –

ל3 י6 נ3

PH6

אײַנפֿיר/אויספֿיר FT_fh –

N2 P4 R1

PG1

אײַנפֿיר/אויספֿיר FT_vh –

M11 – N12

VDD

S

N1 R2 T2

PE6

אײַנפֿיר/אויספֿיר FT_vh –

P1 P1 T3 PH0-OSC_IN I/O FT

G9 U1 N11

VSS

S

P2 P2 U2 PH1-OSC_OUT I/O FT

ר2 ט2 ר3

PH3

אײַנפֿיר/אויספֿיר FT_fh –

M5 L5 U3 VSS_ANA S

TIM17_CH1, UART7_TX (שטיוול),
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0, FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1, FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2, QUADSPI_BK1_NCS
LPTIM1_ETR, TIM4_ETR, SAI2_FS_A, I2C2_SMBA,
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0

MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22



I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0




OSC_IN OSC_OUT –

58/219

DS13875 רעוו 5

STM32MP133C/F

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

ל5 ו2 וו1

PG3

אײַנפֿיר/אויספֿיר FT_fvh –

TIM8_BKIN2, I2C2_SDA, SAI2_SD_B, FDCAN2_RX, ETH2_RGMII_GTX_CLK,
ETH1_MDIO, FMC_A13

M4 L4 V2 VDD_ANA S

R1 U3 V3

PG2

אײַנפֿלוס פֿוט

MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC

ט1 ל6 וו2

PG12

אײַנפֿלוס פֿוט

LPTIM1_IN1, SAI2_SCK_A,

SAI2_CK2,

USART6_RTS/USART6_DE,

USART3_CTS,

ETH2_PHY_INTN,

ETH1_PHY_INTN,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

CRS_DV

F7 P6 R5

VDD

S

G10 E8 T1

VSS

S

N3 R3 V1

MCO1, USART2_CK,

I2C2_SCL, I2C3_SDA,

SPDIFRX_IN0,

PD7

אײַנפֿיר/אויספֿיר FT_fh

ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_

רעף_קלק,

קוואַדספּי_בק1_יאָ2,

FMC_NE1

פּ3 ק7 ט4

PA13

אײַנפֿלוס פֿוט

דבטרגאָ, דבטרגי, מקאָ1, יואַרט4_טקס

R3 R4 W3 PWR_CPU_ON O FT

ט2 נ5 י1

PA11

אײַנפֿיר/אויספֿיר FT_f

TIM1_CH4, I2C5_SCL,

SPI2_NSS/I2S2_WS,

USART1_CTS/USART1_NSS,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, ETH1_CLK,

ETH2_CLK

N5 M6 AA2

PB11

TIM2_CH4, LPTIM1_OUT,

I2C5_SMBA, USART3_RX,

אײַנפֿיר/אויספֿיר FT_vh –

ETH1_MII_TX_EN/ETH1_

RGMII_TX_CTL/ETH1_RMII_

TX_EN




בוטפייל –

DS13875 רעוו 5

59/219
97

פּינאַוט, פּין באַשרייַבונג און אַלטערנאַטיווע פונקציעס

STM32MP133C/F

שפּילקע נומער

טאַבעלע 7. STM32MP133C/F באַל דעפֿיניציעס (פֿאָרזעצונג)

באַל פונקציעס

פּין נאָמען (פונקציע נאָך
באַשטעטיק)

אָלטערנאַטיוו פאַנגקשאַנז

נאָך פאַנגקשאַנז

LFBGA289 TFBGA289 TFBGA320
פּין טיפּ I/O סטרוקטור
הערות

פּ4 ו4

Y2

PF14(JTCK/SW CLK)

איך / אָ

FT

(2)

U3 L7 Y3

PA0

אײַנפֿיר/אויספֿיר FT_a –

JTCK/SWCLK
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS, ETH2_MII_CRS

N6 T3 W4

PF13

TIM2_ETR, SAI1_MCLK_B,

אײַנפֿיר/אויספֿיר FT_a –

DFSDM1_DATIN3,

USART2_TX, UART5_RX

G11 E10 P7

F10 -

ר4 ק8 אַאַ3

P5 R5 Y4 U4 M7 Y5

VSS VDD PA1
PA2
PA5

S

S

אײַנפֿיר/אויספֿיר FT_a

אײַנגאַנג/אויסגאַנג FT_a אײַנגאַנג/אויסגאַנג FT_a

TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, – USART2_RTS/USART2_DE,
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK

TIM2_CH3, TIM5_CH3, – LPTIM4_OUT, TIM15_CH1,
USART2_TX, ETH1_MDIO

TIM2_CH1/TIM2_ETR,

USART2_CK, TIM8_CH1N,

SAI1_D1, SPI1_NSS/I2S1_WS,

SAI1_SD_A, ETH1_PPS_OUT,

ETH2_PPS_OUT

ט3 ט4 וו5

SAI1_SCK_A, SAI1_CK2,

PC0

אײַנפֿיר/אויספֿיר FT_ha –

I2S1_MCK, SPI1_MOSI/I2S1_SDO,

USART1_TX

ט4 דזש9 AA4
ר6 ו6 וו7 פּ7 ו5 ו8 פּ6 ט6 וו8

PF12

אײַנפֿיר/אויספֿיר FT_vha –

VREF+

S

וודדאַ

S

VREF-

S

SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER, ETH1_RGMII_CLK125



ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10

ADC1_INP3, ADC2_INP3
ADC1_INP1, ADC2_INP1
ADC1_INP2
ADC1_INP0, ADC1_INN1, ADC2_INP0, ADC2_INN1, טAMP_IN3
ADC1_INP6, ADC1_INN2

60/219

DS13875 רעוו 5

STM3

דאָקומענטן / רעסאָורסעס

STMicroelectronics STM32MP133C F 32-ביט Arm Cortex-A7 1GHz MPU [pdfבאַניצער גייד
STM32MP133C F 32-ביט ארעם קאָרטעקס-A7 1GHz MPU, STM32MP133C, F 32-ביט ארעם קאָרטעקס-A7 1GHz MPU, ארעם קאָרטעקס-A7 1GHz MPU, 1GHz, MPU

רעפערענצן

לאָזן אַ באַמערקונג

דיין בליצפּאָסט אַדרעס וועט נישט זיין ארויס. פארלאנגט פעלדער זענען אנגעצייכנט *