STMicroelectronics STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU

مشخصات

  • هسته: د بازو کورټیکس-A7
  • حافظې: بهرنۍ SDRAM، ایمبیډډ SRAM
  • د معلوماتو بس: ۱۶-بټ موازي انٹرفیس
  • امنیت/خوندیتوب: بیا تنظیم او د بریښنا مدیریت، LPLV-Stop2، سټینډ بای
  • بسته: LFBGA، TFBGA د لږترلږه پیچ 0.5 ملي میتر سره
  • د ساعت مدیریت
  • عمومي موخې ان پټ/آؤټ پټس
  • میټرکس سره نښلول
  • ۴ د DMA کنټرولرونه
  • د مخابراتو وسایل: تر ​​۲۹ پورې
  • انالوګ پرفیریلز: ۶
  • ټایمرونه: تر ۲۴ پورې، څارونکي: ۲
  • د هارډویر سرعت
  • د ډیبګ حالت
  • فیوزونه: 3072-bit د AES 256 کیلي لپاره د ځانګړي ID او HUK په ګډون
  • د ECOPACK2 سره مطابقت لري

د بازو کورټیکس-A7 فرعي سیسټم

د STM7MP32C/F د آرم کورټیکس-A133 فرعي سیسټم چمتو کوي ...

یادونه

په دې وسیله کې د معلوماتو ذخیره کولو لپاره بهرنۍ SDRAM او ایمبیډډ SRAM شامل دي ...

د DDR کنټرولر

د DDR3/DDR3L/LPDDR2/LPDDR3 کنټرولر د حافظې لاسرسی اداره کوي...

د بریښنا رسولو مدیریت
د برېښنا رسولو سکیم او څارونکی د برېښنا باثباته رسولو ډاډ ورکوي...

د ساعت مدیریت
RCC د ساعت ویش او تشکیلات اداره کوي ...

عمومي موخې ان پټ/آؤټ پټس (GPIOs)
GPIOs د بهرنیو وسیلو لپاره د انٹرفیس وړتیاوې چمتو کوي ...

د ټرسټ زون د ساتنې کنټرولر
ETZPC د لاسرسي حقونو اداره کولو سره د سیسټم امنیت لوړوي ...

د بس-انټرکنیک میټریکس
میټریکس د مختلفو ماډلونو ترمنځ د معلوماتو لیږد اسانه کوي ...

FAQs

پوښتنه: د مخابراتو د ملاتړ شویو وسایلو اعظمي شمیر څومره دی؟
الف: STM32MP133C/F تر ۲۹ پورې د مخابراتو وسایلو ملاتړ کوي.

پوښتنه: څومره انلاګ پردیي وسایل شتون لري؟
الف: دا وسیله د مختلفو انلاګ دندو لپاره ۶ انلاګ پیری فیریلز وړاندې کوي.

"`

د STM32MP133C معرفي کول

Arm® Cortex®-A7 تر ۱ GHz پورې، ۲×ETH، ۲×CAN FD، ۲×ADC، ۲۴ ټایمرونه، آډیو، کریپټو او مشورتي امنیت
ډیټاشیټ - د تولید ډاټا

ځانګړتیاوې
په ST کې د عصري پیټینټ ټیکنالوژي شامله ده
کور
· ۳۲-بټ آرم® کورټیکس®-A32 L7 ۳۲-کیلو بایټ I / ۳۲-کیلو بایټ D ۱۲۸-کیلو بایټ متحد کچه ۲ کیچ آرم® نیون™ او آرم® ټرسټ زون®

یادونه
· بهرنۍ DDR حافظه تر ۱ ګیګا بایټ پورې تر LPDDR1/LPDDR2-3 پورې ۱۶-بیټ تر DDR1066/DDR16L-3 پورې ۱۶-بیټ
· ۱۶۸ کیلو بایټ داخلي SRAM: ۱۲۸ کیلو بایټ AXI SYSRAM + ۳۲ کیلو بایټ AHB SRAM او ۸ کیلو بایټ SRAM په بیک اپ ډومین کې
· دوه ګونی کواډ-SPI حافظه انٹرفیس · د انعطاف وړ بهرنۍ حافظې کنټرولر تر
۱۶-بټ ډیټا بس: د بهرني ICs او SLC NAND حافظو سره تر ۸-بټ ECC پورې د نښلولو لپاره موازي انٹرفیس
امنیت/خوندیتوب
· خوندي بوټ، TrustZone® پردیي وسایل، 12 xtampد er پنونه چې پکې 5 x فعال t شامل ديampers
· تودوخه، حجمtage، فریکونسي او 32 kHz څارنه
د تنظیم او ځواک مدیریت
· د ۱.۷۱ وولټ څخه تر ۳.۶ VI/Os عرضه (۵ وولټ زغمونکی I/Os) · POR، PDR، PVD او BOR · په چپ LDOs (USB ۱.۸ وولټ، ۱.۱ وولټ) · د بیک اپ تنظیم کوونکی (~۰.۹ وولټ) · د داخلي تودوخې سینسرونه · د ټیټ بریښنا حالتونه: خوب، تمځای، LPLV- تمځای،
LPLV-Stop2 او سټینډ بای

LFBGA

د TFBGA

LFBGA289 (14 × 14 ملي متره) پچ 0.8 ملي متره

TFBGA289 (9 × 9 ملي متره) TFBGA320 (11 × 11 ملي متره)
لږترلږه لوړوالی 0.5 ملي متره

· په سټینډ بای حالت کې د DDR ساتل · د PMIC ملګري چپ لپاره کنټرولونه

د ساعت تنظیمول
· داخلي اوسکیلیټرونه: ۶۴ میګاهرتز HSI اوسکیلیټر، ۴ میګاهرتز CSI اوسکیلیټر، ۳۲ کیلو هرټز LSI اوسکیلیټر
· بهرني اوسکیلیټرونه: ۸-۴۸ MHz HSE اوسکیلیټر، ۳۲.۷۶۸ kHz LSE اوسکیلیټر
· ۴ × PLLs د کسري حالت سره

د عمومي هدف داخلې/آؤټ پوټس
· تر ۱۳۵ پورې خوندي I/O پورټونه د مداخلې وړتیا سره
· تر ۶ بجو پورې له خوبه پاڅېدل

د متقابل میټریکس
· دوه بس میټریکسونه ۶۴-بټ آرم® AMBA® AXI انټرکنیک، تر ۲۶۶ میګاهرتز پورې ۳۲-بټ آرم® AMBA® AHB انټرکنیک، تر ۲۰۹ میګاهرتز پورې

د CPU د خلاصولو لپاره څلور DMA کنټرولرونه
· په ټولیزه توګه ۵۶ فزیکي چینلونه
· ۱ x لوړ سرعت عمومي هدف ماسټر مستقیم حافظې لاسرسي کنټرولر (MDMA)
· د غوره پردیي مدیریت لپاره د FIFO او غوښتنې روټر وړتیاو سره 3 × دوه ګونی پورټ DMAs

سپتمبر 2024
دا په بشپړ تولید کې د محصول په اړه معلومات دي.

DS13875 Rev 5

۹/۹۷
www.st.com

د STM32MP133C/F معرفي کول

تر 29 مخابراتي وسایلو پورې
· ۵ × I5C FM+ (۱ میګا بایټ/سیکنډ، SMBus/PMBusTM) · ۴ x UART + ۴ x USART (۱۲.۵ میګا بایټ/سیکنډ،
ISO7816 انٹرفیس، LIN، IrDA، SPI) · 5 × SPI (50 Mbit/s، په شمول د 4 بشپړ ډوپلیکس سره
د داخلي آډیو PLL یا بهرني ساعت له لارې د I2S آډیو کلاس دقت) (+2 QUADSPI + 4 د USART سره) · 2 × SAI (سټریو آډیو: I2S، PDM، SPDIF Tx) · SPDIF Rx د 4 ان پټونو سره · 2 × SDMMC تر 8 بټونو پورې (SD/e·MMCTM/SDIO) · 2 × CAN کنټرولرونه چې د CAN FD پروتوکول ملاتړ کوي · 2 × USB 2.0 لوړ سرعت کوربه یا 1 × USB 2.0 لوړ سرعت کوربه


+ ۱ × USB ۲.۰ لوړ سرعت OTG په یو وخت کې · ۲ x ایترنیټ MAC/GMAC IEEE ۱۵۸۸v۲ هارډویر، MII/RMII/RGMII
۶ انلاګ پردیي وسایل
· ۲ × ADCs چې د ۱۲ بټ اعظمي ریزولوشن سره تر ۵ Mps پورې
· ۱ x د تودوخې سینسر · ۱ x ډیجیټل فلټر د سیګما-ډیلټا ماډلیټر لپاره
(DFSDM) د 4 چینلونو او 2 فلټرونو سره · داخلي یا بهرنۍ ADC حواله VREF+
تر 24 ټایمر او 2 څارونکي
· ۲ × ۳۲-بټ ټایمرونه چې تر ۴ پورې IC/OC/PWM یا د نبض کاونټر او کواډریچر (زیاتوالی) انکوډر ان پټ لري
· ۲ × ۱۶-بټ پرمختللي ټایمرونه · ۱۰ × ۱۶-بټ عمومي هدف ټایمرونه (په شمول د
(د PWM پرته دوه اساسي ټایمرونه) · ۵ × ۱۶-بټ ټیټ بریښنا ټایمرونه · د فرعي ثانیې دقت سره خوندي RTC او
د هارډویر کیلنڈر · ۴ کورټیکس®-A4 سیسټم ټایمرونه (خوندي،
(غیر خوندي، مجازی، هایپر وایزر) · ۲ × خپلواک څارونکي
د هارډویر سرعت
· AES ۱۲۸، ۱۹۲، ۲۵۶ DES/TDES

۲ (خپلواک، خپلواک خوندي) ۵ (۲ خوندي) ۴ ۵ (۳ خوندي)
۴ + ۴ (د ۲ خوندي USART په ګډون)، ځینې یې د بوټ سرچینه کیدی شي
۲ (تر ۴ آډیو چینلونو پورې)، د I2S ماسټر/غلام، PCM ان پټ، SPDIF-TX ۲ پورټونو سره
د BCD سره یوځای شوی HSPHY د BCD سره یوځای شوی HS PHY (خوندي)، د بوټ سرچینه کیدی شي
۲ × HS د کوربه او OTG ۴ ان پټونو ترمنځ شریک شوی


۲ (۱ × TTCAN)، د ساعت کیلیبریشن، ۱۰ کیلو بایټ شریک شوی بفر ۲ (۸ + ۸ بټونه) (خوندي)، e·MMC یا SD کولی شي د بوټ سرچینه وي ۲ د SD کارت انٹرفیسونو لپاره اختیاري خپلواک بریښنا رسونې
۱ (ډبل کواډ) (خوندي)، د بوټ سرچینه کیدی شي



بوټ

بوټ
بوټ بوټ
(1)

موازي پته/ډاټا ۸/۱۶-بټ FMC موازي AD-mux ۸/۱۶-بټ
د NAND 8/16-bit 10/100M/ګیګابایټ ایترنیټ DMA کریپټوګرافي
د هاش ریښتیني بې ترتیب شمیرې جنراتور فیوزونه (یو ځل پروګرام کیدونکی)

۴ × سي ایس، تر ۴ × ۶۴ میګا بایټ پورې
هو، ۲× CS، SLC، BCH2/4، د PTP او EEE (خوندي) سره د ۲x (MII، RMI، RGMII) بوټ سرچینه کیدی شي.
۳ مثالونه (۱ خوندي)، ۳۳ چینل MDMA PKA (د DPA محافظت سره)، DES، TDES، AES (د DPA محافظت سره)
(ټول خوندي) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(د درملنې وړ) ریښتیني RNG (د درملنې وړ) 3072 مؤثر بټونه (خوندي، د کارونکي لپاره 1280 بټونه شتون لري)


بوټ -

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

تفصیل

جدول ۱. د STM1MP32C/F ځانګړتیاوې او د پردې شمیرې (دوام لري)

STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF متفرقه

ځانګړتیاوې

د LFBGA289 معرفي کول

د TFBGA289 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

د TFBGA320 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

د مداخلې سره GPIOs (ټول شمیر)

135(2)

د خوندي GPIOs وییک اپ پنونه

ټول
6

Tampد er پنونه (فعال tampار)

۹ (۱)

DFSDM تر ۱۲-بټ پورې همغږي شوی ADC

د دوو فلټرونو سره ۴ ان پټ چینلونه

۲(۳) (په ۱۲-بټ هر یو کې تر ۵ Msps پورې) (د درملنې وړ)

ADC1: ۱۹ چینلونه په شمول د ۱x داخلي، ۱۸ چینلونه شتون لري

په ټولیزه توګه ۱۲-بټ ADC چینلونه (۴)

د کارونکي په شمول د 8x توپیر

ADC2: ۱۹ چینلونه په شمول د ۱x داخلي، ۱۸ چینلونه شتون لري

د کارونکي په شمول د 6x توپیر

داخلي ADC VREF VREF+ ان پټ پن

۱.۶۵ وولټ، ۱.۸ وولټ، ۲.۰۴۸ وولټ، ۲.۵ وولټ یا VREF+ ان پټ –
هو

۱. QUADSPI ممکن د وقف شوي GPIOs څخه یا د ځینې FMC Nand1 بوټ GPIOs (PD8، PD4، PD1، PE5، PD9، PD11) په کارولو سره بوټ شي (جدول 15 وګورئ: STM7MP32C/F بال تعریفونه).
۲. د GPIO په دې ټول شمېر کې څلور J شامل ديTAG GPIOs او درې BOOT GPIOs د محدود استعمال سره (ممکن د باونډري سکین یا بوټ پرمهال د بهرني وسیلې اتصال سره ټکر وکړي).
۳. کله چې دواړه ADCs کارول کیږي، د کرنل ساعت باید د دواړو ADCs لپاره یو شان وي او ایمبیډ شوي ADC پری سکیلرونه نشي کارول کیدی.
۴. سربیره پردې، داخلي چینلونه هم شتون لري: – ADC4 داخلي چینل: VREFINT – ADC1 داخلي چینلونه: تودوخه، داخلي حجمtagد حوالې، VDDCORE، VDDCPU، VDDQ_DDR، VBAT / 4.

DS13875 Rev 5

۹/۹۷
48

تفصیل ۱۸/۲۱۹

د STM32MP133C/F معرفي کول

شکل ۱. STM1MP32C/F بلاک ډیاګرام

د IC اکمالات

@VDDA

HSI

محور: بازو ۶۴-بټ AXI انټرکنیک (۲۶۶ MHz) T

@VDDCPU

GIC

T

کورټیکس-A7 CPU 650/1000 MHz + MMU + FPU + NEONT

۳۲ زره ډالر

۳۲ زره ډالر

CNT (ټایمر) T

ETM

T

2561K2B8LK2B$L+2$SCU T
غیر همغږي

128 بټونه

TT

CSI

LSI

د ډیبګ ټایمسټamp

جنراتور TSGEN

T

DAP
(JTAG/SWD)

سیس رام ۱۲۸ کیلو بایټه

ROM ۱۲۸ کیلو بایټه

38

۲ ایکس ETH میک
۱۰/۱۰۰/۱۰۰۰ (د GMII نشته)

FIFO

TT

T

د BKPSRAM 8KB

T

RNG

T

HASH

۱۶ب PHY

د DDRCTRL 58 معرفي کول
LPDDR2/3، DDR3/3L

غیر همغږي

T

کرېپ

T

د SAES

د DDRMCE T TZC T

د DDRPHYC
T

13

د ‏‎DLY

۸b کواډسپي (دوه ګونی) ټ

37

16 ب

FMC

T

CRC

T

د DLYBSD1

(SDMMC1 DLY کنټرول)

T

د DLYBSD2

(SDMMC2 DLY کنټرول)

T

د DLYBQS

(QUADSPI DLY کنټرول)

فیفا فیفا

DLY DLY

۱۴ ۸ب SDMMC۱ ټ ۱۴ ۸ب SDMMC۲ ټ

PHY

2

USBH

2

(2xHS کوربه)

د PLLUSB

FIFO

T

PKA

FIFO

د T MDMA 32 چینلونه

د اکسیم سي ټي ټي

۱۷ ۱۶ب ټریس پورټ

د ETZPC

T

د IWDG1

T

@VBAT د

بي ایس ای سي

T

د OTP فیوزونه

@VDDA

2

آر ټي سي / اې ډبلیو یو

T

12

TAMP / د بیک اپ مقررات T

@VBAT د

2

LSE (32kHz XTAL)

T

د سیسټم وخت STGENC

نسل

سټګنر

د USBPHYC
(USB 2 x PHY کنټرول)
د IWDG2

@VBAT د

@VDDA

1

VREFBUF

T

4

۱۶ب LPTIM16

T

1

۱۶ب LPTIM16

T

1

۱۶ب LPTIM16

1

۱۶ب LPTIM16

3

د بوټ پنونه

SYSCFG

T

8

8b

HDP

10 16b TIM1/PWM 10 16b TIM8/PWM

13

SAI1

13

SAI2

9

د 4ch DFSDM

بفر ۱۰ کیلو بایټه CCU

4

FDCAN1

4

FDCAN2

فیفا فیفا
APB2 (۱۰۰ میګاهرتز)

۸ کیلو بایټه فیفو
APB5 (۱۰۰MHz)

APB3 (۱۰۰ میګاهرتز)

APB4

غیر همغږه AHB2APB

SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T

د AHB2APB معرفي کول

DMA1
8 جریان
د DMAMUX1
DMA2
8 جریان

د DMAMUX2

DMA3
8 جریان

T

PMB (د پروسې څارونکی)
DTS (د ډیجیټل تودوخې سینسر)

والیtage تنظیم کونکي

@VDDA

د اکمالاتو څارنه

FIFO

FIFO

FIFO

2×2 میټریکس
د AHB2APB معرفي کول

۶۴ بټونه AXI

د ۶۴ بټونو اکسي ماسټر

۳۲ بټونه AHB ۳۲ بټونه AHB ماسټر

۳۲ بټونه APB

د ټرسټ زون امنیتي ساتنه

د AHB2APB معرفي کول

APB2 (۱۰۰ میګاهرتز)

APB1 (۱۰۰ میګاهرتز)
فیفو فیفو فیفو فیفو فیفو

MLAHB: د بازو ۳۲-بټ ملټي-AHB بس میټریکس (۲۰۹ MHz)
APB6
فیفو فیفو فیفو فیفو

@VBAT د
T
FIFO

HSE (XTAL)

2

د PLL1/2/3/4 معرفي کول

T

RCC

5

د ټي پي ډبليو آر

9

T

د

۱۶ ایکسټ

176

T

USBO د USBO سره

(OTG HS)

PHY

2

T

۱۲ب ADC۱

18

T

۱۲ب ADC۱

18

T

GPIOA

16 ب

16

T

GPIOB

16 ب

16

T

GPIOC

16 ب

16

T

GPIOD

16 ب

16

T

د GPIOE

16 ب

16

T

GPIF

16 ب

16

T

د GPIOG ۱۶b ۱۶

T

د GPIOH

16 ب

15

T

GPIOI

16 ب

8

د AHB2APB معرفي کول

T

USART1

سمارټ کارډ IrDA

5

T

USART2

سمارټ کارډ IrDA

5

T

د SPI4/I2S4 معرفي کول

5

T

SPI5

4

T

I2C3/SMBUS

3

T

I2C4/SMBUS

3

T

I2C5/SMBUS

3

د فلټر فلټر فلټر

T

TIM12

16 ب

2

T

TIM13

16 ب

1

T

TIM14

16 ب

1

T

TIM15

16 ب

4

T

TIM16

16 ب

3

T

TIM17

16 ب

3

ټیم ۲ ټیم ۳ ټیم ۴

32 ب

5

16 ب

5

16 ب

5

ټیم ۲ ټیم ۳ ټیم ۴

32 ب

5

16 ب

16 ب

LPTIM1 16b

4

USART3

سمارټ کارډ IrDA

5

UART4

4

UART5

4

UART7

4

UART8

4

چا. فلټر

I2C1/SMBUS

3

I2C2/SMBUS

3

د SPI2/I2S2 معرفي کول

5

د SPI3/I2S3 معرفي کول

5

USART6

سمارټ کارډ IrDA

5

د SPI1/I2S1 معرفي کول

5

فیفا فیفا

فیفا فیفا

MSv67509V2

DS13875 Rev 5

د STM32MP133C/F معرفي کول

3

فعال اوورview

فعال اوورview

3.1
3.1.1
3.1.2

د بازو کورټیکس-A7 فرعي سیسټم
ځانګړتیاوې
· ARMv7-A معماري · د 32-Kbyte L1 لارښوونې کیش · د 32-Kbyte L1 معلوماتو کیش · د 128-Kbyte کچه 2 کیش · د بازو + Thumb®-2 لارښوونې سیټ · د بازو ټرسټ زون امنیت ټیکنالوژي · د بازو NEON پرمختللی SIMD · د DSP او SIMD توسیعونه · د VFPv4 فلوټینګ پوائنټ · د هارډویر مجازی کولو ملاتړ · د ټریس ماډل (ETM) · مدغم عمومي مداخله کنټرولر (GIC) د 160 شریک شوي پردیي مداخلو سره · مدغم عمومي ټایمر (CNT)
اوورview
د کورټیکس-A7 پروسیسر یو ډیر انرژي موثر غوښتنلیک پروسسر دی چې د لوړ پای اغوستلو وړ توکو او نورو ټیټ بریښنا لرونکي او مصرف کونکي غوښتنلیکونو کې بډایه فعالیت چمتو کولو لپاره ډیزاین شوی. دا د کورټیکس-A20 په پرتله تر 5٪ ډیر واحد تار فعالیت چمتو کوي او د کورټیکس-A9 په پرتله ورته فعالیت چمتو کوي.
کورټیکس-A7 د لوړ فعالیت لرونکي کورټیکس-A15 او کورټیکسA17 پروسسرونو ټولې ځانګړتیاوې شاملې دي، په شمول د هارډویر، NEON، او 128-bit AMBA 4 AXI بس انٹرفیس کې د مجازی کولو ملاتړ.
د کورټیکس-A7 پروسسر د انرژۍ موثر 8-s باندې جوړ شوی دیtagد کورټیکس-A5 پروسیسر e پایپ لاین. دا د ټیټ بریښنا لپاره ډیزاین شوي مدغم L2 کیش څخه هم ګټه پورته کوي، د ټیټ لیږد ځنډونو سره او د کیش ساتنې لپاره د OS ملاتړ ښه شوی. د دې سربیره، د څانګې وړاندوینه او د حافظې سیسټم فعالیت ښه شوی، د 64-bit لوډ سټور لاره، 128-bit AMBA 4 AXI بسونو او د TLB اندازې زیاتوالی (256 ننوتنه، د کورټیکس-A128 او کورټیکس-A9 لپاره د 5 ننوتې څخه پورته) سره، د لوی کاري بارونو لپاره فعالیت زیاتوي لکه web لټون کول
د ګوتو-۲ ټیکنالوژي
د دودیز آرم کوډ لوړ فعالیت وړاندې کوي پداسې حال کې چې د لارښوونو ذخیره کولو لپاره د حافظې اړتیا کې تر 30٪ پورې کمښت چمتو کوي.
د ټرسټ زون ټیکنالوژي
د ډیجیټل حقونو مدیریت څخه تر بریښنایی تادیې پورې د امنیتي غوښتنلیکونو باوري پلي کول ډاډمن کوي. د ټیکنالوژۍ او صنعتي شریکانو پراخه ملاتړ.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

NEON
د نیون ټیکنالوژي کولی شي د ملټي میډیا او سیګنال پروسس کولو الګوریتمونه لکه ویډیو کوډ/ډیکوډ، 2D/3D ګرافیک، لوبې، آډیو او وینا پروسس کول، د عکس پروسس کول، ټیلیفوني، او د غږ ترکیب ګړندی کړي. کورټیکس-A7 یو انجن چمتو کوي چې د کورټیکس-A7 فلوټینګ پوائنټ یونټ (FPU) فعالیت او فعالیت دواړه وړاندې کوي او د میډیا او سیګنال پروسس کولو دندو نور ګړندي کولو لپاره د NEON پرمختللي SIMD لارښوونې سیټ پلي کول. NEON د کورټیکس-A7 پروسیسر FPU پراخوي ترڅو د کواډ-MAC او اضافي 64-bit او 128-bit راجستر سیټ چمتو کړي چې د 8-، 16- او 32-bit انټیجر او 32-bit فلوټینګ پوائنټ ډیټا مقدارونو کې د SIMD عملیاتو بډایه سیټ ملاتړ کوي.
د هارډویر مجازی کول
د معلوماتو مدیریت او منځګړیتوب لپاره خورا مؤثر هارډویر ملاتړ، چې له مخې یې ډیری سافټویر چاپیریالونه او د دوی غوښتنلیکونه په ورته وخت کې د سیسټم وړتیاو ته لاسرسی لري. دا د هغو وسیلو د ترلاسه کولو توان ورکوي چې قوي دي، د مجازی چاپیریالونو سره چې له یو بل څخه ښه جلا دي.
غوره شوي L1 کیچونه
د فعالیت او بریښنا مطلوب L1 کیچونه د فعالیت اعظمي کولو او د بریښنا مصرف کمولو لپاره د لاسرسي لږترلږه ځنډ تخنیکونه سره یوځای کوي.
مدغم شوی L2 کیش کنټرولر
په لوړه فریکونسۍ کې کیش شوي حافظې ته د ټیټ ځنډ او لوړ بینډ ویت لاسرسی چمتو کوي، یا د آف چپ حافظې لاسرسي سره تړلي د بریښنا مصرف کمولو لپاره.
کورټیکس-A7 د لامبو وهلو نقطې واحد (FPU)
FPU د لوړ فعالیت واحد او دوه ګونی دقیق فلوټینګ پوائنټ لارښوونې چمتو کوي چې د آرم VFPv4 جوړښت سره مطابقت لري کوم چې سافټویر د آرم فلوټینګ پوائنټ شریک پروسسر پخوانیو نسلونو سره مطابقت لري.
د جاسوسۍ کنټرول واحد (SCU)
SCU د پروسیسر لپاره د انټرکنیک، منځګړیتوب، اړیکو، کیش څخه کیش او سیسټم حافظې لیږد، کیش همغږي او نورو وړتیاوو اداره کولو مسؤلیت لري.
دا سیسټم همغږي د سافټویر پیچلتیا هم کموي چې د هر OS ډرایور دننه د سافټویر همغږۍ ساتلو کې دخیل دي.
عمومي مداخله کنټرولر (GIC)
د معیاري او معمار شوي مداخلې کنټرولر پلي کولو سره، GIC د پروسسرونو ترمنځ اړیکو او د سیسټم مداخلو د روټینګ او لومړیتوب ورکولو لپاره یو بډایه او انعطاف منونکی چلند چمتو کوي.
تر ۱۹۲ پورې خپلواک مداخلو ملاتړ کوي، د سافټویر کنټرول لاندې، هارډویر ته لومړیتوب ورکول کیږي، او د عملیاتي سیسټم او ټرسټ زون سافټویر مدیریت پرت ترمنځ لیږدول کیږي.
دا د روټینګ انعطاف او په عملیاتي سیسټم کې د مداخلو د مجازی کولو ملاتړ، د هایپروایزر په کارولو سره د حل وړتیاو لوړولو لپاره اړین کلیدي ځانګړتیاوې چمتو کوي.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.2
3.2.1
3.2.2

یادونه
بهرنۍ SDRAM
د STM32MP133C/F وسایل د بهرني SDRAM لپاره یو کنټرولر ځای پر ځای کوي چې لاندې ملاتړ کوي: · LPDDR2 یا LPDDR3، 16-bit معلومات، تر 1 Gbyte پورې، تر 533 MHz ساعت پورې · DDR3 یا DDR3L، 16-bit معلومات، تر 1 Gbyte پورې، تر 533 MHz ساعت پورې
سرایت شوی SRAM
ټول وسایل ځانګړتیاوې لري: · SYSRAM: 128 Kbytes (د پروګرام وړ اندازې خوندي زون سره) · AHB SRAM: 32 Kbytes (خوندي) · BKPSRAM (بیک اپ SRAM): 8 Kbytes
د دې ساحې مینځپانګه د ممکنه ناغوښتل شوي لیکلو لاسرسي په وړاندې خوندي ده، او په سټینډ بای یا VBAT حالت کې ساتل کیدی شي. BKPSRAM (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ په توګه تعریف کیدی شي.

3.3

DDR3/DDR3L/LPDDR2/LPDDR3 کنټرولر (DDRCTRL)

د DDRCTRL سره یوځای د DDR حافظې فرعي سیسټم لپاره د حافظې بشپړ انٹرفیس حل چمتو کوي. · یو 64-bit AMBA 4 AXI پورټونه انٹرفیس (XPI) · د کنټرولر سره غیر متزلزل AXI ساعت · د DDR حافظې سایفر انجن (DDRMCE) چې د AES-128 DDR په الوتنه کې لیکلو وړتیا لري
کوډ کول/لوستل کوډ کول. · ملاتړ شوي معیارونه:
د JEDEC DDR3 SDRAM مشخصات، JESD79-3E د DDR3/3L لپاره د 16-bit انٹرفیس سره
د JEDEC LPDDR2 SDRAM مشخصات، د LPDDR209 لپاره JESD2-2E د 16-bit انٹرفیس سره
د JEDEC LPDDR3 SDRAM مشخصات، د LPDDR209 لپاره JESD3-3B د 16-bit انٹرفیس سره
· پرمختللی مهالویش کوونکی او د SDRAM قومانده جنراتور · د پروګرام وړ بشپړ ډیټا پلنوالی (16-bit) یا نیم ډیټا پلنوالی (8-bit) · د لوستلو په وخت کې د دریو ټرافیک ټولګیو او لیکلو په وخت کې د دوه ټرافیک ټولګیو سره پرمختللی QoS ملاتړ · د ټیټ لومړیتوب ټرافیک د لوږې څخه مخنیوي لپاره اختیارونه · د لوستلو وروسته لیکلو (WAR) او لوستلو وروسته لیکلو (RAW) لپاره تضمین شوی همغږي
د اکسي پورټونه · د برسټ اوږدوالي انتخابونو لپاره د پروګرام وړ ملاتړ (۴، ۸، ۱۶) · د لیکلو ترکیب ترڅو ورته پتې ته ډیری لیکنې په یو کې یوځای شي.
واحد لیکنه · د واحدې درجې ترتیب

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

· د پروګرام وړ وخت لپاره د راکړې ورکړې د نه رسیدو له امله د اتوماتیک SDRAM بریښنا بند ننوتلو او وتلو ملاتړ
· د اتوماتیک ساعت بندولو (LPDDR2/3) د ننوتلو او وتلو ملاتړ چې د راکړې ورکړې د نه رسیدو له امله رامینځته کیږي
· د هارډویر ټیټ بریښنا انٹرفیس له لارې د پروګرام وړ وخت لپاره د لیږد د نه رسیدو له امله د اتوماتیک ټیټ بریښنا حالت عملیاتو ملاتړ
· د پروګرام وړ پاڼې کولو پالیسي · د اتوماتیک یا د سافټویر کنټرول لاندې د ځان تازه کولو ننوتلو او وتلو ملاتړ · د سافټویر کنټرول لاندې د ژور بریښنا ښکته ننوتلو او وتلو ملاتړ (LPDDR2 او
LPDDR3) · د سافټویر کنټرول لاندې د واضح SDRAM حالت راجستر تازه معلوماتو ملاتړ · د انعطاف وړ پته نقشه کونکي منطق ترڅو د قطار، ستون، غوښتنلیک ځانګړي نقشه کولو ته اجازه ورکړي.
د بانک بټونه · د کارونکي لخوا د انتخاب وړ ریفریش کنټرول اختیارونه · د فعالیت څارنې او ټونینګ لپاره د مرستې لپاره د DDRPERFM اړوند بلاک
DDRCTRL او DDRPHYC (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.
د DDRMCE (DDR حافظې سایفر انجن) اصلي ځانګړتیاوې په لاندې ډول لیست شوي دي: · د AXI سیسټم بس ماسټر/غلام انٹرفیسونه (64-bit) · ان لاین کوډ کول (د لیکلو لپاره) او ډیکریپشن (د لوستلو لپاره)، د ایمبیډ شوي فایر وال پراساس
پروګرام کول · په هره سیمه کې د کوډ کولو دوه حالتونه ( اعظمي یوه سیمه): هیڅ کوډ نه کول (د بای پاس حالت)،
د بلاک سیفر حالت · د 64-Kbyte ګرینولریټي سره تعریف شوي سیمو پیل او پای · ډیفالټ فلټر کول (سیمه 0): هر ډول لاسرسی ورکړل شوی · د سیمې لاسرسی فلټر کول: هیڅ نه
ملاتړ شوی بلاک سیفر: AES ملاتړ شوی زنځیر حالت · د AES سیفر سره د بلاک حالت د ECB حالت سره مطابقت لري چې د NIST FIPS خپرونې 197 پرمختللي کوډ کولو معیار (AES) کې مشخص شوی، د کیکاک-400 الګوریتم پراساس د اړوند کیلي مشتق فعالیت سره چې په https://keccak.team کې خپور شوی webسایټ. · د یوازې لیکلو وړ او لاک کولو وړ ماسټر کیلي راجسترونو یوه سیټ · د AHB ترتیب پورټ، امتیازي خبرتیا

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.4

د DDR (TZC) لپاره د ټرسټ زون د پتې ځای کنټرولر

TZC د TrustZone حقونو او د غیر خوندي ماسټر (NSAID) له مخې تر نهو پورې پروګرام وړ سیمو کې د DDR کنټرولر ته د لوستلو/لیکلو لاسرسي فلټر کولو لپاره کارول کیږي: · یوازې د باوري سافټویر لخوا ملاتړ شوی ترتیب · د فلټر یو واحد · نهه سیمې:
سیمه ۰ تل فعاله وي او د پتې ټوله لړۍ پوښي. سیمې ۱ څخه تر ۸ پورې د پروګرام وړ اساس/پای پته لري او ټاکل کیدی شي
هر یو یا دواړه فلټرونه. · د هرې سیمې لپاره پروګرام شوي خوندي او غیر خوندي لاسرسي اجازې · د NSAID مطابق فلټر شوي غیر خوندي لاسرسي · د ورته فلټر لخوا کنټرول شوي سیمې باید یو بل سره ونښلول شي · د غلطۍ او/یا مداخلې سره د ناکامۍ حالتونه · د منلو وړتیا = 256 · د هر فلټر فعال او غیر فعالولو لپاره د ګیټ کیپر منطق · اټکلي لاسرسي

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.5

د بوټ حالتونه

په پیل کې، د داخلي بوټ ROM لخوا کارول شوي بوټ سرچینه د BOOT پن او OTP بایټونو لخوا غوره کیږي.

جدول 2. د بوټ حالتونه

BOOT2 BOOT1 BOOT0 د پیل پیل حالت

تبصرې

د راتلوونکي اړیکې انتظار وکړئ په:

0

0

0

UART او USB(1)

USART3/6 او UART4/5/7/8 په ډیفالټ پنونو کې

په OTG_HS_DP/DM پنونو کې د USB لوړ سرعت وسیله (2)

0

0

۱ سریال نور فلش (۳) سریال نور فلش په QUADSPI (۵) کې

0

1

0

ای·ایم ایم سي(۳)

e·MMC په SDMMC2 (ډیفالټ)(5)(6)

0

1

1

د نند فلش (۳)

په FMC کې د SLC NAND فلش

1

0

0

د پراختیا بوټ (د فلش حافظې بوټ نشته)

د فلش حافظې څخه د بوټ پرته د ډیبګ لاسرسي ترلاسه کولو لپاره کارول کیږي (4)

1

0

1

ایس ډي کارت (۳)

په SDMMC1 کې SD کارت (ډیفالټ)(5)(6)

د راتلوونکي اړیکې انتظار وکړئ په:

1

1

0 UART او USB(1)(3) USART3/6 او UART4/5/7/8 په ډیفالټ پنونو کې

په OTG_HS_DP/DM پنونو کې د USB لوړ سرعت وسیله (2)

1

1

۱ سریال NAND فلش (۳) په QUADSPI (۵) کې سریال NAND فلش

۱. د OTP ترتیباتو لخوا غیر فعال کیدی شي. ۲. USB ته د HSE ساعت/کرسټال اړتیا ده (د OTP ترتیباتو سره او پرته د ملاتړ شوي فریکونسیو لپاره AN1 وګورئ). ۳. د بوټ سرچینه د OTP ترتیباتو لخوا بدلیدلی شي (د مثال په توګهampپه SD کارت کې لومړنی بوټ، بیا د OTP ترتیباتو سره e·MMC). 4. Cortex®-A7 کور په لامحدود لوپ کې د PA13 ټګل کول. 5. ډیفالټ پنونه د OTP لخوا بدلیدلی شي. 6. په بدیل سره، د دې ډیفالټ څخه بل SDMMC انٹرفیس د OTP لخوا غوره کیدی شي.

که څه هم د ټیټې کچې بوټ د داخلي ساعتونو په کارولو سره ترسره کیږي، د ST چمتو شوي سافټویر کڅوړې او همدارنګه لوی بهرني انٹرفیسونه لکه DDR، USB (مګر محدود ندي) د HSE پنونو سره د نښلولو لپاره کرسټال یا بهرني اوسیلیټر ته اړتیا لري.
د HSE پنونو اتصال او ملاتړ شوي فریکونسیو په اړه د محدودیتونو او سپارښتنو لپاره RM0475 "STM32MP13xx پرمختللي Arm®-based 32-bit MPUs" یا AN5474 "د STM32MP13xx لاینونو هارډویر پراختیا سره پیل کول" وګورئ.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.6

د بریښنا رسولو مدیریت

3.6.1
احتیاط:

د بریښنا رسولو سکیم
· VDD د I/Os او داخلي برخې لپاره اصلي عرضه ده چې د سټینډ بای حالت په جریان کې بریښنا ساتل کیږي. ګټور حجمtagد e حد له 1.71 V څخه تر 3.6 V پورې دی (1.8 V، 2.5 V، 3.0 V یا 3.3 V ډوله)
VDD_PLL او VDD_ANA باید د VDD سره ستوري سره وصل وي. · VDDCPU د Cortex-A7 CPU لپاره وقف شوی والیوم دیtagد عرضې، چې ارزښت یې په
مطلوب CPU فریکونسي. د چلولو حالت کې له 1.22 V څخه تر 1.38 V پورې. VDD باید د VDDCPU څخه مخکې شتون ولري. · VDDCORE اصلي ډیجیټل حجم دیtage او معمولا د سټینډ بای حالت په جریان کې بند وي. والیومtagد چلولو په حالت کې د e حد له 1.21 V څخه تر 1.29 V پورې دی. VDD باید د VDDCORE څخه مخکې شتون ولري. · د VBAT پن د بهرنۍ بیټرۍ سره وصل کیدی شي (1.6 V < VBAT < 3.6 V). که چیرې بهرنۍ بیټرۍ نه وي کارول شوې، نو دا پن باید د VDD سره وصل شي. · VDDA انلاګ دی (ADC/VREF)، د عرضې حجمtage (۱.۶۲ V څخه تر ۳.۶ V پورې). د داخلي VREF+ کارولو لپاره VDDA د VREF+ + ۰.۳ V سره مساوي یا لوړ ته اړتیا لري. · د VDDA1.62V3.6_REG پن د داخلي تنظیم کونکي محصول دی، چې په داخلي توګه د USB PHY او USB PLL سره وصل دی. داخلي VDDA0.3V1_REG تنظیم کونکی په ډیفالټ ډول فعال شوی او د سافټویر لخوا کنټرول کیدی شي. دا تل د سټینډ بای حالت په جریان کې بند وي.
ځانګړی BYPASS_REG1V8 پن باید هیڅکله په لامبو وهلو سره ونه پریښودل شي. دا باید د VSS یا VDD سره وصل شي ترڅو د حجم فعال یا غیر فعال کړي.tage تنظیموونکی. کله چې VDD = 1.8 V وي، BYPASS_REG1V8 باید تنظیم شي. · VDDA1V1_REG پن د داخلي تنظیموونکي محصول دی، چې په داخلي توګه د USB PHY سره وصل دی. داخلي VDDA1V1_REG تنظیموونکی په ډیفالټ ډول فعال شوی او د سافټویر لخوا کنټرول کیدی شي. دا تل د سټینډ بای حالت په جریان کې بند وي.
· VDD3V3_USBHS د USB لوړ سرعت رسولو وسیله ده. جلدtagد حد حد له 3.07 V څخه تر 3.6 V پورې دی.
VDD3V3_USBHS باید شتون ونلري پرته لدې چې VDDA1V8_REG شتون ولري، که نه نو دایمي زیان ممکن په STM32MP133C/F کې رامینځته شي. دا باید د PMIC درجه بندي ترتیب یا د جلا برخې بریښنا رسولو پلي کولو په صورت کې د بهرني برخې سره ډاډ ترلاسه شي.
· VDDSD1 او VDDSD2 په ترتیب سره SDMMC1 او SDMMC2 د SD کارت بریښنا رسولو لپاره دي چې د الټرا-های-سپیډ حالت ملاتړ کوي.
· VDDQ_DDR د DDR IO عرضه ده. د DDR1.425 یادونو د مداخلې لپاره 1.575 V څخه تر 3 V پورې (د مثال په توګه 1.5 V)
د DDR1.283L یادونو د مداخلې لپاره له 1.45 V څخه تر 3 V پورې (په عمومي ډول 1.35 V)
د LPDDR1.14 یا LPDDR1.3 یادښتونو د مداخلې لپاره له 2 V څخه تر 3 V پورې (د 1.2 V ډول)
د بریښنا پورته کولو او د بریښنا ښکته کولو مرحلو په جریان کې ، د بریښنا لاندې ترتیب اړتیاو ته باید درناوی وشي:
· کله چې VDD د 1 V څخه ښکته وي، نور بریښنا رسولو (VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR) باید د VDD + 300 mV څخه ښکته پاتې شي.
· کله چې VDD له 1 V څخه پورته وي، د بریښنا ټول تجهیزات خپلواک وي.
د بریښنا بندولو مرحلې په جریان کې، VDD په لنډمهاله توګه د نورو اکمالاتو په پرتله ټیټ کیدی شي یوازې هغه وخت چې STM32MP133C/F ته چمتو شوې انرژي د 1 mJ څخه ښکته پاتې شي. دا بهرني ډیکوپلینګ کیپسیټرونو ته اجازه ورکوي چې د بریښنا بندولو لنډمهاله مرحلې په جریان کې د مختلف وخت ثابتونو سره خارج شي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview
وی 3.6
VBOR0 1

شکل ۲. د بریښنا پورته/ښکته کولو ترتیب

د STM32MP133C/F معرفي کول

VDDX(1) VDD

3.6.2
یادونه: ۲۶/۲۱۹

0.3

روښانه کول

عملیاتي حالت

ځواک - ښکته

وخت

د اکمالاتو ناسم ساحه

VDDX < VDD + 300 mV

VDDX د VDD څخه خپلواک

MSv47490V1

۱. VDDX د VDDCORE، VDDCPU، VDDSD1، VDDSD1، VDDA، VDDA2V1_REG، VDDA8V1_REG، VDD1V3_USBHS، VDDQ_DDR ترمنځ هر ډول بریښنا رسولو ته اشاره کوي.

د بریښنا رسولو څارونکی

دا وسایل د بریښنا پر ځای د بیا تنظیمولو (POR) / د بریښنا ښکته کولو (PDR) سرکټري لري چې د براون آوټ ری سیٹ (BOR) سرکټري سره یوځای شوی دی:
· د بریښنا بیا تنظیم کول (POR)
د POR څارونکی د VDD بریښنا رسولو څارنه کوي او دا د یوې ثابتې حد سره پرتله کوي. وسایل د بیا تنظیم حالت کې پاتې کیږي کله چې VDD د دې حد څخه ښکته وي، · د بریښنا بندولو بیا تنظیم (PDR)
د PDR څارونکی د VDD بریښنا رسولو څارنه کوي. کله چې VDD د یوې ټاکلې کچې څخه ښکته شي نو بیا تنظیم کیږي.
· براون آوټ ری سیٹ (BOR)
د BOR څارونکی د VDD بریښنا رسولو څارنه کوي. د BOR درې حدونه (له 2.1 څخه تر 2.7 V پورې) د اختیار بایټونو له لارې تنظیم کیدی شي. کله چې VDD د دې حد څخه ښکته شي نو بیا تنظیم کیږي.
· د VDDCORE بریښنا بیا تنظیمول (POR_VDDCORE) د POR_VDDCORE څارونکی د VDDCORE بریښنا رسولو څارنه کوي او دا د یوې ثابتې حد سره پرتله کوي. د VDDCORE ډومین د بیا تنظیم کولو حالت کې پاتې کیږي کله چې VDDCORE د دې حد څخه ښکته وي.
· د VDDCORE بریښنا بندول (PDR_VDDCORE) د PDR_VDDCORE څارونکی د VDDCORE بریښنا رسولو څارنه کوي. د VDDCORE ډومین بیا تنظیم هغه وخت رامینځته کیږي کله چې VDDCORE د یوې ټاکلې کچې څخه ښکته شي.
· د VDDCPU بریښنا بیا تنظیمول (POR_VDDCPU) د POR_VDDCPU څارونکی د VDDCPU بریښنا رسولو څارنه کوي او دا د یوې ثابتې کچې سره پرتله کوي. د VDDCPU ډومین د بیا تنظیم کولو حالت کې پاتې کیږي کله چې VDDCORE د دې حد څخه ښکته وي.
د PDR_ON پن د STMicroelectronics د تولید ازموینو لپاره ساتل شوی او باید تل په غوښتنلیک کې د VDD سره وصل وي.

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.7

د ټیټې انرژۍ ستراتیژي

په STM32MP133C/F کې د بریښنا مصرف کمولو لپاره ډیری لارې شتون لري: · د CPU ساعتونو ورو کولو سره د متحرک بریښنا مصرف کم کړئ او/یا
د بس میټریکس ساعتونه او/یا د انفرادي محیطي ساعتونو کنټرول. · کله چې CPU بې کاره وي، د شته ټیټ-
د کارونکي د غوښتنلیک اړتیاو سره سم د بریښنا حالتونه. دا د لنډ پیل وخت، ټیټ بریښنا مصرف، او همدارنګه د ویښیدو شته سرچینو ترمنځ غوره جوړجاړی ته اجازه ورکوي. · د DVFS (متحرک حجم) څخه کار واخلئtage او د فریکونسۍ اندازه کول) عملیاتي نقطې چې په مستقیم ډول د CPU ساعت فریکونسۍ او همدارنګه د VDDCPU محصول رسولو کنټرولوي.
د عملیاتي حالتونه د سیسټم مختلفو برخو ته د ساعت ویش او د سیسټم ځواک کنټرول ته اجازه ورکوي. د سیسټم عملیاتي حالت د MPU فرعي سیسټم لخوا پرمخ وړل کیږي.
د MPU فرعي سیسټم د ټیټ بریښنا حالتونه لاندې لیست شوي دي: · CSleep: د CPU ساعتونه ودرول شوي او د پردې ساعت په توګه کار کوي
مخکې له مخکې په RCC (ری سیٹ او ساعت کنټرولر) کې تنظیم شوی. · CStop: د CPU پردیو ساعتونه ودرول شوي دي. · CStandby: VDDCPU OFF
د CSleep او CStop ټیټ بریښنا حالتونه د CPU لخوا د WFI (د مداخلې لپاره انتظار وکړئ) یا WFE (د پیښې لپاره انتظار وکړئ) لارښوونو اجرا کولو پرمهال داخلیږي.
د سیسټم د چلولو موجوده طریقې په لاندې ډول دي: · چلول (سیسټم په خپل بشپړ فعالیت کې، VDDCORE، VDDCPU او ساعتونه فعال دي) · ودرول (ساعتونه بند دي) · LP-Stop (ساعتونه بند دي) · LPLV-Stop (ساعتونه بند دي، VDDCORE او VDDCPU د رسولو کچه ممکن ټیټه شي) · LPLV-Stop2 (VDDCPU بند دی، VDDCORE ټیټ شوی، او ساعتونه بند دي) · سټینډ بای (VDDCPU، VDDCORE او ساعتونه بند دي)

جدول ۳. د CPU د بریښنا حالت په مقابل کې سیسټم

د سیسټم بریښنا حالت

CPU

د چلولو حالت

CRun یا CSleep

د تمځای حالت LP-د تمځای حالت LPLV-د تمځای حالت LPLV-د تمځای 2 حالت
د سټنډرډ حالت

CStop یا CStandby CStandby

3.8

بیا تنظیم او ساعت کنټرولر (RCC)

د ساعت او بیا تنظیم کنټرولر د ټولو ساعتونو تولید، او همدارنګه د ساعت ګیټینګ، او د سیسټم او پردیو بیا تنظیمونو کنټرول اداره کوي. RCC د ساعت سرچینو په انتخاب کې لوړ انعطاف چمتو کوي او د بریښنا مصرف ښه کولو لپاره د ساعت تناسب پلي کولو ته اجازه ورکوي. سربیره پردې، په ځینو مخابراتي وسایلو کې چې د کار کولو وړتیا لري

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.8.1 3.8.2

د ساعت دوه مختلف ډومینونه (یا د بس انٹرفیس ساعت یا د کرنل پیریفیریل ساعت)، د سیسټم فریکونسي د باډریټ بدلولو پرته بدلیدلی شي.
د ساعت تنظیمول
په دې وسایلو کې څلور داخلي اوسیلیټرونه، دوه اوسیلیټرونه د بهرني کرسټال یا ریزونیټر سره، درې داخلي اوسیلیټرونه د ګړندي پیل وخت سره او څلور PLLs شامل دي.
RCC د ساعت لاندې سرچینې ترلاسه کوي: · داخلي اوسیلیټرونه:
۶۴ میګاهرتز HSI ساعت (۱٪ دقت) ۴ میګاهرتز CSI ساعت ۳۲ kHz LSI ساعت · بهرني اوسیلیټرونه: ۸-۴۸ میګاهرتز HSE ساعت ۳۲.۷۶۸ kHz LSE ساعت
RCC څلور PLLs چمتو کوي: · PLL1 چې د CPU کلاکینګ ته وقف شوی · PLL2 چمتو کوي:
د AXI-SS لپاره ساعتونه (د APB4، APB5، AHB5 او AHB6 پلونو په ګډون) د DDR انٹرفیس لپاره ساعتونه · PLL3 چمتو کوي: د څو پرتونو AHB او پردی بس میټریکس لپاره ساعتونه (د APB1 په ګډون،
(APB2، APB3، APB6، AHB1، AHB2، او AHB4) د پردیو لپاره د کرنل ساعتونه · PLL4 د مختلفو پردیو لپاره د کرنل ساعتونو تولید ته وقف شوی
سیسټم په HSI ساعت پیل کیږي. بیا د کارونکي غوښتنلیک کولی شي د ساعت ترتیب غوره کړي.
د سیسټم بیا تنظیم سرچینې
د پاور آن ری سیٹ ټول راجسترونه پیل کوي پرته له ډیبګ، د RCC یوه برخه، د RTC یوه برخه او د بریښنا کنټرولر حالت راجسترونه، او همدارنګه د بیک اپ پاور ډومین.
د اپلیکیشن ری سیٹ د لاندې سرچینو څخه د یوې څخه رامینځته کیږي: · د NRST پیډ څخه ری سیٹ · د POR او PDR سیګنال څخه ری سیٹ (عموما د پاور آن ری سیٹ په نوم یادیږي) · د BOR څخه ری سیٹ (عموما د براون آوټ په نوم یادیږي) · د خپلواک څارونکي 1 څخه ری سیٹ · د خپلواک څارونکي 2 څخه ری سیٹ · د کورټیکس-A7 (CPU) څخه د سافټویر سیسټم ری سیٹ · په HSE کې ناکامي، کله چې د ساعت امنیت سیسټم ځانګړتیا فعاله شي
د سیسټم بیا تنظیم کول د لاندې سرچینو څخه د یوې څخه رامینځته کیږي: · د غوښتنلیک بیا تنظیم کول · د POR_VDDCORE سیګنال څخه بیا تنظیم کول · د سټینډ بای حالت څخه د چلولو حالت ته وتل

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

د MPU پروسیسر ری سیٹ د لاندې سرچینو څخه د یوې څخه رامینځته کیږي: · د سیسټم ری سیٹ · هرکله چې MPU د CStandby څخه وځي · د Cortex-A7 (CPU) څخه د سافټویر MPU ری سیٹ

3.9

عمومي موخې ان پټ/آؤټ پټس (GPIOs)

د GPIO هر پن د سافټویر لخوا د محصول (د فشار راوړلو یا خلاصولو، د پورته کولو یا ښکته کولو سره یا پرته)، د ننوتلو (د پورته کولو یا ښکته کولو سره یا پرته) یا د پردې بدیل فعالیت په توګه تنظیم کیدی شي. د GPIO ډیری پنونه د ډیجیټل یا انلاګ بدیل فعالیتونو سره شریک شوي دي. ټول GPIOs د لوړ جریان وړ دي او د سرعت انتخاب لري ترڅو داخلي شور، د بریښنا مصرف او بریښنایی مقناطیسي اخراج ښه اداره کړي.
د بیا تنظیم کولو وروسته، ټول GPIOs د بریښنا مصرف کمولو لپاره په انلاګ حالت کې دي.
د اړتیا په صورت کې د I/O ترتیب د یو ځانګړي ترتیب په تعقیب سره تړل کیدی شي ترڅو د I/Os راجسترونو ته د جعلي لیکلو مخه ونیول شي.
ټول GPIO پنونه په انفرادي ډول د خوندي په توګه تنظیم کیدی شي، پدې معنی چې د دې GPIOs او اړونده پیری فیرلز ته د سافټویر لاسرسی چې د خوندي په توګه تعریف شوي په CPU کې روان خوندي سافټویر پورې محدود دي.

3.10
یادونه:

د ټرسټ زون محافظت کنټرولر (ETZPC)
ETZPC د بس ماسټرانو او غلامانو د TrustZone امنیت د پروګرام وړ امنیت ځانګړتیاو (خوندي سرچینو) سره تنظیم کولو لپاره کارول کیږي. د مثال په توګه: · د آن چپ SYSRAM خوندي سیمې اندازه پروګرام کیدی شي. · AHB او APB پریفیرالونه خوندي یا غیر خوندي کیدی شي. · AHB SRAM خوندي یا غیر خوندي کیدی شي.
په ډیفالټ ډول، SYSRAM، AHB SRAMs او خوندي پردیوالونه یوازې د خوندي لاسرسي لپاره تنظیم شوي، نو، د غیر خوندي ماسټرانو لکه DMA1/DMA2 لخوا د لاسرسي وړ ندي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.11

د بس-انټرکنیک میټریکس
دا وسایل د AXI بس میټریکس، یو اصلي AHB بس میټریکس او د بس پلونه لري چې د بس ماسټرانو ته اجازه ورکوي چې د بس غلامانو سره وصل شي (لاندې انځور وګورئ، نقطې د فعال شوي ماسټر/غلام اړیکو استازیتوب کوي).
شکل ۳. د STM3MP32C/F بس میټریکس

MDMA

SDMMC2

SDMMC1

د MLAHB انټرکنیکټ USBH څخه DBG

CPU

ETH1 ETH2

128-بټ

اکسیم

M9

M0

M1 M2

M3

M11

M4

M5

M6

M7

S0

S1 S2 S3 S4 S5 S6 S7 S8 S9

د ډیفالټ غلام AXIMC

NIC-400 AXI 64 بټونه 266 MHz – 10 ماسټران / 10 غلامان

د AXIM انټرکنیک DMA1 DMA2 USBO DMA3 څخه

M0

M1 M2

M3 M4

M5

M6 M7

S0

S1

S2

S3

S4 S5 انټرکنیک AHB 32 بټونه 209 MHz – 8 ماسټران / 6 غلامان

د DDRCTRL 533 MHz AHB پل د AHB6 څخه MLAHB ته وصل کړئ FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB AHB پل د AHB5 څخه APB پل د APB5 څخه APB پل د DBG APB ته وصل کړئ
د AXI 64 هممهاله ماسټر پورټ AXI 64 هممهاله غلام پورټ AXI 64 غیر متماثل ماسټر پورټ AXI 64 غیر متماثل غلام پورټ AHB 32 هممهاله ماسټر پورټ AHB 32 هممهاله غلام پورټ AHB 32 غیر متماثل ماسټر پورټ AHB 32 غیر متماثل غلام پورټ
پل د AHB2 SRAM1 SRAM2 SRAM3 څخه AXIM ته نښلوي پل د AHB4 سره نښلوي
MSv67511V2

د MLAHB

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.12

د DMA کنټرولران
دا وسایل د CPU فعالیت د خلاصولو لپاره لاندې DMA ماډلونه لري: · د ماسټر مستقیم حافظې لاسرسی (MDMA)
MDMA یو لوړ سرعت DMA کنټرولر دی، چې د هر ډول حافظې لیږد مسؤلیت لري (پردی څخه حافظې ته، د حافظې څخه حافظې ته، د حافظې څخه پردی ته)، پرته له کوم CPU عمل څخه. دا د ماسټر AXI انٹرفیس لري. MDMA د نورو DMA کنټرولرانو سره د مداخلې وړتیا لري ترڅو د معیاري DMA وړتیاوې وغځوي، یا کولی شي په مستقیم ډول د پردې DMA غوښتنې اداره کړي. د 32 چینلونو څخه هر یو کولی شي د بلاک لیږدونه، تکرار شوي بلاک لیږدونه او د لینک شوي لیست لیږدونه ترسره کړي. MDMA د خوندي یادونو ته د خوندي لیږدونو لپاره تنظیم کیدی شي. · درې DMA کنټرولرونه (خوندي DMA1 او DMA2 نه، جمع خوندي DMA3) هر کنټرولر دوه ګونی پورټ AHB لري، د FIFO پر بنسټ د بلاک لیږدونو ترسره کولو لپاره د 16 غیر خوندي او اته خوندي DMA چینلونو لپاره.
دوه DMAMUX واحدونه ملټي پلیکس کوي او د DMA پردی غوښتنې د دریو DMA کنټرولرانو ته لیږدوي، د لوړ انعطاف سره، د DMA غوښتنو شمیر اعظمي کوي چې په ورته وخت کې چلیږي، او همدارنګه د پردی محصول محرکونو یا DMA پیښو څخه د DMA غوښتنې رامینځته کوي.
DMAMUX1 د غیر خوندي پردیو څخه DMA1 او DMA2 چینلونو ته د DMA غوښتنې نقشه کوي. DMAMUX2 د خوندي پردیو څخه DMA3 چینلونو ته د DMA غوښتنې نقشه کوي.

3.13

غځول شوی مداخله او د پیښو کنټرولر (EXTI)
د پراخ شوي مداخلې او پیښې کنټرولر (EXTI) د ترتیب وړ او مستقیم پیښو ان پټونو له لارې د CPU او سیسټم ویګ اپ اداره کوي. EXTI د بریښنا کنټرول ته د ویګ اپ غوښتنې چمتو کوي، او GIC ته د مداخلې غوښتنه، او د CPU پیښې ان پټ ته پیښې رامینځته کوي.
د EXTI وییک اپ غوښتنې سیسټم ته اجازه ورکوي چې د سټاپ حالت څخه راویښ شي، او CPU د CStop او CStandby حالتونو څخه راویښ شي.
د مداخلې غوښتنه او د پیښې غوښتنې تولید هم په رن حالت کې کارول کیدی شي.
په EXTI کې د EXTI IOport انتخاب هم شامل دی.
هر مداخله یا پیښه د خوندي سافټویر ته د لاسرسي محدودولو لپاره د خوندي په توګه تنظیم کیدی شي.

3.14

د باطني بې پیلوټه چک محاسباتو واحد (CRC)
د CRC (د سایکلیک بې ځایه کیدو چک) محاسبې واحد د پروګرام وړ پولینومیل په کارولو سره د CRC کوډ ترلاسه کولو لپاره کارول کیږي.
د نورو غوښتنلیکونو په مینځ کې، د CRC پر بنسټ تخنیکونه د معلوماتو لیږد یا ذخیره کولو بشپړتیا تاییدولو لپاره کارول کیږي. د EN/IEC 60335-1 معیار په ساحه کې، دوی د فلش حافظې بشپړتیا تاییدولو لپاره یوه وسیله وړاندې کوي. د CRC محاسبې واحد د چلولو وخت په جریان کې د سافټویر لاسلیک محاسبه کولو کې مرسته کوي، ترڅو د لینک په وخت کې رامینځته شوي حوالې لاسلیک سره پرتله شي او په ورکړل شوي حافظې ځای کې زیرمه شي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.15

د انعطاف وړ حافظې کنټرولر (FMC)
د FMC کنټرولر اصلي ځانګړتیاوې په لاندې ډول دي: · د جامد حافظې نقشه شوي وسیلو سره انٹرفیس په شمول:
نور فلش حافظه جامد یا جعلي-جامع تصادفي لاسرسي حافظه (SRAM، PSRAM) د NAND فلش حافظه د 4-bit/8-bit BCH هارډویر ECC سره · د 8-،16-bit ډیټا بس پلنوالی · د هر حافظې بانک لپاره خپلواک چپ انتخاب کنټرول · د هر حافظې بانک لپاره خپلواک ترتیب · FIFO ولیکئ
د FMC ترتیب راجسترونه خوندي کیدی شي.

3.16

دوه ګونی کواډ-SPI حافظه انٹرفیس (QUADSPI)
QUADSPI د اړیکو یو ځانګړی انٹرفیس دی چې د واحد، دوه ګوني یا څلور ګوني SPI فلش حافظې په نښه کوي. دا کولی شي په لاندې دریو حالتونو کې کار وکړي: · غیر مستقیم حالت: ټول عملیات د QUADSPI راجسترونو په کارولو سره ترسره کیږي. · د حالت-رایې ورکولو حالت: د بهرني فلش حافظې حالت راجستر په دوره ای ډول لوستل کیږي او
د بیرغ تنظیم کولو په صورت کې یو مداخله رامینځته کیدی شي. · د حافظې نقشه شوی حالت: بهرنۍ فلش حافظه د پتې ځای ته نقشه شوې ده.
او د سیسټم لخوا داسې لیدل کیږي لکه څنګه چې دا یو داخلي حافظه وي.
د دوه ګوني فلش حالت په کارولو سره د تروپټ او ظرفیت دواړه دوه چنده زیات کیدی شي، چیرې چې دوه کواډ-SPI فلش یادښتونه په یو وخت کې لاسرسی کیږي.
QUADSPI د ځنډ بلاک (DLYBQS) سره یوځای شوی چې د 100 MHz څخه پورته د بهرني ډیټا فریکونسۍ ملاتړ ته اجازه ورکوي.
د QUADSPI ترتیب راجسترونه خوندي کیدی شي، او همدارنګه د هغې د ځنډ بلاک هم.

3.17

انالوګ څخه ډیجیټل کنورټرونه (ADC1، ADC2)
دا وسایل دوه انالوګ-to-ډیجیټل کنورټرونه ځای پر ځای کوي، چې ریزولوشن یې ۱۲-، ۱۰-، ۸- یا ۶-بټ ته تنظیم کیدی شي. هر ADC تر ۱۸ پورې بهرني چینلونه شریکوي، چې په واحد شاټ یا سکین حالت کې تبادلې ترسره کوي. په سکین حالت کې، اتوماتیک بدلون د انالوګ ان پټونو په ټاکل شوي ګروپ کې ترسره کیږي.
دواړه ADCs د خوندي بس انٹرفیسونه لري.
هر ADC د DMA کنټرولر لخوا خدمت کیدی شي، پدې توګه د ADC بدل شوي ارزښتونو اتوماتیک لیږد ته اجازه ورکوي پرته له کوم سافټویر عمل څخه منزل ځای ته.
برسېره پردې، د انلاګ څارونکي ځانګړتیا کولی شي د بدل شوي حجم په سمه توګه څارنه وکړيtagد یو، ځینې یا ټول غوره شوي چینلونو څخه. یو مداخله رامینځته کیږي کله چې بدل شوی حجمtage د پروګرام شوي حد څخه بهر دی.
د A/D تبادلې او ټایمرونو همغږي کولو لپاره، ADCs د TIM1، TIM2، TIM3، TIM4، TIM6، TIM8، TIM15، LPTIM1، LPTIM2 او LPTIM3 ټایمرونو څخه د هر یو لخوا فعال کیدی شي.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.18

د حرارت درجه سینسر
وسایل د تودوخې سینسر ځای په ځای کوي چې حجم تولیدويtage (VTS) چې د تودوخې سره په خطي ډول توپیر لري. دا د تودوخې سینسر په داخلي توګه د ADC2_INP12 سره وصل دی او کولی شي د وسیلې محیطي تودوخه د 40 څخه تر +125 °C پورې د ±2٪ دقت سره اندازه کړي.
د تودوخې سینسر ښه خطي والی لري، مګر د تودوخې د اندازه کولو د ښه عمومي دقت ترلاسه کولو لپاره باید کیلیبریټ شي. څرنګه چې د تودوخې سینسر آفسیټ د پروسې د توپیر له امله له چپ څخه تر چپ پورې توپیر لري، غیر کیلیبریټ شوی داخلي د تودوخې سینسر د هغو غوښتنلیکونو لپاره مناسب دی چې یوازې د تودوخې بدلونونه کشف کوي. د تودوخې سینسر اندازه کولو دقت ښه کولو لپاره، هر وسیله په انفرادي ډول د ST لخوا فابریکه کیلیبریټ کیږي. د تودوخې سینسر فابریکې کیلیبریټ ډیټا د ST لخوا د OTP په ساحه کې زیرمه کیږي، کوم چې یوازې د لوستلو حالت کې د لاسرسي وړ دی.

3.19

د ډیجیټل تودوخې سینسر (DTS)
دا وسایل د فریکونسۍ د تولید د تودوخې سینسر ځای پر ځای کوي. DTS د تودوخې د معلوماتو چمتو کولو لپاره د LSE یا PCLK پر بنسټ فریکونسۍ حسابوي.
لاندې دندې ملاتړ کیږي: · د تودوخې د حد له مخې د تولید مداخله · د تودوخې د حد له مخې د ویښیدو سیګنال تولید

3.20
یادونه:

د VBAT عملیات
د VBAT بریښنا ډومین RTC، د بیک اپ راجسترونه او د بیک اپ SRAM لري.
د بیټرۍ د مودې د اصلاح کولو لپاره، دا بریښنا ډومین د VDD لخوا چمتو کیږي کله چې شتون ولري یا د حجم لخواtage په VBAT پن باندې تطبیق کیږي (کله چې د VDD عرضه شتون ونلري). د VBAT بریښنا هغه وخت بدلیږي کله چې PDR کشف کړي چې VDD د PDR کچې څخه ښکته شوی دی.
ټوکtagپه VBAT پن کې e د بهرنۍ بیټرۍ، سوپر کیپیسیټر یا مستقیم VDD لخوا چمتو کیدی شي. په وروستي حالت کې، د VBAT حالت کار نه کوي.
د VBAT عملیات هغه وخت فعال کیږي کله چې VDD شتون ونلري.
د دې پیښو څخه هیڅ یو (بهرني مداخلې، TAMP (د پیښې، یا RTC الارم/پیښې) کولی شي په مستقیم ډول د VDD اکمالات بیرته راولي او وسیله د VBAT عملیاتو څخه وباسي. سره له دې، TAMP د پیښو او RTC الارم/پیښو څخه د بهرني سرکټري (معمولا PMIC) ته د سیګنال تولید لپاره کارول کیدی شي چې کولی شي د VDD عرضه بیرته راولي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.21

والیtagد حوالې بفر (VREFBUF)
وسایل یو حجم ځای پر ځای کويtagد حوالې بفر چې د حجم په توګه کارول کیدی شيtagد ADCs لپاره حواله، او همدارنګه د جلد په توګهtagد VREF+ پن له لارې د بهرنیو برخو لپاره حواله. VREFBUF خوندي کیدی شي. داخلي VREFBUF د څلورو حجمونو ملاتړ کويtages: · 1.65 V · 1.8 V · 2.048 V · 2.5 V یو بهرنۍ حجمtagکله چې داخلي VREFBUF بند وي، د VREF+ پن له لارې حواله ورکول کیدی شي.
شکل 4. ټوکtagد حوالې بفر

د وریفینټ

+

VREF+

VSSA

MSv64430V1

3.22

د سیګما-ډیلټا ماډلیټر (DFSDM) لپاره ډیجیټل فلټر
دا وسایل یو DFSDM د دوه ډیجیټل فلټر ماډلونو او څلورو بهرني ان پټ سریال چینلونو (ټرانسسیورونو) یا په بدیل سره څلور داخلي موازي ان پټونو ملاتړ سره ځای په ځای کوي.
DFSDM بهرني ماډولټرونه د وسیلې سره نښلوي او د ترلاسه شوي ډیټا جریانونو ډیجیټل فلټر کول ترسره کوي. ماډولټرونه د انلاګ سیګنالونو ډیجیټل سریال جریانونو ته د بدلولو لپاره کارول کیږي چې د DFSDM ان پټونه جوړوي.
DFSDM کولی شي PDM (د نبض کثافت ماډلولیشن) مایکروفونونه هم سره وصل کړي او PDM ته PCM ته بدلون او فلټر کول (د هارډویر ګړندی شوی) ترسره کړي. DFSDM د ADCs یا د وسیلې حافظې څخه اختیاري موازي ډیټا سټریم ان پټونه (د DMA/CPU له لارې DFSDM ته لیږدوي) وړاندې کوي.
د DFSDM ټرانسسیورونه د څو سیریل-انټرفیس فارمیټونو ملاتړ کوي (د مختلفو ماډولیټرونو ملاتړ لپاره). د DFSDM ډیجیټل فلټر ماډلونه د 24-bit وروستي ADC ریزولوشن سره د کارونکي لخوا ټاکل شوي فلټر پیرامیټرونو سره سم ډیجیټل پروسس ترسره کوي.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

د DFSDM پردی ملاتړ کوي: · څلور ملټي پلیکس شوي ان پټ ډیجیټل سریال چینلونه:
د مختلفو ماډولټرونو سره د نښلولو لپاره د ترتیب وړ SPI انٹرفیس د ترتیب وړ مانچسټر کوډ شوی 1-وایر انٹرفیس PDM (د نبض کثافت ماډلیشن) مایکروفون ان پټ اعظمي ان پټ ساعت فریکونسي تر 20 MHz پورې (د مانچسټر کوډ کولو لپاره 10 MHz) د ماډولټرونو لپاره د ساعت محصول (0 څخه تر 20 MHz) · د څلورو داخلي ډیجیټل موازي چینلونو څخه بدیل ان پټونه (تر 16-bit ان پټ ریزولوشن پورې): داخلي سرچینې: د ADC ډیټا یا د حافظې ډیټا سټریمونه (DMA) · د ډیجیټل سیګنال پروسس کولو سره دوه ډیجیټل فلټر ماډلونه: Sincx فلټر: د فلټر ترتیب/ډول (1 څخه تر 5 پورې)، اوورونهampد لینګ تناسب (۱ څخه تر ۱۰۲۴ پورې) انټیګریټر: اوورونهampد لین تناسب (۱ څخه تر ۲۵۶ پورې) · تر ۲۴-بټ پورې د محصول ډیټا ریزولوشن، لاسلیک شوي محصول ډیټا بڼه · د اتوماتیک معلوماتو آفسیټ سمون (د کارونکي لخوا په راجستر کې ذخیره شوی آفسیټ) · دوامداره یا واحد بدلون · د بدلون پیل د دې لخوا پیل شوی: سافټویر داخلي ټایمرونه بهرني پیښې د لومړي ډیجیټل فلټر ماډل (DFSDM) سره په همغږۍ کې د بدلون پیل کول · انلاګ څارونکی ځانګړتیا لري: د ټیټ ارزښت او لوړ ارزښت ډیټا حد راجسترونه وقف شوي ترتیب وړ Sincx ډیجیټل فلټر (ترتیب = ۱ څخه تر ۳ پورې،
اوورونهampد لین تناسب = له ۱ څخه تر ۳۲ پورې) د وروستي محصول معلوماتو یا غوره شوي ان پټ ډیجیټل سریال چینلونو څخه ان پټ د معیاري تبادلې څخه په خپلواکه توګه دوامداره څارنه · د سنتر شوي انلاګ ان پټ ارزښتونو کشف کولو لپاره لنډ سرکټ کشف کونکی (لاندې او پورته رینج): تر ۸ بټ کاونټر پورې د سریال ډیټا سټریم کې د ۱ څخه تر ۲۵۶ پرله پسې ۰ یا ۱ کشف کولو لپاره په دوامداره توګه د هر ان پټ سریال چینل څارنه · د انلاګ واچ ډاګ پیښې یا د شارټ سرکټ کشف کونکي پیښې کې د سیګنال تولید مات کړئ · د افراط کشف کونکی: د سافټویر لخوا تازه شوي د وروستي تبادلې معلوماتو لږترلږه او اعظمي ارزښتونو ذخیره کول · د وروستي تبادلې معلوماتو لوستلو لپاره د DMA وړتیا · مداخلې: د تبادلې پای، اوور رن، انلاګ واچ ډاګ، لنډ سرکټ، د ان پټ سریال چینل ساعت نشتوالی · "منظم" یا "انجیکشن شوي" تبادلې: "منظم" تبادلې په هر وخت یا حتی په دوامداره حالت کې غوښتنه کیدی شي
پرته له دې چې د "انجیکشن شوي" بدلونونو په وخت باندې کوم اغیزه ولري د دقیق وخت لپاره او د لوړ بدلون لومړیتوب سره "انجیکشن شوي" بدلونونه

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.23

ریښتیني تصادفي شمیره جنریټر (RNG)
دا وسایل یو RNG ځای پر ځای کوي چې د مدغم انلاګ سرکټ لخوا رامینځته شوي 32-bit تصادفي شمیرې وړاندې کوي.
RNG (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.
ریښتینی RNG د وقف شوي بس له لارې خوندي AES او PKA پیری فیرلز سره وصل کیږي (د CPU لخوا د لوستلو وړ ندي).

3.24

کریپټوګرافیک او هش پروسسرونه (CRYP، SAES، PKA او HASH)
دا وسایل یو کریپټوګرافیک پروسیسر ځای په ځای کوي چې د پرمختللي کریپټوګرافیک الګوریتمونو ملاتړ کوي چې معمولا د محرمیت، تصدیق، معلوماتو بشپړتیا او غیر انکار ډاډمن کولو لپاره اړین وي کله چې د ملګري سره پیغامونه تبادله کوئ.
دا وسایل د DPA مقاومت لرونکي خوندي AES 128- او 256-bit کیلي (SAES) او PKA هارډویر کوډ کولو/ډیکرپشن سرعت کونکي هم ځای په ځای کوي، د وقف شوي هارډویر بس سره چې CPU یې لاسرسی نلري.
د CRYP اصلي ځانګړتیاوې: · DES/TDES (د معلوماتو د کوډ کولو معیار/درې ګوني معلوماتو د کوډ کولو معیار): ECB (برېښنايي
کوډ بوک) او CBC (د سایفر بلاک چین کول) د زنځیر کولو الګوریتمونه، 64-، 128- یا 192-بټ کیلي · AES (پرمختللی کوډ کولو معیار): ECB، CBC، GCM، CCM، او CTR (کاونټر موډ) د زنځیر کولو الګوریتمونه، 128-، 192- یا 256-بټ کیلي
د یونیورسل HASH اصلي ځانګړتیاوې: · SHA-1، SHA-224، SHA-256، SHA-384، SHA-512، SHA-3 (خوندي HASH الګوریتمونه) · HMAC
کریپټوګرافیک سرعت کوونکی د DMA غوښتنې تولید ملاتړ کوي.
CRYP، SAES، PKA او HASH (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.

3.25

د بوټ او امنیت او OTP کنټرول (BSEC)
د BSEC (بوټ او امنیت او OTP کنټرول) موخه د OTP (یو ځل پروګرام وړ) فیوز بکس کنټرول کول دي، چې د وسیلې ترتیب او امنیتي پیرامیټرو لپاره د غیر بې ثباته ذخیره کولو لپاره کارول کیږي. د BSEC ځینې برخې باید یوازې د خوندي سافټویر لخوا د لاسرسي وړ تنظیم شي.
BSEC کولی شي د SAES (خوندي AES) لپاره د HWKEY 256-bit ذخیره کولو لپاره د OTP کلمې وکاروي.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.26

ټایمر او څارونکي
په دې وسایلو کې دوه پرمختللي کنټرول ټایمرونه، لس عمومي هدف ټایمرونه (چې له هغې څخه اوه خوندي دي)، دوه اساسي ټایمرونه، پنځه ټیټ بریښنا ټایمرونه، دوه څارونکي، او په هر کورټیکس-A7 کې څلور سیسټم ټایمرونه شامل دي.
ټول ټایمر کاونټرونه د ډیبګ حالت کې کنګل کیدی شي.
لاندې جدول د پرمختللي کنټرول، عمومي هدف، اساسي او ټیټ بریښنا ټایمرونو ځانګړتیاوې پرتله کوي.

د ټایمر ډول

ټایمر

جدول 4. د ټیمر ب featureه پرتله کول

د ضد حل-
tion

د کاونټر ډول

د پریسیکلر فکتور

د DMA غوښتنې تولید

چینلونه نیول/ پرتله کول

بشپړونکی محصول

اعظمي انٹرفیس
ساعت (MHz)

مکس
ټایمر
ساعت (MHz)(1)

پرمختللی TIM1، - کنټرول TIM8

16-بټ

پورته، هر عدد ښکته، د ۱ پورته/ښکته او ۶۵۵۳۶ ترمنځ

هو

ټیم ۲ ټیم ۵

32-بټ

پورته، هر عدد ښکته، د ۱ پورته/ښکته او ۶۵۵۳۶ ترمنځ

هو

ټیم ۲ ټیم ۵

16-بټ

پورته، هر عدد ښکته، د ۱ پورته/ښکته او ۶۵۵۳۶ ترمنځ

هو

هر عدد

TIM12(2) ۱۶-بټ

د ۱ تر منځ پورته

نه

جنرال

او 65536

هدف

ټیم۱۳(۲) ټیم۱۴(۲)

16-بټ

د ۱ تر منځ هر لوړ عدد
او 65536

نه

هر عدد

TIM15(2) ۱۶-بټ

د ۱ تر منځ پورته

هو

او 65536

ټیم۱۳(۲) ټیم۱۴(۲)

16-بټ

د ۱ تر منځ هر لوړ عدد
او 65536

هو

بنسټیز

ټیم ۶، ټیم ۷

16-بټ

د ۱ تر منځ هر لوړ عدد
او 65536

هو

LPTIM1،

ټیټ بریښنا

LPTIM2(2)، LPTIM3(2)،
LPTIM4،

16-بټ

۱، ۲، ۴، ۸، پورته ۱۶، ۳۲، ۶۴،
128

نه

LPTIM5

6

4

104.5

209

4

نه

104.5

209

4

نه

104.5

209

2

نه

104.5

209

1

نه

104.5

209

2

1

104.5

209

1

1

104.5

209

0

نه

104.5

209

1(3)

نه

104.5 104.5

۱. د ټایمر ساعت اعظمي حد یې تر ۲۰۹ میګاهرتز پورې دی چې په RCC کې د TIMGxPRE بټ پورې اړه لري. ۲. خوندي ټایمر. ۳. په LPTIM کې د کیپچر چینل نشته.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.26.1 3.26.2 3.26.3

پرمختللي کنټرول ټایمرونه (TIM1، TIM8)
پرمختللي کنټرول ټایمرونه (TIM1، TIM8) د درې پړاو PWM جنراتورونو په توګه لیدل کیدی شي چې په 6 چینلونو کې ملټي پلیکس شوي دي. دوی د پروګرام وړ داخل شوي ډیډ ټایمونو سره بشپړونکي PWM محصولات لري. دوی د بشپړ عمومي هدف ټایمرونو په توګه هم ګڼل کیدی شي. د دوی څلور خپلواک چینلونه د دې لپاره کارول کیدی شي: · د ننوتلو نیول · د محصول پرتله کول · د PWM تولید (څنډه یا مرکز سره سمون لرونکي حالتونه) · د یو نبض حالت محصول
که چیرې د معیاري ۱۶-بټ ټایمرونو په توګه تنظیم شي، دوی د عمومي هدف ټایمرونو په څیر ورته ځانګړتیاوې لري. که چیرې د ۱۶-بټ PWM جنراتورونو په توګه تنظیم شي، دوی د بشپړ ماډولیشن وړتیا لري (۰-۱۰۰٪).
د پرمختللي کنټرول ټایمر کولی شي د همغږي کولو یا د پیښو زنځیر کولو لپاره د ټایمر لینک ځانګړتیا له لارې د عمومي هدف ټایمرونو سره یوځای کار وکړي.
TIM1 او TIM8 د خپلواک DMA غوښتنې تولید ملاتړ کوي.
د عمومي موخو لپاره ټایمرونه (TIM2، TIM3، TIM4، TIM5، TIM12، TIM13، TIM14، TIM15، TIM16، TIM17)
په STM32MP133C/F وسیلو کې لس همغږي کېدونکي عمومي موخې ټایمرونه ځای پر ځای شوي دي (د توپیرونو لپاره جدول 4 وګورئ). · TIM2، TIM3، TIM4، TIM5
TIM 2 او TIM5 د 32-bit اتوماتیک بیا پیلولو پورته/ښکته کاونټر او د 16-bit پریسکلر پر بنسټ والړ دي، پداسې حال کې چې TIM3 او TIM4 د 16-bit اتوماتیک بیا پیلولو پورته/ښکته کاونټر او د 16-bit پریسکلر پر بنسټ والړ دي. ټول ټایمرونه د ان پټ کیپچر/آؤټ پټ پرتله کولو، PWM یا یو-پلس حالت آوټ پټ لپاره څلور خپلواک چینلونه لري. دا په لویو پیکجونو کې تر 16 پورې ان پټ کیپچر/آؤټ پټ پرتله کولو/PWM ورکوي. دا عمومي هدف ټایمرونه کولی شي یوځای کار وکړي، یا د نورو عمومي هدف ټایمرونو او پرمختللي کنټرول ټایمرونو TIM1 او TIM8 سره، د همغږي کولو یا د پیښې زنځیر لپاره د ټایمر لینک ځانګړتیا له لارې. د دې عمومي هدف ټایمرونو څخه هر یو د PWM محصولاتو تولید لپاره کارول کیدی شي. TIM2، TIM3، TIM4، TIM5 ټول د DMA غوښتنې خپلواک تولید لري. دوی د کواډریچر (زیاتوالي) انکوډر سیګنالونو او ډیجیټل آوټ پټسونو اداره کولو وړتیا لري چې له یو څخه تر څلورو هال-ایفکټ سینسرونو پورې وي. · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 دا ټایمرونه د 16-bit اتومات ریلوډ اپ کاونټر او 16-bit پری سکیلر پراساس دي. TIM13, TIM14, TIM16 او TIM17 یو خپلواک چینل لري، پداسې حال کې چې TIM12 او TIM15 د ان پټ کیپچر/آؤټ پټ پرتله کولو، PWM یا یو-پلس موډ آوټ پټ لپاره دوه خپلواک چینلونه لري. دوی د TIM2, TIM3, TIM4, TIM5 بشپړ ځانګړتیا لرونکي عمومي هدف ټایمرونو سره همغږي کیدی شي یا د ساده وخت اساساتو په توګه کارول کیدی شي. د دې ټایمرونو څخه هر یو (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.
اساسي ټایمرونه (TIM6 او TIM7)
دا ټایمرونه په عمده توګه د عمومي ۱۶-بټ وخت اساس په توګه کارول کیږي.
TIM6 او TIM7 د خپلواک DMA غوښتنې تولید ملاتړ کوي.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.26.4
3.26.5 3.26.6

د ټیټ بریښنا ټایمرونه (LPTIM1، LPTIM2، LPTIM3، LPTIM4، LPTIM5)
هر ټیټ بریښنا ټایمر یو خپلواک ساعت لري او که چیرې دا د LSE، LSI یا بهرني ساعت لخوا ساعت شوی وي نو په سټاپ حالت کې هم چلیږي. LPTIMx کولی شي وسیله د سټاپ حالت څخه راویښ کړي.
دا ټیټ بریښنا ټایمرونه لاندې ځانګړتیاوې ملاتړ کوي: · د ۱۶-بټ اپ کاونټر د ۱۶-بټ آټو ریلوډ راجستر سره · د ۱۶-بټ پرتله کولو راجستر · د تنظیم وړ محصول: نبض، PWM · دوامداره/یو شاټ حالت · د انتخاب وړ سافټویر/هارډویر ان پټ ټریګر · د انتخاب وړ ساعت سرچینه:
د داخلي ساعت سرچینه: د LPTIM ان پټ له لارې د LSE، LSI، HSI یا APB ساعت بهرنۍ ساعت سرچینه (حتی د داخلي ساعت پرته کار کوي)
د سرچینې چلول، د نبض کاونټر اپلیکیشن لخوا کارول کیږي) · د پروګرام وړ ډیجیټل ګلیچ فلټر · د انکوډر حالت
LPTIM2 او LPTIM3 (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.
خپلواک څارونکي (IWDG1، IWDG2)
یو خپلواک څارونکی د ۱۲-بټ ډاون کاونټر او ۸-بټ پریسکلر پر بنسټ والړ دی. دا د ۳۲ kHz داخلي RC (LSI) څخه کلاک شوی او لکه څنګه چې دا د اصلي ساعت څخه په خپلواکه توګه کار کوي، دا کولی شي په سټاپ او سټینډ بای حالتونو کې کار وکړي. IWDG د ستونزې په صورت کې د وسیلې د بیا تنظیمولو لپاره د واچ ډاګ په توګه کارول کیدی شي. دا د هارډویر یا سافټویر دی چې د اختیار بایټونو له لارې تنظیم کیدی شي.
IWDG1 (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.
عمومي ټایمرونه (کورټیکس-A7 CNT)
د کورټیکس-A7 عمومي ټایمرونه چې د کورټیکس-A7 دننه ځای پر ځای شوي دي د سیسټم د وخت تولید (STGEN) څخه ارزښت لخوا تغذیه کیږي.
د کورټیکس-A7 پروسیسر لاندې ټایمرونه چمتو کوي: · په خوندي او غیر خوندي حالتونو کې د کارولو لپاره فزیکي ټایمر
د فزیکي ټایمر لپاره راجسترونه د خوندي او غیر خوندي کاپي چمتو کولو لپاره بانک شوي دي. · په غیر خوندي حالتونو کې د کارولو لپاره مجازی ټایمر · په هایپر وایزر حالت کې د کارولو لپاره فزیکي ټایمر
عمومي ټایمرونه د حافظې نقشه شوي پردې نه دي او بیا یوازې د ځانګړو Cortex-A7 شریک پروسسر لارښوونو (cp15) لخوا د لاسرسي وړ دي.

3.27

د سیسټم ټایمر تولید (STGEN)
د سیسټم د وخت تولید (STGEN) د وخت شمېرنې ارزښت رامینځته کوي چې یو ثابت چمتو کوي view د ټولو Cortex-A7 عمومي ټایمرونو لپاره د وخت کمښت.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

د سیسټم د وخت تولید لاندې کلیدي ځانګړتیاوې لري: · د رول اوور ستونزو څخه د مخنیوي لپاره 64-بټ پراخوالی · له صفر یا د پروګرام وړ ارزښت څخه پیل کول · د APB انٹرفیس (STGENC) کنټرول کړئ چې ټایمر خوندي او بحالولو ته اجازه ورکوي.
د بریښنا بندولو پیښو په اوږدو کې · یوازې د لوستلو وړ APB انٹرفیس (STGENR) چې د ټایمر ارزښت د غیر لخوا لوستلو ته اجازه ورکوي
خوندي سافټویر او ډیبګ وسیلې · د ټایمر ارزښت زیاتوالی چې د سیسټم ډیبګ پرمهال ودرول کیدی شي
STGENC (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.

3.28

د ریښتیني وخت ساعت (RTC)
RTC د ټولو ټیټ بریښنا حالتونو اداره کولو لپاره یو اتوماتیک وییک اپ چمتو کوي. RTC یو خپلواک BCD ټایمر/کاونټر دی او د پروګرام وړ الارم مداخلو سره د ورځې وخت/کلنډر چمتو کوي.
په RTC کې د وقفې وړتیا سره د دوراني پروګرام وړ ویښیدو بیرغ هم شامل دی.
دوه ۳۲-بټ راجسترونه ثانیې، دقیقې، ساعتونه (۱۲- یا ۲۴-ساعته بڼه)، ورځ (د اونۍ ورځ)، نیټه (د میاشتې ورځ)، میاشت او کال لري، چې په بائنری کوډ شوي لسیال بڼه (BCD) کې ښودل شوي. د فرعي ثانیو ارزښت په بائنری بڼه کې هم شتون لري.
د سافټویر ډرایور مدیریت اسانه کولو لپاره بائنری حالت ملاتړ کیږي.
د ۲۸، ۲۹ (لیپ کال)، ۳۰ او ۳۱ ورځو میاشتو لپاره جبران په اتوماتيک ډول ترسره کیږي. د ورځې د رڼا سپمولو وخت جبران هم ترسره کیدی شي.
اضافي ۳۲-بټ راجسترونه د پروګرام وړ الارم فرعي ثانیې، ثانیې، دقیقې، ساعتونه، ورځ او نیټه لري.
د ډیجیټل کیلیبریشن ځانګړتیا شتون لري ترڅو د کرسټال اوسیلیټر دقت کې د هر ډول انحراف جبران کړي.
د بیک اپ ډومین بیا تنظیمولو وروسته، ټول RTC راجسترونه د ممکنه پرازیتي لیکلو لاسرسي په وړاندې خوندي کیږي او د خوندي لاسرسي لخوا خوندي کیږي.
تر هغه چې د اکمالاتو حجم ويtage د عملیاتي حد کې پاتې کیږي، RTC هیڅکله نه دریږي، پرته له دې چې د وسیلې حالت وي (د چلولو حالت، د ټیټ بریښنا حالت یا د بیا تنظیم لاندې).
د RTC اصلي ځانګړتیاوې په لاندې ډول دي: · کیلنڈر د فرعي ثانیو، ثانیو، دقیقو، ساعتونو (۱۲ یا ۲۴ بڼه)، ورځ (د ورځې) سره
اونۍ)، نیټه (د میاشتې ورځ)، میاشت، او کال · د سافټویر لخوا د ورځې د رڼا د سپما جبران پروګرام وړ · د مداخلې فعالیت سره د پروګرام وړ الارم. الارم د هر ډول لخوا پیل کیدی شي
د کیلنڈر ساحو ترکیب. · د اتوماتیک ویښیدو واحد چې یو دوراني بیرغ رامینځته کوي چې اتوماتیک ویښیدو ته لاره هواروي
مداخله · د حوالې ساعت کشف: یو ډیر دقیق دوهم سرچینه ساعت (50 یا 60 Hz) کیدی شي
د کیلنڈر دقت لوړولو لپاره کارول کیږي. · د فرعي دوهم شفټ ځانګړتیا په کارولو سره د بهرني ساعت سره دقیق همغږي کول · ډیجیټل کیلیبریشن سرکټ (د دوراني کاونټر سمون): 0.95 ppm دقت، په a کې ترلاسه شوی
د څو ثانیو د کیلیبریشن کړکۍ

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

· وختamp د پیښو د خوندي کولو لپاره فعالیت · د SWKEY ذخیره کول په RTC بیک اپ راجسترونو کې چې SAE ته مستقیم بس لاسرسی لري (نه
د CPU لخوا د لوستلو وړ) · د ماسک وړ مداخلې/پیښې:
الارم A الارم B د ویښیدو مداخله وختamp · د ټرسټ زون ملاتړ: RTC په بشپړ ډول خوندي الارم A، الارم B، د ویښیدو ټایمر او مهال ویشamp انفرادي خوندي یا غیر خوندي
ترتیب د RTC کیلیبریشن په خوندي او غیر خوندي ترتیب کې ترسره شوی

3.29

Tamper او بیک اپ راجسترونه (TAMP)
د ۳۲ x ۳۲-بټ بیک اپ راجسترونه په ټولو ټیټ بریښنا حالتونو او همدارنګه په VBAT حالت کې ساتل کیږي. دوی د حساس معلوماتو ذخیره کولو لپاره کارول کیدی شي ځکه چې د دوی مینځپانګه د at لخوا خوندي شوې ده.ampد کشف سرکټ.
اووه ټampد ان پټ پنونه او پنځه tampد انټي-ټي لپاره د er آوټ پټ پنونه شتون لريampد کشف کولو لپاره بهرنۍ ټampد er پنونه د څنډې کشف، څنډې او کچې، د فلټر کولو سره د کچې کشف، یا فعال t لپاره تنظیم کیدی شيampدا د امنیت کچه ​​د اتوماتیک چک کولو له لارې لوړوي چې tampد er پنونه په بهر کې نه خلاصیږي یا لنډ شوي ندي.
TAMP اصلي ځانګړتیاوې · ۳۲ بیک اپ راجسترونه (TAMP_BKPxR) په RTC ډومین کې پلي شوی چې پاتې دی
کله چې د VDD بریښنا بنده وي د VBAT لخوا فعال شوی · ۱۲ ټنهampشته پنونه (اوه ان پټونه او پنځه آوټ پټونه) · هر ډولampد er کشف کولی شي د RTC مهال ویش رامینځته کړيamp پیښه. · هر ډولampد er کشف د بیک اپ راجسترونه له منځه وړي. · د TrustZone ملاتړ:
ټampخوندي یا غیر خوندي ترتیب د ترتیب کولو په دریو برخو کې د ترتیب بیک اپ راجستر کوي:
. یوه د لوستلو/لیکلو خوندي سیمه . یوه د لیکلو خوندي/لوستلو غیر خوندي سیمه . یوه د لوستلو/لیکلو غیر خوندي سیمه · مونوټونیک کاونټر

3.30

د مدغم سرکټ انٹرفیسونه (I2C1، I2C2، I2C3، I2C4، I2C5)
دا وسایل پنځه I2C انٹرفیسونه ځای په ځای کوي.
د I2C بس انٹرفیس د STM32MP133C/F او سریال I2C بس ترمنځ اړیکې اداره کوي. دا د I2C بس ځانګړي ترتیب، پروتوکول، منځګړیتوب او وخت کنټرولوي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

د I2C پردی برخه لاندې ملاتړ کوي: · د I2C-بس مشخصات او د کارونکي لارښود بیاکتنه 5 مطابقت:
د غلام او ماسټر حالتونه، څو ماسټر وړتیا معیاري حالت (Sm)، تر ۱۰۰ کیلوبایټ/سیکنډ پورې د بټریټ سره فاسټ موډ (Fm)، تر ۴۰۰ کیلوبایټ/سیکنډ پورې د بټریټ سره فاسټ موډ پلس (Fm+)، تر ۱ میګابایټ/سیکنډ پورې د بټریټ سره او د ۲۰ mA آوټ پټ ډرایو I/Os ۷-بټ او ۱۰-بټ د پتې ورکولو حالت، څو ۷-بټ غلام پتې د پروګرام وړ تنظیم او د ساتلو وختونه اختیاري ساعت غځول · د سیسټم مدیریت بس (SMBus) مشخصات rev 100 مطابقت: د هارډویر PEC (د پیکټ غلطۍ چک کول) د ACK سره تولید او تایید
کنټرول د پتې د حل پروتوکول (ARP) ملاتړ د SMBus خبرتیا · د بریښنا سیسټم مدیریت پروتوکول (PMBusTM) مشخصات rev 1.1 مطابقت · خپلواک ساعت: د خپلواک ساعت سرچینو انتخاب چې د I2C مخابراتو سرعت ته اجازه ورکوي چې د PCLK بیا پروګرام کولو څخه خپلواک وي · د پتې په میچ کې د سټاپ حالت څخه ویښیدل · د پروګرام وړ انلاګ او ډیجیټل شور فلټرونه · د DMA وړتیا سره 1 بایټ بفر
I2C3، I2C4 او I2C5 (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.

3.31

یونیورسل سنکرونس غیر متمرکز رسیور ټرانسمیټر (USART1، USART2، USART3، USART6 او UART4، UART5، UART7، UART8)
دا وسایل څلور ایمبیډ شوي یونیورسل سنکرونس ریسیور ټرانسمیټرونه (USART1، USART2، USART3 او USART6) او څلور یونیورسل غیر سنکرونس ریسیور ټرانسمیټرونه (UART4، UART5، UART7 او UART8) لري. د USARTx او UARTx ځانګړتیاو لنډیز لپاره لاندې جدول ته مراجعه وکړئ.
دا انٹرفیسونه غیر متقابل اړیکه، د IrDA SIR ENDEC ملاتړ، د څو پروسسر اړیکو حالت، د واحد تار نیم ډوپلیکس اړیکو حالت چمتو کوي او د LIN ماسټر/غلام وړتیا لري. دوی د CTS او RTS سیګنالونو هارډویر مدیریت، او د RS485 ډرایور فعالولو وړتیا چمتو کوي. دوی د 13 Mbit/s سرعت سره اړیکه نیولو توان لري.
USART1، USART2، USART3 او USART6 د سمارټ کارډ حالت (ISO 7816 مطابق) او د SPI په څیر د اړیکو وړتیا هم چمتو کوي.
ټول USART د CPU ساعت څخه خپلواک ساعت ډومین لري، چې USARTx ته اجازه ورکوي چې STM32MP133C/F د سټاپ حالت څخه تر 200 Kbaud پورې د باډریټونو په کارولو سره راویښ کړي. د سټاپ حالت څخه د راویښیدو پیښې د پروګرام وړ دي او کیدی شي:
· د بټ کشف پیل کړئ
· هر ترلاسه شوی معلوماتي چوکاټ
· یو ځانګړی پروګرام شوی ډیټا چوکاټ

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

د USART ټول انٹرفیسونه د DMA کنټرولر لخوا خدمت کیدی شي.

جدول ۵. د USART/UART ځانګړتیاوې

د USART طریقې/ځانګړتیاوې (۱)

د USART1/2/3/6

د UART4/5/7/8

د موډیم لپاره د هارډویر جریان کنټرول

X

X

د DMA په کارولو سره دوامداره اړیکه

X

X

ملټرو پروسیسر مخابرات

X

X

همغږي SPI حالت (ماسټر/غلام)

X

د سمارټ کارډ حالت

X

د واحد تار نیم ډوپلیکس مخابراتو IrDA SIR ENDEC بلاک

X

X

X

X

د LIN حالت

X

X

د دوه ګوني ساعت ډومین او د ټیټ بریښنا حالت څخه ویښیدل

X

X

د رسیدونکي وخت پای ته رسیدل د موډبس اړیکو مداخله کوي

X

X

X

X

د ګاډی د اندازې کچه معلومول

X

X

د ډرایور فعالول

X

X

د USART معلوماتو اوږدوالی

۷، ۸ او ۹ ټوټې

۱. ایکس = ملاتړ شوی.

USART1 او USART2 (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.

3.32

د سیریل پردیي انٹرفیسونه (SPI1، SPI2، SPI3، SPI4، SPI5) د غږ سره مدغم شوي انٹرفیسونه (I2S1، I2S2، I2S3، I2S4)
دا وسایل تر پنځو پورې SPIs (SPI2S1، SPI2S2، SPI2S3، SPI2S4، او SPI5) لري چې په ماسټر او غلام حالتونو کې تر 50 Mbit/s پورې په نیم ډوپلیکس، بشپړ ډوپلیکس او سمپلیکس حالتونو کې اړیکو ته اجازه ورکوي. د 3-bit پریسکلر اته ماسټر حالت فریکونسۍ ورکوي او چوکاټ له 4 څخه تر 16 بټونو پورې تنظیم کیدونکی دی. ټول SPI انٹرفیسونه د NSS نبض حالت، TI حالت، هارډویر CRC محاسبې او د DMA وړتیا سره د 8-bit ایمبیډ شوي Rx او Tx FIFOs ضرب ملاتړ کوي.
I2S1، I2S2، I2S3، او I2S4 د SPI1، SPI2، SPI3 او SPI4 سره ملټي پلیکس شوي دي. دوی په ماسټر یا غلام حالت کې، په بشپړ ډوپلیکس او نیم ډوپلیکس اړیکو حالتونو کې چلول کیدی شي، او د 16- یا 32-بټ ریزولوشن سره د ان پټ یا آوټ پټ چینل په توګه د کار کولو لپاره تنظیم کیدی شي. آډیو sampد 8 kHz څخه تر 192 kHz پورې د ling فریکونسۍ ملاتړ کیږي. ټول I2S انٹرفیسونه د DMA وړتیا سره د 8-bit ایمبیډ شوي Rx او Tx FIFO ضرب ملاتړ کوي.
SPI4 او SPI5 (په ETZPC کې) یوازې د خوندي سافټویر لخوا د لاسرسي وړ تعریف کیدی شي.

3.33

د سریال آډیو انٹرفیسونه (SAI1، SAI2)
دا وسایل دوه SAIs ځای پر ځای کوي چې د ډیری سټیریو یا مونو آډیو پروتوکولونو ډیزاین ته اجازه ورکوي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

لکه I2S، LSB یا MSB-جائز شوی، PCM/DSP، TDM یا AC'97. د SPDIF محصول شتون لري کله چې آډیو بلاک د لیږدونکي په توګه تنظیم شوی وي. د دې کچې انعطاف او بیا تنظیم کولو لپاره، هر SAI دوه خپلواک آډیو فرعي بلاکونه لري. هر بلاک خپل ساعت جنراتور او I/O لاین کنټرولر لري. آډیو sampد 192 kHz پورې د لینګ فریکونسیو ملاتړ کیږي. سربیره پردې، د PDM انٹرفیس د ایمبیډ کولو له امله تر اتو مایکروفونونو پورې ملاتړ کیدی شي. SAI کولی شي په ماسټر یا غلام ترتیب کې کار وکړي. د آډیو فرعي بلاکونه یا هم ریسیور یا ټرانسمیټر کیدی شي او کولی شي په همغږي یا غیر همغږي ډول کار وکړي (د بل په پرتله). SAI کولی شي د همغږي کار کولو لپاره د نورو SAIs سره وصل شي.

3.34

د SPDIF ریسیور انٹرفیس (SPDIFRX)
SPDIFRX د IEC-60958 او IEC-61937 سره مطابقت لرونکي S/PDIF جریان ترلاسه کولو لپاره ډیزاین شوی. دا معیارونه د لوړ s پورې ساده سټیریو جریانونو ملاتړ کوي.ampد le rate، او کمپریس شوي څو چینل شاوخوا غږ، لکه هغه چې د Dolby یا DTS لخوا تعریف شوي (تر 5.1 پورې).
د SPDIFRX اصلي ځانګړتیاوې په لاندې ډول دي: · تر څلورو پورې ان پټونه شتون لري · د اتوماتیک سمبول نرخ کشف · د سمبول اعظمي کچه: 12.288 MHz · د 32 څخه تر 192 kHz پورې سټیریو سټریم ملاتړ شوی · د آډیو IEC-60958 او IEC-61937 ملاتړ، د مصرف کونکي غوښتنلیکونه · د پیریټي بټ مدیریت · د آډیو لپاره د DMA په کارولو سره اړیکهamples · د کنټرول او کارونکي چینل معلوماتو لپاره د DMA په کارولو سره اړیکه · د مداخلې وړتیاوې
د SPDIFRX ریسیور د سمبول نرخ کشفولو او د راتلونکو معلوماتو جریان ډیکوډ کولو لپاره ټول اړین ځانګړتیاوې چمتو کوي. کاروونکی کولی شي مطلوب SPDIF ان پټ غوره کړي، او کله چې یو باوري سیګنال شتون ولري، SPDIFRX بیا پیل کوي.ampراتلونکی سیګنال کشفوي، د مانچسټر جریان ډیکوډ کوي، او چوکاټونه، فرعي چوکاټونه او بلاک عناصر پیژني. SPDIFRX د ډیکوډ شوي معلوماتو او اړونده حالت بیرغونو CPU ته رسوي.
SPDIFRX د spdif_frame_sync په نوم یو سیګنال هم وړاندې کوي، چې د S/PDIF فرعي چوکاټ نرخ کې بدلیږي چې د دقیق s محاسبه کولو لپاره کارول کیږي.ampد ساعت د ډرافټ الګوریتمونو لپاره نرخ.

3.35

د ډیجیټل ان پټ/آؤټ پټ ملټي میډیا کارډ انٹرفیسونه خوندي کړئ (SDMMC1، SDMMC2)
دوه خوندي ډیجیټل ان پټ/آؤټ پټ ملټي میډیا کارډ انٹرفیسونه (SDMMC) د AHB بس او SD میموري کارتونو، SDIO کارتونو او MMC وسیلو ترمنځ یو انٹرفیس چمتو کوي.
د SDMMC ځانګړتیاوې لاندې شاملې دي: · د ایمبیډډ ملټي میډیا کارډ سیسټم مشخصاتو نسخه 5.1 سره مطابقت
د دریو مختلفو ډیټابس حالتونو لپاره د کارت ملاتړ: ۱-بټ (ډیفالټ)، ۴-بټ او ۸-بټ

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

(د HS200 SDMMC_CK سرعت تر اعظمي اجازه ورکړل شوي I/O سرعت پورې محدود دی) (HS400 ملاتړ نه کیږي)
· د ملټي میډیا کارډونو پخوانیو نسخو سره بشپړ مطابقت (وروسته مطابقت)
· د SD میموري کارت مشخصاتو سره بشپړ مطابقت نسخه 4.1 (د SDR104 SDMMC_CK سرعت تر اعظمي اجازه ورکړل شوي I/O سرعت پورې محدود دی، د SPI حالت او UHS-II حالت ملاتړ نه کیږي)
· د SDIO کارت مشخصاتو نسخه 4.0 سره بشپړ مطابقت د دوه مختلف ډیټابس حالتونو لپاره د کارت ملاتړ: 1-بټ (ډیفالټ) او 4-بټ (SDR104 SDMMC_CK سرعت د اعظمي اجازه ورکړل شوي I/O سرعت پورې محدود دی، د SPI حالت او UHS-II حالت ملاتړ نه کیږي)
· د ۸-بټ حالت لپاره تر ۲۰۸ میګا بایټ/سیکنډ پورې د معلوماتو لیږد (د اعظمي مجاز ان پټ/ایف سرعت پورې اړه لري)
· د معلوماتو او قوماندې محصول سیګنالونه فعالوي ترڅو بهرني دوه اړخیز چلوونکي کنټرول کړي
· وقف شوی DMA کنټرولر چې د SDMMC کوربه انٹرفیس کې ځای پر ځای شوی، د انٹرفیس او SRAM ترمنځ د لوړ سرعت لیږد ته اجازه ورکوي.
· د IDMA لینک شوي لیست ملاتړ
· د SDMMC1 او SDMMC2 لپاره وقف شوي بریښنا رسونې، VDDSD1 او VDDSD2 په ترتیب سره، په UHS-I حالت کې د SD کارت انٹرفیس کې د لیول-شفټر داخلولو اړتیا لرې کوي.
یوازې د SDMMC1 او SDMMC2 لپاره ځینې GPIOs په وقف شوي VDDSD1 یا VDDSD2 رسولو پن کې شتون لري. دا د SDMMC1 او SDMMC2 لپاره د ډیفالټ بوټ GPIOs برخه دي (SDMMC1: PC[12:8], PD[2], SDMMC2: PB[15,14,4,3], PE3, PG6). دوی د "_VSD1" یا "_VSD2" ضمیمې سره د سیګنالونو په واسطه د بدیل فعالیت جدول کې پیژندل کیدی شي.
هر SDMMC د ځنډ بلاک (DLYBSD) سره یوځای شوی چې د 100 MHz څخه پورته د بهرني ډیټا فریکونسۍ ملاتړ ته اجازه ورکوي.
دواړه SDMMC انٹرفیسونه د خوندي ترتیب وړ پورټونه لري.

3.36

د کنټرولر ساحې شبکه (FDCAN1، FDCAN2)
د کنټرولر سیمې شبکې (CAN) فرعي سیسټم دوه CAN ماډلونه، د شریک پیغام RAM حافظه او د ساعت کیلیبریشن واحد لري.
دواړه CAN ماډلونه (FDCAN1 او FDCAN2) د ISO 11898-1 (CAN پروتوکول مشخصات نسخه 2.0 برخه A، B) او د CAN FD پروتوکول مشخصات نسخه 1.0 سره مطابقت لري.
د ۱۰ کیلو بایټ پیغام RAM حافظه فلټرونه پلي کوي، FIFOs ترلاسه کوي، بفرونه ترلاسه کوي، د پیښې FIFOs لیږدوي او بفرونه لیږدوي (د TTCAN لپاره محرکونه جمع). دا پیغام RAM د دوو FDCAN10 او FDCAN1 ماډلونو ترمنځ شریک شوی دی.
د ساعت د کیلیبریشن عام واحد اختیاري دی. دا د FDCAN1 لخوا ترلاسه شوي CAN پیغامونو ارزولو سره د HSI داخلي RC اوسیلیټر او PLL څخه د FDCAN2 او FDCAN1 دواړو لپاره د کیلیبریټ شوي ساعت تولید لپاره کارول کیدی شي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.37

د یونیورسل سیریل بس لوړ سرعت کوربه (USBH)
دا وسایل د دوه فزیکي پورټونو سره یو USB لوړ سرعت کوربه (تر 480 Mbit/s پورې) ځای په ځای کوي. USBH په هر پورټ کې په خپلواکه توګه د ټیټ، بشپړ سرعت (OHCI) او همدارنګه لوړ سرعت (EHCI) عملیات ملاتړ کوي. دا دوه ټرانسسیورونه مدغم کوي چې د ټیټ سرعت (1.2 Mbit/s)، بشپړ سرعت (12 Mbit/s) یا لوړ سرعت عملیاتو (480 Mbit/s) لپاره کارول کیدی شي. دوهم لوړ سرعت ټرانسسیور د OTG لوړ سرعت سره شریک شوی.
USBH د USB 2.0 مشخصاتو سره مطابقت لري. د USBH کنټرولرونه وقف شوي ساعتونو ته اړتیا لري چې د USB لوړ سرعت PHY دننه د PLL لخوا تولید شوي وي.

3.38

د لوړ سرعت USB (OTG)
دا وسایل یو USB OTG لوړ سرعت (تر 480 Mbit/s پورې) وسیله/کوربه/OTG پردی ځای پر ځای کوي. OTG دواړه بشپړ سرعت او لوړ سرعت عملیات ملاتړ کوي. د لوړ سرعت عملیاتو لپاره ټرانسیور (480 Mbit/s) د USB کوربه دوهم پورټ سره شریک شوی.
د USB OTG HS د USB 2.0 مشخصاتو او د OTG 2.0 مشخصاتو سره مطابقت لري. دا د سافټویر تنظیم وړ پای ټکی ترتیب لري او د تعلیق/بیا پیل ملاتړ کوي. د USB OTG کنټرولرونه یو وقف شوي 48 MHz ساعت ته اړتیا لري چې د RCC دننه یا د USB لوړ سرعت PHY دننه د PLL لخوا تولید شوی وي.
د USB OTG HS اصلي ځانګړتیاوې په لاندې ډول لیست شوي دي: · د متحرک FIFO اندازه کولو سره د 4 Kbyte Rx او Tx FIFO اندازه ګډ کړئ · SRP (د غونډې غوښتنې پروتوکول) او HNP (د کوربه خبرو اترو پروتوکول) ملاتړ · اته دوه اړخیز پای ټکي · د دوراني OUT ملاتړ سره 16 کوربه چینلونه · د OTG1.3 او OTG2.0 عملیاتو حالتونو لپاره تنظیم کیدونکی سافټویر · د USB 2.0 LPM (د لینک بریښنا مدیریت) ملاتړ · د بیټرۍ چارج کولو مشخصاتو بیاکتنه 1.2 ملاتړ · د HS OTG PHY ملاتړ · داخلي USB DMA · HNP/SNP/IP دننه (د هیڅ بهرني مقاومت ته اړتیا نشته) · د OTG/کوربه حالتونو لپاره، د بریښنا سویچ ته اړتیا ده که چیرې د بس لخوا چلول شوي وسایل وي
تړلی
د USB OTG ترتیب پورټ خوندي کیدی شي.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

فعال اوورview

3.39

د ګیګابایټ ایترنیټ MAC انٹرفیسونه (ETH1، ETH2)
دا وسایل د ایترنیټ LAN مخابراتو لپاره د صنعت معیاري منځني خپلواک انٹرفیس (MII)، کم شوي منځني خپلواک انٹرفیس (RMII)، یا کم شوي ګیګابایټ منځني خپلواک انٹرفیس (RGMII) له لارې دوه IEEE-802.3-2002-مطابق ګیګابایټ میډیا لاسرسي کنټرولرونه (GMAC) چمتو کوي.
دا وسایل د فزیکي LAN بس (ټویسټډ-پیر، فایبر، او نور) سره د نښلولو لپاره د بهرني فزیکي انٹرفیس وسیلې (PHY) ته اړتیا لري. PHY د MII لپاره د 17 سیګنالونو، RMII لپاره د 7 سیګنالونو، یا RGMII لپاره د 13 سیګنالونو په کارولو سره د وسیلې پورټ سره وصل دی، او د STM25MP125C/F یا PHY څخه د 32 MHz (MII، RMII، RGMII) یا 133 MHz (RGMII) په کارولو سره کلاک کیدی شي.
دا وسایل لاندې ځانګړتیاوې لري: · د عملیاتو طریقې او د PHY انٹرفیسونه
۱۰-، ۱۰۰-، او ۱۰۰۰-Mbit/s د معلوماتو لیږد نرخونه د بشپړ ډوپلیکس او نیم ډوپلیکس عملیاتو ملاتړ MII، RMII او RGMII PHY انٹرفیسونه · د پروسس کنټرول څو پرتې پیکټ فلټر کول: د سرچینې (SA) او منزل (DA) کې د MAC فلټر کول
پته د کامل او هش فلټر سره، VLAN tagد کامل او هش فلټر سره پر بنسټ فلټر کول، د IP سرچینې (SA) یا منزل (DA) پته کې د دریمې طبقې فلټر کول، د سرچینې (SP) یا منزل (DP) پورټ کې د څلورمې طبقې فلټر کول دوه ګونی VLAN پروسس کول: تر ​​دوو پورې VLAN داخلول tags د لیږد په لاره کې، tag د ترلاسه کولو لارې کې فلټر کول IEEE 1588-2008/PTPv2 ملاتړ د RMON/MIB کاونټرونو سره د شبکې احصایې ملاتړ کوي (RFC2819/RFC2665) · د هارډویر آفلوډ پروسس کول د چوکاټ ډیټا (SFD) مخکینۍ او پیل کولو لپاره د بشپړتیا چیکسم آفلوډ انجن داخلول یا حذف کول د IP سرلیک او TCP/UDP/ICMP پیلوډ لپاره د بشپړتیا چیکسم آفلوډ انجن: د چیکسم محاسبه او داخلول لیږدوي، د چیکسم محاسبه او پرتله کول ترلاسه کوي د وسیلې سره د ARP غوښتنې اتوماتیک ځواب د MAC پته TCP قطع کول: د لوی لیږد TCP پیکټ اتوماتیک په څو کوچنیو پیکټونو ویشل · د ټیټ بریښنا حالت د انرژۍ موثر ایترنیټ (معیاري IEEE 802.3az-2010) د لرې پرتو ویکیپ پیکټ او AMD جادو پیکټ TM کشف
ETH1 او ETH2 دواړه د خوندي په توګه پروګرام کیدی شي. کله چې خوندي وي، د AXI انٹرفیس له لارې معاملې خوندي وي، او د ترتیب راجسترونه یوازې د خوندي لاسرسي له لارې تعدیل کیدی شي.

DS13875 Rev 5

۹/۹۷
48

فعال اوورview

د STM32MP133C/F معرفي کول

3.40

د زیربنا ډیبګ کول
دا وسایل د سافټویر پراختیا او سیسټم ادغام ملاتړ لپاره لاندې ډیبګ او ټریس ځانګړتیاوې وړاندې کوي: · د بریک پواینټ ډیبګ کول · د کوډ اجرا کولو تعقیب · د سافټویر وسایل · JTAG د ډیبګ پورټ · د سیریل-وایر ډیبګ پورټ · د ان پټ او آوټ پټ ټریګر · د ټریس پورټ · د آرم کور سایټ ډیبګ او ټریس اجزا
ډیبګ د J له لارې کنټرول کیدی شيTAG/serial-wire د ډیبګ لاسرسي پورټ، د صنعت معیاري ډیبګ کولو وسیلو په کارولو سره.
د ټریس پورټ د معلوماتو د ثبت او تحلیل لپاره د نیولو اجازه ورکوي.
په BSEC کې د تصدیق سیګنالونو لخوا خوندي سیمو ته د ډیبګ لاسرسی فعال شوی دی.

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

د پن آوټ، د پن توضیحات او بدیل دندې

4

د پن آوټ، د پن توضیحات او بدیل دندې

شکل ۵. STM5MP32C/F LFBGA133 بال آوټ

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PA9

PD10

PB7

PE7

PD5

PE8

PG4

PH9

PH13

PC7

PB9

PB14

PG6

PD2

PC9

VSS

B

PD3

PF5

PD14

PE12

PE1

PE9

PH14

PE10

PF1

PF3

PC6

PB15

PB4

PC10

PC12

ډي ډي آر_ډي کیو۴ ډي ډي آر_ډي کیو۰

C

PB6

PH12

PE14

PE13

PD8

PD12

PD15

VSS

PG7

PB5

PB3

د VDDSD1

PF0

PC11

د DDR_DQ1 معرفي کول

د DDR_ DQS0N

د DDR_ DQS0P

D

PB8

PD6

VSS

PE11

PD1

PE0

PG0

PE15

PB12

PB10

د VDDSD2

VSS

PE3

PC8

د DDR_ DQM0

ډي ډي آر_ډي کیو۴ ډي ډي آر_ډي کیو۰

E

PG9

PD11

PA12

PD0

VSS

PA15

PD4

PD9

PF2

PB13

PH10

د VDDQ_ DDR

DDR_DQ2 DDR_DQ6 DDR_DQ7 DDR_A5

ډي ډي آر_ بيا تنظیمول

F

PG10

PG5

PG8

PH2

PH8

د VDDCPU

VDD

وي ډي ډي سي پي يو وي ډي سي پي يو

VDD

VDD

د VDDQ_ DDR

VSS

د DDR_A13 معرفي کول

VSS

د DDR_A9 معرفي کول

د DDR_A2 معرفي کول

G

PF9

PF6

PF10

PG15

PF8

VDD

VSS

VSS

VSS

VSS

VSS

د VDDQ_ DDR

د DDR_BA2 DDR_A7

د DDR_A3 معرفي کول

ډي ډي آر_اې۰ ډي ډي آر_اې۰

H

PH11

PI3

PH7

PB2

PE4

د VDDCPU

VSS

وي ډي ډي کور وي ډي ډي کور وي ډي ډي کور

VSS

د VDDQ_ DDR

د DDR_WEN

VSS

د DDR_ODT DDR_CSN

د DDR_ RASN

J

PD13

VBAT

PI2

د VSS_PLL VDD_PLL VDDCPU

VSS

VDDCORE

VSS

VDDCORE

VSS

د VDDQ_ DDR

د VDDCORE DDR_A10

د DDR_ CASN

د DDR_ CLKP

د DDR_ CLKN

K

د PC14OSC32_IN معرفي کول

د PC15OSC32_ معرفي کول
بهر

VSS

PC13

PI1

VDD

VSS

وي ډي ډي کور وي ډي ډي کور وي ډي ډي کور

VSS

د VDDQ_ DDR

DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12

L

PE2

PF4

PH6

PI0

PG3

VDD

VSS

VSS

VSS

VSS

VSS

د VDDQ_ DDR

د DDR_ATO معرفي کول

د DDR_ DTO0

DDR_A8 DDR_BA1 DDR_A14

M

PF7

PA8

PG11

د VDD_ANA VSS_ANA

VDD

VDD

VDD

VDD

VDD

VDD

د VDDQ_ DDR

د DDR_ VREF

د DDR_A4 معرفي کول

VSS

د DDR_ DTO1

د DDR_A6 معرفي کول

N

PE6

PG1

PD7

VSS

PB11

PF13

VSSA

PA3

NJTRST

د VSS_USB VDDA1V1_ معرفي کول

HS

REG

د VDDQ_ DDR

د PWR_LP معرفي کول

د DDR_ DQM1

د DDR_ DQ10

د DDR_DQ8

P

د PH0OSC_IN معرفي کول

د PH1OSC_OUT معرفي کول

PA13

PF14

PA2

د VREF-

VDDA

PG13

PG14

د VDD3V3_ USBHS معرفي کول

VSS

د PI5-BOOT1 VSS_PLL2 PWR_ON

د DDR_ DQ11

د DDR_ DQ13

د DDR_DQ9 معرفي کول

R

PG2

PH3

د PWR_CPU _آن

PA1

VSS

VREF+

PC5

VSS

VDD

PF15

د VDDA1V8_ REG معرفي کول

د PI6-BOOT2 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

د VDD_PLL2 معرفي کول

PH5

د DDR_ DQ12

د DDR_ DQS1N

د DDR_ DQS1P

T

PG12

PA11

PC0

PF12

PC3

PF11

PB1

PA6

PE5

د PDR_ON USB_DP2

PA14

USB_DP1

بای پاس_ REG1V8

PH4

د DDR_ DQ15

د DDR_ DQ14

U

VSS

PA7

PA0

PA5

PA4

PC4

PB0

PC1

PC2

NRST

د USB_DM2

USB_ RREF

د USB_DM1 PI4-BOOT0 معرفي کول

PA10

PI7

VSS

MSv65067V5

پورته انځور د بسته بندۍ سر ښیي view.

DS13875 Rev 5

۹/۹۷
97

د پن آوټ، د پن توضیحات او بدیل دندې

د STM32MP133C/F معرفي کول

شکل ۶. STM6MP32C/F TFBGA133 بال آوټ

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PD4

PE9

PG0

PD15

PE15

PB12

PF1

PC7

PC6

PF0

PB14

VDDSD2 VDDSD1 DDR_DQ4 DDR_DQ0

VSS

B

PE12

PD8

PE0

PD5

PD9

PH14

PF2

VSS

PF3

PB13

PB3

PE3

PC12

VSS

د DDR_DQ1 معرفي کول

د DDR_ DQS0N

د DDR_ DQS0P

C

PE13

PD1

PE1

PE7

VSS

VDD

PE10

PG7

PG4

PB9

PH10

PC11

PC8

د DDR_DQ2 معرفي کول

د DDR_ DQM0

ډي ډي آر_ډي کیو۴ ډي ډي آر_ډي کیو۰

D

PF5

PA9

PD10

د VDDCPU

PB7

د VDDCPU

PD12

د VDDCPU

PH9

VDD

PB15

VDD

VSS

د VDDQ_ DDR

ډي ډي آر_ بيا تنظیمول

ډي ډي آر_ډي کیو۴ ډي ډي آر_ډي کیو۰

E

PD0

PE14

VSS

PE11

د VDDCPU

VSS

PA15

VSS

PH13

VSS

PB4

VSS

د VDDQ_ DDR

VSS

د VDDQ_ DDR

VSS

د DDR_A13 معرفي کول

F

PH8

PA12

VDD

د VDDCPU

VSS

VDDCORE

PD14

PE8

PB5

VDDCORE

PC10

VDDCORE

VSS

د VDDQ_ DDR

د DDR_A7 معرفي کول

د DDR_A5 معرفي کول

د DDR_A9 معرفي کول

G

PD11

PH2

PB6

PB8

PG9

PD3

PH12

PG15

PD6

PB10

PD2

PC9

DDR_A2 DDR_BA2 DDR_A3

د DDR_A0 DDR_ODT

H

PG5

PG10

PF8

د VDDCPU

VSS

VDDCORE

PH11

PI3

PF9

PG6

بای پاس_ REG1V8

VDDCORE

VSS

د VDDQ_ DDR

DDR_BA0 DDR_CSN DDR_WEN

د J VDD_PLL VSS_PLL

PG8

PI2

VBAT

PH6

PF7

PA8

PF12

VDD

د VDDA1V8_ REG معرفي کول

PA10

د DDR_ VREF

د DDR_ RASN

د DDR_A10 معرفي کول

VSS

د DDR_ CASN

K

PE4

PF10

PB2

VDD

VSS

VDDCORE

PA13

PA1

PC4

NRST

د VSS_PLL2 VDDCORE

VSS

د VDDQ_ DDR

د DDR_A15 معرفي کول

د DDR_ CLKP

د DDR_ CLKN

L

PF6

VSS

PH7

د VDD_ANA VSS_ANA

PG12

PA0

PF11

PE5

PF15

د VDD_PLL2 معرفي کول

PH5

DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14

M

د PC14OSC32_IN معرفي کول

د PC15OSC32_ معرفي کول
بهر

PC13

VDD

VSS

PB11

PA5

PB0

VDDCORE

USB_ RREF

د PI6-BOOT2 VDDCORE معرفي کول

VSS

د VDDQ_ DDR

د DDR_A6 معرفي کول

ډي ډي آر_اې۰ ډي ډي آر_اې۰

N

PD13

VSS

PI0

PI1

PA11

VSS

PA4

PB1

VSS

VSS

د PI5-BOOT1 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

VSS

د VDDQ_ DDR

VSS

د VDDQ_ DDR

VSS

د DDR_ATO معرفي کول

P

د PH0OSC_IN معرفي کول

د PH1OSC_OUT معرفي کول

PF4

PG1

VSS

VDD

PC3

PC5

VDD

VDD

د PI4-BOOT0 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

VDD

VSS

د VDDQ_ DDR

DDR_A4 DDR_ZQ DDR_DQ8

R

PG11

PE6

PD7

د PWR_ CPU_ON

PA2

PA7

PC1

PA6

PG13

NJTRST

PA14

VSS

PWR_ON

د DDR_ DQM1

د DDR_ DQ12

د DDR_ DQ11

د DDR_DQ9 معرفي کول

T

PE2

PH3

PF13

PC0

VSSA

د VREF-

PA3

PG14

USB_DP2

VSS

د VSS_ USBHS

USB_DP1

PH4

د DDR_ DQ13

د DDR_ DQ14

د DDR_ DQS1P

د DDR_ DQS1N

U

VSS

PG3

PG2

PF14

VDDA

VREF+

د PDR_ON

PC2

د USB_DM2

د VDDA1V1_ REG معرفي کول

د VDD3V3_ USBHS معرفي کول

د USB_DM1

PI7

پورته انځور د بسته بندۍ سر ښیي view.

د PWR_LP معرفي کول

د DDR_ DQ15

د DDR_ DQ10

VSS

MSv67512V3

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

د پن آوټ، د پن توضیحات او بدیل دندې

شکل ۶. STM7MP32C/F TFBGA133 بال آوټ
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21

A

VSS

PA9

PE13 PE12

PD12

PG0

PE15

PG7

PH13

PF3

PB9

PF0

PC10 PC12

PC9

VSS

B

PD0

PE11

PF5

PA15

PD8

PE0

PE9

PH14

PE8

PG4

PF1

VSS

PB5

PC6

PB15 PB14

PE3

PC11

د DDR_ DQ4

د DDR_ DQ1

د DDR_ DQ0

C

PB6

PD3

د PE14 PD14 معرفي کول

PD1

PB7

PD4

PD5

PD9

د PE10 PB12 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

PH9

PC7

PB3

د VDD SD2

PB4

PG6

PC8

PD2

ډي ډي آر_ ډي ډي آر_ ډي کيو ايس پي ډي کيو ايس اين

D

PB8

PD6

PH12

PD10

PE7

PF2

PB13

VSS

د DDR_ DQ2

د DDR_ DQ5

د DDR_ DQM0

E

PH2

PH8

VSS

VSS

د VDD CPU

PE1

PD15

د VDD CPU

VSS

VDD

PB10

PH10

د VDDQ_ DDR

VSS

د VDD SD1

د DDR_ DQ3

د DDR_ DQ6

F

PF8

PG9

د PD11 PA12 معرفي کول

VSS

VSS

VSS

د DDR_ DQ7

د DDR_ A5

VSS

G

PF6

PG10

PG5

د VDD CPU

H

PE4

د PF10 PG15 لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

PG8

J

PH7

PD13

PB2

PF9

د VDD CPU

VSS

VDD

د VDD CPU

د وي ډي ډي کور

VSS

VDD

VSS

د VDDQ_ DDR

VSS

VSS

VDD

VDD

VSS

د وي ډي ډي کور

VSS

VDD

د وي ډي ډي کور

د VDDQ_ DDR

د DDR_ A13

د DDR_ A2

د DDR_ A9

د DDR_ بیا تنظیمول
N

د DDR_ BA2

د DDR_ A3

د DDR_ A0

د DDR_ A7

د DDR_ BA0

د DDR_ CSN

ډي ډي آر_ او ډي ټي

K

د VSS_PLL

د VDD_PLL

PH11

د VDD CPU

PC15-

L

د VBAT OSC32 PI3

VSS

_ بهر

PC14-

M

د VSS OSC32 PC13

_ان

VDD

N

PE2

PF4

PH6

PI2

د VDD CPU
د وي ډي ډي کور
VSS
VDD

VSS

VSS

VSS

VSS

VSS

د وي ډي ډي کور

VSS

VSS

د وي ډي ډي کور

VSS

VSS

VSS

VSS

VSS

VDD

د وي ډي ډي کور

VSS

VDD

د وي ډي ډي کور

د VDDQ_ DDR
VSS
د VDDQ_ DDR
د وي ډي ډي کور

د VDDQ_ DDR

ډي ډي آر_ وین

د DDR_ RASN

VSS

VSS

د DDR_ A10

د DDR_ CASN

د DDR_ CLKN

د VDDQ_ DDR

د DDR_ A12

د DDR_ CLKP

د DDR_ A15

د DDR_ A11

د DDR_ A14

ډي ډي آر_ سي کې

د DDR_ A1

P

PA8

PF7

PI1

PI0

VSS

VSS

د DDR_ DTO1

د DDR_ ATO

د DDR_ A8

د DDR_ BA1

R

PG1

PG11

PH3

VDD

VDD

VSS

VDD

د وي ډي ډي کور

VSS

VDD

د وي ډي ډي کور

VSS

د VDDQ_ DDR

د VDDQ_ DDR

د DDR_ A4

د DDR_ ZQ

د DDR_ A6

T

VSS

PE6

د PH0OSC_IN معرفي کول

PA13

VSS

VSS

د DDR_ VREF

د DDR_ DQ10

د DDR_ DQ8

VSS

U

PH1OSC_ بهر

VSS_ ANA د افغانستان ملي اردو

VSS

VSS

VDD

VDDA VSSA

PA6

VSS

د وي ډي ډي کور

VSS

VDD VDDQ_ CORE DDR

VSS

PWR_ چالان دی

د DDR_ DQ13

د DDR_ DQ9

V

PD7

VDD_ ANA

PG2

PA7

د VREF-

د NJ TRST

د VDDA1 V1_ REG معرفي کول

VSS

PWR_ DDR_ DDR_ LP DQS1P DQS1N

W

د PWR_

PG3

د PG12 CPU_ PF13

PC0

ON

د PC3 VREF+ PB0 معرفي کول

PA3

PE5

VDD

USB_ RREF

PA14

د VDD 3V3_ USBHS معرفي کول

د VDDA1 V8_ REG معرفي کول

VSS

د بای پاس S_REG
1V8

PH5

د DDR_ DQ12

د DDR_ DQ11

د DDR_ DQM1

Y

PA11

PF14

PA0

PA2

PA5

PF11

PC4

PB1

PC1

PG14

NRST

PF15

د USB_ VSS_

PI6-

USB_

PI4-

VDD_

DM2 USBHS BOOT2 DP1 BOOT0 PLL2

PH4

د DDR_ DQ15

د DDR_ DQ14

AA

VSS

PB11

PA1

PF12

PA4

PC5

PG13

PC2

PDR_ چالان کړئ

د USB_ DP2

PI5-

USB_

BOOT1 DM1

د VSS_ PLL2

PA10

PI7

VSS

پورته انځور د بسته بندۍ سر ښیي view.

MSv65068V5

DS13875 Rev 5

۹/۹۷
97

د پن آوټ، د پن توضیحات او بدیل دندې

د STM32MP133C/F معرفي کول

جدول 6. دقیق / لنډیزونه چې په پنټ چوکاټ کې کارول شوي

نوم

لنډیز

تعریف

د پن نوم د پن ډول
د I / O جوړښت
یادښتونه بدیل دندې اضافي دندې

پرته لدې چې بل ډول مشخص شي، د ری سیٹ پرمهال او وروسته د پن فعالیت د اصلي پن نوم سره ورته دی.

S

د عرضه پن

I

یوازې پین داخل کړئ

O

تولید یوازې پن

I/O

داخل/آؤټ پټ پن

A

انالوګ یا ځانګړي کچې پن

FT(U/D/PD) 5 V زغمونکی I/O (د ثابت پل اپ / پل ډاون / پروګرام وړ پل ډاون سره)

DDR

د DDR1.5، DDR1.35L، LPDDR1.2/LPDDR3 انٹرفیس لپاره 3 V، 2 V یا 3 VI/O

A

انلاګ سیګنال

RST

د کمزوري پل اپ مقاومت سره پن بیا تنظیم کړئ

_f(1) _a(2) _u(3) _h(4)

د FT I/Os لپاره اختیار I2C FM+ اختیار د انالوګ اختیار (د I/O د انالوګ برخې لپاره د VDDA لخوا چمتو شوی) د USB اختیار (د I/O د USB برخې لپاره د VDD3V3_USBxx لخوا چمتو شوی) د 1.8V ډول لپاره د لوړ سرعت محصول. VDD (د SPI، SDMMC، QUADSPI، TRACE لپاره)

_vh(5)

د ۱.۸ ولټ ډوله VDD لپاره ډېر لوړ سرعت انتخاب (د ETH، SPI، SDMMC، QUADSPI، TRACE لپاره)

پرته لدې چې د یادښت لخوا بل ډول مشخص شي، ټول I/Os د بیا تنظیم کولو پرمهال او وروسته د تیرونکي ان پټونو په توګه تنظیم شوي دي.

د GPIOx_AFR راجسترونو له لارې غوره شوي دندې

هغه دندې چې په مستقیم ډول د پردیو راجسترونو له لارې غوره شوي/فعال شوي دي

۱. په جدول ۷ کې اړوند I/O جوړښتونه دا دي: FT_f، FT_fh، FT_fvh ۲. په جدول ۷ کې اړوند I/O جوړښتونه دا دي: FT_a، FT_ha، FT_vha ۳. په جدول ۷ کې اړوند I/O جوړښتونه دا دي: FT_u ۴. په جدول ۷ کې اړوند I/O جوړښتونه دا دي: FT_h، FT_fh، FT_fvh، FT_vh، FT_ha، FT_vha ۵. په جدول ۷ کې اړوند I/O جوړښتونه دا دي: FT_vh، FT_vha، FT_fvh

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

د پن آوټ، د پن توضیحات او بدیل دندې

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

K10 F6 U14 A2 D2 A2 A1 A1 T5 M6 F3 U7
D4 E4 B2
B2 D1 B3 B1 G6 C2
C3 E2 C3 F6 D4 E7 E4 E1 B1
سي۲ جي۷ ډي۳
C1 G3 C1

د VDDCORE S

PA9

د داخليدو اجازه/بند FT_h

VSS VDD

S

S

PE11

د I/O FT_vh

PF5

د داخليدو اجازه/بند FT_h

PD3

د داخلي/باندې FT_f

PE14

د داخليدو اجازه/بند FT_h

د VDDCPU

S

PD0

د ان پټو فایبر

PH12

د داخليدو اجازه لیک FT_fh

PB6

د داخليدو اجازه/بند FT_h

TIM1_CH2، I2C3_SMBA،

DFSDM1_DATIN0، USART1_TX، UART4_TX،

FMC_NWAIT(بوټ)

TIM1_CH2،

د USART2_CTS/USART2_NSS،

SAI1_D2،

SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,

ETH2_MII_TX_ER،

ETH1_MII_TX_ER،

FMC_D8(بوټ)/FMC_AD8

TRACED12، DFSDM1_CKIN0، I2C1_SMBA، FMC_A5

TIM2_CH1،

USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,

SAI1_D3، FMC_CLK

ټیم ۱_بکین، سای ۱_ډ۴،

UART8_RTS/UART8_DE،

د QUADSPI_BK1_NCS،

د QUADSPI_BK2_IO2،

FMC_D11(بوټ)/FMC_AD11

SAI1_MCLK_A، SAI1_CK1،

د FDCAN1_RX،

FMC_D2(بوټ)/FMC_AD2

USART2_TX، TIM5_CH3،

DFSDM1_CKIN1، I2C3_SCL،

SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,

SAI1_CK2، ETH1_MII_CRS،

د FMC_A6 معرفي کول

TRACED6، TIM16_CH1N،

TIM4_CH1، TIM8_CH1،

USART1_TX، SAI1_CK2، QUADSPI_BK1_NCS،

ETH2_MDIO، FMC_NE3،

HDP6




TAMP_په شپږمه برخه –

DS13875 Rev 5

۹/۹۷
97

د پن آوټ، د پن توضیحات او بدیل دندې

د STM32MP133C/F معرفي کول

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5

د VSS VDD PD6 PH8 PB8
د PA12 VDDCPU معرفي کول
د PH2 VSS PD11
د PG9 PF8 VDD معرفي کول

S

S

د ان پټو فایبر

د داخليدو اجازه لیک FT_fh

د داخلي/باندې FT_f

د داخليدو اجازه/بند FT_h

S

د داخليدو اجازه/بند FT_h

S

د داخليدو اجازه/بند FT_h

د داخلي/باندې FT_f

د داخليدو اجازه/بند FT_h

S

TIM16_CH1N، SAI1_D1، SAI1_SD_A، UART4_TX(بوټ)

TRACED9، TIM5_ETR،

USART2_RX، I2C3_SDA،

FMC_A8، HDP2

TIM16_CH1، TIM4_CH3،

I2C1_SCL، I2C3_SCL،

د DFSDM1_DATIN1،

UART4_RX، SAI1_D1،

FMC_D13(بوټ)/FMC_AD13

TIM1_ETR، SAI2_MCLK_A،

د USART1_RTS/USART1_DE،

د ETH2_MII_RX_DV/ETH2_ معرفي کول

د RGMII_RX_CTL/ETH2_RMII_ معرفي کول

CRS_DV، FMC_A7

LPTIM1_IN2، UART7_TX،

QUADSPI_BK2_IO0(بوټ)،

د ETH2_MII_CRS،

ETH1_MII_CRS، FMC_NE4،

د ETH2_RGMII_CLK125 معرفي کول

LPTIM2_IN2، I2C4_SMBA،

د USART3_CTS/USART3_NSS،

SPDIFRX_IN0،

د QUADSPI_BK1_IO2،

د ETH2_RGMII_CLK125 معرفي کول

FMC_CLE(بوټ)/FMC_A16،

UART7_RX

DBTRGO، I2C2_SDA،

USART6_RX، SPDIFRX_IN3، FDCAN1_RX، FMC_NE2،

FMC_NCE(بوټ)

TIM16_CH1N، TIM4_CH3،

TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,

QUADSPI_BK1_IO0(بوټ)



WKUP1

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

د پن آوټ، د پن توضیحات او بدیل دندې

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

F3 J3 H5
F9 D8 G5 F2 H1 G3 G4 G8 H4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5

PG8

د داخليدو اجازه/بند FT_h

د VDDCPU PG5

S

د داخليدو اجازه/بند FT_h

PG15

د داخليدو اجازه/بند FT_h

PG10

د داخليدو اجازه/بند FT_h

VSS

S

PF10

د داخليدو اجازه/بند FT_h

د VDDCORE S

PF6

د I/O FT_vh

VSS VDD

S

S

PF9

د داخليدو اجازه/بند FT_h

TIM2_CH1، TIM8_ETR،

SPI5_MISO، SAI1_MCLK_B،

د USART3_RTS/USART3_DE،

SPDIFRX_IN2،

د QUADSPI_BK2_IO2،

د QUADSPI_BK1_IO3،

FMC_NE2، ETH2_CLK

TIM17_CH1، ETH2_MDC، FMC_A15

د USART6_CTS/USART6_NSS،

UART7_CTS، QUADSPI_BK1_IO1،

د ETH2_PHY_INTN معرفي کول

SPI5_SCK، SAI1_SD_B،

UART8_CTS، FDCAN1_TX، QUADSPI_BK2_IO1 (بوټ)،

د FMC_NE3 معرفي کول

TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, – USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(بوټ)

TIM16_CH1، SPI5_NSS،

UART7_RX (بوټ)،

د QUADSPI_BK1_IO2، ETH2_MII_TX_EN/ETH2_

د RGMII_TX_CTL/ETH2_RMII_ معرفي کول

TX_EN

TIM17_CH1N، TIM1_CH1،

DFSDM1_CKIN3، SAI1_D4،

UART7_CTS، UART8_RX، TIM14_CH1،

QUADSPI_BK1_IO1(بوټ)،

د QUADSPI_BK2_IO3، FMC_A9

TAMP_IN4 د

TAMP_په شپږمه برخه –

DS13875 Rev 5

۹/۹۷
97

د پن آوټ، د پن توضیحات او بدیل دندې

د STM32MP133C/F معرفي کول

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
H1 H7 K3
J1 N1 J2 J5 J1 K2 J4 J2 K1 H2 H8 L4 K4 M3 M3

د PE4 VDDCPU
د PB2 VSS PH7
PH11
د PD13 VDD_PLL VSS_PLL معرفي کول
د PI3 PC13 معرفي کول

د داخليدو اجازه/بند FT_h

S

د داخليدو اجازه/بند FT_h

S

د داخليدو اجازه لیک FT_fh

د داخليدو اجازه لیک FT_fh

د داخليدو اجازه/بند FT_h

S

S

د ان پټو فایبر

د ان پټو فایبر

SPI5_MISO، SAI1_D2،

د DFSDM1_DATIN3،

TIM15_CH1N، I2S_CKIN،

SAI1_FS_A, UART7_RTS/UART7_DE,

UART8_TX،

د QUADSPI_BK2_NCS،

FMC_NCE2، FMC_A25

RTC_OUT2، SAI1_D1،

I2S_CKIN، SAI1_SD_A،

UART4_RX،

QUADSPI_BK1_NCS(بوټ)،

ETH2_MDIO، FMC_A6

TAMP_IN7 د

SAI2_FS_B، I2C3_SDA،

SPI5_SCK،

د QUADSPI_BK2_IO3، ETH2_MII_TX_CLK،

د ETH1_MII_TX_CLK په اړه

QUADSPI_BK1_IO3

SPI5_NSS، TIM5_CH2،

SAI2_SD_A،

SPI2_NSS/I2S2_WS،

I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,

د ETH2_MII_RX_CLK/ETH2_ معرفي کول

د RGMII_RX_CLK/ETH2_RMII_ معرفي کول

REF_CLK، FMC_A12

LPTIM2_ETR، TIM4_CH2،

TIM8_CH2، SAI1_CK1،

SAI1_MCLK_A، USART1_RX، QUADSPI_BK1_IO3،

د QUADSPI_BK2_IO2،

د FMC_A18 معرفي کول

(1)

SPDIFRX_IN3،

TAMP_IN4/TAMP_

د ETH1_MII_RX_ER معرفي کول

بهر ۵، WKUP۲

د RTC_OUT1/RTC_TS/

(1)

آر ټي سي_ایل ایس سي او، ټيAMP_IN1/TAMP_

بهر ۵، WKUP۲

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

د پن آوټ، د پن توضیحات او بدیل دندې

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

J3 J4 N5

PI2

د ان پټو فایبر

(1)

د SPDIFRX_IN2 معرفي کول

TAMP_IN3/TAMP_ بهر ۴، WKUP۵

K5 N4 P4

PI1

د ان پټو فایبر

(1)

د SPDIFRX_IN1 معرفي کول

د RTC_OUT2/RTC_ LSCO،
TAMP_IN2/TAMP_ بهر ۴، WKUP۵

F13 L2 U13

VSS

S

J2 J5 L2

VBAT

S

L4 N3 P5

PI0

د ان پټو فایبر

(1)

د SPDIFRX_IN0 معرفي کول

TAMP_IN8/TAMP_ بهر ۱

K2 M2

L3

د PC15OSC32_OUT معرفي کول

I/O

FT

(1)

OSC32_OUT

F15 N2 U16

VSS

S

K1 M1 M2

د PC14OSC32_IN معرفي کول

I/O

FT

(1)

OSC32)

د G7 E3 V16

VSS

S

د H9 K6 N15 VDDCORE S

M10 M4 N9 د MXNUMX NXNUMX قیمت

VDD

S

د G8 E6 W16

VSS

S

USART2_RX،

L2 P3 N2

PF4

د داخليدو اجازه/بند FT_h

ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_

RXD0، FMC_A4

MCO1، SAI2_MCLK_A،

TIM8_BKIN2، I2C4_SDA،

SPI5_MISO، SAI2_CK1،

M2 J8 P2

PA8

د I/O FT_fh –

USART1_CK، SPI2_MOSI/I2S2_SDO،

OTG_HS_SOF،

د ETH2_MII_RXD3/ETH2_ معرفي کول

RGMII_RXD3، FMC_A21

TRACECLK، TIM2_ETR،

I2C4_SCL، SPI5_MOSI،

SAI1_FS_B،

L1 T1 N1

PE2

د داخليدو اجازه لیک FT_fh

USART6_RTS/USART6_DE, SPDIFRX_IN1,

د ETH2_MII_RXD1/ETH2_ معرفي کول

د RGMII_RXD1/ETH2_RMII_ معرفي کول

RXD1، FMC_A23

DS13875 Rev 5

۹/۹۷
97

د پن آوټ، د پن توضیحات او بدیل دندې

د STM32MP133C/F معرفي کول

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

M1 J7 P3

PF7

د I/O FT_vh –

ایم ۳ آر ۱ آر ۲

PG11

د I/O FT_vh –

L3 J6 N3

PH6

د I/O FT_fh –

N2 P4 R1

PG1

د I/O FT_vh –

M11 – N12

VDD

S

N1 R2 T2

PE6

د I/O FT_vh –

P1 P1 T3 PH0-OSC_IN I/O FT

G9 U1 N11

VSS

S

P2 P2 U2 PH1-OSC_OUT I/O FT

R2 T2 R3

PH3

د I/O FT_fh –

M5 L5 U3 VSS_ANA S

TIM17_CH1، UART7_TX(بوټ)،
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0، FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1، FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2، QUADSPI_BK1_NCS
LPTIM1_ETR، TIM4_ETR، SAI2_FS_A، I2C2_SMBA،
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0

MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22



I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0




OSC_IN OSC_OUT –

۹/۹۷

DS13875 Rev 5

د STM32MP133C/F معرفي کول

د پن آوټ، د پن توضیحات او بدیل دندې

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

L5 U2 W1

PG3

د داخلي/بهیر FT_fvh –

TIM8_BKIN2، I2C2_SDA، SAI2_SD_B، FDCAN2_RX، ETH2_RGMII_GTX_CLK،
ETH1_MDIO، FMC_A13

M4 L4 V2 VDD_ANA S

R1 U3 V3

PG2

د ان پټو فایبر

MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC

د T1 L6 W2

PG12

د ان پټو فایبر

LPTIM1_IN1، SAI2_SCK_A،

SAI2_CK2،

د USART6_RTS/USART6_DE،

د USART3_CTS،

د ETH2_PHY_INTN،

د ETH1_PHY_INTN،

د ETH2_MII_RX_DV/ETH2_ معرفي کول

د RGMII_RX_CTL/ETH2_RMII_ معرفي کول

د CRS_DV

F7 P6 R5

VDD

S

د G10 E8 T1

VSS

S

N3 R3 V1

MCO1، USART2_CK،

I2C2_SCL، I2C3_SDA،

SPDIFRX_IN0،

PD7

د داخليدو اجازه لیک FT_fh

د ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_

REF_CLK،

د QUADSPI_BK1_IO2،

د FMC_NE1 معرفي کول

P3 K7 T4

PA13

د ان پټو فایبر

DBTRGO، DBTRGI، MCO1، UART4_TX

R3 R4 W3 PWR_CPU_ON O FT

T2 N5 Y1

PA11

د داخلي/باندې FT_f

TIM1_CH4، I2C5_SCL،

SPI2_NSS/I2S2_WS،

د USART1_CTS/USART1_NSS،

د ETH2_MII_RXD1/ETH2_ معرفي کول

د RGMII_RXD1/ETH2_RMII_ معرفي کول

RXD1، ETH1_CLK،

د ETH2_CLK معرفي کول

N5 M6 AA2

PB11

TIM2_CH4، LPTIM1_OUT،

I2C5_SMBA، USART3_RX،

د I/O FT_vh –

د ETH1_MII_TX_EN/ETH1_ په اړه

د RGMII_TX_CTL/ETH1_RMII_ معرفي کول

TX_EN




بوټ فیل –

DS13875 Rev 5

۹/۹۷
97

د پن آوټ، د پن توضیحات او بدیل دندې

د STM32MP133C/F معرفي کول

د پن نمبر

جدول ۷. د STM7MP32C/F بال تعریفونه (دوام لري)

د بال دندې

د پن نوم (وروسته فعالیت
بیا تنظیم کړئ)

بدیل وظیفې

اضافي دندې

LFBGA289 TFBGA289 TFBGA320 د محصول ځانګړتیاوې
د پن ډول I/O جوړښت
یادښتونه

پی ۴ یو ۴

Y2

د PF14(JTCK/SW CLK) لپاره تفتیش وسپارئ، موږ به په XNUMX ساعتونو کې له تاسو سره اړیکه ونیسو.

I/O

FT

(2)

U3 L7 Y3

PA0

I/O FT_a –

JTCK/SWCLK
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS، ETH2_MII_CRS

N6 T3 W4

PF13

TIM2_ETR، SAI1_MCLK_B،

I/O FT_a –

د DFSDM1_DATIN3،

USART2_TX، UART5_RX

د G11 E10 P7

F10 –

R4 K8 AA3

P5 R5 Y4 U4 M7 Y5

د VSS VDD PA1
PA2
PA5

S

S

د I/O FT_a

I/O FT_a I/O FT_a

TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, – USART2_RTS/USART2_DE,
د ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK

TIM2_CH3، TIM5_CH3، – LPTIM4_OUT، TIM15_CH1،
USART2_TX، ETH1_MDIO

د TIM2_CH1/TIM2_ETR معرفي کول

USART2_CK، TIM8_CH1N،

SAI1_D1, SPI1_NSS/I2S1_WS,

SAI1_SD_A، ETH1_PPS_OUT،

د ETH2_PPS_OUT معرفي کول

T3 T4 W5

SAI1_SCK_A، SAI1_CK2،

PC0

د داخليدو اجازه FT_ha –

I2S1_MCK, SPI1_MOSI/I2S1_SDO,

USART1_TX

T4 J9 AA4
R6 U6 W7 P7 U5 ​​U8 P6 T6 V8

PF12

I/O FT_vha –

VREF+

S

VDDA

S

د VREF-

S

SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER، ETH1_RGMII_CLK125



ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10

ADC1_INP3، ADC2_INP3
ADC1_INP1، ADC2_INP1
ADC1_INP2
ADC1_INP0، ADC1_INN1، ADC2_INP0، ADC2_INN1، TAMP_IN3 د
ADC1_INP6، ADC1_INN2

۹/۹۷

DS13875 Rev 5

STM3

اسناد / سرچینې

STMicroelectronics STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU [pdf] د کارونکي لارښود
STM32MP133C F 32-bit آرم کورټیکس-A7 1GHz MPU، STM32MP133C، F 32-bit آرم کورټیکس-A7 1GHz MPU، آرم کورټیکس-A7 1GHz MPU، 1GHz، MPU

حوالې

یو نظر پریږدئ

ستاسو بریښنالیک پته به خپره نشي. اړین ساحې په نښه شوي *