STMicroelectronics STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU

Sònrachaidhean

  • Cridhe: Arm Cortex-A7
  • Cuimhneachain: SDRAM taobh a-muigh, SRAM leabaithe
  • Bus Dàta: Eadar-aghaidh co-shìnte 16-bit
  • Tèarainteachd/Sàbhailteachd: Ath-shuidheachadh agus Riaghladh Cumhachd, LPLV-Stop2, Fuireach
  • Pasgan: LFBGA, TFBGA le astar as ìsle de 0.5 mm
  • Riaghladh Cloc
  • Cuir-a-steach/Toraidhean airson adhbhar coitcheann
  • Matrix eadar-cheangail
  • 4 Smachdairean DMA
  • Innealan Conaltraidh: Suas ri 29
  • Innealan-iomaill Analogach: 6
  • Uairean-ama: Suas ri 24, Coin-faire: 2
  • Luathachadh Bathar-cruaidh
  • Modh Debug
  • Fiùsan: 3072-bit a’ gabhail a-steach ID sònraichte agus HUK airson iuchraichean AES 256
  • A rèir ECOPACK2

Fo-shiostam Arm Cortex-A7

Tha fo-shiostam Arm Cortex-A7 an STM32MP133C/F a’ toirt seachad…

Cuimhneachain

Tha SDRAM Taobh a-muigh agus SRAM Leabaithe san inneal airson stòradh dàta…

Rianadair DDR

Bidh an rianadair DDR3/DDR3L/LPDDR2/LPDDR3 a’ riaghladh ruigsinneachd cuimhne…

Riaghladh Solar Cumhachd
Bidh an sgeama solarachaidh cumhachd agus an neach-stiùiridh a’ dèanamh cinnteach à lìbhrigeadh cumhachd seasmhach…

Riaghladh Cloc
Bidh an RCC a’ làimhseachadh sgaoileadh is rèiteachaidhean cloca…

Cuir-a-steach/Toraidhean Coitcheann (GPIOan)
Tha na GPIOan a’ toirt seachad comasan eadar-aghaidh airson innealan taobh a-muigh…

Smachdair Dìon TrustZone
Bidh an ETZPC a’ neartachadh tèarainteachd an t-siostaim le bhith a’ riaghladh chòraichean ruigsinneachd…

Maitrís Eadar-cheangail Bus
Bidh am maitrís a’ comasachadh gluasad dàta eadar diofar mhodalan…

Ceistean Cumanta

C: Dè an àireamh as motha de dh’innealan conaltraidh a tha air an taiceadh?
A: Tha an STM32MP133C/F a’ toirt taic do suas ri 29 uidheam conaltraidh.

C: Cia mheud uidheam iomaill analogach a tha ri fhaighinn?
A: Tha 6 innealan analogach aig an inneal airson diofar ghnìomhan analogach.

“`

STM32MP133C STM32MP133F

Arm® Cortex®-A7 suas gu 1 GHz, 2×ETH, 2×CAN FD, 2×ADC, 24 timer, claisneachd, crioptachadh agus tèarainteachd adhartach
Duilleag dàta - dàta toraidh

Feartan
A’ toirt a-steach teicneòlas patent ùr-nodha ST
Bun
· Arm® Cortex®-A32 L7 1-bit 32-Kbyte I / 32-Kbyte D 128-Kbyte tasgadan ìre 2 aonaichte Arm® NEONTM agus Arm® TrustZone®

Cuimhneachain
Cuimhne DDR taobh a-muigh suas ri 1 Gbyte suas gu LPDDR2/LPDDR3-1066 16-bit suas gu DDR3/DDR3L-1066 16-bit
· 168 Kbytes de SRAM a-staigh: 128 Kbytes de AXI SYSRAM + 32 Kbytes de AHB SRAM agus 8 Kbytes de SRAM ann an raon cùl-taice
· Eadar-aghaidh cuimhne dùbailte Quad-SPI · Rianadair cuimhne taobh a-muigh sùbailte le suas ri
Bus dàta 16-bit: eadar-aghaidh co-shìnte gus ICan taobh a-muigh agus cuimhneachain SLC NAND a cheangal le suas ri 8-bit ECC
Tèarainteachd/sàbhailteachd
· Tòiseachadh tèarainte, uidheaman iomaill TrustZone®, 12 xtampprìnichean a’ gabhail a-steach 5 x gnìomhach tampoirean
· Teòthachd, meudtage, tricead agus sgrùdadh 32 kHz
Riaghladh ath-shuidheachadh agus cumhachd
· Solar 1.71 V gu 3.6 VI/Os (5 I/Os fulangach do V) · POR, PDR, PVD agus BOR · LDOs air-chip (USB 1.8 V, 1.1 V) · Riaghlaiche cùl-taice (~0.9 V) · Braitearan teòthachd a-staigh · Modhan cumhachd ìosal: Cadal, Stad, LPLV-Stad,
LPLV-Stad2 agus Fuireach

LFBGA

TFBGA

LFBGA289 (14 × 14mm) Pitch 0.8 mm

TFBGA289 (9 × 9 mm) TFBGA320 (11 × 11 mm)
astar as lugha 0.5 mm

· Gleidheadh ​​DDR ann am modh Fuirich · Smachdan airson sliseag companach PMIC

Stiùireadh cloc
· Oscillators a-staigh: oscillator HSI 64 MHz, oscillator CSI 4 MHz, oscillator LSI 32 kHz
· Oscillators taobh a-muigh: oscillator HSE 8-48 MHz, oscillator LSE 32.768 kHz
· 4 × PLLan le modh briste

Cur a-steach / toraidhean adhbhar coitcheann
Suas ri 135 puirt I/O tèarainte le comas briseadh a-steach
· Suas ri 6 dùsgadh

Maitrís eadar-cheangail
· 2 mhaitricean bus Eadar-cheangal Arm® AMBA® AXI 64-bit, suas ri 266 MHz Eadar-cheangal Arm® AMBA® AHB 32-bit, suas ri 209 MHz

4 rianadairean DMA gus an CPU a dhì-luchdachadh
· 56 seanalan corporra gu h-iomlan
· 1 x rianadair ruigsinneachd cuimhne dhìreach àrd-astar airson adhbhar coitcheann (MDMA)
· 3 × DMAn dà-phort le comasan FIFO agus router iarrtasan airson riaghladh iomaill as fheàrr

Sultain 2024
Is e seo fiosrachadh mu thoraidhean ann an làn chinneasachadh.

DS13875 An t-Urr 5

1/219
www.st.com

STM32MP133C/F

Suas ri 29 peripherals conaltraidh
· 5 × I2C FM+ (1 Mbit/s, SMBus/PMBusTM) · 4 x UART + 4 x USART (12.5 Mbit/s,
Eadar-aghaidh ISO7816, LIN, IrDA, SPI) · 5 × SPI (50 Mbit/s, a’ gabhail a-steach 4 le làn-dhùbailte
Cruinneas claisneachd I2S tro PLL claisneachd a-staigh no gleoc taobh a-muigh)(+2 QUADSPI + 4 le USART) · 2 × SAI (claisneachd steiriò: I2S, PDM, SPDIF Tx) · SPDIF Rx le 4 cuir-a-steach · 2 × SDMMC suas ri 8 bit (SD/e·MMCTM/SDIO) · 2 × rianadairean CAN a’ toirt taic do phròtacal CAN FD · 2 × Host àrd-astar USB 2.0 no 1 × Host àrd-astar USB 2.0


+ 1 × USB 2.0 OTG aig an aon àm · 2 x bathar-cruaidh Ethernet MAC/GMAC IEEE 1588v2, MII/RMII/RGMII
6 innealan iomaill analogach
· 2 × ADC le rùn as àirde 12-bit suas ri 5 Msps
· 1 x mothachaire teòthachd · 1 x criathrag didseatach airson moduladair sigma-delta
(DFSDM) le 4 seanalan agus 2 chriathrag · Iomradh ADC a-staigh no a-muigh VREF+
Suas ri 24 timers agus 2 bhuidheann faire
· 2 × timer 32-bit le suas ri 4 IC/OC/PWM no cunntair cuisle agus cuir-a-steach encoder ceàrnagach (meudachail)
· 2 × timeran adhartach 16-bit · 10 × timeran coitcheann 16-bit (a’ gabhail a-steach
2 timer bunaiteach gun PWM) · 5 × timeran cumhachd ìosal 16-bit · RTC tèarainte le cruinneas fo-diog agus
mìosachan bathar-cruaidh · 4 timeran siostaim Cortex®-A7 (tèarainte,
neo-thèarainte, brìgheil, hypervisor) · 2 × buidheann-faire neo-eisimeileach
Luathachadh bathar-cruaidh
· AES 128, 192, 256 DES/TDES

2 (neo-eisimeileach, neo-eisimeileach tèarainte) 5 (2 tèarainte) 4 5 (3 tèarainte)
4 + 4 (a’ gabhail a-steach 2 USART tèarainte), faodaidh cuid a bhith nan stòr tòiseachaidh
2 (suas ri 4 seanalan claisneachd), le maighstir/tràill I2S, cuir a-steach PCM, 2 phort SPDIF-TX
HSPHY leabaithe le BCD HS PHY leabaithe le BCD (tèarainte), faodaidh e a bhith na thùs tòiseachaidh
2 × HS air a roinn eadar cuir-a-steach an aoigh agus OTG 4


2 (1 × TTCAN), calibration cloca, bufair co-roinnte 10 Kbyte 2 (8 + 8 bit) (tèarainte), faodaidh e·MMC no SD a bhith na thùs tòiseachaidh 2 sholar cumhachd neo-eisimeileach roghainneil airson eadar-aghaidhean cairt SD
1 (dùbailte-cheàrnach) (tèarainte), faodaidh e a bhith na thùs tòiseachaidh



Boot

Boot
Bròg Bròg
(1)

Seòladh/dàta co-shìnte 8/16-bit FMC AD-mux co-shìnte 8/16-bit
Crioptagrafaireachd DMA NAND 8/16-bit 10/100M/Gigabit Ethernet
Gineadair àireamhan air thuaiream Hash True Fiùsan (a ghabhas prògramadh aon uair)

4 × CS, suas ri 4 × 64 Mbyte
'S e, 2× CS, SLC, BCH4/8, faodaidh e a bhith na thùs tòiseachaidh 2 x (MII, RMI, RGMII) le PTP agus EEE (tèarainte)
3 eisimpleirean (1 tèarainte), MDMA PKA 33-sianal (le dìon DPA), DES, TDES, AES (le dìon DPA)
(uile tèarainte) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(tèarainte) True-RNG (tèarainte) 3072 bit èifeachdach (tèarainte, 1280 bit ri fhaighinn don neach-cleachdaidh)


Bòt –

16/219

DS13875 An t-Urr 5

STM32MP133C/F

Tuairisgeul

Clàr 1. Feartan agus cunntasan innealan iomaill STM32MP133C/F (leantainn)

STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF Measgaichte

Feartan

LFBGA289

TFBGA289

TFBGA320

GPIOan le eadar-bhriseadh (cunntadh iomlan)

135(2)

GPIOan tèarainte Prìnichean dùsgadh

Uile
6

Tampprìnichean (gnìomhach tamper)

12 (5)

DFSDM Suas ri ADC sioncronaichte 12-bit

4 seanalan cuir-a-steach le 2 chriathrag

2(3) (suas ri 5 Msps air 12-bit gach fear) (tèarainte)

ADC1: 19 seanalan a’ gabhail a-steach 1x a-staigh, 18 seanalan rim faighinn airson

Seanalan ADC 12-bit gu h-iomlan (4)

neach-cleachdaidh a’ gabhail a-steach eadar-dhealachadh 8x

ADC2: 18 seanalan a’ gabhail a-steach 6x a-staigh, 12 seanalan rim faighinn airson

neach-cleachdaidh a’ gabhail a-steach eadar-dhealachadh 6x

Prìne cuir a-steach ADC VREF VREF+ a-staigh

Cuir-a-steach 1.65 V, 1.8 V, 2.048 V, 2.5 V no VREF+ –
Tha

1. Faodaidh QUADSPI tòiseachadh bho GPIOan sònraichte no bho chuid de GPIOan FMC Nand8 (PD4, PD1, PD5, PE9, PD11, PD15) (faic Clàr 7: mìneachaidhean ball STM32MP133C/F).
2. Tha an àireamh iomlan GPIO seo a’ toirt a-steach ceithir JTAG GPIOan agus trì GPIOan BOOT le cleachdadh cuibhrichte (dh’ fhaodadh iad còmhstri a dhèanamh le ceangal inneal taobh a-muigh rè sganadh crìche no bròg).
3. Nuair a thèid an dà ADC a chleachdadh, bu chòir gleoc an eithne a bhith mar an ceudna airson an dà ADC agus chan urrainnear na ro-sgèilearan ADC leabaithe a chleachdadh.
4. A bharrachd air sin, tha seanalan a-staigh ann cuideachd: – Seanal a-staigh ADC1: VREFINT – Seanalan a-staigh ADC2: teòthachd, meud a-staightagiomradh e, VDDCORE, VDDCPU, VDDQ_DDR, VBAT / 4.

DS13875 An t-Urr 5

17/219
48

Tuairisgeul 18/219

STM32MP133C/F

Figear 1. Diagram bloc STM32MP133C/F

Solarachaidhean IC

@VDDA

HSI

AXIM: Ceangal eadar-cheangail AXI 64-bit Arm (266 MHz) T

@VDDCPU

GIC

T

CPU Cortex-A7 650/1000 MHz + MMU + FPU + NEONT

32 mìle D$

32 mìle I$

CNT (timer) T

ETM

T

2561K2B8LK2B$L+2$SCU T
neo-shioncronaich

128 bit

TT

CSI

LSI

Amannan dì-bhugachaidhamp

gineadair TSGEN

T

DAP
(JTAG/SWD)

SYSRAM 128KB

ROM 128KB

38

2 x ETH MAC
10/100/1000 (gun GMII)

FIFO

TT

T

RAM BKPS 8KB

T

RNG

T

HASH

16b PHY

DDRCTRL 58
LPDDR2/3, DDR3/3L

neo-shioncronaich

T

CRYP

T

SAES

DDDMCE T TZC T

DDRPHYC
T

13

DLY

8b QUADSPI (dùbailte) T

37

16b

FMC

T

CRC

T

DLYBSD1

(Smachd DLY SDMMC1)

T

DLYBSD2

(Smachd DLY SDMMC2)

T

DLYBQS

(Smachd QUADSPI DLY)

FIFO FIFO

DLY DLY

14 8b SDMMC1 T 14 8b SDMMC2 T

PHY

2

USBBH

2

(2xHS Host)

PLLUSB

FIFO

T

PKA

FIFO

32 seanalan T MDMA

AXIMC TT

Port lorg 17 16b

ETZPC

T

IWDG1

T

@VBAT

BSEC

T

Fiùsan OTP

@VDDA

2

RTC / AWU

T

12

TAMP / Clàran cùl-taice T

@VBAT

2

LSE (32kHz XTAL)

T

Uair-ama an t-siostaim STGENC

ginealach

STGENR

USBPHYC
(Smachd PHY USB 2 x)
IWDG2

@VBAT

@VDDA

1

VREFBUF

T

4

16b LPTIM2

T

1

16b LPTIM3

T

1

16b LPTIM4

1

16b LPTIM5

3

Prìnichean BOOT

SYSCFG

T

8

8b

HDP

10 16b TIM1/PWM 10 16b TIM8/PWM

13

SAI1

13

SAI2

9

4ch DFSDM

Bufair 10KB CCU

4

FDCAN1

4

FDCAN2

FIFO FIFO
APB2 (100 MHz)

FIFO 8KB
APB5 (100MHz)

APB3 (100 MHz)

APB 4

neo-shioncronaich AHB2APB

SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T

AHB2APB

DMA 1
8 sruthan
DMAMUX1
DMA 2
8 sruthan

DMAMUX2

DMA 3
8 sruthan

T

PMB (monitor pròiseas)
DTS (mothadair teòthachd didseatach)

Voltage riaghladairean

@VDDA

Sgrùdadh solarachaidh

FIFO

FIFO

FIFO

2 × 2 matrix
AHB2APB

AXI 64 bit

Maighstir AXI 64-bit

32 bit AHB Maighstir AHB 32 bit

APB 32 bit

Dìon tèarainteachd T TrustZone

AHB2APB

APB2 (100 MHz)

APB1 (100 MHz)
FIFO FIFO FIFO FIFO FIFO

MLAHB: Maitrís bus ioma-AHB 32-bit Arm (209 MHz)
APB 6
FIFO FIFO FIFO FIFO

@VBAT
T
FIFO

HSE (XTAL)

2

PLL1/2/3/4

T

RCC

5

T PWR

9

T

EXTI

16ext

176

T

USBO

(OTG HS)

PHY

2

T

12b ADC1

18

T

12b ADC2

18

T

GPIOA

16b

16

T

GPIOB

16b

16

T

GPIOC

16b

16

T

GPIOD

16b

16

T

GPIOE

16b

16

T

GPIOF

16b

16

T

GPIOG 16b 16

T

GPIOH

16b

15

T

GPIOI

16b

8

AHB2APB

T

USART1

Cairt-chliste IrDA

5

T

USART2

Cairt-chliste IrDA

5

T

SPI4/I2S4

5

T

SPI5

4

T

I2C3/SMBUS

3

T

I2C4/SMBUS

3

T

I2C5/SMBUS

3

Criathrag Criathrag Criathrag

T

TIM12

16b

2

T

TIM13

16b

1

T

TIM14

16b

1

T

TIM15

16b

4

T

TIM16

16b

3

T

TIM17

16b

3

TIME2 TIME3 TIME4

32b

5

16b

5

16b

5

TIME5 TIME6 TIME7

32b

5

16b

16b

LPTIM1 16b

4

USART3

Cairt-chliste IrDA

5

UART 4

4

UART 5

4

UART 7

4

UART 8

4

Filter Filter

I2C1/SMBUS

3

I2C2/SMBUS

3

SPI2/I2S2

5

SPI3/I2S3

5

USART6

Cairt-chliste IrDA

5

SPI1/I2S1

5

FIFO FIFO

FIFO FIFO

MSv67509V2

DS13875 An t-Urr 5

STM32MP133C/F

3

Gnìomh thairisview

Gnìomh thairisview

3.1
3.1.1
3.1.2

Fo-shiostam Arm Cortex-A7
Feartan
· Ailtireachd ARMv7-A · Tasglann stiùiridh L32 1-Kbyte · Tasglann dàta L32 1-Kbyte · Tasglann ìre 128 2-Kbyte · Seata stiùiridh Arm + Thumb®-2 · Teicneòlas tèarainteachd Arm TrustZone · SIMD adhartach Arm NEON · Leudachaidhean DSP agus SIMD · Puing-fleòdraidh VFPv4 · Taic brìgheil bathar-cruaidh · Modúl lorg leabaithe (ETM) · Rianadair eadar-bhriseadh coitcheann amalaichte (GIC) le 160 eadar-bhriseadh iomaill co-roinnte · Timer coitcheann amalaichte (CNT)
Thairisview
Tha am pròiseasar Cortex-A7 na phròiseasar tagraidh glè èifeachdach a thaobh lùtha a chaidh a dhealbhadh gus coileanadh beairteach a thoirt seachad ann an innealan so-ghiùlain àrd-ìre, agus tagraidhean eile le cumhachd ìosal airson innealan freumhaichte agus luchd-cleachdaidh. Tha e a’ toirt seachad suas ri 20% a bharrachd de choileanadh aon-snàthainn na an Cortex-A5 agus a’ toirt seachad coileanadh coltach ris an Cortex-A9.
Tha an Cortex-A7 a’ toirt a-steach a h-uile feart de na pròiseasairean àrd-choileanaidh Cortex-A15 agus CortexA17, a’ gabhail a-steach taic brìgheil ann am bathar-cruaidh, NEON, agus eadar-aghaidh bus 128-bit AMBA 4 AXI.
Tha am pròiseasar Cortex-A7 stèidhichte air an 8-s a tha èifeachdach a thaobh lùthatagloidhne-phìoban a’ phròiseasar Cortex-A5. Tha e cuideachd a’ faighinn buannachd bho tasgadan L2 amalaichte a chaidh a dhealbhadh airson cumhachd ìosal, le latencies malairt nas ìsle agus taic OS nas fheàrr airson cumail suas tasgadan. A bharrachd air an seo, tha ro-innse meòir nas fheàrr agus coileanadh siostam cuimhne nas fheàrr ann, le slighe stòr luchdaidh 64-bit, busaichean AMBA 128 AXI 4-bit agus meud TLB nas motha (inntrigeadh 256, suas bho inntrigeadh 128 airson Cortex-A9 agus Cortex-A5), a’ meudachadh coileanadh airson luchdan obrach mòra leithid web a ’brobhsadh.
Teicneòlas Thumb-2
A’ lìbhrigeadh an coileanadh as fheàrr de chòd Arm traidiseanta agus aig an aon àm a’ lughdachadh suas ri 30% ann an riatanas cuimhne airson stòradh stiùiridhean.
Teicneòlas TrustZone
A’ dèanamh cinnteach à buileachadh earbsach de thagraidhean tèarainteachd bho riaghladh chòraichean didseatach gu pàigheadh ​​dealanach. Taic fharsaing bho chom-pàirtichean teicneòlais is gnìomhachais.

DS13875 An t-Urr 5

19/219
48

Gnìomh thairisview

STM32MP133C/F

NEAMH
Faodaidh teicneòlas NEON luathachadh a dhèanamh air algairidhean ioma-mheadhain agus giullachd chomharran leithid còdachadh/dì-chòdachadh bhidio, grafaigean 2D/3D, geamannan, giullachd claisneachd is cainnte, giullachd ìomhaighean, teileafonachd, agus co-chur fuaime. Tha an Cortex-A7 a’ toirt seachad einnsean a tha a’ tabhann an dà chuid coileanadh agus gnìomhachd aonad puing-fleòdraidh (FPU) Cortex-A7 agus buileachadh de sheata stiùiridh SIMD adhartach NEON airson tuilleadh luathachaidh air gnìomhan meadhanan agus giullachd chomharran. Tha an NEON a’ leudachadh FPU pròiseasar Cortex-A7 gus ceithir-MAC agus seata clàraidh 64-bit agus 128-bit a bharrachd a thoirt seachad a tha a’ toirt taic do sheata beairteach de ghnìomhachdan SIMD thairis air meudan dàta puing-fleòdraidh 8-, 16- agus 32-bit slàn agus 32-bit.
Brìgheileachadh bathar-cruaidh
Taic bathar-cruaidh air leth èifeachdach airson riaghladh dàta agus rèiteachaidh, far am bi iomadh àrainneachd bathar-bog agus na h-aplacaidean aca comasach air cothrom fhaighinn air comasan an t-siostaim aig an aon àm. Leigidh seo le innealan làidir a thoirt gu buil, le àrainneachdan brìgheil a tha air an sgaradh gu math bho chèile.
Tasglannan L1 air an leasachadh
Bidh tasgadan L1 air an leasachadh ann an coileanadh agus cumhachd a’ cothlamadh dhòighean-obrach le latency ruigsinneachd as ìsle gus coileanadh a mheudachadh agus caitheamh cumhachd a lughdachadh.
Rianadair tasgadan L2 amalaichte
A’ toirt seachad ruigsinneachd ìosal-latency agus leud-bann àrd gu cuimhne tasgadan ann an tricead àrd, no gus an caitheamh cumhachd co-cheangailte ri ruigsinneachd cuimhne far-chip a lughdachadh.
Aonad puing-fleòdraidh Cortex-A7 (FPU)
Tha an FPU a’ toirt seachad stiùiridhean puing-fleòdraidh aon- is dùbailte-chruinneas àrd-choileanaidh a tha co-chòrdail ri ailtireachd Arm VFPv4 a tha co-chòrdail ri bathar-bog ginealaichean roimhe de cho-phròiseasar puing-fleòdraidh Arm.
Aonad smachd snoop (SCU)
Tha an SCU an urra ri bhith a’ riaghladh an eadar-cheangail, rèiteachadh, conaltradh, gluasadan cuimhne bho tasgadan gu tasgadan agus siostam, co-leanailteachd tasgadan agus comasan eile airson a’ phròiseasar.
Tha an co-leanailteachd siostaim seo cuideachd a’ lughdachadh iom-fhillteachd bathar-bog a tha an lùib a bhith a’ cumail suas co-leanailteachd bathar-bog taobh a-staigh gach draibhear OS.
Rianadair eadar-bhriseadh coitcheann (GIC)
Le bhith a’ cur an gnìomh an rianadair eadar-bhriseadh àbhaisteach is ailtireil, tha an GIC a’ toirt seachad dòigh-obrach bheairteach is sùbailte airson conaltradh eadar-phròiseasairean agus airson slighe a chur air agus prìomhachas a thoirt do bhriseadh siostaim.
A’ toirt taic do suas ri 192 briseadh neo-eisimeileach, fo smachd bathar-bog, bathar-cruaidh air a phrìomhachadh, agus air a stiùireadh eadar an siostam obrachaidh agus ìre riaghlaidh bathar-bog TrustZone.
Tha an sùbailteachd sligheachaidh seo agus an taic airson briseadh-bacadh a dhèanamh brìgheil a-steach don t-siostam obrachaidh, a’ toirt seachad aon de na prìomh fheartan a tha a dhìth gus comasan fuasglaidh a bhios a’ cleachdadh hypervisor a leasachadh.

20/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.2
3.2.1
3.2.2

Cuimhneachain
Taobh a-muigh SDRAM
Tha rianadair aig na h-innealan STM32MP133C/F airson SDRAM taobh a-muigh a tha a’ toirt taic don leanas: · LPDDR2 no LPDDR3, dàta 16-bit, suas ri 1 Gbyte, suas ri gleoc 533 MHz · DDR3 no DDR3L, dàta 16-bit, suas ri 1 Gbyte, suas ri gleoc 533 MHz
SRAM freumhaichte
Tha na feartan a leanas aig gach inneal: · SYSRAM: 128 Kbytes (le sòn tèarainte meud prògramaichte) · AHB SRAM: 32 Kbytes (tèarainte) · BKPSRAM (SRAM cùl-taic): 8 Kbytes
Tha susbaint na sgìre seo air a dhìon bho ruigsinneachd sgrìobhaidh nach eilear ag iarraidh, agus faodar a chumail ann am modh Fuirich no VBAT. Chan urrainnear BKPSRAM a mhìneachadh (ann an ETZPC) mar rud nach gabh a ruigsinn ach le bathar-bog tèarainte.

3.3

Rianadair DDR3/DDR3L/LPDDR2/LPDDR3 (DDRCTRL)

Tha DDRCTRL còmhla ri DDRPHYC a’ toirt seachad fuasgladh eadar-aghaidh cuimhne iomlan airson fo-shiostam cuimhne DDR. · Aon eadar-aghaidh puirt AMBA 64 AXI 4-bit (XPI) · Cloc AXI neo-shioncronach ris an rianadair · Einnsean còiptre cuimhne DDR (DDRMCE) anns a bheil sgrìobhadh AES-128 DDR air-an-itealaich
crioptachadh/leughadh dì-chrioptachadh. · Inbhean a tha air an taiceadh:
Sònrachadh JEDEC DDR3 SDRAM, JESD79-3E airson DDR3/3L le eadar-aghaidh 16-bit
Sònrachadh JEDEC LPDDR2 SDRAM, JESD209-2E airson LPDDR2 le eadar-aghaidh 16-bit
Sònrachadh JEDEC LPDDR3 SDRAM, JESD209-3B airson LPDDR3 le eadar-aghaidh 16-bit
· Clàraiche adhartach agus gineadair àithne SDRAM · Leud dàta slàn prògramaichte (16-bit) no leth leud dàta (8-bit) · Taic QoS adhartach le trì clasaichean trafaic air leughadh agus dà chlas trafaic air sgrìobhadh · Roghainnean gus casg a chuir air gainnead trafaic prìomhachais nas ìsle · Co-leanailteachd cinnteach airson sgrìobhadh-às-dèidh-leughaidh (WAR) agus leughadh-às-dèidh-sgrìobhaidh (RAW) air
Puirt AXI · Taic phrògramaichte airson roghainnean fad spreadhaidh (4, 8, 16) · Sgrìobh còmhla gus leigeil le iomadh sgrìobhadh chun an aon sheòladh a bhith air an cur còmhla ann an aon
sgrìobhadh singilte · rèiteachadh aon ìre

DS13875 An t-Urr 5

21/219
48

Gnìomh thairisview

STM32MP133C/F

· Taic do inntrigeadh is fàgail cumhachd SDRAM fèin-ghluasadach air adhbhrachadh le dìth ruighinn malairt airson ùine prògramaichte
· Taic do stad-cloc fèin-ghluasadach (LPDDR2/3) a-steach is a-mach air adhbhrachadh le dìth ruighinn malairt
· Taic do obrachadh modh cumhachd ìosal fèin-ghluasadach air adhbhrachadh le dìth ruighinn malairt airson ùine prògramaichte tro eadar-aghaidh cumhachd ìosal bathar-cruaidh
· Poileasaidh paging prògramaichte · Taic do inntrigeadh is fàgail fèin-ùrachaidh fèin-ghluasadach no fo smachd bathar-bog · Taic do inntrigeadh is fàgail cumhachd-dùnaidh domhainn fo smachd bathar-bog (LPDDR2 agus
LPDDR3) · Taic do ùrachaidhean clàr modh SDRAM soilleir fo smachd bathar-bog · Loidsig mapaiche seòlaidh sùbailte gus leigeil le mapadh sreath, colbh, sònraichte don tagradh
pìosan banca · Roghainnean smachd ùrachaidh a ghabhas taghadh leis an neach-cleachdaidh · Bloc co-cheangailte ri DDRPERFM gus cuideachadh le sgrùdadh agus gleusadh coileanaidh
Chan urrainnear DDRCTRL agus DDRPHYC a mhìneachadh (ann an ETZPC) ach mar rud nach gabh ruigsinn ach le bathar-bog tèarainte.
Tha prìomh fheartan DDRMCE (einnsean-crìochnachaidh cuimhne DDR) air an liostadh gu h-ìosal: · Eadar-aghaidhean maighstir/tràill bus siostam AXI (64-bit) · Crioptachadh in-loidhne (airson sgrìobhadh) agus dì-chrioptachadh (airson leughaidhean), stèidhichte air balla-teine ​​leabaithe
prògramadh · Dà mhodh crioptachaidh gach roinn (aon roinn aig a’ char as àirde): gun chrioptachadh (modh seach-rathaid),
Modh crioptachaidh bloc · Toiseach is deireadh roinnean air am mìneachadh le gràinneadachd 64-Kbyte · Criathradh bunaiteach (roinn 0): ruigsinneachd sam bith air a thoirt seachad · Criathradh ruigsinneachd roinne: chan eil gin ann
Crioptachadh bloc le taic: Modh slabhraidh le taic AES · Tha modh bloc le crioptachadh AES co-chòrdail ri modh ECB a tha air a shònrachadh ann am foillseachadh NIST FIPS 197 inbhe crioptachaidh adhartach (AES), le gnìomh tarraing iuchair co-cheangailte stèidhichte air algairim Keccak-400 a chaidh fhoillseachadh air https://keccak.team weblàrach. · Aon sheata de chlàran prìomh iuchair sgrìobhaidh a-mhàin agus glasaidh · Port rèiteachaidh AHB, mothachail air sochairean

22/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.4

Rianadair àite seòlaidh TrustZone airson DDR (TZC)

Tha TZC air a chleachdadh gus ruigsinneachd leughaidh/sgrìobhaidh gu rianadair DDR a shìoladh a rèir chòraichean TrustZone agus a rèir maighstir neo-thèarainte (NSAID) air suas ri naoi roinnean prògramaichte: · Rèiteachadh le taic bho bhathar-bog earbsach a-mhàin · Aon aonad sìoltachain · Naoi roinnean:
Tha Roinn 0 an-còmhnaidh air a chomasachadh agus a’ còmhdach an raoin seòlaidh gu lèir. Tha seòladh bunaiteach/deireannach prògramaichte aig roinnean 1 gu 8 agus faodar an cur gu
gin de na criathraidean no an dà chuid. · Ceadan ruigsinneachd tèarainte is neo-thèarainte air am prògramadh gach roinn · Cothroman ruigsinneachd neo-thèarainte air an sìoladh a rèir NSAID · Chan fhaod roinnean a tha fo smachd an aon chriathar a bhith a’ dol thairis air a chèile · Modhan fàilligeadh le mearachd agus/no briseadh · Comas gabhail = 256 · Loidsig geata-glèidhidh gus gach criathar a chomasachadh agus a dhì-chomasachadh · Cothroman ruigsinneachd tuairmeasach

DS13875 An t-Urr 5

23/219
48

Gnìomh thairisview

STM32MP133C/F

3.5

Modhan boot

Aig àm tòiseachaidh, thèid an stòr tòiseachaidh a chleachdas an ROM tòiseachaidh a-staigh a thaghadh leis a’ phrìne BOOT agus bytes OTP.

Clàr 2. Modhan tòiseachaidh

BOOT2 BOOT1 BOOT0 Modh tòiseachaidh tùsail

Beachdan

Fuirich air ceangal a tha a’ tighinn a-steach air:

0

0

0

UART agus USB(1)

USART3/6 agus UART4/5/7/8 air prìnichean bunaiteach

Inneal USB àrd-astar air prìnichean OTG_HS_DP/DM (2)

0

0

1 flash NOR sreathach (3) flash NOR sreathach air QUADSPI (5)

0

1

0

e·MMC(3)

e·MMC air SDMMC2 (bun-roghainn)(5)(6)

0

1

1

Flash NAND (3)

Flash SLC NAND air FMC

1

0

0

Tòiseachadh leasachaidh (gun thòiseachadh cuimhne flash)

Air a chleachdadh gus ruigsinneachd dì-bhugachaidh fhaighinn gun bhòtadh bho chuimhne flash (4).

1

0

1

Cairt SD (3)

Cairt SD air SDMMC1 (bun-roghainn)(5)(6)

Fuirich air ceangal a tha a’ tighinn a-steach air:

1

1

0 UART agus USB(1)(3) USART3/6 agus UART4/5/7/8 air prìnichean bunaiteach

Inneal USB àrd-astar air prìnichean OTG_HS_DP/DM (2)

1

1

1 flash NAND sreathach (3) flash NAND sreathach air QUADSPI (5)

1. Faodar a dhì-chomasachadh le roghainnean OTP. 2. Feumaidh USB gleoc/criostal HSE (faic AN5474 airson triceadan le taic le agus às aonais roghainnean OTP). 3. Faodar stòr tòiseachaidh atharrachadh le roghainnean OTP (mar eisimpleiramp(le tòiseachadh tùsail air cairt SD, an uairsin e·MMC le roghainnean OTP). 4. Cridhe Cortex®-A7 ann an lùb neo-chrìochnach a’ tionndadh PA13. 5. Faodar prìnichean bunaiteach atharrachadh le OTP. 6. Air neo, faodar eadar-aghaidh SDMMC eile seach an àbhaist seo a thaghadh le OTP.

Ged a thèid bròg ìosal a dhèanamh le bhith a’ cleachdadh chlocaichean a-staigh, feumaidh pasganan bathar-bog a tha air an solarachadh le ST a bharrachd air prìomh eadar-aghaidhean taobh a-muigh leithid DDR, USB (ach gun a bhith cuibhrichte gu) criostal no oscillator taobh a-muigh a bhith ceangailte air prìnichean HSE.
Faic RM0475 “MPUan 32-bit stèidhichte air Arm® adhartach STM13MP32xx” no AN5474 “A’ tòiseachadh le leasachadh bathar-cruaidh loidhnichean STM32MP13xx” airson cuingealachaidhean agus molaidhean a thaobh ceangal prìnichean HSE agus triceadan le taic.

24/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.6

Stiùireadh solar cumhachd

3.6.1
Rabhadh:

Sgeama solar cumhachd
· Is e VDD am prìomh sholarachadh airson I/Os agus bidh am pàirt a-staigh air a chumail cumhachdach rè modh Fuirich. Meud feumailtagTha an raon bho 1.71 V gu 3.6 V (1.8 V, 2.5 V, 3.0 V no 3.3 V àbhaisteach).
Feumaidh VDD_PLL agus VDD_ANA a bhith ceangailte ri VDD mar rionnag. · ’S e VDDCPU an tomhas-lìonaidh coisrigte don CPU Cortex-A7.tagsolar, aig a bheil luach an urra ris an
tricead CPU a tha thu ag iarraidh. 1.22 V gu 1.38 V ann am modh ruith. Feumaidh VDD a bhith an làthair ron VDDCPU. · Is e VDDCORE am prìomh tomhas-lìonaidh didseatachtage agus mar as trice bidh e dùinte sìos rè modh Fuirich.tagTha an raon bholtaids eadar 1.21 V agus 1.29 V ann am modh ruith. Feumaidh VDD a bhith an làthair ron VDDCORE. · Faodar am prìne VBAT a cheangal ris a’ bhataraidh taobh a-muigh (1.6 V < VBAT < 3.6 V). Mura tèid bataraidh taobh a-muigh a chleachdadh, feumar am prìne seo a cheangal ri VDD. · Is e VDDA an analog (ADC/VREF), volt solairtage (1.62 V gu 3.6 V). Feumaidh cleachdadh an VREF+ a-staigh VDDA co-ionann ri no nas àirde na VREF+ + 0.3 V. · Is e am prìne VDDA1V8_REG toradh an riaghlaiche a-staigh, ceangailte gu h-inntinneach ri USB PHY agus USB PLL. Tha an riaghlaiche VDDA1V8_REG a-staigh air a chomasachadh gu bunaiteach agus faodar a smachdachadh le bathar-bog. Bidh e an-còmhnaidh dùinte sìos rè modh Fuirich.
Chan fhaodar am prìne sònraichte BYPASS_REG1V8 fhàgail a’ fleòdradh a-riamh. Feumaidh e a bhith ceangailte ri VSS no ri VDD gus an tomhas-lìonaidh a ghnìomhachadh no a dhì-ghnìomhachadh.tagriaghlaiche e. Nuair a bhios VDD = 1.8 V, bu chòir BYPASS_REG1V8 a shuidheachadh. · Is e prìne VDDA1V1_REG toradh an riaghlaiche a-staigh, ceangailte gu h-inntinneach ri USB PHY. Tha an riaghlaiche VDDA1V1_REG a-staigh air a chomasachadh gu bunaiteach agus faodar a smachdachadh le bathar-bog. Bidh e an-còmhnaidh dùinte sìos rè modh Fuirich.
· Is e VDD3V3_USBHS an solar USB aig astar luath. Vol.tagis e an raon 3.07 V gu 3.6 V.
Chan fhaod VDD3V3_USBHS a bhith an làthair mura h-eil VDDA1V8_REG an làthair, air neo dh’ fhaodadh milleadh maireannach tachairt air an STM32MP133C/F. Feumar seo a dhèanamh cinnteach le òrdugh rangachaidh PMIC no le co-phàirt taobh a-muigh ma thèid solar cumhachd co-phàirt fa leth a chur an gnìomh.
· Is e solar cumhachd cairt SD SDMMC1 agus SDMMC2 a th’ ann an VDDSD1 agus VDDSD2 fa leth gus taic a thoirt do mhodh aig astar fìor àrd.
· Is e VDDQ_DDR an solar DDR IO. 1.425 V gu 1.575 V airson eadar-aghaidh a dhèanamh eadar cuimhneachain DDR3 (1.5 V àbhaisteach).
1.283 V gu 1.45 V airson eadar-aghaidh a dhèanamh eadar cuimhneachain DDR3L (1.35 V àbhaisteach)
1.14 V gu 1.3 V airson eadar-aghaidh a dhèanamh eadar cuimhneachain LPDDR2 no LPDDR3 (1.2 V àbhaisteach)
Aig ìrean cumhachd suas is cumhachd sìos, feumar cumail ris na riatanasan sreath cumhachd a leanas:
Nuair a bhios VDD fo 1 V, feumaidh solar cumhachd eile (VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR) fuireach fo VDD + 300 mV.
· Nuair a tha VDD os cionn 1 V, tha a h-uile solar cumhachd neo-eisimeileach.
Rè na h-ìre cumhachd sìos, faodaidh VDD a bhith nas ìsle airson ùine na solarachaidhean eile dìreach ma dh’fhanas an lùth a thèid a thoirt don STM32MP133C/F fo 1 mJ. Leigidh seo le comasairean dì-cheangail taobh a-muigh a bhith air an leigeil ma sgaoil le cunbhalachdan ùine eadar-dhealaichte rè na h-ìre cumhachd sìos sealach.

DS13875 An t-Urr 5

25/219
48

Gnìomh thairisview
v 3.6
VBOR0 1

Figear 2. Sreath cumhachd suas/sìos

STM32MP133C/F

VDDX(1) VDD

3.6.2
Nota: 26/219

0.3

Cumhachd-air

Modh-obrachaidh

Cumhachd-sìos

uair

Raon solair mì-dhligheach

VDDX < VDD + 300 mV

VDDX neo-eisimeileach bho VDD

MSv47490V1

1. Tha VDDX a’ toirt iomradh air solar cumhachd sam bith am measg VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR.

Neach-stiùiridh solar cumhachd

Tha cuairteachadh ath-shuidheachaidh cumhachd-air (POR)/ath-shuidheachaidh cumhachd-dheth (PDR) aonaichte aig na h-innealan còmhla ri cuairteachadh ath-shuidheachadh Brownout (BOR):
· Ath-shuidheachadh cumhachd-air (POR)
Bidh an neach-stiùiridh POR a’ cumail sùil air solar cumhachd VDD agus ga choimeas ri stairsneach stèidhichte. Bidh na h-innealan a’ fuireach ann am modh ath-shuidheachaidh nuair a bhios VDD fo an stairsneach seo, · Ath-shuidheachadh cumhachd-dùinte (PDR)
Bidh an neach-stiùiridh PDR a’ cumail sùil air solar cumhachd VDD. Thèid ath-shuidheachadh a chruthachadh nuair a thuiteas VDD fo stairsneach stèidhichte.
· Ath-shuidheachadh donn-sgudail (BOR)
Bidh an neach-stiùiridh BOR a’ cumail sùil air solar cumhachd VDD. Faodar trì stairsnich BOR (bho 2.1 gu 2.7 V) a rèiteachadh tro bytes roghainneil. Thèid ath-shuidheachadh a chruthachadh nuair a thuiteas VDD fo an stairsneach seo.
· Ath-shuidheachadh cumhachd-air VDDCORE (POR_VDDCORE) Bidh an neach-stiùiridh POR_VDDCORE a’ cumail sùil air solar cumhachd VDDCORE agus ga choimeas ri stairsneach stèidhichte. Bidh àrainn VDDCORE a’ fuireach ann am modh ath-shuidheachaidh nuair a tha VDDCORE fo an stairsneach seo.
· Ath-shuidheachadh cumhachd sìos VDDCORE (PDR_VDDCORE) Bidh an neach-stiùiridh PDR_VDDCORE a’ cumail sùil air solar cumhachd VDDCORE. Thèid ath-shuidheachadh àrainn VDDCORE a chruthachadh nuair a thuiteas VDDCORE fo stairsneach stèidhichte.
· VDDCPU ath-shuidheachaidh cumhachd-air (POR_VDDCPU) Bidh an neach-stiùiridh POR_VDDCPU a’ cumail sùil air solar cumhachd VDDCPU agus ga choimeas ri stairsneach stèidhichte. Bidh an raon VDDCPU a’ fuireach ann am modh ath-shuidheachaidh nuair a tha VDDCORE fo an stairsneach seo.
Tha am prìne PDR_ON glèidhte airson deuchainnean cinneasachaidh STMicroelectronics agus feumar a cheangal ri VDD ann an tagradh an-còmhnaidh.

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.7

Ro-innleachd cumhachd ìosal

Tha grunn dhòighean ann airson caitheamh cumhachd a lùghdachadh air STM32MP133C/F: · Lùghdaich caitheamh cumhachd fiùghantach le bhith a’ slaodadh sìos clocaichean an CPU agus/no an
clocaichean maitrís bus agus/no a’ cumail smachd air clocaichean iomaill fa leth. · Sàbhail caitheamh cumhachd nuair a tha an CPU IDLE, le bhith a’ taghadh am measg an fheadhainn ìosal a tha rim faighinn
modhan cumhachd a rèir feumalachdan an aplacaid cleachdaiche. Leigidh seo leis an co-rèiteachadh as fheàrr a choileanadh eadar ùine tòiseachaidh goirid, caitheamh cumhachd ìosal, a bharrachd air stòran dùsgadh a tha rim faighinn. · Cleachd an DVFS (meud fiùghantach)tagpuingean obrachaidh (e agus sgèileadh tricead) a bhios a’ cumail smachd dìreach air tricead cloca an CPU a bharrachd air solar toraidh VDDCPU.
Leigidh na modhan obrachaidh smachd a chumail air sgaoileadh a’ chloca gu na diofar phàirtean den t-siostam agus cumhachd an t-siostaim. Tha modh obrachaidh an t-siostaim air a stiùireadh leis an fho-shiostam MPU.
Tha modhan cumhachd ìosal fo-shiostam an MPU air an liostadh gu h-ìosal: · CCadal: Tha gleocaichean an CPU air an stad agus bidh gleoc an iomaill (no na h-innealan) ag obair mar
a chaidh a shuidheachadh roimhe seo anns an RCC (shuidheachadh is rianadair cloca). · CStop: Tha clocaichean iomaill an CPU air an stad. · CStead: VDDCPU dheth
Thèid modhan cumhachd ìosal CSleep agus CStop a chur a-steach leis an CPU nuair a bhios e a’ cur an gnìomh stiùiridhean WFI (feitheamh ri eadar-bhriseadh) no WFE (feitheamh ri tachartas).
Seo na modhan obrachaidh siostaim a tha rim faighinn: · Ruith (siostam aig a làn choileanadh, VDDCORE, VDDCPU agus clocaichean ON) · Stad (clocaichean OFF) · LP-Stad (clocaichean OFF) · LPLV-Stad (clocaichean OFF, dh’ fhaodadh ìre solair VDDCORE agus VDDCPU a bhith air a lùghdachadh) · LPLV-Stad2 (VDDCPU OFF, VDDCORE air a lùghdachadh, agus clocaichean OFF) · Fuireach (VDDCPU, VDDCORE, agus clocaichean OFF)

Clàr 3. Modh cumhachd an t-siostaim an aghaidh modh cumhachd an CPU

Modh cumhachd an t-siostaim

CPU

Modh ruith

CRun no Cadal

Modh stad Modh stad LP Modh stad LPLV Modh stad LPLV-Modh stad2
Modh cùl-taic

CStad no CFuireach CFuireach

3.8

Ath-shuidheachadh agus rianadair cloc (RCC)

Bidh an rianadair cloca is ath-shuidheachaidh a’ riaghladh gineadh nan clocaichean uile, a bharrachd air geatachadh a’ chloca, agus smachd air ath-shuidheachadh an t-siostaim agus nan iomaill. Tha RCC a’ toirt seachad sùbailteachd mhòr ann an taghadh stòran cloca agus a’ leigeil le bhith a’ cur an sàs co-mheasan cloca gus an caitheamh cumhachd a leasachadh. A bharrachd air an sin, air cuid de na h-iomaill conaltraidh a tha comasach air obrachadh le

DS13875 An t-Urr 5

27/219
48

Gnìomh thairisview

STM32MP133C/F

3.8.1 3.8.2

dà raon cloca eadar-dhealaichte (cloc eadar-aghaidh bus no cloc iomaill kernel), faodar tricead an t-siostaim atharrachadh gun an ìre baud atharrachadh.
Stiùireadh cloc
Bidh na h-innealan a’ cur a-steach ceithir oscillators a-staigh, dà oscillator le criostal no ath-shuidheachadh taobh a-muigh, trì oscillators a-staigh le ùine tòiseachaidh luath agus ceithir PLLn.
Bidh an RCC a’ faighinn na cuir-a-steach stòr cloca a leanas: · Oscillators a-staigh:
Cloc HSI 64 MHz (cruinneachd 1%) Cloc CSI 4 MHz Cloc LSI 32 kHz · Oscillatairean taobh a-muigh: Cloc HSE 8-48 MHz Cloc LSE 32.768 kHz
Tha ceithir PLLan aig an RCC: · PLL1 a tha coisrigte do chlocadh an CPU · PLL2 a tha a’ toirt seachad:
clocaichean airson an AXI-SS (a’ gabhail a-steach drochaidean APB4, APB5, AHB5 agus AHB6) clocaichean airson an eadar-aghaidh DDR · PLL3 a’ toirt seachad: clocaichean airson an AHB ioma-fhilleadh agus maitrís bus iomaill (a’ gabhail a-steach an APB1,
APB2, APB3, APB6, AHB1, AHB2, agus AHB4) clocaichean eithne airson innealan iomaill · PLL4 coisrigte do bhith a’ gineadh chlocaichean eithne airson diofar innealan iomaill
Bidh an siostam a’ tòiseachadh air a’ chloc HSI. Faodaidh an aplacaid cleachdaiche an uairsin rèiteachadh a’ chloca a thaghadh.
Stòran ath-shuidheachadh an t-siostaim
Bidh an ath-shuidheachadh cumhachd-air a’ tòiseachadh a h-uile clàr ach a-mhàin an dì-bhugachadh, pàirt den RCC, pàirt de chlàran inbhe an RTC agus an rianadair cumhachd, a bharrachd air an raon cumhachd cùl-taice.
Thèid ath-shuidheachadh aplacaid a chruthachadh bho aon de na stòran a leanas: · ath-shuidheachadh bho phasgan NRST · ath-shuidheachadh bho chomharra POR agus PDR (ris an canar ath-shuidheachadh cumhachd-air mar as trice) · ath-shuidheachadh bho BOR (ris an canar brownout mar as trice) · ath-shuidheachadh bhon bhuidheann-faire neo-eisimeileach 1 · ath-shuidheachadh bhon bhuidheann-faire neo-eisimeileach 2 · ath-shuidheachadh siostam bathar-bog bhon Cortex-A7 (CPU) · fàilligeadh air HSE, nuair a thèid feart siostam tèarainteachd a’ chloca a ghnìomhachadh
Thèid ath-shuidheachadh siostaim a chruthachadh bho aon de na stòran a leanas: · ath-shuidheachadh aplacaid · ath-shuidheachadh bhon chomharra POR_VDDCORE · fàgail bho mhodh Fuirich gu modh Ruith

28/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

Thèid ath-shuidheachadh pròiseasar MPU a chruthachadh bho aon de na stòran a leanas: · ath-shuidheachadh siostaim · a h-uile uair a dh’fhàgas an MPU CStandby · ath-shuidheachadh bathar-bog MPU bhon Cortex-A7 (CPU)

3.9

Cuir-a-steach/toraidhean coitcheann (GPIOan)

Faodar gach aon de na prìnichean GPIO a rèiteachadh le bathar-bog mar thoradh (putadh-tarraing no drèanadh-fosgailte, le no às aonais tarraing suas no tarraing sìos), mar chur-a-steach (le no às aonais tarraing suas no tarraing sìos) no mar ghnìomh eile iomaill. Tha a’ mhòr-chuid de na prìnichean GPIO air an roinn le gnìomhan eile didseatach no analogach. Tha comas aig a h-uile GPIO sruth àrd a chleachdadh agus tha taghadh astair aca gus fuaim a-staigh, caitheamh cumhachd agus sgaoilidhean electromagnetic a riaghladh nas fheàrr.
Às dèidh ath-shuidheachadh, bidh na GPIOan uile ann am modh analogach gus caitheamh cumhachd a lughdachadh.
Faodar an rèiteachadh I/O a ghlasadh ma tha feum air le bhith a’ leantainn sreath shònraichte gus sgrìobhadh meallta gu clàran I/Os a sheachnadh.
Faodar a h-uile prìne GPIO a shuidheachadh leotha fhèin mar tèarainte, agus tha sin a’ ciallachadh gu bheil ruigsinneachd bathar-bog gu na GPIOan sin agus na h-innealan co-cheangailte riutha a tha air am mìneachadh mar tèarainte air an cuingealachadh ri bathar-bog tèarainte a tha a’ ruith air an CPU.

3.10
Thoir an aire:

Smachdair dìon TrustZone (ETZPC)
Tha ETZPC air a chleachdadh gus tèarainteachd TrustZone maighstirean is tràillean bus a rèiteachadh le feartan tèarainteachd prògramaichte (goireasan tèarainte). Mar eisimpleir: · Faodar meud roinne tèarainte SYSRAM air a’ chip a phrògramachadh. · Faodar innealan iomaill AHB agus APB a dhèanamh tèarainte no neo-thèarainte. · Faodar AHB SRAM a dhèanamh tèarainte no neo-thèarainte.
Gu gnàthach, tha SYSRAM, AHB SRAMs agus innealan-iomaill tèarainte air an suidheachadh airson ruigsinneachd tèarainte a-mhàin, agus mar sin chan eil cothrom orra le maighstirean neo-thèarainte leithid DMA1/DMA2.

DS13875 An t-Urr 5

29/219
48

Gnìomh thairisview

STM32MP133C/F

3.11

Maitrís eadar-cheangail bus
Tha maitrís bus AXI, aon phrìomh mhaitrís bus AHB agus drochaidean bus aig na h-innealan a leigeas le maighstirean bus a bhith eadar-cheangailte le tràillean bus (faic an dealbh gu h-ìosal, tha na dotagan a’ riochdachadh nan ceanglaichean maighstir/tràill a tha air an comasachadh).
Figear 3. Maitrís bus STM32MP133C/F

MDMA

SDMMC2

SDMMC1

DBG bho MLAHB a’ ceangal USBH

CPU

ETH1 ETH2

128-bit

AXIM

M9

M0

M1 M2

M3

M11

M4

M5

M6

M7

S0

S1 S2 S3 S4 S5 S6 S7 S8 S9

Tràill bunaiteach AXIMC

NIC-400 AXI 64 bit 266 MHz – 10 maighstirean / 10 tràillean

Bho cheangal eadar-cheangail AXIM DMA1 DMA2 USBO DMA3

M0

M1 M2

M3 M4

M5

M6 M7

S0

S1

S2

S3

Eadar-cheangal S4 S5 AHB 32 bit 209 MHz – 8 maighstirean / 6 tràillean

Drochaid DDRCTRL 533 MHz AHB gu AHB6 Ceangal ri MLAHB FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB Drochaid AHB gu AHB5 Drochaid APB gu APB5 Drochaid APB gu DBG APB
Port maighstir sioncronaich AXI 64 Port tràill sioncronaich AXI 64 Port maighstir neo-shioncronaich AXI 64 Port tràill neo-shioncronaich AHB 64 Port maighstir sioncronaich AHB 32 Port tràill sioncronaich AHB 32 Port maighstir neo-shioncronaich AHB 32 Port tràill neo-shioncronaich
Drochaid gu AHB2 SRAM1 SRAM2 SRAM3 Gu AXIM Drochaid eadar-cheangail gu AHB4
MSv67511V2

MLAHB

30/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.12

Luchd-riaghlaidh DMA
Tha na modalan DMA a leanas aig na h-innealan gus gnìomhachd CPU a dhì-luchdachadh: · ruigsinneachd chuimhne dhìreach maighstir (MDMA)
’S e rianadair DMA aig astar luath a th’ anns an MDMA, a tha os cionn gach seòrsa gluasad cuimhne (imeall-gu-cuimhne, cuimhne-gu-cuimhne, cuimhne-gu-imeall), gun ghnìomh CPU sam bith. Tha eadar-aghaidh AXI maighstir aige. Tha an MDMA comasach air eadar-aghaidh a dhèanamh leis na rianadairean DMA eile gus comasan DMA àbhaisteach a leudachadh, no faodaidh e iarrtasan DMA iomaill a riaghladh gu dìreach. Faodaidh gach aon de na 32 seanalan gluasadan bloca, gluasadan bloca ath-aithrisichte agus gluasadan liosta ceangailte a dhèanamh. Faodar an MDMA a shuidheachadh gus gluasadan tèarainte a dhèanamh gu cuimhneachain tèarainte. · trì rianadairean DMA (DMA1 agus DMA2 nach eil tèarainte, a bharrachd air DMA3 tèarainte) Tha AHB dà-phort aig gach rianadair, airson 16 seanalan DMA neo-thèarainte agus ochd seanalan DMA tèarainte gu h-iomlan gus gluasadan bloca stèidhichte air FIFO a dhèanamh.
Bidh dà aonad DMAMUX ag iomadachadh agus a’ stiùireadh iarrtasan iomaill DMA gu na trì rianadairean DMA, le sùbailteachd àrd, a’ meudachadh an àireamh de dh’iarrtasan DMA a bhios a’ ruith aig an aon àm, a bharrachd air iarrtasan DMA a ghineadh bho luchd-brosnachaidh toraidh iomaill no tachartasan DMA.
Bidh DMAMUX1 a’ mapadh iarrtasan DMA bho innealan-iomaill neo-thèarainte gu seanalan DMA1 agus DMA2. Bidh DMAMUX2 a’ mapadh iarrtasan DMA bho innealan-iomaill tèarainte gu seanalan DMA3.

3.13

Smachd-bhriseadh is tachartais leudaichte (EXTI)
Bidh an rianadair eadar-bhriseadh is tachartais leudaichte (EXTI) a’ riaghladh dùsgadh an CPU agus an t-siostaim tro ionchuran tachartais dìreach is rèiteachail. Bidh EXTI a’ toirt seachad iarrtasan dùsgadh don smachd cumhachd, agus a’ gineadh iarrtas eadar-bhriseadh don GIC, agus tachartasan don ionchur tachartais CPU.
Leigidh na h-iarrtasan dùsgadh EXTI leis an t-siostam a bhith air a dhùsgadh bho mhodh Stad, agus an CPU a bhith air a dhùsgadh bho mhodhan CStop agus CStandby.
Faodar an t-iarrtas briseadh agus gineadh iarrtasan tachartais a chleachdadh ann am modh Ruith cuideachd.
Tha an EXTI cuideachd a’ toirt a-steach taghadh EXTI IOport.
Faodar gach briseadh no tachartas a shuidheachadh mar thèarainte gus ruigsinneachd gu bathar-bog tèarainte a chuingealachadh a-mhàin.

3.14

Aonad àireamhachaidh seic iomarcach cearcallach (CRC)
Tha an aonad àireamhachaidh CRC (sgrùdadh iomadachd cearcallach) air a chleachdadh gus còd CRC fhaighinn le bhith a’ cleachdadh poileanomaid prògramaichte.
Am measg thagraidhean eile, thathas a’ cleachdadh dhòighean stèidhichte air CRC gus dearbhadh a dhèanamh air ionracas tar-chuir no stòraidh dàta. Taobh a-staigh raon inbhe EN/IEC 60335-1, tha iad a’ tabhann dòigh air dearbhadh a dhèanamh air ionracas cuimhne flash. Bidh an aonad àireamhachaidh CRC a’ cuideachadh le bhith a’ tomhas ainm-sgrìobhte a’ bhathar-bhog rè ùine ruith, gus a choimeas ri ainm-sgrìobhte iomraidh a chaidh a chruthachadh aig àm ceangail agus a chaidh a stòradh aig àite cuimhne sònraichte.

DS13875 An t-Urr 5

31/219
48

Gnìomh thairisview

STM32MP133C/F

3.15

Rianadair cuimhne sùbailte (FMC)
Seo na prìomh fheartan aig rianadair FMC: · Eadar-aghaidh le innealan mapaichte le cuimhne statach, nam measg:
Cuimhne flash NOR Cuimhne ruigsinneachd air thuaiream statach no meallta-statach (SRAM, PSRAM) Cuimhne flash NAND le bathar-cruaidh BCH 4-bit/8-bit ECC · Leud bus dàta 8-, 16-bit · Smachd taghaidh-chip neo-eisimeileach airson gach banca cuimhne · Rèiteachadh neo-eisimeileach airson gach banca cuimhne · Sgrìobh FIFO
Faodar clàran rèiteachaidh an FMC a dhèanamh tèarainte.

3.16

Eadar-aghaidh cuimhne dùbailte Quad-SPI (QUADSPI)
’S e eadar-aghaidh conaltraidh sònraichte a th’ anns a’ QUADSPI a tha ag amas air cuimhneachain flash SPI singilte, dùbailte no ceithir-cheàrnach. Faodaidh e obrachadh ann an gin de na trì modhan a leanas: · Modh neo-dhìreach: thèid na h-obrachaidhean uile a dhèanamh a’ cleachdadh chlàran QUADSPI. · Modh bhòtaidh inbhe: thèid clàr inbhe na cuimhne flash taobh a-muigh a leughadh bho àm gu àm agus
Faodar briseadh a chruthachadh ma thèid bratach a shuidheachadh. · Modh mapaichte le cuimhne: tha am cuimhne flash taobh a-muigh air a mhapadh chun àite seòlaidh
agus tha an siostam ga fhaicinn mar gum b’ e cuimhne a-staigh a bh’ ann.
Faodar an dà chuid an toradh agus an comas a mheudachadh dà uiread le bhith a’ cleachdadh modh dà-flash, far am faighear cothrom air dà chuimhne flash Quad-SPI aig an aon àm.
Tha QUADSPI ceangailte ri bloc dàil (DLYBQS) a leigeas le taic a thoirt do tricead dàta taobh a-muigh os cionn 100 MHz.
Faodaidh clàran rèiteachaidh QUADSPI a bhith tèarainte, a bharrachd air a bhloc dàil.

3.17

Tionndairean analogach gu didseatach (ADC1, ADC2)
Tha dà inneal-tionndaidh analog-gu-didseatach anns na h-innealan, agus faodar an rùn aca a rèiteachadh gu 12-, 10-, 8- no 6-bit. Bidh gach ADC a’ roinn suas ri 18 seanalan taobh a-muigh, a’ dèanamh atharrachaidhean ann am modh aon-dhealbh no sganaidh. Ann am modh sganaidh, thèid an tionndadh fèin-ghluasadach a dhèanamh air buidheann taghte de chuir-a-steach analog.
Tha eadar-aghaidhean bus tèarainte aig an dà ADC.
Faodar gach ADC a fhrithealadh le rianadair DMA, agus mar sin a’ leigeil le gluasad fèin-ghluasadach luachan ADC atharraichte gu àite ceann-uidhe gun ghnìomh bathar-bog sam bith.
A bharrachd air an sin, faodaidh feart faire analogach sùil a chumail gu ceart air an tomhas-lìonaidh a chaidh a thionndadh.tage de aon, cuid no gach seanal taghte. Thathas a ’gineadh briseadh nuair a thèid an vol a thionndadhtagTha e taobh a-muigh nan stairsnich prògramaichte.
Gus tionndadh A/D agus timeran a shioncronachadh, faodar na ADCan a bhrosnachadh le gin de na timeran TIM1, TIM2, TIM3, TIM4, TIM6, TIM8, TIM15, LPTIM1, LPTIM2 agus LPTIM3.

32/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.18

Sensor teòthachd
Tha mothachair teòthachd anns na h-innealan a bhios a’ gineadh tomhas-lìonaidhtage (VTS) a bhios ag atharrachadh gu loidhneach leis an teòthachd. Tha an sensor teòthachd seo ceangailte gu h-inntinneach ri ADC2_INP12 agus faodaidh e teòthachd àrainneachdail an inneil a thomhas eadar 40 agus +125 °C le cruinneas de ±2%.
Tha deagh loidhneachd aig an sensor teòthachd, ach feumar a chalabrachadh gus cruinneas iomlan math fhaighinn air tomhas na teòthachd. Leis gu bheil an co-shìneadh aig an sensor teòthachd ag atharrachadh bho chip gu chip air sgàth atharrachadh pròiseas, tha an sensor teòthachd a-staigh gun chalabrachadh freagarrach airson tagraidhean a bhios a’ lorg atharrachaidhean teòthachd a-mhàin. Gus cruinneas tomhais an sensor teòthachd a leasachadh, tha gach inneal air a chalabrachadh leis an fhactaraidh le ST. Tha dàta calabrachaidh factaraidh an sensor teòthachd air a stòradh le ST anns an raon OTP, a tha ruigsinneach ann am modh leughaidh a-mhàin.

3.19

Braitear teòthachd didseatach (DTS)
Tha mothachair teòthachd toraidh tricead anns na h-innealan. Bidh DTS a’ cunntadh na tricead stèidhichte air an LSE no PCLK gus fiosrachadh teòthachd a thoirt seachad.
Tha taic ri gnìomhan a leanas: · gineadh eadar-bhriseadh a rèir stairsneach teòthachd · gineadh comharran dùsgadh a rèir stairsneach teòthachd

3.20
Thoir an aire:

Obrachadh VBAT
Tha an RTC, na clàran cùl-taice agus an SRAM cùl-taice ann an raon cumhachd VBAT.
Gus fad a’ bhataraidh a bharrachadh, tha an raon cumhachd seo air a thoirt seachad le VDD nuair a tha e ri fhaighinn no leis an tomhas-lìonaidh.tage air a chur an sàs air prìne VBAT (nuair nach eil solar VDD an làthair). Thèid cumhachd VBAT atharrachadh nuair a mhothaicheas am PDR gu bheil VDD air tuiteam fo ìre PDR.
Tha an voltagFaodar e air prìne VBAT a thoirt seachad le bataraidh taobh a-muigh, supercapacitor no gu dìreach le VDD. Anns a’ chùis mu dheireadh, chan eil modh VBAT ag obair.
Thèid obrachadh VBAT a ghnìomhachadh nuair nach eil VDD an làthair.
Chan eil gin de na tachartasan seo (briseadh a-muigh, T)AMP tachartas, no rabhadh/tachartasan RTC) comasach air solar VDD ath-nuadhachadh gu dìreach agus an inneal a thoirt a-mach às an obrachadh VBAT. A dh’aindeoin sin, TAMP Faodar tachartasan agus rabhadh/tachartasan RTC a chleachdadh gus comharra a ghineadh gu cuairteachadh taobh a-muigh (mar as trice PMIC) as urrainn an solar VDD ath-nuadhachadh.

DS13875 An t-Urr 5

33/219
48

Gnìomh thairisview

STM32MP133C/F

3.21

Voltagbufair iomraidh e (VREFBUF)
Bidh na h-innealan a’ cur a-steach tomhas-lìonaidhtagbufair iomraidh a ghabhas cleachdadh mar tomhas-lìonaidhtagiomradh airson nan ADCan, agus cuideachd mar leabhartagIomradh airson co-phàirtean taobh a-muigh tron ​​phrìne VREF+. Faodar VREFBUF a dhèanamh tèarainte. Tha an VREFBUF a-staigh a’ toirt taic do cheithir tomhas-lìonaidhtages: · 1.65 V · 1.8 V · 2.048 V · 2.5 V Tomhas-lìonaidh taobh a-muightagFaodar an t-iomradh a thoirt seachad tron ​​phrìne VREF+ nuair a bhios an VREFBUF a-staigh dheth.
Figear 4. Voltage bufair iomraidh

VREFINT

+

VREF+

VSSA

MSv64430V1

3.22

Criathrag didseatach airson moduladair sigma-delta (DFSDM)
Bidh na h-innealan a’ cur a-steach aon DFSDM le taic airson dà mhodal sìoltachain didseatach agus ceithir seanalan sreathach cuir a-steach taobh a-muigh (transceivers) no mar roghainn eile ceithir cuir a-steach co-shìnte a-staigh.
Bidh an DFSDM a’ ceangal moduladairean taobh a-muigh ris an inneal agus a’ dèanamh sìoladh didseatach air na sruthan dàta a gheibhear. Bithear a’ cleachdadh moduladairean gus comharran analogach a thionndadh gu sruthan didseatach-sreathach a tha a’ dèanamh suas cuir-a-steach an DFSDM.
Faodaidh an DFSDM cuideachd microfònan PDM (modulation dùmhlachd-cuisle) a cheangal agus an tionndadh agus an sìoladh bho PDM gu PCM (luathachadh bathar-cruaidh) a dhèanamh. Tha cuir-a-steach sruth dàta co-shìnte roghainneil aig an DFSDM bho na ADCan no bho chuimhne an uidheim (tro ghluasadan DMA/CPU a-steach do DFSDM).
Tha na tar-chuirichean DFSDM a’ toirt taic do ghrunn chruthan eadar-aghaidh sreathach (gus taic a thoirt do dhiofar mhodalan). Bidh modalan sìoltachain didseatach DFSDM a’ dèanamh giullachd didseatach a rèir paramadairean sìoltachain a tha air an sònrachadh leis an neach-cleachdaidh le rùn ADC deireannach suas ri 24-bit.

34/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

Tha an iomall DFSDM a’ toirt taic do: · Ceithir seanalan sreathach didseatach cuir-a-steach ioma-fhillte:
Eadar-aghaidh SPI a ghabhas rèiteachadh gus diofar mhodalan a cheangal eadar-aghaidh 1-uèir a ghabhas rèiteachadh le còd Manchester cuir a-steach PDM (modachadh dùmhlachd-cuisle) microfòn tricead cloca cuir a-steach as àirde suas ri 20 MHz (10 MHz airson còdachadh Manchester) toradh cloca airson modalan (0 gu 20 MHz) · Cuir a-steach eile bho cheithir seanalan co-shìnte didseatach a-staigh (rùn cuir a-steach suas ri 16-bit): stòran a-staigh: dàta ADC no sruthan dàta cuimhne (DMA) · Dà mhodal sìoltachain didseatach le giullachd chomharran didseatach atharrachail: sìoltachan Sincx: òrdugh/seòrsa sìoltachain (1 gu 5), thairisampco-mheas ling (1 gu 1024) amalaiche: thairisampCo-mheas ling (1 gu 256) · Rùn dàta toraidh suas ri 24-bit, cruth dàta toraidh ainm-sgrìobhte · Ceartachadh fèin-ghluasadach air cothromachadh dàta (cothromachadh air a stòradh sa chlàr leis an neach-cleachdaidh) · Tionndadh leantainneach no singilte · Tòiseachadh tionndaidh air a bhrosnachadh le: brosnachadh bathar-bog timeran a-staigh tachartasan taobh a-muigh tòiseachadh tionndaidh gu sioncronaich leis a’ chiad mhodal sìoltachain didseatach (DFSDM) · Cù-faire analogach anns a bheil: clàran stairsneach dàta luach ìosal agus àrd sìoltachan didseatach Sincx sònraichte a ghabhas rèiteachadh (òrdugh = 1 gu 3,
thairisampco-mheas ling = 1 gu 32) cuir a-steach bho dhàta toraidh deireannach no bho shianalan sreath didseatach cuir a-steach taghte sgrùdadh leantainneach gu neo-eisimeileach bho thionndadh àbhaisteach · Lorgaire cuairt ghoirid gus luachan cuir a-steach analog shàthaichte a lorg (raon ìosal is àrd): suas ri cunntair 8-bit gus 1 gu 256 0an no 1an leantainneach a lorg air sruth dàta sreathach a’ cumail sùil leantainneach air gach seanal sreathach cuir a-steach · Gineadh comharran brisidh air tachartas faire analogach no air tachartas lorgaire cuairt ghoirid · Lorgaire fìor-ùine: stòradh luachan as ìsle agus as àirde de dhàta tionndaidh deireannach air ùrachadh le bathar-bog · Comas DMA airson an dàta tionndaidh deireannach a leughadh · Eadar-bhriseadh: deireadh tionndaidh, cus ruith, faire analogach, cuairt ghoirid, neo-làthaireachd cloc seanail sreathach cuir a-steach · Tionndaidhean “cunbhalach” no “air an stealladh”: faodar tionndaidhean “cunbhalach” iarraidh aig àm sam bith no eadhon ann am modh leantainneach
gun bhuaidh sam bith a bhith aige air àm nan tionndaidhean “air an stealladh” tionndaidhean “air an stealladh” airson àm mionaideach agus le prìomhachas tionndaidh àrd

DS13875 An t-Urr 5

35/219
48

Gnìomh thairisview

STM32MP133C/F

3.23

Gineadair àireamh air thuaiream fìor (RNG)
Bidh na h-innealan a’ cur a-steach aon RNG a lìbhrigeas àireamhan air thuaiream 32-bit air an gineadh le cuairt analogach amalaichte.
Chan urrainnear an RNG a mhìneachadh (ann an ETZPC) ach le bathar-bog tèarainte.
Bidh an fìor RNG a’ ceangal ris na h-innealan tèarainte AES agus PKA tro bhus sònraichte (nach gabh a leughadh leis an CPU).

3.24

Pròiseasairean crioptagrafach is hash (CRYP, SAES, PKA agus HASH)
Bidh na h-innealan a’ cur a-steach aon phròiseasar crioptagrafach a tha a’ toirt taic do na h-algairim crioptagrafach adhartach a bhios mar as trice a dhìth gus dèanamh cinnteach à dìomhaireachd, dearbhadh, ionracas dàta agus neo-àicheadh ​​​​nuair a bhios teachdaireachdan air an iomlaid le co-aoisean.
Bidh na h-innealan cuideachd a’ cur a-steach iuchair AES 128- agus 256-bit tèarainte a tha an aghaidh DPA agus luathaichear crioptachaidh/dì-chrioptachaidh bathar-cruaidh PKA, le bus bathar-cruaidh sònraichte nach eil ruigsinneach leis an CPU.
Prìomh fheartan CRYP: · DES/TDES (inbhe crioptachaidh dàta/inbhe crioptachaidh dàta trì-fhillte): ECB (dealanach
leabhar-còd) agus algairim slabhraidh CBC (slabhraidh bloca cipher), iuchair 64-, 128- no 192-bit · AES (inbhe crioptachaidh adhartach): algairim slabhraidh ECB, CBC, GCM, CCM, agus CTR (modh cunntair), iuchair 128-, 192- no 256-bit
Prìomh fheartan HASH uile-choitcheann: · SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3 (algairim HASH tèarainte) · HMAC
Tha an luathaichear crioptagrafach a’ toirt taic do ghineadh iarrtasan DMA.
Chan urrainnear CRYP, SAES, PKA agus HASH a mhìneachadh (ann an ETZPC) ach mar rud nach gabh ruigsinn ach le bathar-bog tèarainte.

3.25

Tòiseachadh agus tèarainteachd agus smachd OTP (BSEC)
Tha am BSEC (boot and security and OTP control) an dùil smachd a chumail air bogsa fiùs OTP (aon-ùine prògramaichte), a thathas a’ cleachdadh airson stòradh neo-luaineach leabaithe airson rèiteachadh innealan agus paramadairean tèarainteachd. Feumaidh pàirt de BSEC a bhith air a rèiteachadh mar gum biodh e ruigsinneach le bathar-bog tèarainte a-mhàin.
Faodaidh am BSEC faclan OTP a chleachdadh airson stòradh HWKEY 256-bit airson SAES (AES tèarainte).

36/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.26

Timers agus luchd-faire
Tha na h-innealan a’ toirt a-steach dà timer smachd adhartach, deich timeran coitcheann (seachd dhiubh tèarainte), dà timer bunaiteach, còig timeran cumhachd ìosal, dà chù-faire, agus ceithir timeran siostaim anns gach Cortex-A7.
Faodar a h-uile cunntair timer a reothadh ann am modh dì-bhugachaidh.
Tha an clàr gu h-ìosal a’ dèanamh coimeas eadar feartan nan timeran smachd adhartach, coitcheann, bunaiteach agus cumhachd ìosal.

Seòrsa timer

Uaireadair

Clàr 4. Coimeas feart timer

Rùn-aghaidh
tionndaidh

Seòrsa cunntais

Factar ro-sgèileachaidh

Gineadh iarrtasan DMA

Glac/coimeas seanalan

Toradh co-phàirteach

Eadar-aghaidh as motha
gleoc (MHz)

Max
timer
gleoc (MHz)(1)

TIM1 adhartach, -smachd TIM8

16-bit

Suas, Àireamh slàn sam bith sìos, eadar 1 suas/sìos agus 65536

Tha

ÙINE2 ÙINE5

32-bit

Suas, Àireamh slàn sam bith sìos, eadar 1 suas/sìos agus 65536

Tha

ÙINE3 ÙINE4

16-bit

Suas, Àireamh slàn sam bith sìos, eadar 1 suas/sìos agus 65536

Tha

Slànuighear sam bith

TIM12(2) 16-bit

Suas eadar 1

Chan eil

Coitcheann

agus 65536

adhbhar

TIM13(2) TIM14(2)

16-bit

Àireamh slàn sam bith eadar 1
agus 65536

Chan eil

Slànuighear sam bith

TIM15(2) 16-bit

Suas eadar 1

Tha

agus 65536

TIM16(2) TIM17(2)

16-bit

Àireamh slàn sam bith eadar 1
agus 65536

Tha

Bunaiteach

TIM6, TIM7

16-bit

Àireamh slàn sam bith eadar 1
agus 65536

Tha

LPTIM1,

Cumhachd ìosal

LPTIM2(2), LPTIM3(2),
LPTIM4,

16-bit

1, 2, 4, 8, Suas 16, 32, 64,
128

Chan eil

LPTIM5

6

4

104.5

209

4

Chan eil

104.5

209

4

Chan eil

104.5

209

2

Chan eil

104.5

209

1

Chan eil

104.5

209

2

1

104.5

209

1

1

104.5

209

0

Chan eil

104.5

209

1(3)

Chan eil

104.5 104.5

1. Tha an gleoc timer as àirde suas ri 209 MHz a rèir bit TIMGxPRE anns an RCC. 2. Timer tèarainte. 3. Gun sianal glacaidh air LPTIM.

DS13875 An t-Urr 5

37/219
48

Gnìomh thairisview

STM32MP133C/F

3.26.1 3.26.2 3.26.3

Uairean-ama smachd adhartach (TIM1, TIM8)
Faodar na timeran smachd adhartach (TIM1, TIM8) fhaicinn mar ghineadairean PWM trì-ìrean ioma-fhillte air 6 seanalan. Tha toraidhean PWM co-phàirteach aca le amannan marbh prògramaichte a chaidh a chur a-steach. Faodar beachdachadh orra cuideachd mar timeran ioma-adhbhar iomlan. Faodar na ceithir seanalan neo-eisimeileach aca a chleachdadh airson: · glacadh cuir-a-steach · coimeas toraidh · gineadh PWM (modhan oir no meadhan) · toradh modh aon-bhuille
Ma thèid an rèiteachadh mar timeran àbhaisteach 16-bit, tha na h-aon fheartan aca ris na timeran coitcheann. Ma thèid an rèiteachadh mar ghineadairean PWM 16-bit, tha comas làn mhodúlachaidh aca (0-100%).
Faodaidh an timer smachd adhartach obrachadh còmhla ris na timeran coitcheann tron ​​fheart ceangail timer airson sioncronachadh no slabhraidh thachartasan.
Tha TIM1 agus TIM8 a’ toirt taic do ghinealach neo-eisimeileach iarrtasan DMA.
Uairean-ama coitcheann (TIM2, TIM3, TIM4, TIM5, TIM12, TIM13, TIM14, TIM15, TIM16, TIM17)
Tha deich timeran coitcheann a ghabhas sioncronachadh anns na h-innealan STM32MP133C/F (faic Clàr 4 airson eadar-dhealachaidhean). · TIM2, TIM3, TIM4, TIM5
Tha TIM 2 agus TIM5 stèidhichte air cunntair suas/sìos fèin-ath-luchdachadh 32-bit agus ro-sgèilear 16-bit, agus tha TIM3 agus TIM4 stèidhichte air cunntair suas/sìos fèin-ath-luchdachadh 16-bit agus ro-sgèilear 16-bit. Tha ceithir seanalan neo-eisimeileach aig na timers uile airson coimeas glacaidh/toraidh cuir-a-steach, PWM no toradh modh aon-cuisle. Bheir seo suas ri 16 coimeas glacaidh/toraidh cuir-a-steach/PWMan air na pacaidean as motha. Faodaidh na timers coitcheann seo obrachadh còmhla, no leis na timers coitcheann eile agus na timers smachd adhartach TIM1 agus TIM8, tron ​​fheart ceangail timer airson sioncronachadh no slabhraidh tachartais. Faodar gin de na timers coitcheann seo a chleachdadh gus toraidhean PWM a ghineadh. Tha gineadh iarrtasan DMA neo-eisimeileach aig TIM2, TIM3, TIM4, TIM5. Tha iad comasach air comharran encoder ceàrnagach (meudachail) agus na toraidhean didseatach bho aon gu ceithir mothachairean buaidh talla a làimhseachadh. · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 Tha na timeran seo stèidhichte air cunntair suas fèin-ath-luchdachadh 16-bit agus ro-sgèileadair 16-bit. Tha aon seanail neo-eisimeileach aig TIM13, TIM14, TIM16 agus TIM17, ach tha dà sheanail neo-eisimeileach aig TIM12 agus TIM15 airson coimeas glacaidh cuir-a-steach/toradh, PWM no toradh modh aon-bhuille. Faodar an sioncronachadh leis na timeran ioma-ghnìomhach làn-ghnìomhach TIM2, TIM3, TIM4, TIM5 no an cleachdadh mar bhunaitean-ama sìmplidh. Faodar gach aon de na timeran seo a mhìneachadh (ann an ETZPC) mar rud nach gabh ruigsinn ach le bathar-bog tèarainte.
Uairean-ama bunaiteach (TIM6 agus TIM7)
Bithear a’ cleachdadh na timers seo sa mhòr-chuid mar bhunait ùine 16-bit coitcheann.
Tha TIM6 agus TIM7 a’ toirt taic do ghinealach neo-eisimeileach iarrtasan DMA.

38/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.26.4
3.26.5 3.26.6

Uairean-ama cumhachd ìosal (LPTIM1, LPTIM2, LPTIM3, LPTIM4, LPTIM5)
Tha gleoc neo-eisimeileach aig gach timer cumhachd ìosal agus bidh e cuideachd ag obair ann am modh Stad ma thèid a ghlòcadh le LSE, LSI no gleoc taobh a-muigh. Tha LPTIMx comasach air an inneal a dhùsgadh bho mhodh Stad.
Tha na timers cumhachd ìosal seo a’ toirt taic do na feartan a leanas: · Cunntair suas 16-bit le clàr ath-luchdachadh fèin-ghluasadach 16-bit · Clàr coimeas 16-bit · Toradh rèiteachaidh: cuisle, PWM · Modh leantainneach/aon-dhealbh · Brosnachadh cuir a-steach bathar-bog/bathar-cruaidh a ghabhas taghadh · Stòr cloca a ghabhas taghadh:
stòr cloca a-staigh: stòr cloca taobh a-muigh LSE, LSI, HSI no APB thairis air cuir-a-steach LPTIM (ag obair eadhon ged nach eil cloca a-staigh ann)
stòr a’ ruith, air a chleachdadh leis an aplacaid cunntair cuisle) · Criathrag glitch didseatach prògramaichte · Modh encoder
Chan urrainnear LPTIM2 agus LPTIM3 a mhìneachadh (ann an ETZPC) ach mar rud nach gabh ruigsinn ach le bathar-bog tèarainte.
Buidhnean-faire neo-eisimeileach (IWDG1, IWDG2)
Tha buidheann-faire neo-eisimeileach stèidhichte air cunntair sìos 12-bit agus ro-sgèilear 8-bit. Tha e air a chlocadh bho RC (LSI) a-staigh 32 kHz neo-eisimeileach agus, leis gu bheil e ag obair gu neo-eisimeileach bhon phrìomh chloc, faodaidh e obrachadh ann am modhan Stad agus Fuireach. Faodar IWDG a chleachdadh mar chù-faire gus an inneal ath-shuidheachadh nuair a thachras duilgheadas. Tha e comasach a rèiteachadh le bathar-cruaidh no bathar-bog tro na bytes roghainneil.
Chan urrainnear IWDG1 a mhìneachadh (ann an ETZPC) mar rud nach gabh a ruigsinn ach le bathar-bog tèarainte.
Uairean-ama coitcheann (Cortex-A7 CNT)
Tha timeran coitcheann Cortex-A7 a tha freumhaichte ann an Cortex-A7 air am biathadh le luach bho ghinealach timer an t-siostaim (STGEN).
Tha na timeran a leanas aig a’ phròiseasar Cortex-A7: · timer corporra airson a chleachdadh ann am modhan tèarainte agus neo-thèarainte
Tha na clàran airson an timer fiosaigeach air am bancadh gus lethbhric tèarainte agus neo-thèarainte a thoirt seachad. · timer brìgheil airson a chleachdadh ann am modhan neo-thèarainte · timer fiosaigeach airson a chleachdadh ann am modh hypervisor
Chan e innealan iomaill mapaichte cuimhne a th’ ann an timeran coitcheann agus chan fhaighear cothrom orra ach le stiùiridhean co-phròiseasar Cortex-A7 sònraichte (cp15).

3.27

Gineadh timer siostaim (STGEN)
Bidh gineadh ùine an t-siostaim (STGEN) a’ gineadh luach cunntaidh ùine a bheir seachad cunbhalachd view de ùine airson a h-uile timer coitcheann Cortex-A7.

DS13875 An t-Urr 5

39/219
48

Gnìomh thairisview

STM32MP133C/F

Tha na prìomh fheartan a leanas aig gineadh tìm an t-siostaim: · 64-bit de leud gus cùisean roiligeadh thairis a sheachnadh · Tòisich bho neoni no luach prògramaichte · Eadar-aghaidh smachd APB (STGENC) a leigeas leis an timer a bhith air a shàbhaladh agus air ath-nuadhachadh
thar tachartasan cumhachd-dùnaidh · Eadar-aghaidh APB ri leughadh a-mhàin (STGENR) a leigeas le luach an timer a bhith air a leughadh le daoine nach eil
bathar-bog tèarainte agus innealan dì-bhugachaidh · Meudachadh luach timer a ghabhas stad rè dì-bhugachadh siostaim
Chan urrainnear STGENC a mhìneachadh (ann an ETZPC) ach le bathar-bog tèarainte.

3.28

Cloc fìor-ùine (RTC)
Bidh an RTC a’ toirt seachad dùsgadh fèin-ghluasadach gus a h-uile modh cumhachd ìosal a riaghladh. Tha an RTC na timer/cunntair BCD neo-eisimeileach agus a’ toirt seachad gleoc/mìosachan àm-an-latha le briseadh rabhaidh prògramaichte.
Tha bratach dùsgadh prògramaichte bho àm gu àm aig an RTC cuideachd le comas briseadh.
Tha dà chlàr 32-bit anns a bheil na diogan, na mionaidean, na h-uairean (cruth 12 no 24 uair), an latha (latha na seachdain), an ceann-latha (latha na mìos), a’ mhìos, agus a’ bhliadhna, air an cur an cèill ann an cruth deicheach le còd dà-chànanach (BCD). Tha luach an fho-dhiog ri fhaighinn ann an cruth dà-chànanach cuideachd.
Tha taic ri modh dà-chànanach gus riaghladh draibhearan bathar-bog a dhèanamh nas fhasa.
Thèid dìoladh airson mìosan 28, 29 (bliadhna-leum), 30, agus 31 latha a dhèanamh gu fèin-ghluasadach. Faodar dìoladh àm sàbhalaidh solas an latha a dhèanamh cuideachd.
Tha clàran 32-bit a bharrachd a’ toirt a-steach na fo-diogan, diogan, mionaidean, uairean, latha agus ceann-latha rabhaidh prògramaichte.
Tha feart calabrachaidh didseatach ri fhaighinn gus dìoladh a dhèanamh airson claonadh sam bith ann an cruinneas oscillator criostail.
Às dèidh ath-shuidheachadh an àrainn cùl-taice, tha a h-uile clàr RTC air a dhìon an aghaidh ruigsinneachd sgrìobhaidh dìosganach agus air a dhìon le ruigsinneachd tèarainte.
Cho fad 's a tha an solar a' tomhastagMa dh'fhanas e san raon obrachaidh, cha stad an RTC gu bràth, ge bith dè an inbhe a th' aig an inneil (Modh ruith, modh cumhachd ìosal no fo ath-shuidheachadh).
Seo na prìomh fheartan aig an RTC: · Mìosachan le fo-dhiogannan, diogan, mionaidean, uairean (cruth 12 no 24), latha (latha an
seachdain), ceann-latha (latha na mìosa), mìos, agus bliadhna · Dìoladh airson solas an latha a ghabhas prògramadh le bathar-bog · Inneal-rabhaidh prògramaichte le gnìomh briseadh. Faodar an inneal-rabhaidh a bhrosnachadh le gin
measgachadh de raointean a’ mhìosachain. · Aonad dùsgadh fèin-ghluasadach a’ gineadh bratach ùineil a bhrosnaicheas dùsgadh fèin-ghluasadach
briseadh · Lorgaireachd cloc iomraidh: faodar dàrna cloc stòr nas mionaidiche (50 no 60 Hz) a bhith
air a chleachdadh gus cruinneas a’ mhìosachain a leasachadh. · Sioncronachadh ceart le gleoc taobh a-muigh a’ cleachdadh feart gluasaid fo-diog · Cuairt calabrachaidh didseatach (ceartachadh cunntair ùineil): cruinneas 0.95 ppm, air fhaighinn ann an a
uinneag calibrachaidh grunn dhiog

40/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

· Uairamp gnìomh airson sàbhaladh tachartais · Stòradh SWKEY ann an clàran cùl-taic RTC le ruigsinneachd bus dìreach gu SAE (chan eil
so-leughaidh leis an CPU) · Eadar-bhrisidhean/tachartasan a ghabhas masg:
Inneal-rabhaidh A Inneal-rabhaidh B Eadar-theachd dùsgadh Amannanamp · Taic TrustZone: RTC làn-thèarainte Alarm A, alarm B, timer dùsgadh agus timestamp neach fa leth tèarainte no neo-thèarainte
rèiteachaidh calibration RTC air a dhèanamh ann an rèiteachadh tèarainte air neo-thèarainte

3.29

Tamper agus clàran cùl-taic (TAMP)
Tha clàran cùl-taice 32 x 32-bit air an cumail anns a h-uile modh cumhachd ìosal agus cuideachd ann am modh VBAT. Faodar an cleachdadh gus dàta mothachail a stòradh leis gu bheil an susbaint aca air a dhìon le aigampcuairt lorg er.
Seachd tampprìnichean cuir a-steach agus còig tampTha prìnichean toraidh rim faighinn airson an-aghaidh tamplorg er. An taobh a-muigh tampFaodar prìnichean er a rèiteachadh airson lorg oir, oir is ìre, lorg ìre le sìoladh, no t gnìomhachampa bhios ag àrdachadh ìre na tèarainteachd le bhith a’ dèanamh cinnteach gu fèin-ghluasadach gu bheil an tampChan eil na prìnichean air am fosgladh no air an giorrachadh gu taobh a-muigh.
TAMP prìomh fheartan · 32 clàran cùl-taice (TAMP_BKPxR) air a chur an gnìomh anns an raon RTC a tha air fhàgail
air a chumhachdachadh le VBAT nuair a thèid cumhachd an VDD a chuir dheth · 12 tampprìnichean ri fhaighinn (seachd cuir-a-steach agus còig toraidhean) · Gin tampFaodaidh lorg er clàr-ama RTC a chruthachadhamp tachartas. · Gin sam bithampBidh lorg er a’ sguabadh às na clàran cùl-taice. · Taic TrustZone:
Tamprèiteachadh tèarainte no neo-thèarainte Bidh cùl-taic a’ clàradh rèiteachadh ann an trì raointean de mheud rèiteachaidh:
. aon raon tèarainte airson leughadh/sgrìobhadh . aon raon tèarainte airson sgrìobhadh/leughadh neo-thèarainte . aon raon neo-thèarainte airson leughadh/sgrìobhadh · Cunntair monotonach

3.30

Eadar-aghaidhean cuairte eadar-aonaichte (I2C1, I2C2, I2C3, I2C4, I2C5)
Tha còig eadar-aghaidhean I2C aig na h-innealan.
Bidh an eadar-aghaidh bus I2C a’ làimhseachadh conaltraidh eadar an STM32MP133C/F agus am bus sreathach I2C. Bidh e a’ cumail smachd air a h-uile sreath, protocol, rèiteachadh agus tìm sònraichte do bhus I2C.

DS13875 An t-Urr 5

41/219
48

Gnìomh thairisview

STM32MP133C/F

Tha an uidheam I2C a’ toirt taic do: · Co-chòrdalachd ri sònrachadh bus I2C agus leabhar-làimhe an neach-cleachdaidh rev. 5:
Modhan tràill is maighstir, comas ioma-mhaighstir Modh àbhaisteach (Sm), le ìre bit suas ri 100 kbit/s Modh luath (Fm), le ìre bit suas ri 400 kbit/s Modh luath Plus (Fm+), le ìre bit suas ri 1 Mbit/s agus 20 mA draibhear I/O Modh seòlaidh 7-bit agus 10-bit, iomadh seòladh tràill 7-bit Amannan rèiteachaidh is cumail prògramaichte Sìneadh gleoc roghainneil · Co-chòrdalachd sònrachadh bus riaghlaidh siostaim (SMBus) rev 2.0: Gineadh is dearbhadh PEC bathar-cruaidh (sgrùdadh mearachd pacaid) le ACK
Taic do phròtacal rèiteachaidh seòlaidh smachd (ARP) rabhadh SMBus · Co-chòrdalachd ri sònrachadh pròtacal riaghlaidh siostam cumhachd (PMBusTM) rev 1.1 · Cloc neo-eisimeileach: roghainn de thùsan cloca neo-eisimeileach a leigeas le astar conaltraidh I2C a bhith neo-eisimeileach bho ath-phrògramadh PCLK · Dùsgadh bho mhodh stad air maids seòlaidh · Criathragan fuaim analogach is didseatach prògramaichte · Bufair 1-byte le comas DMA
Chan urrainnear I2C3, I2C4 agus I2C5 a mhìneachadh (ann an ETZPC) ach le bathar-bog tèarainte.

3.31

Tar-chuir glacadair neo-shioncronach sioncronach uile-choitcheann (USART1, USART2, USART3, USART6 agus UART4, UART5, UART7, UART8)
Tha ceithir luchd-sgaoilidh glacadair sioncronaich uile-choitcheann leabaithe aig na h-innealan (USART1, USART2, USART3 agus USART6) agus ceithir luchd-sgaoilidh glacadair neo-shioncronaich uile-choitcheann (UART4, UART5, UART7 agus UART8). Thoir sùil air a’ chlàr gu h-ìosal airson geàrr-chunntas de fheartan USARTx agus UARTx.
Tha na h-eadar-aghaidhean seo a’ toirt seachad conaltradh neo-shioncronach, taic IrDA SIR ENDEC, modh conaltraidh ioma-phròiseasar, modh conaltraidh leth-dhùbailte aon-uèir agus tha comas maighstir/tràill LIN aca. Bidh iad a’ toirt seachad riaghladh bathar-cruaidh air comharran CTS agus RTS, agus comas draibhear RS485. Tha iad comasach air conaltradh aig astaran suas ri 13 Mbit/s.
Tha modh Smartcard (a rèir ISO 1) agus comas conaltraidh coltach ri SPI aig USART2, USART3, USART6 agus USART7816 cuideachd.
Tha raon cloca aig gach USART a tha neo-eisimeileach bhon chloc CPU, a’ leigeil leis an USARTx an STM32MP133C/F a dhùsgadh bho mhodh stad a’ cleachdadh ìrean baud suas ri 200 Kbaud. Tha na tachartasan dùsgadh bho mhodh stad prògramaichte agus faodar a bhith:
· tòisich air lorg bit
· frèam dàta sam bith a fhuaireadh
· frèam dàta prògramaichte sònraichte

42/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

Faodar a h-uile eadar-aghaidh USART a fhrithealadh le rianadair DMA.

Clàr 5. Feartan USART/UART

Modhan/feartan USART (1)

USART1/2/3/6

UART4/5/7/8

Smachd sruthadh cruaidh airson modem

X

X

Conaltradh leantainneach a ’cleachdadh DMA

X

X

Conaltradh ioma-ghiollachd

X

X

Modh SPI sioncronaich (maighstir/tràill)

X

Modh cairt-chliste

X

Bloc conaltraidh leth-dhùbailte aon-uèir IrDA SIR ENDEC

X

X

X

X

modh LIN

X

X

Fearann ​​dà-chloc agus dùsgadh bho mhodh cumhachd ìosal

X

X

Briseadh-ama glacadair a’ cur bacadh air conaltradh Modbus

X

X

X

X

Lorgaidh ìre baud fèin-ghluasadach

X

X

Driver à comas

X

X

Fad dàta USART

7, 8 agus 9 bit

1. X = le taic.

Chan urrainnear USART1 agus USART2 a mhìneachadh (ann an ETZPC) ach mar rud nach gabh ruigsinn ach le bathar-bog tèarainte.

3.32

Eadar-aghaidhean iomaill sreathach (SPI1, SPI2, SPI3, SPI4, SPI5) eadar-aghaidhean fuaim eadar-aonaichte (I2S1, I2S2, I2S3, I2S4)
Tha suas ri còig SPIan (SPI2S1, SPI2S2, SPI2S3, SPI2S4, agus SPI5) aig na h-innealan a leigeas le conaltradh aig suas ri 50 Mbit/s ann am modhan maighstir is tràill, ann am modhan leth-dhùbailte, làn-dhùbailte agus sìmplidh. Tha an ro-sgèilear 3-bit a’ toirt seachad ochd triceadan modh maighstir agus tha am frèam so-rèiteachaidh bho 4 gu 16 bit. Tha a h-uile eadar-aghaidh SPI a’ toirt taic do mhodh cuisle NSS, modh TI, àireamhachadh CRC bathar-cruaidh agus iomadachadh de FIFOan Rx is Tx leabaithe 8-bit le comas DMA.
Tha I2S1, I2S2, I2S3, agus I2S4 air an ioma-fhillteachadh le SPI1, SPI2, SPI3 agus SPI4. Faodar an obrachadh ann am modh maighstir no tràill, ann am modhan conaltraidh làn-dhùbailte agus leth-dhùbailte, agus faodar an rèiteachadh gus obrachadh le rùn 16- no 32-bit mar sheanal cuir-a-steach no toraidh. FuaimeanampTha taic ri triceadan ling bho 8 kHz suas gu 192 kHz. Tha a h-uile eadar-aghaidh I2S a’ toirt taic do iomadachadh de FIFOan Rx is Tx leabaithe 8-bit le comas DMA.
Chan urrainnear SPI4 agus SPI5 a mhìneachadh (ann an ETZPC) mar rud nach gabh ruigsinn ach le bathar-bog tèarainte.

3.33

Eadar-aghaidhean claisneachd sreathach (SAI1, SAI2)
Bidh na h-innealan a’ cur a-steach dà SAI a leigeas le dealbhadh mòran phròtacalan claisneachd stereo no mono

DS13875 An t-Urr 5

43/219
48

Gnìomh thairisview

STM32MP133C/F

leithid I2S, LSB no MSB-dhìonta, PCM/DSP, TDM no AC'97. Tha toradh SPDIF ri fhaighinn nuair a thèid am bloc claisneachd a rèiteachadh mar thar-chuir. Gus an ìre seo de shùbailteachd agus ath-rèiteachadh a thoirt a-steach, tha dà fho-bhloc claisneachd neo-eisimeileach anns gach SAI. Tha gineadair cloca agus rianadair loidhne I/O fhèin aig gach bloc.ampTha taic ri triceadan fuaime suas ri 192 kHz. A bharrachd air sin, faodar taic a thoirt do suas ri ochd microfònan le taing do eadar-aghaidh PDM leabaithe. Faodaidh an SAI obrachadh ann an rèiteachadh maighstir no tràill. Faodaidh na fo-bhlocaichean claisneachd a bhith nan glacadair no nan tar-chuir agus faodaidh iad obrachadh gu sioncronaich no gu neo-shioncronaich (a thaobh an fhear eile). Faodar an SAI a cheangal ri SAIs eile gus obrachadh gu sioncronaich.

3.34

Eadar-aghaidh glacadair SPDIF (SPDIFRX)
Tha an SPDIFRX air a dhealbhadh gus sruth S/PDIF fhaighinn a tha a rèir IEC-60958 agus IEC-61937. Tha na h-inbhean seo a’ toirt taic do shruthan stereo sìmplidh suas gu ìrean fuaim àrd.ampìre le, agus fuaim timcheall ioma-sianal teannaichte, leithid an fheadhainn a tha air am mìneachadh le Dolby no DTS (suas gu 5.1).
Seo na prìomh fheartan aig SPDIFRX: · Suas ri ceithir cuir-a-steach rim faighinn · Lorgaireachd ìre samhla fèin-ghluasadach · An ìre samhla as àirde: 12.288 MHz · Taic do shruth stereo bho 32 gu 192 kHz · Taic do chlaistinn IEC-60958 agus IEC-61937, tagraidhean luchd-cleachdaidh · Riaghladh bit co-ionannachd · Conaltradh a’ cleachdadh DMA airson s claisneachdamples · Conaltradh a’ cleachdadh DMA airson smachd agus fiosrachadh seanail luchd-cleachdaidh · Comasan eadar-bhriseadh
Tha an glacadair SPDIFRX a’ toirt seachad na feartan riatanach uile gus an ìre samhla a lorg, agus an sruth dàta a tha a’ tighinn a-steach a dhì-chòdachadh. Faodaidh an neach-cleachdaidh an cuir-a-steach SPDIF a tha iad ag iarraidh a thaghadh, agus nuair a bhios comharra dligheach ri fhaighinn, bidh an SPDIFRX ag ath-shuidheachadh.ampBidh e a’ leughadh an t-soidhne a tha a’ tighinn a-steach, a’ dì-chòdachadh sruth Mhanchester, agus ag aithneachadh frèamaichean, fo-fhrèamaichean agus eileamaidean blocaichean. Bidh an SPDIFRX a’ lìbhrigeadh dàta dì-chòdaichte, agus brataichean inbhe co-cheangailte ris, chun CPU.
Tha an SPDIFRX cuideachd a’ tabhann comharra leis an ainm spdif_frame_sync, a bhios ag atharrachadh aig an ìre fo-fhrèam S/PDIF a thathar a’ cleachdadh gus an dearbh s obrachadh a-mach.ampan ìre le airson algairim drift cloca.

3.35

Eadar-aghaidhean cairt ioma-mheadhain didseatach tèarainte airson cuir-a-steach/toradh (SDMMC1, SDMMC2)
Tha dà eadar-aghaidh didseatach tèarainte MultiMediaCard (SDMMC) a’ toirt seachad eadar-aghaidh eadar bus AHB agus cairtean cuimhne SD, cairtean SDIO agus innealan MMC.
Tha feartan an SDMMC a’ gabhail a-steach na leanas: · Gèilleadh ri Sònrachadh Siostam Cairtean Meadhanan Leabaithe Tionndadh 5.1
Taic cairt airson trì modhan dàta-bus eadar-dhealaichte: 1-bit (bun-roghainn), 4-bit agus 8-bit

44/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

(Astar HS200 SDMMC_CK air a chuingealachadh ris an astar I/O as àirde a tha ceadaichte) (Chan eil taic ri HS400)
· Co-chòrdalachd iomlan le dreachan roimhe de MultiMediaCards (co-chòrdalachd air ais)
· Gèilleadh iomlan ri sònrachaidhean cairt cuimhne SD dreach 4.1 (astar SDR104 SDMMC_CK air a chuingealachadh ris an astar I/O as àirde a tha ceadaichte, chan eil taic ri modh SPI agus modh UHS-II)
· Gèilleadh iomlan ri sònrachadh cairt SDIO dreach 4.0 Taic cairt airson dà mhodh dàta eadar-dhealaichte: 1-bit (bun-roghainn) agus 4-bit (astar SDR104 SDMMC_CK cuibhrichte ris an astar I/O as àirde a tha ceadaichte, chan eil taic ri modh SPI agus modh UHS-II)
· Gluasad dàta suas ri 208 Mbyte/s airson modh 8-bit (a rèir an astar I/O as àirde a tha ceadaichte)
· Leigidh toradh dàta is àithne le comharran smachd a chumail air draibhearan dà-shligheach taobh a-muigh
· Rianadair DMA sònraichte air a leabachadh a-steach don eadar-aghaidh aoigheachd SDMMC, a’ leigeil le gluasadan aig astar luath eadar an eadar-aghaidh agus an SRAM
· Taic liosta ceangailte IDMA
· Solar cumhachd sònraichte, VDDSD1 agus VDDSD2 airson SDMMC1 agus SDMMC2 fa leth, a’ toirt air falbh an fheum air cuir a-steach gluasaid ìre air eadar-aghaidh cairt SD ann am modh UHS-I
Chan eil ach cuid de na GPIOan airson SDMMC1 agus SDMMC2 rim faighinn air prìne solair VDDSD1 no VDDSD2 sònraichte. Tha iad sin nam pàirt de na GPIOan tòiseachaidh bunaiteach airson SDMMC1 agus SDMMC2 (SDMMC1: PC[12:8], PD[2], SDMMC2: PB[15,14,4,3], PE3, PG6). Faodar an comharrachadh anns a’ chlàr ghnìomhan eile le comharran leis an iar-leasachan “_VSD1” no “_VSD2”.
Tha gach SDMMC ceangailte ri bloc dàil (DLYBSD) a leigeas le taic a thoirt do tricead dàta taobh a-muigh os cionn 100 MHz.
Tha puirt rèiteachaidh tèarainte aig an dà eadar-aghaidh SDMMC.

3.36

Lìonra sgìre rianadair (FDCAN1, FDCAN2)
Tha fo-shiostam lìonra sgìre rianadair (CAN) air a dhèanamh suas de dhà mhodal CAN, cuimhne RAM teachdaireachd co-roinnte agus aonad calabrachaidh cloca.
Tha an dà mhodal CAN (FDCAN1 agus FDCAN2) a’ gèilleadh ri ISO 11898-1 (sònrachadh protocol CAN dreach 2.0 pàirt A, B) agus sònrachadh protocol CAN FD dreach 1.0.
Bidh cuimhne RAM teachdaireachd 10-Kbyte a’ cur an gnìomh criathragan, FIFOn glacaidh, bufairean glacaidh, FIFOn tachartais tar-chuir agus bufairean tar-chuir (a bharrachd air brosnachaidhean airson TTCAN). Tha an RAM teachdaireachd seo air a roinn eadar an dà mhodal FDCAN1 agus FDCAN2.
Tha an aonad calabrachaidh cloca cumanta roghainneil. Faodar a chleachdadh gus cloca calabraichte a chruthachadh airson an dà chuid FDCAN1 agus FDCAN2 bhon oscillator RC a-staigh HSI agus am PLL, le bhith a’ measadh teachdaireachdan CAN a gheibh an FDCAN1.

DS13875 An t-Urr 5

45/219
48

Gnìomh thairisview

STM32MP133C/F

3.37

Aoigheachd àrd-astar bus sreathach uile-choitcheann (USBH)
Tha na h-innealan a’ toirt a-steach aon aoigh USB àrd-astar (suas ri 480 Mbit/s) le dà phort fiosaigeach. Tha USBH a’ toirt taic do obrachaidhean ìosal, làn-astar (OHCI) a bharrachd air obrachaidhean àrd-astar (EHCI) gu neo-eisimeileach air gach port. Tha e ag amalachadh dà thar-ghlacadair a ghabhas cleachdadh airson obrachadh ìosal-astar (1.2 Mbit/s), làn-astar (12 Mbit/s) no àrd-astar (480 Mbit/s). Tha an dàrna tar-ghlacadair àrd-astar air a cho-roinn le OTG àrd-astar.
Tha an USBH a’ gèilleadh ri sònrachadh USB 2.0. Feumaidh na rianadairean USBH clocaichean sònraichte a thèid a chruthachadh le PLL taobh a-staigh PHY àrd-astar USB.

3.38

USB àrd-astar air an t-slighe (OTG)
Tha aon inneal/aoigh/uidheam OTG USB OTG aig astar luath (suas ri 480 Mbit/s) anns na h-innealan. Tha OTG a’ toirt taic do obrachaidhean làn-astar agus àrd-astar. Tha an tar-chuir airson obrachadh aig astar luath (480 Mbit/s) air a cho-roinn leis an dàrna port aig an Aoigh USB.
Tha an USB OTG HS a’ gèilleadh ri sònrachadh USB 2.0 agus ri sònrachadh OTG 2.0. Tha suidheachadh crìochnachaidh aige a ghabhas rèiteachadh le bathar-bog agus tha e a’ toirt taic do stad/ath-thòiseachadh. Feumaidh na rianadairean USB OTG gleoc sònraichte 48 MHz a thèid a chruthachadh le PLL taobh a-staigh RCC no taobh a-staigh PHY àrd-astar USB.
Tha prìomh fheartan USB OTG HS air an liostadh gu h-ìosal: · Meud FIFO Rx is Tx co-mheasgaichte de 4 Kbyte le meud FIFO fiùghantach · Taic SRP (protocol iarrtas seisein) agus HNP (protocol barganachaidh aoigheachd) · Ochd puingean-crìochnachaidh dà-shligheach · 16 seanalan aoigheachd le taic OUT cunbhalach · Bathar-bog a ghabhas rèiteachadh gu modhan obrachaidh OTG1.3 agus OTG2.0 · Taic USB 2.0 LPM (riaghladh cumhachd ceangail) · Taic ath-sgrùdadh 1.2 de shònrachadh cosgais bataraidh · Taic HS OTG PHY · USB DMA a-staigh · HNP/SNP/IP a-staigh (chan eil feum air resistor taobh a-muigh) · Airson modhan OTG/Aoigheachd, tha feum air suidse cumhachd ma tha innealan cumhachd bus ann
ceangailte.
Faodaidh am port rèiteachaidh USB OTG a bhith tèarainte.

46/219

DS13875 An t-Urr 5

STM32MP133C/F

Gnìomh thairisview

3.39

Eadar-aghaidhean MAC Gigabit Ethernet (ETH1, ETH2)
Tha na h-innealan a’ toirt seachad dà rianadair ruigsinneachd meadhanan gigabit (GMAC) a tha a rèir IEEE-802.3-2002 airson conaltradh Ethernet LAN tro eadar-aghaidh meadhan-neo-eisimeileach (MII) àbhaisteach gnìomhachais, eadar-aghaidh meadhan-neo-eisimeileach lùghdaichte (RMII), no eadar-aghaidh meadhan-neo-eisimeileach gigabit lùghdaichte (RGMII).
Feumaidh na h-innealan inneal eadar-aghaidh corporra taobh a-muigh (PHY) gus ceangal ris a’ bhus LAN corporra (paidhir toinnte, snàithleach, msaa.). Tha am PHY ceangailte ris a’ phort uidheim a’ cleachdadh 17 comharran airson MII, 7 comharran airson RMII, no 13 comharran airson RGMII, agus faodar a chlocadh a’ cleachdadh an 25 MHz (MII, RMII, RGMII) no 125 MHz (RGMII) bhon STM32MP133C/F no bhon PHY.
Tha na feartan a leanas anns na h-innealan: · Modhan obrachaidh agus eadar-aghaidhean PHY
Ìrean gluasaid dàta 10, 100, agus 1000 Mbit/s Taic do obrachaidhean làn-dhùbailte agus leth-dhùbailte Eadar-aghaidhean MII, RMII agus RGMII PHY · Smachd giullachd Sìoladh pacaid ioma-fhilleadh: Sìoladh MAC air an stòr (SA) agus an ceann-uidhe (DA)
seòladh le criathrag foirfe agus hash, VLAN tagsìoladh stèidhichte air -le sìoladh foirfe agus sìoladh hash, sìoladh Sreath 3 air seòladh stòr IP (SA) no ceann-uidhe (DA), sìoladh Sreath 4 air port stòr (SP) no ceann-uidhe (DP) Pròiseasadh VLAN dùbailte: cuir a-steach suas ri dà VLAN tags ann an slighe tar-chuir, tag sìoladh ann an slighe faighinn taic IEEE 1588-2008/PTPv2 A’ toirt taic do staitistig lìonra le cunntairean RMON/MIB (RFC2819/RFC2665) · Giullachd dì-luchdachadh bathar-cruaidh Cuir a-steach no cuir às do dhàta ro-ràdh is toiseach-frèam (SFD) Einnsean dì-luchdachadh suim-sgrùdaidh ionracas airson ceann IP agus luchd TCP/UDP/ICMP: àireamhachadh is cuir a-steach suim-sgrùdaidh tar-chuir, àireamhachadh is coimeas suim-sgrùdaidh faighinn freagairt iarrtas ARP fèin-ghluasadach le seòladh MAC an uidheim Roinneadh TCP: sgaradh fèin-ghluasadach de phacaid TCP tar-chuir mòr ann an iomadh paca beag · Modh cumhachd ìosal Ethernet èifeachdach a thaobh lùtha (inbhe IEEE 802.3az-2010) Pacaid dùsgadh iomallach agus lorg AMD Magic PacketTM
Faodar ETH1 agus ETH2 a phrògramachadh mar tèarainte. Nuair a tha iad tèarainte, tha gnothaichean thairis air eadar-aghaidh AXI tèarainte, agus chan urrainnear na clàran rèiteachaidh atharrachadh ach le ruigsinneachd tèarainte.

DS13875 An t-Urr 5

47/219
48

Gnìomh thairisview

STM32MP133C/F

3.40

Bun-structar dì-bhugachaidh
Tha na h-innealan a’ tabhann nan feartan dì-bhugachaidh is lorg a leanas gus taic a thoirt do leasachadh bathar-bog agus amalachadh siostaman: · Dì-bhugachadh puingean-brisidh · Lorg cur an gnìomh còd · Ionnsramaidean bathar-bog · JTAG Port dì-bhugachaidh · Port dì-bhugachaidh uèir sreathach · Cuir a-steach agus toradh brosnachaidh · Port lorg · Co-phàirtean dì-bhugachaidh is lorg Arm CoreSight
Faodar an dì-bhugachadh a smachdachadh tro JTAGPort ruigsinneachd dì-bhugachaidh /serial-wire, a’ cleachdadh innealan dì-bhugachaidh àbhaisteach gnìomhachais.
Leigidh port lorg le dàta a bhith air a ghlacadh airson clàradh agus mion-sgrùdadh.
Tha ruigsinneachd dì-bhugachaidh gu raointean tèarainte air a chomasachadh leis na comharran dearbhaidh anns a’ BSEC.

48/219

DS13875 An t-Urr 5

STM32MP133C/F

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

4

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

Figear 5. Ball-amach STM32MP133C/F LFBGA289

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PA9

PD10

PB7

PE7

PD5

PE8

PG4

PH9

PH13

PC 7 XNUMX

PB9

PB14

PG6

PD2

PC 9 XNUMX

VSS

B

PD3

PF5

PD14

PE12

PE1

PE9

PH14

PE10

PF1

PF3

PC 6 XNUMX

PB15

PB4

PC 10 XNUMX

PC 12 XNUMX

DDR_DQ4 DDR_DQ0

C

PB6

PH12

PE14

PE13

PD8

PD12

PD15

VSS

PG7

PB5

PB3

VDDSD1

PF0

PC 11 XNUMX

DDR_DQ1

DDR_ DQS0N

DDR_ DQS0P

D

PB8

PD6

VSS

PE11

PD1

PE0

PG0

PE15

PB12

PB10

VDDSD2

VSS

PE3

PC 8 XNUMX

DDR_ DQM0

DDR_DQ5 DDR_DQ3

E

PG9

PD11

PA12

PD0

VSS

PA15

PD4

PD9

PF2

PB13

PH10

VDDQ_ DDR

DDR_DQ2 DDR_DQ6 DDR_DQ7 DDR_A5

Ath-shuidheachadh DDR_

F

PG10

PG5

PG8

PH2

PH8

VDDCPU

VDD

VDDCPU VDDCPU

VDD

VDD

VDDQ_ DDR

VSS

DDR_A13

VSS

DDR_A9

DDR_A2

G

PF9

PF6

PF10

PG15

PF8

VDD

VSS

VSS

VSS

VSS

VSS

VDDQ_ DDR

DDR_BA2 DDR_A7

DDR_A3

DDR_A0 DDR_BA0

H

PH11

PI3

PH7

PB2

PE4

VDDCPU

VSS

CÒR-BHIDHE CÒR-BHIDHE CÒR-BHIDHE

VSS

VDDQ_ DDR

DDR_WEN

VSS

DDR_ODT DDR_CSN

DDR_ RASN

J

PD13

VBAT

PI2

VSS_PLL VDD_PLL VDDCPU

VSS

VDDCORE

VSS

VDDCORE

VSS

VDDQ_ DDR

VDDCORE DDR_A10

DDR_ CASN

DDR_ CLKP

DDR_ CLKN

K

PC14OSC32_IN

PC15OSC32_
AMACH

VSS

PC 13 XNUMX

PI1

VDD

VSS

CÒR-BHIDHE CÒR-BHIDHE CÒR-BHIDHE

VSS

VDDQ_ DDR

DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12

L

PE2

PF4

PH6

PI0

PG3

VDD

VSS

VSS

VSS

VSS

VSS

VDDQ_ DDR

DDR_ATO

DDR_ DTO0

DDR_A8 DDR_BA1 DDR_A14

M

PF7

PA8

PG11

VDD_ANA VSS_ANA

VDD

VDD

VDD

VDD

VDD

VDD

VDDQ_ DDR

DDR_ VREF

DDR_A4

VSS

DDR_ DTO1

DDR_A6

N

PE6

PG1

PD7

VSS

PB11

PF13

VSSA

PA3

NJTRST

VSS_USB VDDA1V1_

HS

REG

VDDQ_ DDR

PWR_LP

DDR_ DQM1

DDR_ DQ10

DDR_DQ8 DDR_ZQ

P

PH0OSC_IN

PH1OSC_OUT

PA13

PF14

PA2

VREF-

VDDA

PG13

PG14

VDD3V3_ USBHS

VSS

PI5-BOOT1 VSS_PLL2 PWR_ON

DDR_ DQ11

DDR_ DQ13

DDR_DQ9

R

PG2

PH3

PWR_CPU _AIR

PA1

VSS

VREF+

PC 5 XNUMX

VSS

VDD

PF15

VDDA1V8_ REG

PI6-BOOT2

VDD_PLL2

PH5

DDR_ DQ12

DDR_ DQS1N

DDR_ DQS1P

T

PG12

PA11

PC 0 XNUMX

PF12

PC 3 XNUMX

PF11

PB1

PA6

PE5

PDR_AIR USB_DP2

PA14

USB_DP1

SEACHAD-SEACHAD_ REG1V8

PH4

DDR_ DQ15

DDR_ DQ14

U

VSS

PA7

PA0

PA5

PA4

PC 4 XNUMX

PB0

PC 1 XNUMX

PC 2 XNUMX

NRST

USB_DM2

USB_ RREF

USB_DM1 PI4-BOOT0

PA10

PI7

VSS

MSv65067V5

Tha an dealbh gu h-àrd a’ sealltainn mullach a’ phacaid view.

DS13875 An t-Urr 5

49/219
97

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

STM32MP133C/F

Figear 6. Ball-amach STM32MP133C/F TFBGA289

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PD4

PE9

PG0

PD15

PE15

PB12

PF1

PC 7 XNUMX

PC 6 XNUMX

PF0

PB14

VDDSD2 VDDSD1 DDR_DQ4 DDR_DQ0

VSS

B

PE12

PD8

PE0

PD5

PD9

PH14

PF2

VSS

PF3

PB13

PB3

PE3

PC 12 XNUMX

VSS

DDR_DQ1

DDR_ DQS0N

DDR_ DQS0P

C

PE13

PD1

PE1

PE7

VSS

VDD

PE10

PG7

PG4

PB9

PH10

PC 11 XNUMX

PC 8 XNUMX

DDR_DQ2

DDR_ DQM0

DDR_DQ3 DDR_DQ5

D

PF5

PA9

PD10

VDDCPU

PB7

VDDCPU

PD12

VDDCPU

PH9

VDD

PB15

VDD

VSS

VDDQ_ DDR

Ath-shuidheachadh DDR_

DDR_DQ7 DDR_DQ6

E

PD0

PE14

VSS

PE11

VDDCPU

VSS

PA15

VSS

PH13

VSS

PB4

VSS

VDDQ_ DDR

VSS

VDDQ_ DDR

VSS

DDR_A13

F

PH8

PA12

VDD

VDDCPU

VSS

VDDCORE

PD14

PE8

PB5

VDDCORE

PC 10 XNUMX

VDDCORE

VSS

VDDQ_ DDR

DDR_A7

DDR_A5

DDR_A9

G

PD11

PH2

PB6

PB8

PG9

PD3

PH12

PG15

PD6

PB10

PD2

PC 9 XNUMX

DDR_A2 DDR_BA2 DDR_A3

DDR_A0 DDR_ODT

H

PG5

PG10

PF8

VDDCPU

VSS

VDDCORE

PH11

PI3

PF9

PG6

SEACHAD-SEACHAD_ REG1V8

VDDCORE

VSS

VDDQ_ DDR

DDR_BA0 DDR_CSN DDR_WEN

J VDD_PLL VSS_PLL

PG8

PI2

VBAT

PH6

PF7

PA8

PF12

VDD

VDDA1V8_ REG

PA10

DDR_ VREF

DDR_ RASN

DDR_A10

VSS

DDR_ CASN

K

PE4

PF10

PB2

VDD

VSS

VDDCORE

PA13

PA1

PC 4 XNUMX

NRST

VSS_PLL2 VDDCORE

VSS

VDDQ_ DDR

DDR_A15

DDR_ CLKP

DDR_ CLKN

L

PF6

VSS

PH7

VDD_ANA VSS_ANA

PG12

PA0

PF11

PE5

PF15

VDD_PLL2

PH5

DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14

M

PC14OSC32_IN

PC15OSC32_
AMACH

PC 13 XNUMX

VDD

VSS

PB11

PA5

PB0

VDDCORE

USB_ RREF

PI6-BOOT2 VDDCORE

VSS

VDDQ_ DDR

DDR_A6

DDR_A8 DDR_BA1

N

PD13

VSS

PI0

PI1

PA11

VSS

PA4

PB1

VSS

VSS

PI5-BOOT1

VSS

VDDQ_ DDR

VSS

VDDQ_ DDR

VSS

DDR_ATO

P

PH0OSC_IN

PH1OSC_OUT

PF4

PG1

VSS

VDD

PC 3 XNUMX

PC 5 XNUMX

VDD

VDD

PI4-BOOT0

VDD

VSS

VDDQ_ DDR

DDR_A4 DDR_ZQ DDR_DQ8

R

PG11

PE6

PD7

PWR_ CPU_ON

PA2

PA7

PC 1 XNUMX

PA6

PG13

NJTRST

PA14

VSS

PWR_ON

DDR_ DQM1

DDR_ DQ12

DDR_ DQ11

DDR_DQ9

T

PE2

PH3

PF13

PC 0 XNUMX

VSSA

VREF-

PA3

PG14

USB_DP2

VSS

VSS_ USBHS

USB_DP1

PH4

DDR_ DQ13

DDR_ DQ14

DDR_ DQS1P

DDR_ DQS1N

U

VSS

PG3

PG2

PF14

VDDA

VREF+

PDR_AIR

PC 2 XNUMX

USB_DM2

VDDA1V1_ REG

VDD3V3_ USBHS

USB_DM1

PI7

Tha an dealbh gu h-àrd a’ sealltainn mullach a’ phacaid view.

PWR_LP

DDR_ DQ15

DDR_ DQ10

VSS

MSv67512V3

50/219

DS13875 An t-Urr 5

STM32MP133C/F

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

Figear 7. Ball-amach STM32MP133C/F TFBGA320
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21

A

VSS

PA9

PE13 PE12

PD12

PG0

PE15

PG7

PH13

PF3

PB9

PF0

PC 10 PC12

PC 9 XNUMX

VSS

B

PD0

PE11

PF5

PA15

PD8

PE0

PE9

PH14

PE8

PG4

PF1

VSS

PB5

PC 6 XNUMX

PB 15 PB 14

PE3

PC 11 XNUMX

DDR_ DQ4

DDR_ DQ1

DDR_ DQ0

C

PB6

PD3

PE14 PD14

PD1

PB7

PD4

PD5

PD9

PE10 PB12

PH9

PC 7 XNUMX

PB3

VDD SD2

PB4

PG6

PC 8 XNUMX

PD2

DDR_ DDR_ DQS0P DQS0N

D

PB8

PD6

PH12

PD10

PE7

PF2

PB13

VSS

DDR_ DQ2

DDR_ DQ5

DDR_ DQM0

E

PH2

PH8

VSS

VSS

CPU VDD

PE1

PD15

CPU VDD

VSS

VDD

PB10

PH10

VDDQ_ DDR

VSS

VDD SD1

DDR_ DQ3

DDR_ DQ6

F

PF8

PG9

PD11 PA12

VSS

VSS

VSS

DDR_ DQ7

DDR_ A5

VSS

G

PF6

PG10

PG5

CPU VDD

H

PE4

PF10 PG15

PG8

J

PH7

PD13

PB2

PF9

CPU VDD

VSS

VDD

CPU VDD

CROID VDD

VSS

VDD

VSS

VDDQ_ DDR

VSS

VSS

VDD

VDD

VSS

CROID VDD

VSS

VDD

CROID VDD

VDDQ_ DDR

DDR_ A13

DDR_ A2

DDR_ A9

Ath-shuidheachadh DDR_
N

DDR_ BA2

DDR_ A3

DDR_ A0

DDR_ A7

DDR_ BA0

DDR_ CSN

DDR_ ODT

K

VSS_ PLL

VDD_ PLL

PH11

CPU VDD

PC 15-

L

VBAT OSC32 PI3

VSS

_ AMACH

PC 14-

M

VSS OSC32 PC13

_IN

VDD

N

PE2

PF4

PH6

PI2

CPU VDD
CROID VDD
VSS
VDD

VSS

VSS

VSS

VSS

VSS

CROID VDD

VSS

VSS

CROID VDD

VSS

VSS

VSS

VSS

VSS

VDD

CROID VDD

VSS

VDD

CROID VDD

VDDQ_ DDR
VSS
VDDQ_ DDR
CROID VDD

VDDQ_ DDR

DDR_ WEN

DDR_ RASN

VSS

VSS

DDR_ A10

DDR_ CASN

DDR_ CLKN

VDDQ_ DDR

DDR_ A12

DDR_ CLKP

DDR_ A15

DDR_ A11

DDR_ A14

DDR_ CKE

DDR_ A1

P

PA8

PF7

PI1

PI0

VSS

VSS

DDR_ DTO1

DDR_ ATO

DDR_ A8

DDR_ BA1

R

PG1

PG11

PH3

VDD

VDD

VSS

VDD

CROID VDD

VSS

VDD

CROID VDD

VSS

VDDQ_ DDR

VDDQ_ DDR

DDR_ A4

DDR_ ZQ

DDR_ A6

T

VSS

PE6

PH0OSC_IN

PA13

VSS

VSS

DDR_ VREF

DDR_ DQ10

DDR_ DQ8

VSS

U

PH1OSC_ A-MACH

VSS_ ANA

VSS

VSS

VDD

VDDA VSSA

PA6

VSS

CROID VDD

VSS

VDD VDDQ_ CORE DDR

VSS

PWR_ AIR

DDR_ DQ13

DDR_ DQ9

V

PD7

VDD_ ANA

PG2

PA7

VREF-

TRST NJ

VDDA1 V1_ REG

VSS

PWR_ DDR_ DDR_ LP DQS1P DQS1N

W

PWR_

PG3

PG12 CPU_ PF13

PC 0 XNUMX

ON

PC3 VREF+ PB0

PA3

PE5

VDD

USB_ RREF

PA14

VDD 3V3_ USBHS

VDDA1 V8_ REG

VSS

SEACHAD S_REG
1V8

PH5

DDR_ DQ12

DDR_ DQ11

DDR_ DQM1

Y

PA11

PF14

PA0

PA2

PA5

PF11

PC 4 XNUMX

PB1

PC 1 XNUMX

PG14

NRST

PF15

USB_ VSS_

PI6-

USB_

PI4-

VDD_

DM2 USBHS BOOT2 DP1 BOOT0 PLL2

PH4

DDR_ DQ15

DDR_ DQ14

AA

VSS

PB11

PA1

PF12

PA4

PC 5 XNUMX

PG13

PC 2 XNUMX

PDR_ AIR

USB_ DP2

PI5-

USB_

BOOT1 DM1

VSS_ PLL2

PA10

PI7

VSS

Tha an dealbh gu h-àrd a’ sealltainn mullach a’ phacaid view.

MSv65068V5

DS13875 An t-Urr 5

51/219
97

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

STM32MP133C/F

Clàr 6. Uirsgeul / giorrachaidhean air an cleachdadh sa chlàr pinout

Ainm

Giorrachadh

Mìneachadh

Ainm prìne Seòrsa prìne
Structar I / O.
Notaichean Gnìomhan eile Gnìomhan a bharrachd

Mura h-eilear ag ràdh a chaochladh, tha gnìomh a’ phrìne rè agus às dèidh ath-shuidheachadh mar an ceudna ri fìor ainm a’ phrìne.

S

Pin solair

I

Cuir a-steach prìne a-mhàin

O

Pin toradh a-mhàin

Tha mi/o

Pin cuir a-steach / toraidh

A

Prìne ìre analogach no sònraichte

I/O fulangach 5 V FT(U/D/PD) (le tarraing suas / tarraing sìos / tarraing sìos prògramaichte stèidhichte)

DDR

1.5 V, 1.35 V no 1.2 VI/O airson eadar-aghaidh DDR3, DDR3L, LPDDR2/LPDDR3

A

Comharra analog

RST

Prìne ath-shuidheachaidh le resistor tarraing-suas lag

_f(1) _a(2) _u(3) _h(4)

Roghainn airson FT I/Os Roghainn I2C FM+ Roghainn analogach (air a thoirt seachad le VDDA airson pàirt analogach an I/O) Roghainn USB (air a thoirt seachad le VDD3V3_USBxx airson pàirt USB an I/O) Toradh àrd-astar airson VDD àbhaisteach 1.8V (airson SPI, SDMMC, QUADSPI, TRACE)

_vh(5)

Roghainn aig astar glè àrd airson VDD àbhaisteach 1.8V (airson ETH, SPI, SDMMC, QUADSPI, TRACE)

Mura h-eil nota ag ràdh a chaochladh, tha a h-uile I/O air a shuidheachadh mar ionchur fleòdraidh rè agus às dèidh ath-shuidheachadh.

Gnìomhan air an taghadh tro chlàran GPIOx_AFR

Gnìomhan air an taghadh/air an comasachadh gu dìreach tro chlàran iomaill

1. Is iad na structaran I/O co-cheangailte ann an Clàr 7: FT_f, FT_fh, FT_fvh 2. Is iad na structaran I/O co-cheangailte ann an Clàr 7: FT_a, FT_ha, FT_vha 3. Is iad na structaran I/O co-cheangailte ann an Clàr 7: FT_u 4. Is iad na structaran I/O co-cheangailte ann an Clàr 7: FT_h, FT_fh, FT_fvh, FT_vh, FT_ha, FT_vha 5. Is iad na structaran I/O co-cheangailte ann an Clàr 7: FT_vh, FT_vha, FT_fvh

52/219

DS13875 An t-Urr 5

STM32MP133C/F

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

Àireamh pin

Clàr 7. Mìneachaidhean air ball STM32MP133C/F

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

K10 F6 U14 A2 D2 A2 A1 A1 T5 M6 F3 U7
D4 E4 B2
B2 D1 B3 B1 G6 C2
C3 E2 C3 F6 D4 E7 E4 E1 B1
C2 G7 D3
C1 G3 C1

VDDCORE S

PA9

I/O FT_h

VSS VDD

S

S

PE11

I/O FT_vh

PF5

I/O FT_h

PD3

I/O FT_f

PE14

I/O FT_h

VDDCPU

S

PD0

I/O FT

PH12

I/O FT_fh

PB6

I/O FT_h

TIM1_CH2, I2C3_SMBA,

DFSDM1_DATIN0, USART1_TX, UART4_TX,

FMC_NWAIT(bròg)

TIM1_CH2,

USART2_CTS/USART2_NSS,

SAI1_D2,

SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,

ETH2_MII_TX_ER,

ETH1_MII_TX_ER,

FMC_D8 (bròg) / FMC_AD8

TRACED12, DFSDM1_CKIN0, I2C1_SMBA, FMC_A5

TIM2_CH1,

USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,

SAI1_D3, FMC_CLK

TIM1_BKIN, SAI1_D4,

UART8_RTS/UART8_DE,

QUADSPI_BK1_NCS,

QUADSPI_BK2_IO2,

FMC_D11 (bròg) / FMC_AD11

SAI1_MCLK_A, SAI1_CK1,

FDCAN1_RX,

FMC_D2 (bròg) / FMC_AD2

USART2_TX, TIM5_CH3,

DFSDM1_CKIN1, I2C3_SCL,

SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,

SAI1_CK2, ETH1_MII_CRS,

FMC_A6

TRACED6, TIM16_CH1N,

TIM4_CH1, TIM8_CH1,

USART1_TX, SAI1_CK2, QUADSPI_BK1_NCS,

ETH2_MDIO, FMC_NE3,

HDP6




TAMP_IN6 –

DS13875 An t-Urr 5

53/219
97

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

STM32MP133C/F

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5

VSS VDD PD6 PH8 PB8
PA12 VDDCPU
PH2 VSS PD11
PG9 PF8 VDD

S

S

I/O FT

I/O FT_fh

I/O FT_f

I/O FT_h

S

I/O FT_h

S

I/O FT_h

I/O FT_f

I/O FT_h

S

TIM16_CH1N, SAI1_D1, SAI1_SD_A, UART4_TX (bròg)

TRACED9, TIM5_ETR,

USART2_RX, I2C3_SDA,

FMC_A8, HDP2

TIM16_CH1, TIM4_CH3,

I2C1_SCL, I2C3_SCL,

DFSDM1_DATIN1,

UART4_RX, SAI1_D1,

FMC_D13 (bròg) / FMC_AD13

TIM1_ETR, SAI2_MCLK_A,

USART1_RTS/USART1_DE,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

CRS_DV, FMC_A7

LPTIM1_IN2, UART7_TX,

QUADSPI_BK2_IO0 (bròg),

ETH2_MII_CRS,

ETH1_MII_CRS, FMC_NE4,

ETH2_RGMII_CLK125

LPTIM2_IN2, I2C4_SMBA,

USART3_CTS/USART3_NSS,

SPDIFRX_IN0,

QUADSPI_BK1_IO2,

ETH2_RGMII_CLK125,

FMC_CLE(bròg)/FMC_A16,

UART7_RX

DBTRGO, I2C2_SDA,

USART6_RX, SPDIFRX_IN3, FDCAN1_RX, FMC_NE2,

FMC_NCE(bròg)

TIM16_CH1N, TIM4_CH3,

TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,

QUADSPI_BK1_IO0 (bròg)



WKUP1

54/219

DS13875 An t-Urr 5

STM32MP133C/F

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

F3 J3 H5
F9 D8 G5 F2 H1 G3 G4 G8 H4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5

PG8

I/O FT_h

VDDCPU PG5

S

I/O FT_h

PG15

I/O FT_h

PG10

I/O FT_h

VSS

S

PF10

I/O FT_h

VDDCORE S

PF6

I/O FT_vh

VSS VDD

S

S

PF9

I/O FT_h

TIM2_CH1, TIM8_ETR,

SPI5_MISO, SAI1_MCLK_B,

USART3_RTS/USART3_DE,

SPDIFRX_IN2,

QUADSPI_BK2_IO2,

QUADSPI_BK1_IO3,

FMC_NE2, ETH2_CLK

TIM17_CH1, ETH2_MDC, FMC_A15

USART6_CTS/USART6_NSS,

UART7_CTS, QUADSPI_BK1_IO1,

ETH2_PHY_INTN

SPI5_SCK, SAI1_SD_B,

UART8_CTS, FDCAN1_TX, QUADSPI_BK2_IO1 (bròg),

FMC_NE3

TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, - USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(bròg)

TIM16_CH1, SPI5_NSS,

UART7_RX (bròg),

QUADSPI_BK1_IO2, ETH2_MII_TX_EN/ETH2_

RGMII_TX_CTL/ETH2_RMII_

TX_GA

TIM17_CH1N, TIM1_CH1,

DFSDM1_CKIN3, SAI1_D4,

UART7_CTS, UART8_RX, TIM14_CH1,

QUADSPI_BK1_IO1 (bròg),

QUADSPI_BK2_IO3, FMC_A9

TAMP_IN4

TAMP_IN1 –

DS13875 An t-Urr 5

55/219
97

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

STM32MP133C/F

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
H1 H7 K3
J1 N1 J2 J5 J1 K2 J4 J2 K1 H2 H8 L4 K4 M3 M3

PE4 VDDCPU
PB2 VSS PH7
PH11
PD13 VDD_PLL VSS_PLL
PI3 PC13

I/O FT_h

S

I/O FT_h

S

I/O FT_fh

I/O FT_fh

I/O FT_h

S

S

I/O FT

I/O FT

SPI5_MISO, SAI1_D2,

DFSDM1_DATIN3,

TIM15_CH1N, I2S_CKIN,

SAI1_FS_A, UART7_RTS/UART7_DE,

UART8_TX,

QUADSPI_BK2_NCS,

FMC_NCE2, FMC_A25

RTC_OUT2, SAI1_D1,

I2S_CKIN, SAI1_SD_A,

UART4_RX,

QUADSPI_BK1_NCS(bròg),

ETH2_MDIO, FMC_A6

TAMP_IN7

SAI2_FS_B, I2C3_SDA,

SPI5_SCK,

QUADSPI_BK2_IO3, ETH2_MII_TX_CLK,

ETH1_MII_TX_CLK,

QUADSPI_BK1_IO3

SPI5_NSS, TIM5_CH2,

SAI2_SD_A,

SPI2_NSS/I2S2_WS,

I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,

ETH2_MII_RX_CLK/ETH2_

RGMII_RX_CLK/ETH2_RMII_

REF_CLK, FMC_A12

LPTIM2_ETR, TIM4_CH2,

TIM8_CH2, SAI1_CK1,

SAI1_MCLK_A, USART1_RX, QUADSPI_BK1_IO3,

QUADSPI_BK2_IO2,

FMC_A18

(1)

SPDIFRX_IN3,

TAMP_IN4/TAMP_

ETH1_MII_RX_ER

OUT5, WKUP2

RTC_OUT1/RTC_TS/

(1)

RTC_LSCO, TAMP_IN1/TAMP_

OUT2, WKUP3

56/219

DS13875 An t-Urr 5

STM32MP133C/F

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

J3 J4 N5

PI2

I/O FT

(1)

SPDIFRX_IN2

TAMP_IN3/TAMP_ OUT4, WKUP5

K5 N4 P4

PI1

I/O FT

(1)

SPDIFRX_IN1

RTC_OUT2/RTC_ LSCO,
TAMP_IN2/TAMP_ OUT3, WKUP4

F13 L2 U13

VSS

S

J2 J5 L2

VBAT

S

L4 N3 P5

PI0

I/O FT

(1)

SPDIFRX_IN0

TAMP_IN8/TAMP_ A-MACH1

K2 M2

L3

PC15OSC32_OUT

Tha mi/o

FT

(1)

OSC32_OUT

F15 N2 U16

VSS

S

K1 M1 M2

PC14OSC32_IN

Tha mi/o

FT

(1)

OSC32_IN

G7 E3 V16

VSS

S

H9 K6 N15 VDDCORE S

M10 M4 N9

VDD

S

G8 E6 W16

VSS

S

USART2_RX,

L2 P3 N2

PF4

I/O FT_h

ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_

RXD0, FMC_A4

MCO1, SAI2_MCLK_A,

TIM8_BKIN2, I2C4_SDA,

SPI5_MISO, SAI2_CK1,

M2 J8 P2

PA8

I/O FT_fh –

USART1_CK, SPI2_MOSI/I2S2_SDO,

OTG_HS_SOF,

ETH2_MII_RXD3/ETH2_

RGMII_RXD3, FMC_A21

TRACECLK, TIM2_ETR,

I2C4_SCL, SPI5_MOSI,

SAI1_FS_B,

L1 T1 N1

PE2

I/O FT_fh

USART6_RTS/USART6_DE, SPDIFRX_IN1,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, FMC_A23

DS13875 An t-Urr 5

57/219
97

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

STM32MP133C/F

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

M1 J7 P3

PF7

I/O FT_vh –

M3 R1 R2

PG11

I/O FT_vh –

L3 J6 N3

PH6

I/O FT_fh –

N2 P4 R1

PG1

I/O FT_vh –

M11 – N12

VDD

S

N1 R2 T2

PE6

I/O FT_vh –

P1 P1 T3 PH0-OSC_IN I/O FT

G9 U1 N11

VSS

S

P2 P2 U2 PH1-OSC_OUT I/O FT

R2 T2 R3

PH3

I/O FT_fh –

M5 L5 U3 VSS_ANA S

TIM17_CH1, UART7_TX (bròg),
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0, FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1, FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2, QUADSPI_BK1_NCS
LPTIM1_ETR, TIM4_ETR, SAI2_FS_A, I2C2_SMBA,
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0

MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22



I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0




OSC_IN OSC_OUT –

58/219

DS13875 An t-Urr 5

STM32MP133C/F

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

L5 U2 W1

PG3

I/O FT_fvh –

TIM8_BKIN2, I2C2_SDA, SAI2_SD_B, FDCAN2_RX, ETH2_RGMII_GTX_CLK,
ETH1_MDIO, FMC_A13

M4 L4 V2 VDD_ANA S

R1 U3 V3

PG2

I/O FT

MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC

T1 L6 W2

PG12

I/O FT

LPTIM1_IN1, SAI2_SCK_A,

SAI2_CK2,

USART6_RTS/USART6_DE,

USART3_CTS,

ETH2_PHY_INTN,

ETH1_PHY_INTN,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

CRS_DV

F7 P6 R5

VDD

S

G10 E8 T1

VSS

S

N3 R3 V1

MCO1, USART2_CK,

I2C2_SCL, I2C3_SDA,

SPDIFRX_IN0,

PD7

I/O FT_fh

ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_

REF_CLK,

QUADSPI_BK1_IO2,

FMC_NE1

P3 K7 T4

PA13

I/O FT

DBTRGO, DBTRGI, MCO1, UART4_TX

R3 R4 W3 PWR_CPU_ON O FT

T2 N5 Y1

PA11

I/O FT_f

TIM1_CH4, I2C5_SCL,

SPI2_NSS/I2S2_WS,

USART1_CTS/USART1_NSS,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, ETH1_CLK,

ETH2_CLK

N5 M6 AA2

PB11

TIM2_CH4, LPTIM1_OUT,

I2C5_SMBA, USART3_RX,

I/O FT_vh –

ETH1_MII_TX_EN/ETH1_

RGMII_TX_CTL/ETH1_RMII_

TX_GA




BOOTFAILN –

DS13875 An t-Urr 5

59/219
97

Prìne a-mach, tuairisgeul prìne agus gnìomhan eile

STM32MP133C/F

Àireamh pin

Clàr 7. Mìneachaidhean bàla STM32MP133C/F (leantainn)

Gnìomhan ball

Ainm prìne (gnìomh às dèidh
ath-shuidhich)

Gnìomhan eile

Feartan a bharrachd

LFBGA289 TFBGA289 TFBGA320
Structar I/O seòrsa prìne
Notaichean

P4 U4

Y2

PF14(JTCK/SW CLK)

Tha mi/o

FT

(2)

U3 L7 Y3

PA0

I/O FT_a –

JTCK/SWCLK
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS, ETH2_MII_CRS

N6 T3 W4

PF13

TIM2_ETR, SAI1_MCLK_B,

I/O FT_a –

DFSDM1_DATIN3,

USART2_TX, UART5_RX

G11 E10 P7

F10 -

R4 K8 AA3

P5 R5 Y4 U4 M7 Y5

VSS VDD PA1
PA2
PA5

S

S

I/O FT_a

I/O FT_a I/O FT_a

TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, - USART2_RTS/USART2_DE,
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK

TIM2_CH3, TIM5_CH3, – LPTIM4_OUT, TIM15_CH1,
USART2_TX, ETH1_MDIO

TIM2_CH1/TIM2_ETR,

USART2_CK, TIM8_CH1N,

SAI1_D1, SPI1_NSS/I2S1_WS,

SAI1_SD_A, ETH1_PPS_OUT,

ETH2_PPS_OUT

T3 T4 W5

SAI1_SCK_A, SAI1_CK2,

PC 0 XNUMX

I/O FT_ha –

I2S1_MCK, SPI1_MOSI/I2S1_SDO,

USART1_TX

T4 J9 AA4
R6 U6 W7 P7 U5 ​​U8 P6 T6 V8

PF12

I/O FT_vha –

VREF+

S

VDDA

S

VREF-

S

SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER, ETH1_RGMII_CLK125



ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10

ADC1_INP3, ADC2_INP3
ADC1_INP1, ADC2_INP1
ADC1_INP2
ADC1_INP0, ADC1_INN1, ADC2_INP0, ADC2_INN1, TAMP_IN3
ADC1_INP6, ADC1_INN2

60/219

DS13875 An t-Urr 5

STM3

Sgrìobhainnean/Goireasan

STMicroelectronics STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU [pdfStiùireadh Cleachdaiche
STM32MP133C F MPU Arm Cortex-A32 7-bit 1GHz, STM32MP133C, F MPU Arm Cortex-A32 7GHz 1-bit, MPU Arm Cortex-A7 1GHz, 1GHz, MPU

Iomraidhean

Fàg beachd

Cha tèid do sheòladh puist-d fhoillseachadh. Tha raointean riatanach air an comharrachadh *