STMicroelectronics STM32MP133C F 32-ਬਿੱਟ ਆਰਮ ਕੋਰਟੇਕਸ-A7 1GHz MPU

ਨਿਰਧਾਰਨ

  • ਕੋਰ: ਆਰਮ ਕਾਰਟੈਕਸ-A7
  • ਯਾਦਾਂ: ਬਾਹਰੀ SDRAM, ਏਮਬੈਡਡ SRAM
  • ਡਾਟਾ ਬੱਸ: 16-ਬਿੱਟ ਪੈਰਲਲ ਇੰਟਰਫੇਸ
  • ਸੁਰੱਖਿਆ/ਸੁਰੱਖਿਆ: ਰੀਸੈਟ ਅਤੇ ਪਾਵਰ ਪ੍ਰਬੰਧਨ, LPLV-Stop2, ਸਟੈਂਡਬਾਏ
  • ਪੈਕੇਜ: LFBGA, TFBGA ਘੱਟੋ-ਘੱਟ ਪਿੱਚ 0.5 ਮਿਲੀਮੀਟਰ ਦੇ ਨਾਲ
  • ਘੜੀ ਪ੍ਰਬੰਧਨ
  • ਆਮ-ਉਦੇਸ਼ ਇਨਪੁੱਟ/ਆਉਟਪੁੱਟ
  • ਇੰਟਰਕਨੈਕਟ ਮੈਟਰਿਕਸ
  • 4 ਡੀਐਮਏ ਕੰਟਰੋਲਰ
  • ਸੰਚਾਰ ਪੈਰੀਫਿਰਲ: 29 ਤੱਕ
  • ਐਨਾਲਾਗ ਪੈਰੀਫਿਰਲ: 6
  • ਟਾਈਮਰ: 24 ਤੱਕ, ਵਾਚਡੌਗ: 2
  • ਹਾਰਡਵੇਅਰ ਪ੍ਰਵੇਗ
  • ਡੀਬੱਗ ਮੋਡ
  • ਫਿਊਜ਼: 3072-ਬਿੱਟ ਜਿਸ ਵਿੱਚ AES 256 ਕੁੰਜੀਆਂ ਲਈ ਵਿਲੱਖਣ ID ਅਤੇ HUK ਸ਼ਾਮਲ ਹਨ।
  • ECOPACK2 ਅਨੁਕੂਲ

ਆਰਮ ਕਾਰਟੈਕਸ-A7 ਸਬਸਿਸਟਮ

STM7MP32C/F ਦਾ ਆਰਮ ਕਾਰਟੈਕਸ-A133 ਸਬਸਿਸਟਮ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ...

ਯਾਦਾਂ

ਡਿਵਾਈਸ ਵਿੱਚ ਡਾਟਾ ਸਟੋਰੇਜ ਲਈ ਬਾਹਰੀ SDRAM ਅਤੇ ਏਮਬੈਡਡ SRAM ਸ਼ਾਮਲ ਹਨ...

DDR ਕੰਟਰੋਲਰ

DDR3/DDR3L/LPDDR2/LPDDR3 ਕੰਟਰੋਲਰ ਮੈਮੋਰੀ ਐਕਸੈਸ ਦਾ ਪ੍ਰਬੰਧਨ ਕਰਦਾ ਹੈ...

ਬਿਜਲੀ ਸਪਲਾਈ ਪ੍ਰਬੰਧਨ
ਬਿਜਲੀ ਸਪਲਾਈ ਸਕੀਮ ਅਤੇ ਸੁਪਰਵਾਈਜ਼ਰ ਸਥਿਰ ਬਿਜਲੀ ਸਪਲਾਈ ਯਕੀਨੀ ਬਣਾਉਂਦੇ ਹਨ...

ਘੜੀ ਪ੍ਰਬੰਧਨ
ਆਰਸੀਸੀ ਘੜੀ ਵੰਡ ਅਤੇ ਸੰਰਚਨਾਵਾਂ ਨੂੰ ਸੰਭਾਲਦਾ ਹੈ...

ਆਮ-ਉਦੇਸ਼ ਇਨਪੁਟ/ਆਉਟਪੁੱਟ (GPIOs)
GPIOs ਬਾਹਰੀ ਡਿਵਾਈਸਾਂ ਲਈ ਇੰਟਰਫੇਸ ਸਮਰੱਥਾਵਾਂ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ...

ਟਰੱਸਟ ਜ਼ੋਨ ਪ੍ਰੋਟੈਕਸ਼ਨ ਕੰਟਰੋਲਰ
ETZPC ਪਹੁੰਚ ਅਧਿਕਾਰਾਂ ਦਾ ਪ੍ਰਬੰਧਨ ਕਰਕੇ ਸਿਸਟਮ ਸੁਰੱਖਿਆ ਨੂੰ ਵਧਾਉਂਦਾ ਹੈ...

ਬੱਸ-ਇੰਟਰਕਨੈਕਟ ਮੈਟ੍ਰਿਕਸ
ਮੈਟ੍ਰਿਕਸ ਵੱਖ-ਵੱਖ ਮੋਡੀਊਲਾਂ ਵਿਚਕਾਰ ਡੇਟਾ ਟ੍ਰਾਂਸਫਰ ਦੀ ਸਹੂਲਤ ਦਿੰਦਾ ਹੈ...

ਅਕਸਰ ਪੁੱਛੇ ਜਾਂਦੇ ਸਵਾਲ

ਸਵਾਲ: ਸਮਰਥਿਤ ਸੰਚਾਰ ਉਪਕਰਣਾਂ ਦੀ ਵੱਧ ਤੋਂ ਵੱਧ ਗਿਣਤੀ ਕਿੰਨੀ ਹੈ?
A: STM32MP133C/F 29 ਸੰਚਾਰ ਪੈਰੀਫਿਰਲਾਂ ਤੱਕ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ।

ਸਵਾਲ: ਕਿੰਨੇ ਐਨਾਲਾਗ ਪੈਰੀਫਿਰਲ ਉਪਲਬਧ ਹਨ?
A: ਇਹ ਡਿਵਾਈਸ ਵੱਖ-ਵੱਖ ਐਨਾਲਾਗ ਫੰਕਸ਼ਨਾਂ ਲਈ 6 ਐਨਾਲਾਗ ਪੈਰੀਫਿਰਲ ਪੇਸ਼ ਕਰਦੀ ਹੈ।

"`

STM32MP133C STM32MP133F

Arm® Cortex®-A7 1 GHz ਤੱਕ, 2×ETH, 2×CAN FD, 2×ADC, 24 ਟਾਈਮਰ, ਆਡੀਓ, ਕ੍ਰਿਪਟੋ ਅਤੇ ਐਡਵਾਂਸ ਸੁਰੱਖਿਆ
ਡੇਟਾਸ਼ੀਟ - ਉਤਪਾਦਨ ਡੇਟਾ

ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ
ST ਅਤਿ-ਆਧੁਨਿਕ ਪੇਟੈਂਟ ਤਕਨਾਲੋਜੀ ਸ਼ਾਮਲ ਹੈ
ਕੋਰ
· 32-ਬਿੱਟ Arm® Cortex®-A7 L1 32-Kbyte I / 32-Kbyte D 128-Kbyte ਯੂਨੀਫਾਈਡ ਲੈਵਲ 2 ਕੈਸ਼ Arm® NEONTM ਅਤੇ Arm® TrustZone®

ਯਾਦਾਂ
· ਬਾਹਰੀ DDR ਮੈਮੋਰੀ 1 Gbyte ਤੱਕ LPDDR2/LPDDR3-1066 ਤੱਕ 16-ਬਿੱਟ ਤੋਂ DDR3/DDR3L-1066 16-ਬਿੱਟ ਤੱਕ
· 168 Kbytes ਅੰਦਰੂਨੀ SRAM: ਬੈਕਅੱਪ ਡੋਮੇਨ ਵਿੱਚ 128 Kbytes AXI SYSRAM + 32 Kbytes AHB SRAM ਅਤੇ 8 Kbytes SRAM
· ਦੋਹਰਾ ਕਵਾਡ-ਐਸਪੀਆਈ ਮੈਮੋਰੀ ਇੰਟਰਫੇਸ · ਤੱਕ ਦੇ ਨਾਲ ਲਚਕਦਾਰ ਬਾਹਰੀ ਮੈਮੋਰੀ ਕੰਟਰੋਲਰ
16-ਬਿੱਟ ਡਾਟਾ ਬੱਸ: ਬਾਹਰੀ ਆਈਸੀ ਅਤੇ ਐਸਐਲਸੀ ਨੈਂਡ ਯਾਦਾਂ ਨੂੰ 8-ਬਿੱਟ ਈਸੀਸੀ ਨਾਲ ਜੋੜਨ ਲਈ ਸਮਾਨਾਂਤਰ ਇੰਟਰਫੇਸ
ਸੁਰੱਖਿਆ/ਸੁਰੱਖਿਆ
· ਸੁਰੱਖਿਅਤ ਬੂਟ, TrustZone® ਪੈਰੀਫਿਰਲ, 12 xtamper ਪਿੰਨ ਜਿਸ ਵਿੱਚ 5 x ਐਕਟਿਵ ਟੀ ਸ਼ਾਮਲ ਹਨampers
· ਤਾਪਮਾਨ, ਵਾਲੀਅਮtage, ਬਾਰੰਬਾਰਤਾ ਅਤੇ 32 kHz ਨਿਗਰਾਨੀ
ਰੀਸੈੱਟ ਕਰੋ ਅਤੇ ਪਾਵਰ ਮੈਨੇਜਮੈਂਟ
· 1.71 V ਤੋਂ 3.6 VI/Os ਸਪਲਾਈ (5 V-ਸਹਿਣਸ਼ੀਲ I/Os) · POR, PDR, PVD ਅਤੇ BOR · ਆਨ-ਚਿੱਪ LDOs (USB 1.8 V, 1.1 V) · ਬੈਕਅੱਪ ਰੈਗੂਲੇਟਰ (~0.9 V) · ਅੰਦਰੂਨੀ ਤਾਪਮਾਨ ਸੈਂਸਰ · ਘੱਟ-ਪਾਵਰ ਮੋਡ: ਸਲੀਪ, ਸਟਾਪ, LPLV-ਸਟਾਪ,
LPLV-Stop2 ਅਤੇ ਸਟੈਂਡਬਾਏ

LFBGA

ਟੀ.ਐਫ.ਬੀ.ਜੀ.ਏ.

LFBGA289 (14 × 14mm) ਪਿੱਚ 0.8 ਮਿਲੀਮੀਟਰ

TFBGA289 (9 × 9 ਮਿਲੀਮੀਟਰ) TFBGA320 (11 × 11 ਮਿਲੀਮੀਟਰ)
ਘੱਟੋ-ਘੱਟ ਪਿੱਚ 0.5 ਮਿਲੀਮੀਟਰ

· ਸਟੈਂਡਬਾਏ ਮੋਡ ਵਿੱਚ DDR ਧਾਰਨ · PMIC ਸਾਥੀ ਚਿੱਪ ਲਈ ਨਿਯੰਤਰਣ

ਘੜੀ ਪ੍ਰਬੰਧਨ
· ਅੰਦਰੂਨੀ ਔਸਿਲੇਟਰ: 64 MHz HSI ਔਸਿਲੇਟਰ, 4 MHz CSI ਔਸਿਲੇਟਰ, 32 kHz LSI ਔਸਿਲੇਟਰ
· ਬਾਹਰੀ ਔਸਿਲੇਟਰ: 8-48 MHz HSE ਔਸਿਲੇਟਰ, 32.768 kHz LSE ਔਸਿਲੇਟਰ
· 4 × ਫਰੈਕਸ਼ਨਲ ਮੋਡ ਦੇ ਨਾਲ PLLs

ਆਮ-ਉਦੇਸ਼ ਇਨਪੁਟ/ਆਊਟਪੁੱਟ
· ਇੰਟਰੱਪਟ ਸਮਰੱਥਾ ਵਾਲੇ 135 ਸੁਰੱਖਿਅਤ I/O ਪੋਰਟ ਤੱਕ
· 6 ਵਜੇ ਤੱਕ ਉੱਠਣਾ

ਇੰਟਰਕਨੈਕਟ ਮੈਟ੍ਰਿਕਸ
· 2 ਬੱਸ ਮੈਟ੍ਰਿਕਸ 64-ਬਿੱਟ Arm® AMBA® AXI ਇੰਟਰਕਨੈਕਟ, 266 MHz ਤੱਕ 32-ਬਿੱਟ Arm® AMBA® AHB ਇੰਟਰਕਨੈਕਟ, 209 MHz ਤੱਕ

CPU ਨੂੰ ਅਨਲੋਡ ਕਰਨ ਲਈ 4 DMA ਕੰਟਰੋਲਰ
· ਕੁੱਲ 56 ਭੌਤਿਕ ਚੈਨਲ
· 1 x ਹਾਈ-ਸਪੀਡ ਜਨਰਲ-ਪਰਪਜ਼ ਮਾਸਟਰ ਡਾਇਰੈਕਟ ਮੈਮੋਰੀ ਐਕਸੈਸ ਕੰਟਰੋਲਰ (MDMA)
· ਅਨੁਕੂਲ ਪੈਰੀਫਿਰਲ ਪ੍ਰਬੰਧਨ ਲਈ FIFO ਅਤੇ ਬੇਨਤੀ ਰਾਊਟਰ ਸਮਰੱਥਾਵਾਂ ਵਾਲੇ 3 × ਦੋਹਰਾ-ਪੋਰਟ DMAs

ਸਤੰਬਰ 2024
ਇਹ ਪੂਰੇ ਉਤਪਾਦਨ ਵਿੱਚ ਇੱਕ ਉਤਪਾਦ ਬਾਰੇ ਜਾਣਕਾਰੀ ਹੈ।

DS13875 Rev 5

1/219
www.st.com

STM32MP133C/F ਦਾ ਪਤਾ

29 ਸੰਚਾਰ ਪੈਰੀਫਿਰਲ ਤੱਕ
· 5 × I2C FM+ (1 Mbit/s, SMBus/PMBusTM) · 4 x UART + 4 x USART (12.5 Mbit/s,
ISO7816 ਇੰਟਰਫੇਸ, LIN, IrDA, SPI) · 5 × SPI (50 Mbit/s, ਫੁੱਲ-ਡੁਪਲੈਕਸ ਵਾਲੇ 4 ਸਮੇਤ)
ਅੰਦਰੂਨੀ ਆਡੀਓ PLL ਜਾਂ ਬਾਹਰੀ ਘੜੀ ਰਾਹੀਂ I2S ਆਡੀਓ ਕਲਾਸ ਸ਼ੁੱਧਤਾ) (+2 QUADSPI + 4 USART ਨਾਲ) · 2 × SAI (ਸਟੀਰੀਓ ਆਡੀਓ: I2S, PDM, SPDIF Tx) · 4 ਇਨਪੁਟਸ ਦੇ ਨਾਲ SPDIF Rx · 2 × SDMMC 8 ਬਿੱਟ ਤੱਕ (SD/e·MMCTM/SDIO) · 2 × CAN ਕੰਟਰੋਲਰ ਜੋ CAN FD ਪ੍ਰੋਟੋਕੋਲ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ · 2 × USB 2.0 ਹਾਈ-ਸਪੀਡ ਹੋਸਟ ਜਾਂ 1 × USB 2.0 ਹਾਈ-ਸਪੀਡ ਹੋਸਟ


+ 1 × USB 2.0 ਹਾਈ-ਸਪੀਡ OTG ਇੱਕੋ ਸਮੇਂ · 2 x ਈਥਰਨੈੱਟ MAC/GMAC IEEE 1588v2 ਹਾਰਡਵੇਅਰ, MII/RMII/RGMII
6 ਐਨਾਲਾਗ ਪੈਰੀਫਿਰਲ
· 2 × ADCs ਜਿਨ੍ਹਾਂ ਦਾ ਰੈਜ਼ੋਲਿਊਸ਼ਨ 12-ਬਿੱਟ ਵੱਧ ਤੋਂ ਵੱਧ 5 Msps ਤੱਕ ਹੈ।
· 1 x ਤਾਪਮਾਨ ਸੈਂਸਰ · ਸਿਗਮਾ-ਡੈਲਟਾ ਮੋਡੂਲੇਟਰ ਲਈ 1 x ਡਿਜੀਟਲ ਫਿਲਟਰ
(DFSDM) 4 ਚੈਨਲਾਂ ਅਤੇ 2 ਫਿਲਟਰਾਂ ਦੇ ਨਾਲ · ਅੰਦਰੂਨੀ ਜਾਂ ਬਾਹਰੀ ADC ਸੰਦਰਭ VREF+
24 ਟਾਈਮਰ ਅਤੇ 2 ਵਾਚਡੌਗ ਤੱਕ
· 2 × 32-ਬਿੱਟ ਟਾਈਮਰ 4 IC/OC/PWM ਜਾਂ ਪਲਸ ਕਾਊਂਟਰ ਅਤੇ ਕੁਆਡ੍ਰੈਚਰ (ਇਨਕਰੀਮੈਂਟਲ) ਏਨਕੋਡਰ ਇਨਪੁੱਟ ਦੇ ਨਾਲ
· 2 × 16-ਬਿੱਟ ਐਡਵਾਂਸਡ ਟਾਈਮਰ · 10 × 16-ਬਿੱਟ ਜਨਰਲ-ਪਰਪਜ਼ ਟਾਈਮਰ (ਸਮੇਤ
PWM ਤੋਂ ਬਿਨਾਂ 2 ਮੁੱਢਲੇ ਟਾਈਮਰ) · 5 × 16-ਬਿੱਟ ਘੱਟ-ਪਾਵਰ ਟਾਈਮਰ · ਸਬ-ਸੈਕਿੰਡ ਸ਼ੁੱਧਤਾ ਨਾਲ ਸੁਰੱਖਿਅਤ RTC ਅਤੇ
ਹਾਰਡਵੇਅਰ ਕੈਲੰਡਰ · 4 Cortex®-A7 ਸਿਸਟਮ ਟਾਈਮਰ (ਸੁਰੱਖਿਅਤ,
(ਗੈਰ-ਸੁਰੱਖਿਅਤ, ਵਰਚੁਅਲ, ਹਾਈਪਰਵਾਈਜ਼ਰ) · 2 × ਸੁਤੰਤਰ ਵਾਚਡੌਗ
ਹਾਰਡਵੇਅਰ ਪ੍ਰਵੇਗ
· ਏਈਐਸ 128, 192, 256 ਡੀਈਐਸ/ਟੀਡੀਈਐਸ

2 (ਸੁਤੰਤਰ, ਸੁਤੰਤਰ ਸੁਰੱਖਿਅਤ) 5 (2 ਸੁਰੱਖਿਅਤ) 4 5 (3 ਸੁਰੱਖਿਅਤ)
4 + 4 (2 ਸੁਰੱਖਿਅਤ USART ਸਮੇਤ), ਕੁਝ ਇੱਕ ਬੂਟ ਸਰੋਤ ਹੋ ਸਕਦੇ ਹਨ
2 (4 ਆਡੀਓ ਚੈਨਲ ਤੱਕ), I2S ਮਾਸਟਰ/ਸਲੇਵ, PCM ਇਨਪੁੱਟ, SPDIF-TX 2 ਪੋਰਟਾਂ ਦੇ ਨਾਲ
BCD ਦੇ ਨਾਲ ਏਮਬੈਡਡ HSPHY BCD ਦੇ ਨਾਲ ਏਮਬੈਡਡ HS PHY (ਸੁਰੱਖਿਅਤ), ਇੱਕ ਬੂਟ ਸਰੋਤ ਹੋ ਸਕਦਾ ਹੈ।
ਹੋਸਟ ਅਤੇ OTG 2 ਇਨਪੁਟਸ ਵਿਚਕਾਰ 4 × HS ਸਾਂਝਾ ਕੀਤਾ ਗਿਆ


2 (1 × TTCAN), ਘੜੀ ਕੈਲੀਬ੍ਰੇਸ਼ਨ, 10 Kbyte ਸਾਂਝਾ ਬਫਰ 2 (8 + 8 ਬਿੱਟ) (ਸੁਰੱਖਿਅਤ), e·MMC ਜਾਂ SD ਇੱਕ ਬੂਟ ਸਰੋਤ ਹੋ ਸਕਦਾ ਹੈ 2 SD ਕਾਰਡ ਇੰਟਰਫੇਸਾਂ ਲਈ ਵਿਕਲਪਿਕ ਸੁਤੰਤਰ ਪਾਵਰ ਸਪਲਾਈ
1 (ਡਿਊਲ-ਕਵਾਡ) (ਸੁਰੱਖਿਅਤ), ਇੱਕ ਬੂਟ ਸਰੋਤ ਹੋ ਸਕਦਾ ਹੈ



ਬੂਟ

ਬੂਟ
ਬੂਟ ਬੂਟ
(1)

ਪੈਰਲਲ ਐਡਰੈੱਸ/ਡਾਟਾ 8/16-ਬਿੱਟ FMC ਪੈਰਲਲ AD-mux 8/16-ਬਿੱਟ
NAND 8/16-ਬਿੱਟ 10/100M/ਗੀਗਾਬਿਟ ਈਥਰਨੈੱਟ DMA ਕ੍ਰਿਪਟੋਗ੍ਰਾਫੀ
ਹੈਸ਼ ਟਰੂ ਰੈਂਡਮ ਨੰਬਰ ਜਨਰੇਟਰ ਫਿਊਜ਼ (ਇੱਕ ਵਾਰ ਪ੍ਰੋਗਰਾਮੇਬਲ)

4 × CS, 4 × 64 Mbyte ਤੱਕ
ਹਾਂ, 2× CS, SLC, BCH4/8, PTP ਅਤੇ EEE (ਸੁਰੱਖਿਅਤ) ਦੇ ਨਾਲ ਇੱਕ ਬੂਟ ਸਰੋਤ 2 x (MII, RMI, RGMII) ਹੋ ਸਕਦਾ ਹੈ।
3 ਉਦਾਹਰਣਾਂ (1 ਸੁਰੱਖਿਅਤ), 33-ਚੈਨਲ MDMA PKA (DPA ਸੁਰੱਖਿਆ ਦੇ ਨਾਲ), DES, TDES, AES (DPA ਸੁਰੱਖਿਆ ਦੇ ਨਾਲ)
(ਸਾਰੇ ਸੁਰੱਖਿਅਤ) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(ਸੁਰੱਖਿਅਤ) ਟਰੂ-ਆਰਐਨਜੀ (ਸੁਰੱਖਿਅਤ) 3072 ਪ੍ਰਭਾਵਸ਼ਾਲੀ ਬਿੱਟ (ਸੁਰੱਖਿਅਤ, ਉਪਭੋਗਤਾ ਲਈ 1280 ਬਿੱਟ ਉਪਲਬਧ)


ਬੂਟ -

16/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਵਰਣਨ

ਸਾਰਣੀ 1. STM32MP133C/F ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਅਤੇ ਪੈਰੀਫਿਰਲ ਗਿਣਤੀ (ਜਾਰੀ)

STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF ਫੁਟਕਲ

ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ

ਐਲਐਫਬੀਜੀਏ289

ਟੀਐਫਬੀਜੀਏ289

ਟੀਐਫਬੀਜੀਏ320

ਇੰਟਰੱਪਟ ਵਾਲੇ GPIO (ਕੁੱਲ ਗਿਣਤੀ)

135(2)

ਸੁਰੱਖਿਅਤ GPIOs ਵੇਕਅੱਪ ਪਿੰਨ

ਸਾਰੇ
6

Tamper ਪਿੰਨ (ਸਰਗਰਮ tampਅਰ)

12 (5)

DFSDM 12-ਬਿੱਟ ਤੱਕ ਸਿੰਕ੍ਰੋਨਾਈਜ਼ਡ ADC

4 ਫਿਲਟਰਾਂ ਵਾਲੇ 2 ਇਨਪੁੱਟ ਚੈਨਲ

2(3) (5-ਬਿੱਟ ਹਰੇਕ 'ਤੇ 12 Msps ਤੱਕ) (ਸੁਰੱਖਿਅਤ)

ADC1: 19x ਅੰਦਰੂਨੀ ਸਮੇਤ 1 ਚੈਨਲ, 18 ਚੈਨਲ ਉਪਲਬਧ ਹਨ

ਕੁੱਲ 12-ਬਿੱਟ ADC ਚੈਨਲ (4)

8x ਡਿਫਰੈਂਸ਼ੀਅਲ ਸਮੇਤ ਉਪਭੋਗਤਾ

ADC2: 18x ਅੰਦਰੂਨੀ ਸਮੇਤ 6 ਚੈਨਲ, 12 ਚੈਨਲ ਉਪਲਬਧ ਹਨ

6x ਡਿਫਰੈਂਸ਼ੀਅਲ ਸਮੇਤ ਉਪਭੋਗਤਾ

ਅੰਦਰੂਨੀ ADC VREF VREF+ ਇਨਪੁੱਟ ਪਿੰਨ

1.65 V, 1.8 V, 2.048 V, 2.5 V ਜਾਂ VREF+ ਇਨਪੁੱਟ -
ਹਾਂ

1. QUADSPI ਜਾਂ ਤਾਂ ਸਮਰਪਿਤ GPIOs ਤੋਂ ਬੂਟ ਕਰ ਸਕਦਾ ਹੈ ਜਾਂ ਕੁਝ FMC Nand8 ਬੂਟ GPIOs (PD4, PD1, PD5, PE9, PD11, PD15) ਦੀ ਵਰਤੋਂ ਕਰ ਸਕਦਾ ਹੈ (ਸਾਰਣੀ 7 ਵੇਖੋ: STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ)।
2. ਇਸ ਕੁੱਲ GPIO ਗਿਣਤੀ ਵਿੱਚ ਚਾਰ J ਸ਼ਾਮਲ ਹਨTAG ਸੀਮਤ ਵਰਤੋਂ ਵਾਲੇ GPIOs ਅਤੇ ਤਿੰਨ BOOT GPIOs (ਸੀਮਤ ਵਰਤੋਂ ਦੌਰਾਨ ਬਾਹਰੀ ਡਿਵਾਈਸ ਕਨੈਕਸ਼ਨ ਨਾਲ ਟਕਰਾਅ ਹੋ ਸਕਦਾ ਹੈ)।
3. ਜਦੋਂ ਦੋਵੇਂ ADC ਵਰਤੇ ਜਾਂਦੇ ਹਨ, ਤਾਂ ਕਰਨਲ ਘੜੀ ਦੋਵਾਂ ADC ਲਈ ਇੱਕੋ ਜਿਹੀ ਹੋਣੀ ਚਾਹੀਦੀ ਹੈ ਅਤੇ ਏਮਬੈਡਡ ADC ਪ੍ਰੀਸਕੇਲਰ ਨਹੀਂ ਵਰਤੇ ਜਾ ਸਕਦੇ।
4. ਇਸ ਤੋਂ ਇਲਾਵਾ, ਅੰਦਰੂਨੀ ਚੈਨਲ ਵੀ ਹਨ: – ADC1 ਅੰਦਰੂਨੀ ਚੈਨਲ: VREFINT – ADC2 ਅੰਦਰੂਨੀ ਚੈਨਲ: ਤਾਪਮਾਨ, ਅੰਦਰੂਨੀ ਵਾਲੀਅਮtagਈ ਹਵਾਲਾ, VDDCORE, VDDCPU, VDDQ_DDR, VBAT / 4।

DS13875 Rev 5

17/219
48

ਵੇਰਵਾ 18/219

STM32MP133C/F ਦਾ ਪਤਾ

ਚਿੱਤਰ 1. STM32MP133C/F ਬਲਾਕ ਡਾਇਗ੍ਰਾਮ

ਆਈਸੀ ਸਪਲਾਈ

@VDDA

hsi

AXIM: ਆਰਮ 64-ਬਿੱਟ AXI ਇੰਟਰਕਨੈਕਟ (266 MHz) T

@ਵੀਡੀਡੀਸੀਪੀਯੂ

ਜੀ.ਆਈ.ਸੀ

T

ਕੋਰਟੈਕਸ-ਏ7 ਸੀਪੀਯੂ 650/1000 ਮੈਗਾਹਰਟਜ਼ + ਐਮਐਮਯੂ + ਐਫਪੀਯੂ + ਨੀਓਨਟ

32 ਹਜ਼ਾਰ ਡਾਲਰ

32 ਹਜ਼ਾਰ I$

CNT (ਟਾਈਮਰ) T

ਈ.ਟੀ.ਐਮ

T

2561K2B8LK2B$L+2$SCU T
ਅਸਿੰਕ

128 ਬਿੱਟ

TT

ਸੀ.ਐੱਸ.ਆਈ

LSI

ਡੀਬੱਗ ਟਾਈਮਸਟamp

TSGEN ਜਨਰੇਟਰ

T

ਡੀ.ਏ.ਪੀ
(JTAG/SWD)

ਸਿਸਟਮਰਾਮ 128KB

ਰੋਮ 128KB

38

2 x ETH MAC
10/100/1000 (GMII ਨਹੀਂ)

FIFO

ਟੀ.ਟੀ

T

ਬੀਕੇਪੀਐਸਆਰਏਐਮ 8 ਕੇਬੀ

T

RNG

T

ਹੈਸ਼

16ਬੀ PHY

ਡੀਡੀਆਰਸੀਟੀਆਰਐਲ 58
ਐਲਪੀਡੀਡੀਆਰ2/3, ਡੀਡੀਆਰ3/3ਐਲ

ਅਸਿੰਕ

T

CRYP

T

ਐਸ.ਏ.ਈ.ਐਸ.

ਡੀਡੀਆਰਐਮਸੀਈ ਟੀ ਟੀ ਜ਼ੈਡਸੀ ਟੀ

ਡੀਡੀਆਰਪੀਐਚਵਾਈਸੀ
T

13

DLY

8b QUADSPI (ਦੋਹਰਾ) T

37

16 ਬੀ

ਐੱਫ.ਐੱਮ.ਸੀ

T

ਸੀ.ਆਰ.ਸੀ

T

ਡੀਐਲਵਾਈਬੀਐਸਡੀ1

(SDMMC1 DLY ਕੰਟਰੋਲ)

T

ਡੀਐਲਵਾਈਬੀਐਸਡੀ2

(SDMMC2 DLY ਕੰਟਰੋਲ)

T

DLYBQSComment

(QUADSPI DLY ਕੰਟਰੋਲ)

ਫੀਫੋ ਫੀਫੋ

DLY DLY

14 8b SDMMC1 T 14 8b SDMMC2 T

PHY

2

USBH

2

(2xHS ਹੋਸਟ)

PLLUSB

FIFO

T

ਪੀ.ਕੇ.ਏ.

FIFO

ਟੀ ਐਮਡੀਐਮਏ 32 ਚੈਨਲ

ਐਕਸਿਮਸੀ ਟੀਟੀ

17 16b ਟਰੇਸ ਪੋਰਟ

ਈ.ਟੀ.ਜ਼ੈਡ.ਪੀ.ਸੀ.

T

ਆਈਡਬਲਯੂਡੀਜੀ1

T

@ਵੀਬੀਏਟੀ

ਬੀ.ਐਸ.ਈ.ਸੀ.

T

OTP ਫਿਊਜ਼

@VDDA

2

ਆਰਟੀਸੀ / ਏਡਬਲਯੂਯੂ

T

12

TAMP / ਬੈਕਅੱਪ ਰੈਗੂਲੇਸ਼ਨ ਟੀ

@ਵੀਬੀਏਟੀ

2

LSE (32kHz XTAL)

T

ਸਿਸਟਮ ਟਾਈਮਿੰਗ STGENC

ਪੀੜ੍ਹੀ

STGENRComment

USBPHYC
(USB 2 x PHY ਕੰਟਰੋਲ)
ਆਈਡਬਲਯੂਡੀਜੀ2

@ਵੀਬੀਏਟੀ

@VDDA

1

VREFBUF

T

4

16b LPTIM2

T

1

16b LPTIM3

T

1

16b LPTIM4

1

16b LPTIM5

3

ਬੂਟ ਪਿੰਨ

ਐਸਵਾਈਐਸਸੀਐਫਜੀ

T

8

8b

ਐਚ.ਡੀ.ਪੀ

10 16b TIM1/PWM 10 16b TIM8/PWM

13

SAI1

13

SAI2

9

4ch DFSDM

ਬਫਰ 10KB CCU

4

FDCAN1

4

FDCAN2

ਫੀਫੋ ਫੀਫੋ
ਏਪੀਬੀ2 (100 ਮੈਗਾਹਰਟਜ਼)

8KB FIFO
APB5 (100MHz)

ਏਪੀਬੀ3 (100 ਮੈਗਾਹਰਟਜ਼)

APB4

ਅਸਿੰਕ AHB2APB

SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T

ਏਐਚਬੀ2ਏਪੀਬੀ

DMA1
8 ਧਾਰਾਵਾਂ
ਡੀਐਮਏਐਮਯੂਐਕਸ 1
DMA2
8 ਧਾਰਾਵਾਂ

ਡੀਐਮਏਐਮਯੂਐਕਸ 2

DMA3
8 ਧਾਰਾਵਾਂ

T

ਪੀ.ਐਮ.ਬੀ (ਪ੍ਰਕਿਰਿਆ ਮਾਨੀਟਰ)
DTS (ਡਿਜੀਟਲ ਤਾਪਮਾਨ ਸੈਂਸਰ)

ਵੋਲtage ਰੈਗੂਲੇਟਰ

@VDDA

ਸਪਲਾਈ ਨਿਗਰਾਨੀ

FIFO

FIFO

FIFO

2×2 ਮੈਟ੍ਰਿਕਸ
ਏਐਚਬੀ2ਏਪੀਬੀ

64 ਬਿੱਟ AXI

64 ਬਿੱਟ AXI ਮਾਸਟਰ

32 ਬਿੱਟ AHB 32 ਬਿੱਟ AHB ਮਾਸਟਰ

32 ਬਿੱਟ APB

ਟੀ ਟਰੱਸਟ ਜ਼ੋਨ ਸੁਰੱਖਿਆ ਸੁਰੱਖਿਆ

ਏਐਚਬੀ2ਏਪੀਬੀ

ਏਪੀਬੀ2 (100 ਮੈਗਾਹਰਟਜ਼)

ਏਪੀਬੀ1 (100 ਮੈਗਾਹਰਟਜ਼)
ਫੀਫੋ ਫੀਫੋ ਫੀਫੋ ਫੀਫੋ ਫੀਫੋ

MLAHB: ਆਰਮ 32-ਬਿੱਟ ਮਲਟੀ-AHB ਬੱਸ ਮੈਟ੍ਰਿਕਸ (209 MHz)
APB6
ਫੀਫੋ ਫੀਫੋ ਫੀਫੋ ਫੀਫੋ

@ਵੀਬੀਏਟੀ
T
FIFO

HSE (XTAL)

2

ਪੀਐਲਐਲ 1/2/3/4

T

ਆਰ.ਸੀ.ਸੀ

5

ਟੀ ਪੀਡਬਲਯੂਆਰ

9

T

ਐਕਸਟੀ

16ਐਕਸਟ

176

T

ਯੂ.ਐੱਸ.ਬੀ.ਓ.

(OTG HS)

PHY

2

T

12ਬੀ ਏਡੀਸੀ1

18

T

12ਬੀ ਏਡੀਸੀ2

18

T

ਜੀਪੀਆਈਓਏ

16 ਬੀ

16

T

ਜੀਪੀਆਈਓਬੀ

16 ਬੀ

16

T

ਜੀਪੀਆਈਓਸੀ

16 ਬੀ

16

T

ਜੀਪੀਆਈਓਡੀ

16 ਬੀ

16

T

ਜੀਪੀਆਈਓਈ

16 ਬੀ

16

T

ਜੀਪੀਆਈਓਐਫ

16 ਬੀ

16

T

ਜੀਪੀਆਈਓਜੀ 16ਬੀ 16

T

ਜੀਪੀਆਈਓਐਚ

16 ਬੀ

15

T

GPIOI

16 ਬੀ

8

ਏਐਚਬੀ2ਏਪੀਬੀ

T

USART1

ਸਮਾਰਟਕਾਰਡ IrDA

5

T

USART2

ਸਮਾਰਟਕਾਰਡ IrDA

5

T

ਐਸਪੀਆਈ4/ਆਈ2ਐਸ4

5

T

ਐਸ ਪੀ ਆਈ 5

4

T

I2C3/SMBUS

3

T

I2C4/SMBUS

3

T

I2C5/SMBUS

3

ਫਿਲਟਰ ਫਿਲਟਰ ਫਿਲਟਰ

T

TIM12

16 ਬੀ

2

T

TIM13

16 ਬੀ

1

T

TIM14

16 ਬੀ

1

T

TIM15

16 ਬੀ

4

T

TIM16

16 ਬੀ

3

T

TIM17

16 ਬੀ

3

ਟੀਆਈਐਮ2 ਟੀਆਈਐਮ3 ਟੀਆਈਐਮ4

32 ਬੀ

5

16 ਬੀ

5

16 ਬੀ

5

ਟੀਆਈਐਮ5 ਟੀਆਈਐਮ6 ਟੀਆਈਐਮ7

32 ਬੀ

5

16 ਬੀ

16 ਬੀ

LPTIM1 16b

4

USART3

ਸਮਾਰਟਕਾਰਡ IrDA

5

ਯੂਆਰਟੀ 4

4

ਯੂਆਰਟੀ 5

4

ਯੂਆਰਟੀ 7

4

ਯੂਆਰਟੀ 8

4

ਫਿਲਟਰ ਫਿਲਟਰ

I2C1/SMBUS

3

I2C2/SMBUS

3

ਐਸਪੀਆਈ2/ਆਈ2ਐਸ2

5

ਐਸਪੀਆਈ3/ਆਈ2ਐਸ3

5

USART6

ਸਮਾਰਟਕਾਰਡ IrDA

5

ਐਸਪੀਆਈ1/ਆਈ2ਐਸ1

5

ਫੀਫੋ ਫੀਫੋ

ਫੀਫੋ ਫੀਫੋ

MSv67509V2

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

3

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.1
3.1.1
3.1.2

ਆਰਮ ਕਾਰਟੈਕਸ-ਏ7 ਸਬਸਿਸਟਮ
ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ
· ARMv7-A ਆਰਕੀਟੈਕਚਰ · 32-Kbyte L1 ਇੰਸਟ੍ਰਕਸ਼ਨ ਕੈਸ਼ · 32-Kbyte L1 ਡਾਟਾ ਕੈਸ਼ · 128-Kbyte ਲੈਵਲ2 ਕੈਸ਼ · ਆਰਮ + ਥੰਬ®-2 ਇੰਸਟ੍ਰਕਸ਼ਨ ਸੈੱਟ · ਆਰਮ ਟਰੱਸਟ ਜ਼ੋਨ ਸੁਰੱਖਿਆ ਤਕਨਾਲੋਜੀ · ਆਰਮ ਨੀਓਨ ਐਡਵਾਂਸਡ SIMD · DSP ਅਤੇ SIMD ਐਕਸਟੈਂਸ਼ਨ · VFPv4 ਫਲੋਟਿੰਗ-ਪੁਆਇੰਟ · ਹਾਰਡਵੇਅਰ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਸਹਾਇਤਾ · ਏਮਬੈਡਡ ਟਰੇਸ ਮੋਡੀਊਲ (ETM) · 160 ਸ਼ੇਅਰਡ ਪੈਰੀਫਿਰਲ ਇੰਟਰੱਪਟਾਂ ਦੇ ਨਾਲ ਏਕੀਕ੍ਰਿਤ ਜੈਨਰਿਕ ਇੰਟਰੱਪਟ ਕੰਟਰੋਲਰ (GIC) · ਏਕੀਕ੍ਰਿਤ ਜੈਨਰਿਕ ਟਾਈਮਰ (CNT)
ਵੱਧview
ਕੋਰਟੇਕਸ-ਏ7 ਪ੍ਰੋਸੈਸਰ ਇੱਕ ਬਹੁਤ ਹੀ ਊਰਜਾ-ਕੁਸ਼ਲ ਐਪਲੀਕੇਸ਼ਨ ਪ੍ਰੋਸੈਸਰ ਹੈ ਜੋ ਉੱਚ-ਅੰਤ ਵਾਲੇ ਪਹਿਨਣਯੋਗ, ਅਤੇ ਹੋਰ ਘੱਟ-ਪਾਵਰ ਵਾਲੇ ਏਮਬੈਡਡ ਅਤੇ ਖਪਤਕਾਰ ਐਪਲੀਕੇਸ਼ਨਾਂ ਵਿੱਚ ਭਰਪੂਰ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ। ਇਹ ਕੋਰਟੇਕਸ-ਏ20 ਨਾਲੋਂ 5% ਤੱਕ ਵੱਧ ਸਿੰਗਲ ਥ੍ਰੈੱਡ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਅਤੇ ਕੋਰਟੇਕਸ-ਏ9 ਨਾਲੋਂ ਸਮਾਨ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
Cortex-A7 ਵਿੱਚ ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਵਾਲੇ Cortex-A15 ਅਤੇ CortexA17 ਪ੍ਰੋਸੈਸਰਾਂ ਦੀਆਂ ਸਾਰੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਸ਼ਾਮਲ ਹਨ, ਜਿਸ ਵਿੱਚ ਹਾਰਡਵੇਅਰ, NEON, ਅਤੇ 128-ਬਿੱਟ AMBA 4 AXI ਬੱਸ ਇੰਟਰਫੇਸ ਵਿੱਚ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਸਹਾਇਤਾ ਸ਼ਾਮਲ ਹੈ।
ਕੋਰਟੈਕਸ-ਏ7 ਪ੍ਰੋਸੈਸਰ ਊਰਜਾ-ਕੁਸ਼ਲ 8-ਐਸ 'ਤੇ ਬਣਿਆ ਹੈtagCortex-A5 ਪ੍ਰੋਸੈਸਰ ਦੀ e ਪਾਈਪਲਾਈਨ। ਇਹ ਘੱਟ-ਪਾਵਰ ਲਈ ਤਿਆਰ ਕੀਤੇ ਗਏ ਇੱਕ ਏਕੀਕ੍ਰਿਤ L2 ਕੈਸ਼ ਤੋਂ ਵੀ ਲਾਭ ਉਠਾਉਂਦਾ ਹੈ, ਘੱਟ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਲੇਟੈਂਸੀ ਅਤੇ ਕੈਸ਼ ਰੱਖ-ਰਖਾਅ ਲਈ ਬਿਹਤਰ OS ਸਮਰਥਨ ਦੇ ਨਾਲ। ਇਸ ਤੋਂ ਇਲਾਵਾ, 64-ਬਿੱਟ ਲੋਡਸਟੋਰ ਮਾਰਗ, 128-ਬਿੱਟ AMBA 4 AXI ਬੱਸਾਂ ਅਤੇ ਵਧੇ ਹੋਏ TLB ਆਕਾਰ (256 ਐਂਟਰੀ, Cortex-A128 ਅਤੇ Cortex-A9 ਲਈ 5 ਐਂਟਰੀ ਤੋਂ ਵੱਧ) ਦੇ ਨਾਲ, ਸ਼ਾਖਾ ਭਵਿੱਖਬਾਣੀ ਵਿੱਚ ਸੁਧਾਰ ਅਤੇ ਬਿਹਤਰ ਮੈਮੋਰੀ ਸਿਸਟਮ ਪ੍ਰਦਰਸ਼ਨ ਹੈ, ਵੱਡੇ ਵਰਕਲੋਡਾਂ ਲਈ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਵਧਾਉਂਦਾ ਹੈ ਜਿਵੇਂ ਕਿ web ਬ੍ਰਾਉਜ਼ਿੰਗ.
ਥੰਬ-2 ਤਕਨਾਲੋਜੀ
ਇਹ ਰਵਾਇਤੀ ਆਰਮ ਕੋਡ ਦੀ ਸਿਖਰਲੀ ਕਾਰਗੁਜ਼ਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਅਤੇ ਨਾਲ ਹੀ ਹਦਾਇਤਾਂ ਦੇ ਸਟੋਰੇਜ ਲਈ ਮੈਮੋਰੀ ਦੀ ਲੋੜ ਵਿੱਚ 30% ਤੱਕ ਦੀ ਕਮੀ ਵੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
ਟਰੱਸਟ ਜ਼ੋਨ ਤਕਨਾਲੋਜੀ
ਡਿਜੀਟਲ ਅਧਿਕਾਰ ਪ੍ਰਬੰਧਨ ਤੋਂ ਲੈ ਕੇ ਇਲੈਕਟ੍ਰਾਨਿਕ ਭੁਗਤਾਨ ਤੱਕ ਸੁਰੱਖਿਆ ਐਪਲੀਕੇਸ਼ਨਾਂ ਦੇ ਭਰੋਸੇਯੋਗ ਲਾਗੂਕਰਨ ਨੂੰ ਯਕੀਨੀ ਬਣਾਉਂਦਾ ਹੈ। ਤਕਨਾਲੋਜੀ ਅਤੇ ਉਦਯੋਗ ਭਾਈਵਾਲਾਂ ਤੋਂ ਵਿਆਪਕ ਸਮਰਥਨ।

DS13875 Rev 5

19/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

ਨੀਓਨ
NEON ਤਕਨਾਲੋਜੀ ਮਲਟੀਮੀਡੀਆ ਅਤੇ ਸਿਗਨਲ ਪ੍ਰੋਸੈਸਿੰਗ ਐਲਗੋਰਿਦਮ ਜਿਵੇਂ ਕਿ ਵੀਡੀਓ ਏਨਕੋਡ/ਡੀਕੋਡ, 2D/3D ਗ੍ਰਾਫਿਕਸ, ਗੇਮਿੰਗ, ਆਡੀਓ ਅਤੇ ਸਪੀਚ ਪ੍ਰੋਸੈਸਿੰਗ, ਚਿੱਤਰ ਪ੍ਰੋਸੈਸਿੰਗ, ਟੈਲੀਫੋਨੀ ਅਤੇ ਧੁਨੀ ਸੰਸਲੇਸ਼ਣ ਨੂੰ ਤੇਜ਼ ਕਰ ਸਕਦੀ ਹੈ। Cortex-A7 ਇੱਕ ਇੰਜਣ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਜੋ Cortex-A7 ਫਲੋਟਿੰਗ-ਪੁਆਇੰਟ ਯੂਨਿਟ (FPU) ਦੀ ਕਾਰਗੁਜ਼ਾਰੀ ਅਤੇ ਕਾਰਜਸ਼ੀਲਤਾ ਅਤੇ ਮੀਡੀਆ ਅਤੇ ਸਿਗਨਲ ਪ੍ਰੋਸੈਸਿੰਗ ਫੰਕਸ਼ਨਾਂ ਦੇ ਹੋਰ ਪ੍ਰਵੇਗ ਲਈ NEON ਐਡਵਾਂਸਡ SIMD ਨਿਰਦੇਸ਼ ਸੈੱਟ ਨੂੰ ਲਾਗੂ ਕਰਨ ਦੀ ਪੇਸ਼ਕਸ਼ ਕਰਦਾ ਹੈ। NEON Cortex-A7 ਪ੍ਰੋਸੈਸਰ FPU ਨੂੰ ਇੱਕ ਕਵਾਡ-MAC ਅਤੇ ਵਾਧੂ 64-ਬਿੱਟ ਅਤੇ 128-ਬਿੱਟ ਰਜਿਸਟਰ ਸੈੱਟ ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ ਵਧਾਉਂਦਾ ਹੈ ਜੋ 8-, 16- ਅਤੇ 32-ਬਿੱਟ ਪੂਰਨ ਅੰਕ ਅਤੇ 32-ਬਿੱਟ ਫਲੋਟਿੰਗ-ਪੁਆਇੰਟ ਡੇਟਾ ਮਾਤਰਾਵਾਂ ਉੱਤੇ SIMD ਓਪਰੇਸ਼ਨਾਂ ਦੇ ਇੱਕ ਅਮੀਰ ਸੈੱਟ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ।
ਹਾਰਡਵੇਅਰ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ
ਡੇਟਾ ਪ੍ਰਬੰਧਨ ਅਤੇ ਆਰਬਿਟਰੇਸ਼ਨ ਲਈ ਬਹੁਤ ਕੁਸ਼ਲ ਹਾਰਡਵੇਅਰ ਸਹਾਇਤਾ, ਜਿਸ ਨਾਲ ਕਈ ਸੌਫਟਵੇਅਰ ਵਾਤਾਵਰਣ ਅਤੇ ਉਹਨਾਂ ਦੇ ਐਪਲੀਕੇਸ਼ਨ ਇੱਕੋ ਸਮੇਂ ਸਿਸਟਮ ਸਮਰੱਥਾਵਾਂ ਤੱਕ ਪਹੁੰਚ ਕਰਨ ਦੇ ਯੋਗ ਹੁੰਦੇ ਹਨ। ਇਹ ਉਹਨਾਂ ਡਿਵਾਈਸਾਂ ਦੀ ਪ੍ਰਾਪਤੀ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਂਦਾ ਹੈ ਜੋ ਮਜ਼ਬੂਤ ​​ਹਨ, ਵਰਚੁਅਲ ਵਾਤਾਵਰਣਾਂ ਦੇ ਨਾਲ ਜੋ ਇੱਕ ਦੂਜੇ ਤੋਂ ਚੰਗੀ ਤਰ੍ਹਾਂ ਅਲੱਗ ਹਨ।
ਅਨੁਕੂਲਿਤ L1 ਕੈਸ਼
ਪ੍ਰਦਰਸ਼ਨ ਅਤੇ ਪਾਵਰ ਅਨੁਕੂਲਿਤ L1 ਕੈਸ਼ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਵੱਧ ਤੋਂ ਵੱਧ ਕਰਨ ਅਤੇ ਬਿਜਲੀ ਦੀ ਖਪਤ ਨੂੰ ਘੱਟ ਤੋਂ ਘੱਟ ਕਰਨ ਲਈ ਘੱਟੋ-ਘੱਟ ਪਹੁੰਚ ਲੇਟੈਂਸੀ ਤਕਨੀਕਾਂ ਨੂੰ ਜੋੜਦੇ ਹਨ।
ਏਕੀਕ੍ਰਿਤ L2 ਕੈਸ਼ ਕੰਟਰੋਲਰ
ਉੱਚ-ਫ੍ਰੀਕੁਐਂਸੀ ਵਿੱਚ ਕੈਸ਼ਡ ਮੈਮੋਰੀ ਤੱਕ ਘੱਟ-ਲੇਟੈਂਸੀ ਅਤੇ ਉੱਚ-ਬੈਂਡਵਿਡਥ ਪਹੁੰਚ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ, ਜਾਂ ਆਫ-ਚਿੱਪ ਮੈਮੋਰੀ ਪਹੁੰਚ ਨਾਲ ਸੰਬੰਧਿਤ ਪਾਵਰ ਖਪਤ ਨੂੰ ਘਟਾਉਣ ਲਈ।
ਕਾਰਟੈਕਸ-ਏ7 ਫਲੋਟਿੰਗ-ਪੁਆਇੰਟ ਯੂਨਿਟ (FPU)
FPU ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਵਾਲੇ ਸਿੰਗਲ ਅਤੇ ਡਬਲ ਸ਼ੁੱਧਤਾ ਫਲੋਟਿੰਗ-ਪੁਆਇੰਟ ਨਿਰਦੇਸ਼ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਜੋ Arm VFPv4 ਆਰਕੀਟੈਕਚਰ ਦੇ ਅਨੁਕੂਲ ਹਨ ਜੋ ਕਿ Arm ਫਲੋਟਿੰਗ-ਪੁਆਇੰਟ ਕੋਪ੍ਰੋਸੈਸਰ ਦੀਆਂ ਪਿਛਲੀਆਂ ਪੀੜ੍ਹੀਆਂ ਦੇ ਅਨੁਕੂਲ ਸਾਫਟਵੇਅਰ ਹੈ।
ਸਨੂਪ ਕੰਟਰੋਲ ਯੂਨਿਟ (SCU)
SCU ਪ੍ਰੋਸੈਸਰ ਲਈ ਇੰਟਰਕਨੈਕਟ, ਆਰਬਿਟਰੇਸ਼ਨ, ਸੰਚਾਰ, ਕੈਸ਼ ਤੋਂ ਕੈਸ਼ ਅਤੇ ਸਿਸਟਮ ਮੈਮੋਰੀ ਟ੍ਰਾਂਸਫਰ, ਕੈਸ਼ ਕੋਹੇਰੈਂਸ ਅਤੇ ਹੋਰ ਸਮਰੱਥਾਵਾਂ ਦੇ ਪ੍ਰਬੰਧਨ ਲਈ ਜ਼ਿੰਮੇਵਾਰ ਹੈ।
ਇਹ ਸਿਸਟਮ ਇਕਸਾਰਤਾ ਹਰੇਕ OS ਡਰਾਈਵਰ ਦੇ ਅੰਦਰ ਸਾਫਟਵੇਅਰ ਇਕਸਾਰਤਾ ਬਣਾਈ ਰੱਖਣ ਵਿੱਚ ਸ਼ਾਮਲ ਸਾਫਟਵੇਅਰ ਜਟਿਲਤਾ ਨੂੰ ਵੀ ਘਟਾਉਂਦੀ ਹੈ।
ਜੈਨਰਿਕ ਇੰਟਰੱਪਟ ਕੰਟਰੋਲਰ (GIC)
ਮਿਆਰੀ ਅਤੇ ਆਰਕੀਟੈਕਟਡ ਇੰਟਰੱਪਟ ਕੰਟਰੋਲਰ ਨੂੰ ਲਾਗੂ ਕਰਦੇ ਹੋਏ, GIC ਇੰਟਰ-ਪ੍ਰੋਸੈਸਰ ਸੰਚਾਰ ਅਤੇ ਸਿਸਟਮ ਇੰਟਰੱਪਟਾਂ ਦੇ ਰੂਟਿੰਗ ਅਤੇ ਤਰਜੀਹੀਕਰਨ ਲਈ ਇੱਕ ਅਮੀਰ ਅਤੇ ਲਚਕਦਾਰ ਪਹੁੰਚ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
192 ਸੁਤੰਤਰ ਰੁਕਾਵਟਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹੋਏ, ਸਾਫਟਵੇਅਰ ਨਿਯੰਤਰਣ ਅਧੀਨ, ਹਾਰਡਵੇਅਰ ਨੂੰ ਤਰਜੀਹ ਦਿੱਤੀ ਜਾਂਦੀ ਹੈ, ਅਤੇ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਅਤੇ ਟਰੱਸਟ ਜ਼ੋਨ ਸਾਫਟਵੇਅਰ ਪ੍ਰਬੰਧਨ ਪਰਤ ਦੇ ਵਿਚਕਾਰ ਰੂਟ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
ਇਹ ਰੂਟਿੰਗ ਲਚਕਤਾ ਅਤੇ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਵਿੱਚ ਇੰਟਰੱਪਟਾਂ ਦੇ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਲਈ ਸਮਰਥਨ, ਹਾਈਪਰਵਾਈਜ਼ਰ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ ਹੱਲ ਦੀਆਂ ਸਮਰੱਥਾਵਾਂ ਨੂੰ ਵਧਾਉਣ ਲਈ ਲੋੜੀਂਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵਿੱਚੋਂ ਇੱਕ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।

20/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.2
3.2.1
3.2.2

ਯਾਦਾਂ
ਬਾਹਰੀ SDRAM
STM32MP133C/F ਡਿਵਾਈਸਾਂ ਬਾਹਰੀ SDRAM ਲਈ ਇੱਕ ਕੰਟਰੋਲਰ ਨੂੰ ਏਮਬੈਡ ਕਰਦੀਆਂ ਹਨ ਜੋ ਇਹਨਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੀਆਂ ਹਨ: · LPDDR2 ਜਾਂ LPDDR3, 16-ਬਿੱਟ ਡੇਟਾ, 1 Gbyte ਤੱਕ, 533 MHz ਘੜੀ ਤੱਕ · DDR3 ਜਾਂ DDR3L, 16-ਬਿੱਟ ਡੇਟਾ, 1 Gbyte ਤੱਕ, 533 MHz ਘੜੀ ਤੱਕ
ਏਮਬੈਡਡ SRAM
ਸਾਰੇ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇਹ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹਨ: · SYSRAM: 128 Kbytes (ਪ੍ਰੋਗਰਾਮੇਬਲ ਆਕਾਰ ਸੁਰੱਖਿਅਤ ਜ਼ੋਨ ਦੇ ਨਾਲ) · AHB SRAM: 32 Kbytes (ਸੁਰੱਖਿਅਤ) · BKPSRAM (ਬੈਕਅੱਪ SRAM): 8 Kbytes
ਇਸ ਖੇਤਰ ਦੀ ਸਮੱਗਰੀ ਸੰਭਾਵੀ ਅਣਚਾਹੇ ਲਿਖਣ ਪਹੁੰਚਾਂ ਤੋਂ ਸੁਰੱਖਿਅਤ ਹੈ, ਅਤੇ ਇਸਨੂੰ ਸਟੈਂਡਬਾਏ ਜਾਂ VBAT ਮੋਡ ਵਿੱਚ ਰੱਖਿਆ ਜਾ ਸਕਦਾ ਹੈ। BKPSRAM ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.3

DDR3/DDR3L/LPDDR2/LPDDR3 ਕੰਟਰੋਲਰ (DDRCTRL)

DDRCTRL ਨੂੰ DDRPHYC ਨਾਲ ਜੋੜ ਕੇ DDR ਮੈਮੋਰੀ ਸਬਸਿਸਟਮ ਲਈ ਇੱਕ ਸੰਪੂਰਨ ਮੈਮੋਰੀ ਇੰਟਰਫੇਸ ਹੱਲ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। · ਇੱਕ 64-ਬਿੱਟ AMBA 4 AXI ਪੋਰਟ ਇੰਟਰਫੇਸ (XPI) · AXI ਘੜੀ ਕੰਟਰੋਲਰ ਨਾਲ ਅਸਿੰਕ੍ਰੋਨਸ · DDR ਮੈਮੋਰੀ ਸਾਈਫਰ ਇੰਜਣ (DDRMCE) ਜਿਸ ਵਿੱਚ AES-128 DDR ਔਨ-ਦ-ਫਲਾਈ ਰਾਈਟ ਹੈ।
ਇਨਕ੍ਰਿਪਸ਼ਨ/ਰੀਡ ਡੀਕ੍ਰਿਪਸ਼ਨ। · ਸਮਰਥਿਤ ਮਿਆਰ:
JEDEC DDR3 SDRAM ਨਿਰਧਾਰਨ, 79-ਬਿੱਟ ਇੰਟਰਫੇਸ ਦੇ ਨਾਲ DDR3/3L ਲਈ JESD3-16E
JEDEC LPDDR2 SDRAM ਨਿਰਧਾਰਨ, 209-ਬਿੱਟ ਇੰਟਰਫੇਸ ਦੇ ਨਾਲ LPDDR2 ਲਈ JESD2-16E
JEDEC LPDDR3 SDRAM ਨਿਰਧਾਰਨ, 209-ਬਿੱਟ ਇੰਟਰਫੇਸ ਦੇ ਨਾਲ LPDDR3 ਲਈ JESD3-16B
· ਐਡਵਾਂਸਡ ਸ਼ਡਿਊਲਰ ਅਤੇ SDRAM ਕਮਾਂਡ ਜਨਰੇਟਰ · ਪ੍ਰੋਗਰਾਮੇਬਲ ਪੂਰੀ ਡਾਟਾ ਚੌੜਾਈ (16-ਬਿੱਟ) ਜਾਂ ਅੱਧੀ ਡਾਟਾ ਚੌੜਾਈ (8-ਬਿੱਟ) · ਰੀਡ 'ਤੇ ਤਿੰਨ ਟ੍ਰੈਫਿਕ ਕਲਾਸਾਂ ਅਤੇ ਲਿਖਣ 'ਤੇ ਦੋ ਟ੍ਰੈਫਿਕ ਕਲਾਸਾਂ ਦੇ ਨਾਲ ਐਡਵਾਂਸਡ QoS ਸਹਾਇਤਾ · ਘੱਟ ਤਰਜੀਹ ਵਾਲੇ ਟ੍ਰੈਫਿਕ ਦੀ ਭੁੱਖਮਰੀ ਤੋਂ ਬਚਣ ਲਈ ਵਿਕਲਪ · ਰੀਡ-ਆਫਟਰ-ਰੀਡ (WAR) ਅਤੇ ਰੀਡ-ਆਫਟਰ-ਰਾਈਟ (RAW) ਲਈ ਗਾਰੰਟੀਸ਼ੁਦਾ ਇਕਸਾਰਤਾ
AXI ਪੋਰਟ · ਬਰਸਟ ਲੰਬਾਈ ਵਿਕਲਪਾਂ ਲਈ ਪ੍ਰੋਗਰਾਮੇਬਲ ਸਹਾਇਤਾ (4, 8, 16) · ਇੱਕੋ ਪਤੇ 'ਤੇ ਕਈ ਲਿਖਤਾਂ ਨੂੰ ਇੱਕ ਵਿੱਚ ਜੋੜਨ ਦੀ ਆਗਿਆ ਦੇਣ ਲਈ ਲਿਖੋ ਜੋੜੋ
ਸਿੰਗਲ ਰਾਈਟ · ਸਿੰਗਲ ਰੈਂਕ ਕੌਂਫਿਗਰੇਸ਼ਨ

DS13875 Rev 5

21/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

· ਪ੍ਰੋਗਰਾਮੇਬਲ ਸਮੇਂ ਲਈ ਲੈਣ-ਦੇਣ ਦੀ ਘਾਟ ਕਾਰਨ ਆਟੋਮੈਟਿਕ SDRAM ਪਾਵਰ-ਡਾਊਨ ਐਂਟਰੀ ਅਤੇ ਐਗਜ਼ਿਟ ਦਾ ਸਮਰਥਨ
· ਲੈਣ-ਦੇਣ ਦੀ ਘਾਟ ਕਾਰਨ ਆਟੋਮੈਟਿਕ ਕਲਾਕ ਸਟਾਪ (LPDDR2/3) ਐਂਟਰੀ ਅਤੇ ਐਗਜ਼ਿਟ ਦਾ ਸਮਰਥਨ
· ਹਾਰਡਵੇਅਰ ਘੱਟ-ਪਾਵਰ ਇੰਟਰਫੇਸ ਰਾਹੀਂ ਪ੍ਰੋਗਰਾਮੇਬਲ ਸਮੇਂ ਲਈ ਲੈਣ-ਦੇਣ ਦੀ ਘਾਟ ਕਾਰਨ ਆਟੋਮੈਟਿਕ ਘੱਟ-ਪਾਵਰ ਮੋਡ ਓਪਰੇਸ਼ਨ ਦਾ ਸਮਰਥਨ
· ਪ੍ਰੋਗਰਾਮੇਬਲ ਪੇਜਿੰਗ ਨੀਤੀ · ਆਟੋਮੈਟਿਕ ਜਾਂ ਸਾਫਟਵੇਅਰ ਕੰਟਰੋਲ ਅਧੀਨ ਸਵੈ-ਰਿਫਰੈਸ਼ ਐਂਟਰੀ ਅਤੇ ਐਗਜ਼ਿਟ ਦਾ ਸਮਰਥਨ · ਸਾਫਟਵੇਅਰ ਕੰਟਰੋਲ ਅਧੀਨ ਡੂੰਘੀ ਪਾਵਰ-ਡਾਊਨ ਐਂਟਰੀ ਅਤੇ ਐਗਜ਼ਿਟ ਦਾ ਸਮਰਥਨ (LPDDR2 ਅਤੇ
LPDDR3) · ਸਾਫ਼ਟਵੇਅਰ ਕੰਟਰੋਲ ਅਧੀਨ ਸਪਸ਼ਟ SDRAM ਮੋਡ ਰਜਿਸਟਰ ਅੱਪਡੇਟ ਦਾ ਸਮਰਥਨ · ਲਚਕਦਾਰ ਐਡਰੈੱਸ ਮੈਪਰ ਲਾਜਿਕ ਜੋ ਕਿ ਕਤਾਰ, ਕਾਲਮ, ਦੀ ਐਪਲੀਕੇਸ਼ਨ ਵਿਸ਼ੇਸ਼ ਮੈਪਿੰਗ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।
ਬੈਂਕ ਬਿੱਟ · ਉਪਭੋਗਤਾ-ਚੋਣਯੋਗ ਰਿਫਰੈਸ਼ ਕੰਟਰੋਲ ਵਿਕਲਪ · ਪ੍ਰਦਰਸ਼ਨ ਨਿਗਰਾਨੀ ਅਤੇ ਟਿਊਨਿੰਗ ਲਈ ਮਦਦ ਲਈ DDRPERFM ਸੰਬੰਧਿਤ ਬਲਾਕ
DDRCTRL ਅਤੇ DDRPHYC ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
DDRMCE (DDR ਮੈਮੋਰੀ ਸਾਈਫਰ ਇੰਜਣ) ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹੇਠਾਂ ਦਿੱਤੀਆਂ ਗਈਆਂ ਹਨ: · AXI ਸਿਸਟਮ ਬੱਸ ਮਾਸਟਰ/ਸਲੇਵ ਇੰਟਰਫੇਸ (64-ਬਿੱਟ) · ਇਨ-ਲਾਈਨ ਇਨਕ੍ਰਿਪਸ਼ਨ (ਰਾਈਟ ਲਈ) ਅਤੇ ਡੀਕ੍ਰਿਪਸ਼ਨ (ਰੀਡ ਲਈ), ਏਮਬੈਡਡ ਫਾਇਰਵਾਲ 'ਤੇ ਅਧਾਰਤ
ਪ੍ਰੋਗਰਾਮਿੰਗ · ਪ੍ਰਤੀ ਖੇਤਰ ਦੋ ਇਨਕ੍ਰਿਪਸ਼ਨ ਮੋਡ (ਵੱਧ ਤੋਂ ਵੱਧ ਇੱਕ ਖੇਤਰ): ਕੋਈ ਇਨਕ੍ਰਿਪਸ਼ਨ ਨਹੀਂ (ਬਾਈਪਾਸ ਮੋਡ),
ਬਲਾਕ ਸਾਈਫਰ ਮੋਡ · 64-Kbyte ਗ੍ਰੈਨਿਊਲੈਰਿਟੀ ਨਾਲ ਪਰਿਭਾਸ਼ਿਤ ਖੇਤਰਾਂ ਦੀ ਸ਼ੁਰੂਆਤ ਅਤੇ ਅੰਤ · ਡਿਫਾਲਟ ਫਿਲਟਰਿੰਗ (ਖੇਤਰ 0): ਕੋਈ ਵੀ ਪਹੁੰਚ ਦਿੱਤੀ ਗਈ ਹੈ · ਖੇਤਰ ਪਹੁੰਚ ਫਿਲਟਰਿੰਗ: ਕੋਈ ਨਹੀਂ
ਸਮਰਥਿਤ ਬਲਾਕ ਸਾਈਫਰ: AES ਸਮਰਥਿਤ ਚੇਨਿੰਗ ਮੋਡ · AES ਸਾਈਫਰ ਵਾਲਾ ਬਲਾਕ ਮੋਡ NIST FIPS ਪ੍ਰਕਾਸ਼ਨ 197 ਐਡਵਾਂਸਡ ਐਨਕ੍ਰਿਪਸ਼ਨ ਸਟੈਂਡਰਡ (AES) ਵਿੱਚ ਦਰਸਾਏ ਗਏ ECB ਮੋਡ ਦੇ ਅਨੁਕੂਲ ਹੈ, https://keccak.team 'ਤੇ ਪ੍ਰਕਾਸ਼ਿਤ Keccak-400 ਐਲਗੋਰਿਦਮ 'ਤੇ ਅਧਾਰਤ ਇੱਕ ਸੰਬੰਧਿਤ ਕੁੰਜੀ ਡੈਰੀਵੇਸ਼ਨ ਫੰਕਸ਼ਨ ਦੇ ਨਾਲ। webਸਾਈਟ। · ਸਿਰਫ਼-ਲਿਖਣ ਵਾਲੇ ਅਤੇ ਲਾਕ ਕਰਨ ਯੋਗ ਮਾਸਟਰ ਕੁੰਜੀ ਰਜਿਸਟਰਾਂ ਦਾ ਇੱਕ ਸੈੱਟ · AHB ਸੰਰਚਨਾ ਪੋਰਟ, ਵਿਸ਼ੇਸ਼ ਅਧਿਕਾਰ ਪ੍ਰਾਪਤ ਜਾਗਰੂਕ

22/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.4

DDR (TZC) ਲਈ TrustZone ਐਡਰੈੱਸ ਸਪੇਸ ਕੰਟਰੋਲਰ

TZC ਦੀ ਵਰਤੋਂ ਟਰੱਸਟ ਜ਼ੋਨ ਅਧਿਕਾਰਾਂ ਦੇ ਅਨੁਸਾਰ ਅਤੇ ਨੌਂ ਪ੍ਰੋਗਰਾਮੇਬਲ ਖੇਤਰਾਂ 'ਤੇ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਮਾਸਟਰ (NSAID) ਦੇ ਅਨੁਸਾਰ DDR ਕੰਟਰੋਲਰ ਨੂੰ ਪੜ੍ਹਨ/ਲਿਖਣ ਦੀਆਂ ਪਹੁੰਚਾਂ ਨੂੰ ਫਿਲਟਰ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ: · ਸਿਰਫ਼ ਭਰੋਸੇਯੋਗ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਸਮਰਥਿਤ ਸੰਰਚਨਾ · ਇੱਕ ਫਿਲਟਰ ਯੂਨਿਟ · ਨੌਂ ਖੇਤਰ:
ਖੇਤਰ 0 ਹਮੇਸ਼ਾ ਸਮਰੱਥ ਹੁੰਦਾ ਹੈ ਅਤੇ ਪੂਰੀ ਐਡਰੈੱਸ ਰੇਂਜ ਨੂੰ ਕਵਰ ਕਰਦਾ ਹੈ। ਖੇਤਰ 1 ਤੋਂ 8 ਵਿੱਚ ਪ੍ਰੋਗਰਾਮੇਬਲ ਬੇਸ-/ਐਂਡ-ਐਡਰੈੱਸ ਹੁੰਦਾ ਹੈ ਅਤੇ ਇਹਨਾਂ ਨੂੰ ਨਿਰਧਾਰਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ
ਕੋਈ ਵੀ ਇੱਕ ਜਾਂ ਦੋਵੇਂ ਫਿਲਟਰ। · ਪ੍ਰਤੀ ਖੇਤਰ ਪ੍ਰੋਗਰਾਮ ਕੀਤੇ ਸੁਰੱਖਿਅਤ ਅਤੇ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਪਹੁੰਚ ਅਨੁਮਤੀਆਂ · NSAID ਦੇ ਅਨੁਸਾਰ ਫਿਲਟਰ ਕੀਤੀਆਂ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਪਹੁੰਚਾਂ · ਇੱਕੋ ਫਿਲਟਰ ਦੁਆਰਾ ਨਿਯੰਤਰਿਤ ਖੇਤਰ ਓਵਰਲੈਪ ਨਹੀਂ ਹੋਣੇ ਚਾਹੀਦੇ · ਗਲਤੀ ਅਤੇ/ਜਾਂ ਰੁਕਾਵਟ ਵਾਲੇ ਅਸਫਲ ਮੋਡ · ਸਵੀਕ੍ਰਿਤੀ ਸਮਰੱਥਾ = 256 · ਹਰੇਕ ਫਿਲਟਰ ਨੂੰ ਸਮਰੱਥ ਅਤੇ ਅਯੋਗ ਕਰਨ ਲਈ ਗੇਟ ਕੀਪਰ ਤਰਕ · ਸੱਟੇਬਾਜ਼ੀ ਪਹੁੰਚਾਂ

DS13875 Rev 5

23/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.5

ਬੂਟ .ੰਗ

ਸ਼ੁਰੂਆਤ 'ਤੇ, ਅੰਦਰੂਨੀ ਬੂਟ ROM ਦੁਆਰਾ ਵਰਤਿਆ ਜਾਣ ਵਾਲਾ ਬੂਟ ਸਰੋਤ BOOT ਪਿੰਨ ਅਤੇ OTP ਬਾਈਟਾਂ ਦੁਆਰਾ ਚੁਣਿਆ ਜਾਂਦਾ ਹੈ।

ਸਾਰਣੀ 2. ਬੂਟ ਮੋਡ

BOOT2 BOOT1 BOOT0 ਸ਼ੁਰੂਆਤੀ ਬੂਟ ਮੋਡ

ਟਿੱਪਣੀਆਂ

ਆਉਣ ਵਾਲੇ ਕਨੈਕਸ਼ਨ ਦੀ ਉਡੀਕ ਇਸ ਸਮੇਂ ਕਰੋ:

0

0

0

UART ਅਤੇ USB(1)

ਡਿਫਾਲਟ ਪਿੰਨਾਂ 'ਤੇ USART3/6 ਅਤੇ UART4/5/7/8

OTG_HS_DP/DM ਪਿੰਨਾਂ (2) 'ਤੇ USB ਹਾਈ-ਸਪੀਡ ਡਿਵਾਈਸ

0

0

1 ਸੀਰੀਅਲ NOR ਫਲੈਸ਼(3) QUADSPI(5) 'ਤੇ ਸੀਰੀਅਲ NOR ਫਲੈਸ਼

0

1

0

ਈ·ਐਮਐਮਸੀ(3)

SDMMC2 'ਤੇ e·MMC (ਡਿਫਾਲਟ)(5)(6)

0

1

1

ਨੈਂਡ ਫਲੈਸ਼(3)

FMC 'ਤੇ SLC NAND ਫਲੈਸ਼

1

0

0

ਡਿਵੈਲਪਮੈਂਟ ਬੂਟ (ਕੋਈ ਫਲੈਸ਼ ਮੈਮੋਰੀ ਬੂਟ ਨਹੀਂ)

ਫਲੈਸ਼ ਮੈਮੋਰੀ (4) ਤੋਂ ਬੂਟ ਕੀਤੇ ਬਿਨਾਂ ਡੀਬੱਗ ਐਕਸੈਸ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ

1

0

1

SD ਕਾਰਡ(3)

SDMMC1 'ਤੇ SD ਕਾਰਡ (ਡਿਫਾਲਟ)(5)(6)

ਆਉਣ ਵਾਲੇ ਕਨੈਕਸ਼ਨ ਦੀ ਉਡੀਕ ਇਸ ਸਮੇਂ ਕਰੋ:

1

1

ਡਿਫਾਲਟ ਪਿੰਨਾਂ 'ਤੇ 0 UART ਅਤੇ USB(1)(3) USART3/6 ਅਤੇ UART4/5/7/8

OTG_HS_DP/DM ਪਿੰਨਾਂ (2) 'ਤੇ USB ਹਾਈ-ਸਪੀਡ ਡਿਵਾਈਸ

1

1

1 ਸੀਰੀਅਲ NAND ਫਲੈਸ਼(3) QUADSPI(5) 'ਤੇ ਸੀਰੀਅਲ NAND ਫਲੈਸ਼

1. OTP ਸੈਟਿੰਗਾਂ ਦੁਆਰਾ ਅਯੋਗ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। 2. USB ਨੂੰ HSE ਘੜੀ/ਕ੍ਰਿਸਟਲ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ (OTP ਸੈਟਿੰਗਾਂ ਦੇ ਨਾਲ ਅਤੇ ਬਿਨਾਂ ਸਮਰਥਿਤ ਫ੍ਰੀਕੁਐਂਸੀ ਲਈ AN5474 ਵੇਖੋ)। 3. ਬੂਟ ਸਰੋਤ ਨੂੰ OTP ਸੈਟਿੰਗਾਂ ਦੁਆਰਾ ਬਦਲਿਆ ਜਾ ਸਕਦਾ ਹੈ (ਉਦਾਹਰਣ ਵਜੋਂampSD ਕਾਰਡ 'ਤੇ ਸ਼ੁਰੂਆਤੀ ਬੂਟ, ਫਿਰ OTP ਸੈਟਿੰਗਾਂ ਦੇ ਨਾਲ e·MMC)। 4. PA7 ਨੂੰ ਟੌਗਲ ਕਰਨ ਲਈ ਅਨੰਤ ਲੂਪ ਵਿੱਚ Cortex®-A13 ਕੋਰ। 5. ਡਿਫਾਲਟ ਪਿੰਨਾਂ ਨੂੰ OTP ਦੁਆਰਾ ਬਦਲਿਆ ਜਾ ਸਕਦਾ ਹੈ। 6. ਵਿਕਲਪਕ ਤੌਰ 'ਤੇ, ਇਸ ਡਿਫਾਲਟ ਤੋਂ ਇਲਾਵਾ ਇੱਕ ਹੋਰ SDMMC ਇੰਟਰਫੇਸ OTP ਦੁਆਰਾ ਚੁਣਿਆ ਜਾ ਸਕਦਾ ਹੈ।

ਹਾਲਾਂਕਿ ਹੇਠਲੇ ਪੱਧਰ ਦਾ ਬੂਟ ਅੰਦਰੂਨੀ ਘੜੀਆਂ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਕੀਤਾ ਜਾਂਦਾ ਹੈ, ST ਦੁਆਰਾ ਸਪਲਾਈ ਕੀਤੇ ਸਾਫਟਵੇਅਰ ਪੈਕੇਜਾਂ ਦੇ ਨਾਲ-ਨਾਲ DDR, USB (ਪਰ ਇਹਨਾਂ ਤੱਕ ਸੀਮਿਤ ਨਹੀਂ) ਵਰਗੇ ਪ੍ਰਮੁੱਖ ਬਾਹਰੀ ਇੰਟਰਫੇਸਾਂ ਲਈ HSE ਪਿੰਨਾਂ 'ਤੇ ਕਨੈਕਟ ਹੋਣ ਲਈ ਇੱਕ ਕ੍ਰਿਸਟਲ ਜਾਂ ਇੱਕ ਬਾਹਰੀ ਔਸਿਲੇਟਰ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ।
HSE ਪਿੰਨ ਕਨੈਕਸ਼ਨ ਅਤੇ ਸਮਰਥਿਤ ਫ੍ਰੀਕੁਐਂਸੀ ਸੰਬੰਧੀ ਰੁਕਾਵਟਾਂ ਅਤੇ ਸਿਫ਼ਾਰਸ਼ਾਂ ਲਈ RM0475 “STM32MP13xx ਐਡਵਾਂਸਡ ਆਰਮ®-ਅਧਾਰਿਤ 32-ਬਿੱਟ MPUs” ਜਾਂ AN5474 “STM32MP13xx ਲਾਈਨਾਂ ਹਾਰਡਵੇਅਰ ਵਿਕਾਸ ਨਾਲ ਸ਼ੁਰੂਆਤ ਕਰਨਾ” ਵੇਖੋ।

24/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.6

ਪਾਵਰ ਸਪਲਾਈ ਪ੍ਰਬੰਧਨ

3.6.1
ਸਾਵਧਾਨ:

ਬਿਜਲੀ ਸਪਲਾਈ ਸਕੀਮ
· VDD I/Os ਅਤੇ ਸਟੈਂਡਬਾਏ ਮੋਡ ਦੌਰਾਨ ਪਾਵਰ ਵਾਲੇ ਅੰਦਰੂਨੀ ਹਿੱਸੇ ਲਈ ਮੁੱਖ ਸਪਲਾਈ ਹੈ। ਉਪਯੋਗੀ ਵੋਲਯੂਮtage ਰੇਂਜ 1.71 V ਤੋਂ 3.6 V (1.8 V, 2.5 V, 3.0 V ਜਾਂ 3.3 V ਟਾਈਪ) ਹੈ।
VDD_PLL ਅਤੇ VDD_ANA ਨੂੰ VDD ਨਾਲ ਸਟਾਰ-ਕਨੈਕਟ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ। · VDDCPU Cortex-A7 CPU ਸਮਰਪਿਤ ਵੋਲਯੂਮ ਹੈtage ਸਪਲਾਈ, ਜਿਸਦਾ ਮੁੱਲ ਇਸ 'ਤੇ ਨਿਰਭਰ ਕਰਦਾ ਹੈ
ਲੋੜੀਂਦੀ CPU ਬਾਰੰਬਾਰਤਾ। ਰਨ ਮੋਡ ਵਿੱਚ 1.22 V ਤੋਂ 1.38 V। VDD VDDCPU ਤੋਂ ਪਹਿਲਾਂ ਮੌਜੂਦ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ। · VDDCORE ਮੁੱਖ ਡਿਜੀਟਲ ਵੋਲਯੂਮ ਹੈtage ਅਤੇ ਆਮ ਤੌਰ 'ਤੇ ਸਟੈਂਡਬਾਏ ਮੋਡ ਦੌਰਾਨ ਬੰਦ ਹੁੰਦਾ ਹੈ। ਵੋਲਯੂਮtagਰਨ ਮੋਡ ਵਿੱਚ e ਰੇਂਜ 1.21 V ਤੋਂ 1.29 V ਹੈ। VDDCORE ਤੋਂ ਪਹਿਲਾਂ VDD ਮੌਜੂਦ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ। · VBAT ਪਿੰਨ ਨੂੰ ਬਾਹਰੀ ਬੈਟਰੀ (1.6 V < VBAT < 3.6 V) ਨਾਲ ਜੋੜਿਆ ਜਾ ਸਕਦਾ ਹੈ। ਜੇਕਰ ਕੋਈ ਬਾਹਰੀ ਬੈਟਰੀ ਨਹੀਂ ਵਰਤੀ ਜਾਂਦੀ ਹੈ, ਤਾਂ ਇਹ ਪਿੰਨ VDD ਨਾਲ ਜੁੜਿਆ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ। · VDDA ਐਨਾਲਾਗ (ADC/VREF) ਹੈ, ਸਪਲਾਈ ਵੋਲਯੂਮtage (1.62 V ਤੋਂ 3.6 V)। ਅੰਦਰੂਨੀ VREF+ ਦੀ ਵਰਤੋਂ ਕਰਨ ਲਈ VDDA ਨੂੰ VREF+ + 0.3 V ਦੇ ਬਰਾਬਰ ਜਾਂ ਵੱਧ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। · VDDA1V8_REG ਪਿੰਨ ਅੰਦਰੂਨੀ ਰੈਗੂਲੇਟਰ ਦਾ ਆਉਟਪੁੱਟ ਹੈ, ਜੋ ਅੰਦਰੂਨੀ ਤੌਰ 'ਤੇ USB PHY ਅਤੇ USB PLL ਨਾਲ ਜੁੜਿਆ ਹੁੰਦਾ ਹੈ। ਅੰਦਰੂਨੀ VDDA1V8_REG ਰੈਗੂਲੇਟਰ ਡਿਫਾਲਟ ਰੂਪ ਵਿੱਚ ਸਮਰੱਥ ਹੁੰਦਾ ਹੈ ਅਤੇ ਇਸਨੂੰ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਨਿਯੰਤਰਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਇਹ ਹਮੇਸ਼ਾ ਸਟੈਂਡਬਾਏ ਮੋਡ ਦੌਰਾਨ ਬੰਦ ਹੁੰਦਾ ਹੈ।
ਖਾਸ BYPASS_REG1V8 ਪਿੰਨ ਨੂੰ ਕਦੇ ਵੀ ਫਲੋਟਿੰਗ ਨਹੀਂ ਛੱਡਣਾ ਚਾਹੀਦਾ। ਵੋਲਯੂਮ ਨੂੰ ਕਿਰਿਆਸ਼ੀਲ ਜਾਂ ਅਕਿਰਿਆਸ਼ੀਲ ਕਰਨ ਲਈ ਇਸਨੂੰ VSS ਜਾਂ VDD ਨਾਲ ਜੋੜਿਆ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।tage ਰੈਗੂਲੇਟਰ। ਜਦੋਂ VDD = 1.8 V, BYPASS_REG1V8 ਸੈੱਟ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ। · VDDA1V1_REG ਪਿੰਨ ਅੰਦਰੂਨੀ ਰੈਗੂਲੇਟਰ ਦਾ ਆਉਟਪੁੱਟ ਹੈ, ਜੋ ਕਿ USB PHY ਨਾਲ ਅੰਦਰੂਨੀ ਤੌਰ 'ਤੇ ਜੁੜਿਆ ਹੋਇਆ ਹੈ। ਅੰਦਰੂਨੀ VDDA1V1_REG ਰੈਗੂਲੇਟਰ ਡਿਫਾਲਟ ਰੂਪ ਵਿੱਚ ਸਮਰੱਥ ਹੈ ਅਤੇ ਇਸਨੂੰ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਨਿਯੰਤਰਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਇਹ ਹਮੇਸ਼ਾ ਸਟੈਂਡਬਾਏ ਮੋਡ ਦੌਰਾਨ ਬੰਦ ਹੁੰਦਾ ਹੈ।
· VDD3V3_USBHS USB ਹਾਈ-ਸਪੀਡ ਸਪਲਾਈ ਹੈ। ਵੋਲਯੂਮtagਈ ਰੇਂਜ 3.07 V ਤੋਂ 3.6 V ਹੈ.
VDD3V3_USBHS ਮੌਜੂਦ ਨਹੀਂ ਹੋਣਾ ਚਾਹੀਦਾ ਜਦੋਂ ਤੱਕ VDDA1V8_REG ਮੌਜੂਦ ਨਾ ਹੋਵੇ, ਨਹੀਂ ਤਾਂ STM32MP133C/F 'ਤੇ ਸਥਾਈ ਨੁਕਸਾਨ ਹੋ ਸਕਦਾ ਹੈ। ਇਹ PMIC ਰੈਂਕਿੰਗ ਆਰਡਰ ਦੁਆਰਾ ਜਾਂ ਡਿਸਕ੍ਰਿਟ ਕੰਪੋਨੈਂਟ ਪਾਵਰ ਸਪਲਾਈ ਲਾਗੂ ਕਰਨ ਦੇ ਮਾਮਲੇ ਵਿੱਚ ਬਾਹਰੀ ਕੰਪੋਨੈਂਟ ਨਾਲ ਯਕੀਨੀ ਬਣਾਇਆ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।
· VDDSD1 ਅਤੇ VDDSD2 ਕ੍ਰਮਵਾਰ SDMMC1 ਅਤੇ SDMMC2 SD ਕਾਰਡ ਪਾਵਰ ਸਪਲਾਈ ਹਨ ਜੋ ਅਲਟਰਾ-ਹਾਈ-ਸਪੀਡ ਮੋਡ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।
· VDDQ_DDR DDR IO ਸਪਲਾਈ ਹੈ। DDR1.425 ਯਾਦਾਂ ਨੂੰ ਇੰਟਰਫੇਸ ਕਰਨ ਲਈ 1.575 V ਤੋਂ 3 V (1.5 V ਟਾਈਪ)
DDR1.283L ਯਾਦਾਂ ਨੂੰ ਇੰਟਰਫੇਸ ਕਰਨ ਲਈ 1.45 V ਤੋਂ 3 V (1.35 V ਟਾਈਪ.)
LPDDR1.14 ਜਾਂ LPDDR1.3 ਯਾਦਾਂ ਨੂੰ ਇੰਟਰਫੇਸ ਕਰਨ ਲਈ 2 V ਤੋਂ 3 V (1.2 V ਟਾਈਪ.)
ਪਾਵਰ-ਅੱਪ ਅਤੇ ਪਾਵਰ-ਡਾਊਨ ਪੜਾਵਾਂ ਦੌਰਾਨ, ਹੇਠ ਲਿਖੀਆਂ ਪਾਵਰ ਕ੍ਰਮ ਲੋੜਾਂ ਦਾ ਆਦਰ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ:
· ਜਦੋਂ VDD 1 V ਤੋਂ ਘੱਟ ਹੁੰਦਾ ਹੈ, ਤਾਂ ਹੋਰ ਪਾਵਰ ਸਪਲਾਈ (VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR) VDD + 300 mV ਤੋਂ ਘੱਟ ਰਹਿਣੀਆਂ ਚਾਹੀਦੀਆਂ ਹਨ।
· ਜਦੋਂ VDD 1 V ਤੋਂ ਉੱਪਰ ਹੁੰਦਾ ਹੈ, ਤਾਂ ਸਾਰੀਆਂ ਪਾਵਰ ਸਪਲਾਈ ਸੁਤੰਤਰ ਹੁੰਦੀਆਂ ਹਨ।
ਪਾਵਰ-ਡਾਊਨ ਪੜਾਅ ਦੌਰਾਨ, VDD ਅਸਥਾਈ ਤੌਰ 'ਤੇ ਹੋਰ ਸਪਲਾਈਆਂ ਨਾਲੋਂ ਘੱਟ ਹੋ ਸਕਦਾ ਹੈ ਜੇਕਰ STM32MP133C/F ਨੂੰ ਪ੍ਰਦਾਨ ਕੀਤੀ ਗਈ ਊਰਜਾ 1 mJ ਤੋਂ ਘੱਟ ਰਹਿੰਦੀ ਹੈ। ਇਹ ਪਾਵਰ-ਡਾਊਨ ਅਸਥਾਈ ਪੜਾਅ ਦੌਰਾਨ ਬਾਹਰੀ ਡੀਕਪਲਿੰਗ ਕੈਪੇਸੀਟਰਾਂ ਨੂੰ ਵੱਖ-ਵੱਖ ਸਮਾਂ ਸਥਿਰਾਂਕਾਂ ਨਾਲ ਡਿਸਚਾਰਜ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।

DS13875 Rev 5

25/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview
V 3.6
VBOR0 1

ਚਿੱਤਰ 2. ਪਾਵਰ-ਅੱਪ/ਡਾਊਨ ਕ੍ਰਮ

STM32MP133C/F ਦਾ ਪਤਾ

VDDX(1) VDD

3.6.2
ਨੋਟ: 26/219

0.3

ਪਾਵਰ-ਆਨ

ਓਪਰੇਟਿੰਗ ਮੋਡ

ਪਾਵਰ-ਡਾ downਨ

ਸਮਾਂ

ਅਵੈਧ ਸਪਲਾਈ ਖੇਤਰ

VDDX < VDD + 300 mV

VDD ਤੋਂ VDDX ਸੁਤੰਤਰ

MSv47490V1

1. VDDX VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR ਵਿੱਚੋਂ ਕਿਸੇ ਵੀ ਪਾਵਰ ਸਪਲਾਈ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ।

ਪਾਵਰ ਸਪਲਾਈ ਸੁਪਰਵਾਈਜ਼ਰ

ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ ਏਕੀਕ੍ਰਿਤ ਪਾਵਰ-ਆਨ ਰੀਸੈਟ (POR)/ ਪਾਵਰ-ਡਾਊਨ ਰੀਸੈਟ (PDR) ਸਰਕਟਰੀ ਹੈ ਜੋ ਬ੍ਰਾਊਨਆਉਟ ਰੀਸੈਟ (BOR) ਸਰਕਟਰੀ ਦੇ ਨਾਲ ਹੈ:
· ਪਾਵਰ-ਆਨ ਰੀਸੈਟ (POR)
POR ਸੁਪਰਵਾਈਜ਼ਰ VDD ਪਾਵਰ ਸਪਲਾਈ ਦੀ ਨਿਗਰਾਨੀ ਕਰਦਾ ਹੈ ਅਤੇ ਇਸਦੀ ਤੁਲਨਾ ਇੱਕ ਨਿਸ਼ਚਿਤ ਥ੍ਰੈਸ਼ਹੋਲਡ ਨਾਲ ਕਰਦਾ ਹੈ। ਜਦੋਂ VDD ਇਸ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਹੇਠਾਂ ਹੁੰਦਾ ਹੈ ਤਾਂ ਡਿਵਾਈਸ ਰੀਸੈਟ ਮੋਡ ਵਿੱਚ ਰਹਿੰਦੇ ਹਨ, · ਪਾਵਰ-ਡਾਊਨ ਰੀਸੈਟ (PDR)
PDR ਸੁਪਰਵਾਈਜ਼ਰ VDD ਪਾਵਰ ਸਪਲਾਈ ਦੀ ਨਿਗਰਾਨੀ ਕਰਦਾ ਹੈ। ਜਦੋਂ VDD ਇੱਕ ਨਿਸ਼ਚਿਤ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਹੇਠਾਂ ਜਾਂਦਾ ਹੈ ਤਾਂ ਇੱਕ ਰੀਸੈਟ ਤਿਆਰ ਹੁੰਦਾ ਹੈ।
· ਬ੍ਰਾਊਨਆਊਟ ਰੀਸੈਟ (BOR)
BOR ਸੁਪਰਵਾਈਜ਼ਰ VDD ਪਾਵਰ ਸਪਲਾਈ ਦੀ ਨਿਗਰਾਨੀ ਕਰਦਾ ਹੈ। ਤਿੰਨ BOR ਥ੍ਰੈਸ਼ਹੋਲਡ (2.1 ਤੋਂ 2.7 V ਤੱਕ) ਨੂੰ ਵਿਕਲਪ ਬਾਈਟਾਂ ਰਾਹੀਂ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਜਦੋਂ VDD ਇਸ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਹੇਠਾਂ ਜਾਂਦਾ ਹੈ ਤਾਂ ਇੱਕ ਰੀਸੈਟ ਤਿਆਰ ਹੁੰਦਾ ਹੈ।
· ਪਾਵਰ-ਆਨ ਰੀਸੈਟ VDDCORE (POR_VDDCORE) POR_VDDCORE ਸੁਪਰਵਾਈਜ਼ਰ VDDCORE ਪਾਵਰ ਸਪਲਾਈ ਦੀ ਨਿਗਰਾਨੀ ਕਰਦਾ ਹੈ ਅਤੇ ਇਸਦੀ ਤੁਲਨਾ ਇੱਕ ਨਿਸ਼ਚਿਤ ਥ੍ਰੈਸ਼ਹੋਲਡ ਨਾਲ ਕਰਦਾ ਹੈ। VDDCORE ਡੋਮੇਨ ਰੀਸੈਟ ਮੋਡ ਵਿੱਚ ਰਹਿੰਦਾ ਹੈ ਜਦੋਂ VDDCORE ਇਸ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਹੇਠਾਂ ਹੁੰਦਾ ਹੈ।
· ਪਾਵਰ-ਡਾਊਨ ਰੀਸੈਟ VDDCORE (PDR_VDDCORE) PDR_VDDCORE ਸੁਪਰਵਾਈਜ਼ਰ VDDCORE ਪਾਵਰ ਸਪਲਾਈ ਦੀ ਨਿਗਰਾਨੀ ਕਰਦਾ ਹੈ। ਇੱਕ VDDCORE ਡੋਮੇਨ ਰੀਸੈਟ ਉਦੋਂ ਤਿਆਰ ਹੁੰਦਾ ਹੈ ਜਦੋਂ VDDCORE ਇੱਕ ਨਿਸ਼ਚਿਤ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਹੇਠਾਂ ਆ ਜਾਂਦਾ ਹੈ।
· ਪਾਵਰ-ਆਨ-ਰੀਸੈੱਟ VDDCPU (POR_VDDCPU) POR_VDDCPU ਸੁਪਰਵਾਈਜ਼ਰ VDDCPU ਪਾਵਰ ਸਪਲਾਈ ਦੀ ਨਿਗਰਾਨੀ ਕਰਦਾ ਹੈ ਅਤੇ ਇਸਦੀ ਤੁਲਨਾ ਇੱਕ ਨਿਸ਼ਚਿਤ ਥ੍ਰੈਸ਼ਹੋਲਡ ਨਾਲ ਕਰਦਾ ਹੈ। VDDCPU ਡੋਮੇਨ ਰੀਸੈਟ ਮੋਡ ਵਿੱਚ ਰਹਿੰਦਾ ਹੈ ਜਦੋਂ VDDCORE ਇਸ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਹੇਠਾਂ ਹੁੰਦਾ ਹੈ।
PDR_ON ਪਿੰਨ STMicroelectronics ਉਤਪਾਦਨ ਟੈਸਟਾਂ ਲਈ ਰਾਖਵਾਂ ਹੈ ਅਤੇ ਇਸਨੂੰ ਹਮੇਸ਼ਾ ਇੱਕ ਐਪਲੀਕੇਸ਼ਨ ਵਿੱਚ VDD ਨਾਲ ਜੋੜਿਆ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.7

ਘੱਟ-ਪਾਵਰ ਰਣਨੀਤੀ

STM32MP133C/F 'ਤੇ ਬਿਜਲੀ ਦੀ ਖਪਤ ਘਟਾਉਣ ਦੇ ਕਈ ਤਰੀਕੇ ਹਨ: · CPU ਘੜੀਆਂ ਨੂੰ ਹੌਲੀ ਕਰਕੇ ਗਤੀਸ਼ੀਲ ਬਿਜਲੀ ਦੀ ਖਪਤ ਘਟਾਓ ਅਤੇ/ਜਾਂ
ਬੱਸ ਮੈਟ੍ਰਿਕਸ ਘੜੀਆਂ ਅਤੇ/ਜਾਂ ਵਿਅਕਤੀਗਤ ਪੈਰੀਫਿਰਲ ਘੜੀਆਂ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਨਾ। · ਉਪਲਬਧ ਘੱਟ-
ਉਪਭੋਗਤਾ ਐਪਲੀਕੇਸ਼ਨ ਦੀਆਂ ਜ਼ਰੂਰਤਾਂ ਦੇ ਅਨੁਸਾਰ ਪਾਵਰ ਮੋਡ। ਇਹ ਘੱਟ ਸ਼ੁਰੂਆਤੀ ਸਮੇਂ, ਘੱਟ-ਪਾਵਰ ਖਪਤ, ਅਤੇ ਨਾਲ ਹੀ ਉਪਲਬਧ ਵੇਕਅੱਪ ਸਰੋਤਾਂ ਵਿਚਕਾਰ ਸਭ ਤੋਂ ਵਧੀਆ ਸਮਝੌਤਾ ਪ੍ਰਾਪਤ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ। · DVFS (ਡਾਇਨਾਮਿਕ ਵੋਲਯੂਮ) ਦੀ ਵਰਤੋਂ ਕਰੋtage ਅਤੇ ਬਾਰੰਬਾਰਤਾ ਸਕੇਲਿੰਗ) ਓਪਰੇਟਿੰਗ ਪੁਆਇੰਟ ਜੋ ਸਿੱਧੇ ਤੌਰ 'ਤੇ CPU ਘੜੀ ਬਾਰੰਬਾਰਤਾ ਦੇ ਨਾਲ-ਨਾਲ VDDCPU ਆਉਟਪੁੱਟ ਸਪਲਾਈ ਨੂੰ ਕੰਟਰੋਲ ਕਰਦੇ ਹਨ।
ਓਪਰੇਟਿੰਗ ਮੋਡ ਵੱਖ-ਵੱਖ ਸਿਸਟਮ ਹਿੱਸਿਆਂ ਨੂੰ ਘੜੀ ਵੰਡ ਅਤੇ ਸਿਸਟਮ ਦੀ ਸ਼ਕਤੀ ਨੂੰ ਕੰਟਰੋਲ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦੇ ਹਨ। ਸਿਸਟਮ ਓਪਰੇਟਿੰਗ ਮੋਡ MPU ਸਬ-ਸਿਸਟਮ ਦੁਆਰਾ ਚਲਾਇਆ ਜਾਂਦਾ ਹੈ।
MPU ਸਬ-ਸਿਸਟਮ ਲੋ-ਪਾਵਰ ਮੋਡ ਹੇਠਾਂ ਦਿੱਤੇ ਗਏ ਹਨ: · CSleep: CPU ਘੜੀਆਂ ਬੰਦ ਹੋ ਜਾਂਦੀਆਂ ਹਨ ਅਤੇ ਪੈਰੀਫਿਰਲ ਘੜੀ ਇਸ ਤਰ੍ਹਾਂ ਕੰਮ ਕਰਦੀ ਹੈ
ਪਹਿਲਾਂ RCC (ਰੀਸੈੱਟ ਅਤੇ ਘੜੀ ਕੰਟਰੋਲਰ) ਵਿੱਚ ਸੈੱਟ ਕੀਤਾ ਗਿਆ ਸੀ। · CStop: CPU ਪੈਰੀਫਿਰਲ(ਆਂ) ਘੜੀਆਂ ਬੰਦ ਹੋ ਜਾਂਦੀਆਂ ਹਨ। · CStandby: VDDCPU OFF
WFI (ਇੰਟਰਪਟ ਲਈ ਉਡੀਕ ਕਰੋ) ਜਾਂ WFE (ਇਵੈਂਟ ਲਈ ਉਡੀਕ ਕਰੋ) ਨਿਰਦੇਸ਼ਾਂ ਨੂੰ ਲਾਗੂ ਕਰਦੇ ਸਮੇਂ CPU ਦੁਆਰਾ CSleep ਅਤੇ CStop ਘੱਟ-ਪਾਵਰ ਮੋਡ ਦਰਜ ਕੀਤੇ ਜਾਂਦੇ ਹਨ।
ਸਿਸਟਮ ਓਪਰੇਟਿੰਗ ਮੋਡ ਹੇਠ ਲਿਖੇ ਅਨੁਸਾਰ ਹਨ: · ਚਲਾਓ (ਸਿਸਟਮ ਆਪਣੀ ਪੂਰੀ ਕਾਰਗੁਜ਼ਾਰੀ 'ਤੇ, VDDCORE, VDDCPU ਅਤੇ ਘੜੀਆਂ ਚਾਲੂ) · ਬੰਦ ਕਰੋ (ਘੜੀਆਂ ਬੰਦ) · LP-ਸਟਾਪ (ਘੜੀਆਂ ਬੰਦ) · LPLV-ਸਟਾਪ (ਘੜੀਆਂ ਬੰਦ, VDDCORE ਅਤੇ VDDCPU ਸਪਲਾਈ ਪੱਧਰ ਘੱਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ) · LPLV-Stop2 (VDDCPU ਬੰਦ, VDDCORE ਘੱਟ ਕੀਤਾ ਗਿਆ, ਅਤੇ ਘੜੀਆਂ ਬੰਦ) · ਸਟੈਂਡਬਾਏ (VDDCPU, VDDCORE, ਅਤੇ ਘੜੀਆਂ ਬੰਦ)

ਸਾਰਣੀ 3. ਸਿਸਟਮ ਬਨਾਮ CPU ਪਾਵਰ ਮੋਡ

ਸਿਸਟਮ ਪਾਵਰ ਮੋਡ

CPU

ਰਨ ਮੋਡ

CRun ਜਾਂ CSleep

ਸਟਾਪ ਮੋਡ LP-ਸਟਾਪ ਮੋਡ LPLV-ਸਟਾਪ ਮੋਡ LPLV-ਸਟਾਪ2 ਮੋਡ
ਸਟੈਂਡਬਾਏ ਮੋਡ

CStop ਜਾਂ CStandby CStandby

3.8

ਰੀਸੈਟ ਅਤੇ ਘੜੀ ਕੰਟਰੋਲਰ (RCC)

ਘੜੀ ਅਤੇ ਰੀਸੈਟ ਕੰਟਰੋਲਰ ਸਾਰੀਆਂ ਘੜੀਆਂ ਦੀ ਪੀੜ੍ਹੀ, ਨਾਲ ਹੀ ਘੜੀ ਗੇਟਿੰਗ, ਅਤੇ ਸਿਸਟਮ ਅਤੇ ਪੈਰੀਫਿਰਲ ਰੀਸੈਟ ਦੇ ਨਿਯੰਤਰਣ ਦਾ ਪ੍ਰਬੰਧਨ ਕਰਦਾ ਹੈ। RCC ਘੜੀ ਸਰੋਤਾਂ ਦੀ ਚੋਣ ਵਿੱਚ ਉੱਚ ਲਚਕਤਾ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਅਤੇ ਬਿਜਲੀ ਦੀ ਖਪਤ ਨੂੰ ਬਿਹਤਰ ਬਣਾਉਣ ਲਈ ਘੜੀ ਅਨੁਪਾਤ ਦੀ ਵਰਤੋਂ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ। ਇਸ ਤੋਂ ਇਲਾਵਾ, ਕੁਝ ਸੰਚਾਰ ਪੈਰੀਫਿਰਲਾਂ 'ਤੇ ਜੋ ਕੰਮ ਕਰਨ ਦੇ ਸਮਰੱਥ ਹਨ

DS13875 Rev 5

27/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.8.1 3.8.2

ਦੋ ਵੱਖ-ਵੱਖ ਕਲਾਕ ਡੋਮੇਨਾਂ (ਜਾਂ ਤਾਂ ਇੱਕ ਬੱਸ ਇੰਟਰਫੇਸ ਕਲਾਕ ਜਾਂ ਇੱਕ ਕਰਨਲ ਪੈਰੀਫਿਰਲ ਕਲਾਕ) ਦੇ ਨਾਲ, ਸਿਸਟਮ ਬਾਰੰਬਾਰਤਾ ਨੂੰ ਬੌਡਰੇਟ ਨੂੰ ਸੋਧੇ ਬਿਨਾਂ ਬਦਲਿਆ ਜਾ ਸਕਦਾ ਹੈ।
ਘੜੀ ਪ੍ਰਬੰਧਨ
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਚਾਰ ਅੰਦਰੂਨੀ ਔਸਿਲੇਟਰ, ਬਾਹਰੀ ਕ੍ਰਿਸਟਲ ਜਾਂ ਰੈਜ਼ੋਨੇਟਰ ਵਾਲੇ ਦੋ ਔਸਿਲੇਟਰ, ਤੇਜ਼ ਸ਼ੁਰੂਆਤੀ ਸਮੇਂ ਵਾਲੇ ਤਿੰਨ ਅੰਦਰੂਨੀ ਔਸਿਲੇਟਰ ਅਤੇ ਚਾਰ PLL ਸ਼ਾਮਲ ਹਨ।
RCC ਹੇਠ ਲਿਖੇ ਘੜੀ ਸਰੋਤ ਇਨਪੁਟਸ ਪ੍ਰਾਪਤ ਕਰਦਾ ਹੈ: · ਅੰਦਰੂਨੀ ਔਸਿਲੇਟਰ:
64 MHz HSI ਘੜੀ (1% ਸ਼ੁੱਧਤਾ) 4 MHz CSI ਘੜੀ 32 kHz LSI ਘੜੀ · ਬਾਹਰੀ ਔਸਿਲੇਟਰ: 8-48 MHz HSE ਘੜੀ 32.768 kHz LSE ਘੜੀ
RCC ਚਾਰ PLL ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ: · PLL1 ਜੋ CPU ਕਲਾਕਿੰਗ ਲਈ ਸਮਰਪਿਤ ਹੈ · PLL2 ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ:
AXI-SS ਲਈ ਘੜੀਆਂ (APB4, APB5, AHB5 ਅਤੇ AHB6 ਪੁਲਾਂ ਸਮੇਤ) DDR ਇੰਟਰਫੇਸ ਲਈ ਘੜੀਆਂ · PLL3 ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ: ਮਲਟੀ-ਲੇਅਰ AHB ਅਤੇ ਪੈਰੀਫਿਰਲ ਬੱਸ ਮੈਟ੍ਰਿਕਸ ਲਈ ਘੜੀਆਂ (APB1 ਸਮੇਤ,
APB2, APB3, APB6, AHB1, AHB2, ਅਤੇ AHB4) ਪੈਰੀਫਿਰਲਾਂ ਲਈ ਕਰਨਲ ਘੜੀਆਂ · PLL4 ਵੱਖ-ਵੱਖ ਪੈਰੀਫਿਰਲਾਂ ਲਈ ਕਰਨਲ ਘੜੀਆਂ ਦੀ ਪੀੜ੍ਹੀ ਲਈ ਸਮਰਪਿਤ
ਸਿਸਟਮ HSI ਘੜੀ 'ਤੇ ਸ਼ੁਰੂ ਹੁੰਦਾ ਹੈ। ਫਿਰ ਉਪਭੋਗਤਾ ਐਪਲੀਕੇਸ਼ਨ ਘੜੀ ਸੰਰਚਨਾ ਦੀ ਚੋਣ ਕਰ ਸਕਦਾ ਹੈ।
ਸਿਸਟਮ ਰੀਸੈਟ ਸਰੋਤ
ਪਾਵਰ-ਆਨ ਰੀਸੈਟ ਡੀਬੱਗ, RCC ਦਾ ਇੱਕ ਹਿੱਸਾ, RTC ਦਾ ਇੱਕ ਹਿੱਸਾ ਅਤੇ ਪਾਵਰ ਕੰਟਰੋਲਰ ਸਥਿਤੀ ਰਜਿਸਟਰਾਂ ਦੇ ਨਾਲ-ਨਾਲ ਬੈਕਅੱਪ ਪਾਵਰ ਡੋਮੇਨ ਨੂੰ ਛੱਡ ਕੇ ਸਾਰੇ ਰਜਿਸਟਰਾਂ ਨੂੰ ਸ਼ੁਰੂ ਕਰਦਾ ਹੈ।
ਇੱਕ ਐਪਲੀਕੇਸ਼ਨ ਰੀਸੈਟ ਹੇਠ ਲਿਖੇ ਸਰੋਤਾਂ ਵਿੱਚੋਂ ਇੱਕ ਤੋਂ ਤਿਆਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ: · NRST ਪੈਡ ਤੋਂ ਇੱਕ ਰੀਸੈਟ · POR ਅਤੇ PDR ਸਿਗਨਲ ਤੋਂ ਇੱਕ ਰੀਸੈਟ (ਆਮ ਤੌਰ 'ਤੇ ਪਾਵਰ-ਆਨ ਰੀਸੈਟ ਕਿਹਾ ਜਾਂਦਾ ਹੈ) · BOR ਤੋਂ ਇੱਕ ਰੀਸੈਟ (ਆਮ ਤੌਰ 'ਤੇ ਬ੍ਰਾਊਨਆਊਟ ਕਿਹਾ ਜਾਂਦਾ ਹੈ) · ਸੁਤੰਤਰ ਵਾਚਡੌਗ 1 ਤੋਂ ਇੱਕ ਰੀਸੈਟ · ਸੁਤੰਤਰ ਵਾਚਡੌਗ 2 ਤੋਂ ਇੱਕ ਰੀਸੈਟ · ਕੋਰਟੈਕਸ-A7 (CPU) ਤੋਂ ਇੱਕ ਸਾਫਟਵੇਅਰ ਸਿਸਟਮ ਰੀਸੈਟ · HSE 'ਤੇ ਇੱਕ ਅਸਫਲਤਾ, ਜਦੋਂ ਘੜੀ ਸੁਰੱਖਿਆ ਸਿਸਟਮ ਵਿਸ਼ੇਸ਼ਤਾ ਕਿਰਿਆਸ਼ੀਲ ਹੁੰਦੀ ਹੈ।
ਇੱਕ ਸਿਸਟਮ ਰੀਸੈਟ ਹੇਠ ਲਿਖੇ ਸਰੋਤਾਂ ਵਿੱਚੋਂ ਇੱਕ ਤੋਂ ਤਿਆਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ: · ਇੱਕ ਐਪਲੀਕੇਸ਼ਨ ਰੀਸੈਟ · POR_VDDCORE ਸਿਗਨਲ ਤੋਂ ਰੀਸੈਟ · ਸਟੈਂਡਬਾਏ ਮੋਡ ਤੋਂ ਰਨ ਮੋਡ ਵਿੱਚ ਬਾਹਰ ਨਿਕਲਣਾ

28/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

ਇੱਕ MPU ਪ੍ਰੋਸੈਸਰ ਰੀਸੈਟ ਹੇਠ ਲਿਖੇ ਸਰੋਤਾਂ ਵਿੱਚੋਂ ਇੱਕ ਤੋਂ ਤਿਆਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ: · ਇੱਕ ਸਿਸਟਮ ਰੀਸੈਟ · ਹਰ ਵਾਰ ਜਦੋਂ MPU CStandby ਤੋਂ ਬਾਹਰ ਆਉਂਦਾ ਹੈ · Cortex-A7 (CPU) ਤੋਂ ਇੱਕ ਸਾਫਟਵੇਅਰ MPU ਰੀਸੈਟ

3.9

ਜਨਰਲ-ਪਰਪਜ਼ ਇਨਪੁੱਟ/ਆਉਟਪੁੱਟ (GPIOs)

ਹਰੇਕ GPIO ਪਿੰਨ ਨੂੰ ਸਾਫਟਵੇਅਰ ਦੁਆਰਾ ਆਉਟਪੁੱਟ (ਪੁਸ਼-ਪੁੱਲ ਜਾਂ ਓਪਨ-ਡਰੇਨ, ਪੁੱਲ-ਅੱਪ ਜਾਂ ਪੁੱਲ-ਡਾਊਨ ਦੇ ਨਾਲ ਜਾਂ ਬਿਨਾਂ), ਇਨਪੁਟ (ਪੁੱਲ-ਅੱਪ ਜਾਂ ਪੁੱਲ-ਡਾਊਨ ਦੇ ਨਾਲ ਜਾਂ ਬਿਨਾਂ) ਜਾਂ ਪੈਰੀਫਿਰਲ ਵਿਕਲਪਕ ਫੰਕਸ਼ਨ ਦੇ ਰੂਪ ਵਿੱਚ ਸੰਰਚਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਜ਼ਿਆਦਾਤਰ GPIO ਪਿੰਨ ਡਿਜੀਟਲ ਜਾਂ ਐਨਾਲਾਗ ਵਿਕਲਪਕ ਫੰਕਸ਼ਨਾਂ ਨਾਲ ਸਾਂਝੇ ਕੀਤੇ ਜਾਂਦੇ ਹਨ। ਸਾਰੇ GPIO ਉੱਚ-ਕਰੰਟ-ਸਮਰੱਥ ਹਨ ਅਤੇ ਅੰਦਰੂਨੀ ਸ਼ੋਰ, ਬਿਜਲੀ ਦੀ ਖਪਤ ਅਤੇ ਇਲੈਕਟ੍ਰੋਮੈਗਨੈਟਿਕ ਨਿਕਾਸ ਨੂੰ ਬਿਹਤਰ ਢੰਗ ਨਾਲ ਪ੍ਰਬੰਧਿਤ ਕਰਨ ਲਈ ਗਤੀ ਚੋਣ ਰੱਖਦੇ ਹਨ।
ਰੀਸੈਟ ਤੋਂ ਬਾਅਦ, ਸਾਰੇ GPIO ਬਿਜਲੀ ਦੀ ਖਪਤ ਘਟਾਉਣ ਲਈ ਐਨਾਲਾਗ ਮੋਡ ਵਿੱਚ ਹਨ।
I/O ਰਜਿਸਟਰਾਂ ਵਿੱਚ ਨਕਲੀ ਲਿਖਤ ਤੋਂ ਬਚਣ ਲਈ, ਜੇਕਰ ਲੋੜ ਹੋਵੇ ਤਾਂ I/O ਸੰਰਚਨਾ ਨੂੰ ਇੱਕ ਖਾਸ ਕ੍ਰਮ ਦੀ ਪਾਲਣਾ ਕਰਕੇ ਲਾਕ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਸਾਰੇ GPIO ਪਿੰਨਾਂ ਨੂੰ ਵੱਖਰੇ ਤੌਰ 'ਤੇ ਸੁਰੱਖਿਅਤ ਵਜੋਂ ਸੈੱਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ, ਜਿਸਦਾ ਮਤਲਬ ਹੈ ਕਿ ਇਹਨਾਂ GPIOs ਅਤੇ ਸੰਬੰਧਿਤ ਪੈਰੀਫਿਰਲਾਂ ਤੱਕ ਸਾਫਟਵੇਅਰ ਪਹੁੰਚ ਜੋ ਸੁਰੱਖਿਅਤ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਹਨ, CPU 'ਤੇ ਚੱਲ ਰਹੇ ਸੁਰੱਖਿਅਤ ਸਾਫਟਵੇਅਰ ਤੱਕ ਸੀਮਤ ਹਨ।

3.10
ਨੋਟ:

ਟਰੱਸਟ ਜ਼ੋਨ ਸੁਰੱਖਿਆ ਕੰਟਰੋਲਰ (ETZPC)
ETZPC ਦੀ ਵਰਤੋਂ ਬੱਸ ਮਾਸਟਰਾਂ ਅਤੇ ਸਲੇਵਜ਼ ਦੀ ਟਰੱਸਟ ਜ਼ੋਨ ਸੁਰੱਖਿਆ ਨੂੰ ਪ੍ਰੋਗਰਾਮੇਬਲ-ਸੁਰੱਖਿਆ ਗੁਣਾਂ (ਸੁਰੱਖਿਅਤ ਸਰੋਤਾਂ) ਨਾਲ ਕੌਂਫਿਗਰ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। ਉਦਾਹਰਣ ਵਜੋਂ: · ਆਨ-ਚਿੱਪ SYSRAM ਸੁਰੱਖਿਅਤ ਖੇਤਰ ਦੇ ਆਕਾਰ ਨੂੰ ਪ੍ਰੋਗਰਾਮ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। · AHB ਅਤੇ APB ਪੈਰੀਫਿਰਲਾਂ ਨੂੰ ਸੁਰੱਖਿਅਤ ਜਾਂ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਬਣਾਇਆ ਜਾ ਸਕਦਾ ਹੈ। · AHB SRAM ਨੂੰ ਸੁਰੱਖਿਅਤ ਜਾਂ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਬਣਾਇਆ ਜਾ ਸਕਦਾ ਹੈ।
ਡਿਫਾਲਟ ਤੌਰ 'ਤੇ, SYSRAM, AHB SRAM ਅਤੇ ਸੁਰੱਖਿਅਤ ਪੈਰੀਫਿਰਲ ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਪਹੁੰਚ ਲਈ ਸੈੱਟ ਕੀਤੇ ਗਏ ਹਨ, ਇਸ ਲਈ, DMA1/DMA2 ਵਰਗੇ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਮਾਸਟਰਾਂ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਨਹੀਂ ਹਨ।

DS13875 Rev 5

29/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.11

ਬੱਸ-ਇੰਟਰਕਨੈਕਟ ਮੈਟ੍ਰਿਕਸ
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ AXI ਬੱਸ ਮੈਟ੍ਰਿਕਸ, ਇੱਕ ਮੁੱਖ AHB ਬੱਸ ਮੈਟ੍ਰਿਕਸ ਅਤੇ ਬੱਸ ਬ੍ਰਿਜ ਹਨ ਜੋ ਬੱਸ ਮਾਸਟਰਾਂ ਨੂੰ ਬੱਸ ਸਲੇਵ ਨਾਲ ਆਪਸ ਵਿੱਚ ਜੋੜਨ ਦੀ ਆਗਿਆ ਦਿੰਦੇ ਹਨ (ਹੇਠਾਂ ਦਿੱਤਾ ਚਿੱਤਰ ਵੇਖੋ, ਬਿੰਦੀਆਂ ਸਮਰੱਥ ਮਾਸਟਰ/ਸਲੇਵ ਕਨੈਕਸ਼ਨਾਂ ਨੂੰ ਦਰਸਾਉਂਦੀਆਂ ਹਨ)।
ਚਿੱਤਰ 3. STM32MP133C/F ਬੱਸ ਮੈਟ੍ਰਿਕਸ

MDMA

SDMMC2

SDMMC1

MLAHB ਇੰਟਰਕਨੈਕਟ USBH ਤੋਂ DBG

CPU

ETH1 ETH2

128-ਬਿੱਟ

ਐਕਸਿਮ

M9

M0

M1 M2

M3

M11

M4

M5

M6

M7

S0

S1 S2 S3 S4 S5 S6 S7 S8 S9

ਡਿਫਾਲਟ ਸਲੇਵ AXIMC

NIC-400 AXI 64 ਬਿੱਟ 266 MHz – 10 ਮਾਸਟਰ / 10 ਸਲੇਵ

AXIM ਇੰਟਰਕਨੈਕਟ DMA1 DMA2 USBO DMA3 ਤੋਂ

M0

M1 M2

M3 M4

M5

M6 M7

S0

S1

S2

S3

S4 S5 ਇੰਟਰਕਨੈਕਟ AHB 32 ਬਿੱਟ 209 MHz – 8 ਮਾਸਟਰ / 6 ਸਲੇਵ

DDRCTRL 533 MHz AHB ਪੁਲ ਤੋਂ AHB6 ਤੋਂ MLAHB ਇੰਟਰਕਨੈਕਟ FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB AHB ਪੁਲ ਤੋਂ AHB5 APB ਪੁਲ ਤੋਂ APB5 APB ਪੁਲ ਤੋਂ DBG APB
AXI 64 ਸਿੰਕ੍ਰੋਨਸ ਮਾਸਟਰ ਪੋਰਟ AXI 64 ਸਿੰਕ੍ਰੋਨਸ ਸਲੇਵ ਪੋਰਟ AXI 64 ਅਸਿੰਕ੍ਰੋਨਸ ਮਾਸਟਰ ਪੋਰਟ AXI 64 ਅਸਿੰਕ੍ਰੋਨਸ ਸਲੇਵ ਪੋਰਟ AHB 32 ਸਿੰਕ੍ਰੋਨਸ ਮਾਸਟਰ ਪੋਰਟ AHB 32 ਸਿੰਕ੍ਰੋਨਸ ਸਲੇਵ ਪੋਰਟ AHB 32 ਅਸਿੰਕ੍ਰੋਨਸ ਮਾਸਟਰ ਪੋਰਟ AHB 32 ਅਸਿੰਕ੍ਰੋਨਸ ਸਲੇਵ ਪੋਰਟ
AHB2 ਤੋਂ SRAM1 SRAM2 SRAM3 ਤੋਂ AXIM ਇੰਟਰਕਨੈਕਟ ਪੁਲ ਤੋਂ AHB4
MSv67511V2

ਐਮ.ਐਲ.ਏ.ਐਚ.ਬੀ.

30/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.12

DMA ਕੰਟਰੋਲਰ
ਡਿਵਾਈਸਾਂ ਵਿੱਚ CPU ਗਤੀਵਿਧੀ ਨੂੰ ਅਨਲੋਡ ਕਰਨ ਲਈ ਹੇਠ ਲਿਖੇ DMA ਮੋਡੀਊਲ ਹਨ: · ਇੱਕ ਮਾਸਟਰ ਡਾਇਰੈਕਟ ਮੈਮੋਰੀ ਐਕਸੈਸ (MDMA)
MDMA ਇੱਕ ਹਾਈ-ਸਪੀਡ DMA ਕੰਟਰੋਲਰ ਹੈ, ਜੋ ਕਿ ਬਿਨਾਂ ਕਿਸੇ CPU ਕਾਰਵਾਈ ਦੇ ਹਰ ਕਿਸਮ ਦੇ ਮੈਮੋਰੀ ਟ੍ਰਾਂਸਫਰ (ਪੈਰੀਫਿਰਲ-ਟੂ-ਮੈਮੋਰੀ, ਮੈਮੋਰੀ-ਟੂ-ਮੈਮੋਰੀ, ਮੈਮੋਰੀ-ਟੂ-ਪੈਰੀਫਿਰਲ) ਦਾ ਇੰਚਾਰਜ ਹੈ। ਇਸ ਵਿੱਚ ਇੱਕ ਮਾਸਟਰ AXI ਇੰਟਰਫੇਸ ਹੈ। MDMA ਸਟੈਂਡਰਡ DMA ਸਮਰੱਥਾਵਾਂ ਨੂੰ ਵਧਾਉਣ ਲਈ ਦੂਜੇ DMA ਕੰਟਰੋਲਰਾਂ ਨਾਲ ਇੰਟਰਫੇਸ ਕਰਨ ਦੇ ਯੋਗ ਹੈ, ਜਾਂ ਪੈਰੀਫਿਰਲ DMA ਬੇਨਤੀਆਂ ਨੂੰ ਸਿੱਧਾ ਪ੍ਰਬੰਧਿਤ ਕਰ ਸਕਦਾ ਹੈ। 32 ਚੈਨਲਾਂ ਵਿੱਚੋਂ ਹਰੇਕ ਬਲਾਕ ਟ੍ਰਾਂਸਫਰ, ਦੁਹਰਾਇਆ ਬਲਾਕ ਟ੍ਰਾਂਸਫਰ ਅਤੇ ਲਿੰਕਡ ਸੂਚੀ ਟ੍ਰਾਂਸਫਰ ਕਰ ਸਕਦਾ ਹੈ। MDMA ਨੂੰ ਸੁਰੱਖਿਅਤ ਯਾਦਾਂ ਵਿੱਚ ਸੁਰੱਖਿਅਤ ਟ੍ਰਾਂਸਫਰ ਕਰਨ ਲਈ ਸੈੱਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। · ਤਿੰਨ DMA ਕੰਟਰੋਲਰ (ਸੁਰੱਖਿਅਤ DMA1 ਅਤੇ DMA2, ਪਲੱਸ ਸੁਰੱਖਿਅਤ DMA3) ਹਰੇਕ ਕੰਟਰੋਲਰ ਕੋਲ ਇੱਕ ਦੋਹਰਾ-ਪੋਰਟ AHB ਹੁੰਦਾ ਹੈ, ਕੁੱਲ 16 ਗੈਰ-ਸੁਰੱਖਿਅਤ ਅਤੇ ਅੱਠ ਸੁਰੱਖਿਅਤ DMA ਚੈਨਲਾਂ ਲਈ FIFO-ਅਧਾਰਿਤ ਬਲਾਕ ਟ੍ਰਾਂਸਫਰ ਕਰਨ ਲਈ।
ਦੋ DMAMUX ਯੂਨਿਟ ਮਲਟੀਪਲੈਕਸ ਕਰਦੇ ਹਨ ਅਤੇ DMA ਪੈਰੀਫਿਰਲ ਬੇਨਤੀਆਂ ਨੂੰ ਤਿੰਨ DMA ਕੰਟਰੋਲਰਾਂ ਵੱਲ ਭੇਜਦੇ ਹਨ, ਉੱਚ ਲਚਕਤਾ ਦੇ ਨਾਲ, ਇੱਕੋ ਸਮੇਂ ਚੱਲਣ ਵਾਲੀਆਂ DMA ਬੇਨਤੀਆਂ ਦੀ ਗਿਣਤੀ ਨੂੰ ਵੱਧ ਤੋਂ ਵੱਧ ਕਰਦੇ ਹਨ, ਨਾਲ ਹੀ ਪੈਰੀਫਿਰਲ ਆਉਟਪੁੱਟ ਟਰਿੱਗਰਾਂ ਜਾਂ DMA ਘਟਨਾਵਾਂ ਤੋਂ DMA ਬੇਨਤੀਆਂ ਤਿਆਰ ਕਰਦੇ ਹਨ।
DMAMUX1 ਗੈਰ-ਸੁਰੱਖਿਅਤ ਪੈਰੀਫਿਰਲਾਂ ਤੋਂ DMA1 ਅਤੇ DMA2 ਚੈਨਲਾਂ ਤੱਕ DMA ਬੇਨਤੀਆਂ ਦਾ ਨਕਸ਼ਾ ਬਣਾਉਂਦਾ ਹੈ। DMAMUX2 ਸੁਰੱਖਿਅਤ ਪੈਰੀਫਿਰਲਾਂ ਤੋਂ DMA3 ਚੈਨਲਾਂ ਤੱਕ DMA ਬੇਨਤੀਆਂ ਦਾ ਨਕਸ਼ਾ ਬਣਾਉਂਦਾ ਹੈ।

3.13

ਐਕਸਟੈਂਡਡ ਇੰਟਰੱਪਟ ਅਤੇ ਇਵੈਂਟ ਕੰਟਰੋਲਰ (EXTI)
ਐਕਸਟੈਂਡਡ ਇੰਟਰੱਪਟ ਅਤੇ ਇਵੈਂਟ ਕੰਟਰੋਲਰ (EXTI) ਕੌਂਫਿਗਰੇਬਲ ਅਤੇ ਡਾਇਰੈਕਟ ਇਵੈਂਟ ਇਨਪੁਟਸ ਰਾਹੀਂ CPU ਅਤੇ ਸਿਸਟਮ ਵੇਕਅੱਪ ਦਾ ਪ੍ਰਬੰਧਨ ਕਰਦਾ ਹੈ। EXTI ਪਾਵਰ ਕੰਟਰੋਲ ਨੂੰ ਵੇਕਅੱਪ ਬੇਨਤੀਆਂ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ, ਅਤੇ GIC ਨੂੰ ਇੱਕ ਇੰਟਰੱਪਟ ਬੇਨਤੀ, ਅਤੇ CPU ਇਵੈਂਟ ਇਨਪੁਟ ਨੂੰ ਇਵੈਂਟਸ ਤਿਆਰ ਕਰਦਾ ਹੈ।
EXTI ਵੇਕਅੱਪ ਬੇਨਤੀਆਂ ਸਿਸਟਮ ਨੂੰ ਸਟਾਪ ਮੋਡ ਤੋਂ ਜਗਾਉਣ ਦੀ ਆਗਿਆ ਦਿੰਦੀਆਂ ਹਨ, ਅਤੇ CPU ਨੂੰ CStop ਅਤੇ CStandby ਮੋਡਾਂ ਤੋਂ ਜਗਾਉਣ ਦੀ ਆਗਿਆ ਦਿੰਦੀਆਂ ਹਨ।
ਇੰਟਰੱਪਟ ਰਿਕਵੈਸਟ ਅਤੇ ਇਵੈਂਟ ਰਿਕਵੈਸਟ ਜਨਰੇਸ਼ਨ ਨੂੰ ਰਨ ਮੋਡ ਵਿੱਚ ਵੀ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ।
EXTI ਵਿੱਚ EXTI IOport ਚੋਣ ਵੀ ਸ਼ਾਮਲ ਹੈ।
ਹਰੇਕ ਰੁਕਾਵਟ ਜਾਂ ਘਟਨਾ ਨੂੰ ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਤੱਕ ਪਹੁੰਚ ਨੂੰ ਸੀਮਤ ਕਰਨ ਲਈ ਸੁਰੱਖਿਅਤ ਵਜੋਂ ਸੈੱਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.14

ਚੱਕਰਵਾਤੀ ਰਿਡੰਡੈਂਸੀ ਚੈੱਕ ਕੈਲਕੂਲੇਸ਼ਨ ਯੂਨਿਟ (ਸੀਆਰਸੀ)
CRC (ਸਾਈਕਲਿਕ ਰਿਡੰਡੈਂਸੀ ਚੈੱਕ) ਗਣਨਾ ਯੂਨਿਟ ਦੀ ਵਰਤੋਂ ਇੱਕ ਪ੍ਰੋਗਰਾਮੇਬਲ ਬਹੁਪਦ ਦੀ ਵਰਤੋਂ ਕਰਕੇ CRC ਕੋਡ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ।
ਹੋਰ ਐਪਲੀਕੇਸ਼ਨਾਂ ਵਿੱਚ, CRC-ਅਧਾਰਿਤ ਤਕਨੀਕਾਂ ਦੀ ਵਰਤੋਂ ਡੇਟਾ ਟ੍ਰਾਂਸਮਿਸ਼ਨ ਜਾਂ ਸਟੋਰੇਜ ਇਕਸਾਰਤਾ ਦੀ ਪੁਸ਼ਟੀ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। EN/IEC 60335-1 ਸਟੈਂਡਰਡ ਦੇ ਦਾਇਰੇ ਵਿੱਚ, ਉਹ ਫਲੈਸ਼ ਮੈਮੋਰੀ ਇਕਸਾਰਤਾ ਦੀ ਪੁਸ਼ਟੀ ਕਰਨ ਦਾ ਇੱਕ ਸਾਧਨ ਪੇਸ਼ ਕਰਦੇ ਹਨ। CRC ਕੈਲਕੂਲੇਸ਼ਨ ਯੂਨਿਟ ਰਨਟਾਈਮ ਦੌਰਾਨ ਸੌਫਟਵੇਅਰ ਦੇ ਦਸਤਖਤ ਦੀ ਗਣਨਾ ਕਰਨ ਵਿੱਚ ਮਦਦ ਕਰਦਾ ਹੈ, ਜਿਸਦੀ ਤੁਲਨਾ ਲਿੰਕ-ਟਾਈਮ 'ਤੇ ਤਿਆਰ ਕੀਤੇ ਗਏ ਸੰਦਰਭ ਦਸਤਖਤ ਨਾਲ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ ਅਤੇ ਇੱਕ ਦਿੱਤੇ ਗਏ ਮੈਮੋਰੀ ਸਥਾਨ 'ਤੇ ਸਟੋਰ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ।

DS13875 Rev 5

31/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.15

ਫਲੈਕਸੀਬਲ ਮੈਮੋਰੀ ਕੰਟਰੋਲਰ (FMC)
FMC ਕੰਟਰੋਲਰ ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹੇਠ ਲਿਖੀਆਂ ਹਨ: · ਸਥਿਰ-ਮੈਮੋਰੀ ਮੈਪ ਕੀਤੇ ਡਿਵਾਈਸਾਂ ਦੇ ਨਾਲ ਇੰਟਰਫੇਸ ਜਿਸ ਵਿੱਚ ਸ਼ਾਮਲ ਹਨ:
NOR ਫਲੈਸ਼ ਮੈਮੋਰੀ ਸਟੈਟਿਕ ਜਾਂ ਸੂਡੋ-ਸਟੈਟਿਕ ਰੈਂਡਮ ਐਕਸੈਸ ਮੈਮੋਰੀ (SRAM, PSRAM) 4-ਬਿੱਟ/8-ਬਿੱਟ BCH ਹਾਰਡਵੇਅਰ ECC ਦੇ ਨਾਲ NAND ਫਲੈਸ਼ ਮੈਮੋਰੀ · 8-,16-ਬਿੱਟ ਡਾਟਾ ਬੱਸ ਚੌੜਾਈ · ਹਰੇਕ ਮੈਮੋਰੀ ਬੈਂਕ ਲਈ ਸੁਤੰਤਰ ਚਿੱਪ-ਚੋਣ ਨਿਯੰਤਰਣ · ਹਰੇਕ ਮੈਮੋਰੀ ਬੈਂਕ ਲਈ ਸੁਤੰਤਰ ਸੰਰਚਨਾ · FIFO ਲਿਖੋ
FMC ਕੌਂਫਿਗਰੇਸ਼ਨ ਰਜਿਸਟਰਾਂ ਨੂੰ ਸੁਰੱਖਿਅਤ ਬਣਾਇਆ ਜਾ ਸਕਦਾ ਹੈ।

3.16

ਡਿਊਲ ਕਵਾਡ-ਐਸਪੀਆਈ ਮੈਮੋਰੀ ਇੰਟਰਫੇਸ (QUADSPI)
QUADSPI ਇੱਕ ਵਿਸ਼ੇਸ਼ ਸੰਚਾਰ ਇੰਟਰਫੇਸ ਹੈ ਜੋ ਸਿੰਗਲ, ਡੁਅਲ ਜਾਂ ਕਵਾਡ SPI ਫਲੈਸ਼ ਯਾਦਾਂ ਨੂੰ ਨਿਸ਼ਾਨਾ ਬਣਾਉਂਦਾ ਹੈ। ਇਹ ਹੇਠ ਲਿਖੇ ਤਿੰਨ ਮੋਡਾਂ ਵਿੱਚੋਂ ਕਿਸੇ ਵਿੱਚ ਵੀ ਕੰਮ ਕਰ ਸਕਦਾ ਹੈ: · ਅਸਿੱਧੇ ਮੋਡ: ਸਾਰੇ ਓਪਰੇਸ਼ਨ QUADSPI ਰਜਿਸਟਰਾਂ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਕੀਤੇ ਜਾਂਦੇ ਹਨ। · ਸਥਿਤੀ-ਪੋਲਿੰਗ ਮੋਡ: ਬਾਹਰੀ ਫਲੈਸ਼ ਮੈਮੋਰੀ ਸਥਿਤੀ ਰਜਿਸਟਰ ਨੂੰ ਸਮੇਂ-ਸਮੇਂ 'ਤੇ ਪੜ੍ਹਿਆ ਜਾਂਦਾ ਹੈ ਅਤੇ
ਫਲੈਗ ਸੈਟਿੰਗ ਦੇ ਮਾਮਲੇ ਵਿੱਚ ਇੱਕ ਇੰਟਰੱਪਟ ਤਿਆਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। · ਮੈਮੋਰੀ-ਮੈਪਡ ਮੋਡ: ਬਾਹਰੀ ਫਲੈਸ਼ ਮੈਮੋਰੀ ਨੂੰ ਐਡਰੈੱਸ ਸਪੇਸ ਨਾਲ ਮੈਪ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
ਅਤੇ ਸਿਸਟਮ ਦੁਆਰਾ ਇਸਨੂੰ ਇੱਕ ਅੰਦਰੂਨੀ ਮੈਮੋਰੀ ਵਾਂਗ ਦੇਖਿਆ ਜਾਂਦਾ ਹੈ।
ਡਿਊਲ-ਫਲੈਸ਼ ਮੋਡ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਥਰੂਪੁੱਟ ਅਤੇ ਸਮਰੱਥਾ ਦੋਵਾਂ ਨੂੰ ਦੁੱਗਣਾ ਵਧਾਇਆ ਜਾ ਸਕਦਾ ਹੈ, ਜਿੱਥੇ ਦੋ ਕਵਾਡ-ਐਸਪੀਆਈ ਫਲੈਸ਼ ਯਾਦਾਂ ਨੂੰ ਇੱਕੋ ਸਮੇਂ ਐਕਸੈਸ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
QUADSPI ਨੂੰ ਇੱਕ ਦੇਰੀ ਬਲਾਕ (DLYBQS) ਨਾਲ ਜੋੜਿਆ ਗਿਆ ਹੈ ਜੋ 100 MHz ਤੋਂ ਉੱਪਰ ਦੀ ਬਾਹਰੀ ਡੇਟਾ ਫ੍ਰੀਕੁਐਂਸੀ ਦੇ ਸਮਰਥਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।
QUADSPI ਕੌਂਫਿਗਰੇਸ਼ਨ ਰਜਿਸਟਰ ਸੁਰੱਖਿਅਤ ਹੋ ਸਕਦੇ ਹਨ, ਨਾਲ ਹੀ ਇਸਦੇ ਦੇਰੀ ਬਲਾਕ ਵੀ।

3.17

ਐਨਾਲਾਗ-ਤੋਂ-ਡਿਜੀਟਲ ਕਨਵਰਟਰ (ADC1, ADC2)
ਡਿਵਾਈਸਾਂ ਦੋ ਐਨਾਲਾਗ-ਤੋਂ-ਡਿਜੀਟਲ ਕਨਵਰਟਰਾਂ ਨੂੰ ਏਮਬੇਡ ਕਰਦੀਆਂ ਹਨ, ਜਿਨ੍ਹਾਂ ਦੇ ਰੈਜ਼ੋਲਿਊਸ਼ਨ ਨੂੰ 12-, 10-, 8- ਜਾਂ 6-ਬਿੱਟ ਵਿੱਚ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਹਰੇਕ ADC 18 ਬਾਹਰੀ ਚੈਨਲਾਂ ਤੱਕ ਸਾਂਝਾ ਕਰਦਾ ਹੈ, ਸਿੰਗਲ-ਸ਼ਾਟ ਜਾਂ ਸਕੈਨ ਮੋਡ ਵਿੱਚ ਪਰਿਵਰਤਨ ਕਰਦਾ ਹੈ। ਸਕੈਨ ਮੋਡ ਵਿੱਚ, ਆਟੋਮੈਟਿਕ ਪਰਿਵਰਤਨ ਐਨਾਲਾਗ ਇਨਪੁਟਸ ਦੇ ਇੱਕ ਚੁਣੇ ਹੋਏ ਸਮੂਹ 'ਤੇ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
ਦੋਵੇਂ ADC ਵਿੱਚ ਸੁਰੱਖਿਅਤ ਬੱਸ ਇੰਟਰਫੇਸ ਹਨ।
ਹਰੇਕ ADC ਨੂੰ ਇੱਕ DMA ਕੰਟਰੋਲਰ ਦੁਆਰਾ ਸੇਵਾ ਦਿੱਤੀ ਜਾ ਸਕਦੀ ਹੈ, ਇਸ ਤਰ੍ਹਾਂ ADC ਪਰਿਵਰਤਿਤ ਮੁੱਲਾਂ ਨੂੰ ਬਿਨਾਂ ਕਿਸੇ ਸਾਫਟਵੇਅਰ ਕਾਰਵਾਈ ਦੇ ਇੱਕ ਮੰਜ਼ਿਲ ਸਥਾਨ 'ਤੇ ਆਟੋਮੈਟਿਕ ਟ੍ਰਾਂਸਫਰ ਕਰਨ ਦੀ ਆਗਿਆ ਮਿਲਦੀ ਹੈ।
ਇਸ ਤੋਂ ਇਲਾਵਾ, ਇੱਕ ਐਨਾਲਾਗ ਵਾਚਡੌਗ ਵਿਸ਼ੇਸ਼ਤਾ ਪਰਿਵਰਤਿਤ ਵੋਲਯੂਮ ਦੀ ਸਹੀ ਨਿਗਰਾਨੀ ਕਰ ਸਕਦੀ ਹੈtagਇੱਕ, ਕੁਝ ਜਾਂ ਸਾਰੇ ਚੁਣੇ ਹੋਏ ਚੈਨਲਾਂ ਵਿੱਚੋਂ. ਇੱਕ ਰੁਕਾਵਟ ਉਦੋਂ ਪੈਦਾ ਹੁੰਦੀ ਹੈ ਜਦੋਂ ਪਰਿਵਰਤਿਤ ਵਾਲੀਅਮtage ਪ੍ਰੋਗਰਾਮ ਕੀਤੇ ਥ੍ਰੈਸ਼ਹੋਲਡਾਂ ਤੋਂ ਬਾਹਰ ਹੈ.
A/D ਪਰਿਵਰਤਨ ਅਤੇ ਟਾਈਮਰਾਂ ਨੂੰ ਸਿੰਕ੍ਰੋਨਾਈਜ਼ ਕਰਨ ਲਈ, ADCs ਨੂੰ TIM1, TIM2, TIM3, TIM4, TIM6, TIM8, TIM15, LPTIM1, LPTIM2 ਅਤੇ LPTIM3 ਟਾਈਮਰਾਂ ਵਿੱਚੋਂ ਕਿਸੇ ਵੀ ਦੁਆਰਾ ਚਾਲੂ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

32/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.18

ਤਾਪਮਾਨ ਸੂਚਕ
ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ ਤਾਪਮਾਨ ਸੈਂਸਰ ਹੁੰਦਾ ਹੈ ਜੋ ਇੱਕ ਵੋਲਯੂਮ ਪੈਦਾ ਕਰਦਾ ਹੈtage (VTS) ਜੋ ਤਾਪਮਾਨ ਦੇ ਨਾਲ ਰੇਖਿਕ ਤੌਰ 'ਤੇ ਬਦਲਦਾ ਹੈ। ਇਹ ਤਾਪਮਾਨ ਸੈਂਸਰ ਅੰਦਰੂਨੀ ਤੌਰ 'ਤੇ ADC2_INP12 ਨਾਲ ਜੁੜਿਆ ਹੋਇਆ ਹੈ ਅਤੇ ±40% ਦੀ ਸ਼ੁੱਧਤਾ ਨਾਲ 125 ਤੋਂ +2 °C ਤੱਕ ਦੇ ਡਿਵਾਈਸ ਦੇ ਵਾਤਾਵਰਣ ਤਾਪਮਾਨ ਨੂੰ ਮਾਪ ਸਕਦਾ ਹੈ।
ਤਾਪਮਾਨ ਸੈਂਸਰ ਵਿੱਚ ਇੱਕ ਚੰਗੀ ਰੇਖਿਕਤਾ ਹੈ, ਪਰ ਤਾਪਮਾਨ ਮਾਪ ਦੀ ਚੰਗੀ ਸਮੁੱਚੀ ਸ਼ੁੱਧਤਾ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਇਸਨੂੰ ਕੈਲੀਬਰੇਟ ਕਰਨਾ ਪੈਂਦਾ ਹੈ। ਕਿਉਂਕਿ ਤਾਪਮਾਨ ਸੈਂਸਰ ਆਫਸੈੱਟ ਪ੍ਰਕਿਰਿਆ ਭਿੰਨਤਾ ਦੇ ਕਾਰਨ ਚਿੱਪ ਤੋਂ ਚਿੱਪ ਤੱਕ ਵੱਖਰਾ ਹੁੰਦਾ ਹੈ, ਇਸ ਲਈ ਕੈਲੀਬਰੇਟਿਡ ਅੰਦਰੂਨੀ ਤਾਪਮਾਨ ਸੈਂਸਰ ਉਹਨਾਂ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਢੁਕਵਾਂ ਹੈ ਜੋ ਸਿਰਫ ਤਾਪਮਾਨ ਵਿੱਚ ਤਬਦੀਲੀਆਂ ਦਾ ਪਤਾ ਲਗਾਉਂਦੇ ਹਨ। ਤਾਪਮਾਨ ਸੈਂਸਰ ਮਾਪ ਦੀ ਸ਼ੁੱਧਤਾ ਨੂੰ ਬਿਹਤਰ ਬਣਾਉਣ ਲਈ, ਹਰੇਕ ਡਿਵਾਈਸ ਨੂੰ ST ਦੁਆਰਾ ਵੱਖਰੇ ਤੌਰ 'ਤੇ ਫੈਕਟਰੀ-ਕੈਲੀਬਰੇਟ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਤਾਪਮਾਨ ਸੈਂਸਰ ਫੈਕਟਰੀ ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਡੇਟਾ ST ਦੁਆਰਾ OTP ਖੇਤਰ ਵਿੱਚ ਸਟੋਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ, ਜੋ ਕਿ ਸਿਰਫ਼ ਪੜ੍ਹਨ ਲਈ ਮੋਡ ਵਿੱਚ ਪਹੁੰਚਯੋਗ ਹੈ।

3.19

ਡਿਜੀਟਲ ਤਾਪਮਾਨ ਸੈਂਸਰ (DTS)
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ ਫ੍ਰੀਕੁਐਂਸੀ ਆਉਟਪੁੱਟ ਤਾਪਮਾਨ ਸੈਂਸਰ ਹੁੰਦਾ ਹੈ। ਤਾਪਮਾਨ ਦੀ ਜਾਣਕਾਰੀ ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ DTS LSE ਜਾਂ PCLK ਦੇ ਆਧਾਰ 'ਤੇ ਫ੍ਰੀਕੁਐਂਸੀ ਦੀ ਗਿਣਤੀ ਕਰਦਾ ਹੈ।
ਹੇਠ ਲਿਖੇ ਫੰਕਸ਼ਨ ਸਮਰਥਿਤ ਹਨ: · ਤਾਪਮਾਨ ਥ੍ਰੈਸ਼ਹੋਲਡ ਦੁਆਰਾ ਉਤਪਾਦਨ ਵਿੱਚ ਵਿਘਨ · ਤਾਪਮਾਨ ਥ੍ਰੈਸ਼ਹੋਲਡ ਦੁਆਰਾ ਵੇਕਅੱਪ ਸਿਗਨਲ ਉਤਪਾਦਨ

3.20
ਨੋਟ:

VBAT ਕਾਰਵਾਈ
VBAT ਪਾਵਰ ਡੋਮੇਨ ਵਿੱਚ RTC, ਬੈਕਅੱਪ ਰਜਿਸਟਰ ਅਤੇ ਬੈਕਅੱਪ SRAM ਸ਼ਾਮਲ ਹੁੰਦੇ ਹਨ।
ਬੈਟਰੀ ਦੀ ਮਿਆਦ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾਉਣ ਲਈ, ਇਹ ਪਾਵਰ ਡੋਮੇਨ ਉਪਲਬਧ ਹੋਣ 'ਤੇ VDD ਦੁਆਰਾ ਜਾਂ ਵੋਲਯੂਮ ਦੁਆਰਾ ਸਪਲਾਈ ਕੀਤਾ ਜਾਂਦਾ ਹੈtage ਨੂੰ VBAT ਪਿੰਨ 'ਤੇ ਲਾਗੂ ਕੀਤਾ ਜਾਂਦਾ ਹੈ (ਜਦੋਂ VDD ਸਪਲਾਈ ਮੌਜੂਦ ਨਹੀਂ ਹੁੰਦੀ)। VBAT ਪਾਵਰ ਉਦੋਂ ਬਦਲਿਆ ਜਾਂਦਾ ਹੈ ਜਦੋਂ PDR ਨੂੰ ਪਤਾ ਲੱਗਦਾ ਹੈ ਕਿ VDD PDR ਪੱਧਰ ਤੋਂ ਹੇਠਾਂ ਆ ਗਿਆ ਹੈ।
ਵਾਲੀਅਮtagVBAT ਪਿੰਨ 'ਤੇ e ਇੱਕ ਬਾਹਰੀ ਬੈਟਰੀ, ਇੱਕ ਸੁਪਰਕੈਪਸੀਟਰ ਜਾਂ ਸਿੱਧੇ VDD ਦੁਆਰਾ ਪ੍ਰਦਾਨ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਬਾਅਦ ਵਾਲੇ ਮਾਮਲੇ ਵਿੱਚ, VBAT ਮੋਡ ਕੰਮ ਨਹੀਂ ਕਰਦਾ।
VBAT ਓਪਰੇਸ਼ਨ ਉਦੋਂ ਕਿਰਿਆਸ਼ੀਲ ਹੁੰਦਾ ਹੈ ਜਦੋਂ VDD ਮੌਜੂਦ ਨਹੀਂ ਹੁੰਦਾ।
ਇਹਨਾਂ ਵਿੱਚੋਂ ਕੋਈ ਵੀ ਘਟਨਾ ਨਹੀਂ (ਬਾਹਰੀ ਰੁਕਾਵਟਾਂ, ਟੀAMP ਇਵੈਂਟ, ਜਾਂ RTC ਅਲਾਰਮ/ਈਵੈਂਟਸ) ਸਿੱਧੇ VDD ਸਪਲਾਈ ਨੂੰ ਬਹਾਲ ਕਰਨ ਅਤੇ ਡਿਵਾਈਸ ਨੂੰ VBAT ਓਪਰੇਸ਼ਨ ਤੋਂ ਬਾਹਰ ਕੱਢਣ ਦੇ ਯੋਗ ਹਨ। ਫਿਰ ਵੀ, ਟੀAMP ਇਵੈਂਟਸ ਅਤੇ RTC ਅਲਾਰਮ/ਈਵੈਂਟਸ ਦੀ ਵਰਤੋਂ ਇੱਕ ਬਾਹਰੀ ਸਰਕਟਰੀ (ਆਮ ਤੌਰ 'ਤੇ ਇੱਕ PMIC) ਲਈ ਇੱਕ ਸਿਗਨਲ ਤਿਆਰ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ ਜੋ VDD ਸਪਲਾਈ ਨੂੰ ਬਹਾਲ ਕਰ ਸਕਦਾ ਹੈ।

DS13875 Rev 5

33/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.21

ਵੋਲtage ਰੈਫਰੈਂਸ ਬਫਰ (VREFBUF)
ਡਿਵਾਈਸਾਂ ਇੱਕ ਵੋਲਯੂਮ ਨੂੰ ਏਮਬੈਡ ਕਰਦੀਆਂ ਹਨtagਈ ਰੈਫਰੈਂਸ ਬਫਰ ਜਿਸਨੂੰ ਵੋਲਯੂਮ ਵਜੋਂ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈtagADCs ਲਈ ਹਵਾਲਾ, ਅਤੇ ਨਾਲ ਹੀ ਵਾਲੀਅਮ ਦੇ ਰੂਪ ਵਿੱਚtagVREF+ ਪਿੰਨ ਰਾਹੀਂ ਬਾਹਰੀ ਹਿੱਸਿਆਂ ਲਈ ਹਵਾਲਾ। VREFBUF ਸੁਰੱਖਿਅਤ ਹੋ ਸਕਦਾ ਹੈ। ਅੰਦਰੂਨੀ VREFBUF ਚਾਰ ਵੋਲਯੂਮ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈtages: · 1.65 V · 1.8 V · 2.048 V · 2.5 V ਇੱਕ ਬਾਹਰੀ ਵੋਲਯੂਮtagਜਦੋਂ ਅੰਦਰੂਨੀ VREFBUF ਬੰਦ ਹੁੰਦਾ ਹੈ ਤਾਂ VREF+ ਪਿੰਨ ਰਾਹੀਂ ਹਵਾਲਾ ਦਿੱਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਚਿੱਤਰ 4. ਵਾਲੀਅਮtage ਹਵਾਲਾ ਬਫਰ

ਵੀਆਰਫਿੰਟ

+

VREF+

ਵੀਐਸਐਸਏ

MSv64430V1

3.22

ਸਿਗਮਾ-ਡੈਲਟਾ ਮੋਡਿਊਲੇਟਰ (DFSDM) ਲਈ ਡਿਜੀਟਲ ਫਿਲਟਰ
ਇਹ ਡਿਵਾਈਸਾਂ ਦੋ ਡਿਜੀਟਲ ਫਿਲਟਰ ਮੋਡੀਊਲਾਂ ਅਤੇ ਚਾਰ ਬਾਹਰੀ ਇਨਪੁੱਟ ਸੀਰੀਅਲ ਚੈਨਲਾਂ (ਟ੍ਰਾਂਸੀਵਰਾਂ) ਜਾਂ ਵਿਕਲਪਿਕ ਤੌਰ 'ਤੇ ਚਾਰ ਅੰਦਰੂਨੀ ਸਮਾਨਾਂਤਰ ਇਨਪੁੱਟ ਲਈ ਸਮਰਥਨ ਦੇ ਨਾਲ ਇੱਕ DFSDM ਨੂੰ ਏਮਬੇਡ ਕਰਦੀਆਂ ਹਨ।
DFSDM ਬਾਹਰੀ ਮਾਡਿਊਲੇਟਰਾਂ ਨੂੰ ਡਿਵਾਈਸ ਨਾਲ ਜੋੜਦਾ ਹੈ ਅਤੇ ਪ੍ਰਾਪਤ ਡੇਟਾ ਸਟ੍ਰੀਮਾਂ ਦੀ ਡਿਜੀਟਲ ਫਿਲਟਰਿੰਗ ਕਰਦਾ ਹੈ। ਮਾਡਿਊਲੇਟਰਾਂ ਦੀ ਵਰਤੋਂ ਐਨਾਲਾਗ ਸਿਗਨਲਾਂ ਨੂੰ ਡਿਜੀਟਲ-ਸੀਰੀਅਲ ਸਟ੍ਰੀਮਾਂ ਵਿੱਚ ਬਦਲਣ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ ਜੋ DFSDM ਦੇ ਇਨਪੁਟ ਬਣਾਉਂਦੇ ਹਨ।
DFSDM PDM (ਪਲਸ-ਡੈਂਸਿਟੀ ਮੋਡੂਲੇਸ਼ਨ) ਮਾਈਕ੍ਰੋਫੋਨਾਂ ਨੂੰ ਵੀ ਇੰਟਰਫੇਸ ਕਰ ਸਕਦਾ ਹੈ ਅਤੇ PDM ਤੋਂ PCM ਪਰਿਵਰਤਨ ਅਤੇ ਫਿਲਟਰਿੰਗ (ਹਾਰਡਵੇਅਰ ਐਕਸਲਰੇਟਿਡ) ਕਰ ਸਕਦਾ ਹੈ। DFSDM ਵਿੱਚ ADCs ਜਾਂ ਡਿਵਾਈਸ ਮੈਮੋਰੀ ਤੋਂ (DMA/CPU ਟ੍ਰਾਂਸਫਰ ਰਾਹੀਂ DFSDM ਵਿੱਚ) ਵਿਕਲਪਿਕ ਸਮਾਨਾਂਤਰ ਡੇਟਾ ਸਟ੍ਰੀਮ ਇਨਪੁਟਸ ਦੀ ਵਿਸ਼ੇਸ਼ਤਾ ਹੈ।
DFSDM ਟ੍ਰਾਂਸਸੀਵਰ ਕਈ ਸੀਰੀਅਲ-ਇੰਟਰਫੇਸ ਫਾਰਮੈਟਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ (ਵੱਖ-ਵੱਖ ਮਾਡਿਊਲੇਟਰਾਂ ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ)। DFSDM ਡਿਜੀਟਲ ਫਿਲਟਰ ਮੋਡੀਊਲ 24-ਬਿੱਟ ਫਾਈਨਲ ADC ਰੈਜ਼ੋਲਿਊਸ਼ਨ ਤੱਕ ਉਪਭੋਗਤਾ-ਪ੍ਰਭਾਸ਼ਿਤ ਫਿਲਟਰ ਪੈਰਾਮੀਟਰਾਂ ਦੇ ਅਨੁਸਾਰ ਡਿਜੀਟਲ ਪ੍ਰੋਸੈਸਿੰਗ ਕਰਦੇ ਹਨ।

34/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

DFSDM ਪੈਰੀਫਿਰਲ ਇਹਨਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ: · ਚਾਰ ਮਲਟੀਪਲੈਕਸਡ ਇਨਪੁੱਟ ਡਿਜੀਟਲ ਸੀਰੀਅਲ ਚੈਨਲ:
ਵੱਖ-ਵੱਖ ਮਾਡਿਊਲੇਟਰਾਂ ਨੂੰ ਜੋੜਨ ਲਈ ਕੌਂਫਿਗਰ ਕਰਨ ਯੋਗ SPI ਇੰਟਰਫੇਸ ਕੌਂਫਿਗਰ ਕਰਨ ਯੋਗ ਮੈਨਚੈਸਟਰ ਕੋਡਿਡ 1-ਵਾਇਰ ਇੰਟਰਫੇਸ PDM (ਪਲਸ-ਡੈਂਸਿਟੀ ਮੋਡਿਊਲੇਸ਼ਨ) ਮਾਈਕ੍ਰੋਫੋਨ ਇਨਪੁਟ ਵੱਧ ਤੋਂ ਵੱਧ ਇਨਪੁਟ ਕਲਾਕ ਫ੍ਰੀਕੁਐਂਸੀ 20 MHz ਤੱਕ (ਮੈਨਚੈਸਟਰ ਕੋਡਿੰਗ ਲਈ 10 MHz) ਮਾਡਿਊਲੇਟਰਾਂ ਲਈ ਕਲਾਕ ਆਉਟਪੁੱਟ (0 ਤੋਂ 20 MHz) · ਚਾਰ ਅੰਦਰੂਨੀ ਡਿਜੀਟਲ ਪੈਰਲਲ ਚੈਨਲਾਂ ਤੋਂ ਵਿਕਲਪਿਕ ਇਨਪੁਟ (16-ਬਿੱਟ ਇਨਪੁਟ ਰੈਜ਼ੋਲਿਊਸ਼ਨ ਤੱਕ): ਅੰਦਰੂਨੀ ਸਰੋਤ: ADC ਡੇਟਾ ਜਾਂ ਮੈਮੋਰੀ ਡੇਟਾ ਸਟ੍ਰੀਮ (DMA) · ਐਡਜਸਟੇਬਲ ਡਿਜੀਟਲ ਸਿਗਨਲ ਪ੍ਰੋਸੈਸਿੰਗ ਵਾਲੇ ਦੋ ਡਿਜੀਟਲ ਫਿਲਟਰ ਮੋਡੀਊਲ: Sincx ਫਿਲਟਰ: ਫਿਲਟਰ ਆਰਡਰ/ਕਿਸਮ (1 ਤੋਂ 5), ਓਵਰampਲਿੰਗ ਅਨੁਪਾਤ (1 ਤੋਂ 1024) ਇੰਟੀਗਰੇਟਰ: ਓਵਰampਲਿੰਗ ਅਨੁਪਾਤ (1 ਤੋਂ 256) · 24-ਬਿੱਟ ਤੱਕ ਆਉਟਪੁੱਟ ਡੇਟਾ ਰੈਜ਼ੋਲਿਊਸ਼ਨ, ਸਾਈਨਡ ਆਉਟਪੁੱਟ ਡੇਟਾ ਫਾਰਮੈਟ · ਆਟੋਮੈਟਿਕ ਡੇਟਾ ਆਫਸੈੱਟ ਸੁਧਾਰ (ਉਪਭੋਗਤਾ ਦੁਆਰਾ ਰਜਿਸਟਰ ਵਿੱਚ ਸਟੋਰ ਕੀਤਾ ਆਫਸੈੱਟ) · ਨਿਰੰਤਰ ਜਾਂ ਸਿੰਗਲ ਪਰਿਵਰਤਨ · ਪਰਿਵਰਤਨ ਦੀ ਸ਼ੁਰੂਆਤ ਇਸ ਦੁਆਰਾ ਸ਼ੁਰੂ ਕੀਤੀ ਗਈ: ਸਾਫਟਵੇਅਰ ਅੰਦਰੂਨੀ ਟਾਈਮਰ ਟਰਿੱਗਰ ਬਾਹਰੀ ਘਟਨਾਵਾਂ ਪਹਿਲੇ ਡਿਜੀਟਲ ਫਿਲਟਰ ਮੋਡੀਊਲ (DFSDM) ਦੇ ਨਾਲ ਸਮਕਾਲੀ ਰੂਪਾਂਤਰਣ ਦੀ ਸ਼ੁਰੂਆਤ · ਐਨਾਲਾਗ ਵਾਚਡੌਗ ਵਿਸ਼ੇਸ਼ਤਾ: ਘੱਟ-ਮੁੱਲ ਅਤੇ ਉੱਚ-ਮੁੱਲ ਡੇਟਾ ਥ੍ਰੈਸ਼ਹੋਲਡ ਰਜਿਸਟਰ ਸਮਰਪਿਤ ਸੰਰਚਨਾਯੋਗ Sincx ਡਿਜੀਟਲ ਫਿਲਟਰ (ਕ੍ਰਮ = 1 ਤੋਂ 3,
ਓਵਰampਲਿੰਗ ਅਨੁਪਾਤ = 1 ਤੋਂ 32) ਫਾਈਨਲ ਆਉਟਪੁੱਟ ਡੇਟਾ ਜਾਂ ਚੁਣੇ ਹੋਏ ਇਨਪੁਟ ਤੋਂ ਇਨਪੁਟ ਡਿਜੀਟਲ ਸੀਰੀਅਲ ਚੈਨਲ ਸਟੈਂਡਰਡ ਪਰਿਵਰਤਨ ਤੋਂ ਸੁਤੰਤਰ ਤੌਰ 'ਤੇ ਨਿਰੰਤਰ ਨਿਗਰਾਨੀ · ਸੰਤ੍ਰਿਪਤ ਐਨਾਲਾਗ ਇਨਪੁਟ ਮੁੱਲਾਂ (ਹੇਠਾਂ ਅਤੇ ਉੱਪਰਲੀ ਰੇਂਜ) ਦਾ ਪਤਾ ਲਗਾਉਣ ਲਈ ਸ਼ਾਰਟ-ਸਰਕਟ ਡਿਟੈਕਟਰ: ਸੀਰੀਅਲ ਡੇਟਾ ਸਟ੍ਰੀਮ 'ਤੇ 8 ਤੋਂ 1 ਲਗਾਤਾਰ 256 ਜਾਂ 0 ਦਾ ਪਤਾ ਲਗਾਉਣ ਲਈ 1-ਬਿੱਟ ਕਾਊਂਟਰ ਤੱਕ ਹਰੇਕ ਇਨਪੁਟ ਸੀਰੀਅਲ ਚੈਨਲ ਦੀ ਨਿਰੰਤਰ ਨਿਗਰਾਨੀ · ਐਨਾਲਾਗ ਵਾਚਡੌਗ ਇਵੈਂਟ ਜਾਂ ਸ਼ਾਰਟ-ਸਰਕਟ ਡਿਟੈਕਟਰ ਇਵੈਂਟ 'ਤੇ ਸਿਗਨਲ ਜਨਰੇਸ਼ਨ ਨੂੰ ਤੋੜੋ · ਐਕਸਟ੍ਰੀਮ ਡਿਟੈਕਟਰ: ਸਾਫਟਵੇਅਰ ਦੁਆਰਾ ਤਾਜ਼ਾ ਕੀਤੇ ਗਏ ਫਾਈਨਲ ਪਰਿਵਰਤਨ ਡੇਟਾ ਦੇ ਘੱਟੋ-ਘੱਟ ਅਤੇ ਵੱਧ ਤੋਂ ਵੱਧ ਮੁੱਲਾਂ ਦਾ ਸਟੋਰੇਜ · ਅੰਤਿਮ ਪਰਿਵਰਤਨ ਡੇਟਾ ਨੂੰ ਪੜ੍ਹਨ ਲਈ DMA ਸਮਰੱਥਾ · ਰੁਕਾਵਟਾਂ: ਪਰਿਵਰਤਨ ਦਾ ਅੰਤ, ਓਵਰਰਨ, ਐਨਾਲਾਗ ਵਾਚਡੌਗ, ਸ਼ਾਰਟ ਸਰਕਟ, ਇਨਪੁਟ ਸੀਰੀਅਲ ਚੈਨਲ ਘੜੀ ਦੀ ਗੈਰਹਾਜ਼ਰੀ · "ਨਿਯਮਤ" ਜਾਂ "ਇੰਜੈਕਟਡ" ਪਰਿਵਰਤਨ: "ਨਿਯਮਤ" ਪਰਿਵਰਤਨ ਕਿਸੇ ਵੀ ਸਮੇਂ ਜਾਂ ਨਿਰੰਤਰ ਮੋਡ ਵਿੱਚ ਵੀ ਬੇਨਤੀ ਕੀਤੇ ਜਾ ਸਕਦੇ ਹਨ
"ਇੰਜੈਕਟ ਕੀਤੇ" ਪਰਿਵਰਤਨਾਂ ਦੇ ਸਮੇਂ 'ਤੇ ਕੋਈ ਪ੍ਰਭਾਵ ਪਾਏ ਬਿਨਾਂ ਸਟੀਕ ਸਮੇਂ ਲਈ ਅਤੇ ਉੱਚ ਪਰਿਵਰਤਨ ਤਰਜੀਹ ਦੇ ਨਾਲ "ਇੰਜੈਕਟ ਕੀਤੇ" ਪਰਿਵਰਤਨ

DS13875 Rev 5

35/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.23

ਸੱਚਾ ਬੇਤਰਤੀਬ ਨੰਬਰ ਜਨਰੇਟਰ (RNG)
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ RNG ਸ਼ਾਮਲ ਹੁੰਦਾ ਹੈ ਜੋ ਇੱਕ ਏਕੀਕ੍ਰਿਤ ਐਨਾਲਾਗ ਸਰਕਟ ਦੁਆਰਾ ਤਿਆਰ ਕੀਤੇ 32-ਬਿੱਟ ਰੈਂਡਮ ਨੰਬਰ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
RNG ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਸੱਚਾ RNG ਇੱਕ ਸਮਰਪਿਤ ਬੱਸ (CPU ਦੁਆਰਾ ਪੜ੍ਹਨਯੋਗ ਨਹੀਂ) ਰਾਹੀਂ ਸੁਰੱਖਿਅਤ AES ਅਤੇ PKA ਪੈਰੀਫਿਰਲਾਂ ਨਾਲ ਜੁੜਦਾ ਹੈ।

3.24

ਕ੍ਰਿਪਟੋਗ੍ਰਾਫਿਕ ਅਤੇ ਹੈਸ਼ ਪ੍ਰੋਸੈਸਰ (CRYP, SAES, PKA ਅਤੇ HASH)
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ ਕ੍ਰਿਪਟੋਗ੍ਰਾਫਿਕ ਪ੍ਰੋਸੈਸਰ ਹੁੰਦਾ ਹੈ ਜੋ ਉੱਨਤ ਕ੍ਰਿਪਟੋਗ੍ਰਾਫਿਕ ਐਲਗੋਰਿਦਮ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ ਜੋ ਆਮ ਤੌਰ 'ਤੇ ਕਿਸੇ ਸਾਥੀ ਨਾਲ ਸੁਨੇਹਿਆਂ ਦਾ ਆਦਾਨ-ਪ੍ਰਦਾਨ ਕਰਦੇ ਸਮੇਂ ਗੁਪਤਤਾ, ਪ੍ਰਮਾਣਿਕਤਾ, ਡੇਟਾ ਇਕਸਾਰਤਾ ਅਤੇ ਗੈਰ-ਖੰਡਨ ਨੂੰ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ ਲੋੜੀਂਦੇ ਹੁੰਦੇ ਹਨ।
ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ ਸਮਰਪਿਤ DPA ਰੋਧਕ ਸੁਰੱਖਿਅਤ AES 128- ਅਤੇ 256-ਬਿੱਟ ਕੁੰਜੀ (SAES) ਅਤੇ PKA ਹਾਰਡਵੇਅਰ ਇਨਕ੍ਰਿਪਸ਼ਨ/ਡਿਕ੍ਰਿਪਸ਼ਨ ਐਕਸਲੇਟਰ ਵੀ ਸ਼ਾਮਲ ਹਨ, ਜਿਸ ਵਿੱਚ ਸਮਰਪਿਤ ਹਾਰਡਵੇਅਰ ਬੱਸ CPU ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਨਹੀਂ ਹੈ।
CRYP ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ: · DES/TDES (ਡੇਟਾ ਇਨਕ੍ਰਿਪਸ਼ਨ ਸਟੈਂਡਰਡ/ਟ੍ਰਿਪਲ ਡੇਟਾ ਇਨਕ੍ਰਿਪਸ਼ਨ ਸਟੈਂਡਰਡ): ECB (ਇਲੈਕਟ੍ਰਾਨਿਕ
ਕੋਡਬੁੱਕ) ਅਤੇ ਸੀਬੀਸੀ (ਸਾਈਫਰ ਬਲਾਕ ਚੇਨਿੰਗ) ਚੇਨਿੰਗ ਐਲਗੋਰਿਦਮ, 64-, 128- ਜਾਂ 192-ਬਿੱਟ ਕੁੰਜੀ · ਏਈਐਸ (ਐਡਵਾਂਸਡ ਇਨਕ੍ਰਿਪਸ਼ਨ ਸਟੈਂਡਰਡ): ਈਸੀਬੀ, ਸੀਬੀਸੀ, ਜੀਸੀਐਮ, ਸੀਸੀਐਮ, ਅਤੇ ਸੀਟੀਆਰ (ਕਾਊਂਟਰ ਮੋਡ) ਚੇਨਿੰਗ ਐਲਗੋਰਿਦਮ, 128-, 192- ਜਾਂ 256-ਬਿੱਟ ਕੁੰਜੀ
ਯੂਨੀਵਰਸਲ HASH ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ: · SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3 (ਸੁਰੱਖਿਅਤ HASH ਐਲਗੋਰਿਦਮ) · HMAC
ਕ੍ਰਿਪਟੋਗ੍ਰਾਫਿਕ ਐਕਸਲੇਟਰ DMA ਬੇਨਤੀ ਜਨਰੇਸ਼ਨ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ।
CRYP, SAES, PKA ਅਤੇ HASH ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.25

ਬੂਟ ਅਤੇ ਸੁਰੱਖਿਆ ਅਤੇ OTP ਕੰਟਰੋਲ (BSEC)
BSEC (ਬੂਟ ਅਤੇ ਸੁਰੱਖਿਆ ਅਤੇ OTP ਨਿਯੰਤਰਣ) ਇੱਕ OTP (ਇੱਕ-ਵਾਰ ਪ੍ਰੋਗਰਾਮੇਬਲ) ਫਿਊਜ਼ ਬਾਕਸ ਨੂੰ ਕੰਟਰੋਲ ਕਰਨ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ, ਜੋ ਡਿਵਾਈਸ ਸੰਰਚਨਾ ਅਤੇ ਸੁਰੱਖਿਆ ਮਾਪਦੰਡਾਂ ਲਈ ਏਮਬੈਡਡ ਗੈਰ-ਅਸਥਿਰ ਸਟੋਰੇਜ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ। BSEC ਦੇ ਕੁਝ ਹਿੱਸੇ ਨੂੰ ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।
BSEC SAES (ਸੁਰੱਖਿਅਤ AES) ਲਈ HWKEY 256-ਬਿੱਟ ਦੀ ਸਟੋਰੇਜ ਲਈ OTP ਸ਼ਬਦਾਂ ਦੀ ਵਰਤੋਂ ਕਰ ਸਕਦਾ ਹੈ।

36/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.26

ਟਾਈਮਰ ਅਤੇ ਪਹਿਰੇਦਾਰ
ਇਨ੍ਹਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਹਰੇਕ ਕੋਰਟੈਕਸ-ਏ7 ਵਿੱਚ ਦੋ ਐਡਵਾਂਸਡ-ਕੰਟਰੋਲ ਟਾਈਮਰ, ਦਸ ਜਨਰਲ-ਪਰਪਜ਼ ਟਾਈਮਰ (ਜਿਨ੍ਹਾਂ ਵਿੱਚੋਂ ਸੱਤ ਸੁਰੱਖਿਅਤ ਹਨ), ਦੋ ਬੇਸਿਕ ਟਾਈਮਰ, ਪੰਜ ਘੱਟ-ਪਾਵਰ ਟਾਈਮਰ, ਦੋ ਵਾਚਡੌਗ ਅਤੇ ਚਾਰ ਸਿਸਟਮ ਟਾਈਮਰ ਸ਼ਾਮਲ ਹਨ।
ਸਾਰੇ ਟਾਈਮਰ ਕਾਊਂਟਰ ਡੀਬੱਗ ਮੋਡ ਵਿੱਚ ਫ੍ਰੀਜ਼ ਕੀਤੇ ਜਾ ਸਕਦੇ ਹਨ।
ਹੇਠਾਂ ਦਿੱਤੀ ਸਾਰਣੀ ਐਡਵਾਂਸਡ-ਕੰਟਰੋਲ, ਜਨਰਲ-ਪਰਪਜ਼, ਬੇਸਿਕ ਅਤੇ ਘੱਟ-ਪਾਵਰ ਟਾਈਮਰਾਂ ਦੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੀ ਤੁਲਨਾ ਕਰਦੀ ਹੈ।

ਟਾਈਮਰ ਦੀ ਕਿਸਮ

ਟਾਈਮਰ

ਟੇਬਲ 4. ਟਾਈਮਰ ਵਿਸ਼ੇਸ਼ਤਾ ਦੀ ਤੁਲਨਾ

ਕਾਊਂਟਰ ਰੈਜ਼ੋਲੂਸ਼ਨ-
tion

ਕਾਊਂਟਰ ਦੀ ਕਿਸਮ

ਪ੍ਰੀਸਕੇਲਰ ਫੈਕਟਰ

DMA ਬੇਨਤੀ ਜਨਰੇਸ਼ਨ

ਚੈਨਲਾਂ ਨੂੰ ਕੈਪਚਰ/ਤੁਲਨਾ ਕਰੋ

ਪੂਰਕ ਆਉਟਪੁੱਟ

ਵੱਧ ਤੋਂ ਵੱਧ ਇੰਟਰਫੇਸ
ਘੜੀ (MHz)

ਅਧਿਕਤਮ
ਟਾਈਮਰ
ਘੜੀ (MHz)(1)

ਐਡਵਾਂਸਡ TIM1, -ਕੰਟਰੋਲ TIM8

16-ਬਿੱਟ

ਉੱਪਰ, ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ ਹੇਠਾਂ, 1 ਉੱਪਰ/ਹੇਠਾਂ ਅਤੇ 65536 ਦੇ ਵਿਚਕਾਰ

ਹਾਂ

ਟੀਆਈਐਮ2 ਟੀਆਈਐਮ5

32-ਬਿੱਟ

ਉੱਪਰ, ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ ਹੇਠਾਂ, 1 ਉੱਪਰ/ਹੇਠਾਂ ਅਤੇ 65536 ਦੇ ਵਿਚਕਾਰ

ਹਾਂ

ਟੀਆਈਐਮ3 ਟੀਆਈਐਮ4

16-ਬਿੱਟ

ਉੱਪਰ, ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ ਹੇਠਾਂ, 1 ਉੱਪਰ/ਹੇਠਾਂ ਅਤੇ 65536 ਦੇ ਵਿਚਕਾਰ

ਹਾਂ

ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ

TIM12(2) 16-ਬਿੱਟ

1 ਦੇ ਵਿਚਕਾਰ

ਨੰ

ਜਨਰਲ

ਅਤੇ 65536

ਮਕਸਦ

ਟੀਆਈਐਮ13(2) ਟੀਆਈਐਮ14(2)

16-ਬਿੱਟ

1 ਦੇ ਵਿਚਕਾਰ ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ
ਅਤੇ 65536

ਨੰ

ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ

TIM15(2) 16-ਬਿੱਟ

1 ਦੇ ਵਿਚਕਾਰ

ਹਾਂ

ਅਤੇ 65536

ਟੀਆਈਐਮ16(2) ਟੀਆਈਐਮ17(2)

16-ਬਿੱਟ

1 ਦੇ ਵਿਚਕਾਰ ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ
ਅਤੇ 65536

ਹਾਂ

ਮੂਲ

ਟੀਆਈਐਮ6, ਟੀਆਈਐਮ7

16-ਬਿੱਟ

1 ਦੇ ਵਿਚਕਾਰ ਕੋਈ ਵੀ ਪੂਰਨ ਅੰਕ
ਅਤੇ 65536

ਹਾਂ

ਐਲਪੀਟੀਆਈਐਮ 1,

ਘੱਟ ਪਾਵਰ

LPTIM2(2), LPTIM3(2),
ਐਲਪੀਟੀਆਈਐਮ 4,

16-ਬਿੱਟ

1, 2, 4, 8, ਉੱਪਰ 16, 32, 64,
128

ਨੰ

LPTIM5

6

4

104.5

209

4

ਨੰ

104.5

209

4

ਨੰ

104.5

209

2

ਨੰ

104.5

209

1

ਨੰ

104.5

209

2

1

104.5

209

1

1

104.5

209

0

ਨੰ

104.5

209

1(3)

ਨੰ

104.5 104.5

1. RCC ਵਿੱਚ TIMGxPRE ਬਿੱਟ ਦੇ ਆਧਾਰ 'ਤੇ ਵੱਧ ਤੋਂ ਵੱਧ ਟਾਈਮਰ ਘੜੀ 209 MHz ਤੱਕ ਹੈ। 2. ਸੁਰੱਖਿਅਤ ਟਾਈਮਰ। 3. LPTIM 'ਤੇ ਕੋਈ ਕੈਪਚਰ ਚੈਨਲ ਨਹੀਂ ਹੈ।

DS13875 Rev 5

37/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.26.1 3.26.2 3.26.3

ਐਡਵਾਂਸਡ-ਕੰਟਰੋਲ ਟਾਈਮਰ (TIM1, TIM8)
ਐਡਵਾਂਸਡ-ਕੰਟਰੋਲ ਟਾਈਮਰ (TIM1, TIM8) ਨੂੰ 6 ਚੈਨਲਾਂ 'ਤੇ ਮਲਟੀਪਲੈਕਸ ਕੀਤੇ ਤਿੰਨ-ਪੜਾਅ PWM ਜਨਰੇਟਰਾਂ ਵਜੋਂ ਦੇਖਿਆ ਜਾ ਸਕਦਾ ਹੈ। ਉਹਨਾਂ ਕੋਲ ਪ੍ਰੋਗਰਾਮੇਬਲ ਇਨਸਰਟਡ ਡੈੱਡ ਟਾਈਮ ਦੇ ਨਾਲ ਪੂਰਕ PWM ਆਉਟਪੁੱਟ ਹਨ। ਉਹਨਾਂ ਨੂੰ ਸੰਪੂਰਨ ਜਨਰਲ-ਪਰਪਜ਼ ਟਾਈਮਰ ਵੀ ਮੰਨਿਆ ਜਾ ਸਕਦਾ ਹੈ। ਉਹਨਾਂ ਦੇ ਚਾਰ ਸੁਤੰਤਰ ਚੈਨਲਾਂ ਨੂੰ ਇਹਨਾਂ ਲਈ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ: · ਇਨਪੁਟ ਕੈਪਚਰ · ਆਉਟਪੁੱਟ ਤੁਲਨਾ · PWM ਜਨਰੇਸ਼ਨ (ਐਜ- ਜਾਂ ਸੈਂਟਰ-ਅਲਾਈਨਡ ਮੋਡ) · ਇੱਕ-ਪਲਸ ਮੋਡ ਆਉਟਪੁੱਟ
ਜੇਕਰ ਸਟੈਂਡਰਡ 16-ਬਿੱਟ ਟਾਈਮਰਾਂ ਦੇ ਤੌਰ 'ਤੇ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ, ਤਾਂ ਉਹਨਾਂ ਵਿੱਚ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਟਾਈਮਰਾਂ ਦੇ ਸਮਾਨ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹੁੰਦੀਆਂ ਹਨ। ਜੇਕਰ 16-ਬਿੱਟ PWM ਜਨਰੇਟਰਾਂ ਦੇ ਤੌਰ 'ਤੇ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ, ਤਾਂ ਉਹਨਾਂ ਵਿੱਚ ਪੂਰੀ ਮੋਡੂਲੇਸ਼ਨ ਸਮਰੱਥਾ (0-100%) ਹੁੰਦੀ ਹੈ।
ਐਡਵਾਂਸਡ-ਕੰਟਰੋਲ ਟਾਈਮਰ ਸਿੰਕ੍ਰੋਨਾਈਜ਼ੇਸ਼ਨ ਜਾਂ ਇਵੈਂਟ ਚੇਨਿੰਗ ਲਈ ਟਾਈਮਰ ਲਿੰਕ ਵਿਸ਼ੇਸ਼ਤਾ ਰਾਹੀਂ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਟਾਈਮਰਾਂ ਨਾਲ ਮਿਲ ਕੇ ਕੰਮ ਕਰ ਸਕਦਾ ਹੈ।
TIM1 ਅਤੇ TIM8 ਸੁਤੰਤਰ DMA ਬੇਨਤੀ ਜਨਰੇਸ਼ਨ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।
ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਟਾਈਮਰ (TIM2, TIM3, TIM4, TIM5, TIM12, TIM13, TIM14, TIM15, TIM16, TIM17)
STM32MP133C/F ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਦਸ ਸਮਕਾਲੀਕਰਨਯੋਗ ਆਮ-ਉਦੇਸ਼ ਟਾਈਮਰ ਸ਼ਾਮਲ ਹਨ (ਅੰਤਰਾਂ ਲਈ ਸਾਰਣੀ 4 ਵੇਖੋ)। · TIM2, TIM3, TIM4, TIM5
TIM 2 ਅਤੇ TIM5 ਇੱਕ 32-ਬਿੱਟ ਆਟੋ-ਰੀਲੋਡ ਅੱਪ/ਡਾਊਨ ਕਾਊਂਟਰ ਅਤੇ ਇੱਕ 16-ਬਿੱਟ ਪ੍ਰੀਸਕੇਲਰ 'ਤੇ ਅਧਾਰਤ ਹਨ, ਜਦੋਂ ਕਿ TIM3 ਅਤੇ TIM4 ਇੱਕ 16-ਬਿੱਟ ਆਟੋ-ਰੀਲੋਡ ਅੱਪ/ਡਾਊਨ ਕਾਊਂਟਰ ਅਤੇ ਇੱਕ 16-ਬਿੱਟ ਪ੍ਰੀਸਕੇਲਰ 'ਤੇ ਅਧਾਰਤ ਹਨ। ਸਾਰੇ ਟਾਈਮਰਾਂ ਵਿੱਚ ਇਨਪੁਟ ਕੈਪਚਰ/ਆਉਟਪੁੱਟ ਤੁਲਨਾ, PWM ਜਾਂ ਇੱਕ-ਪਲਸ ਮੋਡ ਆਉਟਪੁੱਟ ਲਈ ਚਾਰ ਸੁਤੰਤਰ ਚੈਨਲ ਹੁੰਦੇ ਹਨ। ਇਹ ਸਭ ਤੋਂ ਵੱਡੇ ਪੈਕੇਜਾਂ 'ਤੇ 16 ਇਨਪੁਟ ਕੈਪਚਰ/ਆਉਟਪੁੱਟ ਤੁਲਨਾ/PWM ਦਿੰਦਾ ਹੈ। ਇਹ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਟਾਈਮਰ ਇਕੱਠੇ ਕੰਮ ਕਰ ਸਕਦੇ ਹਨ, ਜਾਂ ਦੂਜੇ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਟਾਈਮਰਾਂ ਅਤੇ ਉੱਨਤ-ਨਿਯੰਤਰਣ ਟਾਈਮਰਾਂ TIM1 ਅਤੇ TIM8 ਦੇ ਨਾਲ, ਟਾਈਮਰ ਲਿੰਕ ਵਿਸ਼ੇਸ਼ਤਾ ਰਾਹੀਂ ਸਿੰਕ੍ਰੋਨਾਈਜ਼ੇਸ਼ਨ ਜਾਂ ਇਵੈਂਟ ਚੇਨਿੰਗ ਲਈ। ਇਹਨਾਂ ਵਿੱਚੋਂ ਕੋਈ ਵੀ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਟਾਈਮਰ PWM ਆਉਟਪੁੱਟ ਤਿਆਰ ਕਰਨ ਲਈ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ। TIM2, TIM3, TIM4, TIM5 ਸਾਰਿਆਂ ਕੋਲ ਸੁਤੰਤਰ DMA ਬੇਨਤੀ ਜਨਰੇਸ਼ਨ ਹੈ। ਇਹ ਇੱਕ ਤੋਂ ਚਾਰ ਹਾਲ-ਪ੍ਰਭਾਵ ਸੈਂਸਰਾਂ ਤੋਂ ਕਵਾਡ੍ਰੈਚਰ (ਇਨਕਰੀਮੈਂਟਲ) ਏਨਕੋਡਰ ਸਿਗਨਲਾਂ ਅਤੇ ਡਿਜੀਟਲ ਆਉਟਪੁੱਟ ਨੂੰ ਸੰਭਾਲਣ ਦੇ ਸਮਰੱਥ ਹਨ। · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 ਇਹ ਟਾਈਮਰ 16-ਬਿੱਟ ਆਟੋ-ਰੀਲੋਡ ਅਪਕਾਊਂਟਰ ਅਤੇ 16-ਬਿੱਟ ਪ੍ਰੀਸਕੇਲਰ 'ਤੇ ਅਧਾਰਤ ਹਨ। TIM13, TIM14, TIM16 ਅਤੇ TIM17 ਵਿੱਚ ਇੱਕ ਸੁਤੰਤਰ ਚੈਨਲ ਹੈ, ਜਦੋਂ ਕਿ TIM12 ਅਤੇ TIM15 ਵਿੱਚ ਇਨਪੁਟ ਕੈਪਚਰ/ਆਉਟਪੁੱਟ ਤੁਲਨਾ, PWM ਜਾਂ ਇੱਕ-ਪਲਸ ਮੋਡ ਆਉਟਪੁੱਟ ਲਈ ਦੋ ਸੁਤੰਤਰ ਚੈਨਲ ਹਨ। ਇਹਨਾਂ ਨੂੰ TIM2, TIM3, TIM4, TIM5 ਪੂਰੇ-ਵਿਸ਼ੇਸ਼ਤਾ ਵਾਲੇ ਆਮ-ਉਦੇਸ਼ ਟਾਈਮਰਾਂ ਨਾਲ ਸਮਕਾਲੀ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ ਜਾਂ ਸਧਾਰਨ ਟਾਈਮਬੇਸ ਵਜੋਂ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ। ਇਹਨਾਂ ਵਿੱਚੋਂ ਹਰੇਕ ਟਾਈਮਰ ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਮੁੱਢਲੇ ਟਾਈਮਰ (TIM6 ਅਤੇ TIM7)
ਇਹ ਟਾਈਮਰ ਮੁੱਖ ਤੌਰ 'ਤੇ ਇੱਕ ਆਮ 16-ਬਿੱਟ ਟਾਈਮ ਬੇਸ ਵਜੋਂ ਵਰਤੇ ਜਾਂਦੇ ਹਨ।
TIM6 ਅਤੇ TIM7 ਸੁਤੰਤਰ DMA ਬੇਨਤੀ ਜਨਰੇਸ਼ਨ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।

38/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.26.4
3.26.5 3.26.6

ਘੱਟ-ਪਾਵਰ ਟਾਈਮਰ (LPTIM1, LPTIM2, LPTIM3, LPTIM4, LPTIM5)
ਹਰੇਕ ਘੱਟ-ਪਾਵਰ ਟਾਈਮਰ ਦੀ ਇੱਕ ਸੁਤੰਤਰ ਘੜੀ ਹੁੰਦੀ ਹੈ ਅਤੇ ਜੇਕਰ ਇਹ LSE, LSI ਜਾਂ ਕਿਸੇ ਬਾਹਰੀ ਘੜੀ ਦੁਆਰਾ ਘੜੀ ਗਈ ਹੈ ਤਾਂ ਇਹ ਸਟਾਪ ਮੋਡ ਵਿੱਚ ਵੀ ਚੱਲਦੀ ਹੈ। ਇੱਕ LPTIMx ਡਿਵਾਈਸ ਨੂੰ ਸਟਾਪ ਮੋਡ ਤੋਂ ਜਗਾਉਣ ਦੇ ਯੋਗ ਹੈ।
ਇਹ ਘੱਟ-ਪਾਵਰ ਟਾਈਮਰ ਹੇਠ ਲਿਖੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ: · 16-ਬਿੱਟ ਆਟੋਰੀਲੋਡ ਰਜਿਸਟਰ ਦੇ ਨਾਲ 16-ਬਿੱਟ ਅੱਪ ਕਾਊਂਟਰ · 16-ਬਿੱਟ ਤੁਲਨਾ ਰਜਿਸਟਰ · ਸੰਰਚਨਾਯੋਗ ਆਉਟਪੁੱਟ: ਪਲਸ, PWM · ਨਿਰੰਤਰ/ਇੱਕ-ਸ਼ਾਟ ਮੋਡ · ਚੋਣਯੋਗ ਸਾਫਟਵੇਅਰ/ਹਾਰਡਵੇਅਰ ਇਨਪੁੱਟ ਟਰਿੱਗਰ · ਚੋਣਯੋਗ ਘੜੀ ਸਰੋਤ:
ਅੰਦਰੂਨੀ ਘੜੀ ਸਰੋਤ: LPTIM ਇਨਪੁੱਟ ਉੱਤੇ LSE, LSI, HSI ਜਾਂ APB ਘੜੀ ਬਾਹਰੀ ਘੜੀ ਸਰੋਤ (ਬਿਨਾਂ ਅੰਦਰੂਨੀ ਘੜੀ ਦੇ ਵੀ ਕੰਮ ਕਰਦਾ ਹੈ)
(ਪਲਸ ਕਾਊਂਟਰ ਐਪਲੀਕੇਸ਼ਨ ਦੁਆਰਾ ਵਰਤਿਆ ਜਾਣ ਵਾਲਾ ਸਰੋਤ ਚੱਲ ਰਿਹਾ ਹੈ) · ਪ੍ਰੋਗਰਾਮੇਬਲ ਡਿਜੀਟਲ ਗਲਚ ਫਿਲਟਰ · ਏਨਕੋਡਰ ਮੋਡ
LPTIM2 ਅਤੇ LPTIM3 ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਸੁਤੰਤਰ ਨਿਗਰਾਨ (IWDG1, IWDG2)
ਇੱਕ ਸੁਤੰਤਰ ਵਾਚਡੌਗ ਇੱਕ 12-ਬਿੱਟ ਡਾਊਨਕਾਊਂਟਰ ਅਤੇ ਇੱਕ 8-ਬਿੱਟ ਪ੍ਰੀਸਕੇਲਰ 'ਤੇ ਅਧਾਰਤ ਹੁੰਦਾ ਹੈ। ਇਹ ਇੱਕ ਸੁਤੰਤਰ 32 kHz ਅੰਦਰੂਨੀ RC (LSI) ਤੋਂ ਘੜੀ ਕੀਤੀ ਜਾਂਦੀ ਹੈ ਅਤੇ, ਕਿਉਂਕਿ ਇਹ ਮੁੱਖ ਘੜੀ ਤੋਂ ਸੁਤੰਤਰ ਤੌਰ 'ਤੇ ਕੰਮ ਕਰਦਾ ਹੈ, ਇਹ ਸਟਾਪ ਅਤੇ ਸਟੈਂਡਬਾਏ ਮੋਡਾਂ ਵਿੱਚ ਕੰਮ ਕਰ ਸਕਦਾ ਹੈ। IWDG ਨੂੰ ਇੱਕ ਵਾਚਡੌਗ ਵਜੋਂ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ ਤਾਂ ਜੋ ਕੋਈ ਸਮੱਸਿਆ ਆਉਣ 'ਤੇ ਡਿਵਾਈਸ ਨੂੰ ਰੀਸੈਟ ਕੀਤਾ ਜਾ ਸਕੇ। ਇਹ ਹਾਰਡਵੇਅਰ- ਜਾਂ ਸਾਫਟਵੇਅਰ ਵਿਕਲਪ ਬਾਈਟਾਂ ਰਾਹੀਂ ਸੰਰਚਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
IWDG1 ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਆਮ ਟਾਈਮਰ (ਕਾਰਟੈਕਸ-ਏ7 ਸੀਐਨਟੀ)
ਕੋਰਟੇਕਸ-ਏ7 ਦੇ ਅੰਦਰ ਏਮਬੇਡ ਕੀਤੇ ਕੋਰਟੇਕਸ-ਏ7 ਜੈਨਰਿਕ ਟਾਈਮਰ ਸਿਸਟਮ ਟਾਈਮਿੰਗ ਜਨਰੇਸ਼ਨ (STGEN) ਤੋਂ ਮੁੱਲ ਦੁਆਰਾ ਫੀਡ ਕੀਤੇ ਜਾਂਦੇ ਹਨ।
ਕੋਰਟੈਕਸ-ਏ7 ਪ੍ਰੋਸੈਸਰ ਹੇਠ ਲਿਖੇ ਟਾਈਮਰ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ: · ਸੁਰੱਖਿਅਤ ਅਤੇ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਮੋਡਾਂ ਵਿੱਚ ਵਰਤੋਂ ਲਈ ਭੌਤਿਕ ਟਾਈਮਰ
ਭੌਤਿਕ ਟਾਈਮਰ ਲਈ ਰਜਿਸਟਰ ਸੁਰੱਖਿਅਤ ਅਤੇ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਕਾਪੀਆਂ ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ ਬੈਂਕ ਕੀਤੇ ਜਾਂਦੇ ਹਨ। · ਗੈਰ-ਸੁਰੱਖਿਅਤ ਮੋਡਾਂ ਵਿੱਚ ਵਰਤੋਂ ਲਈ ਵਰਚੁਅਲ ਟਾਈਮਰ · ਹਾਈਪਰਵਾਈਜ਼ਰ ਮੋਡ ਵਿੱਚ ਵਰਤੋਂ ਲਈ ਭੌਤਿਕ ਟਾਈਮਰ
ਜੈਨਰਿਕ ਟਾਈਮਰ ਮੈਮੋਰੀ ਮੈਪ ਕੀਤੇ ਪੈਰੀਫਿਰਲ ਨਹੀਂ ਹੁੰਦੇ ਹਨ ਅਤੇ ਫਿਰ ਸਿਰਫ਼ ਖਾਸ ਕੋਰਟੈਕਸ-ਏ7 ਕੋਪ੍ਰੋਸੈਸਰ ਨਿਰਦੇਸ਼ਾਂ (cp15) ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਹੁੰਦੇ ਹਨ।

3.27

ਸਿਸਟਮ ਟਾਈਮਰ ਜਨਰੇਸ਼ਨ (STGEN)
ਸਿਸਟਮ ਟਾਈਮਿੰਗ ਜਨਰੇਸ਼ਨ (STGEN) ਇੱਕ ਸਮਾਂ-ਗਿਣਤੀ ਮੁੱਲ ਪੈਦਾ ਕਰਦਾ ਹੈ ਜੋ ਇੱਕ ਇਕਸਾਰ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ view ਸਾਰੇ Cortex-A7 ਜੈਨਰਿਕ ਟਾਈਮਰਾਂ ਲਈ ਸਮਾਂ।

DS13875 Rev 5

39/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

ਸਿਸਟਮ ਟਾਈਮਿੰਗ ਜਨਰੇਸ਼ਨ ਵਿੱਚ ਹੇਠ ਲਿਖੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹਨ: · ਰੋਲ-ਓਵਰ ਸਮੱਸਿਆਵਾਂ ਤੋਂ ਬਚਣ ਲਈ 64-ਬਿੱਟ ਚੌੜਾ · ਜ਼ੀਰੋ ਜਾਂ ਇੱਕ ਪ੍ਰੋਗਰਾਮੇਬਲ ਮੁੱਲ ਤੋਂ ਸ਼ੁਰੂ ਕਰੋ · APB ਇੰਟਰਫੇਸ (STGENC) ਨੂੰ ਕੰਟਰੋਲ ਕਰੋ ਜੋ ਟਾਈਮਰ ਨੂੰ ਸੁਰੱਖਿਅਤ ਅਤੇ ਰੀਸਟੋਰ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦਾ ਹੈ।
ਪਾਵਰਡਾਊਨ ਇਵੈਂਟਾਂ ਵਿੱਚ · ਰੀਡ-ਓਨਲੀ APB ਇੰਟਰਫੇਸ (STGENR) ਜੋ ਟਾਈਮਰ ਮੁੱਲ ਨੂੰ ਗੈਰ-
ਸੁਰੱਖਿਅਤ ਸਾਫਟਵੇਅਰ ਅਤੇ ਡੀਬੱਗ ਟੂਲ · ਟਾਈਮਰ ਮੁੱਲ ਵਧਾਉਣਾ ਜਿਸਨੂੰ ਸਿਸਟਮ ਡੀਬੱਗ ਦੌਰਾਨ ਰੋਕਿਆ ਜਾ ਸਕਦਾ ਹੈ
STGENC ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.28

ਰੀਅਲ-ਟਾਈਮ ਕਲਾਕ (ਆਰਟੀਸੀ)
RTC ਸਾਰੇ ਘੱਟ-ਪਾਵਰ ਮੋਡਾਂ ਦਾ ਪ੍ਰਬੰਧਨ ਕਰਨ ਲਈ ਇੱਕ ਆਟੋਮੈਟਿਕ ਵੇਕਅੱਪ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। RTC ਇੱਕ ਸੁਤੰਤਰ BCD ਟਾਈਮਰ/ਕਾਊਂਟਰ ਹੈ ਅਤੇ ਪ੍ਰੋਗਰਾਮੇਬਲ ਅਲਾਰਮ ਇੰਟਰੱਪਟਾਂ ਦੇ ਨਾਲ ਇੱਕ ਸਮਾਂ-ਦਿਨ ਘੜੀ/ਕੈਲੰਡਰ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
RTC ਵਿੱਚ ਇੱਕ ਸਮੇਂ-ਸਮੇਂ 'ਤੇ ਪ੍ਰੋਗਰਾਮੇਬਲ ਵੇਕਅੱਪ ਫਲੈਗ ਵੀ ਸ਼ਾਮਲ ਹੈ ਜਿਸ ਵਿੱਚ ਇੰਟਰੱਪਟ ਸਮਰੱਥਾ ਹੈ।
ਦੋ 32-ਬਿੱਟ ਰਜਿਸਟਰਾਂ ਵਿੱਚ ਸਕਿੰਟ, ਮਿੰਟ, ਘੰਟੇ (12- ਜਾਂ 24-ਘੰਟੇ ਦਾ ਫਾਰਮੈਟ), ਦਿਨ (ਹਫ਼ਤੇ ਦਾ ਦਿਨ), ਮਿਤੀ (ਮਹੀਨੇ ਦਾ ਦਿਨ), ਮਹੀਨਾ ਅਤੇ ਸਾਲ ਹੁੰਦੇ ਹਨ, ਜੋ ਬਾਈਨਰੀ ਕੋਡੇਡ ਡੈਸੀਮਲ ਫਾਰਮੈਟ (BCD) ਵਿੱਚ ਦਰਸਾਏ ਜਾਂਦੇ ਹਨ। ਉਪ-ਸਕਿੰਟ ਮੁੱਲ ਬਾਈਨਰੀ ਫਾਰਮੈਟ ਵਿੱਚ ਵੀ ਉਪਲਬਧ ਹੈ।
ਸਾਫਟਵੇਅਰ ਡਰਾਈਵਰ ਪ੍ਰਬੰਧਨ ਨੂੰ ਆਸਾਨ ਬਣਾਉਣ ਲਈ ਬਾਈਨਰੀ ਮੋਡ ਸਮਰਥਿਤ ਹੈ।
28-, 29- (ਲੀਪ ਸਾਲ), 30-, ਅਤੇ 31-ਦਿਨਾਂ ਦੇ ਮਹੀਨਿਆਂ ਲਈ ਮੁਆਵਜ਼ਾ ਆਪਣੇ ਆਪ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਡੇਲਾਈਟ ਸੇਵਿੰਗ ਟਾਈਮ ਮੁਆਵਜ਼ਾ ਵੀ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਵਾਧੂ 32-ਬਿੱਟ ਰਜਿਸਟਰਾਂ ਵਿੱਚ ਪ੍ਰੋਗਰਾਮੇਬਲ ਅਲਾਰਮ ਸਬਸਕਿੰਟ, ਸਕਿੰਟ, ਮਿੰਟ, ਘੰਟੇ, ਦਿਨ ਅਤੇ ਮਿਤੀ ਹੁੰਦੀ ਹੈ।
ਕ੍ਰਿਸਟਲ ਔਸਿਲੇਟਰ ਸ਼ੁੱਧਤਾ ਵਿੱਚ ਕਿਸੇ ਵੀ ਭਟਕਣਾ ਦੀ ਭਰਪਾਈ ਲਈ ਇੱਕ ਡਿਜੀਟਲ ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਵਿਸ਼ੇਸ਼ਤਾ ਉਪਲਬਧ ਹੈ।
ਬੈਕਅੱਪ ਡੋਮੇਨ ਰੀਸੈਟ ਤੋਂ ਬਾਅਦ, ਸਾਰੇ RTC ਰਜਿਸਟਰ ਸੰਭਾਵਿਤ ਪਰਜੀਵੀ ਲਿਖਣ ਪਹੁੰਚਾਂ ਤੋਂ ਸੁਰੱਖਿਅਤ ਹਨ ਅਤੇ ਸੁਰੱਖਿਅਤ ਪਹੁੰਚ ਦੁਆਰਾ ਸੁਰੱਖਿਅਤ ਹਨ।
ਜਿੰਨਾ ਚਿਰ ਸਪਲਾਈ ਵਾਲੀਅਮtage ਓਪਰੇਟਿੰਗ ਰੇਂਜ ਵਿੱਚ ਰਹਿੰਦਾ ਹੈ, RTC ਕਦੇ ਨਹੀਂ ਰੁਕਦਾ, ਡਿਵਾਈਸ ਸਥਿਤੀ (ਰਨ ਮੋਡ, ਘੱਟ-ਪਾਵਰ ਮੋਡ ਜਾਂ ਰੀਸੈਟ ਅਧੀਨ) ਦੀ ਪਰਵਾਹ ਕੀਤੇ ਬਿਨਾਂ।
RTC ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹੇਠ ਲਿਖੀਆਂ ਹਨ: · ਸਬਸਕਿੰਟ, ਸਕਿੰਟ, ਮਿੰਟ, ਘੰਟੇ (12 ਜਾਂ 24 ਫਾਰਮੈਟ), ਦਿਨ (ਦਿਨ) ਵਾਲਾ ਕੈਲੰਡਰ
ਹਫ਼ਤਾ), ਮਿਤੀ (ਮਹੀਨੇ ਦਾ ਦਿਨ), ਮਹੀਨਾ, ਅਤੇ ਸਾਲ · ਸਾਫਟਵੇਅਰ ਦੁਆਰਾ ਪ੍ਰੋਗਰਾਮੇਬਲ ਡੇਲਾਈਟ ਸੇਵਿੰਗ ਮੁਆਵਜ਼ਾ · ਇੰਟਰੱਪਟ ਫੰਕਸ਼ਨ ਦੇ ਨਾਲ ਪ੍ਰੋਗਰਾਮੇਬਲ ਅਲਾਰਮ। ਅਲਾਰਮ ਕਿਸੇ ਵੀ ਦੁਆਰਾ ਚਾਲੂ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ
ਕੈਲੰਡਰ ਖੇਤਰਾਂ ਦਾ ਸੁਮੇਲ। · ਆਟੋਮੈਟਿਕ ਵੇਕਅੱਪ ਯੂਨਿਟ ਜੋ ਇੱਕ ਆਵਰਤੀ ਫਲੈਗ ਤਿਆਰ ਕਰਦਾ ਹੈ ਜੋ ਇੱਕ ਆਟੋਮੈਟਿਕ ਵੇਕਅੱਪ ਨੂੰ ਚਾਲੂ ਕਰਦਾ ਹੈ
ਰੁਕਾਵਟ · ਹਵਾਲਾ ਘੜੀ ਖੋਜ: ਇੱਕ ਹੋਰ ਸਟੀਕ ਦੂਜੀ ਸਰੋਤ ਘੜੀ (50 ਜਾਂ 60 Hz) ਹੋ ਸਕਦੀ ਹੈ
ਕੈਲੰਡਰ ਸ਼ੁੱਧਤਾ ਨੂੰ ਵਧਾਉਣ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ। · ਸਬ-ਸੈਕਿੰਡ ਸ਼ਿਫਟ ਵਿਸ਼ੇਸ਼ਤਾ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ ਇੱਕ ਬਾਹਰੀ ਘੜੀ ਨਾਲ ਸਹੀ ਸਮਕਾਲੀਕਰਨ · ਡਿਜੀਟਲ ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਸਰਕਟ (ਆਵਰਤੀ ਕਾਊਂਟਰ ਸੁਧਾਰ): 0.95 ਪੀਪੀਐਮ ਸ਼ੁੱਧਤਾ, ਇੱਕ ਵਿੱਚ ਪ੍ਰਾਪਤ ਕੀਤੀ ਗਈ
ਕਈ ਸਕਿੰਟਾਂ ਦੀ ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਵਿੰਡੋ

40/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

· ਟਾਈਮਸਟamp ਇਵੈਂਟ ਸੇਵਿੰਗ ਲਈ ਫੰਕਸ਼ਨ · SAE ਤੱਕ ਸਿੱਧੀ ਬੱਸ ਪਹੁੰਚ ਦੇ ਨਾਲ RTC ਬੈਕਅੱਪ ਰਜਿਸਟਰਾਂ ਵਿੱਚ SWKEY ਦਾ ਸਟੋਰੇਜ (ਨਹੀਂ
CPU ਦੁਆਰਾ ਪੜ੍ਹਨਯੋਗ) · ਮਾਸਕੇਬਲ ਇੰਟਰੱਪਟ/ਈਵੈਂਟ:
ਅਲਾਰਮ A ਅਲਾਰਮ B ਜਾਗਣ ਦਾ ਸਮਾਂamp · ਟਰੱਸਟ ਜ਼ੋਨ ਸਹਾਇਤਾ: RTC ਪੂਰੀ ਤਰ੍ਹਾਂ ਸੁਰੱਖਿਅਤ ਅਲਾਰਮ A, ਅਲਾਰਮ B, ਵੇਕਅੱਪ ਟਾਈਮਰ ਅਤੇ ਟਾਈਮਸਟamp ਵਿਅਕਤੀਗਤ ਸੁਰੱਖਿਅਤ ਜਾਂ ਗੈਰ-ਸੁਰੱਖਿਅਤ
ਸੰਰਚਨਾ RTC ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਸੁਰੱਖਿਅਤ ਵਿੱਚ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਸੰਰਚਨਾ ਵਿੱਚ ਕੀਤਾ ਗਿਆ

3.29

Tamper ਅਤੇ ਬੈਕਅੱਪ ਰਜਿਸਟਰ (ਟੀAMP)
32 x 32-ਬਿੱਟ ਬੈਕਅੱਪ ਰਜਿਸਟਰ ਸਾਰੇ ਘੱਟ-ਪਾਵਰ ਮੋਡਾਂ ਅਤੇ VBAT ਮੋਡ ਵਿੱਚ ਵੀ ਰੱਖੇ ਜਾਂਦੇ ਹਨ। ਉਹਨਾਂ ਦੀ ਵਰਤੋਂ ਸੰਵੇਦਨਸ਼ੀਲ ਡੇਟਾ ਨੂੰ ਸਟੋਰ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ ਕਿਉਂਕਿ ਉਹਨਾਂ ਦੀ ਸਮੱਗਰੀ at ਦੁਆਰਾ ਸੁਰੱਖਿਅਤ ਹੈ।amper ਖੋਜ ਸਰਕਟ।
ਸੱਤ ਟੀ.amper ਇਨਪੁਟ ਪਿੰਨ ਅਤੇ ਪੰਜ ਟੀampਐਂਟੀ-ਟੀ ਲਈ er ਆਉਟਪੁੱਟ ਪਿੰਨ ਉਪਲਬਧ ਹਨamper ਖੋਜ। ਬਾਹਰੀ ਟੀampਏਰ ਪਿੰਨਾਂ ਨੂੰ ਕਿਨਾਰੇ ਦੀ ਪਛਾਣ, ਕਿਨਾਰੇ ਅਤੇ ਪੱਧਰ, ਫਿਲਟਰਿੰਗ ਨਾਲ ਪੱਧਰ ਦੀ ਖੋਜ, ਜਾਂ ਕਿਰਿਆਸ਼ੀਲ ਟੀ ਲਈ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।ampਜੋ ਕਿ ਆਟੋਮੈਟਿਕ ਜਾਂਚ ਕਰਕੇ ਸੁਰੱਖਿਆ ਪੱਧਰ ਨੂੰ ਵਧਾਉਂਦਾ ਹੈ ਕਿ ਟੀampਪਿੰਨ ਬਾਹਰੋਂ ਨਹੀਂ ਖੋਲ੍ਹੇ ਜਾਂਦੇ ਜਾਂ ਛੋਟੇ ਨਹੀਂ ਕੀਤੇ ਜਾਂਦੇ।
TAMP ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ · 32 ਬੈਕਅੱਪ ਰਜਿਸਟਰ (ਟੀAMP_BKPxR) ਨੂੰ RTC ਡੋਮੇਨ ਵਿੱਚ ਲਾਗੂ ਕੀਤਾ ਗਿਆ ਹੈ ਜੋ ਅਜੇ ਵੀ ਹੈ
VDD ਪਾਵਰ ਬੰਦ ਹੋਣ 'ਤੇ VBAT ਦੁਆਰਾ ਪਾਵਰ-ਆਨ · 12 ਟੀampਉਪਲਬਧ ਪਿੰਨ (ਸੱਤ ਇਨਪੁਟ ਅਤੇ ਪੰਜ ਆਉਟਪੁੱਟ) · ਕੋਈ ਵੀ ਟੀamper ਖੋਜ ਇੱਕ RTC ਟਾਈਮਸਟ ਤਿਆਰ ਕਰ ਸਕਦੀ ਹੈamp ਘਟਨਾ। · ਕੋਈ ਵੀ ਟੀamper ਖੋਜ ਬੈਕਅੱਪ ਰਜਿਸਟਰਾਂ ਨੂੰ ਮਿਟਾ ਦਿੰਦੀ ਹੈ। · TrustZone ਸਹਾਇਤਾ:
ਟੀampਸੁਰੱਖਿਅਤ ਜਾਂ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਸੰਰਚਨਾ ਤਿੰਨ ਸੰਰਚਨਾਯੋਗ-ਆਕਾਰ ਵਾਲੇ ਖੇਤਰਾਂ ਵਿੱਚ ਸੰਰਚਨਾ ਨੂੰ ਬੈਕਅੱਪ ਰਜਿਸਟਰ ਕਰਦੀ ਹੈ:
. ਇੱਕ ਪੜ੍ਹਨ/ਲਿਖਣ ਲਈ ਸੁਰੱਖਿਅਤ ਖੇਤਰ . ਇੱਕ ਲਿਖਣ ਲਈ ਸੁਰੱਖਿਅਤ/ਪੜ੍ਹਨ ਲਈ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਖੇਤਰ . ਇੱਕ ਪੜ੍ਹਨ/ਲਿਖਣ ਲਈ ਗੈਰ-ਸੁਰੱਖਿਅਤ ਖੇਤਰ · ਮੋਨੋਟੋਨਿਕ ਕਾਊਂਟਰ

3.30

ਇੰਟਰ-ਏਕੀਕ੍ਰਿਤ ਸਰਕਟ ਇੰਟਰਫੇਸ (I2C1, I2C2, I2C3, I2C4, I2C5)
ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਪੰਜ I2C ਇੰਟਰਫੇਸ ਸ਼ਾਮਲ ਹਨ।
I2C ਬੱਸ ਇੰਟਰਫੇਸ STM32MP133C/F ਅਤੇ ਸੀਰੀਅਲ I2C ਬੱਸ ਵਿਚਕਾਰ ਸੰਚਾਰ ਨੂੰ ਸੰਭਾਲਦਾ ਹੈ। ਇਹ ਸਾਰੇ I2C ਬੱਸ-ਵਿਸ਼ੇਸ਼ ਸੀਕੁਐਂਸਿੰਗ, ਪ੍ਰੋਟੋਕੋਲ, ਆਰਬਿਟਰੇਸ਼ਨ ਅਤੇ ਟਾਈਮਿੰਗ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਦਾ ਹੈ।

DS13875 Rev 5

41/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

I2C ਪੈਰੀਫਿਰਲ ਇਹਨਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ: · I2C-ਬੱਸ ਨਿਰਧਾਰਨ ਅਤੇ ਉਪਭੋਗਤਾ ਮੈਨੂਅਲ ਰੇਵ. 5 ਅਨੁਕੂਲਤਾ:
ਸਲੇਵ ਅਤੇ ਮਾਸਟਰ ਮੋਡ, ਮਲਟੀਮਾਸਟਰ ਸਮਰੱਥਾ ਸਟੈਂਡਰਡ-ਮੋਡ (Sm), 100 kbit/s ਤੱਕ ਬਿੱਟਰੇਟ ਦੇ ਨਾਲ ਫਾਸਟ-ਮੋਡ (Fm), 400 kbit/s ਤੱਕ ਬਿੱਟਰੇਟ ਦੇ ਨਾਲ ਫਾਸਟ-ਮੋਡ ਪਲੱਸ (Fm+), 1 Mbit/s ਤੱਕ ਬਿੱਟਰੇਟ ਅਤੇ 20 mA ਆਉਟਪੁੱਟ ਡਰਾਈਵ I/Os 7-ਬਿੱਟ ਅਤੇ 10-ਬਿੱਟ ਐਡਰੈਸਿੰਗ ਮੋਡ, ਮਲਟੀਪਲ 7-ਬਿੱਟ ਸਲੇਵ ਐਡਰੈਸ ਪ੍ਰੋਗਰਾਮੇਬਲ ਸੈੱਟਅੱਪ ਅਤੇ ਹੋਲਡ ਟਾਈਮ ਵਿਕਲਪਿਕ ਘੜੀ ਖਿੱਚਣਾ · ਸਿਸਟਮ ਪ੍ਰਬੰਧਨ ਬੱਸ (SMBus) ਨਿਰਧਾਰਨ rev 2.0 ਅਨੁਕੂਲਤਾ: ਹਾਰਡਵੇਅਰ PEC (ਪੈਕੇਟ ਗਲਤੀ ਜਾਂਚ) ਜਨਰੇਸ਼ਨ ਅਤੇ ACK ਨਾਲ ਤਸਦੀਕ
ਕੰਟਰੋਲ ਐਡਰੈੱਸ ਰੈਜ਼ੋਲਿਊਸ਼ਨ ਪ੍ਰੋਟੋਕੋਲ (ARP) ਸਪੋਰਟ SMBus ਅਲਰਟ · ਪਾਵਰ ਸਿਸਟਮ ਮੈਨੇਜਮੈਂਟ ਪ੍ਰੋਟੋਕੋਲ (PMBusTM) ਸਪੈਸੀਫਿਕੇਸ਼ਨ ਰੇਵ 1.1 ਅਨੁਕੂਲਤਾ · ਸੁਤੰਤਰ ਘੜੀ: ਸੁਤੰਤਰ ਘੜੀ ਸਰੋਤਾਂ ਦੀ ਇੱਕ ਚੋਣ ਜੋ I2C ਸੰਚਾਰ ਗਤੀ ਨੂੰ PCLK ਰੀਪ੍ਰੋਗਰਾਮਿੰਗ ਤੋਂ ਸੁਤੰਤਰ ਹੋਣ ਦੀ ਆਗਿਆ ਦਿੰਦੀ ਹੈ · ਐਡਰੈੱਸ ਮੈਚ 'ਤੇ ਸਟਾਪ ਮੋਡ ਤੋਂ ਜਾਗਣਾ · ਪ੍ਰੋਗਰਾਮੇਬਲ ਐਨਾਲਾਗ ਅਤੇ ਡਿਜੀਟਲ ਸ਼ੋਰ ਫਿਲਟਰ · DMA ਸਮਰੱਥਾ ਵਾਲਾ 1-ਬਾਈਟ ਬਫਰ
I2C3, I2C4 ਅਤੇ I2C5 ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.31

ਯੂਨੀਵਰਸਲ ਸਿੰਕ੍ਰੋਨਸ ਅਸਿੰਕ੍ਰੋਨਸ ਰਿਸੀਵਰ ਟ੍ਰਾਂਸਮੀਟਰ (USART1, USART2, USART3, USART6 ਅਤੇ UART4, UART5, UART7, UART8)
ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਚਾਰ ਏਮਬੈਡਡ ਯੂਨੀਵਰਸਲ ਸਿੰਕ੍ਰੋਨਸ ਰਿਸੀਵਰ ਟ੍ਰਾਂਸਮੀਟਰ (USART1, USART2, USART3 ਅਤੇ USART6) ਅਤੇ ਚਾਰ ਯੂਨੀਵਰਸਲ ਅਸਿੰਕ੍ਰੋਨਸ ਰਿਸੀਵਰ ਟ੍ਰਾਂਸਮੀਟਰ (UART4, UART5, UART7 ਅਤੇ UART8) ਹਨ। USARTx ਅਤੇ UARTx ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੇ ਸੰਖੇਪ ਲਈ ਹੇਠਾਂ ਦਿੱਤੀ ਸਾਰਣੀ ਵੇਖੋ।
ਇਹ ਇੰਟਰਫੇਸ ਅਸਿੰਕ੍ਰੋਨਸ ਸੰਚਾਰ, IrDA SIR ENDEC ਸਹਾਇਤਾ, ਮਲਟੀਪ੍ਰੋਸੈਸਰ ਸੰਚਾਰ ਮੋਡ, ਸਿੰਗਲ-ਵਾਇਰ ਹਾਫ-ਡੁਪਲੈਕਸ ਸੰਚਾਰ ਮੋਡ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ ਅਤੇ LIN ਮਾਸਟਰ/ਸਲੇਵ ਸਮਰੱਥਾ ਰੱਖਦੇ ਹਨ। ਇਹ CTS ਅਤੇ RTS ਸਿਗਨਲਾਂ ਦਾ ਹਾਰਡਵੇਅਰ ਪ੍ਰਬੰਧਨ, ਅਤੇ RS485 ਡਰਾਈਵਰ ਸਮਰੱਥ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ। ਇਹ 13 Mbit/s ਤੱਕ ਦੀ ਗਤੀ 'ਤੇ ਸੰਚਾਰ ਕਰਨ ਦੇ ਯੋਗ ਹਨ।
USART1, USART2, USART3 ਅਤੇ USART6 ਸਮਾਰਟਕਾਰਡ ਮੋਡ (ISO 7816 ਅਨੁਕੂਲ) ਅਤੇ SPI ਵਰਗੀ ਸੰਚਾਰ ਸਮਰੱਥਾ ਵੀ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ।
ਸਾਰੇ USART ਕੋਲ CPU ਘੜੀ ਤੋਂ ਸੁਤੰਤਰ ਇੱਕ ਘੜੀ ਡੋਮੇਨ ਹੁੰਦਾ ਹੈ, ਜੋ USARTx ਨੂੰ 32 Kbaud ਤੱਕ ਦੇ ਬੌਡਰੇਟਸ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਸਟਾਪ ਮੋਡ ਤੋਂ STM133MP200C/F ਨੂੰ ਜਗਾਉਣ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ। ਸਟਾਪ ਮੋਡ ਤੋਂ ਵੇਕਅੱਪ ਇਵੈਂਟ ਪ੍ਰੋਗਰਾਮੇਬਲ ਹਨ ਅਤੇ ਇਹ ਹੋ ਸਕਦੇ ਹਨ:
· ਬਿੱਟ ਖੋਜ ਸ਼ੁਰੂ ਕਰੋ
· ਕੋਈ ਵੀ ਪ੍ਰਾਪਤ ਡੇਟਾ ਫਰੇਮ
· ਇੱਕ ਖਾਸ ਪ੍ਰੋਗਰਾਮ ਕੀਤਾ ਡੇਟਾ ਫਰੇਮ

42/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

DMA ਕੰਟਰੋਲਰ ਦੁਆਰਾ ਸਾਰੇ USART ਇੰਟਰਫੇਸਾਂ ਦੀ ਸੇਵਾ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ।

ਸਾਰਣੀ 5. USART/UART ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ

USART ਮੋਡ/ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ(1)

ਯੂਐਸਏਆਰਟੀ 1/2/3/6

ਯੂਆਰਟੀ 4/5/7/8

ਮਾਡਮ ਲਈ ਹਾਰਡਵੇਅਰ ਪ੍ਰਵਾਹ ਨਿਯੰਤਰਣ

X

X

ਡੀ ਐਮ ਏ ਦੀ ਵਰਤੋਂ ਨਾਲ ਨਿਰੰਤਰ ਸੰਚਾਰ

X

X

ਮਲਟੀਪ੍ਰੋਸੈਸਰ ਸੰਚਾਰ

X

X

ਸਮਕਾਲੀ SPI ਮੋਡ (ਮਾਸਟਰ/ਸਲੇਵ)

X

ਸਮਾਰਟਕਾਰਡ ਮੋਡ

X

ਸਿੰਗਲ-ਵਾਇਰ ਹਾਫ-ਡੁਪਲੈਕਸ ਕਮਿਊਨੀਕੇਸ਼ਨ IrDA SIR ENDEC ਬਲਾਕ

X

X

X

X

LIN ਮੋਡ

X

X

ਦੋਹਰੀ ਘੜੀ ਡੋਮੇਨ ਅਤੇ ਘੱਟ ਪਾਵਰ ਮੋਡ ਤੋਂ ਜਾਗਣਾ

X

X

ਰਿਸੀਵਰ ਟਾਈਮਆਉਟ ਮੋਡਬਸ ਸੰਚਾਰ ਵਿੱਚ ਵਿਘਨ ਪਾਉਂਦਾ ਹੈ

X

X

X

X

ਆਟੋ ਬਾਡ ਦਰ ਖੋਜ

X

X

ਡਰਾਈਵਰ ਸਮਰੱਥ

X

X

USART ਡਾਟਾ ਲੰਬਾਈ

7, 8 ਅਤੇ 9 ਬਿੱਟ

1. X = ਸਮਰਥਿਤ।

USART1 ਅਤੇ USART2 ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.32

ਸੀਰੀਅਲ ਪੈਰੀਫਿਰਲ ਇੰਟਰਫੇਸ (SPI1, SPI2, SPI3, SPI4, SPI5) ਇੰਟਰ-ਏਕੀਕ੍ਰਿਤ ਸਾਊਂਡ ਇੰਟਰਫੇਸ (I2S1, I2S2, I2S3, I2S4)
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਪੰਜ SPIs (SPI2S1, SPI2S2, SPI2S3, SPI2S4, ਅਤੇ SPI5) ਤੱਕ ਦੀ ਵਿਸ਼ੇਸ਼ਤਾ ਹੈ ਜੋ ਮਾਸਟਰ ਅਤੇ ਸਲੇਵ ਮੋਡਾਂ ਵਿੱਚ, ਅੱਧੇ-ਡੁਪਲੈਕਸ, ਫੁੱਲਡੁਪਲੈਕਸ ਅਤੇ ਸਿੰਪਲੈਕਸ ਮੋਡਾਂ ਵਿੱਚ 50 Mbit/s ਤੱਕ ਸੰਚਾਰ ਦੀ ਆਗਿਆ ਦਿੰਦੇ ਹਨ। 3-ਬਿੱਟ ਪ੍ਰੀਸਕੇਲਰ ਅੱਠ ਮਾਸਟਰ ਮੋਡ ਫ੍ਰੀਕੁਐਂਸੀ ਦਿੰਦਾ ਹੈ ਅਤੇ ਫਰੇਮ 4 ਤੋਂ 16 ਬਿੱਟਾਂ ਤੱਕ ਕੌਂਫਿਗਰ ਕਰਨ ਯੋਗ ਹੈ। ਸਾਰੇ SPI ਇੰਟਰਫੇਸ NSS ਪਲਸ ਮੋਡ, TI ਮੋਡ, ਹਾਰਡਵੇਅਰ CRC ਕੈਲਕੂਲੇਸ਼ਨ ਅਤੇ DMA ਸਮਰੱਥਾ ਦੇ ਨਾਲ 8-ਬਿੱਟ ਏਮਬੈਡਡ Rx ਅਤੇ Tx FIFOs ਦੇ ਗੁਣਾ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।
I2S1, I2S2, I2S3, ਅਤੇ I2S4 SPI1, SPI2, SPI3 ਅਤੇ SPI4 ਨਾਲ ਮਲਟੀਪਲੈਕਸ ਕੀਤੇ ਗਏ ਹਨ। ਇਹਨਾਂ ਨੂੰ ਮਾਸਟਰ ਜਾਂ ਸਲੇਵ ਮੋਡ ਵਿੱਚ, ਫੁੱਲ-ਡੁਪਲੈਕਸ ਅਤੇ ਹਾਫ-ਡੁਪਲੈਕਸ ਸੰਚਾਰ ਮੋਡਾਂ ਵਿੱਚ ਚਲਾਇਆ ਜਾ ਸਕਦਾ ਹੈ, ਅਤੇ ਇੱਕ ਇਨਪੁਟ ਜਾਂ ਆਉਟਪੁੱਟ ਚੈਨਲ ਦੇ ਤੌਰ ਤੇ 16- ਜਾਂ 32-ਬਿੱਟ ਰੈਜ਼ੋਲਿਊਸ਼ਨ ਨਾਲ ਕੰਮ ਕਰਨ ਲਈ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਆਡੀਓ samp8 kHz ਤੋਂ 192 kHz ਤੱਕ ਦੀ ਲਿੰਗ ਫ੍ਰੀਕੁਐਂਸੀ ਸਮਰਥਿਤ ਹੈ। ਸਾਰੇ I2S ਇੰਟਰਫੇਸ DMA ਸਮਰੱਥਾ ਵਾਲੇ 8-ਬਿੱਟ ਏਮਬੈਡਡ Rx ਅਤੇ Tx FIFOs ਦੇ ਗੁਣਾ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।
SPI4 ਅਤੇ SPI5 ਨੂੰ (ETZPC ਵਿੱਚ) ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਸੌਫਟਵੇਅਰ ਦੁਆਰਾ ਪਹੁੰਚਯੋਗ ਵਜੋਂ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

3.33

ਸੀਰੀਅਲ ਆਡੀਓ ਇੰਟਰਫੇਸ (SAI1, SAI2)
ਡਿਵਾਈਸਾਂ ਦੋ SAIs ਨੂੰ ਏਮਬੈਡ ਕਰਦੀਆਂ ਹਨ ਜੋ ਬਹੁਤ ਸਾਰੇ ਸਟੀਰੀਓ ਜਾਂ ਮੋਨੋ ਆਡੀਓ ਪ੍ਰੋਟੋਕੋਲ ਦੇ ਡਿਜ਼ਾਈਨ ਦੀ ਆਗਿਆ ਦਿੰਦੀਆਂ ਹਨ।

DS13875 Rev 5

43/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

ਜਿਵੇਂ ਕਿ I2S, LSB ਜਾਂ MSB-ਜਸਟਿਫਾਈਡ, PCM/DSP, TDM ਜਾਂ AC'97। ਇੱਕ SPDIF ਆਉਟਪੁੱਟ ਉਦੋਂ ਉਪਲਬਧ ਹੁੰਦਾ ਹੈ ਜਦੋਂ ਆਡੀਓ ਬਲਾਕ ਨੂੰ ਟ੍ਰਾਂਸਮੀਟਰ ਵਜੋਂ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਲਚਕਤਾ ਅਤੇ ਪੁਨਰ-ਸੰਰਚਨਾ ਦੇ ਇਸ ਪੱਧਰ ਨੂੰ ਲਿਆਉਣ ਲਈ, ਹਰੇਕ SAI ਵਿੱਚ ਦੋ ਸੁਤੰਤਰ ਆਡੀਓ ਸਬ-ਬਲਾਕ ਹੁੰਦੇ ਹਨ। ਹਰੇਕ ਬਲਾਕ ਦਾ ਆਪਣਾ ਕਲਾਕ ਜਨਰੇਟਰ ਅਤੇ I/O ਲਾਈਨ ਕੰਟਰੋਲਰ ਹੁੰਦਾ ਹੈ। ਆਡੀਓ samp192 kHz ਤੱਕ ਦੀ ਲਿੰਗ ਫ੍ਰੀਕੁਐਂਸੀ ਸਮਰਥਿਤ ਹੈ। ਇਸ ਤੋਂ ਇਲਾਵਾ, ਇੱਕ ਏਮਬੈਡਡ PDM ਇੰਟਰਫੇਸ ਦੇ ਕਾਰਨ ਅੱਠ ਮਾਈਕ੍ਰੋਫੋਨਾਂ ਦਾ ਸਮਰਥਨ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। SAI ਮਾਸਟਰ ਜਾਂ ਸਲੇਵ ਕੌਂਫਿਗਰੇਸ਼ਨ ਵਿੱਚ ਕੰਮ ਕਰ ਸਕਦਾ ਹੈ। ਆਡੀਓ ਸਬ-ਬਲਾਕ ਜਾਂ ਤਾਂ ਰਿਸੀਵਰ ਜਾਂ ਟ੍ਰਾਂਸਮੀਟਰ ਹੋ ਸਕਦੇ ਹਨ ਅਤੇ ਸਮਕਾਲੀ ਜਾਂ ਅਸਿੰਕ੍ਰੋਨਸਲੀ ਕੰਮ ਕਰ ਸਕਦੇ ਹਨ (ਦੂਜੇ ਦੇ ਸੰਬੰਧ ਵਿੱਚ)। ਸਮਕਾਲੀ ਕੰਮ ਕਰਨ ਲਈ SAI ਨੂੰ ਹੋਰ SAI ਨਾਲ ਜੋੜਿਆ ਜਾ ਸਕਦਾ ਹੈ।

3.34

SPDIF ਰਿਸੀਵਰ ਇੰਟਰਫੇਸ (SPDIFRX)
SPDIFRX ਨੂੰ IEC-60958 ਅਤੇ IEC-61937 ਦੇ ਅਨੁਕੂਲ S/PDIF ਪ੍ਰਵਾਹ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ। ਇਹ ਮਿਆਰ ਉੱਚ s ਤੱਕ ਸਧਾਰਨ ਸਟੀਰੀਓ ਸਟ੍ਰੀਮਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।ample ਰੇਟ, ਅਤੇ ਸੰਕੁਚਿਤ ਮਲਟੀ-ਚੈਨਲ ਸਰਾਊਂਡ ਸਾਊਂਡ, ਜਿਵੇਂ ਕਿ ਡੌਲਬੀ ਜਾਂ DTS ਦੁਆਰਾ ਪਰਿਭਾਸ਼ਿਤ (5.1 ਤੱਕ)।
SPDIFRX ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹੇਠ ਲਿਖੀਆਂ ਹਨ: · ਚਾਰ ਇਨਪੁਟ ਤੱਕ ਉਪਲਬਧ · ਆਟੋਮੈਟਿਕ ਸਿੰਬਲ ਰੇਟ ਡਿਟੈਕਸ਼ਨ · ਵੱਧ ਤੋਂ ਵੱਧ ਸਿੰਬਲ ਰੇਟ: 12.288 MHz · 32 ਤੋਂ 192 kHz ਤੱਕ ਸਟੀਰੀਓ ਸਟ੍ਰੀਮ ਸਮਰਥਿਤ · ਆਡੀਓ IEC-60958 ਅਤੇ IEC-61937 ਦਾ ਸਮਰਥਨ, ਖਪਤਕਾਰ ਐਪਲੀਕੇਸ਼ਨ · ਪੈਰਿਟੀ ਬਿੱਟ ਪ੍ਰਬੰਧਨ · ਆਡੀਓ ਲਈ DMA ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਸੰਚਾਰamples · ਨਿਯੰਤਰਣ ਅਤੇ ਉਪਭੋਗਤਾ ਚੈਨਲ ਜਾਣਕਾਰੀ ਲਈ DMA ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਸੰਚਾਰ · ਰੁਕਾਵਟ ਸਮਰੱਥਾਵਾਂ
SPDIFRX ਰਿਸੀਵਰ ਸਿੰਬਲ ਰੇਟ ਦਾ ਪਤਾ ਲਗਾਉਣ ਅਤੇ ਆਉਣ ਵਾਲੇ ਡੇਟਾ ਸਟ੍ਰੀਮ ਨੂੰ ਡੀਕੋਡ ਕਰਨ ਲਈ ਸਾਰੀਆਂ ਜ਼ਰੂਰੀ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਉਪਭੋਗਤਾ ਲੋੜੀਂਦਾ SPDIF ਇਨਪੁਟ ਚੁਣ ਸਕਦਾ ਹੈ, ਅਤੇ ਜਦੋਂ ਇੱਕ ਵੈਧ ਸਿਗਨਲ ਉਪਲਬਧ ਹੁੰਦਾ ਹੈ, ਤਾਂ SPDIFRX ਮੁੜ-ਸੈੱਟ ਕਰਦਾ ਹੈ।ampਆਉਣ ਵਾਲੇ ਸਿਗਨਲ ਨੂੰ ਪੜ੍ਹਦਾ ਹੈ, ਮੈਨਚੈਸਟਰ ਸਟ੍ਰੀਮ ਨੂੰ ਡੀਕੋਡ ਕਰਦਾ ਹੈ, ਅਤੇ ਫਰੇਮਾਂ, ਸਬ-ਫ੍ਰੇਮਾਂ ਅਤੇ ਬਲਾਕ ਤੱਤਾਂ ਨੂੰ ਪਛਾਣਦਾ ਹੈ। SPDIFRX CPU ਨੂੰ ਡੀਕੋਡ ਕੀਤੇ ਡੇਟਾ ਅਤੇ ਸੰਬੰਧਿਤ ਸਥਿਤੀ ਫਲੈਗ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
SPDIFRX spdif_frame_sync ਨਾਮਕ ਇੱਕ ਸਿਗਨਲ ਵੀ ਪੇਸ਼ ਕਰਦਾ ਹੈ, ਜੋ S/PDIF ਸਬ-ਫ੍ਰੇਮ ਰੇਟ 'ਤੇ ਟੌਗਲ ਕਰਦਾ ਹੈ ਜੋ ਸਹੀ s ਦੀ ਗਣਨਾ ਕਰਨ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ।ampਕਲਾਕ ਡ੍ਰਿਫਟ ਐਲਗੋਰਿਦਮ ਲਈ le ਦਰ।

3.35

ਸੁਰੱਖਿਅਤ ਡਿਜੀਟਲ ਇਨਪੁੱਟ/ਆਊਟਪੁੱਟ ਮਲਟੀਮੀਡੀਆਕਾਰਡ ਇੰਟਰਫੇਸ (SDMMC1, SDMMC2)
ਦੋ ਸੁਰੱਖਿਅਤ ਡਿਜੀਟਲ ਇਨਪੁੱਟ/ਆਊਟਪੁੱਟ ਮਲਟੀਮੀਡੀਆਕਾਰਡ ਇੰਟਰਫੇਸ (SDMMC) AHB ਬੱਸ ਅਤੇ SD ਮੈਮੋਰੀ ਕਾਰਡਾਂ, SDIO ਕਾਰਡਾਂ ਅਤੇ MMC ਡਿਵਾਈਸਾਂ ਵਿਚਕਾਰ ਇੱਕ ਇੰਟਰਫੇਸ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ।
SDMMC ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵਿੱਚ ਹੇਠ ਲਿਖੇ ਸ਼ਾਮਲ ਹਨ: · ਏਮਬੈਡਡ ਮਲਟੀਮੀਡੀਆਕਾਰਡ ਸਿਸਟਮ ਸਪੈਸੀਫਿਕੇਸ਼ਨ ਵਰਜਨ 5.1 ਦੀ ਪਾਲਣਾ
ਤਿੰਨ ਵੱਖ-ਵੱਖ ਡੇਟਾਬੱਸ ਮੋਡਾਂ ਲਈ ਕਾਰਡ ਸਹਾਇਤਾ: 1-ਬਿੱਟ (ਡਿਫਾਲਟ), 4-ਬਿੱਟ ਅਤੇ 8-ਬਿੱਟ

44/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

(HS200 SDMMC_CK ਸਪੀਡ ਵੱਧ ਤੋਂ ਵੱਧ ਮਨਜ਼ੂਰ I/O ਸਪੀਡ ਤੱਕ ਸੀਮਿਤ ਹੈ) (HS400 ਸਮਰਥਿਤ ਨਹੀਂ ਹੈ)
· ਮਲਟੀਮੀਡੀਆਕਾਰਡਸ ਦੇ ਪਿਛਲੇ ਸੰਸਕਰਣਾਂ ਨਾਲ ਪੂਰੀ ਅਨੁਕੂਲਤਾ (ਪਿਛਲੇ ਅਨੁਕੂਲਤਾ)
· SD ਮੈਮੋਰੀ ਕਾਰਡ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵਰਜਨ 4.1 ਦੀ ਪੂਰੀ ਪਾਲਣਾ (SDR104 SDMMC_CK ਸਪੀਡ ਵੱਧ ਤੋਂ ਵੱਧ ਮਨਜ਼ੂਰ I/O ਸਪੀਡ ਤੱਕ ਸੀਮਿਤ, SPI ਮੋਡ ਅਤੇ UHS-II ਮੋਡ ਸਮਰਥਿਤ ਨਹੀਂ)
· SDIO ਕਾਰਡ ਸਪੈਸੀਫਿਕੇਸ਼ਨ ਵਰਜਨ 4.0 ਨਾਲ ਪੂਰੀ ਪਾਲਣਾ ਦੋ ਵੱਖ-ਵੱਖ ਡਾਟਾਬੱਸ ਮੋਡਾਂ ਲਈ ਕਾਰਡ ਸਮਰਥਨ: 1-ਬਿੱਟ (ਡਿਫਾਲਟ) ਅਤੇ 4-ਬਿੱਟ (SDR104 SDMMC_CK ਸਪੀਡ ਵੱਧ ਤੋਂ ਵੱਧ ਮਨਜ਼ੂਰ I/O ਸਪੀਡ ਤੱਕ ਸੀਮਿਤ, SPI ਮੋਡ ਅਤੇ UHS-II ਮੋਡ ਸਮਰਥਿਤ ਨਹੀਂ)
· 208-ਬਿੱਟ ਮੋਡ ਲਈ 8 Mbyte/s ਤੱਕ ਡਾਟਾ ਟ੍ਰਾਂਸਫਰ (ਵੱਧ ਤੋਂ ਵੱਧ ਮਨਜ਼ੂਰ I/O ਗਤੀ ਦੇ ਅਧਾਰ ਤੇ)
· ਡੇਟਾ ਅਤੇ ਕਮਾਂਡ ਆਉਟਪੁੱਟ ਸਿਗਨਲਾਂ ਨੂੰ ਬਾਹਰੀ ਦੋ-ਦਿਸ਼ਾਵੀ ਡਰਾਈਵਰਾਂ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦੇ ਹਨ।
· SDMMC ਹੋਸਟ ਇੰਟਰਫੇਸ ਵਿੱਚ ਏਮਬੇਡ ਕੀਤਾ ਸਮਰਪਿਤ DMA ਕੰਟਰੋਲਰ, ਇੰਟਰਫੇਸ ਅਤੇ SRAM ਵਿਚਕਾਰ ਹਾਈ-ਸਪੀਡ ਟ੍ਰਾਂਸਫਰ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।
· IDMA ਲਿੰਕਡ ਸੂਚੀ ਸਹਾਇਤਾ
· ਸਮਰਪਿਤ ਪਾਵਰ ਸਪਲਾਈ, SDMMC1 ਅਤੇ SDMMC2 ਲਈ ਕ੍ਰਮਵਾਰ VDDSD1 ਅਤੇ VDDSD2, UHS-I ਮੋਡ ਵਿੱਚ SD ਕਾਰਡ ਇੰਟਰਫੇਸ 'ਤੇ ਲੈਵਲ-ਸ਼ਿਫਟਰ ਇਨਸਰਸ਼ਨ ਦੀ ਜ਼ਰੂਰਤ ਨੂੰ ਦੂਰ ਕਰਦੇ ਹੋਏ।
SDMMC1 ਅਤੇ SDMMC2 ਲਈ ਸਿਰਫ਼ ਕੁਝ GPIO ਇੱਕ ਸਮਰਪਿਤ VDDSD1 ਜਾਂ VDDSD2 ਸਪਲਾਈ ਪਿੰਨ 'ਤੇ ਉਪਲਬਧ ਹਨ। ਉਹ SDMMC1 ਅਤੇ SDMMC2 (SDMMC1: PC[12:8], PD[2], SDMMC2: PB[15,14,4,3], PE3, PG6) ਲਈ ਡਿਫਾਲਟ ਬੂਟ GPIOs ਦਾ ਹਿੱਸਾ ਹਨ। ਉਹਨਾਂ ਨੂੰ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ ਟੇਬਲ ਵਿੱਚ "_VSD1" ਜਾਂ "_VSD2" ਪਿਛੇਤਰ ਵਾਲੇ ਸਿਗਨਲਾਂ ਦੁਆਰਾ ਪਛਾਣਿਆ ਜਾ ਸਕਦਾ ਹੈ।
ਹਰੇਕ SDMMC ਨੂੰ ਇੱਕ ਦੇਰੀ ਬਲਾਕ (DLYBSD) ਨਾਲ ਜੋੜਿਆ ਜਾਂਦਾ ਹੈ ਜੋ 100 MHz ਤੋਂ ਉੱਪਰ ਦੀ ਬਾਹਰੀ ਡੇਟਾ ਫ੍ਰੀਕੁਐਂਸੀ ਦਾ ਸਮਰਥਨ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।
ਦੋਵੇਂ SDMMC ਇੰਟਰਫੇਸਾਂ ਵਿੱਚ ਸੁਰੱਖਿਅਤ ਸੰਰਚਨਾ ਪੋਰਟ ਹਨ।

3.36

ਕੰਟਰੋਲਰ ਏਰੀਆ ਨੈੱਟਵਰਕ (FDCAN1, FDCAN2)
ਕੰਟਰੋਲਰ ਏਰੀਆ ਨੈੱਟਵਰਕ (CAN) ਸਬਸਿਸਟਮ ਵਿੱਚ ਦੋ CAN ਮੋਡੀਊਲ, ਇੱਕ ਸਾਂਝਾ ਸੁਨੇਹਾ RAM ਮੈਮੋਰੀ ਅਤੇ ਇੱਕ ਘੜੀ ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਯੂਨਿਟ ਸ਼ਾਮਲ ਹੁੰਦੇ ਹਨ।
ਦੋਵੇਂ CAN ਮੋਡੀਊਲ (FDCAN1 ਅਤੇ FDCAN2) ISO 11898-1 (CAN ਪ੍ਰੋਟੋਕੋਲ ਸਪੈਸੀਫਿਕੇਸ਼ਨ ਵਰਜਨ 2.0 ਭਾਗ A, B) ਅਤੇ CAN FD ਪ੍ਰੋਟੋਕੋਲ ਸਪੈਸੀਫਿਕੇਸ਼ਨ ਵਰਜਨ 1.0 ਦੇ ਅਨੁਕੂਲ ਹਨ।
ਇੱਕ 10-Kbyte ਸੁਨੇਹਾ RAM ਮੈਮੋਰੀ ਫਿਲਟਰ ਲਾਗੂ ਕਰਦੀ ਹੈ, FIFO ਪ੍ਰਾਪਤ ਕਰਦੀ ਹੈ, ਬਫਰ ਪ੍ਰਾਪਤ ਕਰਦੀ ਹੈ, ਇਵੈਂਟ FIFO ਸੰਚਾਰਿਤ ਕਰਦੀ ਹੈ ਅਤੇ ਬਫਰ ਸੰਚਾਰਿਤ ਕਰਦੀ ਹੈ (ਨਾਲ ਹੀ TTCAN ਲਈ ਟਰਿਗਰ)। ਇਹ ਸੁਨੇਹਾ RAM ਦੋ FDCAN1 ਅਤੇ FDCAN2 ਮੋਡੀਊਲਾਂ ਵਿਚਕਾਰ ਸਾਂਝਾ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
ਆਮ ਘੜੀ ਕੈਲੀਬ੍ਰੇਸ਼ਨ ਯੂਨਿਟ ਵਿਕਲਪਿਕ ਹੈ। ਇਸਦੀ ਵਰਤੋਂ FDCAN1 ਦੁਆਰਾ ਪ੍ਰਾਪਤ CAN ਸੁਨੇਹਿਆਂ ਦਾ ਮੁਲਾਂਕਣ ਕਰਕੇ, HSI ਅੰਦਰੂਨੀ RC ਔਸਿਲੇਟਰ ਅਤੇ PLL ਤੋਂ FDCAN2 ਅਤੇ FDCAN1 ਦੋਵਾਂ ਲਈ ਇੱਕ ਕੈਲੀਬਰੇਟਿਡ ਘੜੀ ਬਣਾਉਣ ਲਈ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ।

DS13875 Rev 5

45/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.37

ਯੂਨੀਵਰਸਲ ਸੀਰੀਅਲ ਬੱਸ ਹਾਈ-ਸਪੀਡ ਹੋਸਟ (USBH)
ਇਹ ਡਿਵਾਈਸਾਂ ਦੋ ਭੌਤਿਕ ਪੋਰਟਾਂ ਦੇ ਨਾਲ ਇੱਕ USB ਹਾਈ-ਸਪੀਡ ਹੋਸਟ (480 Mbit/s ਤੱਕ) ਨੂੰ ਏਮਬੇਡ ਕਰਦੀਆਂ ਹਨ। USBH ਹਰੇਕ ਪੋਰਟ 'ਤੇ ਸੁਤੰਤਰ ਤੌਰ 'ਤੇ ਘੱਟ, ਪੂਰੀ-ਸਪੀਡ (OHCI) ਦੇ ਨਾਲ-ਨਾਲ ਉੱਚ-ਸਪੀਡ (EHCI) ਦੋਵਾਂ ਕਾਰਜਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। ਇਹ ਦੋ ਟ੍ਰਾਂਸਸੀਵਰਾਂ ਨੂੰ ਏਕੀਕ੍ਰਿਤ ਕਰਦਾ ਹੈ ਜਿਨ੍ਹਾਂ ਨੂੰ ਘੱਟ-ਸਪੀਡ (1.2 Mbit/s), ਪੂਰੀ-ਸਪੀਡ (12 Mbit/s) ਜਾਂ ਉੱਚ-ਸਪੀਡ ਕਾਰਜ (480 Mbit/s) ਲਈ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ। ਦੂਜਾ ਹਾਈ-ਸਪੀਡ ਟ੍ਰਾਂਸਸੀਵਰ OTG ਹਾਈ-ਸਪੀਡ ਨਾਲ ਸਾਂਝਾ ਕੀਤਾ ਗਿਆ ਹੈ।
USBH USB 2.0 ਨਿਰਧਾਰਨ ਦੇ ਅਨੁਕੂਲ ਹੈ। USBH ਕੰਟਰੋਲਰਾਂ ਨੂੰ ਸਮਰਪਿਤ ਘੜੀਆਂ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ ਜੋ USB ਹਾਈ-ਸਪੀਡ PHY ਦੇ ਅੰਦਰ ਇੱਕ PLL ਦੁਆਰਾ ਤਿਆਰ ਕੀਤੀਆਂ ਜਾਂਦੀਆਂ ਹਨ।

3.38

USB ਆਨ-ਦ-ਗੋ ਹਾਈ-ਸਪੀਡ (OTG)
ਇਹਨਾਂ ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਇੱਕ USB OTG ਹਾਈ-ਸਪੀਡ (480 Mbit/s ਤੱਕ) ਡਿਵਾਈਸ/ਹੋਸਟ/OTG ਪੈਰੀਫਿਰਲ ਸ਼ਾਮਲ ਹੁੰਦਾ ਹੈ। OTG ਪੂਰੀ-ਸਪੀਡ ਅਤੇ ਹਾਈ-ਸਪੀਡ ਓਪਰੇਸ਼ਨ ਦੋਵਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। ਹਾਈ-ਸਪੀਡ ਓਪਰੇਸ਼ਨ (480 Mbit/s) ਲਈ ਟ੍ਰਾਂਸਸੀਵਰ USB ਹੋਸਟ ਦੂਜੇ ਪੋਰਟ ਨਾਲ ਸਾਂਝਾ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
USB OTG HS USB 2.0 ਨਿਰਧਾਰਨ ਅਤੇ OTG 2.0 ਨਿਰਧਾਰਨ ਦੇ ਅਨੁਕੂਲ ਹੈ। ਇਸ ਵਿੱਚ ਸਾਫਟਵੇਅਰ-ਸੰਰਚਨਾਯੋਗ ਐਂਡਪੁਆਇੰਟ ਸੈਟਿੰਗ ਹੈ ਅਤੇ ਸਸਪੈਂਡ/ਰਿਜ਼ਿਊਮ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। USB OTG ਕੰਟਰੋਲਰਾਂ ਨੂੰ ਇੱਕ ਸਮਰਪਿਤ 48 MHz ਘੜੀ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ ਜੋ RCC ਦੇ ਅੰਦਰ ਜਾਂ USB ਹਾਈ-ਸਪੀਡ PHY ਦੇ ਅੰਦਰ ਇੱਕ PLL ਦੁਆਰਾ ਤਿਆਰ ਕੀਤੀ ਜਾਂਦੀ ਹੈ।
USB OTG HS ਦੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹੇਠਾਂ ਦਿੱਤੀਆਂ ਗਈਆਂ ਹਨ: · ਗਤੀਸ਼ੀਲ FIFO ਸਾਈਜ਼ਿੰਗ ਦੇ ਨਾਲ 4 Kbyte ਦਾ ਸੰਯੁਕਤ Rx ਅਤੇ Tx FIFO ਆਕਾਰ · SRP (ਸੈਸ਼ਨ ਬੇਨਤੀ ਪ੍ਰੋਟੋਕੋਲ) ਅਤੇ HNP (ਹੋਸਟ ਨੈਗੋਸ਼ੀਏਸ਼ਨ ਪ੍ਰੋਟੋਕੋਲ) ਸਮਰਥਨ · ਅੱਠ ਦੋ-ਦਿਸ਼ਾਤਮਕ ਅੰਤਮ ਬਿੰਦੂ · ਸਮੇਂ-ਸਮੇਂ 'ਤੇ OUT ਸਹਾਇਤਾ ਦੇ ਨਾਲ 16 ਹੋਸਟ ਚੈਨਲ · OTG1.3 ਅਤੇ OTG2.0 ਸੰਚਾਲਨ ਮੋਡਾਂ ਲਈ ਸੰਰਚਿਤ ਸਾਫਟਵੇਅਰ · USB 2.0 LPM (ਲਿੰਕ ਪਾਵਰ ਪ੍ਰਬੰਧਨ) ਸਮਰਥਨ · ਬੈਟਰੀ ਚਾਰਜਿੰਗ ਸਪੈਸੀਫਿਕੇਸ਼ਨ ਰੀਵਿਜ਼ਨ 1.2 ਸਮਰਥਨ · HS OTG PHY ਸਮਰਥਨ · ਅੰਦਰੂਨੀ USB DMA · HNP/SNP/IP ਅੰਦਰ (ਕਿਸੇ ਬਾਹਰੀ ਰੋਧਕ ਦੀ ਲੋੜ ਨਹੀਂ) · OTG/ਹੋਸਟ ਮੋਡਾਂ ਲਈ, ਇੱਕ ਪਾਵਰ ਸਵਿੱਚ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ ਜੇਕਰ ਬੱਸ-ਸੰਚਾਲਿਤ ਡਿਵਾਈਸਾਂ ਹਨ
ਜੁੜਿਆ।
USB OTG ਕੌਂਫਿਗਰੇਸ਼ਨ ਪੋਰਟ ਸੁਰੱਖਿਅਤ ਹੋ ਸਕਦਾ ਹੈ।

46/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

3.39

ਗੀਗਾਬਿਟ ਈਥਰਨੈੱਟ MAC ਇੰਟਰਫੇਸ (ETH1, ETH2)
ਇਹ ਡਿਵਾਈਸਾਂ ਇੱਕ ਇੰਡਸਟਰੀ-ਸਟੈਂਡਰਡ ਮੀਡੀਅਮ-ਇੰਡੀਪੈਂਡੈਂਟ ਇੰਟਰਫੇਸ (MII), ਇੱਕ ਰਿਡਿਊਸਡ ਮੀਡੀਅਮ-ਇੰਡੀਪੈਂਡੈਂਟ ਇੰਟਰਫੇਸ (RMII), ਜਾਂ ਇੱਕ ਰਿਡਿਊਸਡ ਗੀਗਾਬਿਟ ਮੀਡੀਅਮ-ਇੰਡੀਪੈਂਡੈਂਟ ਇੰਟਰਫੇਸ (RGMII) ਰਾਹੀਂ ਈਥਰਨੈੱਟ LAN ਸੰਚਾਰ ਲਈ ਦੋ IEEE-802.3-2002-ਅਨੁਕੂਲ ਗੀਗਾਬਿਟ ਮੀਡੀਆ ਐਕਸੈਸ ਕੰਟਰੋਲਰ (GMAC) ਪ੍ਰਦਾਨ ਕਰਦੀਆਂ ਹਨ।
ਡਿਵਾਈਸਾਂ ਨੂੰ ਭੌਤਿਕ LAN ਬੱਸ (ਟਵਿਸਟਡ-ਪੇਅਰ, ਫਾਈਬਰ, ਆਦਿ) ਨਾਲ ਜੁੜਨ ਲਈ ਇੱਕ ਬਾਹਰੀ ਭੌਤਿਕ ਇੰਟਰਫੇਸ ਡਿਵਾਈਸ (PHY) ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। PHY ਨੂੰ MII ਲਈ 17 ਸਿਗਨਲਾਂ, RMII ਲਈ 7 ਸਿਗਨਲਾਂ, ਜਾਂ RGMII ਲਈ 13 ਸਿਗਨਲਾਂ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਡਿਵਾਈਸ ਪੋਰਟ ਨਾਲ ਜੋੜਿਆ ਜਾਂਦਾ ਹੈ, ਅਤੇ ਇਸਨੂੰ STM25MP125C/F ਜਾਂ PHY ਤੋਂ 32 MHz (MII, RMII, RGMII) ਜਾਂ 133 MHz (RGMII) ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਘੜੀ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਹੇਠ ਲਿਖੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਸ਼ਾਮਲ ਹਨ: · ਓਪਰੇਸ਼ਨ ਮੋਡ ਅਤੇ PHY ਇੰਟਰਫੇਸ
10-, 100-, ਅਤੇ 1000-Mbit/s ਡਾਟਾ ਟ੍ਰਾਂਸਫਰ ਦਰਾਂ ਫੁੱਲ-ਡੁਪਲੈਕਸ ਅਤੇ ਹਾਫ-ਡੁਪਲੈਕਸ ਓਪਰੇਸ਼ਨਾਂ ਦੋਵਾਂ ਦਾ ਸਮਰਥਨ MII, RMII ਅਤੇ RGMII PHY ਇੰਟਰਫੇਸ · ਪ੍ਰੋਸੈਸਿੰਗ ਕੰਟਰੋਲ ਮਲਟੀ-ਲੇਅਰ ਪੈਕੇਟ ਫਿਲਟਰਿੰਗ: ਸਰੋਤ (SA) ਅਤੇ ਮੰਜ਼ਿਲ (DA) 'ਤੇ MAC ਫਿਲਟਰਿੰਗ
ਸੰਪੂਰਨ ਅਤੇ ਹੈਸ਼ ਫਿਲਟਰ ਵਾਲਾ ਪਤਾ, VLAN tag- ਸੰਪੂਰਨ ਅਤੇ ਹੈਸ਼ ਫਿਲਟਰ ਦੇ ਨਾਲ-ਅਧਾਰਤ ਫਿਲਟਰਿੰਗ, IP ਸਰੋਤ (SA) ਜਾਂ ਮੰਜ਼ਿਲ (DA) ਪਤੇ 'ਤੇ ਲੇਅਰ 3 ਫਿਲਟਰਿੰਗ, ਸਰੋਤ (SP) ਜਾਂ ਮੰਜ਼ਿਲ (DP) ਪੋਰਟ 'ਤੇ ਲੇਅਰ 4 ਫਿਲਟਰਿੰਗ ਡਬਲ VLAN ਪ੍ਰੋਸੈਸਿੰਗ: ਦੋ VLAN ਤੱਕ ਦਾ ਸੰਮਿਲਨ tags ਸੰਚਾਰ ਮਾਰਗ ਵਿੱਚ, tag ਪ੍ਰਾਪਤ ਮਾਰਗ ਵਿੱਚ ਫਿਲਟਰਿੰਗ IEEE 1588-2008/PTPv2 ਸਮਰਥਨ RMON/MIB ਕਾਊਂਟਰਾਂ (RFC2819/RFC2665) ਨਾਲ ਨੈੱਟਵਰਕ ਅੰਕੜਿਆਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ · ਹਾਰਡਵੇਅਰ ਆਫਲੋਡ ਪ੍ਰੋਸੈਸਿੰਗ ਪ੍ਰਸਤਾਵਨਾ ਅਤੇ ਸਟਾਰਟ-ਆਫ-ਫ੍ਰੇਮ ਡੇਟਾ (SFD) ਸੰਮਿਲਨ ਜਾਂ ਮਿਟਾਉਣਾ IP ਹੈਡਰ ਅਤੇ TCP/UDP/ICMP ਪੇਲੋਡ ਲਈ ਇਕਸਾਰਤਾ ਚੈੱਕਸਮ ਆਫਲੋਡ ਇੰਜਣ: ਚੈੱਕਸਮ ਗਣਨਾ ਅਤੇ ਸੰਮਿਲਨ ਸੰਚਾਰਿਤ ਕਰੋ, ਚੈੱਕਸਮ ਗਣਨਾ ਅਤੇ ਤੁਲਨਾ ਪ੍ਰਾਪਤ ਕਰੋ ਡਿਵਾਈਸ MAC ਐਡਰੈੱਸ ਨਾਲ ਆਟੋਮੈਟਿਕ ARP ਬੇਨਤੀ ਜਵਾਬ TCP ਸੈਗਮੈਂਟੇਸ਼ਨ: ਵੱਡੇ ਟ੍ਰਾਂਸਮਿਟ TCP ਪੈਕੇਟ ਨੂੰ ਕਈ ਛੋਟੇ ਪੈਕੇਟਾਂ ਵਿੱਚ ਆਟੋਮੈਟਿਕ ਵੰਡਣਾ · ਘੱਟ-ਪਾਵਰ ਮੋਡ ਊਰਜਾ ਕੁਸ਼ਲ ਈਥਰਨੈੱਟ (ਸਟੈਂਡਰਡ IEEE 802.3az-2010) ਰਿਮੋਟ ਵੇਕਅੱਪ ਪੈਕੇਟ ਅਤੇ AMD ਮੈਜਿਕ ਪੈਕੇਟTM ਖੋਜ
ETH1 ਅਤੇ ETH2 ਦੋਵਾਂ ਨੂੰ ਸੁਰੱਖਿਅਤ ਵਜੋਂ ਪ੍ਰੋਗਰਾਮ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ। ਜਦੋਂ ਸੁਰੱਖਿਅਤ ਹੁੰਦਾ ਹੈ, ਤਾਂ AXI ਇੰਟਰਫੇਸ ਉੱਤੇ ਲੈਣ-ਦੇਣ ਸੁਰੱਖਿਅਤ ਹੁੰਦੇ ਹਨ, ਅਤੇ ਸੰਰਚਨਾ ਰਜਿਸਟਰਾਂ ਨੂੰ ਸਿਰਫ਼ ਸੁਰੱਖਿਅਤ ਪਹੁੰਚਾਂ ਦੁਆਰਾ ਹੀ ਸੋਧਿਆ ਜਾ ਸਕਦਾ ਹੈ।

DS13875 Rev 5

47/219
48

ਕਾਰਜਸ਼ੀਲ ਓਵਰview

STM32MP133C/F ਦਾ ਪਤਾ

3.40

ਡੀਬੱਗ ਬੁਨਿਆਦੀ ਢਾਂਚਾ
ਇਹ ਡਿਵਾਈਸ ਸਾਫਟਵੇਅਰ ਵਿਕਾਸ ਅਤੇ ਸਿਸਟਮ ਏਕੀਕਰਣ ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ ਹੇਠ ਲਿਖੀਆਂ ਡੀਬੱਗ ਅਤੇ ਟਰੇਸ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੀ ਪੇਸ਼ਕਸ਼ ਕਰਦੇ ਹਨ: · ਬ੍ਰੇਕਪੁਆਇੰਟ ਡੀਬੱਗਿੰਗ · ਕੋਡ ਐਗਜ਼ੀਕਿਊਸ਼ਨ ਟਰੇਸਿੰਗ · ਸਾਫਟਵੇਅਰ ਇੰਸਟਰੂਮੈਂਟੇਸ਼ਨ · JTAG ਡੀਬੱਗ ਪੋਰਟ · ਸੀਰੀਅਲ-ਵਾਇਰ ਡੀਬੱਗ ਪੋਰਟ · ਟਰਿੱਗਰ ਇਨਪੁੱਟ ਅਤੇ ਆਉਟਪੁੱਟ · ਟਰੇਸ ਪੋਰਟ · ਆਰਮ ਕੋਰਸਾਈਟ ਡੀਬੱਗ ਅਤੇ ਟਰੇਸ ਕੰਪੋਨੈਂਟਸ
ਡੀਬੱਗ ਨੂੰ J ਰਾਹੀਂ ਕੰਟਰੋਲ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈTAG/ਸੀਰੀਅਲ-ਵਾਇਰ ਡੀਬੱਗ ਐਕਸੈਸ ਪੋਰਟ, ਇੰਡਸਟਰੀ ਸਟੈਂਡਰਡ ਡੀਬੱਗਿੰਗ ਟੂਲਸ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ।
ਇੱਕ ਟਰੇਸ ਪੋਰਟ ਲੌਗਿੰਗ ਅਤੇ ਵਿਸ਼ਲੇਸ਼ਣ ਲਈ ਡੇਟਾ ਨੂੰ ਕੈਪਚਰ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।
BSEC ਵਿੱਚ ਪ੍ਰਮਾਣੀਕਰਨ ਸਿਗਨਲਾਂ ਦੁਆਰਾ ਸੁਰੱਖਿਅਤ ਖੇਤਰਾਂ ਤੱਕ ਡੀਬੱਗ ਪਹੁੰਚ ਸਮਰੱਥ ਹੈ।

48/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

4

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

ਚਿੱਤਰ 5. STM32MP133C/F LFBGA289 ਬੈਲਆਉਟ

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

ਵੀ.ਐੱਸ.ਐੱਸ

PA9

PD10

ਪੀ.ਬੀ.7

PE7

PD5

PE8

PG4

PH9

PH13

PC7

ਪੀ.ਬੀ.9

ਪੀ.ਬੀ.14

PG6

PD2

PC9

ਵੀ.ਐੱਸ.ਐੱਸ

B

PD3

PF5

PD14

PE12

PE1

PE9

PH14

PE10

PF1

PF3

PC6

ਪੀ.ਬੀ.15

ਪੀ.ਬੀ.4

PC10

PC12

ਡੀਡੀਆਰ_ਡੀਕਿਊ4 ਡੀਡੀਆਰ_ਡੀਕਿਊ0

C

ਪੀ.ਬੀ.6

PH12

PE14

PE13

PD8

PD12

PD15

ਵੀ.ਐੱਸ.ਐੱਸ

PG7

ਪੀ.ਬੀ.5

ਪੀ.ਬੀ.3

ਵੀਡੀਡੀਐਸਡੀ1

PF0

PC11

ਡੀਡੀਆਰ_ਡੀਕਿਊ1

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ0ਐਨ

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ0ਪੀ

D

ਪੀ.ਬੀ.8

PD6

ਵੀ.ਐੱਸ.ਐੱਸ

PE11

PD1

PE0

PG0

PE15

ਪੀ.ਬੀ.12

ਪੀ.ਬੀ.10

ਵੀਡੀਡੀਐਸਡੀ2

ਵੀ.ਐੱਸ.ਐੱਸ

PE3

PC8

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਮ0

ਡੀਡੀਆਰ_ਡੀਕਿਊ5 ਡੀਡੀਆਰ_ਡੀਕਿਊ3

E

PG9

PD11

PA12

PD0

ਵੀ.ਐੱਸ.ਐੱਸ

PA15

PD4

PD9

PF2

ਪੀ.ਬੀ.13

PH10

VDDQ_ DDR

ਡੀਡੀਆਰ_ਡੀਕਿਊ2 ਡੀਡੀਆਰ_ਡੀਕਿਊ6 ਡੀਡੀਆਰ_ਡੀਕਿਊ7 ਡੀਡੀਆਰ_ਏ5

ਡੀਡੀਆਰ_ ਰੀਸੈਟ

F

PG10

PG5

PG8

PH2

PH8

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀਸੀਪੀਯੂ ਵੀਡੀਡੀਸੀਪੀਯੂ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ਏ13

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ਏ9

ਡੀਡੀਆਰ_ਏ2

G

PF9

PF6

PF10

PG15

PF8

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਬੀਏ2 ਡੀਡੀਆਰ_ਏ7

ਡੀਡੀਆਰ_ਏ3

ਡੀਡੀਆਰ_ਏ0 ਡੀਡੀਆਰ_ਬੀਏ0

H

PH11

PI3

PH7

ਪੀ.ਬੀ.2

PE4

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡਕੋਰ ਵੀਡੀਡਕੋਰ ਵੀਡੀਡਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਵੇਨ

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ਓਡੀਟੀ ਡੀਡੀਆਰ_ਸੀਐਸਐਨ

ਡੀਡੀਆਰ_ ਆਰਏਐਸਐਨ

J

PD13

ਵੀ.ਬੀ.ਏ.ਟੀ.

PI2

ਵੀਐਸਐਸ_ਪੀਐਲਐਲ ਵੀਡੀਡੀ_ਪੀਐਲਐਲ ਵੀਡੀਡੀਸੀਪੀਯੂ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDCORE

ਵੀ.ਐੱਸ.ਐੱਸ

VDDCORE

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਵੀਡੀਡਕੋਰ ਡੀਡੀਆਰ_ਏ10

ਡੀਡੀਆਰ_ ਸੀਏਐਸਐਨ

ਡੀਡੀਆਰ_ ਸੀਐਲਕੇਪੀ

ਡੀਡੀਆਰ_ ਸੀਐਲਕੇਐਨ

K

PC14OSC32_IN ਵੱਲੋਂ ਹੋਰ

PC15OSC32_ ਵੱਲੋਂ ਹੋਰ
ਬਾਹਰ

ਵੀ.ਐੱਸ.ਐੱਸ

PC13

PI1

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡਕੋਰ ਵੀਡੀਡਕੋਰ ਵੀਡੀਡਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12

L

PE2

PF4

PH6

PI0

PG3

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਏਟੀਓ

ਡੀਡੀਆਰ_ ਡੀਟੀਓ0

ਡੀਡੀਆਰ_ਏ8 ਡੀਡੀਆਰ_ਬੀਏ1 ਡੀਡੀਆਰ_ਏ14

M

PF7

PA8

PG11

ਵੀਡੀਡੀ_ਏਐਨਏ ਵੀਐਸਐਸ_ਏਐਨਏ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

VDDQ_ DDR

ਡੀਡੀਆਰ_ ਵੀਆਰਈਐਫ

ਡੀਡੀਆਰ_ਏ4

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਡੀਟੀਓ1

ਡੀਡੀਆਰ_ਏ6

N

PE6

PG1

PD7

ਵੀ.ਐੱਸ.ਐੱਸ

ਪੀ.ਬੀ.11

PF13

ਵੀਐਸਐਸਏ

PA3

NJTRST

VSS_USB VDDA1V1_

HS

ਆਰ.ਈ.ਜੀ

VDDQ_ DDR

ਪੀਡਬਲਯੂਆਰ_ਐਲਪੀ

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਮ1

ਡੀਡੀਆਰ_ ਡੀਕਿਊ10

ਡੀਡੀਆਰ_ਡੀਕਿਊ8 ਡੀਡੀਆਰ_ਜ਼ੈਡਕਿਊ

P

PH0OSC_IN

PH1OSC_OUT

PA13

PF14

PA2

ਵੀ.ਆਰ.ਈ.ਐੱਫ.-

ਵੀ.ਡੀ.ਡੀ.ਏ.

PG13

PG14

VDD3V3_ USBHS

ਵੀ.ਐੱਸ.ਐੱਸ

PI5-BOOT1 VSS_PLL2 PWR_ON

ਡੀਡੀਆਰ_ ਡੀਕਿਊ11

ਡੀਡੀਆਰ_ ਡੀਕਿਊ13

ਡੀਡੀਆਰ_ਡੀਕਿਊ9

R

PG2

PH3

PWR_CPU _ਚਾਲੂ

PA1

ਵੀ.ਐੱਸ.ਐੱਸ

VREF+

PC5

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

PF15

VDDA1V8_ REG

PI6-BOOT2

VDD_PLL2

PH5

ਡੀਡੀਆਰ_ ਡੀਕਿਊ12

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ1ਐਨ

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ1ਪੀ

T

PG12

PA11

PC0

PF12

PC3

PF11

ਪੀ.ਬੀ.1

PA6

PE5

PDR_ON USB_DP2

PA14

USB_DP1

ਬਾਈਪਾਸ_ REG1V8

PH4

ਡੀਡੀਆਰ_ ਡੀਕਿਊ15

ਡੀਡੀਆਰ_ ਡੀਕਿਊ14

U

ਵੀ.ਐੱਸ.ਐੱਸ

PA7

PA0

PA5

PA4

PC4

ਪੀ.ਬੀ.0

PC1

PC2

ਐਨਆਰਐਸਟੀ

USB_DM2

USB_ RREF

USB_DM1 PI4-BOOT0

PA10

PI7

ਵੀ.ਐੱਸ.ਐੱਸ

MSv65067V5

ਉਪਰੋਕਤ ਚਿੱਤਰ ਪੈਕੇਜ ਦੇ ਸਿਖਰ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ view.

DS13875 Rev 5

49/219
97

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

STM32MP133C/F ਦਾ ਪਤਾ

ਚਿੱਤਰ 6. STM32MP133C/F TFBGA289 ਬੈਲਆਉਟ

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

ਵੀ.ਐੱਸ.ਐੱਸ

PD4

PE9

PG0

PD15

PE15

ਪੀ.ਬੀ.12

PF1

PC7

PC6

PF0

ਪੀ.ਬੀ.14

ਵੀਡੀਡੀਐਸਡੀ2 ਵੀਡੀਡੀਐਸਡੀ1 ਡੀਡੀਆਰ_ਡੀਕਿਊ4 ਡੀਡੀਆਰ_ਡੀਕਿਊ0

ਵੀ.ਐੱਸ.ਐੱਸ

B

PE12

PD8

PE0

PD5

PD9

PH14

PF2

ਵੀ.ਐੱਸ.ਐੱਸ

PF3

ਪੀ.ਬੀ.13

ਪੀ.ਬੀ.3

PE3

PC12

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ਡੀਕਿਊ1

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ0ਐਨ

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ0ਪੀ

C

PE13

PD1

PE1

PE7

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

PE10

PG7

PG4

ਪੀ.ਬੀ.9

PH10

PC11

PC8

ਡੀਡੀਆਰ_ਡੀਕਿਊ2

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਮ0

ਡੀਡੀਆਰ_ਡੀਕਿਊ3 ਡੀਡੀਆਰ_ਡੀਕਿਊ5

D

PF5

PA9

PD10

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

ਪੀ.ਬੀ.7

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

PD12

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

PH9

ਵੀ.ਡੀ.ਡੀ

ਪੀ.ਬੀ.15

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ ਰੀਸੈਟ

ਡੀਡੀਆਰ_ਡੀਕਿਊ7 ਡੀਡੀਆਰ_ਡੀਕਿਊ6

E

PD0

PE14

ਵੀ.ਐੱਸ.ਐੱਸ

PE11

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

ਵੀ.ਐੱਸ.ਐੱਸ

PA15

ਵੀ.ਐੱਸ.ਐੱਸ

PH13

ਵੀ.ਐੱਸ.ਐੱਸ

ਪੀ.ਬੀ.4

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ਏ13

F

PH8

PA12

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

ਵੀ.ਐੱਸ.ਐੱਸ

VDDCORE

PD14

PE8

ਪੀ.ਬੀ.5

VDDCORE

PC10

VDDCORE

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਏ7

ਡੀਡੀਆਰ_ਏ5

ਡੀਡੀਆਰ_ਏ9

G

PD11

PH2

ਪੀ.ਬੀ.6

ਪੀ.ਬੀ.8

PG9

PD3

PH12

PG15

PD6

ਪੀ.ਬੀ.10

PD2

PC9

ਡੀਡੀਆਰ_ਏ2 ਡੀਡੀਆਰ_ਬੀਏ2 ਡੀਡੀਆਰ_ਏ3

ਡੀਡੀਆਰ_ਏ0 ਡੀਡੀਆਰ_ਓਡੀਟੀ

H

PG5

PG10

PF8

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

ਵੀ.ਐੱਸ.ਐੱਸ

VDDCORE

PH11

PI3

PF9

PG6

ਬਾਈਪਾਸ_ REG1V8

VDDCORE

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

DDR_BA0 DDR_CSN DDR_WEN

ਜੇ ਵੀਡੀਡੀ_ਪੀਐਲਐਲ ਵੀਐਸਐਸ_ਪੀਐਲਐਲ

PG8

PI2

ਵੀ.ਬੀ.ਏ.ਟੀ.

PH6

PF7

PA8

PF12

ਵੀ.ਡੀ.ਡੀ

VDDA1V8_ REG

PA10

ਡੀਡੀਆਰ_ ਵੀਆਰਈਐਫ

ਡੀਡੀਆਰ_ ਆਰਏਐਸਐਨ

ਡੀਡੀਆਰ_ਏ10

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਸੀਏਐਸਐਨ

K

PE4

PF10

ਪੀ.ਬੀ.2

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDCORE

PA13

PA1

PC4

ਐਨਆਰਐਸਟੀ

VSS_PLL2 ਵੀਡੀਡਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਏ15

ਡੀਡੀਆਰ_ ਸੀਐਲਕੇਪੀ

ਡੀਡੀਆਰ_ ਸੀਐਲਕੇਐਨ

L

PF6

ਵੀ.ਐੱਸ.ਐੱਸ

PH7

ਵੀਡੀਡੀ_ਏਐਨਏ ਵੀਐਸਐਸ_ਏਐਨਏ

PG12

PA0

PF11

PE5

PF15

VDD_PLL2

PH5

DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14

M

PC14OSC32_IN ਵੱਲੋਂ ਹੋਰ

PC15OSC32_ ਵੱਲੋਂ ਹੋਰ
ਬਾਹਰ

PC13

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਪੀ.ਬੀ.11

PA5

ਪੀ.ਬੀ.0

VDDCORE

USB_ RREF

PI6-BOOT2 VDDCORE

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਏ6

ਡੀਡੀਆਰ_ਏ8 ਡੀਡੀਆਰ_ਬੀਏ1

N

PD13

ਵੀ.ਐੱਸ.ਐੱਸ

PI0

PI1

PA11

ਵੀ.ਐੱਸ.ਐੱਸ

PA4

ਪੀ.ਬੀ.1

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

PI5-BOOT1

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ਏਟੀਓ

P

PH0OSC_IN

PH1OSC_OUT

PF4

PG1

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

PC3

PC5

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

PI4-BOOT0

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਡੀਡੀਆਰ_ਏ4 ਡੀਡੀਆਰ_ਜ਼ੈਡਕਿਊ ਡੀਡੀਆਰ_ਡੀਕਿਊ8

R

PG11

PE6

PD7

ਪੀਡਬਲਯੂਆਰ_ ਸੀਪੀਯੂ_ਆਨ

PA2

PA7

PC1

PA6

PG13

NJTRST

PA14

ਵੀ.ਐੱਸ.ਐੱਸ

PWR_ON

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਮ1

ਡੀਡੀਆਰ_ ਡੀਕਿਊ12

ਡੀਡੀਆਰ_ ਡੀਕਿਊ11

ਡੀਡੀਆਰ_ਡੀਕਿਊ9

T

PE2

PH3

PF13

PC0

ਵੀਐਸਐਸਏ

ਵੀ.ਆਰ.ਈ.ਐੱਫ.-

PA3

PG14

USB_DP2

ਵੀ.ਐੱਸ.ਐੱਸ

VSS_ USBHS

USB_DP1

PH4

ਡੀਡੀਆਰ_ ਡੀਕਿਊ13

ਡੀਡੀਆਰ_ ਡੀਕਿਊ14

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ1ਪੀ

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ1ਐਨ

U

ਵੀ.ਐੱਸ.ਐੱਸ

PG3

PG2

PF14

ਵੀ.ਡੀ.ਡੀ.ਏ.

VREF+

ਪੀਡੀਆਰ_ਓਨ

PC2

USB_DM2

VDDA1V1_ REG

VDD3V3_ USBHS

USB_DM1

PI7

ਉਪਰੋਕਤ ਚਿੱਤਰ ਪੈਕੇਜ ਦੇ ਸਿਖਰ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ view.

ਪੀਡਬਲਯੂਆਰ_ਐਲਪੀ

ਡੀਡੀਆਰ_ ਡੀਕਿਊ15

ਡੀਡੀਆਰ_ ਡੀਕਿਊ10

ਵੀ.ਐੱਸ.ਐੱਸ

MSv67512V3

50/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

ਚਿੱਤਰ 7. STM32MP133C/F TFBGA320 ਬੈਲਆਉਟ
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21

A

ਵੀ.ਐੱਸ.ਐੱਸ

PA9

PE13 PE12

PD12

PG0

PE15

PG7

PH13

PF3

ਪੀ.ਬੀ.9

PF0

ਪੀਸੀ 10 ਪੀਸੀ 12

PC9

ਵੀ.ਐੱਸ.ਐੱਸ

B

PD0

PE11

PF5

PA15

PD8

PE0

PE9

PH14

PE8

PG4

PF1

ਵੀ.ਐੱਸ.ਐੱਸ

ਪੀ.ਬੀ.5

PC6

PB15 PB14

PE3

PC11

ਡੀਡੀਆਰ_ ਡੀਕਿਊ4

ਡੀਡੀਆਰ_ ਡੀਕਿਊ1

ਡੀਡੀਆਰ_ ਡੀਕਿਊ0

C

ਪੀ.ਬੀ.6

PD3

ਪੀਈ14 ਪੀਡੀ14

PD1

ਪੀ.ਬੀ.7

PD4

PD5

PD9

ਪੀਈ10 ਪੀਬੀ12

PH9

PC7

ਪੀ.ਬੀ.3

ਵੀਡੀਡੀ ਐਸਡੀ2

ਪੀ.ਬੀ.4

PG6

PC8

PD2

ਡੀਡੀਆਰ_ ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਸ0ਪੀ ਡੀਕਿਊਐਸ0ਐਨ

D

ਪੀ.ਬੀ.8

PD6

PH12

PD10

PE7

PF2

ਪੀ.ਬੀ.13

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਡੀਕਿਊ2

ਡੀਡੀਆਰ_ ਡੀਕਿਊ5

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਮ0

E

PH2

PH8

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਸੀਪੀਯੂ

PE1

PD15

ਵੀਡੀਡੀ ਸੀਪੀਯੂ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਪੀ.ਬੀ.10

PH10

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਐਸਡੀ1

ਡੀਡੀਆਰ_ ਡੀਕਿਊ3

ਡੀਡੀਆਰ_ ਡੀਕਿਊ6

F

PF8

PG9

ਪੀਡੀ 11 ਪੀਏ 12

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਡੀਕਿਊ7

ਡੀਡੀਆਰ_ ਏ5

ਵੀ.ਐੱਸ.ਐੱਸ

G

PF6

PG10

PG5

ਵੀਡੀਡੀ ਸੀਪੀਯੂ

H

PE4

ਪੀਐਫ 10 ਪੀਜੀ 15

PG8

J

PH7

PD13

ਪੀ.ਬੀ.2

PF9

ਵੀਡੀਡੀ ਸੀਪੀਯੂ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀ ਸੀਪੀਯੂ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀ ਕੋਰ

VDDQ_ DDR

ਡੀਡੀਆਰ_ ਏ13

ਡੀਡੀਆਰ_ ਏ2

ਡੀਡੀਆਰ_ ਏ9

ਡੀਡੀਆਰ_ ਰੀਸੈਟ
N

ਡੀਡੀਆਰ_ ਬੀਏ2

ਡੀਡੀਆਰ_ ਏ3

ਡੀਡੀਆਰ_ ਏ0

ਡੀਡੀਆਰ_ ਏ7

ਡੀਡੀਆਰ_ ਬੀਏ0

ਡੀਡੀਆਰ_ ਸੀਐਸਐਨ

ਡੀਡੀਆਰ_ ਓਡੀਟੀ

K

ਵੀਐਸਐਸ_ ਪੀਐਲਐਲ

ਵੀਡੀਡੀ_ਪੀਐਲਐਲ

PH11

ਵੀਡੀਡੀ ਸੀਪੀਯੂ

PC15-

L

VBAT OSC32 PI3

ਵੀ.ਐੱਸ.ਐੱਸ

_ਬਾਹਰ

PC14-

M

VSS OSC32 PC13

_IN

ਵੀ.ਡੀ.ਡੀ

N

PE2

PF4

PH6

PI2

ਵੀਡੀਡੀ ਸੀਪੀਯੂ
ਵੀਡੀਡੀ ਕੋਰ
ਵੀ.ਐੱਸ.ਐੱਸ
ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀ ਕੋਰ

VDDQ_ DDR
ਵੀ.ਐੱਸ.ਐੱਸ
VDDQ_ DDR
ਵੀਡੀਡੀ ਕੋਰ

VDDQ_ DDR

ਡੀਡੀਆਰ_ ਵੇਨ

ਡੀਡੀਆਰ_ ਆਰਏਐਸਐਨ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਏ10

ਡੀਡੀਆਰ_ ਸੀਏਐਸਐਨ

ਡੀਡੀਆਰ_ ਸੀਐਲਕੇਐਨ

VDDQ_ DDR

ਡੀਡੀਆਰ_ ਏ12

ਡੀਡੀਆਰ_ ਸੀਐਲਕੇਪੀ

ਡੀਡੀਆਰ_ ਏ15

ਡੀਡੀਆਰ_ ਏ11

ਡੀਡੀਆਰ_ ਏ14

ਡੀਡੀਆਰ_ ਸੀਕੇਈ

ਡੀਡੀਆਰ_ ਏ1

P

PA8

PF7

PI1

PI0

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਡੀਟੀਓ1

ਡੀਡੀਆਰ_ ਏਟੀਓ

ਡੀਡੀਆਰ_ ਏ8

ਡੀਡੀਆਰ_ ਬੀਏ1

R

PG1

PG11

PH3

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਡੀ.ਡੀ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

VDDQ_ DDR

VDDQ_ DDR

ਡੀਡੀਆਰ_ ਏ4

ਡੀਡੀਆਰ_ ਜ਼ੈੱਡਕਿਊ

ਡੀਡੀਆਰ_ ਏ6

T

ਵੀ.ਐੱਸ.ਐੱਸ

PE6

PH0OSC_IN

PA13

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਡੀਡੀਆਰ_ ਵੀਆਰਈਐਫ

ਡੀਡੀਆਰ_ ਡੀਕਿਊ10

ਡੀਡੀਆਰ_ ਡੀਕਿਊ8

ਵੀ.ਐੱਸ.ਐੱਸ

U

PH1OSC_ ਆਉਟ

ਵੀਐਸਐਸ_ ਏਐਨਏ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀ.ਡੀ.ਡੀ

VDDA VSSA

PA6

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਕੋਰ

ਵੀ.ਐੱਸ.ਐੱਸ

ਵੀਡੀਡੀ ਵੀਡੀਡੀਕਿਊ_ ਕੋਰ ਡੀਡੀਆਰ

ਵੀ.ਐੱਸ.ਐੱਸ

PWR_ ਚਾਲੂ

ਡੀਡੀਆਰ_ ਡੀਕਿਊ13

ਡੀਡੀਆਰ_ ਡੀਕਿਊ9

V

PD7

ਵੀਡੀਡੀ_ ਏਐਨਏ

PG2

PA7

ਵੀ.ਆਰ.ਈ.ਐੱਫ.-

ਐਨਜੇ ਟੀਆਰਐਸਟੀ

VDDA1 V1_ REG

ਵੀ.ਐੱਸ.ਐੱਸ

ਪੀਡਬਲਯੂਆਰ_ ਡੀਡੀਆਰ_ ਡੀਡੀਆਰ_ ਐਲਪੀ ਡੀਕਿਊਐਸ1ਪੀ ਡੀਕਿਊਐਸ1ਐਨ

W

ਪੀਡਬਲਯੂਆਰ_

PG3

PG12 CPU_ PF13

PC0

ON

ਪੀਸੀ3 ਵੀਆਰਈਐਫ+ ਪੀਬੀ0

PA3

PE5

ਵੀ.ਡੀ.ਡੀ

USB_ RREF

PA14

VDD 3V3_ USBHS

VDDA1 V8_ REG

ਵੀ.ਐੱਸ.ਐੱਸ

ਬਾਈਪਾਸ ਐਸ_ਆਰਈਜੀ
1V8

PH5

ਡੀਡੀਆਰ_ ਡੀਕਿਊ12

ਡੀਡੀਆਰ_ ਡੀਕਿਊ11

ਡੀਡੀਆਰ_ ਡੀਕਿਊਐਮ1

Y

PA11

PF14

PA0

PA2

PA5

PF11

PC4

ਪੀ.ਬੀ.1

PC1

PG14

ਐਨਆਰਐਸਟੀ

PF15

USB_ VSS_

ਪੀਆਈ6-

USB_

ਪੀਆਈ4-

ਵੀਡੀਡੀ_

DM2 USBHS BOOT2 DP1 BOOT0 PLL2

PH4

ਡੀਡੀਆਰ_ ਡੀਕਿਊ15

ਡੀਡੀਆਰ_ ਡੀਕਿਊ14

AA

ਵੀ.ਐੱਸ.ਐੱਸ

ਪੀ.ਬੀ.11

PA1

PF12

PA4

PC5

PG13

PC2

PDR_ ਚਾਲੂ

USB_ DP2

ਪੀਆਈ5-

USB_

BOOT1 DM1

VSS_ PLL2

PA10

PI7

ਵੀ.ਐੱਸ.ਐੱਸ

ਉਪਰੋਕਤ ਚਿੱਤਰ ਪੈਕੇਜ ਦੇ ਸਿਖਰ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ view.

MSv65068V5

DS13875 Rev 5

51/219
97

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

STM32MP133C/F ਦਾ ਪਤਾ

ਟੇਬਲ 6. ਪਿੰਨਆਉਟ ਟੇਬਲ ਵਿੱਚ ਵਰਤੇ ਗਏ ਦੰਤਕਥਾ / ਸੰਖੇਪ

ਨਾਮ

ਸੰਖੇਪ

ਪਰਿਭਾਸ਼ਾ

ਪਿੰਨ ਨਾਮ ਪਿੰਨ ਕਿਸਮ
I / O ਬਣਤਰ
ਨੋਟਸ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ ਵਾਧੂ ਫੰਕਸ਼ਨ

ਜਦੋਂ ਤੱਕ ਹੋਰ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤਾ ਜਾਂਦਾ, ਰੀਸੈਟ ਦੌਰਾਨ ਅਤੇ ਬਾਅਦ ਵਿੱਚ ਪਿੰਨ ਫੰਕਸ਼ਨ ਅਸਲ ਪਿੰਨ ਨਾਮ ਦੇ ਸਮਾਨ ਹੁੰਦਾ ਹੈ।

S

ਸਪਲਾਈ ਪਿੰਨ

I

ਇਨਪੁਟ ਸਿਰਫ਼ ਪਿੰਨ

O

ਆਉਟਪੁੱਟ ਸਿਰਫ ਪਿੰਨ

I/O

ਇਨਪੁਟ/ਆਊਟਪੁੱਟ ਪਿੰਨ

A

ਐਨਾਲਾਗ ਜਾਂ ਵਿਸ਼ੇਸ਼ ਪੱਧਰ ਦਾ ਪਿੰਨ

FT(U/D/PD) 5 V ਸਹਿਣਸ਼ੀਲ I/O (ਸਥਿਰ ਪੁੱਲ-ਅੱਪ / ਪੁੱਲ-ਡਾਊਨ / ਪ੍ਰੋਗਰਾਮੇਬਲ ਪੁੱਲ-ਡਾਊਨ ਦੇ ਨਾਲ)

ਡੀ.ਡੀ.ਆਰ

DDR1.5, DDR1.35L, LPDDR1.2/LPDDR3 ਇੰਟਰਫੇਸ ਲਈ 3 V, 2 V ਜਾਂ 3 VI/O

A

ਐਨਾਲਾਗ ਸਿਗਨਲ

RST

ਕਮਜ਼ੋਰ ਪੁੱਲ-ਅੱਪ ਰੋਧਕ ਨਾਲ ਪਿੰਨ ਰੀਸੈਟ ਕਰੋ

_f(1) _a(2) _u(3) _h(4)

FT I/Os ਲਈ ਵਿਕਲਪ I2C FM+ ਵਿਕਲਪ ਐਨਾਲਾਗ ਵਿਕਲਪ (I/O ਦੇ ਐਨਾਲਾਗ ਹਿੱਸੇ ਲਈ VDDA ਦੁਆਰਾ ਸਪਲਾਈ ਕੀਤਾ ਗਿਆ) USB ਵਿਕਲਪ (I/O ਦੇ USB ਹਿੱਸੇ ਲਈ VDD3V3_USBxx ਦੁਆਰਾ ਸਪਲਾਈ ਕੀਤਾ ਗਿਆ) 1.8V ਕਿਸਮ ਲਈ ਹਾਈ-ਸਪੀਡ ਆਉਟਪੁੱਟ। VDD (SPI, SDMMC, QUADSPI, TRACE ਲਈ)

_ਵੀਐਚ(5)

1.8V ਕਿਸਮ ਦੇ VDD ਲਈ ਬਹੁਤ-ਉੱਚ-ਗਤੀ ਵਿਕਲਪ (ETH, SPI, SDMMC, QUADSPI, TRACE ਲਈ)

ਜਦੋਂ ਤੱਕ ਕਿਸੇ ਨੋਟ ਦੁਆਰਾ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤਾ ਜਾਂਦਾ, ਸਾਰੇ I/O ਰੀਸੈਟ ਦੌਰਾਨ ਅਤੇ ਬਾਅਦ ਵਿੱਚ ਫਲੋਟਿੰਗ ਇਨਪੁਟਸ ਵਜੋਂ ਸੈੱਟ ਕੀਤੇ ਜਾਂਦੇ ਹਨ।

GPIOx_AFR ਰਜਿਸਟਰਾਂ ਰਾਹੀਂ ਚੁਣੇ ਗਏ ਫੰਕਸ਼ਨ

ਪੈਰੀਫਿਰਲ ਰਜਿਸਟਰਾਂ ਰਾਹੀਂ ਸਿੱਧੇ ਚੁਣੇ/ਯੋਗ ਕੀਤੇ ਗਏ ਫੰਕਸ਼ਨ

1. ਸਾਰਣੀ 7 ਵਿੱਚ ਸੰਬੰਧਿਤ I/O ਢਾਂਚੇ ਹਨ: FT_f, FT_fh, FT_fvh 2. ਸਾਰਣੀ 7 ਵਿੱਚ ਸੰਬੰਧਿਤ I/O ਢਾਂਚੇ ਹਨ: FT_a, FT_ha, FT_vha 3. ਸਾਰਣੀ 7 ਵਿੱਚ ਸੰਬੰਧਿਤ I/O ਢਾਂਚੇ ਹਨ: FT_u 4. ਸਾਰਣੀ 7 ਵਿੱਚ ਸੰਬੰਧਿਤ I/O ਢਾਂਚੇ ਹਨ: FT_h, FT_fh, FT_fvh, FT_vh, FT_ha, FT_vha 5. ਸਾਰਣੀ 7 ਵਿੱਚ ਸੰਬੰਧਿਤ I/O ਢਾਂਚੇ ਹਨ: FT_vh, FT_vha, FT_fvh

52/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

K10 F6 U14 A2 D2 A2 A1 A1 T5 M6 F3 U7
D4 E4 B2
ਬੀ2 ਡੀ1 ਬੀ3 ਬੀ1 ਜੀ6 ਸੀ2
ਸੀ3 ਈ2 ਸੀ3 ਐਫ6 ਡੀ4 ਈ7 ਈ4 ਈ1 ਬੀ1
ਸੀ2 ਜੀ7 ਡੀ3
C1 G3 C1

ਵੀਡੀਡਕੋਰ ਐੱਸ

PA9

I/O FT_h

ਵੀਐਸਐਸ ਵੀਡੀਡੀ

S

S

PE11

I/O FT_vh

PF5

I/O FT_h

PD3

I/O FT_f

PE14

I/O FT_h

ਵੀ.ਡੀ.ਡੀ.ਸੀ.ਪੀ.ਯੂ.

S

PD0

I/O FT

PH12

I/O FT_fh

ਪੀ.ਬੀ.6

I/O FT_h

TIM1_CH2, I2C3_SMBA,

DFSDM1_DATIN0, USART1_TX, UART4_TX,

FMC_NWAIT(ਬੂਟ)

ਟੀਆਈਐਮ1_ਸੀਐਚ2,

USART2_CTS/USART2_NSS,

ਸਾਈ1_ਡੀ2,

SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,

ETH2_MII_TX_ER,

ETH1_MII_TX_ER,

FMC_D8(ਬੂਟ)/FMC_AD8

ਟ੍ਰੇਸੇਡ12, ਡੀਐਫਐਸਡੀਐਮ1_ਸੀਕੇਆਈਐਨ0, ਆਈ2ਸੀ1_ਐਸਐਮਬੀਏ, ਐਫਐਮਸੀ_ਏ5

ਟੀਆਈਐਮ2_ਸੀਐਚ1,

USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,

SAI1_D3, FMC_CLK

ਟੀਆਈਐਮ1_ਬਕਿਨ, ਸਾਈ1_ਡੀ4,

ਯੂਏਆਰਟੀ8_ਆਰਟੀਐਸ/ਯੂਏਆਰਟੀ8_ਡੀਈ,

QUADSPI_BK1_NCS,

QUADSPI_BK2_IO2,

FMC_D11(ਬੂਟ)/FMC_AD11

SAI1_MCLK_A, SAI1_CK1,

ਐਫਡੀਸੀਏਐਨ1_ਆਰਐਕਸ,

FMC_D2(ਬੂਟ)/FMC_AD2

ਯੂਐਸਏਆਰਟੀ 2_ਟੀਐਕਸ, ਟੀਆਈਐਮ 5_ਸੀਐਚ 3,

DFSDM1_CKIN1, I2C3_SCL,

SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,

SAI1_CK2, ETH1_MII_CRS,

ਐਫਐਮਸੀ_ਏ6

ਟ੍ਰੇਸੇਡ6, ਟੀਆਈਐਮ16_ਸੀਐਚ1ਐਨ,

ਟੀਆਈਐਮ4_ਸੀਐਚ1, ਟੀਆਈਐਮ8_ਸੀਐਚ1,

USART1_TX, SAI1_CK2, QUADSPI_BK1_NCS,

ETH2_MDIO, FMC_NE3,

HDP6




TAMP_IN6 –

DS13875 Rev 5

53/219
97

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5

VSS VDD PD6 PH8 PB8
ਪੀਏ12 ਵੀਡੀਡੀਸੀਪੀਯੂ
PH2 VSS PD11
ਪੀਜੀ9 ਪੀਐਫ8 ਵੀਡੀਡੀ

S

S

I/O FT

I/O FT_fh

I/O FT_f

I/O FT_h

S

I/O FT_h

S

I/O FT_h

I/O FT_f

I/O FT_h

S

TIM16_CH1N, SAI1_D1, SAI1_SD_A, UART4_TX(ਬੂਟ)

ਟ੍ਰੇਸੇਡ9, ਟੀਆਈਐਮ5_ਈਟੀਆਰ,

USART2_RX, I2C3_SDA,

ਐਫਐਮਸੀ_ਏ8, ਐਚਡੀਪੀ2

ਟੀਆਈਐਮ16_ਸੀਐਚ1, ਟੀਆਈਐਮ4_ਸੀਐਚ3,

I2C1_SCL, I2C3_SCL,

ਡੀਐਫਐਸਡੀਐਮ1_ਡੀਏਟੀਆਈਐਨ1,

ਯੂਏਆਰਟੀ4_ਆਰਐਕਸ, ਸਾਈ1_ਡੀ1,

FMC_D13(ਬੂਟ)/FMC_AD13

ਟੀਆਈਐਮ1_ਈਟੀਆਰ, ਸਾਈ2_ਐਮਸੀਐਲਕੇ_ਏ,

ਯੂਐਸਏਆਰਟੀ1_ਆਰਟੀਐਸ/ਯੂਐਸਏਆਰਟੀ1_ਡੀਈ,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

ਸੀਆਰਐਸ_ਡੀਵੀ, ਐਫਐਮਸੀ_ਏ7

LPTIM1_IN2, UART7_TX,

QUADSPI_BK2_IO0(ਬੂਟ),

ETH2_MII_CRS,

ETH1_MII_CRS, FMC_NE4,

ETH2_RGMII_CLK125 ਦੀ ਕੀਮਤ

LPTIM2_IN2, I2C4_SMBA,

USART3_CTS/USART3_NSS,

SPDIFRX_IN0,

QUADSPI_BK1_IO2,

ETH2_RGMII_CLK125,

FMC_CLE(ਬੂਟ)/FMC_A16,

UART7_RX

ਡੀਬੀਟੀਆਰਜੀਓ, ਆਈ2ਸੀ2_ਐਸਡੀਏ,

USART6_RX, SPDIFRX_IN3, FDCAN1_RX, FMC_NE2,

FMC_NCE(ਬੂਟ)

TIM16_CH1N, TIM4_CH3,

TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,

QUADSPI_BK1_IO0(ਬੂਟ)



WKUP1

54/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

ਐੱਫ3 ਜੇ3 ਐੱਚ5
ਐਫ9 ਡੀ8 ਜੀ5 ਐਫ2 ਐਚ1 ਜੀ3 ਜੀ4 ਜੀ8 ਐਚ4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5

PG8

I/O FT_h

ਵੀਡੀਡੀਸੀਪੀਯੂ ਪੀਜੀ5

S

I/O FT_h

PG15

I/O FT_h

PG10

I/O FT_h

ਵੀ.ਐੱਸ.ਐੱਸ

S

PF10

I/O FT_h

ਵੀਡੀਡਕੋਰ ਐੱਸ

PF6

I/O FT_vh

ਵੀਐਸਐਸ ਵੀਡੀਡੀ

S

S

PF9

I/O FT_h

TIM2_CH1, TIM8_ETR,

SPI5_MISO, SAI1_MCLK_B,

ਯੂਐਸਏਆਰਟੀ3_ਆਰਟੀਐਸ/ਯੂਐਸਏਆਰਟੀ3_ਡੀਈ,

SPDIFRX_IN2,

QUADSPI_BK2_IO2,

QUADSPI_BK1_IO3,

FMC_NE2, ETH2_CLK

ਟੀਆਈਐਮ17_ਸੀਐਚ1, ਈਟੀਐਚ2_ਐਮਡੀਸੀ, ਐਫਐਮਸੀ_ਏ15

USART6_CTS/USART6_NSS,

ਯੂਆਰਟੀ 7_ਸੀਟੀਐਸ, ਕਵਾਡਐਸਪੀਆਈ_ਬੀਕੇ 1_ਆਈਓ 1,

ETH2_PHY_INTN

SPI5_SCK, SAI1_SD_B,

UART8_CTS, FDCAN1_TX, QUADSPI_BK2_IO1(ਬੂਟ),

ਐਫਐਮਸੀ_ਐਨਈ3

TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, – USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(ਬੂਟ)

TIM16_CH1, SPI5_NSS,

UART7_RX(ਬੂਟ),

QUADSPI_BK1_IO2, ETH2_MII_TX_EN/ETH2_

RGMII_TX_CTL/ETH2_RMII_

TX_EN

TIM17_CH1N, TIM1_CH1,

DFSDM1_CKIN3, SAI1_D4,

ਯੂਏਆਰਟੀ 7_ਸੀਟੀਐਸ, ਯੂਏਆਰਟੀ 8_ਆਰਐਕਸ, ਟੀਆਈਐਮ 14_ਸੀਐਚ 1,

QUADSPI_BK1_IO1(ਬੂਟ),

QUADSPI_BK2_IO3, FMC_A9

TAMP_IN4

TAMP_IN1 –

DS13875 Rev 5

55/219
97

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
ਐੱਚ1 ਐੱਚ7 ਕੇ3
J1 N1 J2 J5 J1 K2 J4 J2 K1 H2 H8 L4 K4 M3 M3

ਪੀਈ4 ਵੀਡੀਡੀਸੀਪੀਯੂ
ਪੀਬੀ2 ਵੀਐਸਐਸ ਪੀਐਚ7
PH11
PD13 VDD_PLL VSS_PLL
ਪੀਆਈ3 ਪੀਸੀ13

I/O FT_h

S

I/O FT_h

S

I/O FT_fh

I/O FT_fh

I/O FT_h

S

S

I/O FT

I/O FT

SPI5_MISO, SAI1_D2,

ਡੀਐਫਐਸਡੀਐਮ1_ਡੀਏਟੀਆਈਐਨ3,

TIM15_CH1N, I2S_CKIN,

SAI1_FS_A, UART7_RTS/UART7_DE,

ਯੂਆਰਟੀ 8_ਟੀਐਕਸ,

QUADSPI_BK2_NCS,

ਐਫਐਮਸੀ_ਐਨਸੀਈ2, ਐਫਐਮਸੀ_ਏ25

RTC_OUT2, SAI1_D1,

I2S_CKIN, SAI1_SD_A,

UART4_RX,

QUADSPI_BK1_NCS(ਬੂਟ),

ETH2_MDIO, FMC_A6

TAMP_IN7

SAI2_FS_B, I2C3_SDA,

SPI5_SCK,

QUADSPI_BK2_IO3, ETH2_MII_TX_CLK,

ETH1_MII_TX_CLK,

QUADSPI_BK1_IO3

SPI5_NSS, TIM5_CH2,

SAI2_SD_A,

SPI2_NSS/I2S2_WS,

I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,

ETH2_MII_RX_CLK/ETH2_

RGMII_RX_CLK/ETH2_RMII_

REF_CLK, FMC_A12

LPTIM2_ETR, TIM4_CH2,

TIM8_CH2, SAI1_CK1,

SAI1_MCLK_A, USART1_RX, QUADSPI_BK1_IO3,

QUADSPI_BK2_IO2,

ਐਫਐਮਸੀ_ਏ18

(1)

SPDIFRX_IN3,

TAMP_IN4/ਟੀAMP_

ETH1_MII_RX_ER ਵੱਲੋਂ ਹੋਰ

ਆਊਟ5, WKUP2

RTC_OUT1/RTC_TS/

(1)

RTC_LSCO, ਟੀAMP_IN1/ਟੀAMP_

ਆਊਟ2, WKUP3

56/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

ਜੇ3 ਜੇ4 ਐਨ5

PI2

I/O FT

(1)

SPDIFRX_IN2 ਵੱਲੋਂ ਹੋਰ

TAMP_IN3/ਟੀAMP_ ਬਾਹਰ 4, WKUP5

ਕੇ5 ਐਨ4 ਪੀ4

PI1

I/O FT

(1)

SPDIFRX_IN1 ਵੱਲੋਂ ਹੋਰ

RTC_OUT2/RTC_ LSCO,
TAMP_IN2/ਟੀAMP_ ਬਾਹਰ 3, WKUP4

ਐਫ 13 ਐਲ 2 ਯੂ 13

ਵੀ.ਐੱਸ.ਐੱਸ

S

ਜੇ2 ਜੇ5 ਐਲ2

ਵੀ.ਬੀ.ਏ.ਟੀ.

S

ਐਲ 4 ਐਨ 3 ਪੀ 5

PI0

I/O FT

(1)

SPDIFRX_IN0 ਵੱਲੋਂ ਹੋਰ

TAMP_IN8/ਟੀAMP_ ਬਾਹਰ1

K2 M2

L3

PC15OSC32_OUT ਦੇ ਨਾਲ ਉੱਚ ਗੁਣਵੱਤਾ ਵਾਲਾ ਉਤਪਾਦ ਚੁਣੋ।

I/O

FT

(1)

OSC32_OUT

ਐਫ15 ਐਨ2 ਯੂ16

ਵੀ.ਐੱਸ.ਐੱਸ

S

ਕੇ1 ਐਮ1 ਐਮ2

PC14OSC32_IN ਵੱਲੋਂ ਹੋਰ

I/O

FT

(1)

OSC32_IN

ਜੀ7 ਈ3 ਵੀ16

ਵੀ.ਐੱਸ.ਐੱਸ

S

H9 K6 N15 VDDCORE S

ਐਮ10 ਐਮ4 ਐਨ9

ਵੀ.ਡੀ.ਡੀ

S

ਜੀ8 ਈ6 ਡਬਲਯੂ16

ਵੀ.ਐੱਸ.ਐੱਸ

S

ਯੂਐਸਏਆਰਟੀ2_ਆਰਐਕਸ,

ਐਲ2 ਪੀ3 ਐਨ2

PF4

I/O FT_h

ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_

RXD0, FMC_A4

ਐਮਸੀਓ1, ਸਾਈ2_ਐਮਸੀਐਲਕੇ_ਏ,

TIM8_BKIN2, I2C4_SDA,

SPI5_MISO, SAI2_CK1,

ਐਮ2 ਜੇ8 ਪੀ2

PA8

I/O FT_fh –

USART1_CK, SPI2_MOSI/I2S2_SDO,

OTG_HS_SOF,

ETH2_MII_RXD3/ETH2_

ਆਰਜੀਐਮਆਈਆਈ_ਆਰਐਕਸਡੀ3, ਐਫਐਮਸੀ_ਏ21

ਟ੍ਰੈਕਸੀਐਲਕੇ, ਟੀਆਈਐਮ2_ਈਟੀਆਰ,

I2C4_SCL, SPI5_MOSI,

SAI1_FS_B,

ਐਲ 1 ਟੀ 1 ਐਨ 1

PE2

I/O FT_fh

USART6_RTS/USART6_DE, SPDIFRX_IN1,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, FMC_A23

DS13875 Rev 5

57/219
97

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

ਐਮ1 ਜੇ7 ਪੀ3

PF7

I/O FT_vh –

ਐਮ3 ਆਰ1 ਆਰ2

PG11

I/O FT_vh –

ਐਲ3 ਜੇ6 ਐਨ3

PH6

I/O FT_fh –

ਐਨ2 ਪੀ4 ਆਰ1

PG1

I/O FT_vh –

ਐਮ11 - ਐਨ12

ਵੀ.ਡੀ.ਡੀ

S

ਐਨ1 ਆਰ2 ਟੀ2

PE6

I/O FT_vh –

P1 P1 T3 PH0-OSC_IN I/O FT

ਜੀ9 ਯੂ1 ਐਨ11

ਵੀ.ਐੱਸ.ਐੱਸ

S

P2 P2 U2 PH1-OSC_OUT I/O FT

ਆਰ2 ਟੀ2 ਆਰ3

PH3

I/O FT_fh –

ਐਮ5 ਐਲ5 ਯੂ3 ਵੀਐਸਐਸ_ਏਐਨਏ ਐਸ

TIM17_CH1, UART7_TX(ਬੂਟ),
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0, FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1, FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2, QUADSPI_BK1_NCS
LPTIM1_ETR, TIM4_ETR, SAI2_FS_A, I2C2_SMBA,
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0

MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22



I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0




OSC_IN OSC_ਆਊਟ -

58/219

DS13875 Rev 5

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

ਐਲ 5 ਯੂ 2 ਡਬਲਯੂ 1

PG3

I/O FT_fvh –

TIM8_BKIN2, I2C2_SDA, SAI2_SD_B, FDCAN2_RX, ETH2_RGMII_GTX_CLK,
ETH1_MDIO, FMC_A13

ਐਮ4 ਐਲ4 ਵੀ2 ਵੀਡੀਡੀ_ਏਐਨਏ ਐਸ

ਆਰ1 ਯੂ3 ਵੀ3

PG2

I/O FT

MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC

ਟੀ1 ਐਲ6 ਡਬਲਯੂ2

PG12

I/O FT

LPTIM1_IN1, SAI2_SCK_A,

SAI2_CK2,

ਯੂਐਸਏਆਰਟੀ6_ਆਰਟੀਐਸ/ਯੂਐਸਏਆਰਟੀ6_ਡੀਈ,

ਯੂਐਸਏਆਰਟੀ3_ਸੀਟੀਐਸ,

ETH2_PHY_INTN,

ETH1_PHY_INTN,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

ਸੀਆਰਐਸ_ਡੀਵੀ

ਐਫ7 ਪੀ6 ਆਰ5

ਵੀ.ਡੀ.ਡੀ

S

ਜੀ10 ਈ8 ਟੀ1

ਵੀ.ਐੱਸ.ਐੱਸ

S

ਐਨ3 ਆਰ3 ਵੀ1

ਐਮਸੀਓ1, ਯੂਐਸਏਆਰਟੀ2_ਸੀਕੇ,

I2C2_SCL, I2C3_SDA,

SPDIFRX_IN0,

PD7

I/O FT_fh

ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_

REF_CLK,

QUADSPI_BK1_IO2,

ਐਫਐਮਸੀ_ਐਨਈ1

ਪੀ3 ਕੇ7 ਟੀ4

PA13

I/O FT

ਡੀਬੀਟੀਆਰਜੀਓ, ਡੀਬੀਟੀਆਰਜੀਆਈ, ਐਮਸੀਓ1, ਯੂਏਆਰਟੀ4_ਟੀਐਕਸ

R3 R4 W3 PWR_CPU_ON O FT

ਟੀ2 ਐਨ5 ਵਾਈ1

PA11

I/O FT_f

TIM1_CH4, I2C5_SCL,

SPI2_NSS/I2S2_WS,

USART1_CTS/USART1_NSS,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, ETH1_CLK,

ETH2_CLK ਦੀ ਕੀਮਤ

ਐਨ5 ਐਮ6 ਏਏ2

ਪੀ.ਬੀ.11

TIM2_CH4, LPTIM1_ਆਊਟ,

I2C5_SMBA, USART3_RX,

I/O FT_vh –

ETH1_MII_TX_EN/ETH1_

RGMII_TX_CTL/ETH1_RMII_

TX_EN




ਬੂਟਫੇਲ -

DS13875 Rev 5

59/219
97

ਪਿਨਆਉਟ, ਪਿੰਨ ਵੇਰਵਾ ਅਤੇ ਵਿਕਲਪਿਕ ਫੰਕਸ਼ਨ

STM32MP133C/F ਦਾ ਪਤਾ

ਪਿੰਨ ਨੰਬਰ

ਸਾਰਣੀ 7. STM32MP133C/F ਬਾਲ ਪਰਿਭਾਸ਼ਾਵਾਂ (ਜਾਰੀ)

ਬਾਲ ਫੰਕਸ਼ਨ

ਪਿੰਨ ਨਾਮ (ਬਾਅਦ ਵਿੱਚ ਫੰਕਸ਼ਨ)
ਰੀਸੈਟ)

ਵਿਕਲਪਿਕ ਕਾਰਜ

ਵਾਧੂ ਫੰਕਸ਼ਨ

ਐਲਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ289 ਟੀਐਫਬੀਜੀਏ320
ਪਿੰਨ ਕਿਸਮ I/O ਬਣਤਰ
ਨੋਟਸ

ਪੀ4 ਯੂ4

Y2

PF14(JTCK/SW CLK)

I/O

FT

(2)

ਯੂ3 ਐਲ7 ਵਾਈ3

PA0

I/O FT_a –

ਜੇਟੀਸੀਕੇ/ਐਸਡਬਲਯੂਸੀਐਲਕੇ
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS, ETH2_MII_CRS

ਐਨ6 ਟੀ3 ਡਬਲਯੂ4

PF13

TIM2_ETR, SAI1_MCLK_B,

I/O FT_a –

ਡੀਐਫਐਸਡੀਐਮ1_ਡੀਏਟੀਆਈਐਨ3,

USART2_TX, UART5_RX

ਜੀ11 ਈ10 ਪੀ7

F10 -

ਆਰ 4 ਕੇ 8 ਏਏ 3

ਪੀ5 ਆਰ5 ਵਾਈ4 ਯੂ4 ਐਮ7 ਵਾਈ5

ਵੀਐਸਐਸ ਵੀਡੀਡੀ ਪੀਏ1
PA2
PA5

S

S

I/O FT_a

I/O FT_a I/O FT_a

TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, – USART2_RTS/USART2_DE,
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK

TIM2_CH3, TIM5_CH3, – LPTIM4_OUT, TIM15_CH1,
USART2_TX, ETH1_MDIO

TIM2_CH1/TIM2_ETR,

ਯੂਐਸਏਆਰਟੀ 2_ਸੀਕੇ, ਟੀਆਈਐਮ 8_ਸੀਐਚ 1 ਐਨ,

SAI1_D1, SPI1_NSS/I2S1_WS,

SAI1_SD_A, ETH1_PPS_OUT,

ETH2_PPS_ਆਊਟ

ਟੀ3 ਟੀ4 ਡਬਲਯੂ5

SAI1_SCK_A, SAI1_CK2,

PC0

I/O FT_ha –

I2S1_MCK, SPI1_MOSI/I2S1_SDO,

USART1_TX

ਟੀ4 ਜੇ9 ਏਏ4
ਆਰ6 ਯੂ6 ਡਬਲਯੂ7 ਪੀ7 ਯੂ5 ਯੂ8 ਪੀ6 ਟੀ6 ਵੀ8

PF12

I/O FT_vha –

VREF+

S

ਵੀ.ਡੀ.ਡੀ.ਏ.

S

ਵੀ.ਆਰ.ਈ.ਐੱਫ.-

S

SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER, ETH1_RGMII_CLK125



ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10

ADC1_INP3, ADC2_INP3
ADC1_INP1, ADC2_INP1
ADC1_INP2
ADC1_INP0, ADC1_INN1, ADC2_INP0, ADC2_INN1, ਟੀAMP_IN3
ADC1_INP6, ADC1_INN2

60/219

DS13875 Rev 5

ਐਸਟੀਐਮ 3

ਦਸਤਾਵੇਜ਼ / ਸਰੋਤ

STMicroelectronics STM32MP133C F 32-ਬਿੱਟ ਆਰਮ ਕੋਰਟੇਕਸ-A7 1GHz MPU [pdf] ਯੂਜ਼ਰ ਗਾਈਡ
STM32MP133C F 32-ਬਿੱਟ ਆਰਮ ਕਾਰਟੈਕਸ-A7 1GHz MPU, STM32MP133C, F 32-ਬਿੱਟ ਆਰਮ ਕਾਰਟੈਕਸ-A7 1GHz MPU, ਆਰਮ ਕਾਰਟੈਕਸ-A7 1GHz MPU, 1GHz, MPU

ਹਵਾਲੇ

ਇੱਕ ਟਿੱਪਣੀ ਛੱਡੋ

ਤੁਹਾਡਾ ਈਮੇਲ ਪਤਾ ਪ੍ਰਕਾਸ਼ਿਤ ਨਹੀਂ ਕੀਤਾ ਜਾਵੇਗਾ। ਲੋੜੀਂਦੇ ਖੇਤਰਾਂ ਨੂੰ ਚਿੰਨ੍ਹਿਤ ਕੀਤਾ ਗਿਆ ਹੈ *