STMicroelectronics STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU
fepetra arahana
- Fototra: Arm Cortex-A7
- Fahatsiarovana: SDRAM ivelany, SRAM voaraikitra
- Data Bus: 16-bit parallèle interface tsara
- Fiarovana / fiarovana: Avereno sy fitantanana herinaratra, LPLV-Stop2, Standby
- Fonosana: LFBGA, TFBGA miaraka amin'ny haavon'ny min 0.5 mm
- Fitantanana ny famantaranandro
- Fampidirana/Famoahana tanjona ankapobeny
- Interconnect Matrix
- 4 DMA Controllers
- Fifandraisana periferika: hatramin'ny 29
- Analog periferika: 6
- Ora: hatramin'ny 24, Watchdogs: 2
- Fanafainganana Hardware
- Debug Mode
- Fuses: 3072-bit misy ID tokana sy HUK ho an'ny lakile AES 256
- Mifanaraka amin'ny ECOPACK2
Arm Cortex-A7 Subsystem
Ny subsystem Arm Cortex-A7 an'ny STM32MP133C/F dia manome…
fahatsiarovana
Ny fitaovana dia misy SDRAM ivelany sy SRAM voatahiry ho an'ny fitahirizana data…
DDR Controller
Ny controller DDR3/DDR3L/LPDDR2/LPDDR3 dia mitantana ny fidirana fahatsiarovana…
Fitantanana famatsiana herinaratra
Ny rafitra famatsiana herinaratra sy ny mpanara-maso dia miantoka ny fandefasana herinaratra maharitra…
Fitantanana ny famantaranandro
Ny RCC dia mitantana ny fizarana famantaranandro sy ny fanamafisana…
Fampidirana/Famoahana tanjona ankapobeny (GPIOs)
Ny GPIO dia manome fahafaha-manao interface tsara ho an'ny fitaovana ivelany…
TrustZone Protection Controller
Ny ETZPC dia manatsara ny fiarovana ny rafitra amin'ny fitantanana ny zon'ny fidirana…
Bus-Interconnect Matrix
Ny matrix dia manamora ny famindrana angon-drakitra eo amin'ny modules samihafa…
FAQs
F: Inona no isan'ny ambony indrindra amin'ny periferika fifandraisana tohana?
A: Ny STM32MP133C/F manohana hatramin'ny 29 fifandraisana periferika.
F: Firy ny analoga periferika misy?
A: Ny fitaovana dia manolotra periferika analoga 6 ho an'ny fiasa analoga isan-karazany.
“`
Ampahany STM32MP133C STM32MP133F
Arm® Cortex®-A7 hatramin'ny 1 GHz, 2×ETH, 2×CAN FD, 2×ADC, timer 24, feo, crypto ary adv. ARO
Datasheet - angona famokarana
Toetoetra
Tafiditra ao anatin'izany ny teknolojian'ny patanty ST
fototra
· 32-bit Arm® Cortex®-A7 L1 32-Kbyte I / 32-Kbyte D 128-Kbyte unified level 2 cache Arm® NEONTM sy Arm® TrustZone®
fahatsiarovana
· Fahatsiarovana DDR ivelany hatramin'ny 1 Gbyte hatramin'ny LPDDR2/LPDDR3-1066 16-bit hatramin'ny DDR3/DDR3L-1066 16-bit
· 168 Kbytes an'ny SRAM anatiny: 128 Kbytes an'ny AXI SYSRAM + 32 Kbytes an'ny AHB SRAM ary 8 Kbytes an'ny SRAM ao amin'ny sehatra Backup
· Dual Quad-SPI memory interface · Flexible external memory controller miaraka amin'ny
Bus data 16-bit: interface parallèle hampifandray ny IC ivelany sy ny fahatsiarovana SLC NAND miaraka amin'ny ECC 8-bit.
Fiarovana / fiarovana
· Baoty azo antoka, periferika TrustZone®, 12 xtamper pin misy 5 x active tampers
· Temperature, voltage, matetika ary 32 kHz fanaraha-maso
Famerenana sy fitantanana herinaratra
· Famatsiana 1.71 V hatramin'ny 3.6 VI/Os (5 V-tolerant I/Os) · POR, PDR, PVD ary BOR · LDOs on-chip (USB 1.8 V, 1.1 V) · Regulator Backup (~0.9 V) · Famantarana ny mari-pana anatiny · Mody ambany herinaratra: Sleep, Stop, LPLV-Stop
LPLV-Stop2 sy Standby
LFBGA
TFBGA
LFBGA289 (14 × 14mm) Pitch 0.8 mm
TFBGA289 (9 × 9 mm) TFBGA320 (11 × 11 mm)
mirefy 0.5 mm
· Fihazonana DDR amin'ny mode Standby · Fanaraha-maso ho an'ny chip mpiara-mitory PMIC
Fitantanana ny famantaranandro
· Oscillator anatiny: 64 MHz HSI oscillator, 4 MHz CSI oscillator, 32 kHz LSI oscillator
· Oscillator ivelany: 8-48 MHz HSE oscillator, 32.768 kHz LSE oscillator
· 4 × PLL miaraka amin'ny maodely fractional
Fampidirana/famoahana tanjona ankapobeny
· Seranana I/O azo antoka hatramin'ny 135 miaraka amin'ny fahafahana manapaka
· Hatramin'ny 6 fifohazana
Interconnect matrix
· 2 bus matrices 64-bit Arm® AMBA® AXI interconnect, hatramin'ny 266 MHz 32-bit Arm® AMBA® AHB interconnect, hatramin'ny 209 MHz
4 DMA controllers mba hamoahana ny CPU
· fantsona ara-batana 56 amin'ny fitambarany
· 1 x fanaraha-maso mivantana ny fidirana amin'ny fahatsiarovana mivantana (MDMA)
· 3 × dual-port DMAs miaraka amin'ny FIFO ary mangataka ny fahaizan'ny router ho an'ny fitantanana periferika tsara indrindra
Septambra 2024
Ity dia fampahalalana momba ny vokatra iray amin'ny famokarana feno.
DS13875 Apok 5
1/219
www.st.com
STM32MP133C/F
Hatramin'ny periferika fifandraisana 29
· 5 × I2C FM+ (1 Mbit/s, SMBus/PMBusTM) · 4 x UART + 4 x USART (12.5 Mbit/s,
ISO7816 interface tsara, LIN, IrDA, SPI) · 5 × SPI (50 Mbit/s, anisan'izany ny 4 misy duplex feno
Fahamarinan'ny kilasy audio I2S amin'ny alàlan'ny PLL audio anatiny na famantaranandro ivelany)(+2 QUADSPI + 4 miaraka amin'ny USART) · 2 × SAI (peo stereo: I2S, PDM, SPDIF Tx) · SPDIF Rx misy fidirana 4 · 2 × SDMMC hatramin'ny 8 bits (SD/e·MMCTM/SDIO) × manohana 2 × CMCTM/SDIO) · 2 × CMDAN FD. mpampiantrano haingam-pandeha na 2.0 × USB 1 mpampiantrano haingam-pandeha
+ 1 × USB 2.0 OTG avo lenta miaraka · 2 x Ethernet MAC/GMAC IEEE 1588v2 hardware, MII/RMII/RGMII
6 analoga periferika
· 2 × ADC miaraka amin'ny 12-bit max. fanapahan-kevitra hatramin'ny 5 msps
· 1 x sensor maripana · 1 x sivana nomerika ho an'ny modulator sigma-delta
(DFSDM) misy fantsona 4 sy sivana 2 · Reference ADC anatiny na ivelany VREF+
Hatramin'ny 24 timers sy 2 watchdogs
· 2 × 32-bit timer miaraka amin'ny 4 IC/OC/PWM na pulso counter sy quadrature (incremental) encoder input
2 × 16-bit advanced timers 10 × 16-bit general-purpose timers (anisan'izany ny
Fameram-potoana fototra 2 tsy misy PWM) · Fameram-potoana 5 × 16-bit ambany hery · RTC azo antoka miaraka amin'ny fahitsiana ambany segondra ary
kalandrie fitaovana · 4 Cortex®-A7 famerana rafitra (azo antoka,
tsy azo antoka, virtoaly, hypervisor) · 2 × mpiambina tsy miankina
Fanafainganana ny fitaovana
· AES 128, 192, 256 DES/TDES
2 (tsy miankina, tsy miankina azo antoka) 5 (2 azo antoka) 4 5 (3 azo antoka)
4 + 4 (anisan'izany ny USART azo antoka 2), ny sasany dia mety ho loharano boot
2 (hatramin'ny fantsona audio 4), miaraka amin'ny I2S master/slave, input PCM, port SPDIF-TX 2
HSPHY napetaka miaraka amin'ny BCD Napetaka HS PHY misy BCD (azo antoka), dia mety ho loharano boot
2 × HS nozaraina teo anelanelan'ny fampiantranoana Host sy OTG 4
2 (1 × TTCAN), calibration famantaranandro, buffer 10 Kbyte zaraina 2 (8 + 8 bits) (azo antoka), e·MMC na SD dia mety ho loharano boot 2 famatsiana herinaratra tsy miankina tsy miankina amin'ny fifandraisana amin'ny karatra SD
1 (dual-quad) (azo antoka), dia mety ho loharano boot
–
–
Kiraro
–
Kiraro
Boot Boot
(1)
Adiresy / data 8/16-bit FMC Parallel AD-mux 8/16-bit
NAND 8/16-bit 10/100M/Gigabit Ethernet DMA Cryptography
Hash True mpamoaka isa kisendrasendra Fuses (indray mandeha programmable)
4 × CS, hatramin'ny 4 × 64 Mbyte
Eny, 2 × CS, SLC, BCH4/8, dia mety ho loharano boot 2 x (MII, RMI, RGMII) miaraka amin'ny PTP sy EEE (azo antoka)
3 tranga (1 azo antoka), 33-channel MDMA PKA (miaraka amin'ny fiarovana DPA), DES, TDES, AES (miaraka amin'ny fiarovana DPA)
(azo antoka daholo) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(azo antoka) True-RNG (azo antoka) 3072 bits mahomby (azo antoka, 1280 bit azo ampiasaina ho an'ny mpampiasa)
–
Boot -
–
16/219
DS13875 Apok 5
STM32MP133C/F
Description
Tabilao 1. STM32MP133C/F sy ny isan'ny periferika (tohiny)
STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF samihafa
Toetoetra
LFBGA289
TFBGA289
TFBGA320
GPIO misy fahatapahana (isa total)
135(2)
Pins Wakeup GPIO azo antoka
rehetra
6
Tamper pins (tampEr)
12 (5)
DFSDM hatramin'ny 12-bit synchronize ADC
Fantsona fampidirana 4 misy sivana 2
–
2(3) (hatramin'ny 5 Msps amin'ny 12-bit tsirairay) (azo antoka)
ADC1: fantsona 19 misy 1x anatiny, fantsona 18 azo ampiasaina
Fantsona ADC 12-bit amin'ny fitambarany (4)
mpampiasa misy 8x differential
–
ADC2: fantsona 18 misy 6x anatiny, fantsona 12 azo ampiasaina
mpampiasa misy 6x differential
ADC VREF VREF+ anatiny ADC
1.65 V, 1.8 V, 2.048 V, 2.5 V na VREF+ fampidirana –
ENY
1. Ny QUADSPI dia mety manomboka na avy amin'ny GPIO voatokana na mampiasa GPIO boot FMC Nand8 sasany (PD4, PD1, PD5, PE9, PD11, PD15 (jereo ny tabilao 7: famaritana baolina STM32MP133C/F).
2. Ity totalin'ny GPIO ity dia ahitana J efatraTAG GPIO sy BOOT GPIO telo manana fampiasa voafetra (mety mifanipaka amin'ny fifandraisan'ny fitaovana ivelany mandritra ny fisavana sisintany na boot).
3. Rehefa ampiasaina ny ADC roa, dia tokony hitovy ny famantaranandro kernel ho an'ny ADC roa ary tsy azo ampiasaina ny prescalers ADC tafiditra.
4. Ankoatra izany dia misy ihany koa ny fantsona anatiny: – fantsona anatiny ADC1: VREFINT – fantsona anatiny ADC2: mari-pana, vol anatinytage reference, VDDCORE, VDDCPU, VDDQ_DDR, VBAT / 4.
DS13875 Apok 5
17/219
48
Famaritana 18/219
STM32MP133C/F
Sary 1. STM32MP133C/F kisary sakana
Fitaovana IC
@VDDA
Hsi
AXIM: Arm 64-bit AXI interconnect (266 MHz) T
@VDDCPU
GIC
T
Cortex-A7 CPU 650/1000 MHz + MMU + FPU + NEONT
32K D$
32K I$
CNT (timer) T
ETM
T
2561K2B8LK2B$L+2$SCU T
async
128 bit
TT
CSI
LSI
Fotoana debugamp
mpamokatra TSGEN
T
DAP
(JTAG/SWD)
SYSRAM 128 KB
ROM 128 KB
38
2 x ETH MAC
10/100/1000(tsy misy GMII)
FIFO
TT
T
BKPSRAM 8 KB
T
RNG
T
hasi
16b FY
DDRCTRL 58
LPDDR2/3, DDR3/3L
async
T
CRYP
T
SAES
DDRMCE T TZC T
DDRPHYC
T
13
DLY
8b QUADSPI (roa) T
37
16b
FMC
T
CRC
T
DLYBSD1
(SDMMC1 DLY fanaraha-maso)
T
DLYBSD2
(SDMMC2 DLY fanaraha-maso)
T
DLYBQS
(QUADSPI DLY fanaraha-maso)
FIFO FIFO
DLY DLY
14 8b SDMMC1 T 14 8b SDMMC2 T
PHY
2
USBH
2
(2xHS Host)
PLUSB
FIFO
T
PKA
FIFO
T MDMA 32 fantsona
AXIMC TT
17 16b Trace port
ETZPC
T
IWDG1
T
@VBAT
BSEC
T
OTP Fuses
@VDDA
2
RTC / AWU
T
12
TAMP / Backup regs T
@VBAT
2
LSE (32kHz XTAL)
T
Ny fiovan'ny vidin'ny tahiry STGENC
TARANAKA
STGENR
USBPHYC
(USB 2 x PHY fanaraha-maso)
IWDG2
@VBAT
@VDDA
1
VREFBUF
T
4
16b LPTIM2
T
1
16b LPTIM3
T
1
16b LPTIM4
1
16b LPTIM5
3
BOOT pins
SYSCFG
T
8
8b
HDP
10 16b TIM1/PWM 10 16b TIM8/PWM
13
SAI1
13
SAI2
9
4ch DFSDM
Buffer 10KB CCU
4
FDCAN1
4
FDCAN2
FIFO FIFO
APB2 (100 MHz)
8KB FIFO
APB5 (100MHz)
APB3 (100 MHz)
APB4
Async AHB2APB
SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T
AHB2APB
DMA1
8 riaka
DMAMUX1
DMA2
8 riaka
DMAMUX2
DMA3
8 riaka
T
PMB (manara-maso ny fizotrany)
DTS (famantaranandro dizitaly)
BOKYtage regulators
@VDDA
Fanaraha-maso ny famatsiana
FIFO
FIFO
FIFO
2 × 2 Matrix
AHB2APB
64 bit AXI
64bits AXI master
32 bits AHB 32 bits AHB master
32 bits APB
T TrustZone fiarovana fiarovana
AHB2APB
APB2 (100 MHz)
APB1 (100 MHz)
FIFO FIFO FIFO FIFO FIFO
MLAHB: Arm 32-bit multi-AHB bus matrix (209 MHz)
APB6
FIFO FIFO FIFO FIFO
@VBAT
T
FIFO
HSE (XTAL)
2
PLL1/2/3/4
T
RCC
5
T PWR
9
T
EXTI
16 ext
176
T
USBO
(OTG HS)
PHY
2
T
12b ADC1
18
T
12b ADC2
18
T
GPIOA
16b
16
T
GPIOB
16b
16
T
GPIOC
16b
16
T
GPIOD
16b
16
T
GPIOE
16b
16
T
GPIOF
16b
16
T
GPIOG 16b 16
T
GPIOH
16b
15
T
GPIOI
16b
8
AHB2APB
T
USART1
Smartcard IrDA
5
T
USART2
Smartcard IrDA
5
T
SPI4/I2S4
5
T
SPI5
4
T
I2C3/SMBUS
3
T
I2C4/SMBUS
3
T
I2C5/SMBUS
3
Sivana sivana
T
TIM12
16b
2
T
TIM13
16b
1
T
TIM14
16b
1
T
TIM15
16b
4
T
TIM16
16b
3
T
TIM17
16b
3
TIM2 TIM3 TIM4
32b
5
16b
5
16b
5
TIM5 TIM6 TIM7
32b
5
16b
16b
LPTIM1 16b
4
USART3
Smartcard IrDA
5
UART4
4
UART5
4
UART7
4
UART8
4
Sivana sivana
I2C1/SMBUS
3
I2C2/SMBUS
3
SPI2/I2S2
5
SPI3/I2S3
5
USART6
Smartcard IrDA
5
SPI1/I2S1
5
FIFO FIFO
FIFO FIFO
Sary MSv67509V2
DS13875 Apok 5
STM32MP133C/F
3
Vita ny asanyview
Vita ny asanyview
3.1
3.1.1
3.1.2
Arm Cortex-A7 subsystem
Toetoetra
· Architecture ARMv7-A · 32-Kbyte L1 torolalana cache · 32-Kbyte L1 cache data · 128-Kbyte level2 cache · Arm + Thumb®-2 toromarika napetraka · Arm TrustZone teknolojia fiarovana · Arm NEON advanced SIMD · DSP sy SIMD extensions · VFPv4 floating-point · Hardware virtualization fanohanana · (Embedded trace IC) Fanelanelanana periferika 160 nozaraina · Fameram-potoana générique Integrated (CNT)
TAPITRAview
Ny processeur Cortex-A7 dia processeur fampiharana tena mandaitra amin'ny angovo natao hanomezana fampandehanana be dia be amin'ny fitaovana azo ampiasaina avo lenta, sy ny fampiharana hafa misy hery ambany sy mpanjifa. Izy io dia manome hatramin'ny 20% fampandehanana kofehy tokana kokoa noho ny Cortex-A5 ary manome fampisehoana mitovy amin'ny Cortex-A9.
Ny Cortex-A7 dia mampiditra ny endri-javatra rehetra amin'ny processeur Cortex-A15 sy CortexA17 avo lenta, anisan'izany ny fanohanana virtoaly amin'ny hardware, NEON, ary 128-bit AMBA 4 AXI bus interface.
Ny processeur Cortex-A7 dia miorina amin'ny 8-s mitsitsy angovotage pipeline an'ny processeur Cortex-A5. Izy io koa dia mahazo tombony amin'ny cache L2 mitambatra natao ho an'ny hery ambany, miaraka amin'ny fetran'ny varotra ambany kokoa ary ny fanohanan'ny OS ho an'ny fikojakojana ny cache. Ambonin'izany, dia misy fanatsarana ny vinavinan'ny sampana sy fanatsarana ny rafitra fitadidiana, miaraka amin'ny lalana 64-bit loadstore, 128-bit AMBA 4 AXI bus ary nitombo ny haben'ny TLB (256 fidirana, niakatra avy amin'ny fidirana 128 ho an'ny Cortex-A9 sy Cortex-A5), mampitombo ny fahombiazan'ny asa lehibe toy ny web fitetezana.
Teknolojia Thumb-2
Manome ny fampisehoana ambony indrindra amin'ny kaody Arm nentim-paharazana ary manome fampihenana hatramin'ny 30% amin'ny fitadidiana fitahirizana toromarika.
TrustZone teknolojia
Miantoka ny fampiharana azo antoka ny fampiharana fiarovana manomboka amin'ny fitantanana ny zo nomerika ka hatramin'ny fandoavam-bola elektronika. Fanohanana midadasika avy amin'ny mpiara-miasa amin'ny teknolojia sy ny indostria.
DS13875 Apok 5
19/219
48
Vita ny asanyview
STM32MP133C/F
néon
Ny teknolojia NEON dia afaka manafaingana ny multimedia sy ny algorithm fanodinana famantarana toy ny video encode/decode, 2D/3D graphics, gaming, audio and speech processing, image processing, telephony, ary feo synthesis. Ny Cortex-A7 dia manome motera iray izay manolotra ny fampisehoana sy ny fiasan'ny Cortex-A7 floating-point unit (FPU) ary ny fampiharana ny NEON advanced SIMD toromarika ho an'ny fanafainganana bebe kokoa ny haino aman-jery sy ny asa fanodinana famantarana. Ny NEON dia manitatra ny Cortex-A7 processeur FPU mba hanomezana quad-MAC sy rejisitra 64-bit sy 128-bit fanampiny izay manohana andiana SIMD manankarena mihoatra ny 8-, 16- ary 32-bit integer ary 32-bit mitsingevana-bitan'ny angon-drakitra.
Virtualization fitaovana
Fanohanana fitaovana mahomby indrindra amin'ny fitantanana angon-drakitra sy arbitrage, izay ahafahan'ny tontolo rindrambaiko maro sy ny fampiharana azy ireo miditra amin'ny fahafahan'ny rafitra. Izany dia mamela ny fanatanterahana ireo fitaovana matanjaka, miaraka amin'ny tontolo virtoaly izay mitokana tsara amin'ny tsirairay.
Optimized L1 caches
Ny cache L1 vita amin'ny fahaiza-manao sy ny herin'aratra dia manambatra ny teknikan'ny fahatarana fidirana kely indrindra mba hanamafisana ny fampandehanana sy hampihenana ny fanjifana herinaratra.
Integrated L2 cache controller
Manome fahafahana miditra amin'ny fitadidiana cache amin'ny hafainganam-pandeha avo lenta sy avo lenta, na hampihenana ny fanjifana herinaratra mifandray amin'ny fidirana fahatsiarovana ivelan'ny chip.
Cortex-A7 teboka mitsinkafona (FPU)
Ny FPU dia manome torolalana mitsingevana tokana sy avo roa heny mifanaraka amin'ny maritrano Arm VFPv4 izay rindrambaiko mifanaraka amin'ireo taranaka teo aloha Arm floating-point coprocessor.
Snoop control unit (SCU)
Ny SCU dia tompon'andraikitra amin'ny fitantanana ny fifandraisana, ny fifampiraharahana, ny fifandraisana, ny cache amin'ny cache ary ny famindrana fahatsiarovana ny rafitra, ny firindran'ny cache ary ny fahaiza-manao hafa ho an'ny processeur.
Ity firindran'ny rafitra ity koa dia mampihena ny fahasarotan'ny rindrambaiko tafiditra amin'ny fitazonana ny firindran'ny rindrambaiko ao anatin'ny mpamily OS tsirairay.
GIC (Generic Interrupt Controller)
Amin'ny fampiharana ny fanaraha-maso manara-penitra sy ara-drafitra, ny GIC dia manome fomba fiasa manankarena sy malefaka amin'ny fifandraisana eo amin'ny processeur ary ny lalana sy ny laharam-pahamehana ny fahatapahan'ny rafitra.
Manohana hatramin'ny 192 fahatapahana tsy miankina, eo ambany fanaraha-mason'ny lozisialy, laharam-pahamehana ny hardware, ary alefa eo anelanelan'ny rafitra fiasana sy ny sosona fitantanana rindrambaiko TrustZone.
Ity flexibilité routing ity sy ny fanohanan'ny virtoaly ny interrupts amin'ny rafitra miasa, dia manome ny iray amin'ireo singa fototra ilaina hanatsarana ny fahaizan'ny vahaolana amin'ny fampiasana hypervisor.
20/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.2
3.2.1
3.2.2
fahatsiarovana
SDRAM ivelany
Ny fitaovana STM32MP133C/F dia mametraka controller ho an'ny SDRAM ivelany izay manohana ireto manaraka ireto: · LPDDR2 na LPDDR3, data 16-bit, hatramin'ny 1 Gbyte, hatramin'ny famantaranandro 533 MHz · DDR3 na DDR3L, data 16-bit, hatramin'ny 1 Gbyte, hatramin'ny famantaranandro 533 MHz.
SRAM napetraka
Ny fitaovana rehetra dia ahitana: · SYSRAM: 128 Kbytes (miaraka amin'ny faritra azo antoka ny haben'ny programa) · AHB SRAM: 32 Kbytes (azo antoka) · BKPSRAM (backup SRAM): 8 Kbytes
Ny votoatin'ity faritra ity dia voaaro amin'ny fidirana an-tsoratra tsy ilaina, ary azo tazonina amin'ny fomba Standby na VBAT. Ny BKPSRAM dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny alàlan'ny rindrambaiko azo antoka ihany.
3.3
DDR3/DDR3L/LPDDR2/LPDDR3 controller (DDRCTRL)
Ny DDRCTRL mitambatra amin'ny DDRPHYC dia manome vahaolana amin'ny interface fahatsiarovana feno ho an'ny subsystem fahatsiarovana DDR. · Iray 64-bit AMBA 4 AXI port interface (XPI) · AXI famantaranandro asynchronous amin'ny controller · DDR fahatsiarovana cypher motera (DDRMCE) ahitana AES-128 DDR on-the-fly fanoratana
encryption/vakiana decryption. · Fenitra tohanana:
JEDEC DDR3 SDRAM famaritana, JESD79-3E ho an'ny DDR3/3L miaraka amin'ny interface tsara 16-bit
JEDEC LPDDR2 SDRAM famaritana, JESD209-2E ho an'ny LPDDR2 miaraka amin'ny 16-bit interface tsara
JEDEC LPDDR3 SDRAM famaritana, JESD209-3B ho an'ny LPDDR3 miaraka amin'ny 16-bit interface tsara
· Mpanamboatra baikon'ny mpandrindra sy SDRAM avo lenta · Sakan'ny angon-drakitra feno (16-bit) na antsasaky ny sakan'ny data (8-bit) · Fanohanana QoS mandroso miaraka amin'ny kilasy fifamoivoizana telo amin'ny famakiana ary kilasy roa amin'ny fanoratana · Safidy hisorohana ny hanoanana amin'ny fifamoivoizana ambany kokoa · Miantoka ny firindrana ho an'ny fanoratana aorian'ny famakiana (WAR) sy ny famakiana aorian'ny fanoratana (RAW)
Seranana AXI · Fanohanana azo atao amin'ny programa amin'ny safidy halavan'ny fipoahana (4, 8, 16)
fanoratana tokana · Fanofanana laharana tokana
DS13875 Apok 5
21/219
48
Vita ny asanyview
STM32MP133C/F
· Fanohanana ny fidirana sy fivoahana mandeha ho azy SDRAM noho ny tsy fisian'ny fifampiraharahana amin'ny fotoana azo zahana
· Fanohanana ny fijanonan'ny famantaranandro mandeha ho azy (LPDDR2/3) ny fidirana sy ny fivoahana vokatry ny tsy fahampian'ny fahatongavan'ny varotra
· Fanohanana ny fomba fiasa mandeha ho azy amin'ny herin'ny maizina vokatry ny tsy fahampian'ny fahatongavan'ny fifampiraharahana amin'ny fotoana azo zahana amin'ny alàlan'ny interface tsara misy herinaratra
· Politika fanoharana azo atao · Fanohanana ny fidirana sy fivoahana famelombelomana ho azy na eo ambany fanaraha-mason'ny rindrambaiko · Fanohanana ny fidirana sy fivoahana lalina eo ambany fifehezana rindrambaiko (LPDDR2 sy
LPDDR3) · Fanohanana ny fanavaozana misoratra anarana SDRAM mazava tsara eo ambany fanaraha-mason'ny lozisialy · Lojika an-tsarintany adiresin'ny adiresin'ny fampiharana manokana ahafahana manao sarintany manokana ny andalana, tsanganana,
bits amin'ny banky · Safidy fanaraha-maso fanavaozana azo isafidianana ho an'ny mpampiasa · sakana mifandraika amin'ny DDRPERFM hanampy amin'ny fanaraha-maso sy fanitsiana ny zava-bita
Ny DDRCTRL sy DDRPHYC dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
Ny endri-javatra fototra DDRMCE (motera cypher fitadidiana DDR) dia voatanisa eto ambany: · Fifandraisana amin'ny AXI system bus master/slave (64-bit) · En-line encryption (ho an'ny fanoratana) sy ny decryption (ho an'ny vakiteny), mifototra amin'ny firewall napetraka.
fandaharana · Fomba fanafenana roa isaky ny faritra (faritra iray ambony indrindra): tsy misy fanafenana (mode bypass),
sakana ny fomba fanaovana cipher · Fanombohana sy fiafaran'ny faritra voafaritra miaraka amin'ny granularity 64-Kbyte · Sivana mahazatra (faritra 0): misy fidirana nomena · Sivana fidirana amin'ny faritra: tsy misy
Cipher sakana tohanana: AES Tohanana mode chaining · Mifanaraka amin'ny maodely ECB voatondro ao amin'ny NIST FIPS publication 197 advanced encryption standard (AES), miaraka amin'ny fiasa derivation key mifandray miorina amin'ny algorithm Keccak-400 navoaka tao amin'ny https://keccak.team website. · Rejistra fanalahidin'ny master iray azo soratana sy azo hidiana · seranan-tsambo fanamafisana AHB, fanta-daza
22/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.4
Mpanara-maso ny habaka adiresy TrustZone ho an'ny DDR (TZC)
Ny TZC dia ampiasaina hanivana ny fidirana mamaky/manoratra amin'ny mpanara-maso DDR araka ny zon'ny TrustZone ary araka ny tompon'andraikitra tsy azo antoka (NSAID) amin'ny faritra sivy azo karakaraina: · Fanovana tohanan'ny rindrambaiko azo itokisana ihany · Fizarana sivana iray · Faritra sivy:
Ny faritra 0 dia alefa foana ary mandrakotra ny isan'ny adiresy manontolo. Ny faritra 1 ka hatramin'ny 8 dia manana adiresy fototra / fiafaran'ny programa ary azo omena azy
sivana iray na roa. · Fahazoan-dalana fidirana azo antoka sy tsy azo antoka voaprograma isaky ny faritra · Ny fidirana tsy azo antoka voasivana araka ny NSAID · Ny faritra fehezin'ny sivana iray dia tsy tokony hifanindry · Ny fomba tsy mety misy hadisoana sy/na fahatapahana · Fahaizana manaiky = 256 · Lojika mpiandry vavahady ahafahana mamela sy manafoana ny sivana tsirairay · Fidirana vinavina
DS13875 Apok 5
23/219
48
Vita ny asanyview
STM32MP133C/F
3.5
Boot modes
Amin'ny fanombohana, ny loharano boot ampiasain'ny boot ROM anatiny dia nofantenan'ny BOOT pin sy OTP bytes.
Tabilao 2. Fomba fanamainana
BOOT2 BOOT1 BOOT0 Fomba fiaingana voalohany
Hevitra
Andraso ny fifandraisana miditra amin'ny:
0
0
0
UART sy USB(1)
USART3/6 sy UART4/5/7/8 amin'ny tsipika mahazatra
Fitaovana USB haingam-pandeha amin'ny pin OTG_HS_DP/DM(2)
0
0
1 Serial NOR flash(3) Serial NOR flash amin'ny QUADSPI(5)
0
1
0
e·MMC(3)
e·MMC amin'ny SDMMC2 (default)(5)(6)
0
1
1
Flash NAND(3)
SLC NAND flash amin'ny FMC
1
0
0
Baotin'ny fampandrosoana (tsy misy baotin'ny fahatsiarovana tselatra)
Ampiasaina hahazoana fidirana debug tsy misy baotin'ny fahatsiarovana tselatra(4)
1
0
1
karatra SD(3)
Karatra SD amin'ny SDMMC1 (default)(5)(6)
Andraso ny fifandraisana miditra amin'ny:
1
1
0 UART sy USB(1)(3) USART3/6 sy UART4/5/7/8 amin'ny tsipika mahazatra
Fitaovana USB haingam-pandeha amin'ny pin OTG_HS_DP/DM(2)
1
1
1 Serial NAND flash(3) Serial NAND flash amin'ny QUADSPI(5)
1. Mety ho kilemaina amin'ny alàlan'ny fandrindrana OTP. 2. Mitaky famantaranandro/kristaly HSE ny USB (jereo ny AN5474 ho an'ny frequence tohanana misy sy tsy misy fika OTP). 3. Ny loharanon'ny boot dia azo ovaina amin'ny alàlan'ny fanovana OTP (ohatraampny baoritra voalohany amin'ny karatra SD, avy eo e·MMC miaraka amin'ny fikandrana OTP). 4. Cortex®-A7 fototra amin'ny loop tsy manam-petra mamadika PA13. 5. Azo ovaina amin'ny alalan'ny OTP ny tsimatra mahazatra. 6. Raha tsy izany, ny interface SDMMC hafa noho io default io dia azo fidina amin'ny OTP.
Na dia vita amin'ny famantaranandro anatiny aza ny baotin'ny haavo ambany, ny ST dia nanome fonosana rindrambaiko ary koa ny interface ivelany lehibe toy ny DDR, USB (fa tsy voafetra ho) dia mitaky kristaly na oscillator ivelany hifandraisana amin'ny tsipika HSE.
Jereo ny RM0475 "STM32MP13xx Advanced Arm®-based 32-bit MPUs" na AN5474 "Manomboka amin'ny STM32MP13xx lines development hardware" ho an'ny teritery sy tolo-kevitra momba ny fifandraisan'ny pin HSE sy ny matetika tohana.
24/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.6
Fitantanana famatsiana herinaratra
3.6.1
Tandremo:
Tetika famatsiana herinaratra
· VDD no famatsiana lehibe ho an'ny I/Os sy ny ampahany anatiny voatazona herinaratra mandritra ny mode Standby. Mahasoa voltagNy elanelana dia 1.71 V hatramin'ny 3.6 V (1.8 V, 2.5 V, 3.0 V na 3.3 V typ.)
VDD_PLL sy VDD_ANA dia tsy maintsy mifandray amin'ny kintana amin'ny VDD. · VDDCPU no Cortex-A7 CPU natokana voltage famatsiana, izay miankina amin'ny sandany ny
matetika CPU tiana. 1.22 V hatramin'ny 1.38 V amin'ny fomba mihazakazaka. Tsy maintsy misy ny VDD alohan'ny VDDCPU. · VDDCORE no vol lehibe nomerikatage ary matetika mihidy mandritra ny mode Standby. BOKYtagNy elanelana dia 1.21 V hatramin'ny 1.29 V amin'ny fomba mihazakazaka. Tsy maintsy misy ny VDD alohan'ny VDDCORE. · Ny pin VBAT dia azo ampifandraisina amin'ny bateria ivelany (1.6 V < VBAT < 3.6 V). Raha tsy misy batterie ivelany ampiasaina dia tsy maintsy mifandray amin'ny VDD ity pin ity. · VDDA dia ny analogue (ADC/VREF), famatsiana voltage (1.62 V hatramin'ny 3.6 V). Ny fampiasana ny VREF+ anatiny dia mitaky VDDA mitovy na ambony noho ny VREF+ + 0.3 V. · Ny pin VDDA1V8_REG dia ny fivoahan'ny regulator anatiny, mifandray anatiny amin'ny USB PHY sy USB PLL. Ny mpandrindra VDDA1V8_REG anatiny dia alefa amin'ny alàlan'ny default ary azo fehezin'ny rindrambaiko. Mikatona foana izy io mandritra ny maody Standby.
Ny pin BYPASS_REG1V8 manokana dia tsy tokony havela mitsingevana mihitsy. Tsy maintsy ampifandraisina amin'ny VSS na amin'ny VDD izy io raha te hampavitrika na hanafoana ny voltage regulator. Rehefa VDD = 1.8 V dia tokony apetraka ny BYPASS_REG1V8. · VDDA1V1_REG pin dia ny fivoahan'ny regulator anatiny, mifandray anatiny amin'ny USB PHY. Ny mpandrindra VDDA1V1_REG anatiny dia alefa amin'ny alàlan'ny default ary azo fehezin'ny rindrambaiko. Mikatona foana izy io mandritra ny maody Standby.
· VDD3V3_USBHS no famatsiana USB haingam-pandeha. BOKYtag3.07 V hatramin'ny 3.6 V.
Tsy tokony hisy VDD3V3_USBHS raha tsy misy VDDA1V8_REG, raha tsy izany dia mety hisy fahasimbana maharitra amin'ny STM32MP133C/F. Izany dia tsy maintsy ho azo antoka amin'ny alàlan'ny filaharan'ny PMIC na miaraka amin'ny singa ivelany raha toa ka misy fampiharana famatsiana herinaratra singa tokana.
· VDDSD1 sy VDDSD2 dia SDMMC1 sy SDMMC2 SD karatra famatsiana herinaratra mba hanohanana ny maodely haingam-pandeha.
· VDDQ_DDR no famatsiana DDR IO. 1.425 V hatramin'ny 1.575 V ho an'ny fifandraisana amin'ny fahatsiarovana DDR3 (1.5 V typ.)
1.283 V hatramin'ny 1.45 V ho an'ny fifandraisana amin'ny fahatsiarovana DDR3L (1.35 V typ.)
1.14 V hatramin'ny 1.3 V mba hifandraisana amin'ny fahatsiarovana LPDDR2 na LPDDR3 (1.2 V typ.)
Mandritra ny dingana fampiakarana sy fampidinana dia tsy maintsy hajaina ireto fepetra manaraka ireto:
· Rehefa latsaky ny 1 V ny VDD dia tsy maintsy mijanona eo ambanin'ny VDD + 1 mV ny famatsiana herinaratra hafa (VDDCORE, VDDCPU, VDDSD2, VDDSD1, VDDA, VDDA8V1_REG, VDDA1V3_REG, VDD3V300_USBHS, VDDQ_DDR).
· Rehefa mihoatra ny 1 V ny VDD dia mahaleo tena ny famatsiana herinaratra rehetra.
Mandritra ny dingana fampihenana ny herinaratra, ny VDD dia mety hidina vetivety noho ny fitaovana hafa raha tsy mijanona eo ambanin'ny 32 mJ ny angovo omena ny STM133MP1C/F. Izany dia ahafahan'ny capacitors decoupling ivelany mivoaka miaraka amin'ny tsy miova amin'ny fotoana samihafa mandritra ny dingana mandalo.
DS13875 Apok 5
25/219
48
Vita ny asanyview
V 3.6
VBOR0 1
Sary 2. Filaharana miakatra/midina
STM32MP133C/F
VDDX(1) VDD
3.6.2
Fanamarihana: 26/219
0.3
Power-on
Fomba fiasa
Hery-midina
Time
Faritra famatsiana tsy mety
VDDX < VDD + 300 mV
VDDX tsy miankina amin'ny VDD
Sary MSv47490V1
1. VDDX dia manondro ny famatsiana herinaratra rehetra eo amin'ny VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR.
Mpiandraikitra famatsiana herinaratra
Ny fitaovana dia manana circuitry reset (POR) / power-down reset (PDR) miaraka amin'ny circuitry Brownout reset (BOR):
· Famerenana herinaratra (POR)
Ny mpanara-maso POR dia manara-maso ny famatsiana herinaratra VDD ary mampitaha izany amin'ny tokonam-baravarana iray. Ny fitaovana dia mijanona amin'ny fomba famerenam-potoana rehefa eo ambanin'io fetra io ny VDD, · Famerenana herinaratra (PDR)
Ny mpanara-maso PDR dia manara-maso ny famatsiana herinaratra VDD. Ny famerenana dia miforona rehefa midina ambanin'ny fefy raikitra ny VDD.
· Famerenana ny Brownout (BOR)
Manara-maso ny famatsiana herinaratra VDD ny mpanara-maso BOR. Ny tokonam-baravarana BOR telo (avy amin'ny 2.1 ka hatramin'ny 2.7 V) dia azo amboarina amin'ny alàlan'ny bytes safidy. Ny famerenana dia miforona rehefa midina eo ambanin'io tokonam-baravarana io ny VDD.
· Famerenana herinaratra VDDCORE (POR_VDDCORE) Ny mpanara-maso POR_VDDCORE dia manara-maso ny famatsiana herinaratra VDDCORE ary mampitaha izany amin'ny tokonam-baravarana iray. Ny sehatra VDDCORE dia mijanona amin'ny fomba famerenam-potoana rehefa eo ambanin'io tokonam-baravarana io ny VDDCORE.
· Famerenana herinaratra VDDCORE (PDR_VDDCORE) Ny mpanara-maso PDR_VDDCORE dia manara-maso ny famatsiana herinaratra VDDCORE. Ny famerenan'ny sehatra VDDCORE dia miforona rehefa midina ambanin'ny tokonam-baravarana iray ny VDDCORE.
· Power-on-reset VDDCPU (POR_VDDCPU) Ny mpanara-maso POR_VDDCPU dia manara-maso ny famatsiana herinaratra VDDCPU ary mampitaha izany amin'ny tokonam-baravarana iray. Ny sehatra VDDCPU dia mijanona amin'ny fomba famerenam-potoana rehefa eo ambanin'io tokonam-baravarana io ny VDDCORE.
Ny pin PDR_ON dia natokana ho an'ny fitsapana famokarana STMicroelectronics ary tsy maintsy ampifandraisina amin'ny VDD foana amin'ny fampiharana iray.
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.7
Tetikady ambany hery
Misy fomba maro hampihenana ny fanjifana herinaratra amin'ny STM32MP133C/F: · Ahena ny fanjifana herinaratra mavitrika amin'ny alàlan'ny fampihenana ny famantaranandro CPU sy/na ny
famantaranandro matrix bus sy/na mifehy ny famantaranandro periferika tsirairay. · Tehirizo ny fanjifana herinaratra rehefa IDLE ny CPU, amin'ny alàlan'ny fisafidianana amin'ireo ambany-
Power modes araka ny filan'ny mpampiasa. Izany dia ahafahan'ny marimaritra iraisana tsara indrindra eo anelanelan'ny fotoana fohy fanombohana, ny fanjifana herinaratra ambany, ary koa ny loharanon'ny fifohazana misy. · Ampiasao ny DVFS (dynamique voltage sy fampitomboana matetika) teboka miasa izay mifehy mivantana ny famantaran'ny famantaranandro CPU ary koa ny famatsiana famoahana VDDCPU.
Ny fomba fiasa dia mamela ny fanaraha-maso ny fizarana famantaranandro amin'ny faritra samihafa amin'ny rafitra sy ny herin'ny rafitra. Ny fomba fiasan'ny rafitra dia tarihin'ny sub-rafitra MPU.
Ireto ambany ireto ny maodely misy herin'aratra ambany ao amin'ny MPU: · CSleep: Mijanona ny famantaranandro CPU ary ny famantaranandro periferika dia miasa toy ny
napetraka teo aloha tao amin'ny RCC (famantarana sy ny famantaranandro). · CStop: Mijanona ny famantaranandro periferika CPU. · Cstandby: VDDCPU OFF
Ny maodely CSleep sy CStop ambany dia ampidirin'ny CPU rehefa manatanteraka ny torolàlana WFI (miandry fiatoana) na WFE (miandry hetsika).
Ny fomba fiasan'ny rafitra misy dia ireto manaraka ireto: · Run (rafitra amin'ny fampandehanana feno, VDDCORE, VDDCPU ary famantaranandro ON) · Atsaharo (famantaranandro OFF) · LP-Stop (famantaranandro OFF) · LPLV-Stop (famantaranandro OFF, VDDCORE sy VDDCPU ny haavon'ny famatsiana) · LPLV-Stopby OFF2, VDDCPUORE ambany) (VDDCPU, VDDCORE, ary ny famantaranandro EFA)
Tabilao 3. Rafitra mifanohitra amin'ny fomba fiasan'ny CPU
Fomba herin'ny rafitra
Unité centrale
Run mode
CRun na CSleep
Fijanonana mode LP-Stop mode LPLV-Stop fomba LPLV-Stop2 fomba
Mode standby
CStop na CStandby CStandby
3.8
Famerenana sy fanaraha-maso ny famantaranandro (RCC)
Ny famantaranandro sy ny reset controller dia mitantana ny famokarana ny famantaranandro rehetra, ary koa ny gating famantaranandro, ary ny fanaraha-maso ny rafitra sy ny periferika resets.RCC manome flexibility ambony amin'ny safidy ny famantaranandro loharanon-kevitra ary mamela ny fampiharana ny famantaranandro ratios mba hanatsarana ny fanjifàna herinaratra. Ankoatra izany, amin'ny periferika fifandraisana sasany izay afaka miasa
DS13875 Apok 5
27/219
48
Vita ny asanyview
STM32MP133C/F
3.8.1 3.8.2
sehatra famantaranandro roa samy hafa (na famantaranandron'ny fiara fitateram-bahoaka na famantaranandro periferika kernel), azo ovaina ny fatran'ny rafitra tsy misy fanovana ny baudrate.
Fitantanana ny famantaranandro
Ny fitaovana dia mampiditra oscillator anatiny efatra, oscillator roa misy kristaly ivelany na resonator, oscillator anatiny telo miaraka amin'ny fotoana fanombohana haingana ary PLL efatra.
Ny RCC dia mandray ireto loharanon'ny famantaranandro manaraka ireto: · Oscillators anatiny:
64 MHz HSI famantaranandro (1 % marina) 4 MHz CSI famantaranandro 32 kHz LSI famantaranandro · Oscillators ivelany: 8-48 MHz HSE famantaranandro 32.768 kHz LSE famantaranandro
Ny RCC dia manome PLL efatra: · PLL1 natokana ho an'ny famantaranandro CPU · PLL2 manome:
famantaranandro ho an'ny AXI-SS (anisan'izany ny tetezana APB4, APB5, AHB5 ary AHB6) ho an'ny interface DDR · PLL3 manome: famantaranandro ho an'ny AHB maro sosona sy matrix bus periferika (anisan'izany ny APB1,
APB2, APB3, APB6, AHB1, AHB2, ary AHB4) famantaranandro kernel ho an'ny periferika · PLL4 natokana ho an'ny famokarana famantaranandro kernel ho an'ny periferika isan-karazany
Manomboka amin'ny famantaranandro HSI ny rafitra. Ny fampiharana mpampiasa dia afaka misafidy ny fandrindrana famantaranandro.
Loharano famerenan'ny rafitra
Ny famerenam-pahefana dia manomboka ny rejisitra rehetra afa-tsy ny debug, ny ampahany amin'ny RCC, ny ampahany amin'ny RTC sy ny rejistra momba ny sata mifehy ny herinaratra, ary koa ny sehatra Backup power.
Ny famerenana ny fampiharana dia azo avy amin'ny iray amin'ireto loharano manaraka ireto: · reset avy amin'ny NRST pad · reset avy amin'ny POR sy PDR signal (amin'ny ankapobeny antsoina hoe power-on reset) · reset avy amin'ny BOR (antsoina hoe brownout amin'ny ankapobeny) · reset avy amin'ny watchdog tsy miankina 1 · reset avy amin'ny watchdog tsy miankina 2 · rafitra rindrankajy reset avy amin'ny CPUSE-A7 (amin'ny CPUSE ny rafitra fiarovana), ny endri-javatra dia tsy nahomby. mavitrika
Ny famerenan'ny rafitra dia azo avy amin'ny iray amin'ireto loharano manaraka ireto: · famerenan'ny fampiharana · famerenana avy amin'ny famantarana POR_VDDCORE · fivoahana avy amin'ny maody Standby mankany amin'ny fomba Run.
28/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
Ny famerenana ny processeur MPU dia azo avy amin'ny iray amin'ireto loharano manaraka ireto: · famerenan'ny rafitra · isaky ny mivoaka ny CStandby ny MPU · famerenan'ny rindrambaiko MPU avy amin'ny Cortex-A7 (CPU)
3.9
Fampidirana/famoahana tanjona ankapobeny (GPIOs)
Ny pins GPIO tsirairay dia azo amboarina amin'ny alàlan'ny logiciel ho toy ny vokatra (push-pull na open-drain, miaraka na tsy misy pull-up na pull-down), ho fampidirana (miaraka na tsy misy pull-up na pull-down) na toy ny peripheral alternative function. Ny ankamaroan'ny pins GPIO dia zaraina amin'ny fiasa hafa nomerika na analog. Ny GPIO rehetra dia manana fahaiza-manao avo lenta ary manana fifantenana haingana mba hitantanana tsara kokoa ny tabataba anatiny, ny fanjifana herinaratra ary ny famoahana elektromagnetika.
Aorian'ny famerenana, ny GPIO rehetra dia ao anaty maody analog mba hampihenana ny fanjifana herinaratra.
Ny fandrindrana I/O dia azo voahidy raha ilaina amin'ny fanarahana filaharana manokana mba hisorohana ny fanoratana diso amin'ny rejisitra I/Os.
Ny pins GPIO rehetra dia azo apetraka tsirairay ho azo antoka, izay midika fa ny fidirana amin'ny rindrambaiko amin'ireo GPIO ireo sy ny periferika mifandraika amin'izany voafaritra ho azo antoka dia voafetra ho an'ny rindrambaiko azo antoka mandeha amin'ny CPU.
3.10
Fanamarihana:
Mpandrindra fiarovana TrustZone (ETZPC)
Ny ETZPC dia ampiasaina hanamboarana ny fiarovana TrustZone ho an'ny tompon'ny fiara fitateram-bahoaka sy ny andevo miaraka amin'ny toetran'ny fiarovana azo zahana (loharano azo antoka). Ohatra: · Ny haben'ny faritra azo antoka amin'ny chip SYSRAM dia azo atao fandaharana. · Ny periferika AHB sy APB dia azo atao azo antoka na tsy azo antoka. · Ny AHB SRAM dia azo atao azo antoka na tsy azo antoka.
Amin'ny alàlan'ny default, ny SYSRAM, ny AHB SRAM ary ny periferika azo antoka dia napetraka mba hiantohana ny fidirana ihany, noho izany, tsy azon'ny tompony tsy azo antoka toy ny DMA1/DMA2.
DS13875 Apok 5
29/219
48
Vita ny asanyview
STM32MP133C/F
3.11
Bus-interconnect matrix
Ireo fitaovana ireo dia misy matrix bus AXI, matrix bus AHB lehibe iray ary tetezana fiara fitateram-bahoaka izay ahafahan'ny tompom-pitaterana mifandray amin'ny andevo bus (jereo ny sary etsy ambany, ny teboka dia maneho ny fifandraisana master/slave azo ampiasaina).
Sary 3. STM32MP133C/F bus matrix
MDMA
SDMMC2
SDMMC1
DBG Avy amin'ny MLAHB interconnect USBH
Unité centrale
ETH1 ETH2
128-bit
AXIM
M9
M0
M1 M2
M3
M11
M4
M5
M6
M7
S0
S1 S2 S3 S4 S5 S6 S7 S8 S9
Andevo Default AXIMC
NIC-400 AXI 64 bit 266 MHz – 10 tompo / 10 andevo
Avy amin'ny AXIM interconnect DMA1 DMA2 USBO DMA3
M0
M1 M2
M3 M4
M5
M6 M7
S0
S1
S2
S3
S4 S5 Interconnect AHB 32 bit 209 MHz - 8 masters / 6 andevo
DDRCTRL 533 MHz AHB tetezana mankany AHB6 To MLAHB interconnect FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB AHB tetezana mankany AHB5 APB tetezana mankany APB5 APB tetezana mankany DBG APB
AXI 64 seranan-tsambo master synchronous AXI 64 seranan-tsambo master synchronous AXI 64 seranan-tsambo master asynchronous AXI 64 seranan-tsambo asynchronous AHB 32 seranan-tsambo master synchronous AHB 32 seranan-tsambo asynchronous AHB 32 seranan-tsambo master asynchronous AHB 32 seranan-tsambo asynchronous
Bridge to AHB2 SRAM1 SRAM2 SRAM3 To AXIM interconnect Bridge to AHB4
Sary MSv67511V2
MLAHB
30/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.12
DMA controllers
Ny fitaovana dia ahitana ireto maody DMA manaraka ireto mba hamoahana ny hetsika CPU: · fidirana amin'ny fitadidiana mivantana (MDMA)
Ny MDMA dia mpanara-maso DMA haingam-pandeha, izay miandraikitra ny famindrana fahatsiarovana rehetra (peripheral-to-memory, memory-to-memory, memory-to-peripheral), tsy misy hetsika CPU. Manana interface tsara AXI izy io. Ny MDMA dia afaka mifandray amin'ireo mpifehy DMA hafa mba hanitarana ny fahaizan'ny DMA mahazatra, na afaka mitantana mivantana ny fangatahana DMA periferika. Ny tsirairay amin'ireo fantsona 32 dia afaka manao fifindrana sakana, famindrana sakana miverimberina ary famindrana lisitra mifandray. Ny MDMA dia azo apetraka hanao famindrana azo antoka amin'ny fahatsiarovana azo antoka. · Mpandrindra DMA telo (tsy azo antoka DMA1 sy DMA2, miampy DMA3 azo antoka) Ny mpanara-maso tsirairay dia manana AHB misy seranan-tsambo roa, ho an'ny fantsona DMA 16 tsy azo antoka ary valo azo antoka hanaovana fandefasana sakana mifototra amin'ny FIFO.
Multiplex unit DMAMUX roa ary mandefa ny fangatahana periferika DMA mankany amin'ireo mpanara-maso DMA telo, miaraka amin'ny flexibilité avo lenta, mampitombo ny isan'ny fangatahana DMA izay mandeha miaraka, ary koa miteraka fangatahana DMA avy amin'ny trigger output periferika na hetsika DMA.
Sarintanin'ny DMAMUX1 ny fangatahana DMA avy amin'ny periferika tsy azo antoka mankany amin'ny fantsona DMA1 sy DMA2. Sarintanin'ny DMAMUX2 ny fangatahana DMA avy amin'ny periferika azo antoka mankany amin'ny fantsona DMA3.
3.13
Fanapahan-kevitra lavitra sy mpanara-maso hetsika (EXTI)
Ny fanelingelenana maharitra sy ny fanaraha-maso hetsika (EXTI) dia mitantana ny CPU sy ny fifohazana rafitra amin'ny alàlan'ny fampidirana hetsika azo fehezina sy mivantana. Ny EXTI dia manome fangatahana fifohazana amin'ny fanaraha-maso herinaratra, ary miteraka fangatahana fiatoana amin'ny GIC, ary hetsika amin'ny fampidirana hetsika CPU.
Ny fangatahan'ny EXTI wakeup dia mamela ny rafitra hifoha amin'ny fomba Stop, ary ny CPU ho fohazina amin'ny maody CStop sy CStandby.
Azo ampiasaina amin'ny fomba Run koa ny fangatahana fahatapahana sy ny famoronana fangatahana hetsika.
Ny EXTI dia misy ihany koa ny fisafidianana EXTI IOport.
Ny fahatapahana na hetsika tsirairay dia azo apetraka ho azo antoka mba hamerana ny fidirana amin'ny rindrambaiko azo antoka ihany.
3.14
Cyclic redundancy check calcul unit (CRC)
Ny vondrona kajy CRC (famerenana cyclic redundancy) dia ampiasaina hahazoana kaody CRC amin'ny alàlan'ny polynomial azo zahana.
Amin'ireo fampiharana hafa, ny teknika mifototra amin'ny CRC dia ampiasaina hanamarina ny fifindran'ny angon-drakitra na ny fahamendrehan'ny fitahirizana. Ao amin'ny faritry ny fenitra EN / IEC 60335-1, dia manolotra fomba hanamarinana ny fahamendrehan'ny fahatsiarovana tselatra izy ireo. Ny singa kajy CRC dia manampy amin'ny fanaovana kajy sonia iray amin'ny logiciel mandritra ny fotoana fampandehanana, mba hampitahaina amin'ny sonia reference novokarina tamin'ny fotoanan'ny rohy ary voatahiry amin'ny toerana fitadidiana nomena.
DS13875 Apok 5
31/219
48
Vita ny asanyview
STM32MP133C/F
3.15
Mpandrindra fitadidiana flexible (FMC)
Ny endri-javatra lehibe indrindra amin'ny fanaraha-maso FMC dia ireto manaraka ireto: · Fifandraisana amin'ny fitaovana misy sarintany mitadidy static ao anatin'izany:
NOR flash memory Static na pseudo-static random access memory (SRAM, PSRAM) NAND flash memory miaraka amin'ny 4-bit/8-bit BCH hardware ECC · 8-,16-bit data bus sakany · Independent chip-select control for each memory bank · Independent configuration for each memory bank · Soraty FIFO
Ny rejisitry ny fanamafisana FMC dia azo atao azo antoka.
3.16
Fifandraisana fahatsiarovana roa Quad-SPI (QUADSPI)
Ny QUADSPI dia serasera fifandraisana manokana mikendry ny fahatsiarovana tselatra SPI tokana, roa na quad. Afaka miasa amin'ny iray amin'ireto fomba telo manaraka ireto izy: · Fomba ankolaka: ny asa rehetra dia atao amin'ny alalan'ny rejisitra QUADSPI. · Fomba fandatsaham-bato: vakiana tsindraindray ny rejisitra momba ny fitadidiana tselatra ivelany ary
mety hisy fahatapahana raha misy fametrahana saina. · Fomba fitadidiana sari-tany: ny fitadidiana tselatra ivelany dia atao sarintany amin'ny habaka adiresy
ary hitan'ny rafitra toy ny fitadidiana anatiny.
Samy azo ampitomboina avo roa heny ny fampandehanana sy ny fahafaha-manao amin'ny alàlan'ny maodely flash roa, izay misy fahatsiarovana tselatra Quad-SPI roa idirana miaraka.
QUADSPI dia ampiarahina amin'ny sakana fanemorana (DLYBQS) mamela ny fanohanana ny angon-drakitra ivelany matetika mihoatra ny 100 MHz.
Ny rejisitra fanamafisana QUADSPI dia azo antoka, ary koa ny sakana fanemorana azy.
3.17
Mpanova Analog-to-digital (ADC1, ADC2)
Ny fitaovana dia mametraka mpanova analog-to-digital roa, izay azo amboarina amin'ny 12-, 10-, 8- na 6-bit ny famahana azy. Ny ADC tsirairay dia mizara fantsona ivelany hatramin'ny 18, manao fiovam-po amin'ny fomba tokana na scan. Amin'ny fomba scan, ny fiovam-po mandeha ho azy dia atao amin'ny vondrona voafantina analog inputs.
Samy manana fifandraisana fiara fitateram-bahoaka azo antoka ny ADC roa.
Ny ADC tsirairay dia azo karakarain'ny mpanara-maso DMA, ka mamela ny famindrana mandeha ho azy ny soatoavina niova fo ADC mankany amin'ny toerana haleha tsy misy hetsika rindrambaiko.
Fanampin'izany, ny endri-javatra analogue watchdog dia afaka manara-maso tsara ny vol niova fotage amin'ny fantsona voafantina iray, sasany na rehetra. Miteraka fahatapahana rehefa voltage dia ivelan'ny tokonam-baravarana nomanina.
Mba hampifanaraka ny fiovaovan'ny A/D sy ny fameram-potoana, ny ADC dia azo atosiky ny TIM1, TIM2, TIM3, TIM4, TIM6, TIM8, TIM15, LPTIM1, LPTIM2 ary LPTIM3.
32/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.18
Sensor maripana
Ny fitaovana dia mametraka sensor mari-pana izay miteraka voltage (VTS) izay miovaova amin'ny mari-pana. Ity sensor mari-pana ity dia mifandray anatiny amin'ny ADC2_INP12 ary afaka mandrefy ny mari-pana manodidina ny fitaovana manomboka amin'ny 40 ka hatramin'ny + 125 ° C miaraka amin'ny ± 2 %.
Ny mari-pana sensor dia manana linearity tsara, fa tsy maintsy ho calibrated mba hahazoana tsara ankapobeny marina ny mari-pana. Satria miovaova amin'ny chip mankany amin'ny chip ny offset sensor mari-pana noho ny fiovaovan'ny fizotrany, dia mety amin'ny fampiharana izay mahita ny fiovan'ny mari-pana ihany ny sensor mari-pana anatiny tsy voamarina. Mba hanatsarana ny fahamarinan'ny fandrefesana ny mari-pana, ny fitaovana tsirairay dia samy nohamarinin'ny ST. Ny angon-drakitra momba ny fandrefesana ny mari-pana amin'ny orinasa dia voatahirin'ny ST ao amin'ny faritra OTP, izay azo idirana amin'ny fomba vakiana fotsiny.
3.19
Sensor maripana nomerika (DTS)
Ny fitaovana dia mametraka sensor mari-pana mivoaka matetika. Ny DTS dia manisa ny matetika mifototra amin'ny LSE na PCLK mba hanomezana ny fampahalalana momba ny mari-pana.
Tohanana ny fiasa manaraka: · manapaka ny famokarana amin'ny tokonam-baravaran'ny maripana · Famokarana famantarana mifoha amin'ny tokonam-baravaran'ny maripana
3.20
Fanamarihana:
VBAT asa
Ny sehatry ny herinaratra VBAT dia misy ny RTC, ny rejisitra backup ary ny SRAM backup.
Mba hanamafisana ny faharetan'ny bateria, ity sehatra herinaratra ity dia omen'ny VDD rehefa misy na amin'ny voltage ampiharina amin'ny VBAT pin (rehefa tsy misy ny famatsiana VDD). Mivadika ny herin'ny VBAT rehefa hitan'ny PDR fa nidina ambanin'ny haavon'ny PDR ny VDD.
Ny voltage amin'ny pin VBAT dia azo omena batterie ivelany, supercapacitor na mivantana amin'ny VDD. Amin'ny tranga manaraka dia tsy miasa ny maody VBAT.
Ny asa VBAT dia alefa rehefa tsy misy ny VDD.
Tsy misy amin'ireo fisehoan-javatra ireo (fanelanelanana ivelany, TAMP hetsika, na fanairana/hetsika RTC) dia afaka mamerina mivantana ny famatsiana VDD ary manery ny fitaovana hiala amin'ny asa VBAT. Na izany aza, TAMP Ny hetsika sy ny fanairana/hetsika RTC dia azo ampiasaina hamokarana famantarana amin'ny circuitry ivelany (matetika PMIC) izay afaka mamerina ny famatsiana VDD.
DS13875 Apok 5
33/219
48
Vita ny asanyview
STM32MP133C/F
3.21
BOKYtage reference buffer (VREFBUF)
Ny fitaovana dia mampiditra voltage buffer reference izay azo ampiasaina ho voltage reference ho an'ny ADCs, ary koa amin'ny voltage reference ho an'ny singa ivelany amin'ny alalan'ny pin VREF+. VREFBUF dia azo antoka. Ny VREFBUF anatiny dia manohana voly efatratages: · 1.65 V · 1.8 V · 2.048 V · 2.5 V Volon ivelanytagAzo omena amin'ny alalan'ny pin VREF+ ny fanondroana rehefa maty ny VREFBUF anatiny.
Sary 4. Voltage reference buffer
VREFINT
+
–
VREF+
VSSA
Sary MSv64430V1
3.22
Sivana nomerika ho an'ny modulator sigma-delta (DFSDM)
Ny fitaovana dia mametraka DFSDM iray miaraka amin'ny fanohanan'ny mody sivana nomerika roa sy ny fantsom-pifandraisana ivelany efatra (transceiver) na ny fampidirana parallèle anatiny efatra.
Ny DFSDM dia mifandray amin'ny modulators ivelany amin'ny fitaovana ary manao sivana nomerika amin'ny stream data voaray. Ny modulators dia ampiasaina hamadika famantarana analoga ho stream digital-serial izay mamorona ny fampidirana ny DFSDM.
Ny DFSDM dia afaka mifandray amin'ny PDM (pulse-density modulation) microphones ary manao ny PDM ho PCM fiovam-po sy sivana (fitaovana haingana). Ny DFSDM dia manasongadina ny fidirana angon-drakitra mifanandrify azo atao avy amin'ny ADC na avy amin'ny fitadidiana fitaovana (amin'ny alàlan'ny famindrana DMA/CPU mankany DFSDM).
Ny transceiver DFSDM dia manohana endrika serial-interface maromaro (hanohanana modulators isan-karazany). Ny maody sivana nomerika DFSDM dia manao fanodinana nomerika araka ny mari-pamantarana sivana voafaritry ny mpampiasa miaraka amin'ny fanapahan-kevitra farany ADC 24-bit.
34/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
Ny periferika DFSDM dia manohana: · Fantsona nomerika nomerika efatra misy fakan-tsarimihetsika maromaro:
interface tsara SPI azo configurable hampifandray ireo modulators isan-karazany azo configurable Manchester coded 1-wire interface PDM (pulse-density modulation) mikrôfonina fampidiran-dresaka ambony indrindra famantaranandro famantaranandro hatramin'ny 20 MHz (10 MHz ho an'ny Manchester coding) famantaranandro outputs ho an'ny modulators (0 hatramin'ny 20 MHz) · Alternative fampidirana avy amin'ny efatra anatiny nomerika parallèle loharanon-kevitra anatiny (hatramin'ny ADC 16 loharanon-kevitra anatiny) (DMA) · Modely sivana nomerika roa misy fanodinana famantarana nomerika azo amboarina: Sivana Sincx: baiko/karazana sivana (1 hatramin'ny 5), mihoatraampling ratio (1 hatramin'ny 1024) integrator: oversampling ratio (1 ka hatramin'ny 256) · Hatrany amin'ny 24-bit famoahana angon-drakitra fanapahan-kevitra, voasonia endrika angona angona · Fanitsiana ny angon-drakitra mandeha ho azy (offset voatahiry ao amin'ny rejisitra ataon'ny mpampiasa) · Fiovam-po mitohy na tokana · Fiantombohan'ny fiovam-po nateraky ny: logiciel trigger anatiny timers fisehoan-javatra ivelany fanombohana ny fiovam-po synchronous miaraka amin'ny maodely sivana nomerika voalohany (DFSdogeaturing) sy sanda ambany: Analoghold misoratra anarana sivana nomerika Sincx azo amboarina (baiko = 1 hatramin'ny 3,
oversampling ratio = 1 ka hatramin'ny 32) fampidirana avy amin'ny angona vokatra farany na avy amin'ny fantsona nomerika nomerika voafantina manara-maso tsy miankina tsy miankina amin'ny fiovam-po mahazatra · Detector short-circuit hamantarana ny soatoavina analogika mahavoky (ambany sy ambony): hatramin'ny 8-bit counter mba hahitana 1 hatramin'ny 256 misesy 0's na 1 amin'ny serial data stream fanaraha-maso tsy tapaka isaky ny fidirana ao amin'ny fantsom-pamokarana famantaranandro fohy · Breakcircu Extremes detector: fitahirizana ny sanda kely indrindra sy ambony indrindra amin'ny angona fiovam-po farany havaozina amin'ny rindrambaiko · Fahaizan'ny DMA mamaky ny angon-drakitra fiovam-po farany · Tapaka: fiafaran'ny fiovam-po, fihoaram-pefy, watchdog analogue, circuit fohy, tsy fisian'ny famantaranandro fantsona serial · Fiovam-po "Regular" na "tsindrona": azo angatahina amin'ny fotoana rehetra na amin'ny fomba mitohy aza ny fiovam-po.
tsy misy fiantraikany amin'ny fotoanan'ny fiovam-po "natsindrona" ny fiovam-po "natsindrona" ho an'ny fotoana voafaritra tsara sy manana laharam-pahamehana ambony
DS13875 Apok 5
35/219
48
Vita ny asanyview
STM32MP133C/F
3.23
Mpamorona isa tena kisendrasendra (RNG)
Ny fitaovana dia mametraka RNG iray izay manome isa kisendrasendra 32-bit novokarin'ny circuit analog integrated.
Ny RNG dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny alàlan'ny rindrambaiko azo antoka ihany.
Ny RNG marina dia mifandray amin'ny periferika AES sy PKA azo antoka amin'ny alàlan'ny fiara fitateram-bahoaka voatokana (tsy vakian'ny CPU).
3.24
Mpanodina kriptografika sy hash (CRYP, SAES, PKA ary HASH)
Ny fitaovana dia mametraka processeur kriptografika iray izay manohana ny algorithm kriptografika avo lenta izay matetika takiana mba hiantohana ny tsiambaratelo, ny fanamarinana, ny fahamarinan'ny angona ary ny tsy fandavana rehefa mifanakalo hafatra amin'ny namana iray.
Ireo fitaovana ireo koa dia mametraka fanalahidy AES 128- sy 256-bit azo antoka azo antoka DPA natokana ho an'ny XNUMX-bit (SAES) sy PKA hardware encryption/decryption accelerator, miaraka amin'ny fiara fitateram-bahoaka voatokana tsy azon'ny CPU.
Ny endri-javatra fototra CRYP: · DES/TDES (fenitra fanafenana angon-drakitra / fenitry ny fanafenana data telo): ECB (elektronika
codebook) sy CBC (cipher block chaining) algorithm chaining, 64-, 128- na 192-bit key · AES (advanced encryption standard): ECB, CBC, GCM, CCM, ary CTR (counter mode) chaining algorithms, 128-, 192- na 256-bit key
Universal HASH endri-javatra lehibe: · SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3 (azo antoka HASH algorithms) · HMAC
Ny accelerator cryptographic dia manohana ny famoronana fangatahana DMA.
CRYP, SAES, PKA ary HASH dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
3.25
Boot sy fiarovana ary fanaraha-maso OTP (BSEC)
Ny BSEC (boot and security ary ny fanaraha-maso OTP) dia natao hifehezana ny boaty fuse OTP (indray mandeha programmable), ampiasaina amin'ny fitehirizana tsy miovaova ho an'ny fanamafisana ny fitaovana sy ny mari-pamantarana fiarovana. Ny ampahany sasany amin'ny BSEC dia tsy maintsy amboarina ho azo idirana amin'ny alàlan'ny rindrambaiko azo antoka ihany.
Ny BSEC dia afaka mampiasa teny OTP ho fitahirizana ny HWKEY 256-bit ho an'ny SAES (AES azo antoka).
36/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.26
Timers sy mpiambina
Ireo fitaovana ireo dia misy fameram-potoana fanaraha-maso mandroso roa, fameram-potoana ankapobe folo (izay fito no azo antoka), fameram-potoana fototra roa, fameram-potoana ambany hery dimy, mpiambina roa, ary fameram-potoana rafitra efatra isaky ny Cortex-A7.
Ny kaontinao fameram-potoana rehetra dia azo ajanona amin'ny fomba debug.
Ny tabilao etsy ambany dia mampitaha ny endrik'ireo fameram-potoana fanaraha-maso mandroso, tanjona ankapobeny, fototra ary ambany.
Karazam-potoana
fameram-potoana
Tabilao 4. Fampitahana ny endri-potoana
Counter resolu-
Y
Karazana counter
Prescaler factor
Famoronana fangatahana DMA
Makà / ampitahao ny fantsona
Output mifameno
Max interface tsara
famantaranandro (MHz)
Max
fameram-potoana
famantaranandro (MHz)(1)
Advanced TIM1, -manara-maso TIM8
16-bit
Miakatra, Na iza na iza integer midina, eo anelanelan'ny 1 ambony/midina sy 65536
ENY
TIM2 TIM5
32-bit
Miakatra, Na iza na iza integer midina, eo anelanelan'ny 1 ambony/midina sy 65536
ENY
TIM3 TIM4
16-bit
Miakatra, Na iza na iza integer midina, eo anelanelan'ny 1 ambony/midina sy 65536
ENY
Any integer
TIM12(2) 16-bit
Eo anelanelan'ny 1
tsy misy
General
ary 65536
ZAVA-KENDREN'NY
TIM13(2) TIM14(2)
16-bit
Izay integer miakatra eo anelanelan'ny 1
ary 65536
tsy misy
Any integer
TIM15(2) 16-bit
Eo anelanelan'ny 1
ENY
ary 65536
TIM16(2) TIM17(2)
16-bit
Izay integer miakatra eo anelanelan'ny 1
ary 65536
ENY
fototra
TIM6, TIM7
16-bit
Izay integer miakatra eo anelanelan'ny 1
ary 65536
ENY
LPTIM1,
Lowpower
LPTIM2(2), LPTIM3(2),
LPTIM4,
16-bit
1, 2, 4, 8, Up 16, 32, 64,
128
tsy misy
LPTIM5
6
4
104.5
209
4
tsy misy
104.5
209
4
tsy misy
104.5
209
2
tsy misy
104.5
209
1
tsy misy
104.5
209
2
1
104.5
209
1
1
104.5
209
0
tsy misy
104.5
209
1(3)
tsy misy
104.5 104.5
1. Ny famantaranandro famerana ambony indrindra dia hatramin'ny 209 MHz miankina amin'ny bit TIMGxPRE ao amin'ny RCC. 2. Fameram-potoana azo antoka. 3. Tsy misy fantsona fakana sary ao amin'ny LPTIM.
DS13875 Apok 5
37/219
48
Vita ny asanyview
STM32MP133C/F
3.26.1 3.26.2 3.26.3
Famerana fanaraha-maso mandroso (TIM1, TIM8)
Ny fameram-potoana fanaraha-maso avo lenta (TIM1, TIM8) dia azo jerena ho toy ny mpamokatra PWM telozoro amin'ny fantsona 6. Izy ireo dia manana vokatra PWM mifameno miaraka amin'ny fandaharam-potoana maty. Azo raisina ho toy ny fameram-potoana ho an'ny rehetra ihany koa izy ireo. Ireo fantsona efatra tsy miankina azy ireo dia azo ampiasaina amin'ny: · fisamborana ny fidirana · fampitahana ny vokatra · Famokarana PWM (modely mifanitsy amin'ny sisiny na afovoany) · famoahana maody tokana
Raha amboarina ho fameram-potoana 16-bit mahazatra, dia manana endri-javatra mitovy amin'ny fameram-potoana amin'ny tanjona ankapobeny izy ireo. Raha amboarina ho mpamokatra PWM 16-bit dia manana fahaiza-manao modulation feno (0-100%) izy ireo.
Ny fameram-potoana fanaraha-maso mandroso dia afaka miara-miasa amin'ny fameram-potoana amin'ny tanjona ankapobeny amin'ny alàlan'ny endri-pifandraisana fameram-potoana ho an'ny fampifanarahana na famatorana hetsika.
TIM1 sy TIM8 dia manohana ny famoronana fangatahana DMA tsy miankina.
Fameram-potoana amin'ny tanjona ankapobeny (TIM2, TIM3, TIM4, TIM5, TIM12, TIM13, TIM14, TIM15, TIM16, TIM17)
Misy fameram-potoana tanjona ankapobe folo azo ampifandraisina ao anatin'ny fitaovana STM32MP133C/F (jereo ny tabilao 4 ho an'ny fahasamihafana). · TIM2, TIM3, TIM4, TIM5
Ny TIM 2 sy TIM5 dia mifototra amin'ny 32-bit auto-reload up/down counter ary 16-bit prescaler, raha TIM3 sy TIM4 kosa dia mifototra amin'ny 16-bit auto-reload up/downcounter ary 16-bit prescaler. Ny fameram-potoana rehetra dia misy fantsona tsy miankina efatra ho an'ny fampitahana ny fampidirana / fampitahana, PWM na famoahana maody tokana. Izany dia manome hatramin'ny 16 fampidirana fidirana / fampitahana / fampitahana / PWM amin'ny fonosana lehibe indrindra. Ireo fameram-potoana amin'ny tanjona ankapobeny ireo dia afaka miara-miasa, na miaraka amin'ireo fameram-potoana ankapobe hafa sy ireo fameram-potoana fanaraha-maso mandroso TIM1 sy TIM8, amin'ny alàlan'ny endri-pifandraisana fameram-potoana ho an'ny fampifanarahana na famatorana hetsika. Ny iray amin'ireo fameram-potoana amin'ny tanjona ankapobeny ireo dia azo ampiasaina hamokarana vokatra PWM. Ny TIM2, TIM3, TIM4, TIM5 dia samy manana famoronana fangatahana DMA mahaleo tena. Mahay mitantana famantarana encoder quadrature (incremental) sy ny vokatra nomerika avy amin'ny sensor effet hall iray ka hatramin'ny efatra izy ireo. · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 Ireo timer ireo dia mifototra amin'ny 16-bit auto-reload upcounter sy 16-bit prescaler. Ny TIM13, TIM14, TIM16 ary TIM17 dia manana fantsona mahaleo tena iray, fa ny TIM12 sy TIM15 kosa dia manana fantsona tsy miankina roa ho an'ny fampitahana fampidirana / fampitahana, PWM na famoahana maody tokana. Izy ireo dia azo ampifandraisina amin'ny TIM2, TIM3, TIM4, TIM5 fameram-potoana ho an'ny tanjona ankapobeny na ampiasaina ho tondro-potoana tsotra. Ny tsirairay amin'ireo timer ireo dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny alàlan'ny rindrambaiko azo antoka ihany.
Fameram-potoana fototra (TIM6 sy TIM7)
Ireo fameram-potoana ireo dia ampiasaina indrindra ho toy ny foto-potoana 16-bit.
TIM6 sy TIM7 dia manohana ny famoronana fangatahana DMA tsy miankina.
38/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.26.4
3.26.5 3.26.6
Fameram-potoana ambany hery (LPTIM1, LPTIM2, LPTIM3, LPTIM4, LPTIM5)
Ny fameram-potoana ambany hery tsirairay dia manana famantaranandro mahaleo tena ary mandeha amin'ny fomba Stop ihany koa raha voafehin'ny LSE, LSI na famantaranandro ivelany. Ny LPTIMx dia afaka mamoha ny fitaovana amin'ny fomba Stop.
Ireo fameram-pamokarana herinaratra ambany ireo dia manohana ireto endri-javatra manaraka ireto: · 16-bit up counter miaraka amin'ny 16-bit autoreload rejistra · 16-bit rejistra fampitahana · Output azo amboarina: pulse, PWM · Continuous/iray-shot mode · Lozisialy/hardware azo fidina loharano · Loharanon'ny famantaranandro azo fidina:
loharanon'ny famantaranandro anatiny: LSE, LSI, HSI na APB famantaranandro loharanon'ny famantaranandro ivelany amin'ny fidirana LPTIM (miasa na dia tsy misy famantaranandro anatiny aza
loharano mandeha, ampiasain'ny fampiharana pulsée counter) · Sivana glitch dizitaly azo programanina · Fomba encoder
LPTIM2 sy LPTIM3 dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
Alika tsy miankina (IWDG1, IWDG2)
Ny mpiambina tsy miankina dia mifototra amin'ny 12-bit downcounter sy 8-bit prescaler. Izy io dia famantaranandro avy amin'ny RC (LSI) tsy miankina 32 kHz ary, satria miasa tsy miankina amin'ny famantaranandro lehibe izy, dia afaka miasa amin'ny fomba Stop sy Standby. Ny IWDG dia azo ampiasaina ho toy ny mpiambina hamerenana ny fitaovana rehefa misy olana. Izy io dia hardware- na logiciel azo amboarina amin'ny alalan'ny safidy bytes.
Ny IWDG1 dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
Fameram-potoana generic (Cortex-A7 CNT)
Ny fameram-potoana générique Cortex-A7 tafiditra ao anatin'ny Cortex-A7 dia omena sanda avy amin'ny famokarana fotoanan'ny rafitra (STGEN).
Ny processeur Cortex-A7 dia manome izao manaraka izao: · fameram-potoana ara-batana ampiasaina amin'ny fomba azo antoka sy tsy azo antoka.
Ny rejisitra ho an'ny fameram-potoana ara-batana dia apetraka amin'ny banky mba hanomezana kopia azo antoka sy tsy azo antoka. · fameram-potoana virtoaly ampiasaina amin'ny maodely tsy azo antoka · fameram-batana azo ampiasaina amin'ny fomba hypervisor
Ny fameram-potoana generic dia tsy periferika voarakitra an-tsarintany ary tsy azo idirana afa-tsy amin'ny alàlan'ny torolalana manokana momba ny coprocessor Cortex-A7 (cp15).
3.27
Famoronana fameram-potoana (STGEN)
Ny famokarana fotoanan'ny rafitra (STGEN) dia mamokatra sanda fanisana fotoana izay manome tsy miovaova view fotoana ho an'ny fameram-potoana générique Cortex-A7 rehetra.
DS13875 Apok 5
39/219
48
Vita ny asanyview
STM32MP133C/F
Ny famokarana fotoanan'ny rafitra dia manana ireto endri-javatra manan-danja manaraka ireto: · 64-bit ny sakany mba hisorohana ny olana amin'ny fihodinana.
amin'ny hetsika famatsiana herinaratra · Interface APB vakiana fotsiny (STGENR) izay mamela ny sandan'ny fameram-potoana hovakian'ny tsy-
lozisialy azo antoka sy fitaovana debug · Fampitomboana ny sandan'ny fameram-potoana izay azo ajanona mandritra ny fandrobana ny rafitra
STGENC dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
3.28
Famantaranandro ora tena izy (RTC)
Ny RTC dia manome fifohazana mandeha ho azy hitantana ny maodely ambany hery rehetra. RTC dia fameram-potoana/kaontera BCD mahaleo tena ary manome famantaranandro/kalandrieran'ny andro misy fiatoana fanairana azo zahana.
Ny RTC dia misy ihany koa ny sainam-pifohazan'ny programam-potoana azo zahana miaraka amin'ny fahafahana manapaka.
Ny rejistra 32-bit roa dia misy segondra, minitra, ora (format 12- na 24 ora), andro (andro amin'ny herinandro), daty (andro amin'ny volana), volana ary taona, aseho amin'ny format desimal (BCD). Ny sandan'ny sub-segondra dia misy amin'ny endrika binary ihany koa.
Ny fomba binary dia tohanana hanamora ny fitantanana ny mpamily rindrambaiko.
Ny fanonerana ho an'ny 28-, 29- (taona antsasak'adiny), 30-, ary 31 andro volana dia atao ho azy. Azo atao ihany koa ny fanonerana amin'ny andro fitehirizana ny andro.
Ny rejisitra 32-bit fanampiny dia ahitana ny subsegondra, segondra, minitra, ora, andro, ary daty azo alefa.
Misy endri-javatra calibration dizitaly mba hanonerana ny fahadisoam-panantenana amin'ny oscillator kristaly.
Aorian'ny famerenan'ny sehatra Backup, ny rejistra RTC rehetra dia voaro amin'ny fidirana amin'ny fanoratana parasy ary voaaro amin'ny fidirana azo antoka.
Raha mbola ny famatsiana voltage dia mijanona ao anatin'ny sahan'asa miasa, tsy mijanona ny RTC, na inona na inona toeran'ny fitaovana (mode Run, mode low power na eo ambany reset).
Ny endri-javatra lehibe RTC dia ireto manaraka ireto: · Kalandrie misy segondra, segondra, minitra, ora (endrika 12 na 24), andro (andro
herinandro), daty (andro amin'ny volana), volana, ary taona · Tambin-karama azo karakaraina amin'ny alalan'ny rindrambaiko · Fanairana azo atao amin'ny fiatoana. Ny fanairana dia afaka manetsika na inona na inona
fitambaran'ny saha kalandrie. · Vondron'ny fifohazana mandeha ho azy mamorona saina tsy tapaka izay miteraka fifohazana mandeha ho azy
fanelanelanana · Famantarana famantaranandro fanondro: famantaranandro loharano faharoa mazava kokoa (50 na 60 Hz)
ampiasaina hanatsara ny fahamarinan'ny kalandrie. · Fandrindrana marina miaraka amin'ny famantaranandro ivelany amin'ny fampiasana ny endri-javatra fifindran'ny segondra faharoa · Circuit calibration dizitaly (fanitsiana mifanandrify matetika): 0.95 ppm marina, azo amin'ny a
varavarankely calibration segondra maromaro
40/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
· Oraamp fiasa ho an'ny fitahirizana hetsika · Fitahirizana ny SWKEY ao amin'ny rejisitra backup RTC miaraka amin'ny fidirana bus mivantana mankany SAE (tsy
azo vakiana amin'ny CPU) · Fiatoana/hetsika azo sarontava:
Fanairana A alarms B Wakeup interrupted Timestamp · Fanohanana TrustZone: Fanairana A azo antoka tanteraka ny RTC, fanairana B, fameram-potoana fifohazana sy oraamp olona azo antoka na tsy azo antoka
configuration RTC calibration atao amin'ny azo antoka amin'ny config tsy azo antoka
3.29
Tamper sy rejisitra backup (TAMP)
Ny rejisitra backup 32 x 32-bit dia tazonina amin'ny maodely ambany rehetra ary koa amin'ny fomba VBAT. Azo ampiasaina hitehirizana angon-drakitra saro-pady izy ireo satria voaaro amin'ny atamper detection circuit.
Fito tamper fampidirana tsimatra sy dimy tampMisy tsimatra mivoaka ho an'ny anti-tamper detection. Ny ivelany tampNy pin dia azo amboarina ho an'ny fisavana ny sisiny, ny sisiny sy ny haavony, ny fitsirihana ny haavon'ny sivana, na ny t mavitrika.amper izay mampitombo ny haavon'ny fiarovana amin'ny alàlan'ny fanaraha-maso mandeha ho azy fa ny tamper dia tsy misokatra ivelany na fohy.
TAMP endri-javatra lehibe · Rejistra backup 32 (TAMP_BKPxR) napetraka ao amin'ny sehatra RTC izay mijanona
alefan'ny VBAT rehefa tapaka ny herin'ny VDD · 12 tamper pin misy (fidirana fito sy fivoahana dimy) · Izay tampNy fisavana dia afaka miteraka ora RTCamp hetsika. · Any tamper detection dia mamafa ny rejistra backup. · Fanohanana TrustZone:
Tamper configuration azo antoka na tsy azo antoka.
. faritra azo antoka mamaky/manoratra. ny iray manoratra faritra azo antoka/vakiana tsy azo antoka . faritra iray vakiana/manoratra tsy azo antoka · counter Monotonic
3.30
Fifandraisana inter-integrated circuit (I2C1, I2C2, I2C3, I2C4, I2C5)
Ny fitaovana dia mametraka fifandraisana I2C dimy.
Ny interface bus I2C dia mitantana ny fifandraisana eo amin'ny STM32MP133C/F sy ny bisy I2C serial. Izy io dia mifehy ny filaharana, ny protocole, ny arbitrage ary ny fotoana rehetra momba ny bus I2C.
DS13875 Apok 5
41/219
48
Vita ny asanyview
STM32MP133C/F
Ny periferika I2C dia manohana: · I2C-bus famaritana sy ny mpampiasa boky rev. 5 mifanentana:
Fomba andevo sy master, fahaiza-manao multimaster Standard-mode (Sm), miaraka amin'ny hafainganam-pandeha hatramin'ny 100 kbit/s Fast-mode (Fm), miaraka amin'ny hafainganam-pandeha hatramin'ny 400 kbit/s Fast-mode Plus (Fm+), miaraka amin'ny hafainganam-pandeha hatramin'ny 1 Mbit/s sy 20 mA Output drive I/Os 7-bits mode 10-bits sy slave mode slave setup 7-bits sy 2.0. sy ny fotoana fihazonana Famantaranandro tsy azo atao · System management bus (SMBus) specification rev XNUMX compatibility: Hardware PEC (packet error checking) famokarana sy fanamarinana miaraka amin'ny ACK
fanaraha-maso Address resolution protocol (ARP) manohana SMBus alert · Power system management protocol (PMBusTM) specification rev 1.1 compatibility · Independent clock: safidy loharanon'ny famantaranandro tsy miankina mamela ny hafainganam-pandehan'ny fifandraisana I2C ho tsy miankina amin'ny PCLK reprogramming · Wakeup from Stop mode on address match · Programmable analog and digital noise filters · 1-byte capability buffer with DMA capability buffer
I2C3, I2C4 ary I2C5 dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
3.31
Mpampita mpandray asynchronous synchronous manerantany (USART1, USART2, USART3, USART6 ary UART4, UART5, UART7, UART8)
Ireo fitaovana ireo dia manana mpandefa mpandefa mpandefa synchronous efatra (USART1, USART2, USART3 ary USART6) ary mpandefa mpandray asynchronous efatra (UART4, UART5, UART7 ary UART8). Jereo ny tabilao etsy ambany ho an'ny famintinana ny endri-javatra USARTx sy UARTx.
Ireo fifandraisana ireo dia manome fifandraisana asynchronous, fanohanana IrDA SIR ENDEC, fomba fifandraisana multiprocessor, fomba fifandraisana half-duplex tariby tokana ary manana fahaiza-manao LIN master / slave. Izy ireo dia manome fitantanana fitaovana amin'ny famantarana CTS sy RTS, ary RS485 Driver Enable. Afaka mifandray amin'ny hafainganam-pandeha hatramin'ny 13 Mbit/s izy ireo.
USART1, USART2, USART3 ary USART6 koa dia manome ny maodely Smartcard (manaraka ISO 7816) sy ny fahaizana mifandray amin'ny SPI.
Ny USART rehetra dia manana sehatra famantaranandro tsy miankina amin'ny famantaranandro CPU, ahafahan'ny USARTx hamoha ny STM32MP133C/F amin'ny fomba Stop amin'ny fampiasana baudrates hatramin'ny 200 Kbaud. Ny hetsika fifohazana avy amin'ny Stop mode dia azo programa ary mety ho:
· Atombohy ny fitadiavana bitika
· izay rafitra angon-drakitra voaray
· rafitra data voarindra manokana
42/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
Ny fifandraisana rehetra amin'ny USART dia azo ampiasaina amin'ny fanaraha-maso DMA.
Tabilao 5. endri-javatra USART/UART
Fomba / endri-javatra USART (1)
USART1/2/3/6
UART4/5/7/8
Fanaraha-maso ny fikorianan'ny fitaovana ho an'ny modem
X
X
Fifandraisana mitohy mampiasa DMA
X
X
Fifandraisana multiprocessor
X
X
Fomba SPI synchronous (tompo / andevo)
X
–
Mode smartcard
X
–
Fifandraisana half-duplex tariby tokana IrDA SIR ENDEC block
X
X
X
X
LIN mode
X
X
Toerana famantaranandro roa sy fifohazana avy amin'ny maody herinaratra ambany
X
X
Ny fiatoan'ny mpandray dia manapaka ny fifandraisana Modbus
X
X
X
X
Famantarana ny tahan'ny baud mandeha ho azy
X
X
Driver Enable
X
X
Ny halavan'ny data USART
7 sy 8b
1. X = tohana.
Ny USART1 sy USART2 dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
3.32
Fifandraisana amin'ny periferika serial (SPI1, SPI2, SPI3, SPI4, SPI5) fifandraisana feo mitambatra (I2S1, I2S2, I2S3, I2S4)
Ireo fitaovana ireo dia misy SPI hatramin'ny dimy (SPI2S1, SPI2S2, SPI2S3, SPI2S4, ary SPI5) izay mamela fifandraisana hatramin'ny 50 Mbit/s amin'ny maodely master sy slave, amin'ny mode half-duplex, fullduplex ary simplex. Ny prescaler 3-bit dia manome frequences master mode valo ary ny frame dia azo amboarina amin'ny 4 ka hatramin'ny 16 bit. Ny interface SPI rehetra dia manohana ny maody pulse NSS, mode TI, kajy CRC hardware ary mampitombo ny Rx sy Tx FIFOs 8-bit miaraka amin'ny fahaiza-manao DMA.
I2S1, I2S2, I2S3, ary I2S4 dia atambatra miaraka amin'ny SPI1, SPI2, SPI3 ary SPI4. Izy ireo dia azo ampiasaina amin'ny maodely master na slave, amin'ny fomba fifandraisana full-duplex sy half-duplex, ary azo amboarina mba hiasa amin'ny fanapahan-kevitra 16- na 32-bit ho toy ny fantsona fidirana na famoahana. Audio samptohanana ny fatran'ny feo avy amin'ny 8 kHz ka hatramin'ny 192 kHz. Ny interface I2S rehetra dia manohana ny fampitomboana ny Rx sy Tx FIFOs 8-bit miaraka amin'ny fahaiza-manao DMA.
SPI4 sy SPI5 dia azo faritana (ao amin'ny ETZPC) ho azo idirana amin'ny rindrambaiko azo antoka ihany.
3.33
Serial audio interfaces (SAI1, SAI2)
Ny fitaovana dia mametraka SAI roa izay mamela ny famolavolana protocols stereo na mono audio maro
DS13875 Apok 5
43/219
48
Vita ny asanyview
STM32MP133C/F
toy ny I2S, LSB na MSB-marina, PCM/DSP, TDM na AC'97. Misy vokatra SPDIF misy rehefa amboarina ho mpandefa ny sakana feo. Mba hitondrana an'io haavon'ny flexibilité sy reconfigurability io, ny SAI tsirairay dia misy sub-block audio tsy miankina roa. Ny bloc tsirairay dia manana mpamokatra famantaranandro manokana sy mpanara-maso ny tsipika I/O. Audio samptohanana ny frequence ling hatramin'ny 192 kHz. Ho fanampin'izany, mikrô hatramin'ny valo no azo tohanana noho ny interface PDM napetraka. Ny SAI dia afaka miasa amin'ny konfigurasi master na slave. Ny zana-baravaran-peo dia mety ho mpandray na mpandefa ary afaka miasa miaraka na asynchronously (raha ny iray hafa). Ny SAI dia azo ampifandraisina amin'ny SAI hafa mba hiasa miaraka.
3.34
SPDIF mpandray interface (SPDIFRX)
Ny SPDIFRX dia natao handraisana ny fikorianan'ny S/PDIF mifanaraka amin'ny IEC-60958 sy IEC-61937. Ireo fenitra ireo dia manohana stream stereo tsotra hatramin'ny s avoampny tahan'ny, ary ny feo mihodidina fantsona marobe, toy ny voafaritry ny Dolby na DTS (hatramin'ny 5.1).
Ny endri-javatra lehibe indrindra amin'ny SPDIFRX dia ireto manaraka ireto: · Fampidirana hatramin'ny efatra azo · Famantarana ny tahan'ny mari-pamantarana mandeha ho azy · Ny tahan'ny mari-pamantarana ambony indrindra: 12.288 MHz · Stream Stereo avy amin'ny 32 ka hatramin'ny 192 kHz tohanana · Fanohanana ny audio IEC-60958 sy IEC-61937, fampiharana mpanjifa · Fitantanana ny bit parity · Fifandraisana mampiasa DMA ho an'ny audioamples · Fifandraisana amin'ny fampiasana DMA ho an'ny fanaraha-maso sy fampahalalana momba ny fantsona mpampiasa · Fahaizana manapaka
Ny mpandray SPDIFRX dia manome ny endri-javatra ilaina rehetra hamantarana ny tahan'ny mari-pamantarana, ary hamadika ny stream data miditra. Ny mpampiasa dia afaka misafidy ny fidirana SPDIF tadiavina, ary rehefa misy famantarana manan-kery, ny SPDIFRX dia miverinaamples the incoming signals, decodes the Manchester stream, and recognise frames, sub-frames and blocks elements. Ny SPDIFRX dia mandefa amin'ny angon-drakitra decoded CPU, ary sainam-pirenena mifandraika amin'izany.
Ny SPDIFRX ihany koa dia manolotra famantarana antsoina hoe spdif_frame_sync, izay mifamadika amin'ny tahan'ny sub-frame S/PDIF izay ampiasaina hanombanana ny s marina.ampny tahan'ny ho an'ny algorithm drift famantaranandro.
3.35
Fampidirana nomerika / famoahana MultiMediaCard interface tsara (SDMMC1, SDMMC2)
Fampidirana/famoahana nomerika roa azo antoka MultiMediaCard interface (SDMMC) dia manome fifandraisana eo amin'ny fiara fitateram-bahoaka AHB sy karatra fitadidiana SD, karatra SDIO ary fitaovana MMC.
Ny endri-javatra SDMMC dia ahitana ireto manaraka ireto: · Fifanarahana amin'ny Embedded MultiMediaCard System Specification Version 5.1
Fanohanana karatra ho an'ny maodely databus telo samihafa: 1-bit (default), 4-bit ary 8-bit
44/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
(HS200 SDMMC_CK hafainganam-pandeha voafetra amin'ny hafainganam-pandeha ambony indrindra azo atao I/O)(HS400 tsy tohana)
· Mifanaraka tanteraka amin'ny dikan-teny teo aloha amin'ny MultiMediaCards (compatibility backward)
· Fifanarahana feno amin'ny fanondroana karatra fitadidiana SD version 4.1 (SDR104 SDMMC_CK hafainganam-pandeha voafetra amin'ny hafainganam-pandeha ambony indrindra azo atao I/O, SPI mode ary UHS-II mode tsy tohanana)
· Fifanarahana feno amin'ny fanondroana karatra SDIO version 4.0 Fanohanana karatra ho an'ny maodely databus roa samy hafa: 1-bit (default) sy 4-bit (SDR104 SDMMC_CK hafainganam-pandeha voafetra amin'ny hafainganam-pandeha ambony indrindra azo atao I/O, SPI mode ary UHS-II mode tsy tohanana)
· Famindrana angon-drakitra hatramin'ny 208 Mbyte/s ho an'ny maodely 8-bit (miankina amin'ny hafainganam-pandehan'ny I/O ambony indrindra)
· Ny famoahana angona sy baiko dia ahafahan'ny famantarana mifehy ny mpamily roa tondro ivelany
· Mpandrindra DMA voatokana napetraka ao amin'ny interface SDMMC mpampiantrano, mamela ny fifindrana haingana eo anelanelan'ny interface sy ny SRAM
· Fanohanana lisitra mifandraika amin'ny IDMA
· Famatsiana herinaratra natokana, VDDSD1 sy VDDSD2 ho an'ny SDMMC1 sy SDMMC2 tsirairay avy, manala ny filàna fampidiran-drivotra amin'ny fifandraisana amin'ny karatra SD amin'ny fomba UHS-I
GPIO sasany ho an'ny SDMMC1 sy SDMMC2 ihany no misy amin'ny pin famatsiana VDDSD1 na VDDSD2 natokana. Ireo dia ampahany amin'ny GPIO boot default ho an'ny SDMMC1 sy SDMMC2 (SDMMC1: PC [12: 8], PD [2], SDMMC2: PB [15,14,4,3], PE3, PG6). Izy ireo dia azo fantarina ao amin'ny latabatra fiasa hafa amin'ny alàlan'ny famantarana misy tovana "_VSD1" na "_VSD2".
Ny SDMMC tsirairay dia ampiarahina amin'ny sakana fahatarana (DLYBSD) mamela ny fanohanana ny fatran'ny data ivelany mihoatra ny 100 MHz.
Samy manana seranan-tsambo azo antoka ny SDMMC.
3.36
Tambajotra faritra fanaraha-maso (FDCAN1, FDCAN2)
Ny subsistema amin'ny tambazotran'ny faritra (CAN) dia misy mody roa CAN, fahatsiarovana RAM hafatra iombonana ary vondrona fandrefesana famantaranandro.
Ny maody CAN (FDCAN1 sy FDCAN2) dia mifanaraka amin'ny ISO 11898-1 (CAN protocol specification version 2.0 part A, B) ary CAN FD protocol specification version 1.0.
Ny fahatsiarovana RAM 10-Kbyte dia mametraka sivana, mandray FIFO, mandray buffer, mamindra FIFO hetsika ary mamindra buffers (miampy trigger ho an'ny TTCAN). Ity hafatra RAM ity dia zaraina eo amin'ireo maody roa FDCAN1 sy FDCAN2.
Tsy voatery ho azo atao ny singa calibration famantaranandro mahazatra. Azo ampiasaina hamokarana famantaranandro voalamina ho an'ny FDCAN1 sy FDCAN2 avy amin'ny oscillator RC anatiny HSI sy ny PLL, amin'ny fanombanana ny hafatra CAN voarain'ny FDCAN1.
DS13875 Apok 5
45/219
48
Vita ny asanyview
STM32MP133C/F
3.37
Universal serial bus mpampiantrano haingam-pandeha (USBH)
Ny fitaovana dia mampiditra mpampiantrano haingam-pandeha USB iray (hatramin'ny 480 Mbit/s) miaraka amin'ny seranan-tsambo roa. Ny USBH dia manohana tsy miankina amin'ny seranan-tsambo tsirairay, ny hafainganam-pandeha feno (OHCI) sy ny hafainganam-pandeha (EHCI). Izy io dia mampiditra transceiver roa izay azo ampiasaina amin'ny hafainganam-pandeha ambany (1.2 Mbit/s), hafainganam-pandeha feno (12 Mbit/s) na fampandehanana haingam-pandeha (480 Mbit/s). Ny transceiver avo lenta faharoa dia zaraina amin'ny OTG haingam-pandeha.
Ny USBH dia mifanaraka amin'ny famaritana USB 2.0. Ny mpanara-maso USBH dia mitaky famantaranandro natokana ho an'ny PLL ao anatin'ny PHY haingam-pandeha USB.
3.38
USB on-the-go haingam-pandeha (OTG)
Ny fitaovana dia mampiditra fitaovana USB OTG haingam-pandeha (hatramin'ny 480 Mbit/s)/host/OTG periferika. Ny OTG dia manohana ny fampandehanana haingana sy haingana. Ny transceiver ho an'ny fampandehanana haingam-pandeha (480 Mbit/s) dia zaraina amin'ny seranan-tsambo faharoa USB Host.
Ny USB OTG HS dia mifanaraka amin'ny fanondroana USB 2.0 sy ny fanondroana OTG 2.0. Izy io dia manana firafitry ny faran'ny rindrambaiko ary manohana ny fampiatoana / famerenana. Ny mpanara-maso USB OTG dia mitaky famantaranandro 48 MHz natokana ho an'ny PLL ao anaty RCC na ao anatin'ny PHY haingam-pandeha USB.
Ny endri-javatra fototra USB OTG HS dia voatanisa eto ambany: · Ny haben'ny Rx sy Tx FIFO mitambatra amin'ny 4 Kbyte miaraka amin'ny haben'ny FIFO mavitrika · SRP (protokol fangatahana fivoriana) sy ny fanohanana HNP (protocol fifampiraharahan'ny mpampiantrano) · Tondro roa bidirectional valo · fantsona mpampiantrano 16 miaraka amin'ny fanohanan'ny OUT periodik · Software azo amboarina amin'ny fomba fiasa OTG1.3 sy OTG2.0. · Fanitsiana fanondroana famandrihana batterie 2.0 fanohanana · Fanohanana HS OTG PHY · DMA USB anatiny · HNP/SNP/IP ao anatiny (tsy mila resistor ivelany) · Ho an'ny maodely OTG/Host, dia ilaina ny jiro herinaratra raha toa ka misy fitaovana mandeha amin'ny fiara fitateram-bahoaka.
mifandray.
Ny seranan-tsambo fanamafisana USB OTG dia azo antoka.
46/219
DS13875 Apok 5
STM32MP133C/F
Vita ny asanyview
3.39
Gigabit Ethernet MAC interfaces (ETH1, ETH2)
Ny fitaovana dia manome roa IEEE-802.3-2002-compliant gigabit media access controllers (GMAC) ho an'ny Ethernet LAN fifandraisana amin'ny alalan'ny indostria-standard medium-independent interface (MII), a reduced medium-independent interface (RMII), na a reduced gigabit medium-independent interface (RGMII).
Ny fitaovana dia mitaky fitaovana ivelany ivelany ivelany (PHY) mba hifandraisana amin'ny fiara fitateram-bahoaka LAN (tambajotra, fibre, sns.). Ny PHY dia mifandray amin'ny seranan-tsambon'ny fitaovana mampiasa famantarana 17 ho an'ny MII, famantarana 7 ho an'ny RMII, na famantarana 13 ho an'ny RGMII, ary azo alaina amin'ny alàlan'ny 25 MHz (MII, RMII, RGMII) na 125 MHz (RGMII) avy amin'ny STM32MP133C/F na avy amin'ny PHY.
Ireto fitaovana ireto dia ahitana ireto endri-javatra manaraka ireto: · Fomba fiasa sy fifandraisana PHY
10-, 100-, ary 1000-Mbit/s tahan'ny famindrana angon-drakitra Fanohanana ny asa feno duplex sy half-duplex MII, RMII ary RGMII PHY interfaces · Fanaraha-maso fanodinana Multi-layer packet sivana: MAC sivana amin'ny loharano (SA) sy toerana (DA)
adiresy misy sivana tonga lafatra sy hash, VLAN tag-Sivana mifototra amin'ny sivana tonga lafatra sy tenifototra, Sivana Layer 3 amin'ny loharano IP (SA) na adiresy toerana (DA), sivana Layer 4 amin'ny loharano (SP) na seranan-tsambo (DP) fanodinana VLAN roa: fampidirana hatramin'ny VLAN roa tags amin'ny lalana mitondra, tag fanivanana amin'ny lalana fandraisana IEEE 1588-2008/PTPv2 fanohanana Manohana ny antontan'isa tambajotra miaraka amin'ny kaontera RMON/MIB (RFC2819/RFC2665) · Fanodinana ny fampidinana fitaovana Fampidirana na famafana ny angon-drakitra fanombohana (SFD) Integrity checksum offload motera ho an'ny lohan'ny IPP/ICMPCP/fandraisan-karama amin'ny fandraisan'ny lohan'ny IP sy ny TMPCP/loader: kajy checksum sy fampitahana Valiny fangatahan'ny ARP mandeha ho azy miaraka amin'ny fitaovana Fizarana ny adiresy MAC TCP: fisarahana mandeha ho azy ny packet TCP lehibe mamindra ho fonosana kely maromaro · Mode low-power Ethernet mahomby angovo (IEEE 802.3az-2010 manara-penitra) fonosana fifohazana lavitra sy fitiliana AMD Magic PacketTM
Na ny ETH1 sy ny ETH2 dia azo fehezina ho azo antoka. Rehefa azo antoka dia azo antoka ny fifampiraharahana amin'ny interface AXI, ary amin'ny alàlan'ny fidirana azo antoka ihany no azo ovaina ny rejistra config.
DS13875 Apok 5
47/219
48
Vita ny asanyview
STM32MP133C/F
3.40
Debug fotodrafitrasa
Manolotra ireto endri-javatra debug sy trace ireto ireto fitaovana ireto mba hanohanana ny fampivoarana ny rindrambaiko sy ny fampidirana ny rafitra: · Debugging Breakpoint · Fanaraha-maso ny famonoana kaody · Fitaovana rindrambaiko · JTAG seranan-tsambo debug · Seranana debug an-tariby an-tariby · Fampidirana sy fivoahana trigger · Seranana trace
Ny debug dia azo fehezina amin'ny alàlan'ny JTAG/Serial-wire debug fidirana seranan-tsambo, amin'ny fampiasana ny fitaovana fanamafisam-peo mahazatra.
Ny seranana trace dia ahafahan'ny angon-drakitra azo alaina ho an'ny logging sy fanadihadiana.
Ny fidirana debug amin'ny faritra azo antoka dia alefa amin'ny alàlan'ny famantarana fanamarinana ao amin'ny BSEC.
48/219
DS13875 Apok 5
STM32MP133C/F
Pinout, famaritana pin ary fiasa hafa
4
Pinout, famaritana pin ary fiasa hafa
Sary 5. STM32MP133C/F LFBGA289 latsa-bato
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
A
and
PA9
PD10
PB7
PE7
PD5
PE8
PG4
PH9
PH13
PC7
PB9
PB14
PG6
PD2
PC9
and
B
PD3
PF5
PD14
PE12
PE1
PE9
PH14
PE10
PF1
PF3
PC6
PB15
PB4
PC10
PC12
DDR_DQ4 DDR_DQ0
C
PB6
PH12
PE14
PE13
PD8
PD12
PD15
and
PG7
PB5
PB3
VDDSD1
PF0
PC11
DDR_DQ1
DDR_ DQS0N
DDR_ DQS0P
D
PB8
PD6
and
PE11
PD1
PE0
PG0
PE15
PB12
PB10
VDDSD2
and
PE3
PC8
DDR_ DQM0
DDR_DQ5 DDR_DQ3
E
PG9
PD11
PA12
PD0
and
PA15
PD4
PD9
PF2
PB13
PH10
VDDQ_ DDR
DDR_DQ2 DDR_DQ6 DDR_DQ7 DDR_A5
DDR_ RESETN
F
PG10
PG5
PG8
PH2
PH8
VDDCPU
VDD
VDDCPU VDDCPU
VDD
VDD
VDDQ_ DDR
and
DDR_A13
and
DDR_A9
DDR_A2
G
PF9
PF6
PF10
PG15
PF8
VDD
and
and
and
and
and
VDDQ_ DDR
DDR_BA2 DDR_A7
DDR_A3
DDR_A0 DDR_BA0
H
PH11
PI3
PH7
PB2
PE4
VDDCPU
and
VDDCORE VDDCORE VDDCORE
and
VDDQ_ DDR
DDR_WEN
and
DDR_ODT DDR_CSN
DDR_ RASN
J
PD13
VBAT
PI2
VSS_PLL VDD_PLL VDDCPU
and
VDDCORE
and
VDDCORE
and
VDDQ_ DDR
VDDCORE DDR_A10
DDR_ CASN
DDR_ CLKP
DDR_ CLKN
K
PC14OSC32_IN
PC15OSC32_
avy
and
PC13
PI1
VDD
and
VDDCORE VDDCORE VDDCORE
and
VDDQ_ DDR
DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12
L
PE2
PF4
PH6
PI0
PG3
VDD
and
and
and
and
and
VDDQ_ DDR
DDR_ATO
DDR_ DTO0
DDR_A8 DDR_BA1 DDR_A14
M
PF7
PA8
PG11
VDD_ANA VSS_ANA
VDD
VDD
VDD
VDD
VDD
VDD
VDDQ_ DDR
DDR_ VREF
DDR_A4
and
DDR_ DTO1
DDR_A6
N
PE6
PG1
PD7
and
PB11
PF13
VSSA
PA3
NJTRST
VSS_USB VDDA1V1_
HS
REG
VDDQ_ DDR
PWR_LP
DDR_ DQM1
DDR_ DQ10
DDR_DQ8 DDR_ZQ
P
PH0OSC_IN
PH1OSC_OUT
PA13
PF14
PA2
VREF-
VDDA
PG13
PG14
VDD3V3_ USBHS
and
PI5-BOOT1 VSS_PLL2 PWR_ON
DDR_ DQ11
DDR_ DQ13
DDR_DQ9
R
PG2
PH3
PWR_CPU _ON
PA1
and
VREF+
PC5
and
VDD
PF15
VDDA1V8_ REG
PI6-BOOT2
VDD_PLL2
PH5
DDR_ DQ12
DDR_ DQS1N
DDR_ DQS1P
T
PG12
PA11
PC0
PF12
PC3
PF11
PB1
PA6
PE5
PDR_ON USB_DP2
PA14
USB_DP1
BYPASS_ REG1V8
PH4
DDR_ DQ15
DDR_ DQ14
U
and
PA7
PA0
PA5
PA4
PC4
PB0
PC1
PC2
NRST
USB_DM2
USB_ RREF
USB_DM1 PI4-BOOT0
PA10
PI7
and
Sary MSv65067V5
Ny sary etsy ambony dia mampiseho ny tampon'ny fonosana view.
DS13875 Apok 5
49/219
97
Pinout, famaritana pin ary fiasa hafa
STM32MP133C/F
Sary 6. STM32MP133C/F TFBGA289 latsa-bato
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
A
and
PD4
PE9
PG0
PD15
PE15
PB12
PF1
PC7
PC6
PF0
PB14
VDDSD2 VDDSD1 DDR_DQ4 DDR_DQ0
and
B
PE12
PD8
PE0
PD5
PD9
PH14
PF2
and
PF3
PB13
PB3
PE3
PC12
and
DDR_DQ1
DDR_ DQS0N
DDR_ DQS0P
C
PE13
PD1
PE1
PE7
and
VDD
PE10
PG7
PG4
PB9
PH10
PC11
PC8
DDR_DQ2
DDR_ DQM0
DDR_DQ3 DDR_DQ5
D
PF5
PA9
PD10
VDDCPU
PB7
VDDCPU
PD12
VDDCPU
PH9
VDD
PB15
VDD
and
VDDQ_ DDR
DDR_ RESETN
DDR_DQ7 DDR_DQ6
E
PD0
PE14
and
PE11
VDDCPU
and
PA15
and
PH13
and
PB4
and
VDDQ_ DDR
and
VDDQ_ DDR
and
DDR_A13
F
PH8
PA12
VDD
VDDCPU
and
VDDCORE
PD14
PE8
PB5
VDDCORE
PC10
VDDCORE
and
VDDQ_ DDR
DDR_A7
DDR_A5
DDR_A9
G
PD11
PH2
PB6
PB8
PG9
PD3
PH12
PG15
PD6
PB10
PD2
PC9
DDR_A2 DDR_BA2 DDR_A3
DDR_A0 DDR_ODT
H
PG5
PG10
PF8
VDDCPU
and
VDDCORE
PH11
PI3
PF9
PG6
BYPASS_ REG1V8
VDDCORE
and
VDDQ_ DDR
DDR_BA0 DDR_CSN DDR_WEN
J VDD_PLL VSS_PLL
PG8
PI2
VBAT
PH6
PF7
PA8
PF12
VDD
VDDA1V8_ REG
PA10
DDR_ VREF
DDR_ RASN
DDR_A10
and
DDR_ CASN
K
PE4
PF10
PB2
VDD
and
VDDCORE
PA13
PA1
PC4
NRST
VSS_PLL2 VDDCORE
and
VDDQ_ DDR
DDR_A15
DDR_ CLKP
DDR_ CLKN
L
PF6
and
PH7
VDD_ANA VSS_ANA
PG12
PA0
PF11
PE5
PF15
VDD_PLL2
PH5
DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14
M
PC14OSC32_IN
PC15OSC32_
avy
PC13
VDD
and
PB11
PA5
PB0
VDDCORE
USB_ RREF
PI6-BOOT2 VDDCORE
and
VDDQ_ DDR
DDR_A6
DDR_A8 DDR_BA1
N
PD13
and
PI0
PI1
PA11
and
PA4
PB1
and
and
PI5-BOOT1
and
VDDQ_ DDR
and
VDDQ_ DDR
and
DDR_ATO
P
PH0OSC_IN
PH1OSC_OUT
PF4
PG1
and
VDD
PC3
PC5
VDD
VDD
PI4-BOOT0
VDD
and
VDDQ_ DDR
DDR_A4 DDR_ZQ DDR_DQ8
R
PG11
PE6
PD7
PWR_ CPU_ON
PA2
PA7
PC1
PA6
PG13
NJTRST
PA14
and
PWR_ON
DDR_ DQM1
DDR_ DQ12
DDR_ DQ11
DDR_DQ9
T
PE2
PH3
PF13
PC0
VSSA
VREF-
PA3
PG14
USB_DP2
and
VSS_ USBHS
USB_DP1
PH4
DDR_ DQ13
DDR_ DQ14
DDR_ DQS1P
DDR_ DQS1N
U
and
PG3
PG2
PF14
VDDA
VREF+
PDR_ON
PC2
USB_DM2
VDDA1V1_ REG
VDD3V3_ USBHS
USB_DM1
PI7
Ny sary etsy ambony dia mampiseho ny tampon'ny fonosana view.
PWR_LP
DDR_ DQ15
DDR_ DQ10
and
Sary MSv67512V3
50/219
DS13875 Apok 5
STM32MP133C/F
Pinout, famaritana pin ary fiasa hafa
Sary 7. STM32MP133C/F TFBGA320 latsa-bato
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21
A
and
PA9
PE13 PE12
PD12
PG0
PE15
PG7
PH13
PF3
PB9
PF0
Sary PC10 PC12
PC9
and
B
PD0
PE11
PF5
PA15
PD8
PE0
PE9
PH14
PE8
PG4
PF1
and
PB5
PC6
PB15 PB14
PE3
PC11
DDR_ DQ4
DDR_ DQ1
DDR_ DQ0
C
PB6
PD3
PE14 PD14
PD1
PB7
PD4
PD5
PD9
Sary PE10 PB12
PH9
PC7
PB3
VDD SD2
PB4
PG6
PC8
PD2
DDR_ DDR_ DQS0P DQS0N
D
PB8
PD6
PH12
PD10
PE7
PF2
PB13
and
DDR_ DQ2
DDR_ DQ5
DDR_ DQM0
E
PH2
PH8
and
and
VDD CPU
PE1
PD15
VDD CPU
and
VDD
PB10
PH10
VDDQ_ DDR
and
VDD SD1
DDR_ DQ3
DDR_ DQ6
F
PF8
PG9
PD11 PA12
and
and
and
DDR_ DQ7
DDR_ A5
and
G
PF6
PG10
PG5
VDD CPU
H
PE4
PF10 PG15
PG8
J
PH7
PD13
PB2
PF9
VDD CPU
and
VDD
VDD CPU
VDD CORE
and
VDD
and
VDDQ_ DDR
and
and
VDD
VDD
and
VDD CORE
and
VDD
VDD CORE
VDDQ_ DDR
DDR_ A13
DDR_ A2
DDR_ A9
DDR_ RESET
N
DDR_ BA2
DDR_ A3
DDR_ A0
DDR_ A7
DDR_ BA0
DDR_ CSN
DDR_ ODT
K
VSS_ PLL
VDD_ PLL
PH11
VDD CPU
PC15-
L
VBAT OSC32 PI3
and
_OUT
PC14-
M
VSS OSC32 PC13
_IN
VDD
N
PE2
PF4
PH6
PI2
VDD CPU
VDD CORE
and
VDD
and
and
and
and
and
VDD CORE
and
and
VDD CORE
and
and
and
and
and
VDD
VDD CORE
and
VDD
VDD CORE
VDDQ_ DDR
and
VDDQ_ DDR
VDD CORE
VDDQ_ DDR
DDR_ WEN
DDR_ RASN
and
and
DDR_ A10
DDR_ CASN
DDR_ CLKN
VDDQ_ DDR
DDR_ A12
DDR_ CLKP
DDR_ A15
DDR_ A11
DDR_ A14
DDR_ CKE
DDR_ A1
P
PA8
PF7
PI1
PI0
and
and
DDR_ DTO1
DDR_ ATO
DDR_ A8
DDR_ BA1
R
PG1
PG11
PH3
VDD
VDD
and
VDD
VDD CORE
and
VDD
VDD CORE
and
VDDQ_ DDR
VDDQ_ DDR
DDR_ A4
DDR_ ZQ
DDR_ A6
T
and
PE6
PH0OSC_IN
PA13
and
and
DDR_ VREF
DDR_ DQ10
DDR_ DQ8
and
U
PH1OSC_ OUT
VSS_ ANA
and
and
VDD
VDDA VSSA
PA6
and
VDD CORE
and
VDD VDDQ_ CORE DDR
and
PWR_ ON
DDR_ DQ13
DDR_ DQ9
V
PD7
VDD_ ANA
PG2
PA7
VREF-
NJ TRST
VDDA1 V1_ REG
and
PWR_ DDR_ DDR_ LP DQS1P DQS1N
W
PWR_
PG3
PG12 CPU_ PF13
PC0
ON
PC3 VREF+ PB0
PA3
PE5
VDD
USB_ RREF
PA14
VDD 3V3_ USBHS
VDDA1 V8_ REG
and
BYPAS S_REG
1V8
PH5
DDR_ DQ12
DDR_ DQ11
DDR_ DQM1
Y
PA11
PF14
PA0
PA2
PA5
PF11
PC4
PB1
PC1
PG14
NRST
PF15
USB_ VSS_
PI6-
USB_
PI4-
VDD_
DM2 USBHS BOOT2 DP1 BOOT0 PLL2
PH4
DDR_ DQ15
DDR_ DQ14
AA
and
PB11
PA1
PF12
PA4
PC5
PG13
PC2
PDR_ ON
USB_ DP2
PI5-
USB_
BOOT1 DM1
VSS_ PLL2
PA10
PI7
and
Ny sary etsy ambony dia mampiseho ny tampon'ny fonosana view.
Sary MSv65068V5
DS13875 Apok 5
51/219
97
Pinout, famaritana pin ary fiasa hafa
STM32MP133C/F
Tabilao 6. Angano / fanafohezana ampiasaina amin'ny tabilao pinout
Anarana
fanafohezana
FAMARITANA
Anaran'ny pin Karazana pin
rafitra I/O
Fanamarihana Hetsika mifandimby Asa fanampiny
Raha tsy misy fepetra manokana, ny fiasan'ny pin mandritra sy aorian'ny famerenana dia mitovy amin'ny tena anaran'ny pin
S
Pin famatsiana
I
Ampidiro fotsiny ny pin
O
Output ihany pin
I/O
Input/output Pin
A
Analog na manokana ambaratonga pin
FT(U/D/PD) 5 V mandefitra I/O (miaraka amin'ny fisintonana / fisintonana / fisintonana / programamable)
DDR
1.5 V, 1.35 V na 1.2 VI/O ho an'ny interface tsara DDR3, DDR3L, LPDDR2/LPDDR3
A
famantarana analog
voalohany
Avereno ny pin miaraka amin'ny resistor misintona malemy
_f(1) _a(2) _u(3) _h(4)
Safidy ho an'ny safidy FT I/Os I2C FM+ Safidy Analog (nomen'i VDDA ho an'ny ampahany analogue amin'ny I/O) safidy USB (nomena VDD3V3_USBxx ho an'ny ampahany USB amin'ny I/O) Output haingam-pandeha ho an'ny typ 1.8V. VDD (ho an'ny SPI, SDMMC, QUADSPI, TRACE)
_vh(5)
Safidy hafainganam-pandeha tena avo ho an'ny typ 1.8V. VDD (ho an'ny ETH, SPI, SDMMC, QUADSPI, TRACE)
Raha tsy misy fanamarihana manokana, ny I/Os rehetra dia napetraka ho fampidirana mitsingevana mandritra sy aorian'ny famerenana
Fampiasa nofantenana tamin'ny alàlan'ny rejisitra GPIOx_AFR
Miasa mivantana voafantina/avela amin'ny alàlan'ny rejisitra periferika
1. Ny rafitra I/O mifandraika amin'ny tabilao 7 dia: FT_f, FT_fh, FT_fvh 2. Ny rafitra I/O mifandraika amin'ny tabilao 7 dia: FT_a, FT_ha, FT_vha 3. Ny rafitra I / O mifandraika amin'ny tabilao 7 dia: FT_u 4. Ny rafitra I / O mifandraika amin'ny tabilao 7 dia: _ FTh FT_fvh, FT_vh, FT_ha, FT_vha 5. Ny rafitra I/O mifandraika amin'ny tabilao 7 dia: FT_vh, FT_vha, FT_fvh
52/219
DS13875 Apok 5
STM32MP133C/F
Pinout, famaritana pin ary fiasa hafa
Pin Number
Tabilao 7. famaritana baolina STM32MP133C/F
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
K10 F6 U14 A2 D2 A2 A1 A1 T5 M6 F3 U7
D4 E4 B2
B2 D1 B3 B1 G6 C2
C3 E2 C3 F6 D4 E7 E4 E1 B1
C2 G7 D3
C1 G3 C1
VDDCORE S
–
PA9
I/O FT_h
VSS VDD
S
–
S
–
PE11
I/O FT_vh
PF5
I/O FT_h
PD3
I/O FT_f
PE14
I/O FT_h
VDDCPU
S
–
PD0
I/O FT
PH12
I/O FT_fh
PB6
I/O FT_h
–
–
TIM1_CH2, I2C3_SMBA,
–
DFSDM1_DATIN0, USART1_TX, UART4_TX,
FMC_NWAIT(boot)
–
–
–
–
TIM1_CH2,
USART2_CTS/USART2_NSS,
SAI1_D2,
–
SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,
ETH2_MII_TX_ER,
ETH1_MII_TX_ER,
FMC_D8(boot)/FMC_AD8
–
TRACED12, DFSDM1_CKIN0, I2C1_SMBA, FMC_A5
TIM2_CH1,
–
USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,
SAI1_D3, FMC_CLK
TIM1_BKIN, SAI1_D4,
UART8_RTS/UART8_DE,
–
QUADSPI_BK1_NCS,
QUADSPI_BK2_IO2,
FMC_D11(boot)/FMC_AD11
–
–
SAI1_MCLK_A, SAI1_CK1,
–
FDCAN1_RX,
FMC_D2(boot)/FMC_AD2
USART2_TX, TIM5_CH3,
DFSDM1_CKIN1, I2C3_SCL,
–
SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,
SAI1_CK2, ETH1_MII_CRS,
FMC_A6
TRACED6, TIM16_CH1N,
TIM4_CH1, TIM8_CH1,
–
USART1_TX, SAI1_CK2, QUADSPI_BK1_NCS,
ETH2_MDIO, FMC_NE3,
HDP6
–
–
–
TAMP_IN6 –
–
–
DS13875 Apok 5
53/219
97
Pinout, famaritana pin ary fiasa hafa
STM32MP133C/F
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5
VSS VDD PD6 PH8 PB8
PA12 VDDCPU
PH2 VSS PD11
PG9 PF8 VDD
S
–
S
–
I/O FT
I/O FT_fh
I/O FT_f
I/O FT_h
S
–
I/O FT_h
S
–
I/O FT_h
I/O FT_f
I/O FT_h
S
–
–
–
–
–
–
TIM16_CH1N, SAI1_D1, SAI1_SD_A, UART4_TX(boot)
TRACED9, TIM5_ETR,
–
USART2_RX, I2C3_SDA,
FMC_A8, HDP2
TIM16_CH1, TIM4_CH3,
I2C1_SCL, I2C3_SCL,
–
DFSDM1_DATIN1,
UART4_RX, SAI1_D1,
FMC_D13(boot)/FMC_AD13
TIM1_ETR, SAI2_MCLK_A,
USART1_RTS/USART1_DE,
–
ETH2_MII_RX_DV/ETH2_
RGMII_RX_CTL/ETH2_RMII_
CRS_DV, FMC_A7
–
–
LPTIM1_IN2, UART7_TX,
QUADSPI_BK2_IO0(boot),
–
ETH2_MII_CRS,
ETH1_MII_CRS, FMC_NE4,
ETH2_RGMII_CLK125
–
–
LPTIM2_IN2, I2C4_SMBA,
USART3_CTS/USART3_NSS,
SPDIFRX_IN0,
–
QUADSPI_BK1_IO2,
ETH2_RGMII_CLK125,
FMC_CLE(boot)/FMC_A16,
UART7_RX
DBTRGO, I2C2_SDA,
–
USART6_RX, SPDIFRX_IN3, FDCAN1_RX, FMC_NE2,
FMC_NCE(boot)
TIM16_CH1N, TIM4_CH3,
–
TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,
QUADSPI_BK1_IO0(boot)
–
–
–
–
WKUP1
–
54/219
DS13875 Apok 5
STM32MP133C/F
Pinout, famaritana pin ary fiasa hafa
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
F3 J3 H5
F9 D8 G5 F2 H1 G3 G4 G8 H4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5
PG8
I/O FT_h
VDDCPU PG5
S
–
I/O FT_h
PG15
I/O FT_h
PG10
I/O FT_h
and
S
–
PF10
I/O FT_h
VDDCORE S
–
PF6
I/O FT_vh
VSS VDD
S
–
S
–
PF9
I/O FT_h
TIM2_CH1, TIM8_ETR,
SPI5_MISO, SAI1_MCLK_B,
USART3_RTS/USART3_DE,
–
SPDIFRX_IN2,
QUADSPI_BK2_IO2,
QUADSPI_BK1_IO3,
FMC_NE2, ETH2_CLK
–
–
–
TIM17_CH1, ETH2_MDC, FMC_A15
USART6_CTS/USART6_NSS,
–
UART7_CTS, QUADSPI_BK1_IO1,
ETH2_PHY_INTN
SPI5_SCK, SAI1_SD_B,
–
UART8_CTS, FDCAN1_TX, QUADSPI_BK2_IO1(boot),
FMC_NE3
–
–
TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, – USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(boot)
–
–
TIM16_CH1, SPI5_NSS,
UART7_RX(boot),
–
QUADSPI_BK1_IO2, ETH2_MII_TX_EN/ETH2_
RGMII_TX_CTL/ETH2_RMII_
TX_EN
–
–
–
–
TIM17_CH1N, TIM1_CH1,
DFSDM1_CKIN3, SAI1_D4,
–
UART7_CTS, UART8_RX, TIM14_CH1,
QUADSPI_BK1_IO1(boot),
QUADSPI_BK2_IO3, FMC_A9
TAMP_IN4
–
TAMP_IN1 –
DS13875 Apok 5
55/219
97
Pinout, famaritana pin ary fiasa hafa
STM32MP133C/F
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
H1 H7 K3
J1 N1 J2 J5 J1 K2 J4 J2 K1 H2 H8 L4 K4 M3 M3
PE4 VDDCPU
PB2 VSS PH7
PH11
PD13 VDD_PLL VSS_PLL
PI3 PC13
I/O FT_h
S
–
I/O FT_h
S
–
I/O FT_fh
I/O FT_fh
I/O FT_h
S
–
S
–
I/O FT
I/O FT
SPI5_MISO, SAI1_D2,
DFSDM1_DATIN3,
TIM15_CH1N, I2S_CKIN,
–
SAI1_FS_A, UART7_RTS/UART7_DE,
–
UART8_TX,
QUADSPI_BK2_NCS,
FMC_NCE2, FMC_A25
–
–
–
RTC_OUT2, SAI1_D1,
I2S_CKIN, SAI1_SD_A,
–
UART4_RX,
QUADSPI_BK1_NCS(boot),
ETH2_MDIO, FMC_A6
TAMP_IN7
–
–
–
SAI2_FS_B, I2C3_SDA,
SPI5_SCK,
–
QUADSPI_BK2_IO3, ETH2_MII_TX_CLK,
–
ETH1_MII_TX_CLK,
QUADSPI_BK1_IO3
SPI5_NSS, TIM5_CH2,
SAI2_SD_A,
SPI2_NSS/I2S2_WS,
–
I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,
–
ETH2_MII_RX_CLK/ETH2_
RGMII_RX_CLK/ETH2_RMII_
REF_CLK, FMC_A12
LPTIM2_ETR, TIM4_CH2,
TIM8_CH2, SAI1_CK1,
–
SAI1_MCLK_A, USART1_RX, QUADSPI_BK1_IO3,
–
QUADSPI_BK2_IO2,
FMC_A18
–
–
–
–
–
–
(1)
SPDIFRX_IN3,
TAMP_IN4/TAMP_
ETH1_MII_RX_ER
OUT5, WKUP2
RTC_OUT1/RTC_TS/
(1)
–
RTC_LSCO, TAMP_IN1/TAMP_
OUT2, WKUP3
56/219
DS13875 Apok 5
STM32MP133C/F
Pinout, famaritana pin ary fiasa hafa
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
J3 J4 N5
PI2
I/O FT
(1)
SPDIFRX_IN2
TAMP_IN3/TAMP_ OUT4, WKUP5
K5 N4 P4
PI1
I/O FT
(1)
SPDIFRX_IN1
RTC_OUT2/RTC_ LSCO,
TAMP_IN2/TAMP_ OUT3, WKUP4
F13 L2 U13
and
S
–
–
–
–
J2 J5 L2
VBAT
S
–
–
–
–
L4 N3 P5
PI0
I/O FT
(1)
SPDIFRX_IN0
TAMP_IN8/TAMP_ OUT1
K2 M2
L3
PC15OSC32_OUT
I/O
FT
(1)
–
OSC32_OUT
F15 N2 U16
and
S
–
–
–
–
K1 M1 M2
PC14OSC32_IN
I/O
FT
(1)
–
OSC32_IN
G7 E3 V16
and
S
–
–
–
–
H9 K6 N15 VDDCORE S
–
–
–
–
M10 M4 N9
VDD
S
–
–
–
–
G8 E6 W16
and
S
–
–
–
–
USART2_RX,
L2 P3 N2
PF4
I/O FT_h
–
ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_
–
RXD0, FMC_A4
MCO1, SAI2_MCLK_A,
TIM8_BKIN2, I2C4_SDA,
SPI5_MISO, SAI2_CK1,
M2 J8 P2
PA8
I/O FT_fh –
USART1_CK, SPI2_MOSI/I2S2_SDO,
–
OTG_HS_SOF,
ETH2_MII_RXD3/ETH2_
RGMII_RXD3, FMC_A21
TRACECLK, TIM2_ETR,
I2C4_SCL, SPI5_MOSI,
SAI1_FS_B,
L1 T1 N1
PE2
I/O FT_fh
–
USART6_RTS/USART6_DE, SPDIFRX_IN1,
–
ETH2_MII_RXD1/ETH2_
RGMII_RXD1/ETH2_RMII_
RXD1, FMC_A23
DS13875 Apok 5
57/219
97
Pinout, famaritana pin ary fiasa hafa
STM32MP133C/F
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
M1 J7 P3
PF7
I/O FT_vh –
M3 R1 R2
PG11
I/O FT_vh –
L3 J6 N3
PH6
I/O FT_fh –
N2 P4 R1
PG1
I/O FT_vh –
M11 – N12
VDD
S
–
–
N1 R2 T2
PE6
I/O FT_vh –
P1 P1 T3 PH0-OSC_IN I/O FT
–
G9 U1 N11
and
S
–
–
P2 P2 U2 PH1-OSC_OUT I/O FT
–
R2 T2 R3
PH3
I/O FT_fh –
M5 L5 U3 VSS_ANA S
–
–
TIM17_CH1, UART7_TX(boot),
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0, FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1, FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2, QUADSPI_BK1_NCS
LPTIM1_ETR, TIM4_ETR, SAI2_FS_A, I2C2_SMBA,
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0
–
MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22
–
–
–
I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0
–
–
–
–
OSC_IN OSC_OUT –
58/219
DS13875 Apok 5
STM32MP133C/F
Pinout, famaritana pin ary fiasa hafa
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
L5 U2 W1
PG3
I/O FT_fvh –
TIM8_BKIN2, I2C2_SDA, SAI2_SD_B, FDCAN2_RX, ETH2_RGMII_GTX_CLK,
ETH1_MDIO, FMC_A13
M4 L4 V2 VDD_ANA S
–
–
–
R1 U3 V3
PG2
I/O FT
–
MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC
T1 L6 W2
PG12
I/O FT
LPTIM1_IN1, SAI2_SCK_A,
SAI2_CK2,
USART6_RTS/USART6_DE,
USART3_CTS,
–
ETH2_PHY_INTN,
ETH1_PHY_INTN,
ETH2_MII_RX_DV/ETH2_
RGMII_RX_CTL/ETH2_RMII_
CRS_DV
F7 P6 R5
VDD
S
–
–
–
G10 E8 T1
and
S
–
–
–
N3 R3 V1
MCO1, USART2_CK,
I2C2_SCL, I2C3_SDA,
SPDIFRX_IN0,
PD7
I/O FT_fh
–
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK,
QUADSPI_BK1_IO2,
FMC_NE1
P3 K7 T4
PA13
I/O FT
–
DBTRGO, DBTRGI, MCO1, UART4_TX
R3 R4 W3 PWR_CPU_ON O FT
–
–
T2 N5 Y1
PA11
I/O FT_f
TIM1_CH4, I2C5_SCL,
SPI2_NSS/I2S2_WS,
USART1_CTS/USART1_NSS,
–
ETH2_MII_RXD1/ETH2_
RGMII_RXD1/ETH2_RMII_
RXD1, ETH1_CLK,
ETH2_CLK
N5 M6 AA2
PB11
TIM2_CH4, LPTIM1_OUT,
I2C5_SMBA, USART3_RX,
I/O FT_vh –
ETH1_MII_TX_EN/ETH1_
RGMII_TX_CTL/ETH1_RMII_
TX_EN
–
–
–
BOOTFAILN –
–
DS13875 Apok 5
59/219
97
Pinout, famaritana pin ary fiasa hafa
STM32MP133C/F
Pin Number
Tabilao 7. Famaritana baolina STM32MP133C/F (tohiny)
Ny asan'ny baolina
Anaran'ny pin (asa aorian'ny
mamerina)
Fampiasa hafa
Asa fanampiny
Sary LFBGA289 TFBGA289 TFBGA320
Firafitra I/O karazana pin
-tsoratra
P4 U4
Y2
PF14(JTCK/SW CLK)
I/O
FT
(2)
U3 L7 Y3
PA0
I/O FT_a –
JTCK/SWCLK
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS, ETH2_MII_CRS
N6 T3 W4
PF13
TIM2_ETR, SAI1_MCLK_B,
I/O FT_a –
DFSDM1_DATIN3,
USART2_TX, UART5_RX
G11 E10 P7
F10 –
–
R4 K8 AA3
P5 R5 Y4 U4 M7 Y5
VSS VDD PA1
PA2
PA5
S
–
S
–
I/O FT_a
I/O FT_a I/O FT_a
–
–
–
–
TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, – USART2_RTS/USART2_DE,
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK
TIM2_CH3, TIM5_CH3, – LPTIM4_OUT, TIM15_CH1,
USART2_TX, ETH1_MDIO
TIM2_CH1/TIM2_ETR,
USART2_CK, TIM8_CH1N,
–
SAI1_D1, SPI1_NSS/I2S1_WS,
SAI1_SD_A, ETH1_PPS_OUT,
ETH2_PPS_OUT
T3 T4 W5
SAI1_SCK_A, SAI1_CK2,
PC0
I/O FT_ha –
I2S1_MCK, SPI1_MOSI/I2S1_SDO,
USART1_TX
T4 J9 AA4
R6 U6 W7 P7 U5 U8 P6 T6 V8
PF12
I/O FT_vha –
VREF+
S
–
–
VDDA
S
–
–
VREF-
S
–
–
SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER, ETH1_RGMII_CLK125
–
–
–
–
ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10
–
ADC1_INP3, ADC2_INP3
ADC1_INP1, ADC2_INP1
ADC1_INP2
ADC1_INP0, ADC1_INN1, ADC2_INP0, ADC2_INN1, TAMP_IN3
ADC1_INP6, ADC1_INN2
–
60/219
DS13875 Apok 5
STM3
Documents / Loharano
![]() |
STMicroelectronics STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU [pdf] Torolàlana ho an'ny mpampiasa STM32MP133C F 32-bit Arm Cortex-A7 1GHz MPU, STM32MP133C, F 32-bit Arm Cortex-A7 1GHz MPU, Arm Cortex-A7 1GHz MPU, 1GHz, MPU |