STMicroelectronics STM32MP133C F 32-giotán Arm Cortex-A7 1GHz MPU

Sonraíochtaí

  • Croí: Arm Cortex-A7
  • Cuimhní: SDRAM seachtrach, SRAM leabaithe
  • Bus Sonraí: comhéadan comhthreomhar 16-giotán
  • Slándáil/Sábháilteacht: Athshocrú agus Bainistíocht Cumhachta, LPLV-Stop2, Fuireachas
  • Pacáiste: LFBGA, TFBGA le páirc íosta 0.5 mm
  • Bainistíocht Clog
  • Ionchur/Aschur Ilchuspóireach
  • Maitrís Idirnasctha
  • 4 Rialaitheoir DMA
  • Forimeallaigh Chumarsáide: Suas le 29
  • Forimeallaigh Analógacha: 6
  • Amairí: Suas le 24, Madraí Faire: 2
  • Luasghéarú Crua-earraí
  • Mód Dífhabhtaithe
  • Fiúsanna: 3072-giotán lena n-áirítear ID uathúil agus HUK le haghaidh eochracha AES 256
  • Comhlíontach le ECOPACK2

Fochóras Arm Cortex-A7

Soláthraíonn fochóras Arm Cortex-A7 an STM32MP133C/F…

Cuimhní cinn

Tá SDRAM Seachtrach agus SRAM Leabaithe sa fheiste le haghaidh stórála sonraí…

Rialaitheoir DDR

Bainistíonn an rialtóir DDR3/DDR3L/LPDDR2/LPDDR3 rochtain ar chuimhne…

Bainistíocht Soláthair Cumhachta
Cinntíonn an scéim soláthair cumhachta agus an maoirseoir seachadadh cumhachta cobhsaí…

Bainistíocht Clog
Láimhseálann an RCC dáileadh agus cumraíochtaí cloig…

Ionchur/Aschur Ilchuspóireach (GPIOanna)
Cuireann na GPIOanna cumais chomhéadain ar fáil do ghléasanna seachtracha…

Rialaitheoir Cosanta TrustZone
Feabhsaíonn an ETZPC slándáil an chórais trí chearta rochtana a bhainistiú…

Maitrís Idirnasctha Bus
Éascaíonn an maitrís aistriú sonraí idir modúil éagsúla…

CCanna

C: Cad é an líon uasta forimeallach cumarsáide a dtacaítear leis?
A: Tacaíonn an STM32MP133C/F le suas le 29 forimeallaigh chumarsáide.

C: Cé mhéad forimeallach analógach atá ar fáil?
A: Cuireann an gléas 6 fhorimeallaigh analógacha ar fáil le haghaidh feidhmeanna analógacha éagsúla.

“`

STM32MP133C STM32MP133F

Arm® Cortex®-A7 suas le 1 GHz, 2×ETH, 2×CAN FD, 2×ADC, 24 lasc ama, slándáil fuaime, cripte agus chun cinn
Bileog sonraí – sonraí táirgthe

Gnéithe
Áirítear leis an teicneolaíocht phaitinnithe ST den scoth
Croílár
· Taisce aontaithe leibhéal 32 Arm® Cortex®-A7 L1 32-giotán I / 32-Kbyte D 128-Kbyte Arm® NEONTM agus Arm® TrustZone® aontaithe leibhéal 2

Cuimhní cinn
· Cuimhne sheachtrach DDR suas le 1 Gbyte suas le LPDDR2/LPDDR3-1066 16-giotán suas le DDR3/DDR3L-1066 16-giotán
· 168 Kbyte de SRAM inmheánach: 128 Kbyte de AXI SYSRAM + 32 Kbyte de AHB SRAM agus 8 Kbyte de SRAM i bhfearann ​​​​Cúltaca
· Comhéadan cuimhne déach Quad-SPI · Rialaitheoir cuimhne seachtrach solúbtha le suas le
Bus sonraí 16-giotán: comhéadan comhthreomhar chun ICanna seachtracha agus cuimhní NAND SLC a nascadh le ECC suas le 8-giotán
Slándáil/sábháilteacht
· Tosaithe slán, forimeallaigh TrustZone®, 12 xtampbioráin lena n-áirítear 5 x t gníomhachampers
· Teocht, toirttage, minicíocht agus monatóireacht 32 kHz
Athshocrú agus bainistíocht cumhachta
· Soláthar 1.71 V go 3.6 VI/Os (5 I/Os atá fulangach do V) · POR, PDR, PVD agus BOR · LDOanna ar an sliseanna (USB 1.8 V, 1.1 V) · Rialtóir cúltaca (~0.9 V) · Braiteoirí teochta inmheánacha · Modhanna ísealchumhachta: Codladh, Stad, LPLV-Stad,
LPLV-Stop2 agus Fuireachas

LFBGA

TFBGA

LFBGA289 (14 × 14mm) Páirc 0.8 mm

TFBGA289 (9 × 9 mm) TFBGA320 (11 × 11 mm)
íosmhéid páirce 0.5 mm

· Coinneáil DDR i mód Fuireachais · Rialuithe le haghaidh sliseanna tionlacain PMIC

Bainistíocht clog
· Oscailteoirí inmheánacha: oscailteoir HSI 64 MHz, oscailteoir CSI 4 MHz, oscailteoir LSI 32 kHz
· Oscailteoirí seachtracha: oscailteoir HSE 8-48 MHz, oscailteoir LSE 32.768 kHz
· 4 × PLLanna le mód codánach

Ionchur/aschuir ilfheidhme
Suas le 135 calafort I/O slán le cumas cur isteach
· Suas le 6 dhúiseacht

Maitrís idirnasctha
· 2 mhaitrís bus idirnasc Arm® AMBA® AXI 64-giotán, suas le 266 MHz idirnasc Arm® AMBA® AHB 32-giotán, suas le 209 MHz

4 rialaitheoir DMA chun an LAP a dhíluchtú
· 56 cainéal fisiceach san iomlán
· 1 x rialtóir rochtana dírí cuimhne máistir ardluais ilchuspóireach (MDMA)
· 3 × DMA dé-phort le cumais FIFO agus ródaire iarratais le haghaidh bainistíocht imeallach is fearr

Meán Fómhair 2024
Is faisnéis é seo ar tháirge atá á tháirgeadh go hiomlán.

DS13875 Ath 5

1/219
www.st.com

STM32MP133C/F

Suas le 29 forimeallach cumarsáide
· 5 × I2C FM+ (1 Mbit/s, SMBus/PMBusTM) · 4 x UART + 4 x USART (12.5 Mbit/s,
Comhéadan ISO7816, LIN, IrDA, SPI) · 5 × SPI (50 Mbit/s, lena n-áirítear 4 le lán-déphléacs
Cruinneas ranga fuaime I2S trí PLL fuaime inmheánach nó clog seachtrach)(+2 QUADSPI + 4 le USART) · 2 × SAI (fuaim steireo: I2S, PDM, SPDIF Tx) · SPDIF Rx le 4 ionchur · 2 × SDMMC suas le 8 ngiotán (SD/e·MMCTM/SDIO) · 2 × rialtóir CAN a thacaíonn le prótacal CAN FD · 2 × Óstach ardluais USB 2.0 nó 1 × Óstach ardluais USB 2.0


+ 1 × USB 2.0 OTG ardluais ag an am céanna · 2 x crua-earraí Ethernet MAC/GMAC IEEE 1588v2, MII/RMII/RGMII
6 imeallghléas analógacha
· 2 × ADCanna le huas-réiteach 12-giotán suas le 5 Msps
· 1 x braiteoir teochta · 1 x scagaire digiteach le haghaidh modúlóir sigma-delta
(DFSDM) le 4 chainéal agus 2 scagaire · Tagairt ADC inmheánach nó seachtrach VREF+
Suas le 24 amadóir agus 2 faireoir
· 2 × lasc ama 32-giotán le suas le 4 IC/OC/PWM nó cuntar cuisle agus ionchur ionchódóra cearnógach (incriminteach)
· 2 × lasc ama ardleibhéil 16-giotán · 10 × lasc ama ilchuspóireach 16-giotán (lena n-áirítear
2 lasc ama bunúsach gan PWM) · 5 × lasc ama ísealchumhachta 16-giotán · RTC slán le cruinneas faoi shoicind agus
féilire crua-earraí · 4 lasc ama córais Cortex®-A7 (slán,
neamhshlán, fíorúil, hipirfhaireoir) · 2 × faireadóir neamhspleách
Luasghéarú crua-earraí
· AES 128, 192, 256 DES/TDES

2 (neamhspleách, neamhspleách slán) 5 (2 inslánaithe) 4 5 (3 inslánaithe)
4 + 4 (lena n-áirítear 2 USART inslánaithe), is féidir le cuid acu a bheith ina bhfoinse tosaithe
2 (suas le 4 chainéal fuaime), le máistir/sclábhaí I2S, ionchur PCM, 2 chalafort SPDIF-TX
HSPHY leabaithe le BCD HS PHY leabaithe le BCD (inslán), is féidir leis a bheith ina fhoinse tosaithe
2 × HS roinnte idir ionchur Óstach agus OTG 4


2 (1 × TTCAN), calabrú cloig, maolán comhroinnte 10 Kbyte 2 (8 + 8 giotán) (in-shlánaithe), is féidir le e·MMC nó SD a bheith ina fhoinse tosaithe 2 sholáthar cumhachta neamhspleách roghnach do chomhéadain cárta SD
1 (dé-cheathairshliosta) (inshlánaithe), is féidir a bheith ina fhoinse tosaithe



Tosaithe

Tosaithe
Buataisí Buataisí
(1)

Seoladh/sonraí comhthreomhar 8/16-giotán FMC AD-mux comhthreomhar 8/16-giotán
Cripteagrafaíocht DMA NAND 8/16-giotán 10/100M/Gigabit Ethernet
Gineadóir uimhreacha randamacha fíor-hash Fiúsanna (in-ríomhchláraithe aonuaire)

4 × CS, suas le 4 × 64 Mbyte
Sea, 2× CS, SLC, BCH4/8, is féidir a bheith ina fhoinse tosaithe 2 x (MII, RMI, RGMII) le PTP agus EEE (inslán)
3 chás (1 slán), MDMA PKA 33-chainéal (le cosaint DPA), DES, TDES, AES (le cosaint DPA)
(gach in-urraithe) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(inláimhsithe) True-RNG (inláimhsithe) 3072 giotán éifeachtacha (slán, 1280 giotán ar fáil don úsáideoir)


Buatais –

16/219

DS13875 Ath 5

STM32MP133C/F

Cur síos

Tábla 1. Gnéithe agus comhaireamh imeallach STM32MP133C/F (ar lean)

STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF Ilghnéitheach

Gnéithe

LFBGA289

TFBGA289

TFBGA320

GPIOanna le cur isteach (líon iomlán)

135(2)

GPIOanna slána bioráin múscailte

Gach
6

Tampbioráin (gníomhach tamper)

12 (5)

DFSDM ADC sioncrónaithe suas le 12-giotán

4 chainéal ionchuir le 2 scagaire

2(3) (suas le 5 Msps ar 12-giotán an ceann) (inshlánaithe)

ADC1: 19 cainéal lena n-áirítear 1x inmheánach, 18 cainéal ar fáil do

Bealaí ADC 12-giotán san iomlán (4)

úsáideoir lena n-áirítear difreálach 8x

ADC2: 18 cainéal lena n-áirítear 6x inmheánach, 12 cainéal ar fáil do

úsáideoir lena n-áirítear difreálach 6x

Biorán ionchuir ADC inmheánach VREF VREF+

Ionchur 1.65 V, 1.8 V, 2.048 V, 2.5 V nó VREF+ –

1. Féadfaidh QUADSPI tosaithe ó GPIOanna tiomnaithe nó trí úsáid a bhaint as roinnt GPIOanna tosaithe FMC Nand8 (PD4, PD1, PD5, PE9, PD11, PD15 (féach Tábla 7: sainmhínithe liathróide STM32MP133C/F).
2. Áirítear ceithre J sa chomhaireamh iomlán GPIO seoTAG GPIOanna agus trí GPIO BOOT le húsáid theoranta (d’fhéadfadh coimhlint a bheith ann le nasc gléas seachtrach le linn scanadh teorann nó tosaithe).
3. Nuair a úsáidtear an dá ADC, ba cheart go mbeadh clog an eithne mar an gcéanna don dá ADC agus ní féidir na réamhscálaithe ADC leabaithe a úsáid.
4. Ina theannta sin, tá bealaí inmheánacha ann freisin: – Cainéal inmheánach ADC1: VREFINT – Bealaí inmheánacha ADC2: teocht, toirt inmheánachtagtagairt leictreonach, VDDCORE, VDDCPU, VDDQ_DDR, VBAT / 4.

DS13875 Ath 5

17/219
48

Cur Síos 18/219

STM32MP133C/F

Fíor 1. Léaráid bhloc STM32MP133C/F

Soláthairtí IC

@VDDA

HSI

AXIM: Idirnasc AXI 64-giotán Arm (266 MHz) T

@VDDCPU

GIC

T

LAP Cortex-A7 650/1000 MHz + MMU + FPU + NEONT

32K D$

32K I$

CNT (amadóir) T

ETM

T

2561K2B8LK2B$L+2$SCU T
neamhshioncrónach

128 giotán

TT

CSI

LSI

Amanna dífhabhtaitheamp

gineadóir TSGEN

T

DAP
(JTAG/SWD)

SYSRAM 128KB

ROM 128KB

38

2 x ETH MAC
10/100/1000 (gan GMII)

FIFO

TT

T

RAM BKPS 8KB

T

RNG

T

HASH

16b PHY

DDRCTRL 58
LPDDR2/3, DDR3/3L

neamhshioncrónach

T

CRYP

T

SAES

DDRMCE T TZC T

DDRPHYC
T

13

DLY

8b QUADSPI (déach) T

37

16b

FMC

T

CRC

T

DLYBSD1

(Rialú DLY SDMMC1)

T

DLYBSD2

(Rialú DLY SDMMC2)

T

DLYBQS

(Rialú QUADSPI DLY)

FIFO FIFO

DLY DLY

14 8b SDMMC1 T 14 8b SDMMC2 T

PHY

2

USBH

2

(Óstach 2xHS)

PLLUSB

FIFO

T

PKA

FIFO

32 cainéal MDMA T

AXIMC TT

Port rianaithe 17 16b

ETZPC

T

IWDG1

T

@VBAT

BSEC

T

Fiúsanna OTP

@VDDA

2

RTC / AWU

T

12

TAMP / Rialacháin chúltaca T

@VBAT

2

LSE (32kHz XTAL)

T

Uainiú córais STGENC

glúin

STGENR

USBPHYC
(Rialú USB 2 x PHY)
IWDG2

@VBAT

@VDDA

1

VREFBUF

T

4

16b LPTIM2

T

1

16b LPTIM3

T

1

16b LPTIM4

1

16b LPTIM5

3

bioráin BOOT

SYSCFG

T

8

8b

HDP

10 16b TIM1/PWM 10 16b TIM8/PWM

13

SAI1

13

SAI2

9

DFSDM 4ch

Maolán CCU 10KB

4

FDCAN1

4

FDCAN2

FIFO FIFO
APB2 (100 MHz)

FIFO 8KB
APB5 (100MHz)

APB3 (100 MHz)

APB4

neamhshioncrónach AHB2APB

SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T

AHB2APB

DMA1
8 sruth
DMAMUX1
DMA2
8 sruth

DMAMUX2

DMA3
8 sruth

T

PMB (monatóir próisis)
DTS (braiteoir teochta digiteach)

Imltage rialtóirí

@VDDA

Maoirseacht soláthair

FIFO

FIFO

FIFO

Maitrís 2×2
AHB2APB

AXI 64 giotán

Máistir AXI 64 giotán

32 giotán AHB Máistir AHB 32 giotán

APB 32 giotán

Cosaint slándála T TrustZone

AHB2APB

APB2 (100 MHz)

APB1 (100 MHz)
FIFO FIFO FIFO FIFO FIFO

MLAHB: Maitrís bus il-AHB 32-giotán Arm (209 MHz)
APB6
FIFO FIFO FIFO FIFO

@VBAT
T
FIFO

HSE (XTAL)

2

PLL1/2/3/4

T

RCC

5

T PWR

9

T

EXTI

16ú síneadh

176

T

USBO

(OTG HS)

PHY

2

T

12b ADC1

18

T

12b ADC2

18

T

GPIOA

16b

16

T

GPIOB

16b

16

T

GPIOC

16b

16

T

GPIOD

16b

16

T

GPIOE

16b

16

T

GPIOF

16b

16

T

GPIOG 16b 16

T

GPIOH

16b

15

T

GPIOI

16b

8

AHB2APB

T

USART1

Cárta Cliste IrDA

5

T

USART2

Cárta Cliste IrDA

5

T

SPI4/I2S4

5

T

SPI5

4

T

I2C3/SMBUS

3

T

I2C4/SMBUS

3

T

I2C5/SMBUS

3

Scagaire Scagaire

T

TIM12

16b

2

T

TIM13

16b

1

T

TIM14

16b

1

T

TIM15

16b

4

T

TIM16

16b

3

T

TIM17

16b

3

TIM2 TIM3 TIM4

32b

5

16b

5

16b

5

TIM5 TIM6 TIM7

32b

5

16b

16b

LPTIM1 16b

4

USART3

Cárta Cliste IrDA

5

UART4

4

UART5

4

UART7

4

UART8

4

Scagaire Scagaire

I2C1/SMBUS

3

I2C2/SMBUS

3

SPI2/I2S2

5

SPI3/I2S3

5

USART6

Cárta Cliste IrDA

5

SPI1/I2S1

5

FIFO FIFO

FIFO FIFO

MSv67509V2

DS13875 Ath 5

STM32MP133C/F

3

Feidhmiúil os a chionnview

Feidhmiúil os a chionnview

3.1
3.1.1
3.1.2

Fochóras Arm Cortex-A7
Gnéithe
· Ailtireacht ARMv7-A · Taisce treoracha L32 1-Kbyte · Taisce sonraí L32 1-Kbyte · Taisce leibhéal 128 2-Kbyte · Tacar treoracha Arm + Thumb®-2 · Teicneolaíocht slándála Arm TrustZone · SIMD chun cinn Arm NEON · Síneadh DSP agus SIMD · Snámhphointe VFPv4 · Tacaíocht fhíorúlaithe crua-earraí · Modúl rianaithe leabaithe (ETM) · Rialaitheoir cur isteach cineálach comhtháite (GIC) le 160 cur isteach imeallach comhroinnte · Amadóir cineálach comhtháite (CNT)
Tharview
Is próiseálaí feidhmchlár an-éifeachtúil ó thaobh fuinnimh de é an próiseálaí Cortex-A7 atá deartha chun feidhmíocht shaibhir a sholáthar i ngléasanna inchaite ardleibhéil, agus i bhfeidhmchláir leabaithe agus tomhaltóirí ísealchumhachta eile. Soláthraíonn sé suas le 20% níos mó feidhmíochta snáithe aonair ná an Cortex-A5 agus soláthraíonn sé feidhmíocht chomhchosúil leis an Cortex-A9.
Cuimsíonn an Cortex-A7 gach gné de na próiseálaithe ardfheidhmíochta Cortex-A15 agus CortexA17, lena n-áirítear tacaíocht fhíorúlaithe i gcrua-earraí, NEON, agus comhéadan bus 128-giotán AMBA 4 AXI.
Tógann an próiseálaí Cortex-A7 ar an 8-s atá éifeachtúil ó thaobh fuinnimh detagPíblíne an phróiseálaí Cortex-A5. Baineann sé leas freisin as taisce L2 comhtháite atá deartha le haghaidh ísealchumhachta, le moilleanna idirbhirt níos ísle agus tacaíocht fheabhsaithe OS le haghaidh cothabháil taisce. Ar bharr seo, tá tuar brainse feabhsaithe agus feidhmíocht fheabhsaithe an chórais chuimhne ann, le cosán stórála luchtaithe 64-giotán, busanna AMBA 128 AXI 4-giotán agus méid TLB méadaithe (iontráil 256, suas ó 128 iontráil do Cortex-A9 agus Cortex-A5), rud a mhéadaíonn feidhmíocht d'ualaí oibre móra amhail web ag brabhsáil.
Teicneolaíocht Thumb-2
Seachadann sé feidhmíocht bhuaic an chóid Arm thraidisiúnta agus laghdaíonn sé suas le 30% ar an riachtanas cuimhne le haghaidh stórála treoracha.
Teicneolaíocht TrustZone
Cinntíonn sé cur i bhfeidhm iontaofa feidhmchlár slándála ó bhainistíocht cearta digiteacha go híocaíocht leictreonach. Tacaíocht leathan ó chomhpháirtithe teicneolaíochta agus tionscail.

DS13875 Ath 5

19/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

NEAMH
Is féidir le teicneolaíocht NEON luasghéarú a dhéanamh ar halgartaim ilmheán agus próiseála comharthaí amhail ionchódú/díchódú físe, grafaicí 2T/3T, cearrbhachas, próiseáil fuaime agus urlabhra, próiseáil íomhá, teileafónaíocht, agus sintéis fuaime. Soláthraíonn an Cortex-A7 inneall a thairgeann feidhmíocht agus feidhmiúlacht an aonaid snámhphointe (FPU) Cortex-A7 agus cur i bhfeidhm den tacar treoracha SIMD ardleibhéil NEON chun luasghéarú breise a dhéanamh ar fheidhmeanna meán agus próiseála comharthaí. Leathnaíonn an NEON an próiseálaí Cortex-A7 FPU chun quad-MAC agus tacar clár breise 64-giotán agus 128-giotán a sholáthar a thacaíonn le tacar saibhir oibríochtaí SIMD thar chainníochtaí sonraí snámhphointe 8, 16 agus 32-giotán agus 32-giotán.
Fíorúlacht crua-earraí
Tacaíocht crua-earraí an-éifeachtach le haghaidh bainistíocht sonraí agus eadráin, trína bhfuil il-thimpeallachtaí bogearraí agus a bhfeidhmchláir in ann rochtain a fháil ag an am céanna ar chumais an chórais. Cuireann sé seo ar chumas feistí atá láidir a bhaint amach, le timpeallachtaí fíorúla atá scoite amach go maith óna chéile.
Taisceáin L1 optamaithe
Comhcheanglaíonn taisceáin L1 atá optamaithe ar fheidhmíocht agus ar chumhacht teicnící íosmhéid moille rochtana chun feidhmíocht a uasmhéadú agus tomhaltas cumhachta a íoslaghdú.
Rialaitheoir taisce L2 comhtháite
Soláthraíonn sé rochtain íseal-latency agus ard-bhandaleithid ar chuimhne taisceáilte in ardmhinicíocht, nó chun an tomhaltas cumhachta a bhaineann le rochtain cuimhne lasmuigh den sliseanna a laghdú.
Aonad snámhphointe Cortex-A7 (FPU)
Soláthraíonn an FPU treoracha snámhphointe ardfheidhmíochta aon- agus dúbailte-chruinnis atá comhoiriúnach le hailtireacht Arm VFPv4 atá comhoiriúnach le bogearraí le glúnta roimhe seo de chomhphróiseálaí snámhphointe Arm.
Aonad rialaithe snoop (SCU)
Tá an SCU freagrach as an idirnasc, an eadráin, an chumarsáid, aistrithe taisce go taisce agus cuimhne córais, comhtháthú taisce agus cumais eile don phróiseálaí a bhainistiú.
Laghdaíonn an comhtháthú córais seo castacht na mbogearraí a bhaineann le comhtháthú bogearraí a choinneáil laistigh de gach tiománaí OS freisin.
Rialaitheoir cur isteach cineálach (GIC)
Agus an rialtóir cur isteach caighdeánaithe agus ailtireachta á chur i bhfeidhm, cuireann an GIC cur chuige saibhir agus solúbtha ar fáil maidir le cumarsáid idir phróiseálaithe agus maidir le ródaireacht agus tosaíocht a thabhairt do chur isteach córais.
Ag tacú le suas le 192 cur isteach neamhspleách, faoi rialú bogearraí, tosaíocht á tabhairt do chrua-earraí, agus ródaithe idir an córas oibriúcháin agus ciseal bainistíochta bogearraí TrustZone.
Soláthraíonn an tsolúbthacht ródaithe seo agus an tacaíocht le haghaidh fíorúlú cur isteach isteach sa chóras oibriúcháin ceann de na príomhghnéithe is gá chun cumais réitigh a úsáideann hipearfheisteoir a fheabhsú.

20/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.2
3.2.1
3.2.2

Cuimhní cinn
SDRAM seachtrach
Tá rialtóir leabaithe sna gléasanna STM32MP133C/F le haghaidh SDRAM seachtrach a thacaíonn leis na nithe seo a leanas: · LPDDR2 nó LPDDR3, sonraí 16-giotán, suas le 1 Gbyte, suas le clog 533 MHz · DDR3 nó DDR3L, sonraí 16-giotán, suas le 1 Gbyte, suas le clog 533 MHz
SRAM leabaithe
Tá na gnéithe seo a leanas i ngach gléas: · SYSRAM: 128 Kbyte (le crios slán de mhéid in-ríomhchláraithe) · AHB SRAM: 32 Kbyte (in-shlánaithe) · BKPSRAM (SRAM cúltaca): 8 Kbyte
Tá ábhar an limistéir seo cosanta ar rochtain scríofa nach dteastaíonn, agus is féidir é a choinneáil i mód Fuireachais nó VBAT. Ní féidir BKPSRAM a shainiú (in ETZPC) mar rud nach féidir a rochtain ach amháin trí bhogearraí slána.

3.3

Rialaitheoir DDR3/DDR3L/LPDDR2/LPDDR3 (DDRCTRL)

Soláthraíonn DDRCTRL in éineacht le DDRPHYC réiteach comhéadain cuimhne iomlán do fhochóras cuimhne DDR. · Comhéadan AMBA 64-giotán 4 chalafort AXI (XPI) · Clog AXI asinchronach leis an rialtóir · Inneall criptithe cuimhne DDR (DDRMCE) ina bhfuil scríobh ar an toirt AES-128 DDR
criptiú/léamh-dhíchriptiú. · Caighdeáin a dtacaítear leo:
Sonraíocht JEDEC DDR3 SDRAM, JESD79-3E le haghaidh DDR3/3L le comhéadan 16-giotán
Sonraíocht JEDEC LPDDR2 SDRAM, JESD209-2E le haghaidh LPDDR2 le comhéadan 16-giotán
Sonraíocht JEDEC LPDDR3 SDRAM, JESD209-3B le haghaidh LPDDR3 le comhéadan 16-giotán
· Sceidealóir agus gineadóir orduithe SDRAM chun cinn · Leithead sonraí iomlán (16-giotán) nó leathleithead sonraí (8-giotán) in-ríomhchláraithe · Tacaíocht QoS chun cinn le trí rang tráchta ar léamh agus dhá rang tráchta ar scríobh · Roghanna chun ocras tráchta tosaíochta níos ísle a sheachaint · Comhtháthacht ráthaithe le haghaidh scríobh-i-ndiaidh-léamh (WAR) agus léamh-i-ndiaidh-scríobh (RAW) ar
Calafoirt AXI · Tacaíocht in-ríomhchláraithe do roghanna fad pléasctha (4, 8, 16) · Scríobh a chomhcheangal chun ligean do scríobh iolrach chuig an seoladh céanna a bheith comhcheangailte i
scríobh aonair · cumraíocht aonchéime

DS13875 Ath 5

21/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

· Tacaíocht le haghaidh iontráil agus scoir uathoibríoch SDRAM de bharr easpa teachta idirbhirt le haghaidh ama in-ríomhchláraithe
· Tacaíocht d’iontráil agus d’imeacht uathoibríoch stad clog (LPDDR2/3) de bharr easpa teacht idirbhirt
· Tacaíocht d’oibriú uathoibríoch i mód ísealchumhachta de bharr easpa teachta idirbhirt ar feadh tréimhse in-ríomhchláraithe trí chomhéadan ísealchumhachta crua-earraí
· Polasaí leathanaigh in-ríomhchláraithe · Tacaíocht d’iontráil agus d’imeacht féin-athnuachana uathoibríoch nó faoi rialú bogearraí · Tacaíocht d’iontráil agus d’imeacht múchta domhain faoi rialú bogearraí (LPDDR2 agus
LPDDR3) · Tacaíocht do nuashonruithe sainráite ar chlár mód SDRAM faoi rialú bogearraí · Loighic mhapála seoltaí solúbtha chun mapáil shonrach feidhmchláir de shraith, colún, a cheadú
giotán bainc · roghanna rialaithe athnuachana is féidir a roghnú ag an úsáideoir · bloc gaolmhar DDRPERFM chun cabhrú le monatóireacht agus tiúnáil feidhmíochta
Ní féidir DDRCTRL agus DDRPHYC a shainiú (in ETZPC) mar rud nach féidir a rochtain ach amháin trí bhogearraí slána.
Tá príomhghnéithe DDRMCE (inneall cipir cuimhne DDR) liostaithe thíos: · Comhéadain mháistir/sclábhaí bus córais AXI (64-giotán) · Criptiú inlíne (le haghaidh scríobh) agus díchriptiú (le haghaidh léamh), bunaithe ar bhalla dóiteáin leabaithe
clársceidealú · Dhá mhodh criptithe in aghaidh an réigiúin (réigiún amháin ar a mhéad): gan aon chriptiú (mód seachbhóthair),
Mód blocchifé · Tús agus deireadh réigiún atá sainmhínithe le gráinneacht 64-Kbyte · Scagadh réamhshocraithe (réigiún 0): aon rochtain a dheonaítear · Scagadh rochtana réigiúin: níl aon cheann ann
Blocchifir a dtacaítear leis: AES Mód slabhrúite a dtacaítear leis · Tá an modh bloc le criptiú AES comhoiriúnach le mód ECB atá sonraithe i bhfoilseachán 197 de chaighdeán criptithe ardleibhéil (AES) NIST FIPS, le feidhm dhíorthaithe eochrach ghaolmhar bunaithe ar algartam Keccak-400 atá foilsithe ar https://keccak.team websuíomh. · Sraith amháin de chláir eochracha máistir scríofa amháin agus inghlasáilte · Port cumraíochta AHB, feasach ar phribhléidí

22/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.4

Rialaitheoir spáis seoltaí TrustZone le haghaidh DDR (TZC)

Úsáidtear TZC chun rochtain léite/scríofa chuig rialtóir DDR a scagadh de réir chearta TrustZone agus de réir máistir neamhshlán (NSAID) ar suas le naoi réigiún in-ríomhchláraithe: · Cumraíocht a fhaigheann tacaíocht ó bhogearraí iontaofa amháin · Aonad scagaire amháin · Naoi réigiún:
Bíonn Réigiún 0 cumasaithe i gcónaí agus clúdaíonn sé an raon seoltaí iomlán. Tá seoladh bonn/deireadh in-ríomhchláraithe ag réigiúin 1 go 8 agus is féidir iad a shannadh do
aon cheann amháin nó an dá scagaire. · Ceadanna rochtana slána agus neamhshlána cláraithe de réir réigiúin · Rochtain neamhshlána scagtha de réir NSAID · Ní mór do réigiúin atá faoi rialú an scagaire chéanna gan forluí a bheith acu · Modhanna teipe le hearráid agus/nó cur isteach · Cumas glactha = 256 · Loighic geata chun gach scagaire a chumasú agus a dhíchumasú · Rochtain tuairimíochta

DS13875 Ath 5

23/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.5

Modhanna tosaithe

Ag an am tosaithe, roghnaítear an fhoinse tosaithe a úsáideann an ROM tosaithe inmheánach tríd an biorán BOOT agus na baití OTP.

Tábla 2. Modhanna tosaithe

BOOT2 BOOT1 BOOT0 Mód tosaithe tosaigh

Tuairimí

Fan nasc isteach ar:

0

0

0

UART agus USB(1)

USART3/6 agus UART4/5/7/8 ar na bioráin réamhshocraithe

Gléas USB ardluais ar phionáin OTG_HS_DP/DM(2)

0

0

1 Splanc NOR sraitheach (3) Splanc NOR sraitheach ar QUADSPI (5)

0

1

0

e·MMC(3)

e·MMC ar SDMMC2 (réamhshocrú)(5)(6)

0

1

1

Splanc NAND(3)

Splanc NAND SLC ar FMC

1

0

0

Tosaithe forbartha (gan tosaithe cuimhne flash)

Úsáidtear é chun rochtain dífhabhtaithe a fháil gan tosaithe ó chuimhne flash(4).

1

0

1

Cárta SD (3)

Cárta SD ar SDMMC1 (réamhshocraithe)(5)(6)

Fan nasc isteach ar:

1

1

0 UART agus USB(1)(3) USART3/6 agus UART4/5/7/8 ar na bioráin réamhshocraithe

Gléas USB ardluais ar phionáin OTG_HS_DP/DM(2)

1

1

1 Splanc NAND sraitheach (3) Splanc NAND sraitheach ar QUADSPI (5)

1. Is féidir é a dhíchumasú le socruithe OTP. 2. Éilíonn USB clog/criostal HSE (féach AN5474 le haghaidh minicíochtaí a dtacaítear leo le socruithe OTP agus gan iad). 3. Is féidir foinse tosaithe a athrú le socruithe OTP (m.sh.amp(le tosaithe tosaigh ar chárta SD, ansin e·MMC le socruithe OTP). 4. Croí Cortex®-A7 i lúb gan teorainn ag lascadh PA13. 5. Is féidir bioráin réamhshocraithe a athrú le OTP. 6. Nó is féidir comhéadan SDMMC eile seachas an réamhshocrú seo a roghnú le OTP.

Cé go ndéantar tosaithe ísealleibhéil ag baint úsáide as cloig inmheánacha, éilíonn pacáistí bogearraí arna soláthar ag ST chomh maith le príomh-chomhéadain sheachtracha amhail DDR, USB (ach gan a bheith teoranta dóibh) criostal nó ocsailitheoir seachtrach a bheith ceangailte ar bhioráin HSE.
Féach RM0475 “MPUanna 32-giotán bunaithe ar Arm® ardleibhéil STM13MP32xx” nó AN5474 “Ag tosú le forbairt crua-earraí línte STM32MP13xx” le haghaidh srianta agus moltaí maidir le nasc bioráin HSE agus minicíochtaí tacaithe.

24/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.6

Bainistíocht soláthair cumhachta

3.6.1
Aire:

Scéim soláthair cumhachta
· Is é VDD an príomhsholáthar do I/O agus coimeádtar cumhacht ag an gcuid inmheánach le linn mód Fuireachais. Imleabhar úsáideachtagIs é an raon 1.71 V go 3.6 V (1.8 V, 2.5 V, 3.0 V nó 3.3 V de ghnáth)
Ní mór VDD_PLL agus VDD_ANA a bheith ceangailte le VDD de réir réalta. · Is é VDDCPU an toirt atá tiomnaithe don LAP Cortex-A7.tagsoláthar e, a bhfuil a luach ag brath ar an
minicíocht LAP atá ag teastáil. 1.22 V go 1.38 V i mód reatha. Ní mór VDD a bheith i láthair roimh VDDCPU. · Is é VDDCORE an príomh-toirt dhigiteachtage agus múchtar é de ghnáth le linn mód Fuireachais.tagIs é 1.21 V go 1.29 V an raon i mód reatha. Ní mór VDD a bheith i láthair roimh VDDCORE. · Is féidir an biorán VBAT a nascadh leis an gceallraí seachtrach (1.6 V < VBAT < 3.6 V). Mura n-úsáidtear aon cheallraí seachtrach, ní mór an biorán seo a nascadh le VDD. · Is é VDDA an t-analógach (ADC/VREF), toirt soláthairtage (1.62 V go 3.6 V). Chun an VREF+ inmheánach a úsáid, teastaíonn VDDA atá cothrom le VREF+ + 0.3 V nó níos airde. · Is é an biorán VDDA1V8_REG aschur an rialtóra inmheánaigh, atá ceangailte go hinmheánach le USB PHY agus USB PLL. Tá an rialtóir inmheánach VDDA1V8_REG cumasaithe de réir réamhshocraithe agus is féidir é a rialú le bogearraí. Bíonn sé múchta i gcónaí le linn mód Fuireachais.
Ní mór an biorán BYPASS_REG1V8 sonrach a fhágáil ar snámh choíche. Ní mór é a cheangal le VSS nó le VDD chun an toirt a ghníomhachtú nó a dhíghníomhachtú.tagrialtóir e. Nuair a bhíonn VDD = 1.8 V, ba chóir BYPASS_REG1V8 a shocrú. · Is é biorán VDDA1V1_REG aschur an rialtóra inmheánaigh, atá ceangailte go hinmheánach le USB PHY. Tá an rialtóir inmheánach VDDA1V1_REG cumasaithe de réir réamhshocraithe agus is féidir é a rialú le bogearraí. Bíonn sé múchta i gcónaí le linn mód Fuireachais.
· Is é VDD3V3_USBHS an soláthar USB ardluais. Imleabhartagis é an raon e 3.07 V go 3.6 V.
Ní mór VDD3V3_USBHS a bheith i láthair mura bhfuil VDDA1V8_REG i láthair, nó d’fhéadfadh damáiste buan tarlú don STM32MP133C/F. Ní mór é seo a chinntiú trí ord rangaithe PMIC nó le comhpháirt sheachtrach i gcás cur i bhfeidhm soláthair cumhachta comhpháirte scoite.
· Is soláthairtí cumhachta cárta SD SDMMC1 agus SDMMC2 iad VDDSD1 agus VDDSD2 faoi seach chun tacú le mód thar a bheith ardluais.
· Is é VDDQ_DDR an soláthar DDR IO. 1.425 V go 1.575 V le haghaidh comhéadan le cuimhní DDR3 (1.5 V de ghnáth).
1.283 V go 1.45 V le haghaidh comhéadan le cuimhní DDR3L (1.35 V go tipiciúil)
1.14 V go 1.3 V le haghaidh comhéadan le cuimhní LPDDR2 nó LPDDR3 (1.2 V go tipiciúil)
Le linn na gcéimeanna cumhachta suas agus cumhacht síos, ní mór na ceanglais seicheamh cumhachta seo a leanas a urramú:
· Nuair a bhíonn VDD faoi bhun 1 V, ní mór soláthairtí cumhachta eile (VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR) fanacht faoi bhun VDD + 300 mV.
· Nuair a bhíonn VDD os cionn 1 V, tá gach soláthar cumhachta neamhspleách.
Le linn na céime múchta cumhachta, ní féidir le VDD a bheith níos ísle go sealadach ná soláthairtí eile ach amháin má fhanann an fuinneamh a sholáthraítear don STM32MP133C/F faoi bhun 1 mJ. Ligeann sé seo do thoilleoirí díchúplála seachtracha a bheith urscaoilte le tairiseacha ama difriúla le linn na céime múchta cumhachta neamhbhuana.

DS13875 Ath 5

25/219
48

Feidhmiúil os a chionnview
V 3.6
VBOR0 1

Fíor 2. Seicheamh cumhachtaithe suas/as

STM32MP133C/F

VDDX(1) VDD

3.6.2
Nóta: 26/219

0.3

Cumhacht-ar

Modh oibriúcháin

Cumhacht-síos

am

Réimse soláthair neamhbhailí

VDDX < VDD + 300 mV

VDDX neamhspleách ar VDD

MSv47490V1

1. Tagraíonn VDDX d'aon soláthar cumhachta i measc VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR.

Maoirseoir soláthair cumhachta

Tá ciorcad comhtháite athshocraithe cumhachta-ar (POR)/athshocraithe cumhachta-múchta (PDR) sna gléasanna, mar aon le ciorcad athshocraithe Brownout (BOR):
· Athshocrú cumhachta-ar (POR)
Déanann maoirseoir POR monatóireacht ar sholáthar cumhachta VDD agus déanann sé comparáid idir é agus tairseach sheasta. Fanann na gléasanna i mód athshocraithe nuair a bhíonn VDD faoi bhun na tairsí seo, · Athshocrú múchta cumhachta (PDR)
Déanann maoirseoir PDR monatóireacht ar sholáthar cumhachta VDD. Gintear athshocrú nuair a thiteann VDD faoi bhun tairseach socraithe.
· Athshocrú donnbhriseadh (BOR)
Déanann maoirseoir BOR monatóireacht ar sholáthar cumhachta VDD. Is féidir trí thairseach BOR (ó 2.1 go 2.7 V) a chumrú trí bheartáin roghanna. Gintear athshocrú nuair a thiteann VDD faoi bhun na tairsí seo.
· Athshocrú cumhachta VDDCORE (POR_VDDCORE) Déanann an maoirseoir POR_VDDCORE monatóireacht ar sholáthar cumhachta VDDCORE agus déanann sé comparáid idir é agus tairseach sheasta. Fanann fearann ​​VDDCORE i mód athshocraithe nuair a bhíonn VDDCORE faoi bhun na tairsí seo.
· Athshocrú múchta cumhachta VDDCORE (PDR_VDDCORE) Déanann an maoirseoir PDR_VDDCORE monatóireacht ar sholáthar cumhachta VDDCORE. Gintear athshocrú fearainn VDDCORE nuair a thiteann VDDCORE faoi bhun tairseach socraithe.
· Athshocrú cumhachta VDDCPU (POR_VDDCPU) Déanann an maoirseoir POR_VDDCPU monatóireacht ar sholáthar cumhachta VDDCPU agus déanann sé comparáid idir é agus tairseach sheasta. Fanann fearann ​​VDDCPU i mód athshocraithe nuair a bhíonn VDDCORE faoi bhun na tairsí seo.
Tá an biorán PDR_ON curtha in áirithe le haghaidh tástálacha táirgthe STMicroelectronics agus ní mór é a cheangal i gcónaí le VDD in aon fheidhmchlár.

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.7

Straitéis ísealchumhachta

Tá roinnt bealaí ann chun tomhaltas cumhachta a laghdú ar STM32MP133C/F: · Laghdaigh tomhaltas cumhachta dinimiciúil trí chloig an LAP agus/nó an
cloig maitrís bus agus/nó cloig imeallacha aonair a rialú. · Sábháil tomhaltas cumhachta nuair a bhíonn an LAP DÍOIMHEOLTA, trí roghnú i measc na cinn íseal- atá ar fáil
modhanna cumhachta de réir riachtanais an fheidhmchláir úsáideora. Ligeann sé seo an comhréiteach is fearr a bhaint amach idir am tosaithe gearr, tomhaltas ísealchumhachta, chomh maith le foinsí múscailte atá ar fáil. · Bain úsáid as an DVFS (toirt dhinimiciúil).tagpointí oibriúcháin (e agus scálú minicíochta) a rialaíonn minicíocht chloig an LAP chomh maith le soláthar aschuir VDDCPU go díreach.
Ligeann na modhanna oibriúcháin rialú a dhéanamh ar dháileadh an chloig chuig na codanna éagsúla den chóras agus ar chumhacht an chórais. Tiomáineann fochóras an MPU modh oibríochta an chórais.
Tá modhanna ísealchumhachta fhochóras an MPU liostaithe thíos: · C Codladh: Stoptar cloig an LAP agus oibríonn clog an fhorimeallaigh/na forimeallaigh mar
socraithe roimhe seo sa RCC (rialtóir athshocraithe agus cloig). · CStop: Tá cloig imeallach(a) an LAP stoptha. · CStandby: VDDCPU OFF
Téann an LAP isteach i móid ísealchumhachta CSleep agus CStop agus na treoracha WFI (fan le haghaidh cur isteach) nó WFE (fan le haghaidh imeachta) á bhforghníomhú.
Seo a leanas na modhanna oibriúcháin córais atá ar fáil: · Rith (an córas ag a fheidhmíocht iomlán, VDDCORE, VDDCPU agus cloig AR) · Stop (clogann AS) · LP-Stop (clogann AS) · LPLV-Stop (clogann AS, féadfar leibhéal soláthair VDDCORE agus VDDCPU a ísliú) · LPLV-Stop2 (VDDCPU AS, VDDCORE íslithe, agus cloig AS) · Fuireachas (VDDCPU, VDDCORE, agus cloig AS)

Tábla 3. Mód cumhachta córais i gcomparáid le mód cumhachta LAP

Mód cumhachta an chórais

LAP

Modh rith

CRun nó CCodlata

Mód stad Mód LP-Stad Mód LPLV-Stad Mód LPLV-Stad2
Mód fuireachais

CStop nó CFuireach CFuireach

3.8

Athshocraigh agus rialtóir clog (RCC)

Bainistíonn an rialtóir cloig agus athshocraithe giniúint na gclog go léir, chomh maith le geataíocht an chloig, agus rialú athshocruithe an chórais agus na bhfoirmeall. Soláthraíonn RCC solúbthacht ard i rogha foinsí cloig agus ceadaíonn sé cur i bhfeidhm cóimheasa cloig chun an tomhaltas cumhachta a fheabhsú. Ina theannta sin, ar roinnt forimeallaigh chumarsáide atá in ann oibriú le

DS13875 Ath 5

27/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.8.1 3.8.2

dhá fhearann ​​cloig éagsúla (clog comhéadain bus nó clog imeallach eithne), is féidir minicíocht an chórais a athrú gan an ráta baudáta a mhodhnú.
Bainistíocht clog
Tá ceithre asclatóir inmheánacha, dhá asclatóir le criostal seachtrach nó athshondóir, trí asclatóir inmheánacha le ham tosaithe tapa agus ceithre PLLanna leabaithe sna gléasanna.
Faigheann an RCC na hionchuir foinse cloig seo a leanas: · Oscailteoirí inmheánacha:
Clog HSI 64 MHz (cruinneas 1%) Clog CSI 4 MHz Clog LSI 32 kHz · Oscailteoirí seachtracha: Clog HSE 8-48 MHz Clog LSE 32.768 kHz
Soláthraíonn an RCC ceithre PLL: · PLL1 atá tiomnaithe do chlogáil an LAP · PLL2 atá ag soláthar:
cloig don AXI-SS (lena n-áirítear droichid APB4, APB5, AHB5 agus AHB6) cloig don chomhéadan DDR · PLL3 a sholáthraíonn: cloig don AHB ilchiseal agus don mhaitrís bus imeallach (lena n-áirítear an APB1,
APB2, APB3, APB6, AHB1, AHB2, agus AHB4) cloig eithne le haghaidh forimeallaigh · PLL4 atá tiomnaithe do ghiniúint na gcloig eithne le haghaidh forimeallaigh éagsúla
Tosaíonn an córas ar chlog HSI. Is féidir leis an bhfeidhmchlár úsáideora cumraíocht an chloig a roghnú ansin.
Foinsí athshocraithe córais
Déanann an t-athshocrú cumhachtaithe na cláir uile a thosú seachas an dífhabhtú, cuid den RCC, cuid de na cláir stádais RTC agus rialtóra cumhachta, chomh maith leis an bhfearann ​​​​cumhachta cúltaca.
Gintear athshocrú feidhmchláir ó cheann de na foinsí seo a leanas: · athshocrú ó eochaircheap NRST · athshocrú ó chomhartha POR agus PDR (ar a dtugtar athshocrú cumhachta de ghnáth) · athshocrú ó BOR (ar a dtugtar donn-as de ghnáth) · athshocrú ón madra faire neamhspleách 1 · athshocrú ón madra faire neamhspleách 2 · athshocrú córais bogearraí ón Cortex-A7 (LAP) · teip ar HSE, nuair a ghníomhaítear gné an chórais slándála cloig
Gintear athshocrú córais ó cheann de na foinsí seo a leanas: · athshocrú feidhmchláir · athshocrú ó chomhartha POR_VDDCORE · imeacht ón mód Fuireachais go dtí an mód Rith

28/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

Gintear athshocrú próiseálaí MPU ó cheann de na foinsí seo a leanas: · athshocrú córais · gach uair a fhágann an MPU CStandby · athshocrú bogearraí MPU ón Cortex-A7 (LAP)

3.9

Ionchur/aschur ilchuspóireach (GPIOanna)

Is féidir gach ceann de na bioráin GPIO a chumrú le bogearraí mar aschur (brúigh-tarraingt nó draein oscailte, le tarraingt suas nó tarraingt anuas nó gan é), mar ionchur (le tarraingt suas nó tarraingt anuas nó gan é) nó mar fheidhm mhalartach imeallach. Roinntear formhór na mbiorán GPIO le feidhmeanna malartacha digiteacha nó analógacha. Tá gach GPIO in ann ard-reatha a choinneáil agus tá rogha luais acu chun torann inmheánach, tomhaltas cumhachta agus astaíocht leictreamaighnéadach a bhainistiú níos fearr.
Tar éis athshocraithe, bíonn na GPIOanna go léir i mód analógach chun an tomhaltas cumhachta a laghdú.
Is féidir an chumraíocht ionchuir/aschur a ghlasáil más gá trí sheicheamh sonrach a leanúint chun scríobh bréagach chuig na cláir ionchuir/aschur a sheachaint.
Is féidir gach biorán GPIO a shocrú ina n-aonar mar shlán, rud a chiallaíonn go bhfuil rochtain bogearraí ar na GPIOanna seo agus ar na forimeallaigh ghaolmhara atá sainmhínithe mar shlán teoranta do bhogearraí slána atá ag rith ar an LAP.

3.10
Nóta:

Rialaitheoir cosanta TrustZone (ETZPC)
Úsáidtear ETZPC chun slándáil TrustZone máistrí agus sclábhaithe bus a chumrú le tréithe slándála in-ríomhchláraithe (acmhainní in-shlánaithe). Mar shampla: · Is féidir méid réigiúin shlána SYSRAM ar an sliseanna a chlárú. · Is féidir forimeallaigh AHB agus APB a dhéanamh slán nó neamhshlán. · Is féidir AHB SRAM a dhéanamh slán nó neamhshlán.
De réir réamhshocraithe, socraítear SYSRAM, AHB SRAManna agus forimeallaigh inslánaithe chun rochtain shlán amháin, mar sin níl siad inrochtana ag máistrí neamhshlána amhail DMA1/DMA2.

DS13875 Ath 5

29/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.11

Maitrís idirnasctha bus
Tá maitrís bus AXI, maitrís bus AHB amháin agus droichid bus sna gléasanna a ligeann do mháistrí bus a bheith idirnasctha le sclábhaithe bus (féach an figiúr thíos, seasann na poncanna do na naisc máistir/sclábhaí cumasaithe).
Fíor 3. Maitrís bus STM32MP133C/F

MDMA

SDMMC2

SDMMC1

DBG Ó MLAHB idirnasc USBH

LAP

ETH1 ETH2

128-giotán

AXIM

M9

M0

M1 M2

M3

M11

M4

M5

M6

M7

S0

S1 S2 S3 S4 S5 S6 S7 S8 S9

Sclábhaí réamhshocraithe AXIMC

NIC-400 AXI 64 giotán 266 MHz – 10 máistir / 10 sclábhaí

Ó idirnascadh AXIM DMA1 DMA2 USBO DMA3

M0

M1 M2

M3 M4

M5

M6 M7

S0

S1

S2

S3

Idirnasc S4 S5 AHB 32 giotán 209 MHz – 8 máistir / 6 sclábhaí

Droichead DDRCTRL 533 MHz AHB go AHB6 Idirnascadh MLAHB FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB droichead AHB go AHB5 droichead APB go APB5 droichead APB go DBG APB
Port máistir sioncrónach AXI 64 Port sclábhaí sioncrónach AXI 64 Port máistir asincrónach AXI 64 Port sclábhaí asincrónach AHB 64 Port máistir sioncrónach AHB 32 Port sclábhaí sioncrónach AHB 32 Port máistir asincrónach AHB 32 Port sclábhaí asincrónach
Droichead chuig AHB2 SRAM1 SRAM2 SRAM3 Go AXIM Droichead idirnasctha chuig AHB4
MSv67511V2

MLAHB

30/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.12

Tiománaithe do DMA
Tá na modúil DMA seo a leanas sna gléasanna chun gníomhaíocht LAP a dhíluchtú: · rochtain dhíreach chuimhne máistir (MDMA)
Is rialaitheoir DMA ardluais é an MDMA, atá i gceannas ar gach cineál aistrithe cuimhne (forimeallach go cuimhne, cuimhne go cuimhne, cuimhne go forimeallach), gan aon ghníomh LAP. Tá comhéadan máistir AXI aige. Tá an MDMA in ann comhéadan a dhéanamh leis na rialaitheoirí DMA eile chun cumais chaighdeánacha DMA a leathnú, nó is féidir leis iarratais forimeallacha DMA a bhainistiú go díreach. Is féidir le gach ceann de na 32 chainéal aistrithe bloc, aistrithe bloc arís agus arís eile agus aistrithe liosta nasctha a dhéanamh. Is féidir an MDMA a shocrú chun aistrithe slána a dhéanamh chuig cuimhní slána. · trí rialaitheoir DMA (ní DMA1 agus DMA2 slán, móide DMA3 slán) Tá AHB dé-phort ag gach rialaitheoir, le haghaidh iomlán de 16 chainéal DMA neamhshlán agus ocht gcainéal DMA slána chun aistrithe bloc bunaithe ar FIFO a dhéanamh.
Déanann dhá aonad DMAMUX ilphléacsú agus bealach a thabhairt do na hiarratais imeallacha DMA chuig na trí rialtóir DMA, le solúbthacht ard, ag uasmhéadú líon na n-iarratas DMA a ritheann ag an am céanna, chomh maith le hiarratais DMA a ghiniúint ó spreagthóirí aschuir imeallacha nó ó imeachtaí DMA.
Mapálann DMAMUX1 iarratais DMA ó ghléasanna imeallacha neamhshlána chuig bealaí DMA1 agus DMA2. Mapálann DMAMUX2 iarratais DMA ó ghléasanna imeallacha slána chuig bealaí DMA3.

3.13

Rialaitheoir sínte idirbhriseadh agus imeachta (EXTI)
Déanann an rialtóir sínte idirbhrise agus imeachta (EXTI) bainistíocht ar dhúiseacht an LAP agus an chórais trí ionchuir imeachta inchumraithe agus díreacha. Soláthraíonn EXTI iarratais dhúiseachta don rialú cumhachta, agus gineann sé iarratas idirbhrise don GIC, agus imeachtaí chuig ionchur imeachta an LAP.
Ligeann na hiarratais múscailte EXTI an córas a dhúiseacht ón mód Stop, agus an LAP a dhúiseacht ó mhodhanna CStop agus CStandby.
Is féidir an t-iarratas cur isteach agus giniúint iarratais imeachta a úsáid i mód Rith freisin.
Áirítear ar an EXTI roghnú EXTI IOport freisin.
Is féidir gach cur isteach nó imeacht a shocrú mar shlán chun rochtain ar bhogearraí slána amháin a shrianadh.

3.14

Aonad ríofa seiceála iomarcaíochta timthriallach (CRC)
Úsáidtear an t-aonad ríofa CRC (seiceáil iomarcaíochta timthriallach) chun cód CRC a fháil ag baint úsáide as polainéim in-ríomhchláraithe.
I measc feidhmeanna eile, úsáidtear teicnící bunaithe ar CRC chun sláine tarchuir nó stórála sonraí a fhíorú. Laistigh de raon feidhme an chaighdeáin EN/IEC 60335-1, cuireann siad bealach ar fáil chun sláine na cuimhne flash a fhíorú. Cuidíonn an t-aonad ríofa CRC le síniú na mbogearraí a ríomh le linn am rith, le comparáid a dhéanamh idir é agus síniú tagartha a ghintear ag am nasc agus a stóráiltear ag suíomh cuimhne ar leith.

DS13875 Ath 5

31/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.15

Rialaitheoir cuimhne solúbtha (FMC)
Is iad seo a leanas príomhghnéithe rialtóra an FMC: · Comhéadan le gléasanna mapáilte cuimhne statach lena n-áirítear:
Cuimhne splanc NOR Cuimhne rochtana randamach statach nó bréagstatach (SRAM, PSRAM) Cuimhne splanc NAND le crua-earraí BCH 4-giotán/8-giotán ECC · Leithead bus sonraí 8-, 16-giotán · Rialú neamhspleách roghnúcháin sliseanna do gach banc cuimhne · Cumraíocht neamhspleách do gach banc cuimhne · Scríobh FIFO
Is féidir cláir chumraíochta an FMC a dhéanamh slán.

3.16

Comhéadan cuimhne dé-Quad-SPI (QUADSPI)
Is comhéadan cumarsáide speisialaithe é an QUADSPI atá dírithe ar chuimhní splanc SPI aonair, déach nó ceithre cinn. Is féidir leis oibriú in aon cheann de na trí mhodh seo a leanas: · Mód indíreach: déantar na hoibríochtaí go léir ag baint úsáide as cláir QUADSPI. · Mód pobalbhreithe stádais: léitear clár stádais na cuimhne splanc seachtrach go tréimhsiúil agus
Is féidir cur isteach a ghiniúint i gcás socrú bratach. · Mód mapáilte cuimhne: mapáiltear an chuimhne splanc seachtrach chuig an spás seoltaí
agus feiceann an córas é amhail is dá mba chuimhne inmheánach í.
Is féidir an tréchur agus an cumas a mhéadú faoi dhó trí úsáid a bhaint as mód dé-splanc, áit a ndéantar rochtain ar dhá chuimhne splanc Quad-SPI ag an am céanna.
Tá QUADSPI cúpláilte le bloc moille (DLYBQS) a cheadaíonn tacaíocht a thabhairt do mhinicíocht sonraí seachtracha os cionn 100 MHz.
Is féidir le cláir chumraíochta QUADSPI a bheith slán, chomh maith lena bhloc moille.

3.17

Tiontairí analógacha go digiteacha (ADC1, ADC2)
Tá dhá thiontóir analógach-go-digiteach leabaithe sna gléasanna, agus is féidir a réiteach a chumrú go 12-, 10-, 8- nó 6-giotán. Roinneann gach ADC suas le 18 cainéal seachtrach, ag déanamh tiontuithe sa mhodh aon-urchar nó scanadh. Sa mhodh scanadh, déantar an tiontú uathoibríoch ar ghrúpa roghnaithe d’ionchuir analógacha.
Tá comhéadain bus inslána ag an dá ADC.
Is féidir le rialtóir DMA freastal ar gach ADC, rud a ligeann d’aistriú uathoibríoch luachanna tiontaithe ADC chuig suíomh ceann scríbe gan aon ghníomh bogearraí.
Ina theannta sin, is féidir le gné faire analógach monatóireacht chruinn a dhéanamh ar an toirt tiontaithe.tage de cheann amháin, roinnt nó gach cainéal roghnaithe. Gintear idirbhriseadh nuair a bhíonn an toirt comhshóitetagTá e lasmuigh de na tairseacha cláraithe.
Chun tiontú A/D agus lasc ama a shioncrónú, is féidir na ADCanna a spreagadh le haon cheann de na lasc ama TIM1, TIM2, TIM3, TIM4, TIM6, TIM8, TIM15, LPTIM1, LPTIM2 agus LPTIM3.

32/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.18

Braiteoir teochta
Tá braiteoir teochta sna gléasanna a ghineann toirttage (VTS) a athraíonn go líneach leis an teocht. Tá an braiteoir teochta seo ceangailte go hinmheánach le ADC2_INP12 agus is féidir leis teocht chomhthimpeallach an fheiste a thomhas idir 40 agus +125 °C le cruinneas ±2%.
Tá líneacht mhaith ag an braiteoir teochta, ach caithfear é a chalabrú chun cruinneas maith foriomlán a fháil ar an tomhas teochta. Ós rud é go n-athraíonn fritháireamh an braiteora teochta ó sliseanna go sliseanna mar gheall ar éagsúlacht phróisis, tá an braiteoir teochta inmheánach neamhchalabraithe oiriúnach d'fheidhmchláir nach mbraitheann ach athruithe teochta. Chun cruinneas an tomhais braiteora teochta a fheabhsú, déantar gach gléas a chalabrú ina aonar ag an monarcha ag ST. Stórálann ST sonraí calabrúcháin mhonarcha an braiteora teochta sa limistéar OTP, atá inrochtana i mód léite amháin.

3.19

Braiteoir teochta digiteach (DTS)
Tá braiteoir teochta aschuir minicíochta leabaithe sna gléasanna. Déanann DTS an mhinicíocht a chomhaireamh bunaithe ar an LSE nó PCLK chun an fhaisnéis teochta a sholáthar.
Tacaítear leis na feidhmeanna seo a leanas: · giniúint cur isteach de réir tairseach teochta · giniúint comhartha múscailte de réir tairseach teochta

3.20
Nóta:

Oibriú VBAT
Tá an RTC, na cláir chúltaca agus an SRAM cúltaca sa fhearann ​​cumhachta VBAT.
Chun fad na ceallraí a bharrfheabhsú, soláthraítear an fearann ​​cumhachta seo trí VDD nuair a bhíonn sé ar fáil nó tríd an toirttagCuirtear i bhfeidhm ar bhiorán VBAT é (nuair nach bhfuil soláthar VDD i láthair). Athraítear cumhacht VBAT nuair a bhraitheann an PDR go bhfuil VDD tite faoi bhun leibhéal an PDR.
An voltagIs féidir e ar an biorán VBAT a sholáthar le ceallraí seachtrach, le sárthoilleoir nó go díreach le VDD. Sa chás deireanach sin, níl mód VBAT feidhmiúil.
Gníomhaítear oibríocht VBAT nuair nach bhfuil VDD i láthair.
Níl aon cheann de na himeachtaí seo (cur isteach seachtrach, T)AMP imeacht, nó aláram/imeachtaí RTC) in ann an soláthar VDD a athbhunú go díreach agus an gléas a bhrú amach as an oibríocht VBAT. Mar sin féin, TAMP Is féidir imeachtaí agus aláraim/imeachtaí RTC a úsáid chun comhartha a ghiniúint chuig ciorcad seachtrach (PMIC de ghnáth) ar féidir leis an soláthar VDD a athbhunú.

DS13875 Ath 5

33/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.21

Imltagmaolán tagartha e (VREFBUF)
Tá toirt leabaithe sna gléasannatagmaolán tagartha is féidir a úsáid mar thoirttagtagairt do na ADCanna, agus mar imleabhar freisintagTagairt do chomhpháirteanna seachtracha tríd an biorán VREF+. Is féidir VREFBUF a bheith slán. Tacaíonn an VREFBUF inmheánach le ceithre imleabhartages: · 1.65 V · 1.8 V · 2.048 V · 2.5 V Imleabhar seachtrachtagIs féidir tagairt a sholáthar tríd an biorán VREF+ nuair a bhíonn an VREFBUF inmheánach múchta.
Fíor 4. Imltage maolán tagartha

VREFINT

+

VREF+

VSSA

MSv64430V1

3.22

Scagaire digiteach le haghaidh modúlóir sigma-delta (DFSDM)
Tá DFSDM amháin leabaithe sna gléasanna le tacaíocht do dhá mhodúl scagairí digiteacha agus ceithre chainéal sraitheacha ionchuir sheachtracha (tarchuradóirí) nó ceithre ionchur comhthreomhara inmheánacha mar mhalairt air sin.
Ceanglaíonn an DFSDM modúlóirí seachtracha leis an bhfeiste agus déanann sé scagadh digiteach ar na sruthanna sonraí a fhaightear. Úsáidtear modúlóirí chun comharthaí analógacha a thiontú ina sruthanna sraitheacha digiteacha a chomhdhéanann ionchuir an DFSDM.
Is féidir leis an DFSDM micreafóin PDM (modhnú dlúis cuisle) a chomhéadan freisin agus an tiontú agus an scagadh PDM go PCM (luasghéaraithe crua-earraí) a dhéanamh. Tá ionchuir sruth sonraí comhthreomhara roghnacha ó na ADCanna nó ó chuimhne an fheiste ag an DFSDM (trí aistrithe DMA/LAP isteach sa DFSDM).
Tacaíonn na tarchuradóirí DFSDM le roinnt formáidí comhéadain sraitheach (chun tacú le modúlóirí éagsúla). Déanann modúil scagaire digiteacha DFSDM próiseáil dhigiteach de réir paraiméadair scagaire atá sainithe ag an úsáideoir le réiteach ADC deiridh suas le 24-giotán.

34/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

Tacaíonn an forimeallach DFSDM le: · Ceithre chainéal sraitheacha digiteacha ionchuir ilphléacsáilte:
comhéadan SPI inchumraithe chun modúlóirí éagsúla a nascadh comhéadan 1-sreinge inchumraithe códaithe Manchain ionchur micreafóin PDM (modhnú dlúis cuisle) minicíocht clog ionchuir uasta suas le 20 MHz (10 MHz le haghaidh códú Manchain) aschur clog do mhodhnóirí (0 go 20 MHz) · Ionchuir mhalartacha ó cheithre chainéal digiteacha comhthreomhara inmheánacha (suas le rún ionchuir 16-giotán): foinsí inmheánacha: sonraí ADC nó sruthanna sonraí cuimhne (DMA) · Dhá mhodúl scagaire digiteach le próiseáil comhartha digiteach inchoigeartaithe: scagaire Sincx: ord/cineál scagaire (1 go 5), ró-ampcóimheas ling (1 go 1024) comhtháthaitheoir: ró-ampCóimheas ling (1 go 256) · Suas le réiteach sonraí aschuir 24-giotán, formáid sonraí aschuir sínithe · Ceartú uathoibríoch ar fhritháireamh sonraí (fritháireamh stóráilte sa chlár ag an úsáideoir) · Comhshó leanúnach nó aonair · Tús an chomhshó spreagtha ag: spreagann bogearraí lasc ama inmheánach imeachtaí seachtracha tús an chomhshó go sioncrónach leis an gcéad mhodúl scagaire digiteach (DFSDM) · Madra faire analógach ina bhfuil: cláir tairsí sonraí ísealluacha agus ardluacha scagaire digiteach Sincx inchumraithe tiomnaithe (ord = 1 go 3,
rósampcóimheas ling = 1 go 32) ionchur ó shonraí aschuir deiridh nó ó chainéil sraitheacha digiteacha ionchuir roghnaithe monatóireacht leanúnach neamhspleách ar chomhshó caighdeánach · Brathadóir gearrchiorcaid chun luachanna ionchuir analógacha sáithithe a bhrath (raon bun agus barr): suas le cuntar 8-giotán chun 1 go 256 0 nó 1 as a chéile a bhrath ar shruth sonraí sraitheach monatóireacht leanúnach ar gach cainéal sraitheach ionchuir · Giniúint comhartha briste ar imeacht faire madra analógach nó ar imeacht brathadóra gearrchiorcaid · Brathadóir foircinn: stóráil íosluachanna agus uasluachanna na sonraí comhshó deiridh athnuachana ag bogearraí · Cumas DMA chun na sonraí comhshó deiridh a léamh · Idirbhriseadh: deireadh an chomhshó, róchaiteachas, faire madra analógach, gearrchiorcad, easpa clog chainéil sraitheach ionchuir · Tiontuithe “rialta” nó “insteallta”: is féidir tiontuithe “rialta” a iarraidh ag am ar bith nó fiú i mód leanúnach
gan aon tionchar a imirt ar uainiú na gcomhshó “insteallta” comhshó “insteallta” le haghaidh uainiú beacht agus le tosaíocht ard comhshó

DS13875 Ath 5

35/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.23

Gineadóir fíoruimhreacha randamacha (RNG)
Tá RNG amháin leabaithe sna gléasanna a sheachadann uimhreacha randamacha 32-giotán a ghintear ag ciorcad analógach comhtháite.
Ní féidir an RNG a shainiú (in ETZPC) mar rud nach féidir a rochtain ach amháin trí bhogearraí slána.
Ceanglaíonn an fíor-RNG leis na forimeallaigh AES agus PKA slána trí bhus tiomnaithe (nach féidir leis an LAP a léamh).

3.24

Próiseálaithe cripteagrafaíochta agus haise (CRYP, SAES, PKA agus HASH)
Tá próiseálaí cripteagrafach amháin leabaithe sna gléasanna a thacaíonn leis na halgartaim chripteagrafacha chun cinn a bhíonn de dhíth de ghnáth chun rúndacht, fíordheimhniú, sláine sonraí agus neamh-shéanadh a chinntiú agus teachtaireachtaí á malartú le piaraí.
Chomh maith leis sin, tá eochair AES slán 128- agus 256-giotán (SAES) tiomnaithe atá frithsheasmhach in aghaidh DPA agus luasaire criptithe/díchriptithe crua-earraí PKA leabaithe sna gléasanna, agus níl rochtain ag an LAP ar bhus crua-earraí tiomnaithe.
Príomhghnéithe CRYP: · DES/TDES (caighdeán criptithe sonraí/caighdeán criptithe sonraí triarach): ECB (leictreonach
leabhar cóid) agus halgartaim shlabhrúcháin CBC (slabhra bloc cifir), eochair 64-, 128- nó 192-giotán · AES (caighdeán criptithe ardleibhéil): halgartaim shlabhrúcháin ECB, CBC, GCM, CCM, agus CTR (mód cuntair), eochair 128-, 192- nó 256-giotán
Príomhghnéithe HASH uilíoch: · SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3 (halgartaim HASH slána) · HMAC
Tacaíonn an luasaire cripteagrafach le giniúint iarratais DMA.
Ní féidir CRYP, SAES, PKA agus HASH a shainiú (in ETZPC) mar rud nach féidir a rochtain ach amháin trí bhogearraí slána.

3.25

Tosaithe agus slándáil agus rialú OTP (BSEC)
Tá sé beartaithe go n-oibreoidh an BSEC (tosaithe agus slándáil agus rialú OTP) chun bosca fiús OTP (in-ríomhchláraithe aonuaire) a rialú, a úsáidtear le haghaidh stórála neamh-luaineach leabaithe le haghaidh cumraíocht gléasanna agus paraiméadair slándála. Ní mór cuid de BSEC a chumrú mar rud nach féidir a rochtain ach le bogearraí slána.
Is féidir leis an BSEC focail OTP a úsáid chun HWKEY 256-giotán a stóráil le haghaidh SAES (AES slán).

36/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.26

Timers agus faire
Áirítear leis na gléasanna dhá amadóir rialaithe ardleibhéil, deich n-amadóir ilchuspóireacha (seacht gcinn díobh slán), dhá amadóir bhunúsacha, cúig amadóir ísealchumhachta, dhá mhadra faire, agus ceithre amadóir córais i ngach Cortex-A7.
Is féidir gach cuntar lasc ama a reo i mód dífhabhtaithe.
Déanann an tábla thíos comparáid idir gnéithe na n-amadóirí rialaithe ardleibhéil, ilchuspóireacha, bunúsacha agus ísealchumhachta.

Cineál lasc ama

Uaineadóir

Tábla 4. Comparáid gné an lasc ama

Frith-réiteach
tiontú

Cineál cuntair

Fachtóir réamhscálaithe

Giniúint iarratais DMA

Gabháil/comparáid a dhéanamh idir bealaí

Aschur comhlántach

Comhéadan uasta
clog (MHz)

uas
uaineadóir
clog (MHz)(1)

TIM1 ardleibhéil, -rialú TIM8

16-giotán

Suas, Aon slánuimhir síos, idir 1 suas/síos agus 65536

TIM2 TIM5

32-giotán

Suas, Aon slánuimhir síos, idir 1 suas/síos agus 65536

TIM3 TIM4

16-giotán

Suas, Aon slánuimhir síos, idir 1 suas/síos agus 65536

Aon slánuimhir

TIM12(2) 16-giotán

Suas idir 1

Níl

Ginearálta

agus 65536

cuspóir

TIM13(2) TIM14(2)

16-giotán

Aon slánuimhir Suas idir 1
agus 65536

Níl

Aon slánuimhir

TIM15(2) 16-giotán

Suas idir 1

agus 65536

TIM16(2) TIM17(2)

16-giotán

Aon slánuimhir Suas idir 1
agus 65536

Bunúsach

TIM6, TIM7

16-giotán

Aon slánuimhir Suas idir 1
agus 65536

LPTIM1,

Ísealchumhachta

LPTIM2(2), LPTIM3(2),
LPTIM4,

16-giotán

1, 2, 4, 8, Suas 16, 32, 64,
128

Níl

LPTIM5

6

4

104.5

209

4

Níl

104.5

209

4

Níl

104.5

209

2

Níl

104.5

209

1

Níl

104.5

209

2

1

104.5

209

1

1

104.5

209

0

Níl

104.5

209

1(3)

Níl

104.5 104.5

1. Is é 209 MHz an clog lasc ama uasta ag brath ar an ngiotán TIMGxPRE sa RCC. 2. Lasc ama inslánaithe. 3. Gan aon chainéal gabhála ar LPTIM.

DS13875 Ath 5

37/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.26.1 3.26.2 3.26.3

Amairí rialaithe ardleibhéil (TIM1, TIM8)
Is féidir breathnú ar na lasc ama rialaithe ardleibhéil (TIM1, TIM8) mar ghineadóirí PWM trí chéim atá ilphléacsaithe ar 6 chainéal. Tá aschuir PWM comhlántacha acu le hamanna marbha in-ríomhchláraithe curtha isteach. Is féidir iad a mheas freisin mar lasc ama ilchuspóireacha iomlána. Is féidir a gceithre chainéal neamhspleácha a úsáid le haghaidh: · gabháil ionchuir · comparáid aschuir · giniúint PWM (móid ailínithe imeall nó lár) · aschur mód aon-bhíog
Má chumraítear iad mar lasc ama caighdeánach 16-giotán, bíonn na gnéithe céanna acu agus atá ag na lasc ama ginearálta. Má chumraítear iad mar ghineadóirí PWM 16-giotán, bíonn lánacmhainneacht mhodhnúcháin acu (0-100%).
Is féidir leis an lasc ama rialaithe ardleibhéil oibriú i gcomhar leis na lasc ama ginearálta tríd an ngné nasc lasc ama le haghaidh sioncrónaithe nó slabhrú imeachtaí.
Tacaíonn TIM1 agus TIM8 le giniúint neamhspleách iarratais DMA.
Amairí ilchuspóireacha (TIM2, TIM3, TIM4, TIM5, TIM12, TIM13, TIM14, TIM15, TIM16, TIM17)
Tá deich n-amadóir ilchuspóireacha inchronaithe leabaithe sna gléasanna STM32MP133C/F (féach Tábla 4 le haghaidh difríochtaí). · TIM2, TIM3, TIM4, TIM5
Tá TIM2 agus TIM5 bunaithe ar chuntar suas/síos uath-athluchtaithe 32-giotán agus réamhscálaí 16-giotán, agus tá TIM3 agus TIM4 bunaithe ar chuntar suas/síos uath-athluchtaithe 16-giotán agus réamhscálaí 16-giotán. Tá ceithre chainéal neamhspleácha ag gach lasc ama le haghaidh comparáide gabhála ionchuir/aschuir, PWM nó aschur mód aon-bhíog. Tugann sé seo suas le 16 chomparáid gabhála ionchuir/aschuir/PWM ar na pacáistí is mó. Is féidir leis na lasc ama ilchuspóireacha seo oibriú le chéile, nó leis na lasc ama ilchuspóireacha eile agus na lasc ama ard-rialaithe TIM1 agus TIM8, tríd an ngné nasc lasc ama le haghaidh sioncrónaithe nó slabhraithe imeachtaí. Is féidir aon cheann de na lasc ama ilchuspóireacha seo a úsáid chun aschuir PWM a ghiniúint. Tá giniúint neamhspleách iarratais DMA ag TIM2, TIM3, TIM4, TIM5. Tá siad in ann comharthaí ionchódóra cearnacha (incriminteacha) agus na haschuir dhigiteacha ó braiteoir éifeacht halla amháin go ceithre cinn a láimhseáil. · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 Tá na lascadóirí seo bunaithe ar uas-áireamhán athluchtaithe uathoibríoch 16-giotán agus ar réamhscálaí 16-giotán. Tá cainéal neamhspleách amháin ag TIM13, TIM14, TIM16 agus TIM17, ach tá dhá chainéal neamhspleácha ag TIM12 agus TIM15 le haghaidh comparáide gabhála ionchuir/aschuir, PWM nó aschuir mód aon-bhíog. Is féidir iad a shioncrónú leis na lascadóirí ilchuspóireacha lánghnéitheacha TIM2, TIM3, TIM4, TIM5 nó a úsáid mar bhoinn ama simplí. Is féidir gach ceann de na lascadóirí seo a shainiú (in ETZPC) mar rud nach féidir rochtain a fháil air ach le bogearraí slána.
Amairí bunúsacha (TIM6 agus TIM7)
Úsáidtear na lasc ama seo den chuid is mó mar bhonn ama cineálach 16-giotán.
Tacaíonn TIM6 agus TIM7 le giniúint neamhspleách iarratais DMA.

38/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.26.4
3.26.5 3.26.6

Amairí ísealchumhachta (LPTIM1, LPTIM2, LPTIM3, LPTIM4, LPTIM5)
Tá clog neamhspleách ag gach lasc ama ísealchumhachta agus ritheann sé i mód Stop freisin má tá sé clogáilte ag LSE, LSI nó clog seachtrach. Tá LPTIMx in ann an gléas a dhúiseacht ón mód Stop.
Tacaíonn na lasc ama ísealchumhachta seo leis na gnéithe seo a leanas: · Áiritheoir suas 16-giotán le clár uath-athluchtaithe 16-giotán · Clár comparáide 16-giotán · Aschur inchumraithe: cuisle, PWM · Mód leanúnach/aon-urchar · Spreagthóir ionchuir bogearraí/crua-earraí inroghnaithe · Foinse cloig inroghnaithe:
foinse cloig inmheánaigh: foinse cloig sheachtrach LSE, LSI, HSI nó APB thar ionchur LPTIM (ag obair fiú gan clog inmheánach)
foinse ag rith, a úsáideann an feidhmchlár cuntair cuisle) · Scagaire glitch digiteach in-ríomhchláraithe · Mód ionchódóra
Ní féidir LPTIM2 agus LPTIM3 a shainiú (in ETZPC) mar rochtain trí bhogearraí slána amháin.
Madra faire neamhspleácha (IWDG1, IWDG2)
Tá madra faire neamhspleách bunaithe ar anuaschuntar 12-giotán agus réamhscálaí 8-giotán. Déantar é a chlogáil ó RC inmheánach neamhspleách 32 kHz (LSI) agus, toisc go n-oibríonn sé go neamhspleách ón bpríomhchlog, is féidir leis oibriú i mód Stop agus Fuireachais. Is féidir IWDG a úsáid mar mhadra faire chun an gléas a athshocrú nuair a tharlaíonn fadhb. Is féidir é a chumrú le crua-earraí nó bogearraí trí na bearta rogha.
Ní féidir IWDG1 a shainiú (in ETZPC) mar rud nach féidir a rochtain ach trí bhogearraí slána.
Amairí cineálacha (Cortex-A7 CNT)
Beathaítear lasc ama cineálacha Cortex-A7 atá leabaithe taobh istigh de Cortex-A7 le luach ó ghiniúint uainiúcháin chórais (STGEN).
Soláthraíonn an próiseálaí Cortex-A7 na lasc ama seo a leanas: · lasc ama fisiceach le húsáid i mód slán agus neamhshlán
Tá na cláir don lasc ama fisiceach curtha i mbanc chun cóipeanna slána agus neamhshlána a sholáthar. · lasc ama fíorúil le húsáid i mód neamhshlán · lasc ama fisiceach le húsáid i mód hipearfheisteoirí
Ní gléasanna imeallacha mapáilte cuimhne iad lasc ama cineálacha agus ní bhíonn rochtain orthu ansin ach amháin trí threoracha comhphróiseálaí Cortex-A7 sonracha (cp15).

3.27

Giniúint lasc ama córais (STGEN)
Gineann giniúint ama an chórais (STGEN) luach comhairimh ama a sholáthraíonn comhsheasmhacht view ama do gach lasc ama cineálacha Cortex-A7.

DS13875 Ath 5

39/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

Tá na gnéithe tábhachtacha seo a leanas ag baint le giniúint ama an chórais: · Leithead 64 giotán chun fadhbanna roll-over a sheachaint · Tosaigh ó náid nó ó luach in-ríomhchláraithe · Comhéadan rialaithe APB (STGENC) a chuireann ar chumas an lasc ama a shábháil agus a athchóiriú
trasna imeachtaí múchta cumhachta · Comhéadan APB inléite amháin (STGENR) a chuireann ar chumas neamh-luach an lasc ama a léamh
bogearraí slána agus uirlisí dífhabhtaithe · Méadú ar luach an ama is féidir a stopadh le linn dífhabhtaithe córais
Ní féidir STGENC a shainiú (in ETZPC) mar rud nach féidir a rochtain ach trí bhogearraí slána.

3.28

Clog fíor-ama (RTC)
Soláthraíonn an RTC múscailt uathoibríoch chun gach modh ísealchumhachta a bhainistiú. Is lasc ama/cuntar BCD neamhspleách é an RTC agus soláthraíonn sé clog/féilire ama an lae le cur isteach aláraim in-ríomhchláraithe.
Cuimsíonn an RTC bratach múscailte in-ríomhchláraithe thréimhsiúil le cumas cur isteach freisin.
Tá na soicindí, na nóiméid, na huaireanta (formáid 32 nó 12 uair an chloig), an lá (lá na seachtaine), an dáta (lá na míosa), an mhí, agus an bhliain i ndá chlár 24-giotán, agus iad léirithe i bhformáid dhéantrach dhéantrach (BCD). Tá luach na bhfo-shoicindí ar fáil i bhformáid dhéantrach freisin.
Tacaítear le mód dénártha chun bainistíocht tiománaithe bogearraí a éascú.
Déantar cúiteamh go huathoibríoch do mhíonna 28, 29 (bliain bhisigh), 30, agus 31 lá. Is féidir cúiteamh ama coigiltis an tsamhraidh a dhéanamh freisin.
Tá na fo-shoicindí, na soicindí, na nóiméid, na huaireanta, an lá agus an dáta aláraim in-ríomhchláraithe i gcláir 32-giotán breise.
Tá gné calabrúcháin dhigitigh ar fáil chun cúiteamh a dhéanamh as aon diall i gcruinneas an oscillator criostail.
Tar éis athshocrú fearainn cúltaca, tá gach clár RTC cosanta i gcoinne rochtana scríofa seadánacha féideartha agus tá siad cosanta ag rochtain shlán.
Chomh fada agus a bhíonn an toirt soláthairtagMá fhanann sé laistigh den raon oibriúcháin, ní stopann an RTC choíche, beag beann ar stádas na feiste (Mód rith, mód ísealchumhachta nó faoi athshocrú).
Is iad seo a leanas príomhghnéithe an RTC: · Féilire le fo-shoicindí, soicindí, nóiméid, uaireanta (formáid 12 nó 24), lá (lá an
seachtain), dáta (lá na míosa), mí, agus bliain · Cúiteamh coigiltis solais an lae in-ríomhchláraithe le bogearraí · Aláram in-ríomhchláraithe le feidhm idirbhriseadh. Is féidir an t-aláram a spreagadh le haon cheann
meascán de réimsí an fhéilire. · Aonad múscailte uathoibríoch a ghineann bratach thréimhsiúil a spreagann múscailt uathoibríoch
cur isteach · Brath clog tagartha: is féidir clog foinse dara níos cruinne (50 nó 60 Hz) a úsáid
a úsáidtear chun cruinneas an fhéilire a fheabhsú. · Sioncrónú cruinn le clog seachtrach ag baint úsáide as an ngné aistrithe fo-soicind · Ciorcad calabrúcháin digiteach (ceartú fritháirimh tréimhsiúil): cruinneas 0.95 ppm, a fhaightear i
fuinneog calabrúcháin roinnt soicind

40/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

· Timestamp feidhm le haghaidh sábháil imeachtaí · Stóráil SWKEY i gcláir chúltaca RTC le rochtain dhíreach bus ar SAE (ní
(inléite ag an LAP) · Idirbhriseadh/imeachtaí inchomchruthaithe:
Aláram A Aláram B Cur isteach múscailte Amannaamp · Tacaíocht TrustZone: RTC lán-shlándáilte Aláram A, aláram B, lasc ama múscailte agus amannaamp slán nó neamhshlán aonair
calabrú RTC cumraíochta déanta i gcumraíocht shlán ar chumraíocht neamhshlán

3.29

Tamper agus cláir chúltaca (TAMP)
Coinnítear 32 clár cúltaca 32-giotán i ngach modh ísealchumhachta agus i mód VBAT freisin. Is féidir iad a úsáid chun sonraí íogaire a stóráil mar go bhfuil a n-ábhar faoi chosaint ag agampciorcad braite er.
Seacht tampbioráin ionchuir agus cúig tampTá bioráin aschuir ar fáil le haghaidh frith-tampbraiteadh er. An t seachtrachampIs féidir bioráin a chumrú le haghaidh braite imeall, imeall agus leibhéal, braite leibhéal le scagadh, nó braiteadh gníomhachampa mhéadaíonn an leibhéal slándála trí sheiceáil go huathoibríoch go bhfuil an tampNí osclaítear ná ní ghiorraítear na bioráin go seachtrach.
TAMP príomhghnéithe · 32 clár cúltaca (TAMP_BKPxR) curtha i bhfeidhm sa réimse RTC atá fós ann
cumhachtaithe ag VBAT nuair a bhíonn cumhacht an VDD múchta · 12 tampbioráin ar fáil (seacht ionchur agus cúig aschur) · Aon tampIs féidir le braiteadh amanna RTC a ghiniúintamp imeacht. · Aon tampScriosann braiteadh er na cláir chúltaca. · Tacaíocht TrustZone:
TampCumraíocht slán nó neamhshlán Cláraíonn cúltaca cumraíocht i dtrí réimse de mhéid inchumraithe:
. limistéar amháin slán léite/scríofa . limistéar amháin slán/léite neamhshlán scríofa . limistéar amháin neamhshlán léite/scríofa · Comhaireamh monachónach

3.30

Comhéadain chiorcaid idir-chomhtháite (I2C1, I2C2, I2C3, I2C4, I2C5)
Tá cúig chomhéadan I2C leabaithe sna gléasanna.
Láimhseálann comhéadan bus I2C cumarsáid idir an STM32MP133C/F agus an bus sraitheach I2C. Rialaíonn sé gach seicheamhú, prótacal, eadráin agus uainiú atá sainiúil don bhus I2C.

DS13875 Ath 5

41/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

Tacaíonn an forimeallach I2C le: · Comhoiriúnacht le sonraíocht bus I2C agus lámhleabhar úsáideora leagan 5:
Modhanna sclábhaí agus máistir, cumas ilmháistir Mód caighdeánach (Sm), le giotánráta suas le 100 kbit/s Mód mear (Fm), le giotánráta suas le 400 kbit/s Mód mear Plus (Fm+), le giotánráta suas le 1 Mbit/s agus aschur tiomána ionchuir/aschurtha 20 mA Mód aghaidheoireachta 7-giotán agus 10-giotán, ilsheoltaí sclábhaí 7-giotán Amanna socraithe agus coinneála in-ríomhchláraithe Síneadh clog roghnach · Comhoiriúnacht sonraíochta bus bainistíochta córais (SMBus) rev 2.0: Giniúint agus fíorú PEC crua-earraí (seiceáil earráide paicéid) le ACK
Tacaíocht do phrótacal réitigh seoltaí rialaithe (ARP) foláireamh SMBus · Comhoiriúnacht le sonraíocht phrótacail bainistíochta córais chumhachta (PMBusTM) athbhreithniú 1.1 · Clog neamhspleách: rogha foinsí cloig neamhspleácha a ligeann don luas cumarsáide I2C a bheith neamhspleách ar athchlárú PCLK · Dúiseacht ó mhodh stad ar mheaitseáil seoltaí · Scagairí torainn analógacha agus digiteacha in-ríomhchláraithe · Maolán 1-bheart le cumas DMA
Ní féidir I2C3, I2C4 agus I2C5 a shainiú (in ETZPC) mar rud nach féidir a rochtain ach trí bhogearraí slána.

3.31

Tarchuradóir glacadóra asincrónach sioncrónach uilíoch (USART1, USART2, USART3, USART6 agus UART4, UART5, UART7, UART8)
Tá ceithre tharchuradóir glacadóra sioncrónacha uilíocha leabaithe (USART1, USART2, USART3 agus USART6) agus ceithre tharchuradóir glacadóra asinchrónacha uilíocha (UART4, UART5, UART7 agus UART8) sna gléasanna. Féach ar an tábla thíos le haghaidh achoimre ar ghnéithe USARTx agus UARTx.
Soláthraíonn na comhéadain seo cumarsáid asincrónach, tacaíocht IrDA SIR ENDEC, mód cumarsáide ilphróiseálaí, mód cumarsáide leath-dhúbailte aon-shreang agus tá cumas máistir/sclábhaí LIN acu. Soláthraíonn siad bainistíocht crua-earraí ar chomharthaí CTS agus RTS, agus Cumasú Tiománaí RS485. Tá siad in ann cumarsáid a dhéanamh ag luasanna suas le 13 Mbit/s.
Cuireann USART1, USART2, USART3 agus USART6 mód Cárta Cliste (comhlíontach le ISO 7816) agus cumas cumarsáide cosúil le SPI ar fáil freisin.
Tá fearann ​​cloig ag gach USART atá neamhspleách ar chlog an LAP, rud a ligeann don USARTx an STM32MP133C/F a dhúiseacht ón modh Stop ag baint úsáide as rátaí bód suas le 200 Kbaud. Is féidir na himeachtaí múscailte ón modh Stop a ríomhchlárú agus is féidir iad a bheith:
· tús a chur le braiteadh giotán
· aon fhráma sonraí a fuarthas
· fráma sonraí cláraithe ar leith

42/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

Is féidir le rialtóir DMA freastal ar gach comhéadan USART.

Tábla 5. Gnéithe USART/UART

Móid/gnéithe USART(1)

USART1/2/3/6

UART4/5/7/8

Rialú sreabhadh crua-earraí do móideim

X

X

Cumarsáid leanúnach ag baint úsáide as DMA

X

X

Cumarsáid ilphróiseálaí

X

X

Mód SPI sioncrónach (máistir/sclábhaí)

X

Mód cárta cliste

X

Bloc cumarsáide leath-dhúbailte aon-shreang IrDA SIR ENDEC

X

X

X

X

mód LIN

X

X

Fearann ​​dé-chlog agus múscailt ó mhodh ísealchumhachta

X

X

Cur isteach ar chumarsáid Modbus le himeacht ama an ghlacadóra

X

X

X

X

Brath ráta baud uathoibríoch

X

X

Cumasaigh Tiománaí

X

X

Fad sonraí USART

7, 8 agus 9 giotán

1. X = tacaithe.

Ní féidir USART1 agus USART2 a shainiú (in ETZPC) mar rud nach féidir a rochtain ach amháin trí bhogearraí slána.

3.32

Comhéadain imeallacha sraitheacha (SPI1, SPI2, SPI3, SPI4, SPI5) comhéadain fuaime idir-chomhtháite (I2S1, I2S2, I2S3, I2S4)
Tá suas le cúig SPI (SPI2S1, SPI2S2, SPI2S3, SPI2S4, agus SPI5) sna gléasanna a cheadaíonn cumarsáid ag suas le 50 Mbit/s i mód máistir agus sclábhaí, i mód leath-dhúbailte, lán-dhúbailte agus simplí. Tugann an réamhscálaí 3-giotán ocht minicíocht mhód máistir agus is féidir an fráma a chumrú ó 4 go 16 giotán. Tacaíonn gach comhéadan SPI le mód cuisle NSS, mód TI, ríomh CRC crua-earraí agus iolrú FIFOanna Rx agus Tx leabaithe 8-giotán le cumas DMA.
Tá I2S1, I2S2, I2S3, agus I2S4 ilphléacsáilte le SPI1, SPI2, SPI3 agus SPI4. Is féidir iad a oibriú i mód máistir nó sclábhaí, i mód cumarsáide lán-déphléacs agus leath-déphléacs, agus is féidir iad a chumrú chun oibriú le taifeach 16 nó 32 giotán mar chainéal ionchuir nó aschuir. FuaimeampTacaítear le minicíochtaí ling ó 8 kHz suas go 192 kHz. Tacaíonn gach comhéadan I2S le hil-FIFOanna Rx agus Tx leabaithe 8-giotán le cumas DMA.
Ní féidir SPI4 agus SPI5 a shainiú (in ETZPC) mar rochtain trí bhogearraí slána amháin.

3.33

Comhéadain fuaime sraitheacha (SAI1, SAI2)
Tá dhá SAI sna gléasanna a chuireann ar chumas go leor prótacail fuaime steirió nó mona a dhearadh.

DS13875 Ath 5

43/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

amhail I2S, LSB nó MSB-údaraithe, PCM/DSP, TDM nó AC'97. Tá aschur SPDIF ar fáil nuair a bhíonn an bloc fuaime cumraithe mar tharchuradóir. Chun an leibhéal solúbthachta agus athchumraitheachta seo a thabhairt, tá dhá fho-bhloc fuaime neamhspleácha i ngach SAI. Tá a ghineadóir cloig féin agus a rialtóir líne I/O ag gach bloc.ampTacaítear le minicíochtaí fuaime suas le 192 kHz. Ina theannta sin, is féidir tacú le suas le hocht micreafón a bhuíochas le comhéadan PDM leabaithe. Is féidir leis an SAI oibriú i gcumraíocht máistir nó sclábhaí. Is féidir leis na fo-bhloic fuaime a bheith ina nglacadóir nó ina tharchuradóir agus is féidir leo oibriú go sioncrónach nó go neamhshioncrónach (i leith an chinn eile). Is féidir an SAI a nascadh le SAInna eile chun oibriú go sioncrónach.

3.34

Comhéadan glacadóra SPDIF (SPDIFRX)
Tá an SPDIFRX deartha chun sreabhadh S/PDIF a fháil atá comhlíontach le IEC-60958 agus IEC-61937. Tacaíonn na caighdeáin seo le sruthanna steiréó simplí suas go s arda.ampráta le, agus fuaim timpeall ilchainéil chomhbhrúite, amhail iad siúd a shainmhínítear le Dolby nó DTS (suas le 5.1).
Seo a leanas príomhghnéithe SPDIFRX: · Suas le ceithre ionchur ar fáil · Braiteadh uathoibríoch ráta siombaile · Uasráta siombaile: 12.288 MHz · Tacaítear le sruth steireo ó 32 go 192 kHz · Tacaíocht d’fheidhmchláir fhuaime IEC-60958 agus IEC-61937, do thomhaltóirí · Bainistíocht giotán comhionannais · Cumarsáid ag baint úsáide as DMA le haghaidh fuaimeamples · Cumarsáid ag baint úsáide as DMA le haghaidh faisnéise rialaithe agus cainéal úsáideora · Cumais idirbhriseadh
Soláthraíonn an glacadóir SPDIFRX na gnéithe riachtanacha go léir chun an ráta siombail a bhrath, agus an sruth sonraí isteach a dhíchódú. Is féidir leis an úsáideoir an t-ionchur SPDIF atá ag teastáil a roghnú, agus nuair a bhíonn comhartha bailí ar fáil, athsheolann an SPDIFRX.ampLéann sé an comhartha atá ag teacht isteach, díchódaíonn sé sruth Mhanchain, agus aithníonn sé frámaí, fo-fhrámaí agus eilimintí bloc. Seachadann an SPDIFRX sonraí díchódaithe, agus bratacha stádais ghaolmhara chuig an LAP.
Cuireann an SPDIFRX comhartha ar fáil freisin darb ainm spdif_frame_sync, a athraíonn ag an ráta fo-fhráma S/PDIF a úsáidtear chun an s cruinn a ríomh.ampráta le haghaidh halgartaim drift cloig.

3.35

Comhéadain Ilmheánchárta ionchuir/aschuir dhigitigh shlána (SDMMC1, SDMMC2)
Soláthraíonn dhá chomhéadan Ilmheánchárta ionchuir/aschuir dhigitigh shlán (SDMMC) comhéadan idir an bus AHB agus cártaí cuimhne SD, cártaí SDIO agus gléasanna MMC.
Áirítear na gnéithe seo a leanas leis an SDMMC: · Comhlíonadh le Sonraíocht an Chórais Ilmheánchárta Leabaithe Leagan 5.1
Tacaíocht cárta do thrí mhodh éagsúla bus sonraí: 1-giotán (réamhshocraithe), 4-giotán agus 8-giotán

44/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

(Luas HS200 SDMMC_CK teoranta don uasluas I/O a cheadaítear) (Ní thacaítear le HS400)
· Comhoiriúnacht iomlán le leaganacha roimhe seo de MultiMediaCards (comhoiriúnacht siarghabhálach)
· Comhlíonadh iomlán le sonraíochtaí cárta cuimhne SD leagan 4.1 (luas SDR104 SDMMC_CK teoranta don uasluas I/O atá ceadaithe, ní thacaítear le mód SPI ná mód UHS-II)
· Comhlíonadh iomlán le sonraíocht cárta SDIO leagan 4.0 Tacaíocht cárta do dhá mhodh éagsúla bus sonraí: 1-giotán (réamhshocraithe) agus 4-giotán (luas SDR104 SDMMC_CK teoranta don uasluas I/O ceadaithe, ní thacaítear le mód SPI ná mód UHS-II)
· Aistriú sonraí suas le 208 Mbyte/s don mhodh 8-giotán (ag brath ar an uasluas I/O a cheadaítear)
· Cumasaíonn aschur sonraí agus orduithe comharthaí chun tiománaithe seachtracha déthreocha a rialú
· Rialaitheoir DMA tiomnaithe atá leabaithe i gcomhéadan óstach an SDMMC, rud a ligeann d’aistrithe ardluais idir an comhéadan agus an SRAM
· Tacaíocht do liosta nasctha IDMA
· Soláthairtí cumhachta tiomnaithe, VDDSD1 agus VDDSD2 do SDMMC1 agus SDMMC2 faoi seach, rud a chuireann deireadh leis an ngá atá le hathraitheoir leibhéil a chur isteach ar chomhéadan cárta SD i mód UHS-I
Níl ach roinnt GPIOanna le haghaidh SDMMC1 agus SDMMC2 ar fáil ar bhiorán soláthair tiomnaithe VDDSD1 nó VDDSD2. Tá siad sin mar chuid de na GPIOanna tosaithe réamhshocraithe le haghaidh SDMMC1 agus SDMMC2 (SDMMC1: PC[12:8], PD[2], SDMMC2: PB[15,14,4,3], PE3, PG6). Is féidir iad a aithint sa tábla feidhme malartach le comharthaí a bhfuil iarmhír “_VSD1” nó “_VSD2” orthu.
Tá gach SDMMC cúpláilte le bloc moille (DLYBSD) a cheadaíonn tacaíocht a thabhairt do mhinicíocht sonraí seachtracha os cionn 100 MHz.
Tá calafoirt chumraíochta inslána ag an dá chomhéadan SDMMC.

3.36

Líonra limistéir rialtóra (FDCAN1, FDCAN2)
Tá dhá mhodúl CAN, cuimhne RAM teachtaireachta comhroinnte agus aonad calabrúcháin cloig sa fhochóras líonra limistéir rialtóra (CAN).
Tá an dá mhodúl CAN (FDCAN1 agus FDCAN2) i gcomhréir le ISO 11898-1 (sonraíocht phrótacail CAN leagan 2.0 cuid A, B) agus sonraíocht phrótacail CAN FD leagan 1.0.
Cuireann cuimhne RAM teachtaireachta 10-kbyte scagairí, FIFOanna glactha, maoláin glactha, FIFOanna imeachta tarchuir agus maoláin tarchuir (chomh maith le spreagthóirí do TTCAN) i bhfeidhm. Roinntear an RAM teachtaireachta seo idir an dá mhodúl FDCAN1 agus FDCAN2.
Is rogha é an t-aonad calabrúcháin cloig choiteann. Is féidir é a úsáid chun clog calabraithe a ghiniúint do FDCAN1 agus FDCAN2 araon ón ocsaileoir RC inmheánach HSI agus an PLL, trí theachtaireachtaí CAN a fhaigheann an FDCAN1 a mheas.

DS13875 Ath 5

45/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.37

Óstach ardluais bus sraitheach uilíoch (USBH)
Tá óstach USB ardluais amháin (suas le 480 Mbit/s) le dhá phort fhisiciúla sna gléasanna. Tacaíonn USBH le hoibríochtaí ísealluais, lánluais (OHCI) agus ardluais (EHCI) go neamhspleách ar gach port. Comhtháthaíonn sé dhá tharchuradóir ar féidir iad a úsáid le haghaidh oibríochta ísealluais (1.2 Mbit/s), lánluais (12 Mbit/s) nó ardluais (480 Mbit/s). Roinntear an dara tarchuradóir ardluais le OTG ardluais.
Tá an USBH i gcomhréir leis an tsonraíocht USB 2.0. Éilíonn na rialtóirí USBH cloig thiomnaithe a ghintear ag PLL taobh istigh den PHY ardluais USB.

3.38

USB ardluais ar an toirt (OTG)
Tá gléas/óstach/forimeallach OTG amháin le USB OTG ardluais (suas le 480 Mbit/s) sna gléasanna. Tacaíonn OTG le hoibríochtaí lánluais agus ardluais araon. Roinntear an tarchuradóir le haghaidh oibríochta ardluais (480 Mbit/s) leis an dara port Óstach USB.
Tá an USB OTG HS i gcomhréir leis an tsonraíocht USB 2.0 agus leis an tsonraíocht OTG 2.0. Tá socruithe críochphointe inchumraithe bogearraí aige agus tacaíonn sé le fionraí/atosú. Éilíonn na rialtóirí USB OTG clog tiomnaithe 48 MHz a ghintear ag PLL laistigh de RCC nó laistigh den PHY ardluais USB.
Liostaítear príomhghnéithe USB OTG HS thíos: · Méid FIFO Rx agus Tx comhcheangailte de 4 Kbyte le méideáil FIFO dinimiciúil · Tacaíocht do SRP (prótacal iarrata seisiúin) agus HNP (prótacal idirbheartaíochta óstach) · Ocht gcríochphointe déthreoch · 16 chainéal óstach le tacaíocht OUT tréimhsiúil · Bogearraí is féidir a chumrú le modhanna oibríochta OTG1.3 agus OTG2.0 · Tacaíocht do USB 2.0 LPM (bainistíocht cumhachta nasc) · Tacaíocht d’athbhreithniú 1.2 sonraíochta muirir ceallraí · Tacaíocht HS OTG PHY · USB DMA inmheánach · HNP/SNP/IP istigh (níl gá le haon fhriotóir seachtrach) · I gcás modhanna OTG/Óstach, tá lasc cumhachta ag teastáil i gcás go bhfuil gléasanna faoi thiomáint ag bus á gcumhachtú
ceangailte.
Is féidir leis an gcalafort cumraíochta USB OTG a bheith slán.

46/219

DS13875 Ath 5

STM32MP133C/F

Feidhmiúil os a chionnview

3.39

Comhéadain MAC Gigabit Ethernet (ETH1, ETH2)
Soláthraíonn na gléasanna dhá rialaitheoir rochtana meán gigabit (GMAC) atá comhlíontach le IEEE-802.3-2002 le haghaidh cumarsáide LAN Ethernet trí chomhéadan neamhspleách ar mheán (MII) caighdeánach tionscail, comhéadan neamhspleách ar mheán laghdaithe (RMII), nó comhéadan neamhspleách ar mheán gigabit laghdaithe (RGMII).
Éilíonn na gléasanna gléas comhéadain fisiceach seachtrach (PHY) chun ceangal leis an mbus LAN fisiceach (péire casta, snáithín, srl.). Ceanglaítear an PHY leis an gcalafort gléas ag baint úsáide as 17 comhartha do MII, 7 gcomhartha do RMII, nó 13 chomhartha do RGMII, agus is féidir é a chlogáil ag baint úsáide as an 25 MHz (MII, RMII, RGMII) nó 125 MHz (RGMII) ón STM32MP133C/F nó ón PHY.
Áirítear leis na gléasanna na gnéithe seo a leanas: · Modhanna oibríochta agus comhéadain PHY
Rátaí aistrithe sonraí 10, 100, agus 1000 Mbit/s Tacaíocht d'oibríochtaí lán-déphléacsacha agus leath-déphléacsacha araon Comhéadain PHY MII, RMII agus RGMII · Rialú próiseála Scagadh paicéad ilchiseal: scagadh MAC ar fhoinse (SA) agus ceann scríbe (DA)
seoladh le scagaire foirfe agus hais, VLAN tagScagadh bunaithe ar chlár (SEO) le scagaire foirfe agus haise, scagadh Sraith 3 ar sheoladh foinse IP (SA) nó ceann scríbe (DA), scagadh Sraith 4 ar phort foinse (SP) nó ceann scríbe (DP) Próiseáil dhúbailte VLAN: suas le dhá VLAN a chur isteach tags sa chonair tarchuir, tag scagadh sa chonair fála Tacaíocht IEEE 1588-2008/PTPv2 Tacaíonn sé le staitisticí líonra le cuntair RMON/MIB (RFC2819/RFC2665) · Próiseáil díluchtaithe crua-earraí Ionsá nó scriosadh sonraí réamhrá agus tús-fhráma (SFD) Inneall díluchtaithe suime seiceála sláine le haghaidh ceanntásc IP agus ualach TCP/UDP/ICMP: ríomh agus ionchur suime seiceála tarchuir, ríomh agus comparáid suime seiceála fála Freagra uathoibríoch ar iarratas ARP le seoladh MAC na feiste Deighilt TCP: scoilt uathoibríoch paicéad TCP mór tarchuir ina phaicéid bheaga iolracha · Mód ísealchumhachta Ethernet éifeachtúil ó thaobh fuinnimh de (caighdeán IEEE 802.3az-2010) Paicéad múscailte cianda agus braiteadh AMD Magic PacketTM
Is féidir ETH1 agus ETH2 araon a chlárú mar shlán. Nuair a bhíonn siad slán, bíonn idirbhearta thar an gcomhéadan AXI slán, agus ní féidir na cláir chumraíochta a mhodhnú ach amháin trí rochtain shlán.

DS13875 Ath 5

47/219
48

Feidhmiúil os a chionnview

STM32MP133C/F

3.40

Bonneagar dífhabhtaithe
Cuireann na gléasanna na gnéithe dífhabhtaithe agus rianaithe seo a leanas ar fáil chun tacú le forbairt bogearraí agus comhtháthú córas: · Dífhabhtú pointe briste · Rianú forghníomhaithe cóid · Ionstraimíocht bogearraí · JTAG Port dífhabhtaithe · Port dífhabhtaithe sreinge sraitheach · Ionchur agus aschur spreagtha · Port rianaithe · Comhpháirteanna dífhabhtaithe agus rianaithe Arm CoreSight
Is féidir an dífhabhtú a rialú trí JTAGPort rochtana dífhabhtaithe /sraitheach-sreang, ag baint úsáide as uirlisí dífhabhtaithe caighdeánacha tionscail.
Ligeann port rianaithe sonraí a ghabháil le haghaidh logála agus anailíse.
Cumasaítear rochtain dífhabhtaithe ar limistéir shlána leis na comharthaí fíordheimhnithe sa BSEC.

48/219

DS13875 Ath 5

STM32MP133C/F

Pinout, cur síos ar phionna agus feidhmeanna malartacha

4

Pinout, cur síos ar phionna agus feidhmeanna malartacha

Fíor 5. Balla-aschur STM32MP133C/F LFBGA289

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PA9

PD10

PB7

PE7

PD5

PE8

PG4

PH9

PH13

PC7

PB9

PB14

PG6

PD2

PC9

VSS

B

PD3

PF5

PD14

PE12

PE1

PE9

PH14

PE10

PF1

PF3

PC6

PB15

PB4

PC10

PC12

DDR_DQ4 DDR_DQ0

C

PB6

PH12

PE14

PE13

PD8

PD12

PD15

VSS

PG7

PB5

PB3

VDDSD1

PF0

PC11

DDR_DQ1

DDR_ DQS0N

DDR_ DQS0P

D

PB8

PD6

VSS

PE11

PD1

PE0

PG0

PE15

PB12

PB10

VDDSD2

VSS

PE3

PC8

DDR_ DQM0

DDR_DQ5 DDR_DQ3

E

PG9

PD11

PA12

PD0

VSS

PA15

PD4

PD9

PF2

PB13

PH10

VDDQ_ DDR

DDR_DQ2 DDR_DQ6 DDR_DQ7 DDR_A5

Athshocraigh DDR_

F

PG10

PG5

PG8

PH2

PH8

VDDCPU

VDD

VDDCPU VDDCPU

VDD

VDD

VDDQ_ DDR

VSS

DDR_A13

VSS

DDR_A9

DDR_A2

G

PF9

PF6

PF10

PG15

PF8

VDD

VSS

VSS

VSS

VSS

VSS

VDDQ_ DDR

DDR_BA2 DDR_A7

DDR_A3

DDR_A0 DDR_BA0

H

PH11

PI3

PH7

PB2

PE4

VDDCPU

VSS

VDDCORE VDDCORE VDDCORE

VSS

VDDQ_ DDR

DDR_WEN

VSS

DDR_ODT DDR_CSN

DDR_ RASN

J

PD13

VBAT

PI2

VSS_PLL VDD_PLL VDDCPU

VSS

VDDCORE

VSS

VDDCORE

VSS

VDDQ_ DDR

VDDCORE DDR_A10

DDR_ CASN

DDR_ CLKP

DDR_ CLKN

K

PC14OSC32_IN

PC15OSC32_
AMACH

VSS

PC13

PI1

VDD

VSS

VDDCORE VDDCORE VDDCORE

VSS

VDDQ_ DDR

DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12

L

PE2

PF4

PH6

PI0

PG3

VDD

VSS

VSS

VSS

VSS

VSS

VDDQ_ DDR

DDR_ATO

DDR_ DTO0

DDR_A8 DDR_BA1 DDR_A14

M

PF7

PA8

PG11

VDD_ANA VSS_ANA

VDD

VDD

VDD

VDD

VDD

VDD

VDDQ_ DDR

DDR_ VREF

DDR_A4

VSS

DDR_ DTO1

DDR_A6

N

PE6

PG1

PD7

VSS

PB11

PF13

VSSA

PA3

NJTRST

VSS_USB VDDA1V1_

HS

RÉIG

VDDQ_ DDR

PWR_LP

DDR_ DQM1

DDR_ DQ10

DDR_DQ8 DDR_ZQ

P

PH0OSC_IN

PH1OSC_OUT

PA13

PF14

PA2

VREF-

VDDA

PG13

PG14

VDD3V3_ USBHS

VSS

PI5-BOOT1 VSS_PLL2 PWR_ON

DDR_ DQ11

DDR_ DQ13

DDR_DQ9

R

PG2

PH3

PWR_CPU _AR SIÚL

PA1

VSS

VREF+

PC5

VSS

VDD

PF15

VDDA1V8_ REG

PI6-BOOT2

VDD_PLL2

PH5

DDR_ DQ12

DDR_ DQS1N

DDR_ DQS1P

T

PG12

PA11

PC0

PF12

PC3

PF11

PB1

PA6

PE5

PDR_ON USB_DP2

PA14

USB_DP1

SEACHBHÓTHAR_ REG1V8

PH4

DDR_ DQ15

DDR_ DQ14

U

VSS

PA7

PA0

PA5

PA4

PC4

PB0

PC1

PC2

NRST

USB_DM2

USB_ RREF

USB_DM1 PI4-BOOT0

PA10

PI7

VSS

MSv65067V5

Taispeánann an figiúr thuas barr an phacáiste view.

DS13875 Ath 5

49/219
97

Pinout, cur síos ar phionna agus feidhmeanna malartacha

STM32MP133C/F

Fíor 6. Balla-aschur STM32MP133C/F TFBGA289

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

A

VSS

PD4

PE9

PG0

PD15

PE15

PB12

PF1

PC7

PC6

PF0

PB14

VDDSD2 VDDSD1 DDR_DQ4 DDR_DQ0

VSS

B

PE12

PD8

PE0

PD5

PD9

PH14

PF2

VSS

PF3

PB13

PB3

PE3

PC12

VSS

DDR_DQ1

DDR_ DQS0N

DDR_ DQS0P

C

PE13

PD1

PE1

PE7

VSS

VDD

PE10

PG7

PG4

PB9

PH10

PC11

PC8

DDR_DQ2

DDR_ DQM0

DDR_DQ3 DDR_DQ5

D

PF5

PA9

PD10

VDDCPU

PB7

VDDCPU

PD12

VDDCPU

PH9

VDD

PB15

VDD

VSS

VDDQ_ DDR

Athshocraigh DDR_

DDR_DQ7 DDR_DQ6

E

PD0

PE14

VSS

PE11

VDDCPU

VSS

PA15

VSS

PH13

VSS

PB4

VSS

VDDQ_ DDR

VSS

VDDQ_ DDR

VSS

DDR_A13

F

PH8

PA12

VDD

VDDCPU

VSS

VDDCORE

PD14

PE8

PB5

VDDCORE

PC10

VDDCORE

VSS

VDDQ_ DDR

DDR_A7

DDR_A5

DDR_A9

G

PD11

PH2

PB6

PB8

PG9

PD3

PH12

PG15

PD6

PB10

PD2

PC9

DDR_A2 DDR_BA2 DDR_A3

DDR_A0 DDR_ODT

H

PG5

PG10

PF8

VDDCPU

VSS

VDDCORE

PH11

PI3

PF9

PG6

SEACHBHÓTHAR_ REG1V8

VDDCORE

VSS

VDDQ_ DDR

DDR_BA0 DDR_CSN DDR_WEN

J VDD_PLL VSS_PLL

PG8

PI2

VBAT

PH6

PF7

PA8

PF12

VDD

VDDA1V8_ REG

PA10

DDR_ VREF

DDR_ RASN

DDR_A10

VSS

DDR_ CASN

K

PE4

PF10

PB2

VDD

VSS

VDDCORE

PA13

PA1

PC4

NRST

VSS_PLL2 VDDCORE

VSS

VDDQ_ DDR

DDR_A15

DDR_ CLKP

DDR_ CLKN

L

PF6

VSS

PH7

VDD_ANA VSS_ANA

PG12

PA0

PF11

PE5

PF15

VDD_PLL2

PH5

DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14

M

PC14OSC32_IN

PC15OSC32_
AMACH

PC13

VDD

VSS

PB11

PA5

PB0

VDDCORE

USB_ RREF

PI6-BOOT2 VDDCORE

VSS

VDDQ_ DDR

DDR_A6

DDR_A8 DDR_BA1

N

PD13

VSS

PI0

PI1

PA11

VSS

PA4

PB1

VSS

VSS

PI5-BOOT1

VSS

VDDQ_ DDR

VSS

VDDQ_ DDR

VSS

DDR_ATO

P

PH0OSC_IN

PH1OSC_OUT

PF4

PG1

VSS

VDD

PC3

PC5

VDD

VDD

PI4-BOOT0

VDD

VSS

VDDQ_ DDR

DDR_A4 DDR_ZQ DDR_DQ8

R

PG11

PE6

PD7

PWR_ LAP_AR_SIÚL

PA2

PA7

PC1

PA6

PG13

NJTRST

PA14

VSS

PWR_ON

DDR_ DQM1

DDR_ DQ12

DDR_ DQ11

DDR_DQ9

T

PE2

PH3

PF13

PC0

VSSA

VREF-

PA3

PG14

USB_DP2

VSS

VSS_ USBHS

USB_DP1

PH4

DDR_ DQ13

DDR_ DQ14

DDR_ DQS1P

DDR_ DQS1N

U

VSS

PG3

PG2

PF14

VDDA

VREF+

PDR_ON

PC2

USB_DM2

VDDA1V1_ REG

VDD3V3_ USBHS

USB_DM1

PI7

Taispeánann an figiúr thuas barr an phacáiste view.

PWR_LP

DDR_ DQ15

DDR_ DQ10

VSS

MSv67512V3

50/219

DS13875 Ath 5

STM32MP133C/F

Pinout, cur síos ar phionna agus feidhmeanna malartacha

Fíor 7. Balla-aschur STM32MP133C/F TFBGA320
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21

A

VSS

PA9

PE13 PE12

PD12

PG0

PE15

PG7

PH13

PF3

PB9

PF0

PC10 pc12

PC9

VSS

B

PD0

PE11

PF5

PA15

PD8

PE0

PE9

PH14

PE8

PG4

PF1

VSS

PB5

PC6

PB15 PB14

PE3

PC11

DDR_ DQ4

DDR_ DQ1

DDR_ DQ0

C

PB6

PD3

PE14 PD14

PD1

PB7

PD4

PD5

PD9

PE10 PB12

PH9

PC7

PB3

VDD SD2

PB4

PG6

PC8

PD2

DDR_ DDR_ DQS0P DQS0N

D

PB8

PD6

PH12

PD10

PE7

PF2

PB13

VSS

DDR_ DQ2

DDR_ DQ5

DDR_ DQM0

E

PH2

PH8

VSS

VSS

LAP VDD

PE1

PD15

LAP VDD

VSS

VDD

PB10

PH10

VDDQ_ DDR

VSS

VDD SD1

DDR_ DQ3

DDR_ DQ6

F

PF8

PG9

PD11 PA12

VSS

VSS

VSS

DDR_ DQ7

DDR_ A5

VSS

G

PF6

PG10

PG5

LAP VDD

H

PE4

PF10 PG15

PG8

J

PH7

PD13

PB2

PF9

LAP VDD

VSS

VDD

LAP VDD

CROÍ VDD

VSS

VDD

VSS

VDDQ_ DDR

VSS

VSS

VDD

VDD

VSS

CROÍ VDD

VSS

VDD

CROÍ VDD

VDDQ_ DDR

DDR_ A13

DDR_ A2

DDR_ A9

Athshocraigh DDR_
N

DDR_ BA2

DDR_ A3

DDR_ A0

DDR_ A7

DDR_ BA0

DDR_ CSN

DDR_ ODT

K

VSS_ PLL

VDD_ PLL

PH11

LAP VDD

PC15-

L

VBAT OSC32 PI3

VSS

_OUT

PC14-

M

VSS OSC32 PC13

_IN

VDD

N

PE2

PF4

PH6

PI2

LAP VDD
CROÍ VDD
VSS
VDD

VSS

VSS

VSS

VSS

VSS

CROÍ VDD

VSS

VSS

CROÍ VDD

VSS

VSS

VSS

VSS

VSS

VDD

CROÍ VDD

VSS

VDD

CROÍ VDD

VDDQ_ DDR
VSS
VDDQ_ DDR
CROÍ VDD

VDDQ_ DDR

DDR_ WEN

DDR_ RASN

VSS

VSS

DDR_ A10

DDR_ CASN

DDR_ CLKN

VDDQ_ DDR

DDR_ A12

DDR_ CLKP

DDR_ A15

DDR_ A11

DDR_ A14

DDR_ CKE

DDR_ A1

P

PA8

PF7

PI1

PI0

VSS

VSS

DDR_ DTO1

DDR_ ATO

DDR_ A8

DDR_ BA1

R

PG1

PG11

PH3

VDD

VDD

VSS

VDD

CROÍ VDD

VSS

VDD

CROÍ VDD

VSS

VDDQ_ DDR

VDDQ_ DDR

DDR_ A4

DDR_ ZQ

DDR_ A6

T

VSS

PE6

PH0OSC_IN

PA13

VSS

VSS

DDR_ VREF

DDR_ DQ10

DDR_ DQ8

VSS

U

PH1OSC_ AMACH

VSS_ ANA

VSS

VSS

VDD

VDDA VSSA

PA6

VSS

CROÍ VDD

VSS

VDD VDDQ_ CROÍ DDR

VSS

PWR_ AR

DDR_ DQ13

DDR_ DQ9

V

PD7

VDD_ ANA

PG2

PA7

VREF-

TRST NJ

VDDA1 V1_ REG

VSS

PWR_ DDR_ DDR_ LP DQS1P DQS1N

W

PWR_

PG3

LAP PG12_ PF13

PC0

ON

PC3 VREF+ PB0

PA3

PE5

VDD

USB_ RREF

PA14

VDD 3V3_ USBHS

VDDA1 V8_ REG

VSS

SEACHADÓIR S_REG
1V8

PH5

DDR_ DQ12

DDR_ DQ11

DDR_ DQM1

Y

PA11

PF14

PA0

PA2

PA5

PF11

PC4

PB1

PC1

PG14

NRST

PF15

USB_ VSS_

PI6-

USB_

PI4-

VDD_

DM2 USBHS BOOT2 DP1 BOOT0 PLL2

PH4

DDR_ DQ15

DDR_ DQ14

AA

VSS

PB11

PA1

PF12

PA4

PC5

PG13

PC2

PDR_ AR

USB_ DP2

PI5-

USB_

BOOT1 DM1

VSS_ PLL2

PA10

PI7

VSS

Taispeánann an figiúr thuas barr an phacáiste view.

MSv65068V5

DS13875 Ath 5

51/219
97

Pinout, cur síos ar phionna agus feidhmeanna malartacha

STM32MP133C/F

Tábla 6. An Finscéal/giorrúcháin a úsáidtear sa tábla pionála

Ainm

Giorrúchán

Sainmhíniú

Ainm bioráin Cineál bioráin
Struchtúr I/O
Nótaí Feidhmeanna malartacha Feidhmeanna breise

Mura sonraítear a mhalairt, is ionann feidhm an bhioráin le linn agus tar éis athshocraithe agus ainm iarbhír an bhioráin.

S

Bioráin soláthair

I

Ionchur amháin bioráin

O

Aschur amháin bioráin

I/O

Bioráin ionchuir/aschuir

A

Biorán leibhéal analógach nó speisialta

FT(U/D/PD) I/O fulangach 5 V (le tarraingt suas / tarraingt anuas / tarraingt anuas in-ríomhchláraithe seasta)

DDR

1.5 V, 1.35 V nó 1.2 VI/O le haghaidh comhéadan DDR3, DDR3L, LPDDR2/LPDDR3

A

Comhartha analógach

RST

Biorán athshocraithe le friotóir tarraingthe suas lag

_f(1) _a(2) _u(3) _h(4)

Rogha do FT I/Os Rogha I2C FM+ Rogha analógach (arna sholáthar ag VDDA don chuid analógach den I/O) Rogha USB (arna sholáthar ag VDD3V3_USBxx don chuid USB den I/O) Aschur ardluais do VDD tipiciúil 1.8V (do SPI, SDMMC, QUADSPI, TRACE)

_vh(5)

Rogha an-ardluais le haghaidh VDD tipiciúil 1.8V (le haghaidh ETH, SPI, SDMMC, QUADSPI, TRACE)

Mura sonraítear a mhalairt le nóta, socraítear gach ionchur/aschur mar ionchur snámhach le linn agus tar éis athshocraithe.

Feidhmeanna roghnaithe trí chláir GPIOx_AFR

Feidhmeanna a roghnaítear/a chumasaítear go díreach trí chláir imeallacha

1. Is iad na struchtúir ionchuir/aschur gaolmhara i dTábla 7 ná: FT_f, FT_fh, FT_fvh 2. Is iad na struchtúir ionchuir/aschur gaolmhara i dTábla 7 ná: FT_a, FT_ha, FT_vha 3. Is iad na struchtúir ionchuir/aschur gaolmhara i dTábla 7 ná: FT_u 4. Is iad na struchtúir ionchuir/aschur gaolmhara i dTábla 7 ná: FT_h, FT_fh, FT_fvh, FT_vh, FT_ha, FT_vha 5. Is iad na struchtúir ionchuir/aschur gaolmhara i dTábla 7 ná: FT_vh, FT_vha, FT_fvh

52/219

DS13875 Ath 5

STM32MP133C/F

Pinout, cur síos ar phionna agus feidhmeanna malartacha

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

K10 F6 U14 A2 D2 A2 A1 A1 T5 M6 F3 U7
D4 E4 B2
B2 D1 B3 B1 G6 C2
C3 E2 C3 F6 D4 E7 E4 E1 B1
C2 G7 D3
C1 G3 C1

VDDCORE S

PA9

Ionchur/Aschur FT_h

VSS VDD

S

S

PE11

Ionchur/Aschur FT_vh

PF5

Ionchur/Aschur FT_h

PD3

Ionchur/Aschur FT_f

PE14

Ionchur/Aschur FT_h

VDDCPU

S

PD0

Ionchur/Aschur FT

PH12

Ionchur/Aschur FT_fh

PB6

Ionchur/Aschur FT_h

TIM1_CH2, I2C3_SMBA,

DFSDM1_DATIN0, USART1_TX, UART4_TX,

FMC_NWAIT(tosaithe)

TIM1_CH2,

USART2_CTS/USART2_NSS,

SAI1_D2,

SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,

ETH2_MII_TX_ER,

ETH1_MII_TX_ER,

FMC_D8(tosaithe)/FMC_AD8

TRACED12, DFSDM1_CKIN0, I2C1_SMBA, FMC_A5

TIM2_CH1,

USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,

SAI1_D3, FMC_CLK

TIM1_BKIN, SAI1_D4,

UART8_RTS/UART8_DE,

QUADSPI_BK1_NCS,

QUADSPI_BK2_IO2,

FMC_D11(tosaithe)/FMC_AD11

SAI1_MCLK_A, SAI1_CK1,

FDCAN1_RX,

FMC_D2(tosaithe)/FMC_AD2

USART2_TX, TIM5_CH3,

DFSDM1_CKIN1, I2C3_SCL,

SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,

SAI1_CK2, ETH1_MII_CRS,

FMC_A6

TRACED6, TIM16_CH1N,

TIM4_CH1, TIM8_CH1,

USART1_TX, SAI1_CK2, QUADSPI_BK1_NCS,

ETH2_MDIO, FMC_NE3,

HDP6




TAMP_IN6 –

DS13875 Ath 5

53/219
97

Pinout, cur síos ar phionna agus feidhmeanna malartacha

STM32MP133C/F

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5

VSS VDD PD6 PH8 PB8
PA12 VDDCPU
PH2 VSS PD11
PG9 PF8 VDD

S

S

Ionchur/Aschur FT

Ionchur/Aschur FT_fh

Ionchur/Aschur FT_f

Ionchur/Aschur FT_h

S

Ionchur/Aschur FT_h

S

Ionchur/Aschur FT_h

Ionchur/Aschur FT_f

Ionchur/Aschur FT_h

S

TIM16_CH1N, SAI1_D1, SAI1_SD_A, UART4_TX (tosaithe)

TRACED9, TIM5_ETR,

USART2_RX, I2C3_SDA,

FMC_A8, HDP2

TIM16_CH1, TIM4_CH3,

I2C1_SCL, I2C3_SCL,

DFSDM1_DATIN1,

UART4_RX, SAI1_D1,

FMC_D13(tosaithe)/FMC_AD13

TIM1_ETR, SAI2_MCLK_A,

USART1_RTS/USART1_DE,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

CRS_DV, FMC_A7

LPTIM1_IN2, UART7_TX,

QUADSPI_BK2_IO0 (tosaithe),

ETH2_MII_CRS,

ETH1_MII_CRS, FMC_NE4,

ETH2_RGMII_CLK125

LPTIM2_IN2, I2C4_SMBA,

USART3_CTS/USART3_NSS,

SPDIFRX_IN0,

QUADSPI_BK1_IO2,

ETH2_RGMII_CLK125,

FMC_CLE(tosaithe)/FMC_A16,

UART7_RX

DBTRGO, I2C2_SDA,

USART6_RX, SPDIFRX_IN3, FDCAN1_RX, FMC_NE2,

FMC_NCE(tosaithe)

TIM16_CH1N, TIM4_CH3,

TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,

QUADSPI_BK1_IO0 (tosaithe)



WKUP1

54/219

DS13875 Ath 5

STM32MP133C/F

Pinout, cur síos ar phionna agus feidhmeanna malartacha

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

F3 J3 H5
F9 D8 G5 F2 H1 G3 G4 G8 H4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5

PG8

Ionchur/Aschur FT_h

VDDCPU PG5

S

Ionchur/Aschur FT_h

PG15

Ionchur/Aschur FT_h

PG10

Ionchur/Aschur FT_h

VSS

S

PF10

Ionchur/Aschur FT_h

VDDCORE S

PF6

Ionchur/Aschur FT_vh

VSS VDD

S

S

PF9

Ionchur/Aschur FT_h

TIM2_CH1, TIM8_ETR,

SPI5_MISO, SAI1_MCLK_B,

USART3_RTS/USART3_DE,

SPDIFRX_IN2,

QUADSPI_BK2_IO2,

QUADSPI_BK1_IO3,

FMC_NE2, ETH2_CLK

TIM17_CH1, ETH2_MDC, FMC_A15

USART6_CTS/USART6_NSS,

UART7_CTS, QUADSPI_BK1_IO1,

ETH2_PHY_INTN

SPI5_SCK, SAI1_SD_B,

UART8_CTS, FDCAN1_TX, QUADSPI_BK2_IO1 (tosaithe),

FMC_NE3

TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, – USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(tosaithe)

TIM16_CH1, SPI5_NSS,

UART7_RX (tosaithe),

QUADSPI_BK1_IO2, ETH2_MII_TX_EN/ETH2_

RGMII_TX_CTL/ETH2_RMII_

TX_EN

TIM17_CH1N, TIM1_CH1,

DFSDM1_CKIN3, SAI1_D4,

UART7_CTS, UART8_RX, TIM14_CH1,

QUADSPI_BK1_IO1 (tosaithe),

QUADSPI_BK2_IO3, FMC_A9

TAMP_IN4

TAMP_IN1 –

DS13875 Ath 5

55/219
97

Pinout, cur síos ar phionna agus feidhmeanna malartacha

STM32MP133C/F

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
H1 H7 K3
J1 N1 J2 J5 J1 K2 J4 J2 K1 H2 H8 L4 K4 M3 M3

PE4 VDDCPU
PB2 VSS PH7
PH11
PD13 VDD_PLL VSS_PLL
PI3 PC13

Ionchur/Aschur FT_h

S

Ionchur/Aschur FT_h

S

Ionchur/Aschur FT_fh

Ionchur/Aschur FT_fh

Ionchur/Aschur FT_h

S

S

Ionchur/Aschur FT

Ionchur/Aschur FT

SPI5_MISO, SAI1_D2,

DFSDM1_DATIN3,

TIM15_CH1N, I2S_CKIN,

SAI1_FS_A, UART7_RTS/UART7_DE,

UART8_TX,

QUADSPI_BK2_NCS,

FMC_NCE2, FMC_A25

RTC_OUT2, SAI1_D1,

I2S_CKIN, SAI1_SD_A,

UART4_RX,

QUADSPI_BK1_NCS(tosaithe),

ETH2_MDIO, FMC_A6

TAMP_IN7

SAI2_FS_B, I2C3_SDA,

SPI5_SCK,

QUADSPI_BK2_IO3, ETH2_MII_TX_CLK,

ETH1_MII_TX_CLK,

QUADSPI_BK1_IO3

SPI5_NSS, TIM5_CH2,

SAI2_SD_A,

SPI2_NSS/I2S2_WS,

I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,

ETH2_MII_RX_CLK/ETH2_

RGMII_RX_CLK/ETH2_RMII_

TAG_CLK, FMC_A12

LPTIM2_ETR, TIM4_CH2,

TIM8_CH2, SAI1_CK1,

SAI1_MCLK_A, USART1_RX, QUADSPI_BK1_IO3,

QUADSPI_BK2_IO2,

FMC_A18

(1)

SPDIFRX_IN3,

TAMP_IN4/TAMP_

ETH1_MII_RX_ER

AMACH5, WKUP2

RTC_OUT1/RTC_TS/

(1)

RTC_LSCO, TAMP_IN1/TAMP_

AMACH2, WKUP3

56/219

DS13875 Ath 5

STM32MP133C/F

Pinout, cur síos ar phionna agus feidhmeanna malartacha

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

J3 J4 N5

PI2

Ionchur/Aschur FT

(1)

SPDIFRX_IN2

TAMP_IN3/TAMP_ OUT4, WKUP5

K5 N4 P4

PI1

Ionchur/Aschur FT

(1)

SPDIFRX_IN1

RTC_OUT2/RTC_ LSCO,
TAMP_IN2/TAMP_ OUT3, WKUP4

F13 L2 Faoi13

VSS

S

J2 J5 L2

VBAT

S

L4 N3 P5

PI0

Ionchur/Aschur FT

(1)

SPDIFRX_IN0

TAMP_IN8/TAMP_ AMACH1

K2 M2

L3

PC15OSC32_OUT

I/O

FT

(1)

OSC32_OUT

F15 N2 Faoi 16

VSS

S

K1 M1 M2

PC14OSC32_IN

I/O

FT

(1)

OSC32_IN

G7 E3 V16

VSS

S

H9 K6 N15 VDDCORE S

M10 M4 N9

VDD

S

G8 E6 W16

VSS

S

USART2_RX,

L2 P3 N2

PF4

Ionchur/Aschur FT_h

ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_

RXD0, FMC_A4

MCO1, SAI2_MCLK_A,

TIM8_BKIN2, I2C4_SDA,

SPI5_MISO, SAI2_CK1,

M2 J8 P2

PA8

Ionchur/Aschur FT_fh –

USART1_CK, SPI2_MOSI/I2S2_SDO,

OTG_HS_SOF,

ETH2_MII_RXD3/ETH2_

RGMII_RXD3, FMC_A21

TRACECLK, TIM2_ETR,

I2C4_SCL, SPI5_MOSI,

SAI1_FS_B,

L1 T1 N1

PE2

Ionchur/Aschur FT_fh

USART6_RTS/USART6_DE, SPDIFRX_IN1,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, FMC_A23

DS13875 Ath 5

57/219
97

Pinout, cur síos ar phionna agus feidhmeanna malartacha

STM32MP133C/F

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

M1 J7 P3

PF7

Ionchur/Aschur FT_vh –

M3 R1 R2

PG11

Ionchur/Aschur FT_vh –

L3 J6 N3

PH6

Ionchur/Aschur FT_fh –

N2 P4 R1

PG1

Ionchur/Aschur FT_vh –

M11 – N12

VDD

S

N1 R2 T2

PE6

Ionchur/Aschur FT_vh –

P1 P1 T3 PH0-OSC_IN I/O FT

G9 U1 N11

VSS

S

P2 P2 U2 PH1-OSC_OUT I/O FT

R2 T2 R3

PH3

Ionchur/Aschur FT_fh –

M5 L5 U3 VSS_ANA S

TIM17_CH1, UART7_TX (tosaithe),
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0, FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1, FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2, QUADSPI_BK1_NCS
LPTIM1_ETR, TIM4_ETR, SAI2_FS_A, I2C2_SMBA,
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0

MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22



I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0




OSC_IN OSC_OUT –

58/219

DS13875 Ath 5

STM32MP133C/F

Pinout, cur síos ar phionna agus feidhmeanna malartacha

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

L5 U2 W1

PG3

Ionchur/Aschur FT_fvh –

TIM8_BKIN2, I2C2_SDA, SAI2_SD_B, FDCAN2_RX, ETH2_RGMII_GTX_CLK,
ETH1_MDIO, FMC_A13

M4 L4 V2 VDD_ANA S

R1 U3 V3

PG2

Ionchur/Aschur FT

MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC

T1 L6 W2

PG12

Ionchur/Aschur FT

LPTIM1_IN1, SAI2_SCK_A,

SAI2_CK2,

USART6_RTS/USART6_DE,

USART3_CTS,

ETH2_PHY_INTN,

ETH1_PHY_INTN,

ETH2_MII_RX_DV/ETH2_

RGMII_RX_CTL/ETH2_RMII_

CRS_DV

F7 P6 R5

VDD

S

G10 E8 T1

VSS

S

N3 R3 V1

MCO1, USART2_CK,

I2C2_SCL, I2C3_SDA,

SPDIFRX_IN0,

PD7

Ionchur/Aschur FT_fh

ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_

TAG_CLK,

QUADSPI_BK1_IO2,

FMC_NE1

P3 K7 T4

PA13

Ionchur/Aschur FT

DBTRGO, DBTRGI, MCO1, UART4_TX

R3 R4 W3 PWR_CPU_ON O FT

T2 N5 Y1

PA11

Ionchur/Aschur FT_f

TIM1_CH4, I2C5_SCL,

SPI2_NSS/I2S2_WS,

USART1_CTS/USART1_NSS,

ETH2_MII_RXD1/ETH2_

RGMII_RXD1/ETH2_RMII_

RXD1, ETH1_CLK,

ETH2_CLK

N5 M6 AA2

PB11

TIM2_CH4, LPTIM1_OUT,

I2C5_SMBA, USART3_RX,

Ionchur/Aschur FT_vh –

ETH1_MII_TX_EN/ETH1_

RGMII_TX_CTL/ETH1_RMII_

TX_EN




TEIP TOSAITHEACH –

DS13875 Ath 5

59/219
97

Pinout, cur síos ar phionna agus feidhmeanna malartacha

STM32MP133C/F

Uimhir PIN

Tábla 7. Sainmhínithe liathróide STM32MP133C/F (ar lean)

Feidhmeanna liathróide

Ainm bioráin (feidhm i ndiaidh
athshocrú)

Feidhmeanna malartacha

Feidhmeanna breise

LFBGA289 TFBGA289 TFBGA320
Struchtúr I/O de chineál bioráin
Nótaí

P4 U4

Y2

PF14(JTCK/SW CLK)

I/O

FT

(2)

U3 L7 Y3

PA0

Ionchur/Aschur FT_a –

JTCK/SWCLK
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS, ETH2_MII_CRS

N6 T3 W4

PF13

TIM2_ETR, SAI1_MCLK_B,

Ionchur/Aschur FT_a –

DFSDM1_DATIN3,

USART2_TX, UART5_RX

G11 E10 P7

F10 -

R4 K8 AA3

P5 R5 Y4 U4 M7 Y5

VSS VDD PA1
PA2
PA5

S

S

Ionchur/Aschur FT_a

Iontráil/Aschur FT_a Iontráil/Aschur FT_a

TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, – USART2_RTS/USART2_DE,
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK

TIM2_CH3, TIM5_CH3, – LPTIM4_OUT, TIM15_CH1,
USART2_TX, ETH1_MDIO

TIM2_CH1/TIM2_ETR,

USART2_CK, TIM8_CH1N,

SAI1_D1, SPI1_NSS/I2S1_WS,

SAI1_SD_A, ETH1_PPS_OUT,

ETH2_PPS_OUT

T3 T4 W5

SAI1_SCK_A, SAI1_CK2,

PC0

Iontráil/Aschur FT_ha –

I2S1_MCK, SPI1_MOSI/I2S1_SDO,

USART1_TX

T4 J9 AA4
R6 U6 W7 P7 U5 ​​U8 P6 T6 V8

PF12

Ionchur/Aschur FT_vha –

VREF+

S

VDDA

S

VREF-

S

SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER, ETH1_RGMII_CLK125



ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10

ADC1_INP3, ADC2_INP3
ADC1_INP1, ADC2_INP1
ADC1_INP2
ADC1_INP0, ADC1_INN1, ADC2_INP0, ADC2_INN1, TAMP_IN3
ADC1_INP6, ADC1_INN2

60/219

DS13875 Ath 5

STM 3

Doiciméid / Acmhainní

STMicroelectronics STM32MP133C F 32-giotán Arm Cortex-A7 1GHz MPU [pdfTreoir Úsáideora
STM32MP133C F 32-giotán Arm Cortex-A7 1GHz MPU, STM32MP133C, F 32-giotán Arm Cortex-A7 1GHz MPU, Arm Cortex-A7 1GHz MPU, 1GHz, MPU

Tagairtí

Fág trácht

Ní fhoilseofar do sheoladh ríomhphoist. Tá réimsí riachtanacha marcáilte *