STMicroelectronics STM32MP133C F 32-бит Arm Cortex-A7 1GHz MPU
Үзүүлэлтүүд
- Гол хэсэг: Arm Cortex-A7
- Санах ой: Гадаад SDRAM, Embedded SRAM
- Өгөгдлийн автобус: 16 битийн зэрэгцээ интерфейс
- Аюулгүй байдал/Аюулгүй байдал: Дахин тохируулах ба тэжээлийн удирдлага, LPLV-Stop2, Зогсоол
- Багц: LFBGA, TFBGA, хамгийн бага давтамж нь 0.5 мм
- Цагийн менежмент
- Ерөнхий зориулалтын оролт/гаралт
- Харилцан холболтын матриц
- 4 DMA хянагч
- Харилцаа холбооны захын төхөөрөмж: 29 хүртэл
- Аналог дагалдах төхөөрөмжүүд: 6
- Цаг хэмжигч: 24 хүртэл, Харагч нохой: 2
- Техник хангамжийн хурдатгал
- Дибаг хийх горим
- Гал хамгаалагч: AES 3072 түлхүүрийн өвөрмөц ID болон HUK зэрэг 256 бит
- ECOPACK2 нийцтэй
Arm Cortex-A7 дэд систем
STM7MP32C/F-ийн Arm Cortex-A133 дэд систем нь...
Дурсамж
Энэ төхөөрөмж нь өгөгдөл хадгалахад зориулагдсан External SDRAM болон Embedded SRAM агуулсан…
DDR хянагч
DDR3/DDR3L/LPDDR2/LPDDR3 хянагч нь санах ойн хандалтыг удирддаг…
Эрчим хүчний хангамжийн менежмент
Цахилгаан хангамжийн схем ба хянагч нь эрчим хүчний тогтвортой хангамжийг баталгаажуулдаг ...
Цагийн менежмент
RCC нь цагийн хуваарилалт болон тохиргоог зохицуулдаг...
Ерөнхий зориулалтын оролт/гаралт (GPIOs)
GPIO-ууд нь гадаад төхөөрөмжүүдэд зориулсан интерфэйсийн боломжоор хангадаг…
TrustZone хамгаалалтын хянагч
ETZPC нь хандалтын эрхийг удирдах замаар системийн аюулгүй байдлыг сайжруулдаг...
Автобус хоорондын холболтын матриц
Матриц нь өөр өөр модулиудын хооронд өгөгдөл дамжуулахад тусалдаг ...
Түгээмэл асуултууд
Асуулт: Харилцаа холбооны дагалдах хэрэгслийн хамгийн их тоо хэд вэ?
Х: STM32MP133C/F нь 29 хүртэлх холбооны дагалдах төхөөрөмжийг дэмждэг.
А: Хичнээн аналог дагалдах төхөөрөмж байгаа вэ?
Х: Төхөөрөмж нь төрөл бүрийн аналог функцүүдэд зориулсан 6 аналог дагалдах төхөөрөмжийг санал болгодог.
“`
STM32MP133C STM32MP133F
Arm® Cortex®-A7 1 GHz хүртэл, 2×ETH, 2×CAN FD, 2×ADC, 24 таймер, аудио, крипто болон adv. аюулгүй байдал
Мэдээллийн хуудас - үйлдвэрлэлийн өгөгдөл
Онцлогууд
ST сүүлийн үеийн патентлагдсан технологийг багтаасан
Гол
· 32-бит Arm® Cortex®-A7 L1 32-Kbyte I / 32-Kbyte D 128-Kbyte нэгдсэн 2-р түвшний кэш Arm® NEONTM болон Arm® TrustZone®
Дурсамж
· LPDDR1/LPDDR2-3 хүртэл 1066 Гбайт хүртэл гадаад DDR санах ой 16 бит хүртэл DDR3/DDR3L-1066 16 бит
· 168 Кбайт дотоод SRAM: AXI SYSRAM 128 Кбайт + AHB SRAM 32 Кбайт ба нөөц домайн дахь 8 Кбайт SRAM
· Хос Quad-SPI санах ойн интерфейс · Уян хатан гадаад санах ойн хянагч хүртэл
16 битийн өгөгдлийн автобус: 8 бит хүртэлх ECC бүхий гадаад IC болон SLC NAND санах ойг холбох зэрэгцээ интерфейс
Аюулгүй байдал/аюулгүй байдал
· Аюулгүй ачаалах, TrustZone® нэмэлт төхөөрөмж, 12 xtamper тээглүүр, үүнд 5 х идэвхтэй tampers
· Температур, ботьtage, давтамж ба 32 кГц хяналт
Дахин тохируулах ба эрчим хүчний менежмент
· 1.71 В-оос 3.6 VI/O-ийн тэжээл (5 V-д тэсвэртэй I/Os) · POR, PDR, PVD болон BOR · Чип дээрх LDOs (USB 1.8 V, 1.1 V) · Нөөц зохицуулагч (~0.9 V) · Дотоод температур мэдрэгч · Бага эрчим хүчний горим: Унтах, Зогсоох, LPLVS
LPLV-Stop2 болон Standby
LFBGA
TFBGA
LFBGA289 (14 × 14мм) Давирхай 0.8 мм
TFBGA289 (9 × 9 мм) TFBGA320 (11 × 11 мм)
хамгийн бага алхам 0.5 мм
· Зогсоолын горимд DDR хадгалах · PMIC хамтрагч чипийн удирдлага
Цагны менежмент
· Дотоод осциллятор: 64 МГц HSI осциллятор, 4 МГц CSI осциллятор, 32 кГц LSI осциллятор
· Гадаад осциллятор: 8-48 МГц HSE осциллятор, 32.768 кГц LSE осциллятор
· Бутархай горимтой 4 × PLL
Ерөнхий зориулалтын оролт/гаралт
· Тасалдах чадвартай 135 хүртэлх найдвартай оролт гаралтын портууд
· 6 хүртэл удаа сэрээх
Харилцан холболтын матриц
· 2 автобус матриц 64 битийн Arm® AMBA® AXI харилцан холболт, 266 МГц хүртэл 32 битийн Arm® AMBA® AHB харилцан холболт, 209 МГц хүртэл
CPU-г буулгах 4 DMA хянагч
· Нийт 56 физик суваг
· 1 x өндөр хурдны ерөнхий зориулалтын мастер шууд санах ойн хандалтын хянагч (MDMA)
· FIFO бүхий 3 × хос порттой DMA ба захын төхөөрөмжийг оновчтой удирдахын тулд чиглүүлэгчийн чадавхийг хүсэх
2024 оны есдүгээр сар
Энэ бол бүрэн үйлдвэрлэсэн бүтээгдэхүүний талаарх мэдээлэл юм.
DS13875 Илч 5
1/219
www.st.com
STM32MP133C/F
29 хүртэлх холбооны нэмэлт төхөөрөмж
· 5 × I2C FM+ (1 Мбит/с, SMBus/PMBusTM) · 4 x UART + 4 x USART (12.5 Мбит/с,
ISO7816 интерфэйс, LIN, IrDA, SPI) · 5 × SPI (50 Мбит/с, түүний дотор бүрэн дуплекстэй 4)
Дотоод аудио PLL эсвэл гадаад цагаар дамжуулан I2S аудио ангиллын нарийвчлал)(+2 QUADSPI + USART-тай 4) · 2 × SAI (стерео аудио: I2S, PDM, SPDIF Tx) · 4 оролттой SPDIF Rx · 2 × SDMMC 8 бит хүртэл (SD/e·MMCTM2 ×DIOAN-г дэмждэг) 2 × USB 2.0 өндөр хурдны хост эсвэл 1 × USB 2.0 өндөр хурдны хост
+ 1 × USB 2.0 өндөр хурдны OTG нэгэн зэрэг · 2 x Ethernet MAC/GMAC IEEE 1588v2 техник хангамж, MII/RMII/RGMII
6 аналог нэмэлт төхөөрөмж
· 2 × ADC 12 битийн дээд тал нь. 5 Msps хүртэлх нарийвчлал
· 1 х температур мэдрэгч · 1 х сигма-дельта модуляторын дижитал шүүлтүүр
(DFSDM) 4 суваг, 2 шүүлтүүртэй · Дотоод эсвэл гадаад ADC лавлагаа VREF+
24 хүртэл таймер, 2 харуул
· 2 хүртэлх IC/OC/PWM эсвэл импульсийн тоолуур болон квадрат (өсөлт) кодлогч оролттой 32 × 4 битийн таймер
· 2 × 16 битийн дэвшилтэт таймер · 10 × 16 битийн ерөнхий зориулалтын таймер (үүнд
PWM-гүй 2 үндсэн таймер) · 5 × 16 битийн бага чадлын таймер · RTC-ийг секундын нарийвчлалтайгаар хамгаална.
техник хангамжийн хуанли · 4 Cortex®-A7 системийн таймер (аюулгүй,
аюулгүй биш, виртуаль, гипервизор) · 2 × бие даасан харуул
Техник хангамжийн хурдатгал
· AES 128, 192, 256 DES/TDES
2 (бие даасан, бие даасан хамгаалалттай) 5 (2 хамгаалалттай) 4 5 (3 хамгаалалттай)
4 + 4 (хамгаалах боломжтой 2 USART орно), зарим нь ачаалах эх үүсвэр байж болно
2 (4 хүртэлх аудио суваг), I2S мастер/боол, PCM оролт, SPDIF-TX 2 порттой
BCD-тэй суулгагдсан HSPHY BCD-тэй Embedded HS PHY (хамгаалах боломжтой), ачаалах эх үүсвэр байж болно
Хост болон OTG 2 оролтуудын хооронд 4 × HS хуваалцсан
2 (1 × TTCAN), цагийн тохируулга, 10 Кбайт хуваалцсан буфер 2 (8 + 8 бит) (хамгаалах боломжтой), e·MMC эсвэл SD нь ачаалах эх үүсвэр байж болно SD картын интерфейсийн нэмэлт 2 бие даасан тэжээлийн хангамж
1 (хос дөрвөлжин) (хамгаалах боломжтой), ачаалах эх үүсвэр байж болно
–
–
Ачаалах
–
Ачаалах
Ачаалах
(1)
Зэрэгцээ хаяг/өгөгдөл 8/16-бит FMC Зэрэгцээ AD-mux 8/16-бит
NAND 8/16-бит 10/100М/Гигабит Ethernet DMA криптограф
Хэш Жинхэнэ санамсаргүй тоо үүсгэгч Гал хамгаалагч (нэг удаагийн програмчлах боломжтой)
4 × CS, 4 × 64 Мбайт хүртэл
Тийм, 2× CS, SLC, BCH4/8 нь PTP болон EEE (хамгаалалттай) бүхий 2 x (MII, RMI, RGMII) ачаалах эх үүсвэр байж болно.
3 тохиолдол (1 аюулгүй), 33 сувгийн MDMA PKA (DPA хамгаалалттай), DES, TDES, AES (DPA хамгаалалттай)
(бүгд аюулгүй) SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3, HMAC
(хамгаалалттай) True-RNG (аюулгүй) 3072 үр дүнтэй бит (аюулгүй, 1280 бит хэрэглэгчдэд боломжтой)
–
Ачаалах -
–
16/219
DS13875 Илч 5
STM32MP133C/F
Тодорхойлолт
Хүснэгт 1. STM32MP133C/F-ийн онцлог ба захын тоо (үргэлжлэл)
STM32MP133CAE STM32MP133FAE STM32MP133CAG STM32MP133FAG STM32MP133CAF STM32MP133FAF Төрөл бүрийн
Онцлогууд
LFBGA289
TFBGA289
TFBGA320
Тасалдалтай GPIO (нийт тоо)
135(2)
Хамгаалах боломжтой GPIOs Wakeup pins
Бүгд
6
Tampэр зүү (идэвхтэй tampэрт)
12 (5)
DFSDM 12 бит хүртэл синхрончлогдсон ADC
4 шүүлтүүр бүхий 2 оролтын суваг
–
2(3) (5 бит тус бүр дээр 12 Msps хүртэл) (аюулгүй)
ADC1: 19 суваг, үүнд 1x дотоод, 18 суваг ашиглах боломжтой
Нийт 12 битийн ADC суваг(4)
8x дифференциалыг багтаасан хэрэглэгч
–
ADC2: 18 суваг, үүнд 6x дотоод, 12 суваг ашиглах боломжтой
6x дифференциалыг багтаасан хэрэглэгч
Дотоод ADC VREF VREF+ оролтын зүү
1.65 В, 1.8 В, 2.048 В, 2.5 В эсвэл VREF+ оролт –
Тиймээ
1. QUADSPI нь тусгай зориулалтын GPIO-с эсвэл зарим FMC Nand8 ачаалах GPIO (PD4, PD1, PD5, PE9, PD11, PD15) ашиглан ачаалж болно (Хүснэгт 7: STM32MP133C/F бөмбөгний тодорхойлолтыг үзнэ үү).
2. Энэхүү нийт GPIO тоонд дөрвөн Ж орноTAG Хязгаарлагдмал хэрэглээтэй GPIO болон гурван BOOT GPIO (хязгаарыг хайх эсвэл ачаалах үед гадаад төхөөрөмжийн холболттой зөрчилдөж болзошгүй).
3. ADC-г хоёуланг нь ашиглах үед цөмийн цаг нь ADC-ийн аль алинд нь ижил байх ёстой бөгөөд суулгагдсан ADC-ийн урьдчилан тохируулагчийг ашиглах боломжгүй.
4. Үүнээс гадна дотоод сувгууд байдаг: – ADC1 дотоод суваг: VREFINT – ADC2 дотоод суваг: температур, дотоод хэмжээtage лавлагаа, VDDCORE, VDDCPU, VDDQ_DDR, VBAT / 4.
DS13875 Илч 5
17/219
48
Тодорхойлолт 18/219
STM32MP133C/F
Зураг 1. STM32MP133C/F блок диаграмм
IC хангамж
@VDDA
HSI
AXIM: Arm 64-bit AXI interconnect (266 MHz) T
@VDDCPU
GIC
T
Cortex-A7 CPU 650/1000 MHz + MMU + FPU + NEONT
32 мянган доллар
32 мянган I доллар
CNT (таймер) Т
ETM
T
2561K2B8LK2B$L+2$SCU T
асинк
128 бит
TT
CSI
LSI
Дибаг хийх хугацааamp
генератор TSGEN
T
DAP
(JTAG/SWD)
SYSRAM 128KB
ROM 128KB
38
2 x ETH MAC
10/100/1000(GMII байхгүй)
FIFO
ТТ
T
BKPSRAM 8KB
T
RNG
T
ХЭШ
16б PHY
DDRCTRL 58
LPDDR2/3, DDR3/3L
асинк
T
CRYP
T
SAES
DDRMCE T TZC T
DDRPHYC
T
13
DLY
8б QUADSPI (хос) Т
37
16b
ӨМХ
T
ХХЗХ
T
DLYBSD1
(SDMMC1 DLY удирдлага)
T
DLYBSD2
(SDMMC2 DLY удирдлага)
T
DLYBQS
(QUADSPI DLY удирдлага)
FIFO FIFO
DLY DLY
14 8б SDMMC1 T 14 8b SDMMC2 Т
PHY
2
USBH
2
(2xHS хост)
PLLUSB
FIFO
T
PKA
FIFO
T MDMA 32 суваг
AXIMC TT
17 16b Trace port
ETZPC
T
IWDG1
T
@VBAT
BSEC
T
OTP гал хамгаалагч
@VDDA
2
RTC / AWU
T
12
TAMP / Нөөц бүртгэл Т
@VBAT
2
LSE (32 кГц XTAL)
T
Системийн цаг хугацаа STGENC
үе
STGENR
USBPHYC
(USB 2 x PHY удирдлага)
IWDG2
@VBAT
@VDDA
1
VREFBUF
T
4
16б LPTIM2
T
1
16б LPTIM3
T
1
16б LPTIM4
1
16б LPTIM5
3
BOOT зүү
SYSCFG
T
8
8b
HDP
10 16б TIM1/PWM 10 16б TIM8/PWM
13
SAI1
13
SAI2
9
4 сувгийн DFSDM
Буфер 10KB CCU
4
FDCAN1
4
FDCAN2
FIFO FIFO
APB2 (100 МГц)
8 КБ FIFO
APB5 (100 МГц)
APB3 (100 МГц)
APB4
асинхронгуй AHB2APB
SRAM1 16KB T SRAM2 8KB T SRAM3 8KB T
AHB2APB
DMA1
8 урсгал
DMAMUX1
DMA2
8 урсгал
DMAMUX2
DMA3
8 урсгал
T
PMB (үйл явцын хяналт)
DTS (тоон температур мэдрэгч)
Ботьtage зохицуулагчид
@VDDA
Нийлүүлэлтийн хяналт
FIFO
FIFO
FIFO
2×2 матриц
AHB2APB
64 бит AXI
64 битийн AXI мастер
32 бит AHB 32 бит AHB мастер
32 битийн APB
T TrustZone аюулгүй байдлын хамгаалалт
AHB2APB
APB2 (100 МГц)
APB1 (100 МГц)
FIFO FIFO FIFO FIFO FIFO
MLAHB: Arm 32-бит олон AHB автобусны матриц (209 МГц)
APB6
FIFO FIFO FIFO FIFO
@VBAT
T
FIFO
HSE (XTAL)
2
PLL1/2/3/4
T
RCC
5
T PWR
9
T
EXTI
16 нэмэлт
176
T
USBO
(OTG HS)
PHY
2
T
12б ADC1
18
T
12б ADC2
18
T
GPIOA
16b
16
T
GPIOB
16b
16
T
GPIOC
16b
16
T
GPIOD
16b
16
T
GPIOE
16b
16
T
GPIOF
16b
16
T
GPIOG 16b 16
T
GPIOH
16b
15
T
GPIOI
16b
8
AHB2APB
T
USART1
IrDA ухаалаг карт
5
T
USART2
IrDA ухаалаг карт
5
T
SPI4/I2S4
5
T
SPI5
4
T
I2C3/SMBUS
3
T
I2C4/SMBUS
3
T
I2C5/SMBUS
3
Filter Filter Filter
T
TIM12
16b
2
T
TIM13
16b
1
T
TIM14
16b
1
T
TIM15
16b
4
T
TIM16
16b
3
T
TIM17
16b
3
TIM2 TIM3 TIM4
32b
5
16b
5
16b
5
TIM5 TIM6 TIM7
32b
5
16b
16b
LPTIM1 16b
4
USART3
IrDA ухаалаг карт
5
UART4
4
UART5
4
UART7
4
UART8
4
Шүүлтүүр шүүлтүүр
I2C1/SMBUS
3
I2C2/SMBUS
3
SPI2/I2S2
5
SPI3/I2S3
5
USART6
IrDA ухаалаг карт
5
SPI1/I2S1
5
FIFO FIFO
FIFO FIFO
MSv67509V2
DS13875 Илч 5
STM32MP133C/F
3
Функциональ дууссанview
Функциональ дууссанview
3.1
3.1.1
3.1.2
Arm Cortex-A7 дэд систем
Онцлогууд
· ARMv7-A архитектур · 32 Кбайт L1 зааврын кэш · 32 Кбайт L1 өгөгдлийн кэш · 128 Кбайт түвшний 2 кэш · Arm + Thumb®-2 зааварчилгааны багц · Arm TrustZone аюулгүй байдлын технологи · Arm NEON дэвшилтэт SIMD · DSP болон SIMD өргөтгөлүүд · VFPv4 програм хангамжийн хөвөгч цэгийн дэмжлэг · MET (модуль) 160 хуваалцсан захын тасалдал бүхий нэгдсэн ерөнхий тасалдал хянагч (GIC) · Нэгдсэн ерөнхий таймер (CNT)
Дууслааview
Cortex-A7 процессор нь өндөр чанартай элэгддэг төхөөрөмж болон бусад бага чадалтай суулгагдсан болон хэрэглээний програмуудад баялаг гүйцэтгэлийг хангах зорилготой эрчим хүчний хэмнэлттэй хэрэглээний процессор юм. Энэ нь Cortex-A20-аас 5%-иар илүү дан утастай гүйцэтгэлээр хангадаг ба Cortex-A9-ээс ижил төстэй гүйцэтгэлээр хангадаг.
Cortex-A7 нь техник хангамж, NEON, 15 битийн AMBA 17 AXI автобусны интерфейс зэрэгт виртуалчлалын дэмжлэг үзүүлэх зэрэг өндөр хүчин чадалтай Cortex-A128 болон CortexA4 процессоруудын бүх боломжуудыг агуулсан.
Cortex-A7 процессор нь эрчим хүчний хэмнэлттэй 8 секунд дээр суурилдагtagCortex-A5 процессорын e дамжуулах хоолой. Энэ нь мөн бага чадалтай, гүйлгээний хоцрогдол багатай, кэшийн засвар үйлчилгээнд зориулсан үйлдлийн системийн сайжруулсан дэмжлэгтэй нэгдсэн L2 кэшийн давуу талтай. Дээрээс нь салбаруудын таамаглал сайжирч, санах ойн системийн гүйцэтгэл сайжирч, 64 битийн ачаалах зам, 128 битийн AMBA 4 AXI автобус, TLB-ийн хэмжээ нэмэгдсэн (Cortex-A256 ба Cortex-A128-д 9 оруулгаас 5 оруулга хүртэл) зэрэг том ажлын ачааллын гүйцэтгэлийг нэмэгдүүлсэн. web үзэх.
Thumb-2 технологи
Уламжлалт Arm кодын хамгийн дээд гүйцэтгэлийг хангахын зэрэгцээ зааврыг хадгалахад шаардагдах санах ойг 30% хүртэл бууруулдаг.
TrustZone технологи
Дижитал эрхийн менежментээс цахим төлбөр хүртэлх аюулгүй байдлын хэрэглээний найдвартай хэрэгжилтийг хангана. Технологи, салбарын түншүүдийн өргөн дэмжлэг.
DS13875 Илч 5
19/219
48
Функциональ дууссанview
STM32MP133C/F
НЕОН
NEON технологи нь видео кодчилол/декод тайлах, 2D/3D график, тоглоом тоглох, аудио болон ярианы боловсруулалт, зураг боловсруулах, телефон утас, дууны синтез зэрэг мультимедиа болон дохио боловсруулах алгоритмуудыг хурдасгах боломжтой. Cortex-A7 нь Cortex-A7 хөвөгч цэгийн нэгжийн (FPU) гүйцэтгэл, функцийг хоёуланг нь санал болгодог хөдөлгүүр бөгөөд зөөвөрлөгч болон дохио боловсруулах функцийг цаашид хурдасгах NEON дэвшилтэт SIMD зааврыг хэрэгжүүлдэг. NEON нь Cortex-A7 процессорын FPU-г өргөтгөж, 64, 128, 8 битийн бүхэл тоо, 16 битийн хөвөгч цэгийн өгөгдлийн тоо хэмжээнээс дээш SIMD үйлдлүүдийг дэмждэг дөрвөлжин MAC болон нэмэлт 32 ба 32 битийн бүртгэлийн багцаар хангадаг.
Техник хангамжийн виртуалчлал
Өгөгдлийн удирдлага, арбитрын өндөр үр ашигтай техник хангамжийн дэмжлэг, ингэснээр олон програм хангамжийн орчин болон тэдгээрийн програмууд нэгэн зэрэг системийн чадамжид хандах боломжтой. Энэ нь бие биенээсээ сайн тусгаарлагдсан виртуал орчинтой, бат бөх төхөөрөмжүүдийг хэрэгжүүлэх боломжийг олгодог.
L1 кэшийг оновчтой болгосон
Гүйцэтгэл болон хүчийг оновчтой болгосон L1 кэшүүд нь гүйцэтгэлийг нэмэгдүүлэх, эрчим хүчний зарцуулалтыг багасгахын тулд хандалтын хоцрогдлын хамгийн бага техникийг хослуулсан.
Нэгдсэн L2 кэш хянагч
Өндөр давтамжийн кэш санах ойд хоцролт багатай, өндөр зурвасын хандалт хийх, эсвэл чипээс гадуур санах ойн хандалттай холбоотой эрчим хүчний хэрэглээг багасгах боломжийг олгодог.
Cortex-A7 хөвөгч цэгийн нэгж (FPU)
FPU нь Arm VFPv4 архитектурт нийцсэн өндөр гүйцэтгэлтэй дан болон давхар нарийвчлалтай хөвөгч цэгийн зааварчилгааг өгдөг бөгөөд энэ нь Arm хөвөгч цэгийн сопроцессорын өмнөх үеийн программ хангамжтай нийцдэг.
Snoop хяналтын нэгж (SCU)
SCU нь процессорын харилцан холболт, арбитр, харилцаа холбоо, кэшээс кэш болон системийн санах ойн шилжүүлэг, кэшийн уялдаа холбоо болон бусад чадварыг удирдах үүрэгтэй.
Энэхүү системийн уялдаа холбоо нь үйлдлийн системийн драйвер бүрийн доторх програм хангамжийн уялдааг хангахад хамаарах програм хангамжийн нарийн төвөгтэй байдлыг бууруулдаг.
Ерөнхий тасалдал хянагч (GIC)
Стандартчилагдсан, зохион байгуулалттай тасалдлын хянагчийг хэрэгжүүлснээр GIC нь процессор хоорондын харилцаа холбоо, системийн тасалдлыг чиглүүлэх, эрэмбэлэх зэрэгт баялаг, уян хатан хандлагыг бий болгодог.
Програм хангамжийн хяналтан дор 192 хүртэлх бие даасан тасалдлыг дэмжих, техник хангамжийг эрэмбэлэх, үйлдлийн систем болон TrustZone програм хангамжийн удирдлагын давхарга хооронд чиглүүлэх.
Энэхүү чиглүүлэлтийн уян хатан байдал болон үйлдлийн систем дэх тасалдлыг виртуалчлах дэмжлэг нь гипервизор ашиглан шийдлийн чадавхийг сайжруулахад шаардлагатай гол шинж чанаруудын нэг юм.
20/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.2
3.2.1
3.2.2
Дурсамж
Гадаад SDRAM
STM32MP133C/F төхөөрөмжүүд нь дараах зүйлсийг дэмждэг гадаад SDRAM-д зориулсан хянагчийг суулгасан: · LPDDR2 эсвэл LPDDR3, 16 бит өгөгдөл, 1 Гбайт хүртэл, 533 МГц хүртэл давтамж · DDR3 эсвэл DDR3L, 16 бит өгөгдөл, 1 Гбайт хүртэл, 533 хүртэл цаг
Суулгасан SRAM
Бүх төхөөрөмжүүдийн онцлог: · SYSRAM: 128 Кбайт (програмчлагдсан хэмжээтэй аюулгүй бүстэй) · AHB SRAM: 32 Кбайт (хамгаалах боломжтой) · BKPSRAM (нөөц SRAM): 8 Кбайт
Энэ хэсгийн агуулгыг хүсээгүй бичих хандалтаас хамгаалсан бөгөөд Standby эсвэл VBAT горимд хадгалах боломжтой. BKPSRAM-ыг (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
3.3
DDR3/DDR3L/LPDDR2/LPDDR3 хянагч (DDRCTRL)
DDRCTRL нь DDRPHYC-тэй хослуулсан нь DDR санах ойн дэд системийн санах ойн интерфейсийн бүрэн шийдлийг өгдөг. · Нэг 64 бит AMBA 4 AXI портын интерфэйс (XPI) · Хянагчтай асинхрон AXI цаг · AES-128 DDR шууд бичих чадвартай DDR санах ойн шифр хөдөлгүүр (DDRMCE)
шифрлэлт/унших тайлал. · Дэмжигдсэн стандартууд:
JEDEC DDR3 SDRAM тодорхойлолт, 79 битийн интерфейстэй DDR3/3L-д зориулсан JESD3-16E
JEDEC LPDDR2 SDRAM тодорхойлолт, 209 битийн интерфейстэй LPDDR2-д зориулсан JESD2-16E
JEDEC LPDDR3 SDRAM тодорхойлолт, 209 битийн интерфейстэй LPDDR3-д зориулсан JESD3-16B
· Нарийвчилсан хуваарь гаргагч болон SDRAM команд үүсгэгч · Програмчлагдах боломжтой бүрэн мэдээллийн өргөн (16 бит) эсвэл хагас өгөгдлийн өргөн (8 бит) · Уншихад гурван траффик, бичихэд хоёр урсгалын анги бүхий дэвшилтэт QoS дэмжлэг · Бага ач холбогдолтой урсгалыг өлсгөхгүй байх сонголтууд · Уншсаны дараа бичих (WAR) болон унших (RAW) (RAW) дээр баталгаатай уялдаа холбоо
AXI портууд · Цэнэглэх уртын сонголтуудын программчлагдсан дэмжлэг (4, 8, 16) · Нэг хаяг руу олон бичихийг нэг хаяг руу нэгтгэх боломжийг олгохын тулд бичих нэгдэл.
ганц бичих · Нэг зэрэглэлийн тохиргоо
DS13875 Илч 5
21/219
48
Функциональ дууссанview
STM32MP133C/F
· Програмчлагдсан хугацаанд гүйлгээ ирээгүйгээс үүссэн SDRAM автомат унтарсан оролт, гаралтыг дэмжих.
· Гүйлгээ ирээгүйгээс үүссэн цагийг автоматаар зогсоох (LPDDR2/3) оролт, гаралтыг дэмжих
· Техник хангамжийн бага чадлын интерфэйсээр програмчлагдсан хугацаанд гүйлгээ ирээгүйгээс үүссэн автомат бага чадлын горимын ажиллагааг дэмжих
· Програмчлагдсан пейжерийн бодлого · Автомат эсвэл программ хангамжийн удирдлаган дор өөрийгөө шинэчлэх оролт, гаралтыг дэмжих · Програм хангамжийн хяналтан дор гүн унтарсан нэвтрэх, гарахыг дэмжих (LPDDR2 болон).
LPDDR3) · Програм хангамжийн хяналтан дор SDRAM горимын бүртгэлийн шинэчлэлтийг дэмжих · Уян хатан хаягийн зураглагчийн логик мөр, баганын програмын тусгай зураглалыг зөвшөөрөх.
банкны битүүд · Хэрэглэгчийн сонгох боломжтой сэргээх хяналтын сонголтууд · Гүйцэтгэлийг хянах, тохируулахад туслах DDRPERFM холбоотой блок
DDRCTRL болон DDRPHYC нь (ETZPC-д) зөвхөн аюулгүй программ хангамжаар хандах боломжтой гэж тодорхойлж болно.
DDRMCE (DDR санах ойн шифр хөдөлгүүр)-ийн үндсэн шинж чанаруудыг доор жагсаав: · AXI системийн автобусны мастер/боол интерфейс (64 бит) · суулгагдсан галт хананд суурилсан шугаман шифрлэлт (бичихэд) болон шифрийг тайлах (уншихад)
програмчлал · Бүс бүрт хоёр шифрлэлтийн горим (хамгийн ихдээ нэг бүс): шифрлэлт байхгүй (тойрч гарах горим),
блок шифрлэх горим · 64 кбайт нарийвчлалтайгаар тодорхойлсон бүсүүдийн эхлэл ба төгсгөл · Өгөгдмөл шүүлтүүр (бүс 0): зөвшөөрөл олгосон аливаа хандалт · Бүсийн хандалтын шүүлтүүр: байхгүй
Дэмжигдсэн блок шифр: AES Дэмждэг гинжин хэлхээний горим · AES шифр бүхий блокийн горим нь https://keccak.team дээр нийтлэгдсэн Keccak-197 алгоритм дээр суурилсан холбогдох түлхүүр гарган авах функцтэй, NIST FIPS хэвлэл 400 дэвшилтэт шифрлэлтийн стандарт (AES)-д заасан ECB горимд нийцдэг. webсайт. · Зөвхөн бичих боломжтой, түгжих боломжтой мастер түлхүүр регистрүүдийн нэг багц · AHB тохиргооны порт, давуу эрхтэй
22/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.4
DDR (TZC)-д зориулсан TrustZone хаягийн зай хянагч
TZC нь DDR хянагч руу унших/бичих хандалтыг TrustZone эрх болон аюулгүй бус мастер (NSAID)-ийн дагуу есөн хүртэл программчлагдах бүс нутагт шүүхэд ашигладаг: · Зөвхөн итгэмжлэгдсэн программ хангамжаар дэмжигдсэн тохиргоо · Нэг шүүлтүүрийн нэгж · Есөн бүс:
Бүс 0 үргэлж идэвхжсэн бөгөөд хаягийн бүх хүрээг хамарна. 1-ээс 8-р бүсүүд нь программчлагдах суурь/төгсгөлийн хаягтай бөгөөд тэдгээрийг хуваарилж болно
аль нэг эсвэл хоёр шүүлтүүр. · Бүс тус бүрээр програмчлагдсан аюулгүй ба аюулгүй бус хандалтын зөвшөөрлүүд · NSAID-ийн дагуу шүүсэн аюулгүй бус хандалтууд · Ижил шүүлтүүрээр хянагддаг бүсүүд давхцахгүй байх ёстой · Алдаа болон/эсвэл тасалдсан бүтэлгүйтлийн горимууд · Хүлээн авах чадвар = 256 · Шүүлтүүр бүрийг идэвхжүүлэх, идэвхгүй болгох хаалганы хамгаалагч логик · Таамаг хандалтууд
DS13875 Илч 5
23/219
48
Функциональ дууссанview
STM32MP133C/F
3.5
Ачаалах горим
Эхлэх үед дотоод ачаалах ROM-д ашигладаг ачаалах эх үүсвэрийг BOOT зүү болон OTP байтаар сонгоно.
Хүснэгт 2. Ачаалах горимууд
BOOT2 BOOT1 BOOT0 Анхны ачаалах горим
Сэтгэгдэл
Ирж буй холболтыг хүлээнэ үү:
0
0
0
UART болон USB(1)
Өгөгдмөл зүү дээр USART3/6 болон UART4/5/7/8
OTG_HS_DP/DM зүү (2) дээрх өндөр хурдны USB төхөөрөмж
0
0
1 Цуваа НОР флэш(3) QUADSPI дээрх Цуврал НОР флэш(5)
0
1
0
e·MMC(3)
e·MMC SDMMC2 (өгөгдмөл)(5)(6)
0
1
1
NAND флэш(3)
FMC дээр SLC NAND флэш
1
0
0
Хөгжүүлэлтийн ачаалах (флаш санах ой ачаалахгүй)
Флэш санах ойноос ачаалахгүйгээр дибаг хийх хандалтыг авахад ашигладаг(4)
1
0
1
SD карт(3)
SDMMC1 дээрх SD карт (өгөгдмөл)(5)(6)
Ирж буй холболтыг хүлээнэ үү:
1
1
0 UART ба USB(1)(3) USART3/6 болон UART4/5/7/8 үндсэн зүү дээр
OTG_HS_DP/DM зүү (2) дээрх өндөр хурдны USB төхөөрөмж
1
1
1 цуваа NAND флэш(3) QUADSPI дээрх цуврал NAND флэш(5)
1. OTP тохиргоогоор идэвхгүй болгож болно. 2. USB нь HSE цаг/болорыг шаарддаг (OTP тохиргоотой болон тохиргоогүй дэмжигдсэн давтамжийг AN5474-ээс үзнэ үү). 3. Ачаалах эх үүсвэрийг OTP тохиргоогоор өөрчилж болно (жишээ ньample эхлээд SD карт дээр ачаална, дараа нь OTP тохиргоотой e·MMC). 4. Cortex®-A7 цөм нь PA13-д шилжих хязгааргүй хүрд. 5. Анхдагч зүүг OTP-ээр өөрчилж болно. 6. Эсвэл энэ өгөгдмөлөөс өөр SDMMC интерфэйсийг OTP-ээр сонгож болно.
Хэдийгээр доод түвшний ачааллыг дотоод цаг ашиглан гүйцэтгэдэг боловч ST-ийн нийлүүлсэн програм хангамжийн багцууд болон DDR, USB (гэхдээ үүгээр хязгаарлагдахгүй) зэрэг үндсэн гадаад интерфэйсүүд нь HSE тээглүүр дээр болор эсвэл гадаад осцилляторыг холбохыг шаарддаг.
RM0475 “STM32MP13xx дэвшилтэт Arm®-д суурилсан 32 битийн MPUs” эсвэл AN5474 “STM32MP13xx шугамын техник хангамжийн хөгжүүлэлтийг эхлүүлэх нь” хэсгээс HSE тээглүүр холболт болон дэмжигдсэн давтамжтай холбоотой хязгаарлалт, зөвлөмжийг харна уу.
24/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.6
Цахилгаан хангамжийн менежмент
3.6.1
Анхааруулга:
Цахилгаан хангамжийн схем
· VDD нь оролт/гаралтын үндсэн хангамж ба зогсолтын горимын үед тэжээгддэг дотоод хэсэг юм. Ашигтай ботьtage хүрээ нь 1.71 В-оос 3.6 В (1.8 В, 2.5 В, 3.0 В эсвэл 3.3 В) байна.
VDD_PLL болон VDD_ANA нь VDD-д одоор холбогдсон байх ёстой. · VDDCPU нь Cortex-A7 CPU-д зориулагдсан боть юмtagүнэ цэнэ нь хамаарах e нийлүүлэлт
хүссэн CPU давтамж. Ажиллах горимд 1.22 В-оос 1.38 В хүртэл. VDDCPU-ээс өмнө VDD байх ёстой. · VDDCORE бол үндсэн дижитал боть юмtage бөгөөд ихэвчлэн зогсолтын горимд унтардаг. Ботьtage хүрээ нь ажиллах горимд 1.21 В-оос 1.29 В байна. VDDCORE-ээс өмнө VDD байх ёстой. · VBAT зүүг гадаад батерейтай холбож болно (1.6 V < VBAT < 3.6 V). Хэрэв гадны батерей ашиглаагүй бол энэ зүү VDD-д холбогдсон байх ёстой. · VDDA нь аналог (ADC/VREF), нийлүүлэлтийн боть юмtage (1.62 В-оос 3.6 В хүртэл). Дотоод VREF+-г ашиглахын тулд VREF+ + 0.3 В-той тэнцүү буюу түүнээс дээш VDDA шаардлагатай. · VDDA1V8_REG зүү нь USB PHY болон USB PLL-д дотооддоо холбогдсон дотоод зохицуулагчийн гаралт юм. Дотоод VDDA1V8_REG зохицуулагч нь анхдагчаар идэвхжсэн бөгөөд програм хангамжаар удирдаж болно. Энэ нь зогсолтын горимын үед үргэлж унтардаг.
Тодорхой BYPASS_REG1V8 зүүг хэзээ ч хөвөгч үлдээж болохгүй. Ботьыг идэвхжүүлэх эсвэл идэвхгүй болгохын тулд VSS эсвэл VDD-д холбогдсон байх ёстойtage зохицуулагч. VDD = 1.8 В үед BYPASS_REG1V8-г тохируулах шаардлагатай. · VDDA1V1_REG зүү нь USB PHY-д дотооддоо холбогдсон дотоод зохицуулагчийн гаралт юм. Дотоод VDDA1V1_REG зохицуулагч нь анхдагчаар идэвхжсэн бөгөөд програм хангамжаар удирдаж болно. Энэ нь зогсолтын горимын үед үргэлж унтардаг.
· VDD3V3_USBHS нь USB өндөр хурдны хангамж юм. Ботьtage муж нь 3.07 В -оос 3.6 В хүртэл байна.
VDDA3V3_REG байхгүй бол VDD1V8_USBHS байх ёсгүй, эс тэгвээс STM32MP133C/F дээр байнгын гэмтэл гарч болзошгүй. Үүнийг PMIC зэрэглэлийн дарааллаар эсвэл салангид бүрэлдэхүүн хэсгийн цахилгаан хангамжийг хэрэгжүүлэх тохиолдолд гадны бүрэлдэхүүн хэсгүүдээр баталгаажуулах ёстой.
· VDDSD1 ба VDDSD2 нь SDMMC1 ба SDMMC2 SD картын тэжээлийн эх үүсвэр бөгөөд хэт өндөр хурдны горимыг дэмждэг.
· VDDQ_DDR нь DDR IO хангамж юм. DDR1.425 санах ойтой холбогдохын тулд 1.575 В-оос 3 В хүртэл (1.5 В төрлийн)
DDR1.283L санах ойтой холбогдоход 1.45 В-оос 3 В хүртэл (1.35 В төрлийн)
LPDDR1.14 эсвэл LPDDR1.3 санах ойтой холбогдоход 2 В-оос 3 В хүртэл (1.2 В төрлийн)
Асаах болон унтраах үе шатанд дараах тэжээлийн дарааллын шаардлагыг дагаж мөрдөх ёстой.
· VDD 1 В-оос доош байх үед бусад тэжээлийн эх үүсвэрүүд (VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR) VDD + 300 м-ээс доош байх ёстой.
· VDD 1 В-оос дээш байх үед бүх тэжээлийн эх үүсвэрүүд бие даасан байна.
Цахилгаан уналтын үе шатанд зөвхөн STM32MP133C/F-д өгсөн энерги 1 мЖ-ээс бага байвал VDD нь бусад хангамжаас түр зуур буурч болно. Энэ нь цахилгааныг унтраах түр зуурын үе шатанд гадаад салгах конденсаторыг өөр өөр хугацааны тогтмол цэнэгтэй болгох боломжийг олгодог.
DS13875 Илч 5
25/219
48
Функциональ дууссанview
V 3.6
VBOR0 1
Зураг 2. Асаах/унтраах дараалал
STM32MP133C/F
VDDX(1) VDD
3.6.2
Жич: 26/219
0.3
Асаалттай байна
Үйлдлийн горим
Унтраах
цаг
Хүчингүй нийлүүлэлтийн хэсэг
VDDX < VDD + 300 мВ
VDDX VDD-ээс хамааралгүй
MSv47490V1
1. VDDX нь VDDCORE, VDDCPU, VDDSD1, VDDSD2, VDDA, VDDA1V8_REG, VDDA1V1_REG, VDD3V3_USBHS, VDDQ_DDR хоёрын аль ч тэжээлийн хангамжийг хэлнэ.
Цахилгаан хангамжийн хянагч
Эдгээр төхөөрөмжүүд нь Brownout дахин тохируулах (BOR) хэлхээтэй хосолсон асаалттай дахин тохируулах (POR)/ унтраах дахин тохируулах (PDR) хэлхээтэй:
· Асаах үед дахин тохируулах (POR)
POR хянагч нь VDD тэжээлийн хангамжийг хянаж, тогтмол босготой харьцуулдаг. VDD энэ босго хэмжээнээс доогуур байх үед төхөөрөмжүүд дахин тохируулах горимд хэвээр байна, · Унтраах дахин тохируулах (PDR)
PDR хянагч нь VDD тэжээлийн хангамжийг хянадаг. VDD нь тогтоосон босго хэмжээнээс доош унах үед дахин тохируулалт үүснэ.
· Brownout дахин тохируулах (BOR)
BOR хянагч нь VDD тэжээлийн хангамжийг хянадаг. Гурван BOR босго (2.1-ээс 2.7 В хүртэл) тохируулгын байтаар тохируулж болно. VDD энэ босго хэмжээнээс доош унах үед дахин тохируулалт үүснэ.
· Асаах үед дахин тохируулах VDDCORE (POR_VDDCORE) POR_VDDCORE хянагч нь VDDCORE тэжээлийн хангамжийг хянаж, тогтмол босготой харьцуулдаг. VDDCORE энэ босгоос доогуур байвал VDDCORE домэйн дахин тохируулах горимд хэвээр байна.
· Унтраах VDDCORE (PDR_VDDCORE) PDR_VDDCORE хянагч нь VDDCORE тэжээлийн хангамжийг хянадаг. VDDCORE нь тогтоосон босго хэмжээнээс доош унах үед VDDCORE домэйн дахин тохируулагдана.
· Power-on-reset VDDCPU (POR_VDDCPU) POR_VDDCPU хянагч нь VDDCPU тэжээлийн хангамжийг хянаж, тогтмол босготой харьцуулдаг. VDDCORE энэ босгоос доогуур байвал VDDCPU домэйн дахин тохируулах горимд хэвээр байна.
PDR_ON зүү нь STMicroelectronics-ийн үйлдвэрлэлийн туршилтанд зориулагдсан бөгөөд үргэлж програмын VDD-д холбогдсон байх ёстой.
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.7
Бага эрчим хүчний стратеги
STM32MP133C/F дээр цахилгаан зарцуулалтыг бууруулах хэд хэдэн арга байдаг: · CPU-ийн цаг болон/эсвэл хурдыг удаашруулах замаар динамик эрчим хүчний хэрэглээг багасгах.
автобусны матриц цаг ба/эсвэл захын цагийг удирдах. · Боломжтой бага хувилбаруудаас сонгон CPU-ийг сул байгаа үед эрчим хүчний зарцуулалтыг хэмнээрэй.
хэрэглэгчийн хэрэглээний хэрэгцээнд нийцүүлэн тэжээлийн горимууд. Энэ нь эхлүүлэх богино хугацаа, бага эрчим хүч зарцуулалт, мөн бэлэн сэрээх эх үүсвэрүүдийн хооронд хамгийн сайн тохиролд хүрэх боломжийг олгодог. · DVFS ашиглах (динамик ботьtage ба давтамжийн масштаб) нь CPU-ийн цагийн давтамж болон VDDCPU гаралтын хангамжийг шууд хянадаг үйлдлийн цэгүүд юм.
Үйлдлийн горимууд нь системийн өөр өөр хэсгүүдэд цаг хуваарилах, системийн хүчийг хянах боломжийг олгодог. Системийн ажиллах горимыг MPU дэд системээр удирддаг.
MPU дэд системийн бага чадлын горимуудыг доор жагсаав: · CSleep: CPU-ийн цаг зогсох ба захын цаг нь дараах байдлаар ажилладаг.
өмнө нь RCC-д тохируулсан (дахин тохируулах ба цаг хянагч). · CStop: CPU-ийн нэмэлт төхөөрөмжүүдийн цаг зогссон. · CSandby: VDDCPU OFF
CSleep болон CStop бага чадлын горимыг CPU нь WFI (тасалдал хүлээх) эсвэл WFE (үйл явдлыг хүлээх) зааварчилгааг гүйцэтгэх үед оруулдаг.
Системийн ажиллах горимууд нь дараах байдалтай байна: · Ажиллуулах (систем бүрэн ажиллагаатай, VDDCORE, VDDCPU болон цаг АСААЛТТАЙ) · Зогсоох (цаг унтарсан) · LP-Stop (цагийн унтарсан) · LPLV-Stop (цаг OFF, VDDCORE болон VDDCPU тэжээлийн түвшинг бууруулж болно) · LPLVDCO2 (OFFDCORE, VDDCPU-ийн хангамжийн түвшин буурч болно) · LPLVDCOXNUMX, LPLVDCtop. болон цаг унтарсан) · Зогсолт (VDDCPU, VDDCORE, цаг унтарсан)
Хүснэгт 3. Систем болон CPU-ийн тэжээлийн горим
Системийн тэжээлийн горим
CPU
Ажиллуулах горим
CRun эсвэл CSleep
Stop горим LP-Stop горим LPLV-Stop горим LPLV-Stop2 горим
Зогсолт горим
CStop эсвэл CSstandby CSstandby
3.8
Дахин тохируулах ба цаг хянагч (RCC)
Цаг болон дахин тохируулах хянагч нь бүх цагийг үүсгэх, мөн цагийн хаалт, систем болон захын тохиргоог удирдах ажлыг удирддаг.RCC нь цагны эх үүсвэрийг сонгоход өндөр уян хатан байдлыг хангаж, эрчим хүчний хэрэглээг сайжруулахын тулд цагийн харьцааг ашиглах боломжийг олгодог. Нэмж дурдахад, ажиллах боломжтой зарим холбооны дагалдах төхөөрөмжүүд дээр
DS13875 Илч 5
27/219
48
Функциональ дууссанview
STM32MP133C/F
3.8.1 3.8.2
хоёр өөр цагийн домэйн (автобусны интерфэйсийн цаг эсвэл цөмийн захын цаг) системийн давтамжийг дамжуулах хурдыг өөрчлөхгүйгээр өөрчлөх боломжтой.
Цагны менежмент
Эдгээр төхөөрөмжүүдэд дөрвөн дотоод осциллятор, гадна талст эсвэл резонатор бүхий хоёр осциллятор, хурдан эхлүүлэх хугацаатай гурван дотоод осциллятор, дөрвөн PLL суурилуулсан.
RCC нь цагны эх үүсвэрийн дараах оролтуудыг хүлээн авдаг: · Дотоод осцилляторууд:
64 МГц HSI цаг (1% нарийвчлал) 4 МГц CSI цаг 32 кГц LSI цаг · Гадаад осциллятор: 8-48 МГц HSE цаг 32.768 кГц LSE цаг
RCC нь дараах дөрвөн PLL-г хангадаг: · CPU-ийн цагийн хуваарьт зориулагдсан PLL1 · PLL2 нь:
AXI-SS цаг (APB4, APB5, AHB5 болон AHB6 гүүрийг оруулаад) DDR интерфейсийн цагууд · PLL3: олон давхаргат AHB ба захын автобусны матрицад зориулсан цаг (APB1,
APB2, APB3, APB6, AHB1, AHB2, AHB4) захын төхөөрөмжүүдэд зориулсан цөмийн цагууд · PLL4 янз бүрийн захын төхөөрөмжүүдийн цөмийн цагийг бий болгоход зориулагдсан.
Систем нь HSI цаг дээр ажиллаж эхэлдэг. Дараа нь хэрэглэгчийн програм цагийн тохиргоог сонгож болно.
Системийг дахин тохируулах эх үүсвэрүүд
Асаах үед дахин тохируулах нь дибаг хийх, RCC-ийн нэг хэсэг, RTC болон тэжээлийн хянагчийн статусын бүртгэлийн хэсэг, мөн нөөц тэжээлийн домэйноос бусад бүх бүртгэлийг эхлүүлдэг.
Аппликейшнийг дахин тохируулах нь дараах эх сурвалжуудын аль нэгээр үүсгэгддэг: · NRST дэвсгэрээс дахин тохируулах · POR болон PDR дохионоос дахин тохируулах (ерөнхийдөө асаалттай дахин тохируулах гэж нэрлэдэг) · BOR-аас дахин тохируулах (ерөнхийдөө brownout гэж нэрлэдэг) · бие даасан харуулаас дахин тохируулах 1 · бие даасан харуулаас дахин тохируулах 2 · програм хангамжийн системийг Cortex-ийн аюулгүй байдлын системээс дахин тохируулах) · H7 аюулгүй байдлын систем ажиллахгүй байх үед (CPUSE-AXNUMX) идэвхжүүлсэн
Системийг дахин тохируулах нь дараах эх сурвалжуудын аль нэгээр үүсгэгдэнэ: · програмыг дахин тохируулах · POR_VDDCORE дохионоос дахин тохируулах · Зогсоолын горимоос Ажиллах горим руу гарах
28/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
MPU процессорыг дахин тохируулах нь дараах эх сурвалжуудын аль нэгээр үүсгэгддэг: · системийг дахин тохируулах · MPU CSstandby горимоос гарах бүрд · Cortex-A7 (CPU) -аас програм хангамжийн MPU дахин тохируулах
3.9
Ерөнхий зориулалтын оролт/гаралт (GPIOs)
GPIO тээглүүр бүрийг програм хангамжийн тусламжтайгаар гаралт (түлхэх, татах, задлах, татах, доош татах, татах, татах), оролт (татах, доош татах, татах) эсвэл захын нэмэлт функцээр тохируулах боломжтой. Ихэнх GPIO тээглүүрүүд нь дижитал эсвэл аналог өөр функцуудтай хуваалцдаг. Бүх GPIO нь өндөр гүйдлийн чадвартай бөгөөд дотоод дуу чимээ, цахилгаан зарцуулалт, цахилгаан соронзон ялгаруулалтыг илүү сайн удирдах хурдны сонголттой.
Дахин тохируулсны дараа эрчим хүчний хэрэглээг багасгахын тулд бүх GPIO-ууд аналог горимд байна.
Шаардлагатай бол оролт/гаралтын бүртгэлд хуурамч бичихээс зайлсхийхийн тулд тодорхой дарааллыг дагаж I/O тохиргоог түгжиж болно.
Бүх GPIO тээглүүрүүдийг тус тусад нь аюулгүй гэж тохируулж болох бөгөөд энэ нь эдгээр GPIO-д хандах програм хангамж болон аюулгүй гэж тодорхойлсон холбогдох дагалдах төхөөрөмжүүд нь CPU дээр ажилладаг аюулгүй програм хангамжаар хязгаарлагддаг гэсэн үг юм.
3.10
Жич:
TrustZone хамгаалалтын хянагч (ETZPC)
ETZPC нь программчлагдах аюулгүй байдлын шинж чанарууд (хамгаалагдсан нөөцүүд) бүхий автобусны мастерууд болон боолуудын TrustZone хамгаалалтыг тохируулахад ашиглагддаг. Жишээ нь: · Чип дээрх SYSRAM аюулгүй бүсийн хэмжээг програмчилж болно. · AHB болон APB дагалдах төхөөрөмжийг найдвартай эсвэл хамгаалалтгүй болгож болно. · AHB SRAM-г найдвартай эсвэл хамгаалалтгүй болгож болно.
Анхдагч байдлаар, SYSRAM, AHB SRAM болон хамгаалалттай дагалдах төхөөрөмжүүд нь зөвхөн аюулгүй хандалт хийхээр тохируулагдсан тул DMA1/DMA2 гэх мэт хамгаалалтгүй мастеруудад хандах боломжгүй.
DS13875 Илч 5
29/219
48
Функциональ дууссанview
STM32MP133C/F
3.11
Автобус хоорондын холболтын матриц
Эдгээр төхөөрөмжүүд нь AXI автобусны матриц, нэг үндсэн AHB автобусны матриц, автобусны гүүрнүүдтэй бөгөөд автобусны мастеруудыг автобусны боолуудтай холбох боломжийг олгодог (доорх зургийг харна уу, цэгүүд нь идэвхжүүлсэн мастер/боол холболтыг илэрхийлдэг).
Зураг 3. STM32MP133C/F автобусны матриц
MDMA
SDMMC2
SDMMC1
DBG MLAHB-аас USBH холбогч
CPU
ETH1 ETH2
128-бит
AXIM
M9
M0
М1 М2
M3
M11
M4
M5
M6
M7
S0
S1 S2 S3 S4 S5 S6 S7 S8 S9
Өгөгдмөл боол AXIMC
NIC-400 AXI 64 бит 266 МГц – 10 мастер / 10 боол
AXIM-аас DMA1 DMA2 USBO DMA3 холболт
M0
М1 М2
М3 М4
M5
М6 М7
S0
S1
S2
S3
S4 S5 Interconnect AHB 32 бит 209 МГц – 8 мастер / 6 боол
DDRCTRL 533 МГц AHB гүүрээс AHB6 руу MLAHB хооронд холбох FMC/NAND QUADSPI SYSRAM 128 KB ROM 128 KB AHB гүүрээс AHB5 APB гүүр рүү APB5 APB гүүрээс DBG APB руу
AXI 64 синхрон мастер порт AXI 64 синхрон боол порт AXI 64 асинхрон мастер порт AXI 64 асинхрон боол порт AHB 32 синхрон мастер порт AHB 32 синхрон боол порт AHB 32 асинхрон мастер порт AHB 32 асинхрон боол порт
AHB2 SRAM1 SRAM2 SRAM3 хүртэлх гүүр AXIM-ийг хооронд нь холбох гүүр AHB4
MSv67511V2
MLAHB
30/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.12
DMA хянагч
Эдгээр төхөөрөмжүүд нь CPU-ийн үйл ажиллагааг буулгах дараах DMA модулиудыг агуулдаг: · Санах ойн шууд хандалт (MDMA)
MDMA нь өндөр хурдны DMA хянагч бөгөөд ямар ч CPU-ийн үйлдэлгүйгээр бүх төрлийн санах ойн шилжүүлгийг (захын төхөөрөмжөөс санах ой, санах ойг санах ой, санах ойноос захын төхөөрөмж) хариуцдаг. Энэ нь мастер AXI интерфейстэй. MDMA нь стандарт DMA чадавхийг өргөжүүлэхийн тулд бусад DMA хянагчтай холбогдох боломжтой эсвэл захын DMA хүсэлтийг шууд удирдах боломжтой. 32 суваг тус бүр блок шилжүүлэг, давтан блок шилжүүлэг болон холбосон жагсаалтын шилжүүлгийг гүйцэтгэх боломжтой. MDMA-г найдвартай санах ой руу аюулгүй шилжүүлэг хийхээр тохируулж болно. · Гурван DMA хянагч (хамгаалалтгүй DMA1 ба DMA2, дээр нь DMA3 хамгаалалттай) Удирдагч бүр нь FIFO-д суурилсан блок дамжуулалтыг гүйцэтгэхийн тулд нийт 16 хамгаалалтгүй, найман найдвартай DMA суваг бүхий хос порттой AHB-тэй.
Хоёр DMAMUX нэгж нь DMA захын хүсэлтийг гурван DMA хянагч руу чиглүүлж, өндөр уян хатан байдлаар нэгэн зэрэг ажиллах DMA хүсэлтийн тоог нэмэгдүүлэхээс гадна захын гаралтын триггер эсвэл DMA үйл явдлуудаас DMA хүсэлтийг үүсгэдэг.
DMAMUX1 нь хамгаалалтгүй дагалдах төхөөрөмжүүдийн DMA хүсэлтийг DMA1 болон DMA2 сувгууд руу чиглүүлдэг. DMAMUX2 нь аюулгүй дагалдах төхөөрөмжөөс DMA3 сувгууд руу DMA хүсэлтийг буулгадаг.
3.13
Өргөтгөсөн тасалдал ба үйл явдлын хянагч (EXTI)
Өргөтгөсөн тасалдал ба үйл явдлын хянагч (EXTI) нь тохируулж болох, шууд үйл явдлын оролтоор дамжуулан CPU болон системийн сэрэлтийг удирддаг. EXTI нь тэжээлийн удирдлагад сэрээх хүсэлтийг өгч, GIC-д тасалдлын хүсэлт, CPU-ийн үйл явдлын оролтод үйл явдлуудыг үүсгэдэг.
EXTI сэрээх хүсэлтүүд нь системийг Stop горимоос, харин CPU-г CStop болон CStandby горимоос сэрээх боломжийг олгодог.
Тасалдлын хүсэлт болон үйл явдлын хүсэлтийг үүсгэхийг Run горимд ашиглаж болно.
EXTI нь мөн EXTI IOport сонголтыг агуулдаг.
Зөвхөн аюулгүй програм хангамжид хандах хандалтыг хязгаарлахын тулд тасалдал эсвэл үйл явдал бүрийг аюулгүй гэж тохируулж болно.
3.14
Циклийн илүүдлийг шалгах тооцооны нэгж (CRC)
Програмчлагдах олон гишүүнтийг ашиглан CRC код авахын тулд CRC (cycle redundancy check) тооцоолох нэгжийг ашигладаг.
Бусад програмуудын дунд CRC-д суурилсан техникийг өгөгдөл дамжуулах эсвэл хадгалах бүрэн бүтэн байдлыг шалгахад ашигладаг. EN/IEC 60335-1 стандартын хүрээнд тэд флаш санах ойн бүрэн бүтэн байдлыг шалгах хэрэгслийг санал болгодог. CRC тооцооллын нэгж нь програм хангамжийн гарын үсгийг ажлын явцад тооцоолоход тусалдаг бөгөөд холбоосын үед үүсгэгдсэн, өгөгдсөн санах ойд хадгалагдсан лавлагааны гарын үсэгтэй харьцуулдаг.
DS13875 Илч 5
31/219
48
Функциональ дууссанview
STM32MP133C/F
3.15
Уян санах ойн хянагч (FMC)
FMC хянагчийн үндсэн шинж чанарууд нь дараах байдалтай байна: · Статик санах ойн зураглал бүхий төхөөрөмжүүдийн интерфейс, үүнд:
НОР флаш санах ой Статик эсвэл псевдостатик санамсаргүй хандалтын санах ой (SRAM, PSRAM) NAND флаш санах ой 4 бит/8 бит BCH техник хангамжтай ECC · 8, 16 бит өгөгдлийн автобусны өргөн · Санах ойн банк бүрийн бие даасан чип сонгох удирдлага · Санах ойн банк бүрийн бие даасан тохиргоо · FIFO бичих
FMC тохиргооны бүртгэлийг аюулгүй болгож болно.
3.16
Хос Quad-SPI санах ойн интерфейс (QUADSPI)
QUADSPI нь дан, хос эсвэл дөрвөлсөн SPI флаш санах ойд чиглэсэн тусгай холбооны интерфейс юм. Энэ нь дараах гурван горимын аль нэгэнд ажиллах боломжтой: · Шууд бус горим: бүх үйлдлийг QUADSPI регистр ашиглан гүйцэтгэдэг. · Статус санал авах горим: гадаад флаш санах ойн төлөвийн бүртгэлийг үе үе уншдаг ба
туг тохируулсан тохиолдолд тасалдлыг үүсгэж болно. · Санах ойд зориулсан горим: гадаад флаш санах ойг хаягийн зайд буулгана
бөгөөд энэ нь дотоод санах ой юм шиг системд харагдана.
Хоёр Quad-SPI флаш санах ойг нэгэн зэрэг ашиглах боломжтой хос флаш горимыг ашиглан дамжуулах чадвар, багтаамжийг хоёр дахин нэмэгдүүлэх боломжтой.
QUADSPI нь 100 МГц-ээс дээш гадаад өгөгдлийн давтамжийг дэмжих боломжийг олгодог саатлын блок (DLYBQS) -тай хослуулсан.
QUADSPI тохиргооны бүртгэлүүд нь саатлын блокоос гадна аюулгүй байж болно.
3.17
Аналог-тоон хувиргагч (ADC1, ADC2)
Эдгээр төхөөрөмжүүд нь 12, 10, 8 эсвэл 6 битийн нарийвчлалтайгаар тохируулах боломжтой хоёр аналог-тоон хувиргагчийг суулгасан. ADC бүр 18 хүртэлх гадаад сувгийг хуваалцаж, хөрвүүлэлтийг нэг удаагийн эсвэл скан хийх горимд гүйцэтгэдэг. Скан хийх горимд автомат хөрвүүлэлт нь сонгосон бүлэг аналог оролт дээр хийгддэг.
Хоёр ADC хоёулаа найдвартай автобусны интерфейстэй.
ADC бүрийг DMA хянагчаар үйлчлэх боломжтой бөгөөд ингэснээр ADC хөрвүүлсэн утгыг ямар ч програм хангамжийн үйлдэлгүйгээр очих газар руу автоматаар шилжүүлэх боломжийг олгоно.
Нэмж дурдахад аналог харуулын функц нь хөрвүүлсэн боть-г нарийн хянах боломжтойtagнэг, зарим эсвэл бүх сонгосон сувгийн e. Хөрвүүлсэн боть үед тасалдал үүсдэгtage нь програмчлагдсан босго хэмжээнээс гадуур байна.
A/D хөрвүүлэлт болон таймерыг синхрончлохын тулд ADC-г TIM1, TIM2, TIM3, TIM4, TIM6, TIM8, TIM15, LPTIM1, LPTIM2, LPTIM3 таймеруудын аль нэгээр нь идэвхжүүлж болно.
32/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.18
Температур мэдрэгч
Эдгээр төхөөрөмжүүд нь температур мэдрэгчийг суулгаж өгдөгtagТемператураас хамаарч шугаман хэлбэлзэлтэй e (VTS). Энэхүү температур мэдрэгч нь ADC2_INP12-д дотооддоо холбогдсон бөгөөд төхөөрөмжийн орчны температурыг 40-аас +125 °C-аас ±2%-ийн нарийвчлалтайгаар хэмжих боломжтой.
Температур мэдрэгч нь шугаман чанар сайтай боловч температурын хэмжилтийн ерөнхий нарийвчлалыг олж авахын тулд тохируулга хийх шаардлагатай. Температурын мэдрэгчийн офсет нь процессын өөрчлөлтөөс шалтгаалж чип бүрт өөр өөр байдаг тул тохируулаагүй дотоод температур мэдрэгч нь зөвхөн температурын өөрчлөлтийг илрүүлдэг програмуудад тохиромжтой. Температурын мэдрэгчийн хэмжилтийн нарийвчлалыг сайжруулахын тулд төхөөрөмж бүрийг үйлдвэрт тус тусад нь ST-ээр тохируулдаг. Температур мэдрэгчийн үйлдвэрийн тохируулгын өгөгдлийг ST нь зөвхөн унших горимд хандах боломжтой OTP хэсэгт хадгалдаг.
3.19
Дижитал температур мэдрэгч (DTS)
Төхөөрөмжүүд давтамжийн гаралтын температур мэдрэгчийг суулгасан. DTS нь температурын мэдээллийг өгөхийн тулд LSE эсвэл PCLK дээр үндэслэн давтамжийг тоолдог.
Дараах функцуудыг дэмжинэ: · температурын босгогоор тасалдуулах · температурын босгогоор сэрээх дохио үүсгэх
3.20
Жич:
VBAT үйл ажиллагаа
VBAT тэжээлийн домэйн нь RTC, нөөц бүртгэлүүд болон нөөц SRAM-г агуулдаг.
Батерейны ажиллах хугацааг оновчтой болгохын тулд энэ тэжээлийн домэйныг боломжтой үед VDD эсвэл боть хэлбэрээр нийлүүлдэгtage VBAT зүү дээр хэрэглэнэ (VDD хангамж байхгүй үед). PDR нь VDD нь PDR түвшнээс доош унасныг илрүүлэх үед VBAT хүчийг шилжүүлдэг.
БотьtagVBAT зүү дээрх e-г гадаад зай, суперконденсатор эсвэл VDD-ээр шууд холбож болно. Сүүлчийн тохиолдолд VBAT горим ажиллахгүй байна.
VDD байхгүй үед VBAT ажиллагаа идэвхждэг.
Эдгээр үйл явдлын аль нь ч биш (гадны тасалдал, ТAMP үйл явдал, эсвэл RTC дохиолол/үйл явдал) нь VDD хангамжийг шууд сэргээж, төхөөрөмжийг VBAT үйлдлээс гаргах боломжтой. Гэсэн хэдий ч ТAMP үйл явдал болон RTC дохиолол/үйл явдлыг VDD хангамжийг сэргээж чадах гадаад хэлхээнд (ихэвчлэн PMIC) дохио үүсгэхэд ашиглаж болно.
DS13875 Илч 5
33/219
48
Функциональ дууссанview
STM32MP133C/F
3.21
Ботьtagэ лавлагаа буфер (VREFBUF)
Төхөөрөмжүүд нь боть оруулсанtagботь болгон ашиглаж болох лавлагаа буферtagADC-ийн лавлагаа, мөн ботьtagVREF+ зүүгээр дамжуулан гадаад бүрэлдэхүүн хэсгүүдийн лавлагаа. VREFBUF аюулгүй байж болно. Дотоод VREFBUF нь дөрвөн боть дэмждэгtages: · 1.65 В · 1.8 В · 2.048 В · 2.5 В Гадаад эзлэхүүнtagДотоод VREFBUF унтарсан үед VREF+ зүүгээр дамжуулан лавлагаа өгөх боломжтой.
Зураг 4. Ботьtage лавлагааны буфер
ВРЕФИНТ
+
–
VREF+
VSSA
MSv64430V1
3.22
Сигма-дельта модуляторын дижитал шүүлтүүр (DFSDM)
Эдгээр төхөөрөмжүүд нь хоёр дижитал шүүлтүүрийн модуль ба дөрвөн гадаад оролтын цуваа суваг (дамжуулах төхөөрөмж) эсвэл ээлжлэн дөрвөн дотоод зэрэгцээ оролтыг дэмждэг нэг DFSDM суулгасан.
DFSDM нь гадаад модуляторуудыг төхөөрөмжид холбож, хүлээн авсан өгөгдлийн урсгалын дижитал шүүлтүүрийг гүйцэтгэдэг. модуляторууд нь аналог дохиог DFSDM-ийн оролтыг бүрдүүлдэг дижитал-цуваа урсгал руу хөрвүүлэхэд ашиглагддаг.
DFSDM нь мөн PDM (импульсийн нягтралын модуляц) микрофонуудтай холбогдож, PDM-ийг PCM рүү хөрвүүлэх, шүүх (техник хангамжийн хурдасгасан) хийх боломжтой. DFSDM нь ADC-ээс эсвэл төхөөрөмжийн санах ойноос (DFSDM руу DMA/CPU дамжуулалтаар) нэмэлт зэрэгцээ өгөгдлийн урсгал оруулах боломжтой.
DFSDM дамжуулагч нь хэд хэдэн цуваа интерфэйсийн форматыг дэмждэг (янз бүрийн модуляторуудыг дэмжих). DFSDM дижитал шүүлтүүрийн модулиуд нь хэрэглэгчийн тодорхойлсон шүүлтүүрийн параметрүүдийн дагуу 24 битийн эцсийн ADC нарийвчлалтай тоон боловсруулалтыг гүйцэтгэдэг.
34/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
DFSDM дагалдах төхөөрөмж нь: · Олон талт оролтын дижитал цуваа дөрвөн суваг:
Төрөл бүрийн модуляторуудыг холбох SPI интерфэйс тохируулах боломжтой Манчестер кодтой 1 утастай интерфэйс PDM (импульсийн нягтралын модуляц) микрофоны оролтын хамгийн их оролтын давтамж 20 МГц хүртэл (Манчестерийн кодчиллын хувьд 10 МГц) модуляторуудад зориулсан цагийн гаралт (0-ээс 20 МГц) · Дөрвөн дотоод дижитал өгөгдлийн эх үүсвэрээс өөр оролтууд:-C дотоод дижитал өгөгдлийн эх үүсвэр: бит:-C хүртэл: эсвэл санах ойн өгөгдлийн урсгал (DMA) · Тохируулах дижитал дохионы боловсруулалт бүхий хоёр дижитал шүүлтүүр модуль: Sincx шүүлтүүр: шүүлтүүрийн дараалал/төрөл (16-ээс 1), хэтрүүлэхampling харьцаа (1-ээс 1024) интегратор: oversampling харьцаа (1-ээс 256) · 24 бит хүртэлх гаралтын өгөгдлийн нарийвчлал, гарын үсэг зурсан гаралтын өгөгдлийн формат · Автомат өгөгдлийн офсет залруулга (хэрэглэгчийн бүртгэлд хадгалсан офсет) · Тасралтгүй эсвэл нэг хөрвүүлэлт · Хөрвүүлэлтийн эхлэлийг дараах байдлаар үүсгэсэн: програм хангамжийн триггер дотоод таймер гадаад үйл явдал хөрвүүлэх эхлэлийг синхроноор (DF SD бага шүүлтүүртэй) ба анхны дижитал шүүлтүүртэй:- өндөр үнэ цэнэтэй өгөгдлийн босго бүртгэгчид зориулагдсан тохируулж болох Sincx дижитал шүүлтүүр (захиалга = 1-ээс 3 хүртэл,
гаруйampling харьцаа = 1-ээс 32) эцсийн гаралтын өгөгдөл эсвэл сонгосон оролтын дижитал цуваа сувгуудын оролтыг стандарт хөрвүүлэлтээс хамааралгүйгээр тасралтгүй хянах · Ханасан аналог оролтын утгыг илрүүлэх богино залгааны детектор (доод ба дээд муж): 8-ээс 1 хүртэлх дараалсан 256 эсвэл 0-ийг илрүүлэх 1 бит хүртэлх тоолуур. Богино залгааны детекторын үйл явдал · Extremes детектор: програм хангамжаар шинэчлэгдсэн эцсийн хөрвүүлэлтийн өгөгдлийн хамгийн бага ба хамгийн их утгыг хадгалах · Эцсийн хувиргалтын өгөгдлийг унших DMA чадвар · Тасалдал: хөрвүүлэлтийн төгсгөл, хэт их ачаалал, аналог харуул, богино холболт, оролтын цуваа сувгийн цаг байхгүй · "Тогтмол" эсвэл "тарилгатай" хөрвүүлэлтийг ямар ч үед "тогтмол" эсвэл бүр тогтмол горимд хувиргах боломжтой.
"Таригдсан" хөрвүүлэлтийн цаг хугацааны хувьд ямар ч нөлөө үзүүлэхгүйгээр "тарьсан" хөрвүүлэлтийг нарийн цаг хугацааны хувьд, өндөр хөрвүүлэлтийн тэргүүлэх ач холбогдол бүхий
DS13875 Илч 5
35/219
48
Функциональ дууссанview
STM32MP133C/F
3.23
Жинхэнэ санамсаргүй тоо үүсгэгч (RNG)
Эдгээр төхөөрөмжүүд нь нэгдсэн аналог хэлхээгээр үүсгэгдсэн 32 битийн санамсаргүй тоонуудыг дамжуулдаг нэг RNG суулгасан.
RNG-г (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
Жинхэнэ RNG нь тусгай автобусаар хамгаалагдсан AES болон PKA дагалдах төхөөрөмжүүдэд холбогддог (CPU-ээр унших боломжгүй).
3.24
Криптограф болон хэш процессорууд (CRYP, SAES, PKA болон HASH)
Эдгээр төхөөрөмжүүд нь нууцлал, нэвтрэлт танилт, өгөгдлийн бүрэн бүтэн байдал, үе тэнгийнхэнтэйгээ мессеж солилцохдоо үгүйсгэхгүй байдлыг хангахад шаардлагатай дэвшилтэт криптограф алгоритмуудыг дэмждэг нэг криптограф процессорыг суулгасан.
Эдгээр төхөөрөмжүүд нь тусгай зориулалтын DPA-д тэсвэртэй аюулгүй AES 128 ба 256 бит түлхүүр (SAES) болон PKA техник хангамжийн шифрлэлт/шифр тайлах хурдасгуурыг суулгасан бөгөөд тусгай техник хангамжийн автобус нь CPU-д хандах боломжгүй юм.
CRYP гол онцлогууд: · DES/TDES (өгөгдлийн шифрлэлтийн стандарт/гурвалсан өгөгдөл шифрлэлтийн стандарт): ECB (цахим
кодын дэвтэр) болон CBC (шифр блокийн хэлхээ) гинжин хэлхээний алгоритмууд, 64-, 128- эсвэл 192-бит түлхүүр · AES (дэвшилтэт шифрлэлтийн стандарт): ECB, CBC, GCM, CCM, болон CTR (тоологч горим) гинжин хэлхээний алгоритмууд, 128-, 192- эсвэл 256-
Universal HASH үндсэн шинж чанарууд: · SHA-1, SHA-224, SHA-256, SHA-384, SHA-512, SHA-3 (аюулгүй HASH алгоритмууд) · HMAC
Криптограф хурдасгуур нь DMA хүсэлт үүсгэхийг дэмждэг.
CRYP, SAES, PKA болон HASH-г (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
3.25
Ачаалах, аюулгүй байдал, OTP хяналт (BSEC)
BSEC (ачаалах, аюулгүй байдал ба OTP хяналт) нь төхөөрөмжийн тохиргоо болон аюулгүй байдлын параметрүүдэд зориулагдсан дэгдэмхий бус хадгалалтад ашиглагддаг OTP (нэг удаагийн програмчлагдсан) гал хамгаалагчийг удирдах зориулалттай. BSEC-ийн зарим хэсэг нь зөвхөн аюулгүй программ хангамжаар хандах боломжтой байхаар тохируулагдсан байх ёстой.
BSEC нь SAES (аюулгүй AES)-д зориулсан HWKEY 256-битийг хадгалахад зориулж OTP үгийг ашиглаж болно.
36/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.26
Цаг хэмжигч ба харуул нохой
Эдгээр төхөөрөмжүүд нь хоёр дэвшилтэт удирдлагын таймер, арван ерөнхий зориулалтын таймер (үүнээс долоо нь хамгаалалттай), хоёр үндсэн таймер, таван бага чадалтай таймер, хоёр харуул, дөрвөн системийн цаг хэмжигчийг Cortex-A7-д багтаасан болно.
Бүх таймер тоолуурыг дибаг хийх горимд хөлдөөж болно.
Доорх хүснэгтэд дэвшилтэт удирдлагатай, ерөнхий зориулалтын, үндсэн болон бага чадлын таймеруудын онцлогийг харьцуулсан болно.
Таймерын төрөл
Цаг хэмжигч
Хүснэгт 4. Таймерын онцлог харьцуулалт
Эсрэг шийдэл-
tion
Тоологчийн төрөл
Урьдчилан масштабын хүчин зүйл
DMA хүсэлт гаргах
Сувгуудыг авах/харьцуулах
Нэмэлт гаралт
Хамгийн их интерфэйс
цаг (МГц)
Макс
таймер
цаг (МГц)(1)
Нарийвчилсан TIM1, -TIM8-г удирдах
16-бит
Дээш, 1-ээс дээш/доош 65536 хүртэлх дурын бүхэл тоо
Тиймээ
TIM2 TIM5
32-бит
Дээш, 1-ээс дээш/доош 65536 хүртэлх дурын бүхэл тоо
Тиймээ
TIM3 TIM4
16-бит
Дээш, 1-ээс дээш/доош 65536 хүртэлх дурын бүхэл тоо
Тиймээ
Аливаа бүхэл тоо
TIM12(2) 16 бит
1 хүртэл
Үгүй
Генерал
болон 65536
зорилго
TIM13(2) TIM14(2)
16-бит
1-ийн хоорондох дурын бүхэл тоо
болон 65536
Үгүй
Аливаа бүхэл тоо
TIM15(2) 16 бит
1 хүртэл
Тиймээ
болон 65536
TIM16(2) TIM17(2)
16-бит
1-ийн хоорондох дурын бүхэл тоо
болон 65536
Тиймээ
Үндсэн
TIM6, TIM7
16-бит
1-ийн хоорондох дурын бүхэл тоо
болон 65536
Тиймээ
LPTIM1,
Бага хүч
LPTIM2(2), LPTIM3(2),
LPTIM4,
16-бит
1, 2, 4, 8, дээш 16, 32, 64,
128
Үгүй
LPTIM5
6
4
104.5
209
4
Үгүй
104.5
209
4
Үгүй
104.5
209
2
Үгүй
104.5
209
1
Үгүй
104.5
209
2
1
104.5
209
1
1
104.5
209
0
Үгүй
104.5
209
1(3)
Үгүй
104.5 104.5
1. Таймерын хамгийн их цаг нь RCC дахь TIMGxPRE битээс хамаарч 209 МГц хүртэл байна. 2. Хамгаалах боломжтой таймер. 3. LPTIM дээр зураг авах суваг байхгүй.
DS13875 Илч 5
37/219
48
Функциональ дууссанview
STM32MP133C/F
3.26.1 3.26.2 3.26.3
Нарийвчилсан хяналтын таймер (TIM1, TIM8)
Нарийвчилсан хяналтын таймерууд (TIM1, TIM8) нь 6 суваг дээр олон талт гурван фазын PWM генераторууд юм. Тэд програмчлагдах боломжтой, үхсэн хугацаатай нэмэлт PWM гаралттай. Тэдгээрийг мөн ерөнхий зориулалтын таймер гэж үзэж болно. Тэдгээрийн бие даасан дөрвөн сувгийг дараах зорилгоор ашиглаж болно: · оролтыг авах · гаралтыг харьцуулах · PWM үүсгэх (ирмэг эсвэл төвд зэрэгцүүлсэн горимууд) · нэг импульсийн горимын гаралт
Хэрэв стандарт 16 битийн таймер болгон тохируулсан бол тэдгээр нь ерөнхий зориулалтын таймертай ижил шинж чанартай байдаг. Хэрэв 16 битийн PWM генератор болгон тохируулсан бол тэдгээр нь бүрэн модуляцлах чадвартай (0-100%).
Нарийвчилсан удирдлагын таймер нь синхрончлол эсвэл үйл явдлыг гинжин хэлхээнд зориулсан таймер холбоосын функцээр дамжуулан ерөнхий зориулалтын таймеруудтай хамтран ажиллах боломжтой.
TIM1 болон TIM8 нь бие даасан DMA хүсэлт гаргахыг дэмждэг.
Ерөнхий зориулалтын таймер (TIM2, TIM3, TIM4, TIM5, TIM12, TIM13, TIM14, TIM15, TIM16, TIM17)
STM32MP133C/F төхөөрөмжид синхрончлох боломжтой арван ерөнхий зориулалтын таймер байдаг (ялгааг Хүснэгт 4-өөс үзнэ үү). · TIM2, TIM3, TIM4, TIM5
TIM 2 ба TIM5 нь 32 битийн автоматаар дахин ачаалах дээш/доош тоологч болон 16 битийн урьдчилан хэмжигч дээр суурилдаг бол TIM3 ба TIM4 нь 16 битийн автомат дахин ачаалах дээш/багадаг тоолуур болон 16 битийн урьдчилан хэмжигч дээр суурилдаг. Бүх таймерууд нь оролт авах/гаралтыг харьцуулах, PWM эсвэл нэг импульсийн горимд гаралт хийх дөрвөн бие даасан сувагтай. Энэ нь хамгийн том багцууд дээр 16 хүртэлх оролт авах/гаралтыг харьцуулах/PWM-г өгдөг. Эдгээр ерөнхий зориулалтын таймерууд нь синхрончлол эсвэл үйл явдлын хэлхээнд зориулсан таймер холбоосын функцээр дамжуулан бусад ерөнхий зориулалтын таймерууд болон TIM1 ба TIM8 дэвшилтэт удирдлагын таймеруудтай хамтран ажиллах боломжтой. Эдгээр ерөнхий зориулалтын таймеруудын аль нэгийг нь PWM гаралтыг үүсгэхэд ашиглаж болно. TIM2, TIM3, TIM4, TIM5 бүгд бие даасан DMA хүсэлт үүсгэх боломжтой. Эдгээр нь квадрат (өсөлт) кодлогч дохио болон нэгээс дөрвөн танхимын эффект мэдрэгчээс дижитал гаралтыг зохицуулах чадвартай. · TIM12, TIM13, TIM14, TIM15, TIM16, TIM17 Эдгээр таймерууд нь 16 битийн автоматаар дахин ачаалах тоолуур болон 16 битийн урьдчилан хэмжигч дээр суурилдаг. TIM13, TIM14, TIM16, TIM17 нь бие даасан нэг сувагтай байдаг бол TIM12 ба TIM15 нь оролт авах/гаралтыг харьцуулах, PWM эсвэл нэг импульсийн горимын гаралтын хоёр бие даасан сувагтай. Тэдгээрийг TIM2, TIM3, TIM4, TIM5 бүрэн хэмжээний ерөнхий зориулалтын таймеруудтай синхрончлох эсвэл энгийн цагийн суурь болгон ашиглаж болно. Эдгээр цаг хэмжигч бүрийг (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
Үндсэн таймер (TIM6 ба TIM7)
Эдгээр таймеруудыг үндсэндээ 16 битийн цагийн суурь болгон ашигладаг.
TIM6 болон TIM7 нь бие даасан DMA хүсэлт гаргахыг дэмждэг.
38/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.26.4
3.26.5 3.26.6
Бага чадлын таймер (LPTIM1, LPTIM2, LPTIM3, LPTIM4, LPTIM5)
Бага чадлын таймер бүр бие даасан цагтай бөгөөд LSE, LSI эсвэл гадаад цагаар ажилладаг бол зогсох горимд ажилладаг. LPTIMx нь төхөөрөмжийг зогсоох горимоос сэрээх боломжтой.
Эдгээр бага чадлын таймерууд нь дараах боломжуудыг дэмждэг: · 16 битийн автоматаар цэнэглэх бүртгэлтэй 16 битийн тоолуур · 16 битийн харьцуулах регистр · Тохируулах боломжтой гаралт: импульс, PWM · Тасралтгүй/нэг удаагийн горим · Сонгох боломжтой програм хангамж/техник хангамжийн оролтын гох · Сонгох боломжтой цагны эх үүсвэр:
дотоод цагны эх үүсвэр: LSE, LSI, HSI эсвэл APB цагны гадаад цагийн эх үүсвэр LPTIM оролтоор (дотоод цаггүй ч ажиллах боломжтой)
ажиллаж байгаа эх үүсвэр, импульсийн тоолуурын програмд ашиглагддаг) · Програмчлагдах дижитал алдааны шүүлтүүр · Кодлогчийн горим
LPTIM2 болон LPTIM3 нь (ETZPC-д) зөвхөн аюулгүй программ хангамжаар хандах боломжтой гэж тодорхойлж болно.
Бие даасан харуулууд (IWDG1, IWDG2)
Бие даасан харуул нь 12 битийн бууруулагч ба 8 битийн урьдчилан тохируулагч дээр суурилдаг. Энэ нь бие даасан 32 кГц-ийн дотоод RC (LSI) -аас ажилладаг бөгөөд үндсэн цагнаас бие даасан байдлаар ажилладаг тул Зогсоох болон Зогсолт горимд ажиллах боломжтой. IWDG-ийг асуудал гарвал төхөөрөмжийг анхны байдалд нь оруулах харуул болгон ашиглаж болно. Энэ нь техник хангамж юм- эсвэл сонголт байт дамжуулан тохируулж програм хангамж.
IWDG1-ийг (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
Ерөнхий таймер (Cortex-A7 CNT)
Cortex-A7-д суулгагдсан ерөнхий таймерууд нь системийн цагийг үүсгэх (STGEN)-ийн үнэ цэнээр тэжээгддэг.
Cortex-A7 процессор нь дараах таймеруудыг хангадаг: · Аюулгүй болон аюулгүй бус горимд ашиглах физик таймер.
Биет таймерын бүртгэлүүд нь найдвартай болон найдвартай бус хуулбаруудыг өгөхийн тулд банкинд хадгалагддаг. · Хамгаалалтгүй горимд ашиглах виртуал таймер · гипервизор горимд ашиглах физик таймер
Ерөнхий таймерууд нь санах ойн зураглалтай дагалдах төхөөрөмж биш бөгөөд зөвхөн Cortex-A7 копроцессорын тусгай заавраар хандах боломжтой (cp15).
3.27
Системийн таймер үүсгэх (STGEN)
Системийн цагийг бий болгох (STGEN) нь цаг тоолох утгыг үүсгэдэг бөгөөд энэ нь тогтвортой байдлыг хангадаг view бүх Cortex-A7 ерөнхий таймеруудын цаг.
DS13875 Илч 5
39/219
48
Функциональ дууссанview
STM32MP133C/F
Системийн цагийг бий болгох нь дараах үндсэн шинж чанаруудтай: · эргэлдэх асуудлаас зайлсхийхийн тулд 64 битийн өргөн · Тэгээс эхлэх эсвэл програмчлагдсан утга · Цаг хэмжигчийг хадгалах, сэргээх боломжийг олгодог APB интерфэйсийг (STGENC) удирдах.
унтраах үйл явдлуудын дунд · Зөвхөн унших боломжтой APB интерфэйс (STGENR) нь таймерын утгыг бусад хүмүүс унших боломжийг олгодог.
аюулгүй программ хангамж болон дибаг хийх хэрэгсэл · Системийн дибаг хийх үед зогсох боломжтой таймерын утгыг нэмэгдүүлэх
STGENC-ийг (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
3.28
Бодит цагийн цаг (RTC)
RTC нь бага чадлын бүх горимыг автоматаар сэрээх боломжийг олгодог.RTC нь бие даасан BCD цаг хэмжигч/тоолуур бөгөөд програмчлагдсан дохиоллын тасалдал бүхий өдрийн цаг/хуанлигаар хангадаг.
RTC нь тасалдал хийх чадвартай, үе үе програмчлагдсан сэрэх тугийг агуулдаг.
32 битийн хоёр регистр нь секунд, минут, цаг (12 эсвэл 24 цагийн формат), өдөр (долоо хоногийн өдөр), огноо (сарын өдөр), сар, жилийг хоёртын кодтой аравтын бутархай хэлбэрээр (BCD) илэрхийлдэг. Дэд секундын утгыг мөн хоёртын форматаар авах боломжтой.
Програм хангамжийн драйверын удирдлагыг хөнгөвчлөхийн тулд хоёртын горимыг дэмждэг.
28, 29 (өндөр жил), 30, 31 хоногийн нөхөн олговрыг автоматаар гүйцэтгэдэг. Зуны цагийн нөхөн олговрыг мөн хийж болно.
Нэмэлт 32 битийн регистрүүд нь програмчлагдсан дохиоллын дэд секунд, секунд, минут, цаг, өдөр, огноог агуулдаг.
Кристал осцилляторын нарийвчлал дахь аливаа хазайлтыг нөхөх дижитал тохируулгын функц байдаг.
Нөөц домэйныг дахин тохируулсны дараа бүх RTC регистрүүд паразит бичих хандалтаас хамгаалагдсан бөгөөд хамгаалалттай хандалтаар хамгаалагдсан.
Нийлүүлэлтийн боть л болtage нь үйлдлийн мужид хэвээр байх бөгөөд төхөөрөмжийн статусаас үл хамааран RTC хэзээ ч зогсдоггүй (Ажиллах горим, бага эрчим хүчний горим эсвэл дахин тохируулагдсан байна).
RTC-ийн үндсэн шинж чанарууд нь дараах байдалтай байна: · Секунд, секунд, минут, цаг (12 эсвэл 24 формат), өдөр (өдөр) бүхий хуанли.
долоо хоног), огноо (сарын өдөр), сар, жил · Програм хангамжаар програмчлагдсан зуны цагийн нөхөн олговор · Тасалдлын функцтэй програмчлагдсан дохиолол. Сэрүүлгийг ямар ч хүн өдөөж болно
хуанлийн талбаруудын хослол. · Автомат сэрэлтийг өдөөдөг үе үе туг үүсгэдэг автомат сэрээх төхөөрөмж
тасалдал · Лавлах цаг илрүүлэх: илүү нарийвчлалтай хоёр дахь эх үүсвэрийн цаг (50 эсвэл 60 Гц) байж болно.
хуанлийн нарийвчлалыг сайжруулахад ашигладаг. · Хоёр дахь ээлжийн функцийг ашиглан гадаад цагтай нарийвчлалтай синхрончлол хийх · Дижитал тохируулгын хэлхээ (үе үе тоологч залруулга): 0.95 ppm нарийвчлалтай.
хэдэн секундын тохируулгын цонх
40/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
· Цаг хугацааamp Үйл явдлыг хадгалах функц · SAE руу шууд автобусаар нэвтрэх боломжтой RTC нөөц бүртгэлд SWKEY-г хадгалах (биш
CPU-ээр уншигдах боломжтой) · Маск хийх боломжтой тасалдал/үйл явдал:
Сэрүүлэг A Сэрүүлэг B Сэрүүлэлтийн тасалдал Цаг хугацааamp · TrustZone-н дэмжлэг: RTC бүрэн хамгаалалттай Сэрүүлэг А, дохиолол В, сэрээх цаг хэмжигч, цаг хэмжигчamp хувь хүний аюулгүй эсвэл хамгаалалтгүй
тохиргоо RTC тохируулга нь аюулгүй бус тохиргоонд аюулгүйгээр хийгдсэн
3.29
Tamper болон нөөц бүртгэлүүд (ТAMP)
32 х 32 битийн нөөц бүртгэлийг бүх бага чадлын горимд, мөн VBAT горимд хадгална. Агуулга нь хаягаар хамгаалагдсан тул тэдгээрийг нууц мэдээллийг хадгалахад ашиглаж болноampилрүүлэх хэлхээ.
Долоон тamper оролтын зүү ба таван тamper гаралтын тээглүүр нь anti-t-д зориулагдсанampилрүүлэх. гадаад тamper зүүг ирмэг илрүүлэх, ирмэг ба түвшин, шүүлтүүрээр түвшин илрүүлэх, эсвэл идэвхтэй t-д тохируулж болно.ampt гэдгийг автоматаар шалгах замаар аюулгүй байдлын түвшинг нэмэгдүүлдэгamper тээглүүр гаднаас нээгдээгүй эсвэл богино холболтгүй байна.
TAMP Үндсэн шинж чанарууд · 32 нөөц бүртгэл (ТAMP_BKPxR) хэвээр байгаа RTC домэйнд хэрэгжсэн
VDD-ийн тэжээл унтарсан үед VBAT-аар асаалттай · 12 тamper тээглүүр боломжтой (долоон оролт, таван гаралт) · Дурын tampилрүүлэлт нь RTC цагийг үүсгэж болноamp үйл явдал. · Аливаа тamper илрүүлэх нь нөөц бүртгэлийг устгадаг. · TrustZone-н дэмжлэг:
ТampАюулгүй эсвэл аюулгүй бус тохиргоо Нөөц бүртгэлийг тохируулж болох хэмжээтэй гурван хэсэгт байрлуулна:
. нэг унших/бичих аюулгүй бүс. нэг бичих аюулгүй/унших аюулгүй бус талбар . нэг унших/бичих хамгаалалтгүй хэсэг · Монотоник тоолуур
3.30
Нэгдсэн хэлхээний интерфейс (I2C1, I2C2, I2C3, I2C4, I2C5)
Эдгээр төхөөрөмжүүд нь таван I2C интерфейсийг суулгасан.
I2C автобусны интерфейс нь STM32MP133C/F болон цуваа I2C автобусны хоорондох харилцаа холбоог зохицуулдаг. Энэ нь I2C автобусны тусгай дараалал, протокол, арбитр болон цаг хугацааг хянадаг.
DS13875 Илч 5
41/219
48
Функциональ дууссанview
STM32MP133C/F
I2C захын төхөөрөмж нь дараахь зүйлийг дэмждэг: · I2C-автобусны техникийн үзүүлэлт болон хэрэглэгчийн гарын авлагын эргэлт. 5 нийцтэй байдал:
Slave болон мастер горимууд, мультимастерийн чадвар Стандарт горим (Sm), 100 кбит/с хүртэл хурдтай Хурдан горим (Fm), 400 кбит/с хүртэл хурдтай Хурдан горим Plus (Fm+), 1 Мбит/с хүртэл бит хурдтай, 20 мА гаралтын хөтөч I/Os хаяг, 7 битийн олон хаягтай Програмчлагдах боломжтой тохируулга ба хүлээх хугацаа Нэмэлт цаг сунгах · Системийн удирдлагын автобусны (SMBus) тодорхойлолт rev 10 нийцтэй байдал: Техник хангамжийн PEC (пакет алдаа шалгах) үүсгэх ба ACK-ээр баталгаажуулах
хяналт Хаягийн нарийвчлалын протокол (ARP) дэмжлэг SMBus дохиолол · Эрчим хүчний системийн удирдлагын протокол (PMBusTM) rev 1.1 нийцтэй байдал · Бие даасан цаг: I2C холбооны хурдыг PCLK дахин программчлалаас хамааралгүй болгох боломжийг олгодог бие даасан цагийн эх үүсвэрүүдийн сонголт · Хаягийн тохирол дээр зогсох горимоос сэрээх · Програмчлагдах аналог болон дижитал шуугиантай DMA шүүлтүүртэй.
I2C3, I2C4 болон I2C5 (ETZPC-д) зөвхөн аюулгүй программ хангамжаар хандах боломжтой гэж тодорхойлж болно.
3.31
Бүх нийтийн синхрон асинхрон хүлээн авагч дамжуулагч (USART1, USART2, USART3, USART6 ба UART4, UART5, UART7, UART8)
Эдгээр төхөөрөмжүүд нь дөрвөн суулгагдсан бүх нийтийн синхрон хүлээн авагч дамжуулагчтай (USART1, USART2, USART3 ба USART6), дөрвөн универсал асинхрон хүлээн авагч дамжуулагчтай (UART4, UART5, UART7, UART8). USARTx болон UARTx функцуудын хураангуйг доорх хүснэгтээс харна уу.
Эдгээр интерфэйсүүд нь асинхрон холбоо, IrDA SIR ENDEC-ийн дэмжлэг, олон процессор холболтын горим, нэг утастай хагас дуплекс холбооны горимыг хангаж, LIN мастер/боол чадамжтай. Тэд CTS болон RTS дохионы техник хангамжийн удирдлага, RS485 драйверийг идэвхжүүлдэг. Тэд 13 Мбит/с хүртэл хурдтай харилцах боломжтой.
USART1, USART2, USART3 болон USART6 нь мөн ухаалаг картын горим (ISO 7816-д нийцсэн) болон SPI-тэй төстэй харилцаа холбооны боломжийг олгодог.
Бүх USART нь CPU-ийн цагаас хамааралгүй цагийн домэйнтэй бөгөөд USARTx-д 32 Кбауд хүртэлх дамжуулах хурд ашиглан STM133MP200C/F-ийг Зогсоох горимоос сэрээх боломжийг олгодог. Зогсоох горимоос сэрэх үйл явдлуудыг програмчлах боломжтой бөгөөд дараах байдлаар байж болно.
· бит илрүүлэлтийг эхлүүлэх
· Хүлээн авсан өгөгдлийн хүрээ
· тодорхой програмчлагдсан өгөгдлийн хүрээ
42/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
Бүх USART интерфэйсүүдэд DMA хянагч үйлчлэх боломжтой.
Хүснэгт 5. USART/UART-ийн онцлог
USART горим/онцлогууд(1)
USART1/2/3/6
UART4/5/7/8
Модемийн тоног төхөөрөмжийн урсгалын хяналт
X
X
DMA ашиглан тасралтгүй харилцаа холбоо
X
X
Мультипроцессорын харилцаа холбоо
X
X
Синхрон SPI горим (мастер/боол)
X
–
Ухаалаг картын горим
X
–
Нэг утастай хагас дуплекс холбоо IrDA SIR ENDEC блок
X
X
X
X
LIN горим
X
X
Хос цагийн домэйн болон бага эрчим хүчний горимоос сэрэх
X
X
Хүлээн авагчийн завсарлага Modbus холболтыг тасалдуулж байна
X
X
X
X
Автомат хурдны хурд тодорхойлох
X
X
Жолооч идэвхжүүлэх
X
X
USART мэдээллийн урт
7, 8, 9 бит
1. X = дэмжигдсэн.
USART1 ба USART2-г (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
3.32
Цуваа захын интерфейсүүд (SPI1, SPI2, SPI3, SPI4, SPI5) нэгдсэн дууны интерфейс (I2S1, I2S2, I2S3, I2S4)
Эдгээр төхөөрөмжүүд нь хагас дуплекс, бүрэндуплекс, симплекс горимд мастер болон туслах горимд 2 Мбит/с хүртэл хурдтай харилцах боломжийг олгодог таван хүртэлх SPI (SPI1S2, SPI2S2, SPI3S2, SPI4S5, болон SPI50)-тай. 3-битийн урьдчилсан масштаб тохируулагч нь найман мастер горимын давтамжийг өгдөг бөгөөд хүрээг 4-16 битийн хооронд тохируулах боломжтой. Бүх SPI интерфэйсүүд нь NSS импульсийн горим, TI горим, техник хангамжийн CRC тооцооллыг дэмждэг бөгөөд DMA чадвартай 8 бит суулгагдсан Rx болон Tx FIFO-г үржүүлдэг.
I2S1, I2S2, I2S3 болон I2S4 нь SPI1, SPI2, SPI3, SPI4-тэй олон талт юм. Тэдгээрийг мастер эсвэл slave горимд, бүрэн дуплекс ба хагас дуплекс холбооны горимд ажиллуулж болох ба оролт, гаралтын суваг болгон 16 эсвэл 32 битийн нягтралтайгаар ажиллахаар тохируулж болно. Аудио сamp8 кГц-ээс 192 кГц хүртэлх давтамжийг дэмждэг. Бүх I2S интерфэйсүүд нь DMA чадвартай 8 бит суулгагдсан Rx ба Tx FIFO-г дэмждэг.
SPI4 болон SPI5-ийг (ETZPC-д) зөвхөн аюулгүй програм хангамжаар хандах боломжтой гэж тодорхойлж болно.
3.33
Цуваа аудио интерфейс (SAI1, SAI2)
Эдгээр төхөөрөмжүүд нь олон стерео эсвэл моно аудио протоколуудыг зохион бүтээх боломжийг олгодог хоёр SAI-ийг суулгасан
DS13875 Илч 5
43/219
48
Функциональ дууссанview
STM32MP133C/F
I2S, LSB эсвэл MSB үндэслэлтэй, PCM/DSP, TDM эсвэл AC'97 гэх мэт. Аудио блокыг дамжуулагч болгон тохируулсан үед SPDIF гаралт боломжтой. Уян хатан байдал, дахин тохируулах чадварыг ийм түвшинд хүргэхийн тулд SAI бүр хоёр бие даасан аудио дэд блок агуулдаг. Блок бүр өөрийн цаг үүсгэгч болон оролт гаралтын шугамын хянагчтай. Аудио сamp192 кГц хүртэлх давтамжийг дэмждэг. Нэмж дурдахад суулгагдсан PDM интерфейсийн ачаар найман хүртэлх микрофоныг дэмжих боломжтой. SAI нь мастер эсвэл slave тохиргоонд ажиллах боломжтой. Аудио дэд блокууд нь хүлээн авагч эсвэл дамжуулагч байж болох ба синхрон эсвэл асинхрон (нөгөө нэгтэй нь холбоотой) ажиллах боломжтой. АДБ нь бусад АДБ-уудтай холбогдож синхроноор ажиллах боломжтой.
3.34
SPDIF хүлээн авагчийн интерфейс (SPDIFRX)
SPDIFRX нь IEC-60958 болон IEC-61937-д нийцсэн S/PDIF урсгалыг хүлээн авах зориулалттай. Эдгээр стандартууд нь өндөр с хүртэл энгийн стерео урсгалыг дэмждэгample хурд болон Dolby эсвэл DTS-ээр тодорхойлсон (5.1 хүртэл) гэх мэт шахагдсан олон сувгийн хүрээлэх дуу чимээ.
SPDIFRX-ийн үндсэн шинж чанарууд нь дараах байдалтай байна: · Дөрвөн оролт боломжтой · Тэмдгийн хурдыг автоматаар илрүүлэх · Тэмдгийн хурдыг автоматаар илрүүлэх · Дээд тал нь: 12.288 МГц · 32-192 кГц давтамжтай стерео урсгалыг дэмждэг · IEC-60958 ба IEC-61937 аудио, хэрэглэгчийн програмуудыг дэмждэг · Дууны битийн DMA-г ашиглах боломжтойamples · Хяналтын болон хэрэглэгчийн сувгийн мэдээлэлд зориулж DMA ашиглан харилцах · Тасалдлын чадвар
SPDIFRX хүлээн авагч нь тэмдэгтийн хурдыг илрүүлэх, ирж буй өгөгдлийн урсгалыг тайлахад шаардлагатай бүх боломжуудыг хангадаг. Хэрэглэгч хүссэн SPDIF оролтыг сонгох боломжтой бөгөөд хүчинтэй дохио байгаа үед SPDIFRX дахинampирж буй дохиог тайлж, Манчестерийн урсгалыг тайлж, фрейм, дэд хүрээ, элементүүдийг блоклодог. SPDIFRX нь CPU-д код тайлагдсан өгөгдөл болон холбогдох төлөвийн тугуудыг хүргэдэг.
SPDIFRX нь мөн spdif_frame_sync нэртэй дохиог санал болгодог бөгөөд энэ нь S/PDIF дэд фрэймийн хурдаар солигддог бөгөөд энэ нь яг s-г тооцоолоход хэрэглэгддэг.ample rate for clock drift алгоритмууд.
3.35
Аюулгүй тоон оролт/гаралтын MultiMediaCard интерфэйсүүд (SDMMC1, SDMMC2)
Хоёр аюулгүй дижитал оролт/гаралтын MultiMediaCard интерфэйс (SDMMC) нь AHB автобус болон SD санах ойн карт, SDIO карт болон MMC төхөөрөмжүүдийн хоорондох интерфейсийг хангадаг.
SDMMC-ийн онцлогууд нь дараах зүйлсийг агуулна: · Embedded MultiMediaCard System Specification Version 5.1-д нийцсэн байдал
Гурван өөр дата автобусны горимд зориулсан картын дэмжлэг: 1-бит (анхдагч), 4-бит ба 8-бит
44/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
(HS200 SDMMC_CK хурдыг зөвшөөрөгдсөн хамгийн их оролт/гаралтын хурдаар хязгаарласан)(HS400-г дэмждэггүй)
· MultiMediaCards-ийн өмнөх хувилбаруудтай бүрэн нийцтэй байх (хоцрогдсон нийцтэй байдал)
· SD санах ойн картын үзүүлэлтүүдийн 4.1 хувилбарт бүрэн нийцсэн (SDR104 SDMMC_CK хурд нь зөвшөөрөгдсөн хамгийн их I/O хурдаар хязгаарлагддаг, SPI горим ба UHS-II горимыг дэмждэггүй)
· SDIO картын тодорхойлолтын 4.0 хувилбарт бүрэн нийцсэн, 1-бит (анхдагч) ба 4-бит (SDR104 SDMMC_CK хурд нь хамгийн их зөвшөөрөгдөх оролт гаралтын хурдаар хязгаарлагддаг, SPI горим ба UHS-II горимыг дэмждэггүй) хоёр өөр дата автобусны горимд зориулсан картыг дэмждэг.
· 208 битийн горимд 8 Мбайт/с хүртэл өгөгдөл дамжуулах (зөвшөөрөгдсөн хамгийн их оролт гаралтын хурдаас хамаарч)
· Өгөгдөл болон командын гаралт нь гадаад хоёр чиглэлтэй драйверуудыг удирдах дохиог идэвхжүүлдэг
· Зориулалтын DMA хянагч нь SDMMC хост интерфэйст суулгагдсан бөгөөд интерфэйс болон SRAM хооронд өндөр хурдны дамжуулалтыг зөвшөөрдөг.
· IDMA холбоотой жагсаалтын дэмжлэг
· Тусгай зориулалтын тэжээлийн хангамж, SDMMC1 ба SDMMC2-д зориулсан VDDSD1 ба VDDSD2 нь UHS-I горимд SD картын интерфейс дээр түвшний шилжүүлэгч оруулах хэрэгцээг арилгасан.
Зөвхөн SDMMC1 болон SDMMC2-д зориулсан зарим GPIO-г тусгай VDDSD1 эсвэл VDDSD2 тэжээлийн зүү дээр ашиглах боломжтой. Эдгээр нь SDMMC1 ба SDMMC2 (SDMMC1: PC[12:8], PD[2], SDMMC2: PB[15,14,4,3], PE3, PG6)-д зориулсан анхдагч ачаалах GPIO-уудын нэг хэсэг юм. Тэдгээрийг өөр функцийн хүснэгтэд "_VSD1" эсвэл "_VSD2" дагавартай дохиогоор тодорхойлж болно.
SDMMC бүр 100 МГц-ээс дээш гадаад өгөгдлийн давтамжийг дэмжих боломжийг олгодог саатлын блоктой (DLYBSD) холбогдсон.
SDMMC интерфейс хоёулаа найдвартай тохиргооны портуудтай.
3.36
Хянагчийн бүсийн сүлжээ (FDCAN1, FDCAN2)
Удирдлагын бүсийн сүлжээ (CAN) дэд систем нь хоёр CAN модуль, хуваалцсан мессежийн RAM санах ой, цаг тохируулгын нэгжээс бүрдэнэ.
CAN модулиуд (FDCAN1 ба FDCAN2) хоёулаа ISO 11898-1 (CAN протоколын тодорхойлолтын хувилбар 2.0 хэсэг A, B) болон CAN FD протоколын тодорхойлолтын 1.0 хувилбартай нийцдэг.
10 Кбайт мессежийн RAM санах ой нь шүүлтүүрийг хэрэгжүүлэх, FIFO хүлээн авах, буфер хүлээн авах, үйл явдлын FIFO-г дамжуулах, дамжуулах буфер (нэмэх TTCAN-ийн триггер) зэргийг гүйцэтгэдэг. Энэ мессежийн RAM нь FDCAN1 ба FDCAN2 хоёр модулийн хооронд хуваалцагддаг.
Нийтлэг цаг тохируулгын нэгж нь нэмэлт юм. Үүнийг FDCAN1-ээс хүлээн авсан CAN мессежийг үнэлэх замаар HSI дотоод RC осциллятор болон PLL-ээс FDCAN2 ба FDCAN1-д тохируулсан цагийг үүсгэхэд ашиглаж болно.
DS13875 Илч 5
45/219
48
Функциональ дууссанview
STM32MP133C/F
3.37
Бүх нийтийн цуваа автобусны өндөр хурдны хост (USBH)
Эдгээр төхөөрөмжүүд нь хоёр физик порттой нэг өндөр хурдны USB хост (480 Mbit/s хүртэл) суулгасан. USBH нь порт тус бүр дээр бага, бүрэн хурдтай (OHCI) болон өндөр хурдны (EHCI) үйлдлүүдийг хоёуланг нь дэмждэг. Энэ нь бага хурдтай (1.2 Мбит/с), бүрэн хурдтай (12 Мбит/с) эсвэл өндөр хурдтай (480 Мбит/с) ажиллах боломжтой хоёр дамжуулагчийг нэгтгэдэг. Хоёр дахь өндөр хурдны дамжуулагчийг OTG өндөр хурдтай хуваалцдаг.
USBH нь USB 2.0 үзүүлэлттэй нийцдэг. USBH хянагч нь USB өндөр хурдны PHY доторх PLL-ээр үүсгэгдсэн тусгай цагийг шаарддаг.
3.38
Өндөр хурдны USB (OTG)
Эдгээр төхөөрөмжүүд нь нэг USB OTG өндөр хурдны (480 Mbit/s хүртэл) төхөөрөмж/хост/OTG захын төхөөрөмжтэй. OTG нь бүрэн болон өндөр хурдны ажиллагааг дэмждэг. Өндөр хурдтай ажиллах (480 Мбит/с) дамжуулагчийг USB Хост хоёр дахь порттой хуваалцдаг.
USB OTG HS нь USB 2.0 болон OTG 2.0 техникийн үзүүлэлтүүдтэй нийцдэг. Энэ нь програм хангамжаар тохируулах боломжтой төгсгөлийн цэгийн тохиргоотой бөгөөд түр зогсоох/үргэлжлүүлэхийг дэмждэг. USB OTG хянагч нь RCC дотор эсвэл USB өндөр хурдны PHY доторх PLL-ээр үүсгэгддэг 48 МГц-ийн тусгай цагийг шаарддаг.
USB OTG HS-ийн үндсэн шинж чанаруудыг доор жагсаав: · Динамик FIFO хэмжээтэй 4 Кбайт Rx ба Tx FIFO хэмжээ · SRP (session request protocol) болон HNP (host negotiation protocol) дэмжлэгтэй · Найман хоёр чиглэлтэй төгсгөлийн цэгүүд · Үе үе OUT дэмжлэгтэй 16 хост суваг · OTG горимд тохируулах боломжтой USB программ хангамж1.3. 2.0 LPM (холбоосын тэжээлийн менежмент) дэмжлэг · Батерейг цэнэглэх техникийн үзүүлэлтийн өөрчлөлт 2.0 дэмжлэг · HS OTG PHY дэмжлэг · Дотоод USB DMA · HNP/SNP/IP дотор (ямар нэгэн гадны резистор шаардлагагүй) · OTG/Host горимуудын хувьд автобусаар ажилладаг төхөөрөмжүүдийн хувьд тэжээлийн унтраалга шаардлагатай.
холбогдсон.
USB OTG тохиргооны порт нь аюулгүй байж болно.
46/219
DS13875 Илч 5
STM32MP133C/F
Функциональ дууссанview
3.39
Гигабит Ethernet MAC интерфэйсүүд (ETH1, ETH2)
Эдгээр төхөөрөмжүүд нь IEEE-802.3-2002 стандартад нийцсэн хоёр гигабит медиа хандалтын хянагчаар (GMAC) Ethernet LAN холболтыг салбарын стандартын дунд бие даасан интерфэйсээр (MII), дундаас бие даасан интерфэйс (RMII), багасгасан гигабит дундаас хамааралгүй интерфейс (RGMII) ашиглан хангадаг.
Эдгээр төхөөрөмжүүд нь физик LAN автобусанд (twisted-pair, fiber гэх мэт) холбогдохын тулд гадаад физик интерфэйс төхөөрөмж (PHY) шаарддаг. PHY нь төхөөрөмжийн портод MII-д 17 дохио, RMII-д 7 дохио, эсвэл RGMII-д 13 дохиог ашиглан холбогдсон бөгөөд STM25MP125C/F-ээс эсвэл 32 МГц (MII, RMII, RGMII) эсвэл 133 МГц (RGMII) давтамжийг ашиглан цагийг тохируулж болно.
Төхөөрөмжүүд нь дараах функцуудыг агуулна: · Үйлдлийн горимууд болон PHY интерфэйсүүд
10-, 100-, болон 1000-Mbit/s өгөгдөл дамжуулах хурд Бүрэн дуплекс ба хагас дуплекс үйлдлийн аль алиныг нь дэмжих MII, RMII болон RGMII PHY интерфэйсүүд · Боловсруулалтын хяналт Олон давхаргат Пакет шүүлтүүр: Эх сурвалж (SA) болон очих газар (DA) дээр MAC шүүлтүүр
төгс болон хэш шүүлтүүр бүхий хаяг, VLAN tag-Төгс ба хэш шүүлтүүр бүхий шүүлтүүрт суурилсан, IP эх үүсвэр (SA) эсвэл очих (DA) хаяг дээр 3-р давхарга шүүлтүүр, эх үүсвэр (SP) эсвэл очих (DP) порт дээр 4-р давхарга шүүх Давхар VLAN боловсруулалт: хоёр хүртэлх VLAN оруулах tags дамжуулах замд, tag хүлээн авах замд шүүлтүүр хийх IEEE 1588-2008/PTPv2 дэмжлэг RMON/MIB тоолуураар сүлжээний статистикийг дэмждэг (RFC2819/RFC2665) · Техник хангамжийн ачааллыг буулгах боловсруулалт Оршил болон хүрээний эхлэлийн өгөгдөл (SFD) оруулах эсвэл устгах IPUD/-д зориулсан бүрэн бүтэн байдлын шалгах нийлбэр ба TCP-ийн ачааллын ачааллыг унтраах систем: тооцоолол хийх, оруулах, шалгах нийлбэрийн тооцоо, харьцуулалтыг хүлээн авах төхөөрөмж MAC хаягтай ARP хүсэлтийн автомат хариу TCP сегментчилэл: том дамжуулах TCP пакетийг олон жижиг пакетуудад автоматаар хуваах · Бага эрчим хүчний горим Эрчим хүчний хэмнэлттэй Ethernet (стандарт IEEE 802.3az-2010) Алсын зайнаас сэрээх пакет болон AMDic илрүүлэх
ETH1 ба ETH2 хоёуланг нь аюулгүй байдлаар програмчлах боломжтой. Аюулгүй тохиолдолд AXI интерфэйс дээрх гүйлгээ аюулгүй байх ба тохиргооны бүртгэлийг зөвхөн аюулгүй хандалтаар өөрчлөх боломжтой.
DS13875 Илч 5
47/219
48
Функциональ дууссанview
STM32MP133C/F
3.40
Дибаг хийх дэд бүтэц
Эдгээр төхөөрөмжүүд нь програм хангамжийн хөгжүүлэлт болон системийн интеграцчлалыг дэмжихийн тулд дараах дибаг хийх, хянах боломжуудыг санал болгож байна: · Таслах цэгийн дибаг хийх · Кодын гүйцэтгэлийг хянах · Програм хангамжийн хэрэгсэл · JTAG дибаг хийх порт · Цуваа утастай дибаг хийх порт · Триггер оролт, гаралт · Trace port · Arm CoreSight дибаг болон ул мөрийн бүрэлдэхүүн хэсгүүд
Дибаг нь J-ээр удирдаж болноTAG/салбарын стандарт дибаг хийх хэрэгслийг ашиглан цуврал утастай дибаг хийх хандалтын порт.
Trace port нь өгөгдлийг бүртгэх, дүн шинжилгээ хийх зорилгоор авах боломжийг олгодог.
Аюулгүй бүсүүдэд дибаг хийх хандалтыг BSEC дахь баталгаажуулалтын дохиогоор идэвхжүүлдэг.
48/219
DS13875 Илч 5
STM32MP133C/F
Pinout, зүү тайлбар болон өөр функцууд
4
Pinout, зүү тайлбар болон өөр функцууд
Зураг 5. STM32MP133C/F LFBGA289 саналын хуудас
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
A
VSS
PA9
PD10
PB7
PE7
PD5
PE8
PG4
PH9
PH13
PC7
PB9
PB14
PG6
PD2
PC9
VSS
B
PD3
PF5
PD14
PE12
PE1
PE9
PH14
PE10
PF1
PF3
PC6
PB15
PB4
PC10
PC12
DDR_DQ4 DDR_DQ0
C
PB6
PH12
PE14
PE13
PD8
PD12
PD15
VSS
PG7
PB5
PB3
VDDSD1
PF0
PC11
DDR_DQ1
DDR_ DQS0N
DDR_ DQS0P
D
PB8
PD6
VSS
PE11
PD1
PE0
PG0
PE15
PB12
PB10
VDDSD2
VSS
PE3
PC8
DDR_ DQM0
DDR_DQ5 DDR_DQ3
E
PG9
PD11
PA12
PD0
VSS
PA15
PD4
PD9
PF2
PB13
PH10
VDDQ_ DDR
DDR_DQ2 DDR_DQ6 DDR_DQ7 DDR_A5
DDR_ RESETN
F
PG10
PG5
PG8
PH2
PH8
VDDCPU
VDD
VDDCPU VDDCPU
VDD
VDD
VDDQ_ DDR
VSS
DDR_A13
VSS
DDR_A9
DDR_A2
G
PF9
PF6
PF10
PG15
PF8
VDD
VSS
VSS
VSS
VSS
VSS
VDDQ_ DDR
DDR_BA2 DDR_A7
DDR_A3
DDR_A0 DDR_BA0
H
PH11
PI3
PH7
PB2
PE4
VDDCPU
VSS
VDDCORE VDDCORE VDDCORE
VSS
VDDQ_ DDR
DDR_WEN
VSS
DDR_ODT DDR_CSN
DDR_ RASN
J
PD13
ВБАТ
PI2
VSS_PLL VDD_PLL VDDCPU
VSS
VDDCORE
VSS
VDDCORE
VSS
VDDQ_ DDR
VDDCORE DDR_A10
DDR_ CASN
DDR_ CLKP
DDR_ CLKN
K
PC14OSC32_IN
PC15OSC32_
ГАРСАН
VSS
PC13
PI1
VDD
VSS
VDDCORE VDDCORE VDDCORE
VSS
VDDQ_ DDR
DDR_A11 DDR_CKE DDR_A1 DDR_A15 DDR_A12
L
PE2
PF4
PH6
PI0
PG3
VDD
VSS
VSS
VSS
VSS
VSS
VDDQ_ DDR
DDR_ATO
DDR_ DTO0
DDR_A8 DDR_BA1 DDR_A14
M
PF7
PA8
PG11
VDD_ANA VSS_ANA
VDD
VDD
VDD
VDD
VDD
VDD
VDDQ_ DDR
DDR_ VREF
DDR_A4
VSS
DDR_ DTO1
DDR_A6
N
PE6
PG1
PD7
VSS
PB11
PF13
VSSA
PA3
NJTRST
VSS_USB VDDA1V1_
HS
БҮГС
VDDQ_ DDR
PWR_LP
DDR_ DQM1
DDR_ DQ10
DDR_DQ8 DDR_ZQ
P
PH0OSC_IN
PH1OSC_OUT
PA13
PF14
PA2
VREF-
VDDA
PG13
PG14
VDD3V3_ USBHS
VSS
PI5-BOOT1 VSS_PLL2 PWR_ON
DDR_ DQ11
DDR_ DQ13
DDR_DQ9
R
PG2
PH3
PWR_CPU_ON
PA1
VSS
VREF+
PC5
VSS
VDD
PF15
VDDA1V8_ REG
PI6-BOOT2
VDD_PLL2
PH5
DDR_ DQ12
DDR_ DQS1N
DDR_ DQS1P
T
PG12
PA11
PC0
PF12
PC3
PF11
PB1
PA6
PE5
PDR_ON USB_DP2
PA14
USB_DP1
BYPASS_ REG1V8
PH4
DDR_ DQ15
DDR_ DQ14
U
VSS
PA7
PA0
PA5
PA4
PC4
PB0
PC1
PC2
NRST
USB_DM2
USB_ RREF
USB_DM1 PI4-BOOT0
PA10
PI7
VSS
MSv65067V5
Дээрх зураг нь багцын дээд хэсгийг харуулж байна view.
DS13875 Илч 5
49/219
97
Pinout, зүү тайлбар болон өөр функцууд
STM32MP133C/F
Зураг 6. STM32MP133C/F TFBGA289 саналын хуудас
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
A
VSS
PD4
PE9
PG0
PD15
PE15
PB12
PF1
PC7
PC6
PF0
PB14
VDDSD2 VDDSD1 DDR_DQ4 DDR_DQ0
VSS
B
PE12
PD8
PE0
PD5
PD9
PH14
PF2
VSS
PF3
PB13
PB3
PE3
PC12
VSS
DDR_DQ1
DDR_ DQS0N
DDR_ DQS0P
C
PE13
PD1
PE1
PE7
VSS
VDD
PE10
PG7
PG4
PB9
PH10
PC11
PC8
DDR_DQ2
DDR_ DQM0
DDR_DQ3 DDR_DQ5
D
PF5
PA9
PD10
VDDCPU
PB7
VDDCPU
PD12
VDDCPU
PH9
VDD
PB15
VDD
VSS
VDDQ_ DDR
DDR_ RESETN
DDR_DQ7 DDR_DQ6
E
PD0
PE14
VSS
PE11
VDDCPU
VSS
PA15
VSS
PH13
VSS
PB4
VSS
VDDQ_ DDR
VSS
VDDQ_ DDR
VSS
DDR_A13
F
PH8
PA12
VDD
VDDCPU
VSS
VDDCORE
PD14
PE8
PB5
VDDCORE
PC10
VDDCORE
VSS
VDDQ_ DDR
DDR_A7
DDR_A5
DDR_A9
G
PD11
PH2
PB6
PB8
PG9
PD3
PH12
PG15
PD6
PB10
PD2
PC9
DDR_A2 DDR_BA2 DDR_A3
DDR_A0 DDR_ODT
H
PG5
PG10
PF8
VDDCPU
VSS
VDDCORE
PH11
PI3
PF9
PG6
BYPASS_ REG1V8
VDDCORE
VSS
VDDQ_ DDR
DDR_BA0 DDR_CSN DDR_WEN
J VDD_PLL VSS_PLL
PG8
PI2
ВБАТ
PH6
PF7
PA8
PF12
VDD
VDDA1V8_ REG
PA10
DDR_ VREF
DDR_ RASN
DDR_A10
VSS
DDR_ CASN
K
PE4
PF10
PB2
VDD
VSS
VDDCORE
PA13
PA1
PC4
NRST
VSS_PLL2 VDDCORE
VSS
VDDQ_ DDR
DDR_A15
DDR_ CLKP
DDR_ CLKN
L
PF6
VSS
PH7
VDD_ANA VSS_ANA
PG12
PA0
PF11
PE5
PF15
VDD_PLL2
PH5
DDR_CKE DDR_A12 DDR_A1 DDR_A11 DDR_A14
M
PC14OSC32_IN
PC15OSC32_
ГАРСАН
PC13
VDD
VSS
PB11
PA5
PB0
VDDCORE
USB_ RREF
PI6-BOOT2 VDDCORE
VSS
VDDQ_ DDR
DDR_A6
DDR_A8 DDR_BA1
N
PD13
VSS
PI0
PI1
PA11
VSS
PA4
PB1
VSS
VSS
PI5-BOOT1
VSS
VDDQ_ DDR
VSS
VDDQ_ DDR
VSS
DDR_ATO
P
PH0OSC_IN
PH1OSC_OUT
PF4
PG1
VSS
VDD
PC3
PC5
VDD
VDD
PI4-BOOT0
VDD
VSS
VDDQ_ DDR
DDR_A4 DDR_ZQ DDR_DQ8
R
PG11
PE6
PD7
PWR_ CPU_ON
PA2
PA7
PC1
PA6
PG13
NJTRST
PA14
VSS
PWR_ON
DDR_ DQM1
DDR_ DQ12
DDR_ DQ11
DDR_DQ9
T
PE2
PH3
PF13
PC0
VSSA
VREF-
PA3
PG14
USB_DP2
VSS
VSS_ USBHS
USB_DP1
PH4
DDR_ DQ13
DDR_ DQ14
DDR_ DQS1P
DDR_ DQS1N
U
VSS
PG3
PG2
PF14
VDDA
VREF+
PDR_ON
PC2
USB_DM2
VDDA1V1_ REG
VDD3V3_ USBHS
USB_DM1
PI7
Дээрх зураг нь багцын дээд хэсгийг харуулж байна view.
PWR_LP
DDR_ DQ15
DDR_ DQ10
VSS
MSv67512V3
50/219
DS13875 Илч 5
STM32MP133C/F
Pinout, зүү тайлбар болон өөр функцууд
Зураг 7. STM32MP133C/F TFBGA320 саналын хуудас
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21
A
VSS
PA9
PE13 PE12
PD12
PG0
PE15
PG7
PH13
PF3
PB9
PF0
PC10 PC12
PC9
VSS
B
PD0
PE11
PF5
PA15
PD8
PE0
PE9
PH14
PE8
PG4
PF1
VSS
PB5
PC6
PB15 PB14
PE3
PC11
DDR_ DQ4
DDR_ DQ1
DDR_ DQ0
C
PB6
PD3
PE14 PD14
PD1
PB7
PD4
PD5
PD9
PE10 PB12
PH9
PC7
PB3
VDD SD2
PB4
PG6
PC8
PD2
DDR_ DDR_ DQS0P DQS0N
D
PB8
PD6
PH12
PD10
PE7
PF2
PB13
VSS
DDR_ DQ2
DDR_ DQ5
DDR_ DQM0
E
PH2
PH8
VSS
VSS
VDD CPU
PE1
PD15
VDD CPU
VSS
VDD
PB10
PH10
VDDQ_ DDR
VSS
VDD SD1
DDR_ DQ3
DDR_ DQ6
F
PF8
PG9
PD11 PA12
VSS
VSS
VSS
DDR_ DQ7
DDR_ A5
VSS
G
PF6
PG10
PG5
VDD CPU
H
PE4
PF10 PG15
PG8
J
PH7
PD13
PB2
PF9
VDD CPU
VSS
VDD
VDD CPU
VDD CORE
VSS
VDD
VSS
VDDQ_ DDR
VSS
VSS
VDD
VDD
VSS
VDD CORE
VSS
VDD
VDD CORE
VDDQ_ DDR
DDR_ A13
DDR_ A2
DDR_ A9
DDR_ RESET
N
DDR_ BA2
DDR_ A3
DDR_ A0
DDR_ A7
DDR_ BA0
DDR_ CSN
DDR_ ODT
K
VSS_ PLL
VDD_ PLL
PH11
VDD CPU
PC15-
L
VBAT OSC32 PI3
VSS
_ГАРАА
PC14-
M
VSS OSC32 PC13
_IN
VDD
N
PE2
PF4
PH6
PI2
VDD CPU
VDD CORE
VSS
VDD
VSS
VSS
VSS
VSS
VSS
VDD CORE
VSS
VSS
VDD CORE
VSS
VSS
VSS
VSS
VSS
VDD
VDD CORE
VSS
VDD
VDD CORE
VDDQ_ DDR
VSS
VDDQ_ DDR
VDD CORE
VDDQ_ DDR
DDR_ WEN
DDR_ RASN
VSS
VSS
DDR_ A10
DDR_ CASN
DDR_ CLKN
VDDQ_ DDR
DDR_ A12
DDR_ CLKP
DDR_ A15
DDR_ A11
DDR_ A14
DDR_ CKE
DDR_ A1
P
PA8
PF7
PI1
PI0
VSS
VSS
DDR_ DTO1
DDR_ ATO
DDR_ A8
DDR_ BA1
R
PG1
PG11
PH3
VDD
VDD
VSS
VDD
VDD CORE
VSS
VDD
VDD CORE
VSS
VDDQ_ DDR
VDDQ_ DDR
DDR_ A4
DDR_ ZQ
DDR_ A6
T
VSS
PE6
PH0OSC_IN
PA13
VSS
VSS
DDR_ VREF
DDR_ DQ10
DDR_ DQ8
VSS
U
PH1OSC_ ГАРСАН
VSS_ ANA
VSS
VSS
VDD
VDDA VSSA
PA6
VSS
VDD CORE
VSS
VDD VDDQ_ CORE DDR
VSS
PWR_ АСААЛТТАЙ
DDR_ DQ13
DDR_ DQ9
V
PD7
VDD_ ANA
PG2
PA7
VREF-
NJ TRST
VDDA1 V1_ REG
VSS
PWR_ DDR_ DDR_ LP DQS1P DQS1N
W
PWR_
PG3
PG12 CPU_ PF13
PC0
ON
PC3 VREF+ PB0
PA3
PE5
VDD
USB_ RREF
PA14
VDD 3V3_ USBHS
VDDA1 V8_ REG
VSS
BYPAS S_REG
1V8
PH5
DDR_ DQ12
DDR_ DQ11
DDR_ DQM1
Y
PA11
PF14
PA0
PA2
PA5
PF11
PC4
PB1
PC1
PG14
NRST
PF15
USB_ VSS_
PI6-
USB_
PI4-
VDD_
DM2 USBHS BOOT2 DP1 BOOT0 PLL2
PH4
DDR_ DQ15
DDR_ DQ14
AA
VSS
PB11
PA1
PF12
PA4
PC5
PG13
PC2
PDR_ ON
USB_ DP2
PI5-
USB_
BOOT1 DM1
VSS_ PLL2
PA10
PI7
VSS
Дээрх зураг нь багцын дээд хэсгийг харуулж байна view.
MSv65068V5
DS13875 Илч 5
51/219
97
Pinout, зүү тайлбар болон өөр функцууд
STM32MP133C/F
Хүснэгт 6. Pinout хүснэгтэд ашигласан домог / товчлол
Нэр
Товчлол
Тодорхойлолт
Pin нэр Pin төрөл
I / O бүтэц
Тэмдэглэл Өөр функцууд Нэмэлт функцууд
Өөрөөр заагаагүй бол дахин тохируулах үед болон дараа нь зүү функц нь жинхэнэ пин нэртэй ижил байна
S
Нийлүүлэлтийн зүү
I
Зөвхөн пин оруулах
O
Зөвхөн гаралтын зүү
I/O
Оролт/гаралтын зүү
A
Аналог эсвэл тусгай түвшний зүү
FT(U/D/PD) 5 В тэсвэрлэх чадвартай I/O (тогтмол татах / доош татах / програмчлах боломжтой)
DDR
DDR1.5, DDR1.35L, LPDDR1.2/LPDDR3 интерфейсийн хувьд 3 В, 2 В эсвэл 3 VI/O
A
Аналог дохио
RST
Сул татах резистор бүхий зүүг дахин тохируулах
_f(1) _a(2) _u(3) _h(4)
FT I/Os-д зориулсан сонголт I2C FM+ сонголт Аналог сонголт (Оролт/гаралтын аналог хэсэгт VDDA-аас нийлүүлсэн) USB сонголт (Оролт/гаралтын USB хэсэгт VDD3V3_USBxx нийлүүлсэн) 1.8V төрлийн өндөр хурдны гаралт. VDD (SPI, SDMMC, QUADSPI, TRACE-д зориулагдсан)
_vh(5)
1.8V төрлийн маш өндөр хурдны сонголт. VDD (ETH, SPI, SDMMC, QUADSPI, TRACE-д зориулагдсан)
Тэмдэглэлд өөрөөр заагаагүй бол бүх I/O-г дахин тохируулах үед болон дараа нь хөвөгч оролт болгон тохируулна.
GPIOx_AFR бүртгэлээр сонгосон функцууд
Захын регистрээр дамжуулан шууд сонгосон/идэвхжүүлсэн функцууд
1. Хүснэгт 7-д байгаа холбогдох оролт гаралтын бүтэц нь: FT_f, FT_fh, FT_fvh 2. Хүснэгт 7-д байгаа холбогдох оролт гаралтын бүтэц нь: FT_a, FT_ha, FT_vha 3. Хүснэгт 7-д байгаа холбогдох оролт гаралтын бүтэц нь: FT_u 4. FT_f, FT_h-д холбогдох оролт гаралтын бүтэц, FT_h, FT_h, FT_fvh, FT_vh, FT_ha, FT_vha 7. Хүснэгт 5-д байгаа холбогдох оролт гаралтын бүтэц нь: FT_vh, FT_vha, FT_fvh
52/219
DS13875 Илч 5
STM32MP133C/F
Pinout, зүү тайлбар болон өөр функцууд
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
K10 F6 U14 A2 D2 A2 A1 A1 T5 M6 F3 U7
D4 E4 B2
B2 D1 B3 B1 G6 C2
C3 E2 C3 F6 D4 E7 E4 E1 B1
C2 G7 D3
C1 G3 C1
VDDCORE С
–
PA9
I/O FT_h
VSS VDD
S
–
S
–
PE11
I/O FT_vh
PF5
I/O FT_h
PD3
I/O FT_f
PE14
I/O FT_h
VDDCPU
S
–
PD0
I/O FT
PH12
I/O FT_fh
PB6
I/O FT_h
–
–
TIM1_CH2, I2C3_SMBA,
–
DFSDM1_DATIN0, USART1_TX, UART4_TX,
FMC_NWAIT(ачаалах)
–
–
–
–
TIM1_CH2,
USART2_CTS/USART2_NSS,
SAI1_D2,
–
SPI4_MOSI/I2S4_SDO, SAI1_FS_A, USART6_CK,
ETH2_MII_TX_ER,
ETH1_MII_TX_ER,
FMC_D8(ачаалах)/FMC_AD8
–
TRACED12, DFSDM1_CKIN0, I2C1_SMBA, FMC_A5
TIM2_CH1,
–
USART2_CTS/USART2_NSS, DFSDM1_CKOUT, I2C1_SDA,
SAI1_D3, FMC_CLK
TIM1_BKIN, SAI1_D4,
UART8_RTS/UART8_DE,
–
QUADSPI_BK1_NCS,
QUADSPI_BK2_IO2,
FMC_D11(ачаалах)/FMC_AD11
–
–
SAI1_MCLK_A, SAI1_CK1,
–
FDCAN1_RX,
FMC_D2(ачаалах)/FMC_AD2
USART2_TX, TIM5_CH3,
DFSDM1_CKIN1, I2C3_SCL,
–
SPI5_MOSI, SAI1_SCK_A, QUADSPI_BK2_IO2,
SAI1_CK2, ETH1_MII_CRS,
FMC_A6
TRACED6, TIM16_CH1N,
TIM4_CH1, TIM8_CH1,
–
USART1_TX, SAI1_CK2, QUADSPI_BK1_NCS,
ETH2_MDIO, FMC_NE3,
HDP6
–
–
–
TAMP_IN6 -
–
–
DS13875 Илч 5
53/219
97
Pinout, зүү тайлбар болон өөр функцууд
STM32MP133C/F
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
A17 A17 T17 M7 – J13 D2 G9 D2 F5 F1 E3 D1 G4 D1
E3 F2 F4 F8 D6 E10 F4 G2 E2 C8 B8 T21 E2 G1 F3
E1 G5 F2 G5 H3 F1 M8 – M5
VSS VDD PD6 PH8 PB8
PA12 VDDCPU
PH2 VSS PD11
PG9 PF8 VDD
S
–
S
–
I/O FT
I/O FT_fh
I/O FT_f
I/O FT_h
S
–
I/O FT_h
S
–
I/O FT_h
I/O FT_f
I/O FT_h
S
–
–
–
–
–
–
TIM16_CH1N, SAI1_D1, SAI1_SD_A, UART4_TX(ачаалах)
TRACED9, TIM5_ETR,
–
USART2_RX, I2C3_SDA,
FMC_A8, HDP2
TIM16_CH1, TIM4_CH3,
I2C1_SCL, I2C3_SCL,
–
DFSDM1_DATIN1,
UART4_RX, SAI1_D1,
FMC_D13(ачаалах)/FMC_AD13
TIM1_ETR, SAI2_MCLK_A,
USART1_RTS/USART1_DE,
–
ETH2_MII_RX_DV/ETH2_
RGMII_RX_CTL/ETH2_RMII_
CRS_DV, FMC_A7
–
–
LPTIM1_IN2, UART7_TX,
QUADSPI_BK2_IO0(ачаалах),
–
ETH2_MII_CRS,
ETH1_MII_CRS, FMC_NE4,
ETH2_RGMII_CLK125
–
–
LPTIM2_IN2, I2C4_SMBA,
USART3_CTS/USART3_NSS,
SPDIFRX_IN0,
–
QUADSPI_BK1_IO2,
ETH2_RGMII_CLK125,
FMC_CLE(ачаалах)/FMC_A16,
UART7_RX
DBTRGO, I2C2_SDA,
–
USART6_RX, SPDIFRX_IN3, FDCAN1_RX, FMC_NE2,
FMC_NCE(ачаалах)
TIM16_CH1N, TIM4_CH3,
–
TIM8_CH3, SAI1_SCK_B, USART6_TX, TIM13_CH1,
QUADSPI_BK1_IO0(ачаалах)
–
–
–
–
WKUP1
–
54/219
DS13875 Илч 5
STM32MP133C/F
Pinout, зүү тайлбар болон өөр функцууд
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
F3 J3 H5
F9 D8 G5 F2 H1 G3 G4 G8 H4
F1 H2 G2 D3 B14 U5 G3 K2 H3 H8 F10 G2 L1 G1 D12 C5 U6 M9 K4 N7 G1 H9 J5
PG8
I/O FT_h
VDDCPU PG5
S
–
I/O FT_h
PG15
I/O FT_h
PG10
I/O FT_h
VSS
S
–
PF10
I/O FT_h
VDDCORE С
–
PF6
I/O FT_vh
VSS VDD
S
–
S
–
PF9
I/O FT_h
TIM2_CH1, TIM8_ETR,
SPI5_MISO, SAI1_MCLK_B,
USART3_RTS/USART3_DE,
–
SPDIFRX_IN2,
QUADSPI_BK2_IO2,
QUADSPI_BK1_IO3,
FMC_NE2, ETH2_CLK
–
–
–
TIM17_CH1, ETH2_MDC, FMC_A15
USART6_CTS/USART6_NSS,
–
UART7_CTS, QUADSPI_BK1_IO1,
ETH2_PHY_INTN
SPI5_SCK, SAI1_SD_B,
–
UART8_CTS, FDCAN1_TX, QUADSPI_BK2_IO1(ачаалах),
FMC_NE3
–
–
TIM16_BKIN, SAI1_D3, TIM8_BKIN, SPI5_NSS, – USART6_RTS/USART6_DE, UART7_RTS/UART7_DE,
QUADSPI_CLK(ачаалах)
–
–
TIM16_CH1, SPI5_NSS,
UART7_RX(ачаалах),
–
QUADSPI_BK1_IO2, ETH2_MII_TX_EN/ETH2_
RGMII_TX_CTL/ETH2_RMII_
TX_EN
–
–
–
–
TIM17_CH1N, TIM1_CH1,
DFSDM1_CKIN3, SAI1_D4,
–
UART7_CTS, UART8_RX, TIM14_CH1,
QUADSPI_BK1_IO1(ачаалах),
QUADSPI_BK2_IO3, FMC_A9
TAMP_IN4
–
TAMP_IN1 -
DS13875 Илч 5
55/219
97
Pinout, зүү тайлбар болон өөр функцууд
STM32MP133C/F
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
H5 K1 H2 H6 E5 G7 H4 K3 J3 E5 D13 U11 H3 L3 J1
H1 H7 K3
J1 N1 J2 J5 J1 K2 J4 J2 K1 H2 H8 L4 K4 M3 M3
PE4 VDDCPU
PB2 VSS PH7
PH11
PD13 VDD_PLL VSS_PLL
PI3 PC13
I/O FT_h
S
–
I/O FT_h
S
–
I/O FT_fh
I/O FT_fh
I/O FT_h
S
–
S
–
I/O FT
I/O FT
SPI5_MISO, SAI1_D2,
DFSDM1_DATIN3,
TIM15_CH1N, I2S_CKIN,
–
SAI1_FS_A, UART7_RTS/UART7_DE,
–
UART8_TX,
QUADSPI_BK2_NCS,
FMC_NCE2, FMC_A25
–
–
–
RTC_OUT2, SAI1_D1,
I2S_CKIN, SAI1_SD_A,
–
UART4_RX,
QUADSPI_BK1_NCS(ачаалах),
ETH2_MDIO, FMC_A6
TAMP_IN7
–
–
–
SAI2_FS_B, I2C3_SDA,
SPI5_SCK,
–
QUADSPI_BK2_IO3, ETH2_MII_TX_CLK,
–
ETH1_MII_TX_CLK,
QUADSPI_BK1_IO3
SPI5_NSS, TIM5_CH2,
SAI2_SD_A,
SPI2_NSS/I2S2_WS,
–
I2C4_SCL, USART6_RX, QUADSPI_BK2_IO0,
–
ETH2_MII_RX_CLK/ETH2_
RGMII_RX_CLK/ETH2_RMII_
REF_CLK, FMC_A12
LPTIM2_ETR, TIM4_CH2,
TIM8_CH2, SAI1_CK1,
–
SAI1_MCLK_A, USART1_RX, QUADSPI_BK1_IO3,
–
QUADSPI_BK2_IO2,
FMC_A18
–
–
–
–
–
–
(1)
SPDIFRX_IN3,
TAMP_IN4/TAMP_
ETH1_MII_RX_ER
OUT5, WKUP2
RTC_OUT1/RTC_TS/
(1)
–
RTC_LSCO, ТAMP_IN1/TAMP_
OUT2, WKUP3
56/219
DS13875 Илч 5
STM32MP133C/F
Pinout, зүү тайлбар болон өөр функцууд
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
J3 J4 N5
PI2
I/O FT
(1)
SPDIFRX_IN2
TAMP_IN3/TAMP_ OUT4, WKUP5
K5 N4 P4
PI1
I/O FT
(1)
SPDIFRX_IN1
RTC_OUT2/RTC_ LSCO,
TAMP_IN2/TAMP_ OUT3, WKUP4
F13 L2 U13
VSS
S
–
–
–
–
J2 J5 L2
ВБАТ
S
–
–
–
–
L4 N3 P5
PI0
I/O FT
(1)
SPDIFRX_IN0
TAMP_IN8/TAMP_ OUT1
K2 M2
L3
PC15OSC32_OUT
I/O
FT
(1)
–
OSC32_OUT
F15 N2 U16
VSS
S
–
–
–
–
К1 М1 М2
PC14OSC32_IN
I/O
FT
(1)
–
OSC32_IN
G7 E3 V16
VSS
S
–
–
–
–
H9 K6 N15 VDDCORE S
–
–
–
–
M10 M4 N9
VDD
S
–
–
–
–
G8 E6 W16
VSS
S
–
–
–
–
USART2_RX,
L2 P3 N2
PF4
I/O FT_h
–
ETH2_MII_RXD0/ETH2_ RGMII_RXD0/ETH2_RMII_
–
RXD0, FMC_A4
MCO1, SAI2_MCLK_A,
TIM8_BKIN2, I2C4_SDA,
SPI5_MISO, SAI2_CK1,
M2 J8 P2
PA8
I/O FT_fh –
USART1_CK, SPI2_MOSI/I2S2_SDO,
–
OTG_HS_SOF,
ETH2_MII_RXD3/ETH2_
RGMII_RXD3, FMC_A21
TRACECLK, TIM2_ETR,
I2C4_SCL, SPI5_MOSI,
SAI1_FS_B,
L1 T1 N1
PE2
I/O FT_fh
–
USART6_RTS/USART6_DE, SPDIFRX_IN1,
–
ETH2_MII_RXD1/ETH2_
RGMII_RXD1/ETH2_RMII_
RXD1, FMC_A23
DS13875 Илч 5
57/219
97
Pinout, зүү тайлбар болон өөр функцууд
STM32MP133C/F
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
M1 J7 P3
PF7
I/O FT_vh –
M3 R1 R2
PG11
I/O FT_vh –
L3 J6 N3
PH6
I/O FT_fh –
N2 P4 R1
PG1
I/O FT_vh –
M11 - N12
VDD
S
–
–
N1 R2 T2
PE6
I/O FT_vh –
P1 P1 T3 PH0-OSC_IN I/O FT
–
G9 U1 N11
VSS
S
–
–
P2 P2 U2 PH1-OSC_OUT I/O FT
–
R2 T2 R3
PH3
I/O FT_fh –
M5 L5 U3 VSS_ANA S
–
–
TIM17_CH1, UART7_TX(ачаалах),
UART4_CTS, ETH1_RGMII_CLK125, ETH2_MII_TXD0/ETH2_ RGMII_TXD0/ETH2_RMII_
TXD0, FMC_A18
SAI2_D3, I2S2_MCK, USART3_TX, UART4_TX, ETH2_MII_TXD1/ETH2_ RGMII_TXD1/ETH2_RMII_
TXD1, FMC_A24
TIM12_CH1, USART2_CK, I2C5_SDA,
SPI2_SCK/I2S2_CK, QUADSPI_BK1_IO2,
ETH1_PHY_INTN, ETH1_MII_RX_ER, ETH2_MII_RXD2/ETH2_
RGMII_RXD2, QUADSPI_BK1_NCS
LPTIM1_ETR, TIM4_ETR, SAI2_FS_A, I2C2_SMBA,
SPI2_MISO/I2S2_SDI, SAI2_D2, FDCAN2_TX, ETH2_MII_TXD2/ETH2_ RGMII_TXD2, FMC_NBL0
–
MCO2, TIM1_BKIN2, SAI2_SCK_B, TIM15_CH2, I2C3_SMBA, SAI1_SCK_B, UART4_RTS/UART4_DE,
ETH2_MII_TXD3/ETH2_ RGMII_TXD3, FMC_A22
–
–
–
I2C3_SCL, SPI5_MOSI, QUADSPI_BK2_IO1, ETH1_MII_COL, ETH2_MII_COL, QUADSPI_BK1_IO0
–
–
–
–
OSC_IN OSC_OUT –
58/219
DS13875 Илч 5
STM32MP133C/F
Pinout, зүү тайлбар болон өөр функцууд
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
L5 U2 W1
PG3
I/O FT_fvh –
TIM8_BKIN2, I2C2_SDA, SAI2_SD_B, FDCAN2_RX, ETH2_RGMII_GTX_CLK,
ETH1_MDIO, FMC_A13
M4 L4 V2 VDD_ANA С
–
–
–
R1 U3 V3
PG2
I/O FT
–
MCO2, TIM8_BKIN, SAI2_MCLK_B, ETH1_MDC
T1 L6 W2
PG12
I/O FT
LPTIM1_IN1, SAI2_SCK_A,
SAI2_CK2,
USART6_RTS/USART6_DE,
USART3_CTS,
–
ETH2_PHY_INTN,
ETH1_PHY_INTN,
ETH2_MII_RX_DV/ETH2_
RGMII_RX_CTL/ETH2_RMII_
CRS_DV
F7 P6 R5
VDD
S
–
–
–
G10 E8 T1
VSS
S
–
–
–
N3 R3 V1
MCO1, USART2_CK,
I2C2_SCL, I2C3_SDA,
SPDIFRX_IN0,
PD7
I/O FT_fh
–
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK,
QUADSPI_BK1_IO2,
FMC_NE1
P3 K7 T4
PA13
I/O FT
–
DBTRGO, DBTRGI, MCO1, UART4_TX
R3 R4 W3 PWR_CPU_ON O FT
–
–
T2 N5 Y1
PA11
I/O FT_f
TIM1_CH4, I2C5_SCL,
SPI2_NSS/I2S2_WS,
USART1_CTS/USART1_NSS,
–
ETH2_MII_RXD1/ETH2_
RGMII_RXD1/ETH2_RMII_
RXD1, ETH1_CLK,
ETH2_CLK
N5 M6 AA2
PB11
TIM2_CH4, LPTIM1_OUT,
I2C5_SMBA, USART3_RX,
I/O FT_vh –
ETH1_MII_TX_EN/ETH1_
RGMII_TX_CTL/ETH1_RMII_
TX_EN
–
–
–
BOOTFAILN –
–
DS13875 Илч 5
59/219
97
Pinout, зүү тайлбар болон өөр функцууд
STM32MP133C/F
Пин дугаар
Хүснэгт 7. STM32MP133C/F бөмбөгний тодорхойлолт (үргэлжлэл)
Бөмбөгний функцууд
Pin нэр (дараах функц
дахин тохируулах)
Өөр функцууд
Нэмэлт функцууд
LFBGA289 TFBGA289 TFBGA320
Pin төрлийн I/O бүтэц
Тэмдэглэл
P4 U4
Y2
PF14(JTCK/SW CLK)
I/O
FT
(2)
U3 L7 Y3
PA0
I/O FT_a –
JTCK/SWCLK
TIM2_CH1, TIM5_CH1, TIM8_ETR, TIM15_BKIN, SAI1_SD_B, UART5_TX,
ETH1_MII_CRS, ETH2_MII_CRS
N6 T3 W4
PF13
TIM2_ETR, SAI1_MCLK_B,
I/O FT_a –
DFSDM1_DATIN3,
USART2_TX, UART5_RX
G11 E10 P7
F10 -
–
R4 K8 AA3
P5 R5 Y4 U4 M7 Y5
VSS VDD PA1
PA2
PA5
S
–
S
–
I/O FT_a
I/O FT_a I/O FT_a
–
–
–
–
TIM2_CH2, TIM5_CH2, LPTIM3_OUT, TIM15_CH1N,
DFSDM1_CKIN0, – USART2_RTS/USART2_DE,
ETH1_MII_RX_CLK/ETH1_ RGMII_RX_CLK/ETH1_RMII_
REF_CLK
TIM2_CH3, TIM5_CH3, – LPTIM4_OUT, TIM15_CH1,
USART2_TX, ETH1_MDIO
TIM2_CH1/TIM2_ETR,
USART2_CK, TIM8_CH1N,
–
SAI1_D1, SPI1_NSS/I2S1_WS,
SAI1_SD_A, ETH1_PPS_OUT,
ETH2_PPS_OUT
T3 T4 W5
SAI1_SCK_A, SAI1_CK2,
PC0
I/O FT_ha –
I2S1_MCK, SPI1_MOSI/I2S1_SDO,
USART1_TX
T4 J9 AA4
R6 U6 W7 P7 U5 U8 P6 T6 V8
PF12
I/O FT_vha –
VREF+
S
–
–
VDDA
S
–
–
VREF-
S
–
–
SPI1_NSS/I2S1_WS, SAI1_SD_A, UART4_TX,
ETH1_MII_TX_ER, ETH1_RGMII_CLK125
–
–
–
–
ADC1_INP7, ADC1_INN3, ADC2_INP7, ADC2_INN3 ADC1_INP11, ADC1_INN10, ADC2_INP11, ADC2_INN10
–
ADC1_INP3, ADC2_INP3
ADC1_INP1, ADC2_INP1
ADC1_INP2
ADC1_INP0, ADC1_INN1, ADC2_INP0, ADC2_INN1, TAMP_IN3
ADC1_INP6, ADC1_INN2
–
60/219
DS13875 Илч 5
STM3
Баримт бичиг / нөөц
![]() |
STMicroelectronics STM32MP133C F 32-бит Arm Cortex-A7 1GHz MPU [pdf] Хэрэглэгчийн гарын авлага STM32MP133C F 32-бит Arm Cortex-A7 1GHz MPU, STM32MP133C, F 32-бит Arm Cortex-A7 1GHz MPU, Arm Cortex-A7 1GHz MPU, 1GHz, MPU |