माइक्रोचिप पोलरफायर FPGA हाई डेफिनिशन मल्टिमिडिया इन्टरफेस HDMI रिसीभर
परिचय (प्रश्न सोध्नुहोस्)
माइक्रोचिपको हाई-डेफिनिशन मल्टिमिडिया इन्टरफेस (HDMI) रिसीभर IP ले HDMI मानक स्पेसिफिकेशनमा वर्णन गरिएको भिडियो डेटा र अडियो प्याकेट डेटा रिसेप्शनलाई समर्थन गर्दछ। HDMI RX IP विशेष गरी PolarFire® FPGA र PolarFire प्रणाली अन चिप (SoC) FPGA उपकरणहरूको लागि डिजाइन गरिएको हो जसले HDMI 2.0 लाई एक पिक्सेल मोडमा 1920 Hz मा 1080 × 60 सम्म र चार पिक्सेल मोडमा 3840 Hz मा 2160 × 60 सम्मको रिजोल्युसनका लागि समर्थन गर्दछ। RX IP ले HDMI स्रोत र HDMI सिङ्क बीचको सञ्चार संकेत गर्न पावर अन वा अफ र अनप्लग वा प्लग घटनाहरूको निगरानीको लागि हट प्लग डिटेक्ट (HPD) लाई समर्थन गर्दछ।
HDMI स्रोतले सिङ्कको कन्फिगरेसन र/वा क्षमताहरू पत्ता लगाउन सिङ्कको विस्तारित डिस्प्ले पहिचान डेटा (EDID) पढ्न डिस्प्ले डेटा च्यानल (DDC) प्रयोग गर्दछ। HDMI RX IP मा पूर्व-प्रोग्राम गरिएको EDID छ, जुन HDMI स्रोतले मानक I2C च्यानल मार्फत पढ्न सक्छ। PolarFire FPGA र PolarFire SoC FPGA उपकरण ट्रान्सीभरहरू RX IP सँगसँगै सिरियल डेटालाई १०-बिट डेटामा डिसेरियलाइज गर्न प्रयोग गरिन्छ। HDMI मा डेटा च्यानलहरूलाई तिनीहरू बीच पर्याप्त स्क्यु हुन अनुमति दिइएको छ। HDMI RX IP ले फर्स्ट-इन फर्स्ट-आउट (FIFOs) प्रयोग गरेर डेटा च्यानलहरू बीचको स्क्यु हटाउँछ। यो IP ले ट्रान्सीभर मार्फत HDMI स्रोतबाट प्राप्त ट्रान्जिसन मिनिमाइज्ड डिफरेंशियल सिग्नलिङ (TMDS) डेटालाई २४-बिट RGB पिक्सेल डेटा, २४-बिट अडियो डेटा र नियन्त्रण संकेतहरूमा रूपान्तरण गर्दछ। HDMI प्रोटोकलमा निर्दिष्ट चार मानक नियन्त्रण टोकनहरू डिसेरियलाइजेसनको समयमा डेटा चरणबद्ध गर्न प्रयोग गरिन्छ।
सारांश
निम्न तालिकाले HDMI RX IP विशेषताहरूको सारांश प्रदान गर्दछ।
तालिका १. HDMI RX IP विशेषताहरू
कोर संस्करण | यो प्रयोगकर्ता गाइडले HDMI RX IP v5.4 लाई समर्थन गर्दछ। |
समर्थित यन्त्र परिवारहरू |
|
समर्थित उपकरण प्रवाह | Libero® SoC v12.0 वा पछिका विमोचनहरू चाहिन्छ। |
समर्थित इन्टरफेसहरू | HDMI RX IP द्वारा समर्थित इन्टरफेसहरू हुन्:
|
इजाजतपत्र | HDMI RX IP मा निम्न दुई लाइसेन्स विकल्पहरू प्रदान गरिएको छ:
|
सुविधाहरू
HDMI RX IP मा निम्न सुविधाहरू छन्:
- HDMI २.० को लागि उपयुक्त
- ८, १०, १२ र १६ बिट रङ गहिराइलाई समर्थन गर्दछ
- RGB, YUV ४:२:२ र YUV ४:४:४ जस्ता रङ ढाँचाहरूलाई समर्थन गर्दछ।
- प्रति घडी इनपुट एक वा चार पिक्सेल समर्थन गर्दछ
- एक पिक्सेल मोडमा ६० हर्ट्जमा १९२० ✕ १०८० सम्म र चार पिक्सेल मोडमा ६० हर्ट्जमा ३८४० ✕ २१६० सम्मको रिजोल्युसनलाई समर्थन गर्दछ।
- हट-प्लग पत्ता लगाउँछ
- डिकोडिङ योजनालाई समर्थन गर्दछ - TMDS
- DVI इनपुट समर्थन गर्दछ
- डिस्प्ले डाटा च्यानल (DDC) र एन्हान्स्ड डिस्प्ले डाटा च्यानल (E-DDC) लाई समर्थन गर्दछ।
- भिडियो डेटा स्थानान्तरणको लागि नेटिभ र AXI4 स्ट्रिम भिडियो इन्टरफेसलाई समर्थन गर्दछ।
- अडियो डेटा स्थानान्तरणको लागि नेटिभ र AXI4 स्ट्रिम अडियो इन्टरफेसलाई समर्थन गर्दछ।
असमर्थित सुविधाहरू
HDMI RX IP का असमर्थित सुविधाहरू निम्न छन्:
- ४:२:० रङ ढाँचा समर्थित छैन।
- उच्च गतिशील दायरा (HDR) र उच्च-ब्यान्डविथ डिजिटल सामग्री सुरक्षा (HDCP) समर्थित छैनन्।
- परिवर्तनशील रिफ्रेस दर (VRR) र अटो कम विलम्बता मोड (ALLM) समर्थित छैनन्।
- चार पिक्सेल मोडमा चारले भाग गर्न नसकिने तेर्सो समय प्यारामिटरहरू समर्थित छैनन्।
स्थापना निर्देशनहरू
Libero SoC सफ्टवेयरमा IP क्याटलग अपडेट प्रकार्य मार्फत IP कोर स्वचालित रूपमा Libero® SoC सफ्टवेयरको IP क्याटलगमा स्थापना हुनुपर्छ, वा यो क्याटलगबाट म्यानुअल रूपमा डाउनलोड गर्नुपर्छ। Libero SoC सफ्टवेयर IP क्याटलगमा IP कोर स्थापना भएपछि, यसलाई Libero परियोजनामा समावेश गर्न स्मार्ट डिजाइन भित्र कन्फिगर, उत्पन्न र इन्स्ट्यान्टिएटेड गरिन्छ।
परीक्षण गरिएका स्रोत उपकरणहरू (प्रश्न सोध्नुहोस्)
निम्न तालिकाले परीक्षण गरिएका स्रोत उपकरणहरूको सूची दिन्छ।
तालिका १-१। परीक्षण गरिएका स्रोत उपकरणहरू
यन्त्रहरू | पिक्सेल मोड | परीक्षण गरिएका रिजोल्युसनहरू | रङको गहिराइ (बिट) | रङ मोड | अडियो |
क्वान्टमडेटा™ M41h HDMI विश्लेषक | 1 | ७२०P ३० FPS, ७२०P ६० FPS र १०८०P ६० FPS | 8 | RGB, YUV444 र YUV422 | हो |
१०८०पी ३० एफपीएस | ०, १, २ र ३ | ||||
4 | ७२०P ३० FPS, १०८०P ३० FPS र ४K ६० FPS | 8 | |||
१०८०पी ३० एफपीएस | ५३, ५५०५५ र ५५०५६ | ||||
४ हजार ३० एफपीएस | ०, १, २ र ३ | ||||
लेनोभो™ २०U20A1IG | 1 | १०८०पी ३० एफपीएस | 8 | RGB | हो |
4 | १०८०P ६० FPS र ४K ३० FPS | ||||
डेल अक्षांश 3420 | 1 | १०८०पी ३० एफपीएस | 8 | RGB | हो |
4 | ४K ३० FPS र ४K ६० FPS | ||||
Astro VA-1844A HDMI® परीक्षक | 1 | ७२०P ३० FPS, ७२०P ६० FPS र १०८०P ६० FPS | 8 | RGB, YUV444 र YUV422 | हो |
१०८०पी ३० एफपीएस | ०, १, २ र ३ | ||||
4 | ७२०P ३० FPS, १०८०P ३० FPS र ४K ६० FPS | 8 | |||
१०८०पी ३० एफपीएस | ५३, ५५०५५ र ५५०५६ | ||||
NVIDIA® Jetson AGX Orin 32GB H01 किट | 1 | १०८०पी ३० एफपीएस | 8 | RGB | छैन |
4 | ४ हजार ३० एफपीएस |
HDMI RX IP कन्फिगरेसन (प्रश्न सोध्नुहोस्)
यो खण्ड एक ओभर प्रदान गर्दछview HDMI RX IP कन्फिगरेटर इन्टरफेस र यसको कम्पोनेन्टहरूको। HDMI RX IP कन्फिगरेटरले HDMI RX कोर सेटअप गर्न ग्राफिकल इन्टरफेस प्रदान गर्दछ। यो कन्फिगरेटरले प्रयोगकर्तालाई पिक्सेलको संख्या, अडियो च्यानलहरूको संख्या, भिडियो इन्टरफेस, अडियो इन्टरफेस, SCRAMBLER, रङ गहिराइ, रङ ढाँचा, टेस्टबेन्च र लाइसेन्स जस्ता प्यारामिटरहरू चयन गर्न अनुमति दिन्छ। कन्फिगरेटर इन्टरफेसमा ड्रपडाउन मेनुहरू र सेटिङहरू अनुकूलित गर्न विकल्पहरू समावेश छन्। मुख्य कन्फिगरेसनहरू तालिका ४-१ मा वर्णन गरिएको छ। निम्न चित्रले विस्तृत प्रदान गर्दछ view HDMI RX IP कन्फिगरेटर इन्टरफेसको।
चित्र २-१। HDMI RX IP कन्फिगरेटर
कन्फिगरेसनहरू पुष्टि गर्न वा खारेज गर्न इन्टरफेसमा ठीक छ र रद्द गर्नुहोस् बटनहरू पनि समावेश छन्।
हार्डवेयर कार्यान्वयन (प्रश्न सोध्नुहोस्)
निम्न तथ्याङ्कहरूले ट्रान्सीभर (XCVR) सहितको HDMI RX IP इन्टरफेसको वर्णन गर्दछ।
चित्र ३-१। HDMI RX ब्लक रेखाचित्र
चित्र ३-२। रिसीभरको विस्तृत ब्लक रेखाचित्र
HDMI RX मा तीनवटा s हुन्छन्tages:
- फेज एलाइनरले ट्रान्सीभर बिट स्लिप प्रयोग गरेर टोकन सीमा नियन्त्रण गर्ने सन्दर्भमा समानान्तर डेटालाई पङ्क्तिबद्ध गर्दछ।
- TMDS डिकोडरले १०-बिट एन्कोडेड डाटालाई ८-बिट भिडियो पिक्सेल डाटा, ४-बिट अडियो प्याकेट डाटा र २-बिट नियन्त्रण संकेतहरूमा रूपान्तरण गर्दछ।
- FIFO हरूले R, G र B लेनहरूको घडीहरू बीचको स्क्यु हटाउँछन्।
फेज एलाइनर (प्रश्न सोध्नुहोस्)
XCVR बाट १०-बिट समानान्तर डेटा सधैं TMDS एन्कोड गरिएको शब्द सीमाहरूको सन्दर्भमा पङ्क्तिबद्ध हुँदैन। डेटा डिकोड गर्न समानान्तर डेटालाई बिट सार्नु र पङ्क्तिबद्ध गर्नु आवश्यक छ। फेज एलाइनरले XCVR मा बिट-स्लिप सुविधा प्रयोग गरेर आगमन समानान्तर डेटालाई शब्द सीमाहरूमा पङ्क्तिबद्ध गर्दछ। प्रति-मनिटर DPI जागरूकता (PMA) मोडमा XCVR ले बिट-स्लिप सुविधालाई अनुमति दिन्छ, जहाँ यसले १०-बिट डिसेरियलाइज्ड शब्दको पङ्क्तिबद्धता १-बिटद्वारा समायोजन गर्दछ। प्रत्येक पटक, १०-बिट शब्दलाई १ बिट स्लिप स्थिति समायोजन गरेपछि, नियन्त्रण अवधिमा स्थिति लक गर्न HDMI प्रोटोकलको चार नियन्त्रण टोकनहरू मध्ये कुनै एकसँग तुलना गरिन्छ। १०-बिट शब्द सही रूपमा पङ्क्तिबद्ध गरिएको छ र अर्को s को लागि मान्य मानिन्छ।tages. प्रत्येक रङ च्यानलको आफ्नै फेज एलाइनर हुन्छ, TMDS डिकोडरले शब्द सीमाहरू सच्याउन सबै फेज एलाइनरहरू लक हुँदा मात्र डिकोडिङ सुरु गर्छ।
TMDS डिकोडर (प्रश्न सोध्नुहोस्)
TMDS डिकोडरले भिडियो अवधिमा ट्रान्सीभरबाट डिसेरियलाइज गरिएको १०-बिटलाई ८-बिट पिक्सेल डेटामा डिकोड गर्छ। HSYNC, VSYNC र PACKET HEADER नियन्त्रण अवधिमा १०-बिट नीलो च्यानल डेटाबाट उत्पन्न हुन्छन्। अडियो प्याकेट डेटा चार बिटहरू सहित प्रत्येक R र G च्यानलमा डिकोड गरिन्छ। प्रत्येक च्यानलको TMDS डिकोडर आफ्नै घडीमा सञ्चालन हुन्छ। त्यसैले, च्यानलहरू बीच निश्चित स्क्यु हुन सक्छ।
च्यानल देखि च्यानल डे-स्क्यू (प्रश्न सोध्नुहोस्)
च्यानलहरू बीचको स्क्यु हटाउन FIFO आधारित डि-स्क्यु तर्क प्रयोग गरिन्छ। प्रत्येक च्यानलले फेज एलाइनरबाट आउने १०-बिट डेटा मान्य छ कि छैन भनेर संकेत गर्न फेज एलाइनमेन्ट एकाइहरूबाट मान्य संकेत प्राप्त गर्दछ। यदि सबै च्यानलहरू मान्य छन् (फेज एलाइनमेन्ट प्राप्त गरेका छन्), FIFO मोड्युलले पढ्ने र लेख्ने सक्षम संकेतहरू प्रयोग गरेर FIFO मोड्युल मार्फत डेटा पास गर्न थाल्छ (निरन्तर लेख्ने र पढ्ने)। जब कुनै पनि FIFO आउटपुटमा नियन्त्रण टोकन पत्ता लाग्छ, पढ्ने प्रवाह निलम्बित हुन्छ, र भिडियो स्ट्रिममा विशेष मार्करको आगमन संकेत गर्न मार्कर पत्ता लगाइएको संकेत उत्पन्न हुन्छ। यो मार्कर तीनवटै च्यानलहरूमा आइपुगेपछि मात्र पढ्ने प्रवाह पुनः सुरु हुन्छ। फलस्वरूप, सान्दर्भिक स्क्यु हटाइन्छ। डुअल-क्लक FIFO हरूले सान्दर्भिक स्क्यु हटाउन सबै तीनवटा डेटा स्ट्रिमहरूलाई नीलो च्यानल घडीमा सिङ्क्रोनाइज गर्दछ। निम्न चित्रले च्यानल टु च्यानल डि-स्क्यु प्रविधिको वर्णन गर्दछ।
चित्र ३-३। च्यानल देखि च्यानल डि-स्क्यू
DDC (प्रश्न सोध्नुहोस्)
DDC I2C बस स्पेसिफिकेशनमा आधारित सञ्चार च्यानल हो। स्रोतले सिङ्कको E-EDID बाट स्लेभ ठेगाना भएको जानकारी पढ्न I2C आदेशहरू प्रयोग गर्दछ। HDMI RX IP ले पूर्वनिर्धारित EDID प्रयोग गर्दछ जसमा बहु रिजोल्युसनहरू छन् जसले एक पिक्सेल मोडमा ६० हर्ट्जमा १९२० ✕ १०८० सम्म र चार पिक्सेल मोडमा ६० हर्ट्जमा ३८४० ✕ २१६० सम्मको रिजोल्युसनहरूलाई समर्थन गर्दछ।
EDID ले डिस्प्लेको नामलाई माइक्रोचिप HDMI डिस्प्लेको रूपमा प्रतिनिधित्व गर्दछ।
HDMI RX प्यारामिटरहरू र इन्टरफेस सिग्नलहरू (प्रश्न सोध्नुहोस्)
यस खण्डले HDMI RX GUI कन्फिगरेटर र I/O सिग्नलहरूमा रहेका प्यारामिटरहरू छलफल गर्दछ।
कन्फिगरेसन प्यारामिटरहरू (प्रश्न सोध्नुहोस्)
निम्न तालिकाले HDMI RX IP मा कन्फिगरेसन प्यारामिटरहरू सूचीबद्ध गर्दछ।
तालिका ७-१। कन्फिगरेसन प्यारामिटरहरू
प्यारामिटर नाम | विवरण |
रङ ढाँचा | रङ स्पेस परिभाषित गर्दछ। निम्न रङ ढाँचाहरूलाई समर्थन गर्दछ:
|
रंग गहिराई | प्रति रङ घटक बिटहरूको संख्या निर्दिष्ट गर्दछ। प्रति घटक ८, १०, १२ र १६ बिटहरूलाई समर्थन गर्दछ। |
पिक्सेलको संख्या | प्रति घडी इनपुट पिक्सेल संख्या संकेत गर्छ:
|
स्क्रैम्बलर | 4 फ्रेम प्रति सेकेन्डमा 60K रिजोल्युसनको लागि समर्थन:
|
अडियो च्यानलहरूको संख्या | अडियो च्यानलहरूको संख्या समर्थन गर्दछ:
|
भिडियो इन्टरफेस | नेटिभ र AXI स्ट्रिम |
अडियो इन्टरफेस | नेटिभ र AXI स्ट्रिम |
परीक्षण बेन्च | परीक्षण बेन्च वातावरणको चयनलाई अनुमति दिन्छ। निम्न परीक्षण बेन्च विकल्पहरूलाई समर्थन गर्दछ:
|
इजाजतपत्र | इजाजतपत्रको प्रकार निर्दिष्ट गर्दछ। निम्न दुई इजाजतपत्र विकल्पहरू प्रदान गर्दछ:
|
पोर्टहरू (प्रश्न सोध्नुहोस्)
रङ ढाँचा RGB हुँदा नेटिभ इन्टरफेसको लागि HDMI RX IP को इनपुट र आउटपुट पोर्टहरू निम्न तालिकाले सूचीबद्ध गर्दछ।
तालिका ४-२। नेटिभ इन्टरफेसको लागि इनपुट र आउटपुट
संकेत नाम | दिशा | चौडाइ (बिट्स) | विवरण |
RESET_N_I | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस रिसेट संकेत |
R_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट "R" च्यानलको लागि समानान्तर घडी |
G_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट "G" च्यानलको लागि समानान्तर घडी |
B_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट "B" च्यानलको लागि समानान्तर घडी |
EDID_RESET_N_I को बारेमा | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस एडिड रिसेट सिग्नल |
R_RX_VALID_I को बारेमा | इनपुट | 1 | "R" च्यानल समानान्तर डेटाको लागि XCVR बाट मान्य संकेत |
G_RX_VALID_I को बारेमा | इनपुट | 1 | "G" च्यानल समानान्तर डेटाको लागि XCVR बाट मान्य संकेत |
B_RX_VALID_I को बारेमा | इनपुट | 1 | “B” च्यानल समानान्तर डेटाको लागि XCVR बाट मान्य संकेत |
संकेत नाम | दिशा | चौडाइ (बिट्स) | विवरण |
DATA_R_I | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट "R" च्यानल समानान्तर डेटा प्राप्त भयो। |
DATA_G_I | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट "G" च्यानल समानान्तर डेटा प्राप्त भयो। |
DATA_B_I | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट “B” च्यानल समानान्तर डेटा प्राप्त भयो। |
SCL_I को बारेमा | इनपुट | 1 | DDC को लागि I2C सिरियल घडी इनपुट |
HPD_I ले | इनपुट | 1 | हट प्लगले इनपुट सिग्नल पत्ता लगाउँछ। स्रोत सिङ्कमा जोडिएको छ HPD सिग्नल उच्च हुनुपर्छ। |
एसडीए_आई | इनपुट | 1 | DDC को लागि I2C सिरियल डेटा इनपुट |
EDID_CLK_I को बारेमा | इनपुट | 1 | I2C मोड्युलको लागि प्रणाली घडी |
बिट_स्लिप_आर_ओ | आउटपुट | 1 | ट्रान्सीभरको "R" च्यानलमा बिट स्लिप सिग्नल |
बिट_स्लिप_जी_ओ | आउटपुट | 1 | ट्रान्सीभरको "G" च्यानलमा बिट स्लिप सिग्नल |
बिट_स्लिप_बी_ओ | आउटपुट | 1 | ट्रान्सीभरको "B" च्यानलमा बिट स्लिप सिग्नल |
भिडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | भिडियो डेटा मान्य आउटपुट |
अडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | अडियो डेटा मान्य आउटपुट |
H_SYNC_O | आउटपुट | 1 | तेर्सो सिंक पल्स |
V_SYNC_O | आउटपुट | 1 | सक्रिय ठाडो सिंक पल्स |
R_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "R" डेटा |
G_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "G" डेटा |
B_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "B" डेटा |
एसडीए_ओ | आउटपुट | 1 | DDC को लागि I2C सिरियल डेटा आउटपुट |
HPD_O ले | आउटपुट | 1 | हट प्लगले आउटपुट सिग्नल पत्ता लगाउँछ |
ACR_CTS_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म चक्र समयamp मूल्य |
ACR_N_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म मान (N) प्यारामिटर |
ACR_VALID_O को बारेमा | आउटपुट | 1 | अडियो घडीपुनर्जन्मवैधसंकेत |
अडियो_एसAMPLE_CH1_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH2_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH3_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH4_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH5_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH6_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH7_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH8_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
HDMI_DVI_MODE_O को लागि उपयुक्त | आउटपुट | 1 | निम्न दुई मोडहरू छन्:
|
निम्न तालिकाले AXI4 स्ट्रिम भिडियो इन्टरफेसको लागि HDMI RX IP को इनपुट र आउटपुट पोर्टहरू वर्णन गर्दछ।
तालिका ४-३। AXI4 स्ट्रिम भिडियो इन्टरफेसको लागि इनपुट र आउटपुट पोर्टहरू
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
TDATA_O | आउटपुट | पिक्सेलको संख्या ✕ रङको गहिराइ ✕ ३ बिट | आउटपुट भिडियो डेटा [R, G, B] |
TVALID_O | आउटपुट | 1 | आउटपुट भिडियो मान्य छ |
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
TLAST_O | आउटपुट | 1 | आउटपुट फ्रेम अन्त संकेत |
TUSER_O | आउटपुट | 3 |
|
TSTRB_O | आउटपुट | 3 | आउटपुट भिडियो डेटा स्ट्रोब |
TKEEP_O | आउटपुट | 3 | आउटपुट भिडियो डेटा राख्नुहोस् |
निम्न तालिकाले AXI4 स्ट्रिम अडियो इन्टरफेसको लागि HDMI RX IP को इनपुट र आउटपुट पोर्टहरू वर्णन गर्दछ।
तालिका ४-४। AXI4 स्ट्रिम अडियो इन्टरफेसको लागि इनपुट र आउटपुट पोर्टहरू
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
अडियो_TDATA_O | आउटपुट | 24 | अडियो डेटा आउटपुट गर्नुहोस् |
अडियो_टिड_ओ | आउटपुट | 3 | आउटपुट अडियो च्यानल |
अडियो_टिभी_एलआईडी_ओ | आउटपुट | 1 | आउटपुट अडियो मान्य संकेत |
रङ ढाँचा YUV444 हुँदा निम्न तालिकाले नेटिभ इन्टरफेसको लागि HDMI RX IP को इनपुट र आउटपुट पोर्टहरू सूचीबद्ध गर्दछ।
तालिका ४-२। नेटिभ इन्टरफेसको लागि इनपुट र आउटपुट
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
RESET_N_I | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस रिसेट संकेत |
LANE3_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट लेन ३ च्यानलको लागि समानान्तर घडी |
LANE2_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट लेन ३ च्यानलको लागि समानान्तर घडी |
LANE1_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट लेन ३ च्यानलको लागि समानान्तर घडी |
EDID_RESET_N_I को बारेमा | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस एडिड रिसेट सिग्नल |
LANE3_RX_VALID_I को बारेमा | इनपुट | 1 | लेन ३ समानान्तर डेटाको लागि XCVR बाट मान्य सिग्नल |
LANE2_RX_VALID_I को बारेमा | इनपुट | 1 | लेन ३ समानान्तर डेटाको लागि XCVR बाट मान्य सिग्नल |
LANE1_RX_VALID_I को बारेमा | इनपुट | 1 | लेन ३ समानान्तर डेटाको लागि XCVR बाट मान्य सिग्नल |
DATA_LANE3_I को बारेमा | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट लेन ३ को समानान्तर डेटा प्राप्त भयो। |
DATA_LANE2_I को बारेमा | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट लेन ३ को समानान्तर डेटा प्राप्त भयो। |
DATA_LANE1_I को बारेमा | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट लेन ३ को समानान्तर डेटा प्राप्त भयो। |
SCL_I को बारेमा | इनपुट | 1 | DDC को लागि I2C सिरियल घडी इनपुट |
HPD_I ले | इनपुट | 1 | हट प्लगले इनपुट सिग्नल पत्ता लगाउँछ। स्रोत सिङ्कमा जोडिएको छ HPD सिग्नल उच्च हुनुपर्छ। |
एसडीए_आई | इनपुट | 1 | DDC को लागि I2C सिरियल डेटा इनपुट |
EDID_CLK_I को बारेमा | इनपुट | 1 | I2C मोड्युलको लागि प्रणाली घडी |
बिट_स्लिप_लेन३_ओ | आउटपुट | 1 | ट्रान्सीभरको लेन ३ मा बिट स्लिप सिग्नल |
बिट_स्लिप_लेन३_ओ | आउटपुट | 1 | ट्रान्सीभरको लेन ३ मा बिट स्लिप सिग्नल |
बिट_स्लिप_लेन३_ओ | आउटपुट | 1 | ट्रान्सीभरको लेन ३ मा बिट स्लिप सिग्नल |
भिडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | भिडियो डेटा मान्य आउटपुट |
अडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | अडियो डेटा मान्य आउटपुट |
H_SYNC_O | आउटपुट | 1 | तेर्सो सिंक पल्स |
V_SYNC_O | आउटपुट | 1 | सक्रिय ठाडो सिंक पल्स |
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
तपाईंको_हो | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको “Y” डेटा |
Cb_O ले | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "Cb" डेटा |
Cr_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको “Cr” डेटा |
एसडीए_ओ | आउटपुट | 1 | DDC को लागि I2C सिरियल डेटा आउटपुट |
HPD_O ले | आउटपुट | 1 | हट प्लगले आउटपुट सिग्नल पत्ता लगाउँछ |
ACR_CTS_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म चक्र समयतालिकाamp मूल्य |
ACR_N_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म मान (N) प्यारामिटर |
ACR_VALID_O को बारेमा | आउटपुट | 1 | अडियो घडीपुनर्जन्मवैधसंकेत |
अडियो_एसAMPLE_CH1_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH2_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH3_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH4_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH5_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH6_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH7_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH8_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
रङ ढाँचा YUV422 हुँदा निम्न तालिकाले नेटिभ इन्टरफेसको लागि HDMI RX IP को इनपुट र आउटपुट पोर्टहरू सूचीबद्ध गर्दछ।
तालिका ४-२। नेटिभ इन्टरफेसको लागि इनपुट र आउटपुट
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
RESET_N_I | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस रिसेट संकेत |
LANE3_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट लेन ३ च्यानलको लागि समानान्तर घडी |
LANE2_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट लेन ३ च्यानलको लागि समानान्तर घडी |
LANE1_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट लेन ३ च्यानलको लागि समानान्तर घडी |
EDID_RESET_N_I को बारेमा | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस एडिड रिसेट सिग्नल |
LANE3_RX_VALID_I को बारेमा | इनपुट | 1 | लेन ३ समानान्तर डेटाको लागि XCVR बाट मान्य सिग्नल |
LANE2_RX_VALID_I को बारेमा | इनपुट | 1 | लेन ३ समानान्तर डेटाको लागि XCVR बाट मान्य सिग्नल |
LANE1_RX_VALID_I को बारेमा | इनपुट | 1 | लेन ३ समानान्तर डेटाको लागि XCVR बाट मान्य सिग्नल |
DATA_LANE3_I को बारेमा | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट लेन ३ को समानान्तर डेटा प्राप्त भयो। |
DATA_LANE2_I को बारेमा | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट लेन ३ को समानान्तर डेटा प्राप्त भयो। |
DATA_LANE1_I को बारेमा | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट लेन ३ को समानान्तर डेटा प्राप्त भयो। |
SCL_I को बारेमा | इनपुट | 1 | DDC को लागि I2C सिरियल घडी इनपुट |
HPD_I ले | इनपुट | 1 | हट प्लगले इनपुट सिग्नल पत्ता लगाउँछ। स्रोत सिङ्कमा जोडिएको छ HPD सिग्नल उच्च हुनुपर्छ। |
एसडीए_आई | इनपुट | 1 | DDC को लागि I2C सिरियल डेटा इनपुट |
EDID_CLK_I को बारेमा | इनपुट | 1 | I2C मोड्युलको लागि प्रणाली घडी |
बिट_स्लिप_लेन३_ओ | आउटपुट | 1 | ट्रान्सीभरको लेन ३ मा बिट स्लिप सिग्नल |
बिट_स्लिप_लेन३_ओ | आउटपुट | 1 | ट्रान्सीभरको लेन ३ मा बिट स्लिप सिग्नल |
बिट_स्लिप_लेन३_ओ | आउटपुट | 1 | ट्रान्सीभरको लेन ३ मा बिट स्लिप सिग्नल |
भिडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | भिडियो डेटा मान्य आउटपुट |
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
अडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | अडियो डेटा मान्य आउटपुट |
H_SYNC_O | आउटपुट | 1 | तेर्सो सिंक पल्स |
V_SYNC_O | आउटपुट | 1 | सक्रिय ठाडो सिंक पल्स |
तपाईंको_हो | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको “Y” डेटा |
C_O ले | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "C" डेटा |
एसडीए_ओ | आउटपुट | 1 | DDC को लागि I2C सिरियल डेटा आउटपुट |
HPD_O ले | आउटपुट | 1 | हट प्लगले आउटपुट सिग्नल पत्ता लगाउँछ |
ACR_CTS_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म चक्र समयतालिकाamp मूल्य |
ACR_N_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म मान (N) प्यारामिटर |
ACR_VALID_O को बारेमा | आउटपुट | 1 | अडियो घडीपुनर्जन्मवैधसंकेत |
अडियो_एसAMPLE_CH1_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH2_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH3_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH4_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH5_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH6_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH7_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH8_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
SCRAMBLER सक्षम पारिएको बेलामा नेटिभ इन्टरफेसको लागि HDMI RX IP को इनपुट र आउटपुट पोर्टहरू निम्न तालिकाले सूचीबद्ध गर्दछ।
तालिका ४-२। नेटिभ इन्टरफेसको लागि इनपुट र आउटपुट
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
RESET_N_I | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस रिसेट संकेत |
R_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट "R" च्यानलको लागि समानान्तर घडी |
G_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट "G" च्यानलको लागि समानान्तर घडी |
B_RX_CLK_I को बारेमा | इनपुट | 1 | XCVR बाट "B" च्यानलको लागि समानान्तर घडी |
EDID_RESET_N_I को बारेमा | इनपुट | 1 | सक्रिय-कम एसिन्क्रोनस एडिड रिसेट सिग्नल |
HDMI_CABLE_CLK_I को परिचय | इनपुट | 1 | HDMI स्रोतबाट केबल घडी |
R_RX_VALID_I को बारेमा | इनपुट | 1 | "R" च्यानल समानान्तर डेटाको लागि XCVR बाट मान्य संकेत |
G_RX_VALID_I को बारेमा | इनपुट | 1 | "G" च्यानल समानान्तर डेटाको लागि XCVR बाट मान्य संकेत |
B_RX_VALID_I को बारेमा | इनपुट | 1 | “B” च्यानल समानान्तर डेटाको लागि XCVR बाट मान्य संकेत |
DATA_R_I | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट "R" च्यानल समानान्तर डेटा प्राप्त भयो। |
DATA_G_I | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट "G" च्यानल समानान्तर डेटा प्राप्त भयो। |
DATA_B_I | इनपुट | पिक्सेलको संख्या ✕ १० बिट | XCVR बाट “B” च्यानल समानान्तर डेटा प्राप्त भयो। |
SCL_I को बारेमा | इनपुट | 1 | DDC को लागि I2C सिरियल घडी इनपुट |
HPD_I ले | इनपुट | 1 | हट प्लगले इनपुट सिग्नल पत्ता लगाउँछ। स्रोत सिङ्कमा जोडिएको छ, र HPD सिग्नल उच्च हुनुपर्छ। |
एसडीए_आई | इनपुट | 1 | DDC को लागि I2C सिरियल डेटा इनपुट |
EDID_CLK_I को बारेमा | इनपुट | 1 | I2C मोड्युलको लागि प्रणाली घडी |
बिट_स्लिप_आर_ओ | आउटपुट | 1 | ट्रान्सीभरको "R" च्यानलमा बिट स्लिप सिग्नल |
बिट_स्लिप_जी_ओ | आउटपुट | 1 | ट्रान्सीभरको "G" च्यानलमा बिट स्लिप सिग्नल |
पोर्ट नाम | दिशा | चौडाइ (बिट्स) | विवरण |
बिट_स्लिप_बी_ओ | आउटपुट | 1 | ट्रान्सीभरको "B" च्यानलमा बिट स्लिप सिग्नल |
भिडियो_डेटा_भ्यालिड_ओ | आउटपुट | 1 | भिडियो डेटा मान्य आउटपुट |
अडियो_डेटा_भ्यालिड_ओ | आउटपुट १ | 1 | अडियो डेटा मान्य आउटपुट |
H_SYNC_O | आउटपुट | 1 | तेर्सो सिंक पल्स |
V_SYNC_O | आउटपुट | 1 | सक्रिय ठाडो सिंक पल्स |
डेटा_दर_ओ | आउटपुट | 16 | Rx डेटा दर। निम्न डेटा दर मानहरू छन्:
|
R_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "R" डेटा |
G_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "G" डेटा |
B_O | आउटपुट | पिक्सेलको संख्या ✕ रङ गहिराइ बिटहरू | डिकोड गरिएको "B" डेटा |
एसडीए_ओ | आउटपुट | 1 | DDC को लागि I2C सिरियल डेटा आउटपुट |
HPD_O ले | आउटपुट | 1 | हट प्लगले आउटपुट सिग्नल पत्ता लगाउँछ |
ACR_CTS_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म चक्र समयतालिकाamp मूल्य |
ACR_N_O को बारेमा | आउटपुट | 20 | अडियो घडी पुनर्जन्म मान (N) प्यारामिटर |
ACR_VALID_O को बारेमा | आउटपुट | 1 | अडियो घडीपुनर्जन्मवैधसंकेत |
अडियो_एसAMPLE_CH1_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH2_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH3_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH4_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH5_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH6_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH7_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
अडियो_एसAMPLE_CH8_O को परिचय | आउटपुट | 24 | च्यानल १ अडियोहरूampले डाटा |
Testbench सिमुलेशन (एउटा प्रश्न सोध्नुहोस्)
HDMI RX कोरको कार्यक्षमता जाँच गर्न टेस्टबेन्च प्रदान गरिएको छ। टेस्टबेन्चले नेटिभ इन्टरफेसमा मात्र काम गर्छ जब पिक्सेलको संख्या एक हुन्छ।
Testbench प्रयोग गरेर कोर अनुकरण गर्न, निम्न चरणहरू प्रदर्शन गर्नुहोस्:
- डिजाइन फ्लो विन्डोमा, डिजाइन सिर्जना गर्नुहोस् विस्तार गर्नुहोस्।
- निम्न चित्रमा देखाइए अनुसार Create SmartDesign Testbench मा दायाँ क्लिक गर्नुहोस्, र त्यसपछि Run मा क्लिक गर्नुहोस्।
चित्र ५-१। स्मार्टडिजाइन टेस्टबेन्च सिर्जना गर्दै - SmartDesign testbench को लागि नाम प्रविष्ट गर्नुहोस्, र त्यसपछि ठीक छ क्लिक गर्नुहोस्।
चित्र ५-२। स्मार्टडिजाइन टेस्टबेन्चको नामकरणSmartDesign testbench सिर्जना गरिएको छ, र एक क्यानभास डिजाइन फ्लो फलकको दायाँ तिर देखिन्छ।
- Libero® SoC क्याटलगमा नेभिगेट गर्नुहोस्, चयन गर्नुहोस् View > विन्डोज > आईपी क्याटलग, र त्यसपछि समाधान-भिडियो विस्तार गर्नुहोस्। HDMI RX IP (v5.4.0) मा डबल-क्लिक गर्नुहोस् र त्यसपछि ठीक छ क्लिक गर्नुहोस्।
- सबै पोर्टहरू चयन गर्नुहोस्, दायाँ क्लिक गर्नुहोस् र प्रमोट टु टप लेभल चयन गर्नुहोस्।
- SmartDesign टूलबारमा, Generate Component मा क्लिक गर्नुहोस्।
- Stimulus Hierarchy ट्याबमा, HDMI_RX_TB testbench मा दायाँ क्लिक गर्नुहोस् file, र त्यसपछि सिमुलेट प्रि-सिन्थ डिजाइन > अन्तरक्रियात्मक रूपमा खोल्नुहोस् क्लिक गर्नुहोस्।
ModelSim® उपकरण testbench संग खुल्छ, निम्न चित्रमा देखाइएको छ।
चित्र ५-३। HDMI RX टेस्टबेन्च भएको मोडेलसिम उपकरण File
महत्त्वपूर्ण: मयदि DO मा निर्दिष्ट गरिएको रन समय सीमाको कारणले सिमुलेशन अवरुद्ध भयो भने file, सिमुलेशन पूरा गर्न रन-all कमाण्ड प्रयोग गर्नुहोस्।
लाइसेन्स (प्रश्न सोध्नुहोस्)
HDMI RX IP मा निम्न दुई लाइसेन्स विकल्पहरू प्रदान गरिएको छ:
- इन्क्रिप्टेड: कोरको लागि पूर्ण इन्क्रिप्टेड RTL कोड प्रदान गरिएको छ। यो कुनै पनि Libero लाइसेन्सको साथ नि:शुल्क उपलब्ध छ, जसले गर्दा SmartDesign सँग कोरलाई इन्स्ट्यान्टिएट गर्न सकिन्छ। तपाईंले Libero डिजाइन सुइट प्रयोग गरेर सिमुलेशन, संश्लेषण, लेआउट, र FPGA सिलिकन प्रोग्राम गर्न सक्नुहुन्छ।
- RTL: पूरा RTL स्रोत कोड लाइसेन्स लक गरिएको छ, जुन छुट्टै खरिद गर्नुपर्छ।
सिमुलेशन परिणामहरू (प्रश्न सोध्नुहोस्)
HDMI RX IP को लागि निम्न समय रेखाचित्रले भिडियो डेटा र नियन्त्रण डेटा अवधिहरू देखाउँछ।
चित्र ६-१। भिडियो डेटा
निम्न रेखाचित्रले सम्बन्धित नियन्त्रण डेटा इनपुटहरूको लागि hsync र vsync आउटपुटहरू देखाउँछ।
चित्र ६-२। तेर्सो सिङ्क र ठाडो सिङ्क सिग्नलहरू
निम्न रेखाचित्रले EDID भाग देखाउँछ।
चित्र ६-३। EDID संकेतहरू
स्रोत उपयोग (एक प्रश्न सोध्नुहोस्)
HDMI RX IP PolarFire® FPGA (MPF300T – 1FCG1152I प्याकेज) मा लागू गरिएको छ। निम्न तालिकाले पिक्सेलको संख्या = १ पिक्सेल हुँदा प्रयोग हुने स्रोतहरू सूचीबद्ध गर्दछ।
तालिका ७-१। १ पिक्सेल मोडको लागि स्रोत उपयोगिता
रङ ढाँचा | रंग गहिराई | स्क्रैम्बलर | कपडा 4LUT | कपडा DFF | इन्टरफेस 4LUT | इन्टरफेस DFF | uSRAM (64×12) | LSRAM (२० हजार) |
RGB | 8 | असक्षम गर्नुहोस् | 987 | 1867 | 360 | 360 | 0 | 10 |
10 | असक्षम गर्नुहोस् | 1585 | 1325 | 456 | 456 | 11 | 9 | |
12 | असक्षम गर्नुहोस् | 1544 | 1323 | 456 | 456 | 11 | 9 | |
16 | असक्षम गर्नुहोस् | 1599 | 1331 | 492 | 492 | 14 | 9 | |
YCbCr422 | 8 | असक्षम गर्नुहोस् | 1136 | 758 | 360 | 360 | 3 | 9 |
YCbCr444 | 8 | असक्षम गर्नुहोस् | 1105 | 782 | 360 | 360 | 3 | 9 |
10 | असक्षम गर्नुहोस् | 1574 | 1321 | 456 | 456 | 11 | 9 | |
12 | असक्षम गर्नुहोस् | 1517 | 1319 | 456 | 456 | 11 | 9 | |
16 | असक्षम गर्नुहोस् | 1585 | 1327 | 492 | 492 | 14 | 9 |
निम्न तालिकाले पिक्सेलको संख्या = ४ पिक्सेल हुँदा प्रयोग गरिएका स्रोतहरू सूचीबद्ध गर्दछ।
तालिका ७-१। १ पिक्सेल मोडको लागि स्रोत उपयोगिता
रङ ढाँचा | रंग गहिराई | स्क्रैम्बलर | कपडा 4LUT | कपडा DFF | इन्टरफेस 4LUT | इन्टरफेस DFF | uSRAM (64×12) | LSRAM (२० हजार) |
RGB | 8 | असक्षम गर्नुहोस् | 1559 | 1631 | 1080 | 1080 | 9 | 27 |
12 | असक्षम गर्नुहोस् | 1975 | 2191 | 1344 | 1344 | 31 | 27 | |
16 | असक्षम गर्नुहोस् | 1880 | 2462 | 1428 | 1428 | 38 | 27 | |
RGB | 10 | सक्षम गर्नुहोस् | 4231 | 3306 | 1008 | 1008 | 3 | 27 |
12 | सक्षम गर्नुहोस् | 4253 | 3302 | 1008 | 1008 | 3 | 27 | |
16 | सक्षम गर्नुहोस् | 3764 | 3374 | 1416 | 1416 | 37 | 27 | |
YCbCr422 | 8 | असक्षम गर्नुहोस् | 1485 | 1433 | 912 | 912 | 7 | 23 |
YCbCr444 | 8 | असक्षम गर्नुहोस् | 1513 | 1694 | 1080 | 1080 | 9 | 27 |
12 | असक्षम गर्नुहोस् | 2001 | 2099 | 1344 | 1344 | 31 | 27 | |
16 | असक्षम गर्नुहोस् | 1988 | 2555 | 1437 | 1437 | 38 | 27 |
निम्न तालिकाले पिक्सेलको संख्या = ४ पिक्सेल र SCRAMBLER सक्षम हुँदा प्रयोग गरिएका स्रोतहरू सूचीबद्ध गर्दछ।
तालिका ७-३। ४ पिक्सेल मोड र SCRAMBLER को लागि स्रोत उपयोग सक्षम पारिएको छ।
रङ ढाँचा | रंग गहिराई | स्क्रैम्बलर | कपडा 4LUT | कपडा DFF | इन्टरफेस 4LUT | इन्टरफेस DFF | uSRAM (64×12) | LSRAM (२० हजार) |
RGB | 8 | सक्षम गर्नुहोस् | 5029 | 5243 | 1126 | 1126 | 9 | 28 |
YCbCr422 | 8 | सक्षम गर्नुहोस् | 4566 | 3625 | 1128 | 1128 | 13 | 27 |
YCbCr444 | 8 | सक्षम गर्नुहोस् | 4762 | 3844 | 1176 | 1176 | 17 | 27 |
प्रणाली एकीकरण (प्रश्न सोध्नुहोस्)
यस खण्डले Libero डिजाइनमा IP कसरी एकीकृत गर्ने भनेर देखाउँछ।
निम्न तालिकाले विभिन्न रिजोल्युसन र बिट चौडाइहरूको लागि आवश्यक PF XCVR, PF TX PLL र PF CCC को कन्फिगरेसनहरू सूचीबद्ध गर्दछ।
तालिका ८-१। PF XCVR, PF TX PLL र PF CCC कन्फिगरेसनहरू
संकल्प | बिट चौडाइ | PF XCVR कन्फिगरेसन | CDR REF घडी प्याडहरू | PF CCC कन्फिगरेसन | |||
RX डाटा दर | RX CDR रेफ घडी आवृत्ति | RX PCS कपडा चौडाइ | इनपुट आवृत्ति | आउटपुट आवृत्ति | |||
१ पिक्सेल (१०८०p६०) | 8 | 1485 | 148.5 | 10 | AE२७, AE२८ | NA | NA |
१ पिक्सेल (१०८०p६०) | 10 | 1485 | 148.5 | 10 | AE२७, AE२८ | 92.5 | 74 |
12 | 1485 | 148.5 | 10 | AE२७, AE२८ | 74.25 | 111.375 | |
16 | 1485 | 148.5 | 10 | AE२७, AE२८ | 74.25 | 148.5 | |
१ पिक्सेल (१०८०p६०) | 8 | 1485 | 148.5 | 40 | AE२७, AE२८ | NA | NA |
12 | 1485 | 148.5 | 40 | AE२७, AE२८ | 55.725 | 37.15 | |
16 | 1485 | 148.5 | 40 | AE२७, AE२८ | 74.25 | 37.125 | |
४ पिक्सेल (४ केपी३०) | 8 | 1485 | 148.5 | 40 | AE२७, AE२८ | NA | NA |
10 | 3712.5 | 148.5 | 40 | AE२७, AE२८ | 92.81 | 74.248 | |
12 | 4455 | 148.5 | 40 | AE२७, AE२८ | 111.375 | 74.25 | |
16 | 5940 | 148.5 | 40 | AE२७, AE२८ | 148.5 | 74.25 | |
४ पिक्सेल (४ केपी६०) | 8 | 5940 | 148.5 | 40 | AE२७, AE२८ | NA | NA |
HDMI RX Sampडिजाइन १: रङ गहिराइ = ८-बिट र पिक्सेलको संख्या = १ पिक्सेल मोडमा कन्फिगर गर्दा, निम्न चित्रमा देखाइएको छ।
चित्र ८-१। HDMI RX Sampले डिजाइन १
पूर्वका लागिample, 8-bit कन्फिगरेसनहरूमा, निम्न घटकहरू डिजाइनको अंश हुन्:
- PF_XCVR_ERM (PF_XCVR_ERM_C0_0) TX र RX फुल डुप्लेक्स मोडको लागि कन्फिगर गरिएको छ। PMA मोडमा RX डाटा दर १४८५ Mbps छ, डेटा चौडाइ १ PXL मोडको लागि १० बिट र १४८.५ MHz CDR सन्दर्भ घडीको रूपमा कन्फिगर गरिएको छ। PMA मोडमा TX डाटा दर १४८५ Mbps छ, डेटा चौडाइ घडी विभाजन कारक ४ को साथ १० बिटको रूपमा कन्फिगर गरिएको छ।
- LANE0_CDR_REF_CLK, LANE1_CDR_REF_CLK, LANE2_CDR_REF_CLK र LANE3_CDR_REF_CLK लाई AE27, AE28 प्याड पिनहरू सहित PF_XCVR_REF_CLK बाट संचालित गरिन्छ।
- EDID CLK_I पिन CCC सहित १५० MHz घडीमा चल्नु पर्छ।
- R_RX_CLK_I, G_RX_CLK_I र B_RX_CLK_I क्रमशः LANE3_TX_CLK_R, LANE2_TX_CLK_R र LANE1_TX_CLK_R द्वारा संचालित छन्।
- R_RX_VALID_I, G_RX_VALID_I र B_RX_VALID_I क्रमशः LANE3_RX_VAL, LANE2_RX_VAL र LANE1_RX_VAL द्वारा संचालित छन्।
- DATA_R_I, DATA_G_I र DATA_B_I क्रमशः LANE3_RX_DATA, LANE2_RX_DATA र LANE1_RX_DATA द्वारा संचालित छन्।
HDMI RX Sampडिजाइन १: रङ गहिराइ = ८-बिट र पिक्सेलको संख्या = १ पिक्सेल मोडमा कन्फिगर गर्दा, निम्न चित्रमा देखाइएको छ।
चित्र ८-१। HDMI RX Sampले डिजाइन १
पूर्वका लागिample, 8-bit कन्फिगरेसनहरूमा, निम्न घटकहरू डिजाइनको अंश हुन्:
- PF_XCVR_ERM (PF_XCVR_ERM_C0_0) TX र RX फुल डुप्लेक्स मोडको लागि कन्फिगर गरिएको छ। PMA मोडमा RX डाटा दर १४८५ Mbps छ, डेटा चौडाइ १ PXL मोडको लागि १० बिट र १४८.५ MHz CDR सन्दर्भ घडीको रूपमा कन्फिगर गरिएको छ। PMA मोडमा TX डाटा दर १४८५ Mbps छ, डेटा चौडाइ घडी विभाजन कारक ४ को साथ १० बिटको रूपमा कन्फिगर गरिएको छ।
- LANE0_CDR_REF_CLK, LANE1_CDR_REF_CLK, LANE2_CDR_REF_CLK र LANE3_CDR_REF_CLK लाई AE27, AE28 प्याड पिनहरू सहित PF_XCVR_REF_CLK बाट संचालित गरिन्छ।
- EDID CLK_I पिन CCC सहित १५० MHz घडीमा चल्नु पर्छ।
- R_RX_CLK_I, G_RX_CLK_I र B_RX_CLK_I क्रमशः LANE3_TX_CLK_R, LANE2_TX_CLK_R र LANE1_TX_CLK_R द्वारा संचालित छन्।
- R_RX_VALID_I, G_RX_VALID_I र B_RX_VALID_I क्रमशः LANE3_RX_VAL, LANE2_RX_VAL र LANE1_RX_VAL द्वारा संचालित छन्।
- DATA_R_I, DATA_G_I र DATA_B_I क्रमशः LANE3_RX_DATA, LANE2_RX_DATA र LANE1_RX_DATA द्वारा संचालित छन्।
HDMI RX Sampडिजाइन १: रङ गहिराइ = ८-बिट र पिक्सेलको संख्या = ४ पिक्सेल मोड र SCRAMBLER = सक्षम पारिएको अवस्थामा कन्फिगर गर्दा, निम्न चित्रमा देखाइएको छ।
चित्र ८-१। HDMI RX Sampले डिजाइन १
पूर्वका लागिample, 8-bit कन्फिगरेसनहरूमा, निम्न घटकहरू डिजाइनको अंश हुन्:
- PF_XCVR_ERM (PF_XCVR_ERM_C0_0) TX र RX स्वतन्त्र मोडको लागि कन्फिगर गरिएको छ। PMA मोडमा RX डाटा दर ५९४० Mbps छ, डेटा चौडाइ ४ PXL मोडको लागि ४० बिट र १४८.५ MHz CDR सन्दर्भ घडीको रूपमा कन्फिगर गरिएको छ। PMA मोडमा TX डाटा दर ५९४० Mbps छ, डेटा चौडाइ घडी विभाजन कारक ४ को साथ ४० बिटको रूपमा कन्फिगर गरिएको छ।
- LANE0_CDR_REF_CLK, LANE1_CDR_REF_CLK, LANE2_CDR_REF_CLK र LANE3_CDR_REF_CLK लाई AF29, AF30 प्याड पिनहरू सहित PF_XCVR_REF_CLK बाट संचालित गरिन्छ।
- EDID CLK_I पिन CCC सहित १५० MHz घडीमा चल्नु पर्छ।
- R_RX_CLK_I, G_RX_CLK_I र B_RX_CLK_I क्रमशः LANE3_TX_CLK_R, LANE2_TX_CLK_R र LANE1_TX_CLK_R द्वारा संचालित छन्।
- R_RX_VALID_I, G_RX_VALID_I र B_RX_VALID_I क्रमशः LANE3_RX_VAL, LANE2_RX_VAL र LANE1_RX_VAL द्वारा संचालित छन्।
- DATA_R_I, DATA_G_I र DATA_B_I क्रमशः LANE3_RX_DATA, LANE2_RX_DATA र LANE1_RX_DATA द्वारा संचालित छन्।
HDMI RX Sampडिजाइन १: रङ गहिराइ = ८-बिट र पिक्सेलको संख्या = ४ पिक्सेल मोड र SCRAMBLER = सक्षम पारिएको अवस्थामा कन्फिगर गर्दा, निम्न चित्रमा देखाइएको छ।
चित्र ८-१। HDMI RX Sampले डिजाइन १
पूर्वका लागिample, 12-bit कन्फिगरेसनहरूमा, निम्न घटकहरू डिजाइनको अंश हुन्:
- PF_XCVR_ERM (PF_XCVR_ERM_C0_0) RX मात्र मोडको लागि कन्फिगर गरिएको छ। PMA मोडमा RX डेटा दर ४४५५ Mbps छ, डेटा चौडाइ ४ PXL मोडको लागि ४० बिट र १४८.५ MHz CDR सन्दर्भ घडीको रूपमा कन्फिगर गरिएको छ।
- LANE0_CDR_REF_CLK, LANE1_CDR_REF_CLK, LANE2_CDR_REF_CLK र LANE3_CDR_REF_CLK लाई AF29, AF30 प्याड पिनहरू सहित PF_XCVR_REF_CLK बाट संचालित गरिन्छ।
- EDID CLK_I पिन CCC सहित १५० MHz घडीमा चल्नु पर्छ।
- R_RX_CLK_I, G_RX_CLK_I र B_RX_CLK_I क्रमशः LANE3_TX_CLK_R, LANE2_TX_CLK_R र LANE1_TX_CLK_R द्वारा संचालित छन्।
- R_RX_VALID_I, G_RX_VALID_I र B_RX_VALID_I क्रमशः LANE3_RX_VAL, LANE2_RX_VAL र LANE1_RX_VAL द्वारा संचालित छन्।
- DATA_R_I, DATA_G_I र DATA_B_I क्रमशः LANE3_RX_DATA, LANE2_RX_DATA र LANE1_RX_DATA द्वारा संचालित छन्।
- PF_CCC_C0 मोड्युलले ७४.२५ MHz को फ्रिक्वेन्सीको साथ OUT0_FABCLK_0 नामक घडी उत्पन्न गर्दछ, जुन १११.३७५ MHz को इनपुट घडीबाट लिइएको हो, जुन LANE74.25_RX_CLK_R द्वारा संचालित हुन्छ।
HDMI RX Sampडिजाइन १: रङ गहिराइ = ८-बिट, पिक्सेलको संख्या = ४ पिक्सेल मोड र SCRAMBLER = सक्षममा कन्फिगर गर्दा निम्न चित्रमा देखाइएको छ। यो डिजाइन DRI सँग गतिशील डेटा दर हो।
चित्र ८-१। HDMI RX Sampले डिजाइन १
पूर्वका लागिample, 8-bit कन्फिगरेसनहरूमा, निम्न घटकहरू डिजाइनको अंश हुन्:
- PF_XCVR_ERM (PF_XCVR_ERM_C0_0) सक्षम गतिशील पुन: कन्फिगरेसन इन्टरफेसको साथ RX मात्र मोडको लागि कन्फिगर गरिएको छ। PMA मोडमा RX डेटा दर ५९४० Mbps छ, डेटा चौडाइ ४ PXL मोडको लागि ४० बिट र १४८.५ MHz CDR सन्दर्भ घडीको रूपमा कन्फिगर गरिएको छ।
- LANE0_CDR_REF_CLK, LANE1_CDR_REF_CLK, LANE2_CDR_REF_CLK र LANE3_CDR_REF_CLK लाई AF29, AF30 प्याड पिनहरू सहित PF_XCVR_REF_CLK बाट संचालित गरिन्छ।
- EDID CLK_I पिन CCC सहित १५० MHz घडीमा चल्नु पर्छ।
- R_RX_CLK_I, G_RX_CLK_I र B_RX_CLK_I क्रमशः LANE3_TX_CLK_R, LANE2_TX_CLK_R र LANE1_TX_CLK_R द्वारा संचालित छन्।
- R_RX_VALID_I, G_RX_VALID_I र B_RX_VALID_I क्रमशः LANE3_RX_VAL, LANE2_RX_VAL र LANE1_RX_VAL द्वारा संचालित छन्।
- DATA_R_I, DATA_G_I र DATA_B_I क्रमशः LANE3_RX_DATA, LANE2_RX_DATA र LANE1_RX_DATA द्वारा संचालित छन्।
संशोधन इतिहास (एउटा प्रश्न सोध्नुहोस्)
संशोधन इतिहासले कागजातमा लागू गरिएका परिवर्तनहरू वर्णन गर्दछ। परिवर्तनहरू संशोधनद्वारा सूचीबद्ध गरिएका छन्, सबैभन्दा हालको प्रकाशनबाट सुरु हुँदै।
तालिका ४-१। संशोधन इतिहास
संशोधन | मिति | विवरण |
D | १/४ | कागजातको संशोधन C मा गरिएका परिवर्तनहरूको सूची निम्न छ:
|
C | १/४ | कागजातको संशोधन C मा गरिएका परिवर्तनहरूको सूची निम्न छ:
|
B | १/४ | कागजातको संशोधन B मा गरिएका परिवर्तनहरूको सूची निम्न छ:
|
A | १/४ | कागजातको संशोधन A मा परिवर्तनहरूको सूची निम्न छ:
|
2.0 | — | यस संशोधनमा गरिएका परिवर्तनहरूको सारांश निम्नानुसार छ।
|
1.0 | १/४ | प्रारम्भिक संशोधन। |
माइक्रोचिप FPGA समर्थन
माइक्रोचिप एफपीजीए उत्पादन समूहले ग्राहक सेवा, ग्राहक प्राविधिक समर्थन केन्द्र, ए सहित विभिन्न समर्थन सेवाहरूसँग आफ्ना उत्पादनहरूलाई समर्थन गर्दछ। webसाइट, र विश्वव्यापी बिक्री कार्यालयहरू। ग्राहकहरूलाई समर्थनलाई सम्पर्क गर्नु अघि माइक्रोचिप अनलाइन स्रोतहरू भ्रमण गर्न सुझाव दिइएको छ किनभने यो धेरै सम्भावना छ कि तिनीहरूका प्रश्नहरूको जवाफ पहिले नै दिइसकिएको छ। मार्फत प्राविधिक सहयोग केन्द्रलाई सम्पर्क गर्नुहोस् webसाइट मा www.microchip.com/support। FPGA यन्त्र भाग नम्बर उल्लेख गर्नुहोस्, उपयुक्त केस कोटी चयन गर्नुहोस्, र डिजाइन अपलोड गर्नुहोस् fileप्राविधिक सहयोग केस सिर्जना गर्दा। गैर-प्राविधिक उत्पादन समर्थनको लागि ग्राहक सेवालाई सम्पर्क गर्नुहोस्, जस्तै उत्पादन मूल्य निर्धारण, उत्पादन अपग्रेडहरू, अद्यावधिक जानकारी, अर्डर स्थिति, र प्राधिकरण।
- उत्तर अमेरिकाबाट, 800.262.1060 मा कल गर्नुहोस्
- बाँकी संसारबाट, 650.318.4460 मा कल गर्नुहोस्
- फ्याक्स, संसारको कुनै पनि ठाउँबाट, 650.318.8044
माइक्रोचिप जानकारी
ट्रेडमार्कहरू
"माइक्रोचिप" नाम र लोगो, "M" लोगो, र अन्य नामहरू, लोगोहरू, र ब्रान्डहरू माइक्रोचिप टेक्नोलोजी इन्कर्पोरेटेड वा यसका सम्बद्ध कम्पनीहरू र/वा संयुक्त राज्य अमेरिका र/वा अन्य देशहरूमा ("माइक्रोचिप) का दर्ता र दर्ता नगरिएका ट्रेडमार्कहरू हुन्। ट्रेडमार्क")। माइक्रोचिप ट्रेडमार्क सम्बन्धी जानकारी यहाँ पाउन सकिन्छ https://www.microchip.com/en-us/about/legal-information/microchip-trademarks.
ISBN: 979-8-3371-0744-8
कानूनी सूचना
यो प्रकाशन र यहाँको जानकारी माइक्रोचिप उत्पादनहरूमा मात्र प्रयोग गर्न सकिन्छ, डिजाइन, परीक्षण, र माइक्रोचिप उत्पादनहरू तपाईंको अनुप्रयोगसँग एकीकृत गर्न सहित। कुनै पनि अन्य तरिकामा यो जानकारीको प्रयोगले यी सर्तहरूको उल्लङ्घन गर्दछ। यन्त्र अनुप्रयोगहरू सम्बन्धी जानकारी तपाईंको सुविधाको लागि मात्र प्रदान गरिएको छ र अद्यावधिकहरूद्वारा हटाइएको हुन सक्छ। यो सुनिश्चित गर्न को लागी तपाइँको जिम्मेवारी हो कि तपाइँको आवेदन तपाइँको विशिष्टताहरु संग मिल्छ। अतिरिक्त समर्थनको लागि आफ्नो स्थानीय माइक्रोचिप बिक्री कार्यालयमा सम्पर्क गर्नुहोस् वा, मा अतिरिक्त समर्थन प्राप्त गर्नुहोस् www.microchip.com/en-us/support/design-help/client-support-services.
यो जानकारी माइक्रोचिप "जस्तो छ" द्वारा प्रदान गरिएको हो। MICROCHIP ले कुनै पनि प्रकारको कुनै प्रतिनिधित्व वा वारेन्टी गर्दैन, चाहे अभिव्यक्त वा निहित, लिखित वा मौखिक, वैधानिक वा अन्यथा, जानकारीसँग सम्बन्धित तर सीमित रूपमा सीमित छैन। गैर-उल्लंघन, व्यापारिकता, र एक विशेष उद्देश्यको लागि फिटनेस, वा यसको अवस्था, गुणस्तर, वा कार्यसम्पादनसँग सम्बन्धित वारेन्टीहरू।
कुनै पनि हालतमा माइक्रोसिप कुनै पनि अप्रत्यक्ष, विशेष, दण्डात्मक, आकस्मिक, वा परिणामात्मक हानि, क्षति, लागत, वा कुनै पनि प्रकारको खर्चको लागि उत्तरदायी हुनेछैन जुन पनि USMEWETUS सम्बन्धी, MICROCHIP लाई सम्भाव्यताको बारेमा सल्लाह दिइएको भए पनि वा क्षतिहरू अनुमानित छन्। कानूनद्वारा अनुमति दिइएको पूर्ण हदसम्म, जानकारी वा यसको प्रयोगसँग सम्बन्धित कुनै पनि हिसाबले सबै दावीहरूमा माइक्रोचिपको पूर्ण दायित्वले शुल्कको रकम भन्दा बढि हुने छैन, यदि कुनै पनि भएमा, जानकारीको लागि माइक्रोचिप।
जीवन समर्थन र/वा सुरक्षा अनुप्रयोगहरूमा माइक्रोचिप यन्त्रहरूको प्रयोग पूर्ण रूपमा क्रेताको जोखिममा हुन्छ, र क्रेता कुनै पनि र सबै क्षतिहरू, दावीहरू, सूटहरू, वा त्यस्ता प्रयोगको परिणामस्वरूप खर्चहरूबाट हानिरहित माइक्रोचिपलाई रक्षा गर्न, क्षतिपूर्ति गर्न र होल्ड गर्न सहमत हुन्छन्। कुनै पनि माइक्रोचिप बौद्धिक सम्पदा अधिकार अन्तर्गत कुनै पनि इजाजतपत्र, अस्पष्ट वा अन्यथा, अन्यथा भनिएको छैन।
माइक्रोचिप उपकरण कोड सुरक्षा सुविधा
माइक्रोचिप उत्पादनहरूमा कोड सुरक्षा सुविधाको निम्न विवरणहरू नोट गर्नुहोस्:
- माइक्रोचिप उत्पादनहरूले तिनीहरूको विशेष माइक्रोचिप डेटा पानामा समावेश विशिष्टताहरू पूरा गर्दछ।
- Microchip ले विश्वास गर्छ कि यसको उत्पादनहरु को परिवार सुरक्षित छ जब अभिप्रेत तरिकामा प्रयोग गरिन्छ, सञ्चालन विनिर्देशहरु भित्र, र सामान्य अवस्थामा।
- माइक्रोचिप मान र आक्रामक रूपमा यसको बौद्धिक सम्पत्ति अधिकारहरूको रक्षा गर्दछ। माइक्रोचिप उत्पादनहरूको कोड सुरक्षा सुविधाहरू उल्लङ्घन गर्ने प्रयासहरू कडा रूपमा निषेधित छन् र डिजिटल मिलेनियम प्रतिलिपि अधिकार ऐन उल्लङ्घन हुन सक्छ।
- न त माइक्रोचिप वा कुनै अन्य अर्धचालक निर्माताले यसको कोडको सुरक्षाको ग्यारेन्टी गर्न सक्छ। कोड सुरक्षाको मतलब यो होइन कि हामीले उत्पादन "अनब्रेक्बल" छ भनेर ग्यारेन्टी गरिरहेका छौं। कोड सुरक्षा निरन्तर विकसित हुँदैछ। Microchip हाम्रा उत्पादनहरूको कोड सुरक्षा सुविधाहरू निरन्तर सुधार गर्न प्रतिबद्ध छ।
© 2025 Microchip Technology Inc. र यसका सहायक कम्पनीहरू
FAQ
- प्रश्न: म HDMI RX IP कोर कसरी अपडेट गर्ने?
A: IP कोरलाई Libero SoC सफ्टवेयर मार्फत अद्यावधिक गर्न सकिन्छ वा क्याटलगबाट म्यानुअल रूपमा डाउनलोड गर्न सकिन्छ। Libero SoC सफ्टवेयर IP क्याटलगमा स्थापना भएपछि, यसलाई परियोजनामा समावेश गर्नको लागि SmartDesign भित्र कन्फिगर, उत्पन्न र इन्स्ट्यान्टिएट गर्न सकिन्छ।
कागजातहरू / स्रोतहरू
![]() |
माइक्रोचिप पोलरफायर FPGA हाई डेफिनिशन मल्टिमिडिया इन्टरफेस HDMI रिसीभर [pdf] प्रयोगकर्ता गाइड पोलरफायर एफपीजीए, पोलरफायर एफपीजीए हाई डेफिनिशन मल्टिमिडिया इन्टरफेस एचडीएमआई रिसीभर, मल्टिमिडिया इन्टरफेस एचडीएमआई रिसीभर, इन्टरफेस एचडीएमआई रिसीभर, एचडीएमआई रिसीभर |