intel FPGA වැඩසටහන්ගත කළ හැකි ත්වරණ කාඩ්පත N3000 පරිශීලක මාර්ගෝපදේශය
හැඳින්වීම
පසුබිම
Virtualized radio access network (vRAN) තුළ Intel FPGA Programmable Acceleration Card N3000 සඳහා IEEE1588v2 සඳහා නිරවද්ය කාල ප්රොටෝකෝලයක් (PTP) Telecom Slave Clocks (T-TSC) ලෙස මෘදුකාංග කාර්යයන් නියමිත පරිදි උපලේඛනගත කිරීමට අවශ්ය වේ. Intel® FPGA PAC N710 හි Intel Ethernet Controller XL3000 IEEE1588v2 සහාය සපයයි. කෙසේ වෙතත්, FPGA දත්ත මාර්ගය PTP කාර්ය සාධනයට බලපාන jitter හඳුන්වා දෙයි. විනිවිද පෙනෙන ඔරලෝසුව (T-TC) පරිපථයක් එකතු කිරීම Intel FPGA PAC N3000 හට එහි FPGA අභ්යන්තර ප්රමාදය සඳහා වන්දි ගෙවීමට හැකි වන අතර, T-TSC හට ග්රෑන්ඩ්මාස්ටර්ගේ දවසේ වේලාව (ToD) කාර්යක්ෂමව ආසන්න කිරීමට ඉඩ සලසන ජ්වලිතයේ බලපෑම් අවම කරයි.
පරමාර්ථය
මෙම පරීක්ෂණ විවෘත ගුවන්විදුලි ප්රවේශ ජාලයේ (O-RAN) IEEE3000v1588 වහලෙකු ලෙස Intel FPGA PAC N2 භාවිතය වලංගු කරයි. මෙම ලේඛනය විස්තර කරයි:
- පරීක්ෂණ සැකසුම
- සත්යාපන ක්රියාවලිය
- Intel FPGA PAC N3000 හි FPGA මාර්ගයේ විනිවිද පෙනෙන ඔරලෝසු යාන්ත්රණයේ කාර්ය සාධන ඇගයීම
- Intel FPGA PAC N3000 හි PTP කාර්ය සාධනය විනිවිද පෙනෙන ඔරලෝසුවට සහය දක්වන Intel FPGA PAC N3000 හි ක්රියාකාරිත්වය වේ.
Intel FPGA PAC N3000 සමඟ සසඳන විට විනිවිද පෙනෙන ඔරලෝසුවක් නොමැතිව මෙන්ම වෙනත් Ethernet කාඩ්පතක් XXV710 සමඟ විවිධ ගමනාගමන තත්වයන් සහ PTP වින්යාසයන් යටතේ.
විශේෂාංග සහ සීමාවන්
Intel FPGA PAC N3000 IEEE1588v2 සඳහා වන විශේෂාංග සහ වලංගුකරණ සීමාවන් පහත පරිදි වේ:
- භාවිතා කරන ලද මෘදුකාංග තොගය: Linux PTP Project (PTP4l)
- පහත ටෙලිකොම් ප්රෝ සඳහා සහය දක්වයිfiles:
- 1588v2 (පෙරනිමිය)
- ජී .8265.1
- ජී .8275.1
- පියවර දෙකක PTP වහල් ඔරලෝසුව සඳහා සහය දක්වයි.
ඉන්ටෙල් සංස්ථාව. සියලුම හිමිකම් ඇවිරිණි. Intel, Intel ලාංඡනය සහ අනෙකුත් Intel සලකුණු Intel Corporation හෝ එහි අනුබද්ධිත සමාගම්වල වෙළඳ ලකුණු වේ. Intel හි FPGA සහ අර්ධ සන්නායක නිෂ්පාදනවල ක්රියාකාරීත්වය Intel හි සම්මත වගකීම් වලට අනුකූලව වත්මන් පිරිවිතරයන්ට අනුකූලව සහතික කරයි, නමුත් දැනුම්දීමකින් තොරව ඕනෑම වේලාවක ඕනෑම භාණ්ඩයක් සහ සේවාවක් වෙනස් කිරීමට අයිතිය රඳවා තබා ගනී. Intel විසින් ලිඛිතව ලිඛිතව එකඟ වී ඇති පරිදි හැර මෙහි විස්තර කර ඇති ඕනෑම තොරතුරක්, නිෂ්පාදනයක් හෝ සේවාවක් යෙදුමෙන් හෝ භාවිතා කිරීමෙන් පැන නගින කිසිදු වගකීමක් හෝ වගකීමක් Intel භාර නොගනී. Intel පාරිභෝගිකයින්ට ඕනෑම ප්රකාශිත තොරතුරු මත විශ්වාසය තැබීමට පෙර සහ නිෂ්පාදන හෝ සේවා සඳහා ඇණවුම් කිරීමට පෙර උපාංග පිරිවිතරවල නවතම අනුවාදය ලබා ගැනීමට උපදෙස් දෙනු ලැබේ. *අනෙකුත් නම් සහ වෙළඳ නාම වෙනත් අයගේ දේපළ ලෙස හිමිකම් පෑමට හැකිය.
- අන්තයේ සිට අවසානය දක්වා බහු විකාශන මාදිලියට සහය දක්වයි.
- 128 Hz දක්වා PTP පණිවිඩ හුවමාරු වාර ගණන සඳහා සහය දක්වයි.
- මෙය වලංගු කිරීමේ සැලැස්මේ සහ රැකියා කරන ග්රෑන්ඩ්මාස්ටර්ගේ සීමාවකි. PTP පණිවිඩ සඳහා තත්පරයකට පැකට් 128 ට වඩා වැඩි PTP වින්යාස කිරීම් කළ හැකිය.
- වලංගුකරණ සැකසුමේදී භාවිතා කරන Cisco* Nexus* 93180YC-FX ස්විචයේ සීමාවන් හේතුවෙන්, iperf3 ගමනාගමන තත්ව යටතේ කාර්ය සාධන ප්රතිඵල 8 Hz හි PTP පණිවිඩ හුවමාරු අනුපාතයට යොමු වේ.
- සංවෘත ආධාරක:
- L2 (අමු ඊතර්නෙට්) සහ L3 (UDP/IPv4/IPv6) හරහා ප්රවාහනය
සටහන: මෙම ලේඛනයේ, සියලුම ප්රතිඵල තනි 25Gbps ඊතර්නෙට් සබැඳියක් භාවිතා කරයි.
- L2 (අමු ඊතර්නෙට්) සහ L3 (UDP/IPv4/IPv6) හරහා ප්රවාහනය
මෙවලම් සහ ධාවක අනුවාද
මෙවලම් | අනුවාදය |
BIOS | Intel Server Board S2600WF 00.01.0013 |
OS | CentOS 7.6 |
කර්නලය | kernel-rt-3.10.0-693.2.2.rt56.623.el7.src. |
දත්ත තල සංවර්ධන කට්ටලය (DPDK) | 18.08 |
Intel C Compiler | 19.0.3 |
Intel XL710 ධාවකය (i40e ධාවකය) | 2.8.432.9.21 |
PTP4l | 2.0 |
IxExplorer | 8.51.1800.7 EA-Patch1 |
lperf3 | 3.0.11 |
trafgen | Netsniff-ng 0.6.6 මෙවලම් කට්ටලය |
IXIA රථවාහන පරීක්ෂණය
Intel FPGA PAC N3000 සඳහා PTP කාර්ය සාධන මිණුම් සලකුණු පළමු කට්ටලය ජාල සහ PTP අනුකූලතා පරීක්ෂණ සඳහා IXIA* විසඳුමක් භාවිතා කරයි. IXIA XGS2 චැසි පෙට්ටියේ IXIA 40 PORT NOVUS-R100GE8Q28 කාඩ්පතක් සහ IxExplorer එක් සෘජු 3000 Gbps සම්බන්ධතාවයක් හරහා DUT (Intel FPGA PAC N25) වෙත අතථ්ය PTP Grandmaster එකක් පිහිටුවීම සඳහා චිත්රක අතුරු මුහුණතක් සපයයි. පහත බ්ලොක් රූප සටහන IXIA මත පදනම් වූ මිණුම් සලකුණු සඳහා ඉලක්කගත පරීක්ෂණ ස්ථාන විද්යාව නිරූපණය කරයි. සියලුම ප්රතිඵල IXIA-උත්පාදිත ගමනාගමනය ingress Traffic පරීක්ෂණ සඳහා භාවිත කරන අතර Intel FPGA PAC N3000 සත්කාරකයේ ඇති ට්රැෆ්ජන් මෙවලම ප්රගමන ගමනාගමන පරීක්ෂණ සඳහා භාවිතා කරයි, එහිදී ඇතුල්වීම හෝ පිටවීම දිශාව සෑම විටම DUT (Intel FPGA PAC N3000) හි දෘෂ්ටිකෝණයෙන් වේ. ) සත්කාරක. අවස්ථා දෙකේදීම, සාමාන්ය ගමනාගමන වේගය 24 Gbps වේ. මෙම පරීක්ෂණ සැකසුම T-TC යාන්ත්රණය සක්රීය කර ඇති Intel FPGA PAC N3000 හි PTP ක්රියාකාරීත්වයේ මූලික ලක්ෂණයක් මෙන්ම ITU-T G.3000 PTP pro යටතේ ඇති TC නොවන Intel FPGA PAC N8275.1 කර්මාන්තශාලා රූපය සමඟ සංසන්දනය කරයි.file.
IXIA අතථ්ය ග්රෑන්ඩ්මාස්ටර් යටතේ Intel FPGA PAC N3000 රථවාහන පරීක්ෂණ සඳහා ස්ථලකය
IXIA රථවාහන පරීක්ෂණ ප්රතිඵලය
පහත විශ්ලේෂණය මගින් TC-සක්රීය Intel FPGA PAC N3000 හි PTP කාර්ය සාධනය ඇතුල්වීමේ සහ පිටවීමේ ගමනාගමන තත්ත්වයන් යටතේ ග්රහණය කරයි. මෙම කොටසේ, PTP profile G.8275.1 සියලු රථවාහන පරීක්ෂණ සහ දත්ත රැස් කිරීම සඳහා සම්මත කර ඇත.
Master Offset හි විශාලත්වය
පහත රූපයේ දැක්වෙන්නේ Intel FPGA PAC N4 සත්කාරකයේ PTP3000l වහල් සේවාදායකයා විසින් ප්රවේශය, පිටවීම සහ ද්විපාර්ශ්වික ගමනාගමනය (සාමාන්ය ප්රතිදානය 24.4Gbps) යටතේ ගත වූ කාලයෙහි ශ්රිතයක් ලෙස නිරීක්ෂණය කරන ලද ප්රධාන ඕෆ්සෙට් වල විශාලත්වයයි.
මධ්යන්ය මාර්ග ප්රමාදය (MPD)
පහත රූපයේ දැක්වෙන්නේ ඉහත රූපයට සමාන පරීක්ෂණයක් සඳහා, Intel FPGA PAC N4 ජාල අතුරුමුහුණත් කාඩ්පතක් ලෙස භාවිතා කරන PTP3000 වහල් විසින් ගණනය කරන ලද මධ්යන්ය මාර්ග ප්රමාදයයි. එක් එක් රථවාහන පරීක්ෂණ තුනේ මුළු කාලය අවම වශයෙන් පැය 16 කි.
රථවාහන පරීක්ෂණ තුනේ සංඛ්යානමය විශ්ලේෂණය පහත වගුවේ දැක්වේ. නාලිකා ධාරිතාවට ආසන්න ගමනාගමන බරක් යටතේ, Intel FPGA PAC N4 භාවිතා කරන PTP3000l වහල් සියලු රථවාහන පරීක්ෂණ සඳහා IXIA හි අතථ්ය ග්රෑන්ඩ්මාස්ටර් වෙත 53 ns තුළ එහි අදියර ඕෆ්සෙට් පවත්වාගෙන යයි. මීට අමතරව, මාස්ටර් ඕෆ්සෙට් විශාලත්වයේ සම්මත අපගමනය 5 ns ට අඩු වේ.
PTP කාර්ය සාධනය පිළිබඳ සංඛ්යානමය විස්තර
G.8275.1 PTP Profile | ඇතුල්වීමේ තදබදය (24Gbps) | පිටවන ගමනාගමනය (24Gbps) | ද්විපාර්ශ්වික ගමනාගමනය (24Gbps) |
ආර්එම්එස් | 6.35 ns | 8.4 ns | 9.2 ns |
StdDev (abs(උපරිම) ඕෆ්සෙට්) | 3.68 ns | 3.78 ns | 4.5 ns |
StdDev (MPD හි) | 1.78 ns | 2.1 ns | 2.38 ns |
උපරිම ඕෆ්සෙට් | 36 ns | 33 ns | 53 ns |
පහත සංඛ්යා විවිධ PTP සංග්රහයන් සඳහා පැය 16ක දිගු 24 Gbps ද්විපාර්ශ්වික ගමනාගමන පරීක්ෂණයක් යටතේ ප්රධාන ඕෆ්සෙට්හි විශාලත්වය සහ මධ්යන්ය මාර්ග ප්රමාදය (MPD) නියෝජනය කරයි. මෙම සංඛ්යාවල වම් ප්රස්ථාර IPv4/UDP ආවරණය යටතේ PTP මිණුම් සලකුණු වෙත යොමු වන අතර දකුණු ප්රස්ථාරවල PTP පණිවිඩ සංග්රහය L2 (අමු ඊතර්නෙට්) හි ඇත. PTP4l වහල් කාර්ය සාධනය බෙහෙවින් සමාන ය, නරකම අවස්ථාවෙහි මාස්ටර් ඕෆ්සෙට් විශාලත්වය IPv53/UDP සහ L45 සංග්රහය සඳහා පිළිවෙලින් 4 ns සහ 2 ns වේ. විශාලත්වය ඕෆ්සෙට් වල සම්මත අපගමනය IPv4.49/UDP සහ L4.55 කැප්සියුලේෂන් සඳහා පිළිවෙලින් 4 ns සහ 2 ns වේ.
Master Offset හි විශාලත්වය
පහත රූපයේ දැක්වෙන්නේ 24 Gbps ද්විපාර්ශ්වික ගමනාගමනය, IPv4 (වමේ) සහ L2 (දකුණ) සංග්රහය, G8275.1 Pro යටතේ ප්රධාන ඕෆ්සෙට් විශාලත්වයයි.file.
මධ්යන්ය මාර්ග ප්රමාදය (MPD)
පහත රූපයේ දැක්වෙන්නේ Intel FPGA PAC N3000 සත්කාරක PTP4l වහල් 24 Gbps ද්විපාර්ශ්වික ගමනාගමනය, IPv4 (වමේ) සහ L2 (දකුණ) සංග්රහය, G8275.1 Pro හි මධ්යන්ය මාර්ග ප්රමාදයයි.file.
MPD හි නිරපේක්ෂ අගයන් PTP අනුකූලතාවයේ පැහැදිලි ඇඟවීමක් නොවේ, එය දිග කේබල්, දත්ත මාර්ග ප්රමාදය සහ යනාදිය මත රඳා පවතී; කෙසේ වෙතත්, අඩු MPD විචලනයන් දෙස බැලීමෙන් (පිළිවෙලින් IPv2.381 සහ L2.377 නඩුව සඳහා 4 ns සහ 2 ns) PTP MPD ගණනය කිරීම් සංග්රහ දෙකෙහිම අඛණ්ඩව නිවැරදි බව පැහැදිලි වේ. එය සංවෘත ක්රම දෙකම හරහා PTP ක්රියාකාරීත්වයේ අනුකූලතාව තහවුරු කරයි. L2 ප්රස්ථාරයේ (ඉහත රූපයේ, දකුණු ප්රස්ථාරයේ) ගණනය කළ MPD හි මට්ටම වෙනස් වීම ව්යවහාරික ගමනාගමනයේ වර්ධක බලපෑම නිසාය. පළමුව, නාලිකාව ක්රියා විරහිත වේ (MPD rms 55.3 ns), පසුව ඇතුල් වීමේ ගමනාගමනය යොදනු ලැබේ (දෙවන වර්ධක පියවර, MPD rms 85.44 ns), පසුව එකවර පිටවන ගමනාගමනය, ප්රතිඵලයක් ලෙස 108.98 ns හි MPD ගණනය කෙරේ. T-TC යාන්ත්රණයක් සහිත Intel FPGA PAC N4 භාවිතා කරන PTP3000l වහලෙකුට මෙන්ම TC නොමැතිව Intel FPGA PACN3000 භාවිතා කරන තවත් අයෙකුටද යොදන ද්විපාර්ශ්වික ගමනාගමන පරීක්ෂණයේ ප්රධාන ඕෆ්සෙට්හි විශාලත්වය සහ ගණනය කළ MPD පහත සංඛ්යා මගින් ආවරණය කරයි. ක්රියාකාරිත්වය. T-TC Intel FPGA PAC N3000 පරීක්ෂණ (තැඹිලි) කාල ශුන්යයේ සිට ආරම්භ වන අතර, TC නොවන Intel FPGA PAC N3000 (නිල්) භාවිතා කරන PTP පරීක්ෂණය T = 2300 තත්පර වලින් පමණ ආරම්භ වේ.
Master Offset හි විශාලත්වය
TTC සහාය ඇතිව සහ රහිතව, G.24 Pro, Ingress Traffic (8275.1 Gbps) යටතේ Master offset විශාලත්වය පහත රූපයේ දැක්වේfile.
ඉහත රූපයේ, ගමනාගමනය යටතේ TC-සක්රීය Intel FPGA PAC N3000 හි PTP කාර්ය සාධනය පළමු තත්පර 3000 සඳහා TC නොවන Intel FPGA PAC N2300 ට සමාන වේ. Intel FPGA PAC N3000 හි T-TC යාන්ත්රණයේ කාර්යක්ෂමතාවය කාඩ්පත් දෙකෙහිම අතුරුමුහුණත්වලට සමාන ගමනාගමන බරක් යෙදෙන පරීක්ෂණ අංශයේ (2300 වැනි තත්පරයෙන් පසුව) ඉස්මතු කර දක්වයි. පහත රූපයේ දැක්වෙන පරිදි, නාලිකාවේ තදබදය යෙදීමට පෙර සහ පසු MPD ගණනය කිරීම් නිරීක්ෂණය කෙරේ. 25G සහ 40G MAC අතර FPGA මාර්ගය හරහා පැකට් ප්රමාදය වන පැකට් වල පදිංචි කාලය සඳහා වන්දි ගෙවීමේදී T-TC යාන්ත්රණයේ සඵලතාවය ඉස්මතු වේ.
මධ්යන්ය මාර්ග ප්රමාදය (MPD)
පහත රූපයේ දැක්වෙන්නේ Intel FPGA PAC N3000 සත්කාරක PTP4l slave හි Ingress Traffic (24 Gbps) යටතේ T-TC සහාය ඇතිව සහ නැතිව G.8275.1 Pro හි මධ්යන්ය ප්රමාදය පෙන්වයි.file.
මෙම සංඛ්යා PTP4l slave's servo algorithm පෙන්නුම් කරයි, TC හි පදිංචි කාලය නිවැරදි කිරීම හේතුවෙන්, සාමාන්ය මාර්ග ප්රමාද ගණනය කිරීම් වල කුඩා වෙනස්කම් අපට පෙනේ. එබැවින්, ප්රමාද උච්චාවචනයන් ප්රධාන ඕෆ්සෙට් ආසන්නයේ බලපෑම අඩු වේ. පහත වගුවේ RMS සහ ප්රධාන ඕෆ්සෙට්හි සම්මත අපගමනය, මධ්යන්ය මාර්ග ප්රමාදයේ සම්මත අපගමනය, මෙන්ම T- සහිත සහ රහිත Intel FPGA PAC N3000 සඳහා නරකම ප්රධාන ඕෆ්සෙට් ඇතුළත් PTP කාර්ය සාධනය පිළිබඳ සංඛ්යානමය විශ්ලේෂණය ලැයිස්තුගත කරයි. TC සහාය.
ඇතුල්වීමේ තදබදය යටතේ PTP කාර්ය සාධනය පිළිබඳ සංඛ්යානමය විස්තර
ඇතුල්වීමේ තදබදය (24Gbps) G.8275.1 PTP Profile | T-TC සමඟ Intel FPGA PAC N3000 | T-TC නොමැතිව Intel FPGA PAC N3000 |
ආර්එම්එස් | 6.34 ns | 40.5 ns |
StdDev (abs(උපරිම) ඕෆ්සෙට්) | 3.65 ns | 15.5 ns |
StdDev (MPD හි) | 1.79 ns | 18.1 ns |
උපරිම ඕෆ්සෙට් | 34 ns | 143 ns |
TC-සහාය දක්වන Intel FPGA PAC N3000 TC නොවන අනුවාදයට සෘජු සැසඳීමක්
PTP කාර්ය සාධනය ඕනෑම සංඛ්යාලේඛනයකට සාපේක්ෂව 4x සිට 6x දක්වා අඩු බව පෙන්වයි
ප්රමිතික (නරකම අවස්ථාව, RMS හෝ ප්රධාන ඕෆ්සෙට් වල සම්මත අපගමනය). නරකම අවස්ථාව
T-TC Intel FPGA PAC N8275.1 හි G.3000 PTP වින්යාසය සඳහා ප්රධාන ඕෆ්සෙට් 34 වේ
නාලිකා කලාප පළල සීමාවේ (24.4Gbps) ඇතුල්වීමේ මාර්ග තදබදය යටතේ ns.
lperf3 රථවාහන පරීක්ෂණය
Intel FPGA PAC N3 හි PTP කාර්ය සාධනය තවදුරටත් ඇගයීම සඳහා iperf3000 රථවාහන මිණුම් සලකුණු පරීක්ෂණය මෙම කොටස විස්තර කරයි. iperf3 මෙවලම සක්රීය ගමනාගමන තත්ත්වයන් අනුකරණය කිරීමට භාවිත කර ඇත. පහත රූපයේ දැක්වෙන iperf3 ගමනාගමන මිණුම් සලකුණු වල ජාල ස්ථලකය, DUT කාඩ්පතක් (Intel FPGA PAC N3000 සහ XXV710) භාවිතා කරමින් Cisco Nexus 93180YC FX ස්විචය වෙත සේවාදායක දෙකක් සම්බන්ධ කිරීම ඇතුළත් වේ. Cisco ස්විචය DUT PTP වහලුන් දෙදෙනා සහ Calnex Paragon-NEO Grandmaster අතර මායිම් ඔරලෝසුවක් (T-BC) ලෙස ක්රියා කරයි.
Intel FPGA PAC N3000 lperf3 රථවාහන පරීක්ෂණය සඳහා ජාල ස්ථලකය
එක් එක් DUT සත්කාරක PTP4l ප්රතිදානය මඟින් සැකසුමෙහි එක් එක් වහල් උපාංගය සඳහා PTP කාර්ය සාධනයේ දත්ත මිනුම් සපයයි (Intel FPGA PAC N3000 සහ XXV710). iperf3 ගමනාගමන පරීක්ෂණය සඳහා, පහත සඳහන් කොන්දේසි සහ වින්යාසයන් සියලුම ප්රස්ථාර සහ කාර්ය සාධන විශ්ලේෂණය සඳහා අදාළ වේ:
- 17 Gbps සමුච්චිත ගමනාගමන කලාප පළල (TCP සහ UDP යන දෙකම), එක්කෝ පිටවීම හෝ ඇතුල්වීම හෝ Intel FPGA PAC N3000 වෙත ද්විපාර්ශ්වික.
- Cisco Nexus 4YC-FX ස්විචය මත වින්යාස කිරීමේ සීමාව හේතුවෙන් PTP පැකට් වල IPv93180 සංග්රහය.
- Cisco Nexus 8YC-FX ස්විචයේ වින්යාස කිරීමේ සීමාව හේතුවෙන් PTP පණිවිඩ හුවමාරු අනුපාතය පැකට් 93180/තත්පරයට සීමා වේ.
perf3 රථවාහන පරීක්ෂණ ප්රතිඵලය
පහත විශ්ලේෂණ මගින් Intel FPGA PAC N3000 සහ XXV710 කාඩ්පතේ ක්රියාකාරිත්වය ග්රහණය කර ගන්නා අතර, දෙකම එකවරම T-BC Cisco ස්විචය හරහා Calnex Paragon NEO Grandmaster වන PTP වහලුන්ගේ (T-TSC) ජාල අතුරුමුහුණත් කාඩ්පතක් ලෙස ක්රියා කරයි.
T-TC සහ XXV3000 කාඩ්පත සමඟ Intel FPGA PAC N710 භාවිතා කරමින් විවිධ රථවාහන පරීක්ෂණ තුනක් සඳහා කාලයත් සමඟ ප්රධාන ඕෆ්සෙට් සහ එම්පීඩී විශාලත්වය පහත සංඛ්යා පෙන්වයි. කාඩ්පත් දෙකෙහිම, ද්විපාර්ශ්වික ගමනාගමනය PTP4l ක්රියාකාරිත්වයට විශාලතම බලපෑමක් ඇති කරයි. රථවාහන පරීක්ෂණ කාල සීමාව පැය 10 කි. පහත රූපවල, ප්රස්ථාරයේ වලිගය, අක්රිය නාලිකාව හේතුවෙන් ගමනාගමනය නතර වන සහ PTP මාස්ටර් ඕෆ්සෙට් විශාලත්වය එහි පහළ මට්ටම් දක්වා පහළට යන වේලාවේ ලක්ෂ්යයක් සලකුණු කරයි.
Intel FPGA PAC N3000 සඳහා Master Offset හි විශාලත්වය
පහත රූපයේ දැක්වෙන්නේ Intel FPGA PAC N3000 සඳහා T TC සමඟ, ඇතුල්වීම, පිටවීම සහ ද්විපාර්ශ්වික iperf3 ගමනාගමනය යටතේ මධ්යන්ය මාර්ග ප්රමාදයයි.
Intel FPGA PAC N3000 සඳහා මධ්යන්ය මාර්ග ප්රමාදය (MPD).
පහත රූපයේ දැක්වෙන්නේ Intel FPGA PAC N3000 සඳහා T TC සමඟ, ඇතුල්වීම, පිටවීම සහ ද්විපාර්ශ්වික iperf3 ගමනාගමනය යටතේ මධ්යන්ය මාර්ග ප්රමාදයයි.
XXV710 සඳහා Master Offset හි විශාලත්වය
පහත රූපයේ දැක්වෙන්නේ XXV710 සඳහා ප්රධාන ඕෆ්සෙට් වල විශාලත්වය, ඇතුල්වීම, පිටවීම සහ ද්විපාර්ශ්වික iperf3 ගමනාගමනය යටතේය.
XXV710 සඳහා මධ්යන්ය මාර්ග ප්රමාදය (MPD).
පහත රූපයේ දැක්වෙන්නේ XXV710 සඳහා, ඇතුල්වීම, පිටවීම සහ ද්විපාර්ශ්වික iperf3 ගමනාගමනය යටතේ මධ්යන්ය මාර්ග ප්රමාදයයි.
Intel FPGA PAC N3000 PTP කාර්ය සාධනය සම්බන්ධයෙන්, ඕනෑම ගමනාගමන තත්වයක් යටතේ ඇති නරකම මාස්ටර් ඕෆ්සෙට් 90 ns තුළ වේ. එකම ද්විපාර්ශ්වික ගමනාගමන තත්ත්වයන් යටතේ, Intel FPGA PAC N3000 මාස්ටර් ඕෆ්සෙට් හි RMS XXV5.6 කාඩ්පතට වඩා 710x වඩා හොඳය.
Intel FPGA PAC N3000 | XXV710 කාඩ්පත | |||||
ඇතුල්වීමේ තදබදය10G | Egress Traffic 18G | ද්විපාර්ශ්වික ගමනාගමනය18G | ඇතුල්වීමේ තදබදය18G | Egress Traffic 10G | ද්විපාර්ශ්වික ගමනාගමනය18G | |
ආර්එම්එස් | 27.6 ns | 14.2 ns | 27.2 ns | 93.96 ns | 164.2 ns | 154.7 ns |
StdDev(abs(උපරිම) ඕෆ්සෙට්) | 9.8 ns | 8.7 ns | 14.6 ns | 61.2 ns | 123.8 ns | 100 ns |
StdDev (MPD හි) | 21.6 ns | 9.2 ns | 20.6 ns | 55.58 ns | 55.3 ns | 75.9 ns |
උපරිම ඕෆ්සෙට් | 84 ns | 62 ns | 90 ns | 474 ns | 1,106 ns | 958 ns |
සැලකිය යුතු ලෙස, Intel FPGA PAC N3000 හි ප්රධාන ඕෆ්සෙට් අඩු සම්මත අපගමනය ඇත,
XXV5 කාඩ්පතට වඩා අවම වශයෙන් 710x අඩු, PTP ආසන්න වශයෙන්
ග්රෑන්ඩ්මාස්ටර් ඔරලෝසුව තදබදය යටතේ ප්රමාදයට හෝ ශබ්ද විචලනයන්ට අඩු සංවේදී වේ
Intel FPGA PAC N3000.
5 පිටුවේ IXIA රථවාහන පරීක්ෂණ ප්රතිඵලය හා සසඳන විට, නරකම විශාලත්වය
T-TC සක්රීය Intel FPGA PAC N3000 සහිත ප්රධාන ඕෆ්සෙට් එක ඉහළින් දිස්වේ. ඊට අමතරව
ජාල ස්ථලකයේ සහ නාලිකා කලාප පළලෙහි වෙනස්කම්, මෙයට හේතුව Intel
FPGA PAC N3000 G.8275.1 PTP pro යටතේ ග්රහණය කෙරේfile (16 Hz සමමුහුර්ත අනුපාතය), අතර
මෙම නඩුවේ සමමුහුර්ත පණිවිඩ අනුපාතය තත්පරයට පැකට් 8 කින් සීමා වේ.
මාස්ටර් ඕෆ්සෙට් සංසන්දනයේ විශාලත්වය
ද්විපාර්ශ්වික iperf3 ගමනාගමනය යටතේ මාස්ටර් ඕෆ්සෙට් සැසඳීමේ විශාලත්වය පහත රූපයේ දැක්වේ.
මධ්යන්ය මාර්ග ප්රමාදය (MPD) සංසන්දනය
පහත රූපයේ දැක්වෙන්නේ ද්විපාර්ශ්වික iperf3 ගමනාගමනය යටතේ මධ්යන්ය මාර්ග ප්රමාද සංසන්දනයයි.
XXV3000 කාඩ්පත හා සසඳන විට Intel FPGA PAC N710 හි උසස් PTP කාර්ය සාධනය, XXV710 සහ Intel FPGA PAC N3000 සඳහා එක් එක් ඉලක්කගත ගමනාගමන පරීක්ෂණය සඳහා ගණනය කළ මධ්යන්ය මාර්ග ප්රමාදයේ (MPD) පැහැදිලිවම ඉහළ අපගමනය මගින් ද සහාය වේ. උදාample bidirectional iperf3 ගමනාගමනය. විවිධ ඊතර්නෙට් කේබල් සහ විවිධ මූලික ප්රමාදය වැනි හේතු ගණනාවක් නිසා වෙනස් විය හැකි එක් එක් MPD නඩුවේ මධ්යන්ය අගය නොසලකා හරින්න. XXV710 කාඩ්පත සඳහා නිරීක්ෂණය කරන ලද අසමානතාවය සහ අගයන් Intel FPGA PAC N3000 හි නොමැත.
8 අඛණ්ඩ මාස්ටර් ඕෆ්සෙට් සංසන්දනයේ RMS
නිගමනය
QSFP28 (25G MAC) සහ Intel XL710 (40G MAC) අතර FPGA දත්ත මාර්ගය PTP Slave හි ආසන්න නිරවද්යතාවයට බලපාන විචල්ය පැකට් ප්රමාදයක් එක් කරයි. Intel FPGA PAC N3000 හි FPGA මෘදු තර්කය තුළ විනිවිද පෙනෙන ඔරලෝසු (T-TC) සහය එක් කිරීම මෙම පැකට් ප්රමාදයට වන්දි ලබා දෙන්නේ එහි පදිංචි කාලය සංවෘත PTP පණිවිඩවල නිවැරදි කිරීමේ ක්ෂේත්රයට එකතු කිරීමෙනි. T-TC යාන්ත්රණය PTP4l වහලාගේ නිරවද්යතා කාර්ය සාධනය වැඩි දියුණු කරන බව ප්රතිඵල සනාථ කරයි.
එසේම, 5 පිටුවේ IXIA රථවාහන පරීක්ෂණ ප්රතිඵලය පෙන්නුම් කරන්නේ T-TC සහය නොමැතිව Intel FPGA PAC N4 හා සසඳන විට FPGA දත්ත මාර්ගයේ T-TC සහය අවම වශයෙන් 3000x කින් PTP කාර්ය සාධනය වැඩි දියුණු කරන බවයි. T-TC සමඟ Intel FPGA PAC N3000 නාලිකා ධාරිතාවේ සීමාවේ (53 Gbps) ඇතුල්වීම, පිටවීම හෝ ද්විපාර්ශ්වික ගමනාගමන බර යටතේ 25 ns හි නරකම ප්රධාන ඕෆ්සෙට් එකක් ඉදිරිපත් කරයි. එබැවින්, T-TC සහය ඇතිව, Intel FPGA PAC N3000 PTP කාර්ය සාධනය වඩාත් නිවැරදි වන අතර ශබ්ද විචලනයන්ට අඩු ප්රවණතාවක් ඇත.
3 පිටුවේ lperf10 රථවාහන පරීක්ෂණයේදී, T-TC සක්රීය කර ඇති Intel FPGA PAC N3000 හි PTP කාර්ය සාධනය XXV710 කාඩ්පතකට සාපේක්ෂව සංසන්දනය කරයි. මෙම පරීක්ෂණය Intel FPGA PAC N4 සහ XXV3000 කාඩ්පතේ ධාරක දෙක අතර හුවමාරු වන ඇතුල්වීම හෝ පිටවීම යන ගමනාගමනය යටතේ වහල් ඔරලෝසු දෙක සඳහාම PTP710l දත්ත ග්රහණය කර ඇත. Intel FPGA PAC N3000 හි නිරීක්ෂණය කරන ලද නරකම ප්රධාන ඕෆ්සෙට් XXV5 කාඩ්පතට වඩා අවම වශයෙන් 710x අඩුය. එසේම, ග්රහණය කරගත් ඕෆ්සෙට් වල සම්මත අපගමනය ද සනාථ කරන්නේ Intel FPGA PAC N3000 හි T-TC සහාය ග්රෑන්ඩ්මාස්ටර්ගේ ඔරලෝසුව සුමට ලෙස ආසන්න කිරීමට ඉඩ සලසන බවයි.
Intel FPGA PAC N3000 හි PTP කාර්ය සාධනය තවදුරටත් තහවුරු කිරීම සඳහා, විභව පරීක්ෂණ විකල්ප ඇතුළත් වේ:
- විවිධ PTP pro යටතේ වලංගු කිරීමfileඊතර්නෙට් සබැඳි එකකට වඩා වැඩි ගණනක් සඳහා s සහ පණිවිඩ ගාස්තු.
- ඉහළ PTP පණිවිඩ ගාස්තුවලට ඉඩ සලසන වඩාත් දියුණු ස්විචයක් සහිත 3 පිටුවේ lperf10 ගමනාගමන පරීක්ෂණය ඇගයීම.
- G.8273.2 අනුකූලතා පරීක්ෂාව යටතේ T-SC ක්රියාකාරීත්වය සහ එහි PTP කාල නිරවද්යතාවය ඇගයීම.
IEEE 1588 V2 පරීක්ෂණය සඳහා ලේඛන සංශෝධන ඉතිහාසය
ලේඛනය අනුවාදය | වෙනස්කම් |
2020.05.30 | මුල් නිකුතුව. |
ලේඛන / සම්පත්
![]() |
intel FPGA වැඩසටහන්ගත කළ හැකි ත්වරණ කාඩ්පත N3000 [pdf] පරිශීලක මාර්ගෝපදේශය FPGA වැඩසටහන්ගත කළ හැකි ත්වරණය කාඩ්පත, N3000, වැඩසටහන්ගත කළ හැකි ත්වරණ කාඩ්පත N3000, FPGA වැඩසටහන්ගත කළ හැකි ත්වරණය කාඩ්පත N3000, FPGA, IEEE 1588 V2 පරීක්ෂණය |