Intel FPGA Programmable Acceleration Card N3000 Rêbernameya Bikarhêner
Pêşkêş
Paşî
Karta Lezkirinê ya Bernamekirî ya Intel FPGA N3000 di torgilokek gihîştina radyoya virtual (vRAN) de ji bo IEEE1588v2 wekî Protokola Demjimêra Teqez (PTP) Telecom Slave Clocks (T-TSC) piştgirî hewce dike da ku karên nermalavê bi rêkûpêk destnîşan bike. Intel Ethernet Controller XL710 di Intel® FPGA PAC N3000 de piştgiriya IEEE1588v2 peyda dike. Lêbelê, riya daneya FPGA jitterê destnîşan dike ku bandorê li performansa PTP dike. Zêdekirina dora demjimêrek zelal (T-TC) dihêle Intel FPGA PAC N3000 derengiya xweya hundurîn a FPGA telafî bike û bandorên jitterê sivik bike, ku destûrê dide T-TSC ku Demjimêra Rojê ya Grandmaster (ToD) bi bandor nêzik bike.
Berdest
Van ceribandinan karanîna Intel FPGA PAC N3000 wekî xulamê IEEE1588v2 di Tora Gihîştina Radyoya Vekirî (O-RAN) de rast dikin. Ev belge diyar dike:
- Sazkirina testê
- Pêvajoya verastkirinê
- Nirxandina performansê ya mekanîzmaya demjimêra zelal di riya FPGA ya Intel FPGA PAC N3000 de
- Performansa PTP ya Intel FPGA PAC N3000 Performansa Intel FPGA PAC N3000 ya ku demjimêra zelal piştgirî dike ev e
digel Intel FPGA PAC N3000 bêyî demjimêrek zelal û her weha bi qerta din a Ethernet XXV710 re di bin şert û mercên trafîkê yên cihêreng û veavakirinên PTP de.
Taybetmendî û Sînorkirin
Taybetmendî û tixûbên pejirandinê ji bo piştgiriya Intel FPGA PAC N3000 IEEE1588v2 wiha ne:
- Pileya nermalava ku tê bikar anîn: Projeya PTP Linux (PTP4l)
- Pro-ya telekomê ya jêrîn piştgirî dikefiles:
- 1588v2 (defall)
- G.8265.1
- G.8275.1
- Saeta xulamê PTP-ya du-gavek piştgirî dike.
Pargîdaniya Intel. Hemû maf parastî ne. Intel, logoya Intel, û nîşaneyên din ên Intel marqeyên Intel Corporation an pargîdaniyên wê ne. Intel garantiya performansa FPGA û hilberên xwe yên nîvconductor li gorî taybetmendiyên heyî li gorî garantiya standard a Intel digire, lê mafê ku di her kêliyê de bêyî agahdarî di her hilber û karûbaran de biguhezîne digire. Intel ti berpirsiyarî an berpirsiyariya ku ji serîlêdan an karanîna ti agahdarî, hilber, an karûbarê ku li vir hatî diyar kirin çêdibe, ji bilî ku bi eşkere bi nivîskî ji hêla Intel ve hatî pejirandin. Ji xerîdarên Intel re tê şîret kirin ku berî ku xwe bispêrin agahdariya hatî weşandin û berî ku emrê hilber an karûbaran bidin, guhertoya herî dawî ya taybetmendiyên cîhazê bistînin. *Dibe ku nav û marqeyên din wekî milkê kesên din werin îdîakirin.
- Moda multicast-dawî-dawî piştgirî dike.
- Frekansa pevguhertina peyama PTP heya 128 Hz piştgirî dike.
- Ev tixûbdariyek plansaziya pejirandinê ye û Grandmaster kardar e. Mîhengên PTP ji 128 pakêtan di çirkeyê de ji bo peyamên PTP gengaz dibe.
- Ji ber sînorên guheztina Cisco* Nexus* 93180YC-FX ku di sazkirina pejirandinê de tê bikar anîn, encamên performansê di bin şert û mercên seyrûsefera iperf3 de ji rêjeya pevguhertina peyama PTP ya 8 Hz re vedibêje.
- Piştgiriya encapsulation:
- Veguhastina li ser L2 (Ethernet xav) û L3 (UDP/IPv4/IPv6)
Not: Di vê belgeyê de, hemî encam yek girêdanek Ethernet 25 Gbps bikar tînin.
- Veguhastina li ser L2 (Ethernet xav) û L3 (UDP/IPv4/IPv6)
Amûr û Guhertoyên Driver
Amûrên | Awa |
BIOS | Intel Server Board S2600WF 00.01.0013 |
OS | CentOS 7.6 |
Kernel | kernel-rt-3.10.0-693.2.2.rt56.623.el7.src. |
Kit Pêşveçûna Balafira Daneyên (DPDK) | 18.08 |
Berhevkarê Intel C | 19.0.3 |
Ajokarê Intel XL710 (ajokarê i40e) | 2.8.432.9.21 |
PTP4l | 2.0 |
IxExplorer | 8.51.1800.7 EA-Patch1 |
lperf3 | 3.0.11 |
trafgen | Netsniff-ng 0.6.6 Toolkit |
Testa Trafîkê ya IXIA
Koma yekem a pîvanên performansa PTP-ê ji bo Intel FPGA PAC N3000 çareseriyek IXIA* ji bo ceribandina tevheviya torê û PTP-ê bikar tîne. Di qutiya şasê ya IXIA XGS2 de qerta IXIA 40 PORT NOVUS-R100GE8Q28 û IxExplorer heye ku ji bo sazkirina virtual PTP Grandmaster ji DUT (Intel FPGA PAC N3000) re navgînek grafîkî peyda dike li ser pêwendiyek rasterast a Ethernet a 25 Gbps. Diyagrama blokê ya jêrîn topolojiya ceribandina armanckirî ji bo pîvanên bingehîn ên IXIA destnîşan dike. Hemî encam ji bo ceribandinên seyrûsefera derketinê seyrûsefera IXIA-yê hilberandî bikar tînin û amûra trafgenê ya li ser mêvandarê Intel FPGA PAC N3000 bikar tînin ji bo ceribandinên seyrûsefera derketinê, ku rêça ketin an derketinê her gav ji perspektîfa DUT-ê ye (Intel FPGA PAC N3000 ) mêvandar. Di her du rewşan de, rêjeya trafîkê ya navîn 24 Gbps e. Vê sazkirina testê taybetmendiyek bingehîn a performansa PTP ya Intel FPGA PAC N3000 bi mekanîzmaya T-TC ve hatî çalak kirin peyda dike, û her weha wê bi wêneya kargehê ya ne-TC Intel FPGA PAC N3000 di bin ITU-T G.8275.1 PTP pro de dide berhev.file.
Topolojiya ji bo Testên Trafîkê yên Intel FPGA PAC N3000 di bin IXIA Virtual Grandmaster de
Encama Testa Trafîkê ya IXIA
Analîza jêrîn performansa PTP ya Intel FPGA PAC N3000-ya TC-ê çalakkirî di bin şert û mercên seyrûsefera ketin û derketinê de digire. Di vê beşê de, PTP profile G.8275.1 ji bo hemî ceribandinên trafîkê û berhevkirina daneyan hate pejirandin.
Mezinahiya Master Offset
Nîgara jêrîn mezinahiya guheztina masterê ya ku ji hêla muwekîlê xulamê PTP4l ve ya mêvandarê Intel FPGA PAC N3000 ve hatî dîtin wekî fonksiyonek dema derbasbûyî ya di bin ketin, derketin û seyrûsefera dualî de (navgîniya berbi 24.4 Gbps) nîşan dide.
Derengiya Rêya Navîn (MPD)
Nîgara jêrîn derengiya rê ya navîn nîşan dide, wekî ku ji hêla xulamê PTP4 ve tê hesibandin ku Intel FPGA PAC N3000 wekî qerta pêwendiya torê bikar tîne, ji bo heman ceribandinê wekî jimareya jor. Tevahiya dirêjahiya her sê ceribandinên trafîkê herî kêm 16 demjimêran e.
Tabloya jêrîn analîzên îstatîstîkî yên sê ceribandinên trafîkê destnîşan dike. Di bin barek seyrûseferê ya nêzî kapasîteya kanalê de, xulamê PTP4l ku Intel FPGA PAC N3000 bikar tîne, ji bo hemî ceribandinên seyrûseferê di nav 53 ns de qonaxa xwe ji mezinê virtual IXIA re diparêze. Wekî din, veguheztina standard a mezinahiya master offset di binê 5 ns de ye.
Agahiyên Îstatîstîkî yên li ser Performansa PTP
G.8275.1 PTP Profile | Trafîka ketinê (24 Gbps) | Trafîka Derketinê (24 Gbps) | Trafîka Dualî (24 Gbps) |
RMS | 6.35 ns | 8.4 ns | 9.2 ns |
StdDev (ji abs (max) veqetandî) | 3.68 ns | 3.78 ns | 4.5 ns |
StdDev (ji MPD) | 1.78 ns | 2.1 ns | 2.38 ns |
Max offset | 36 ns | 33 ns | 53 ns |
Hêjmarên jêrîn mezinahiya guheztina sereke û derengiya rê ya navîn (MPD) temsîl dikin, di binê ceribandinek seyrûsefera dualî ya 16 Gbps ya 24-saetê de ji bo vegirtina PTP-ya cihêreng. Grafikên çepê yên di van jimareyan de pîvanên PTP-ê yên di bin vegirtina IPv4/UDP de vedibêjin, dema ku vegirtina peyama PTP-ê ya grafikên rastê di L2 (Etherneta xav) de ye. Performansa xulamê PTP4l bi tevahî dişibihe, mezinahiya guheztina masterê ya herî xirab 53 ns û 45 ns e, bi rêzê ve ji bo vegirtina IPv4/UDP û L2. Veguheztina standard a veqetandina mezinahiyê bi rêzê ve ji bo vegirtina IPv4.49/UDP û L4.55 4 ns û 2 ns e.
Mezinahiya Master Offset
Nîgara jêrîn mezinahiya guheztina masterê di bin seyrûsefera dualî ya 24 Gbps de, IPv4 (çep) û L2 (rast) vegirtin, G8275.1 Pro nîşan dide.file.
Derengiya Rêya Navîn (MPD)
Nîgara jêrîn derengiya navîn a rêça Intel FPGA PAC N3000 xulamê PTP4l-ê di bin seyrûsefera dualî ya 24 Gbps de, vegirtina IPv4 (çep) û L2 (rast), G8275.1 Pro nîşan dide.file.
Nirxên bêkêmasî yên MPD ne nîşanek zelal a hevgirtina PTP-ê ye, ji ber ku ew bi dirêjahiya kabloyan, derengiya riya daneyê û hwd ve girêdayî ye; Lêbelê, lênihêrîna guheztinên MPD yên kêm (2.381 ns û 2.377 ns ji bo doza IPv4 û L2, bi rêzê ve) eşkere dike ku hesabê PTP MPD bi domdarî li her du encapsulasyonan rast e. Ew lihevhatina performansa PTP-ê di her du awayên encapsulasyonê de piştrast dike. Guhertina astê di MPD-ya hesabkirî de di grafika L2 de (di jimareya jor de, grafika rastê) ji ber bandora zêde ya seyrûsefera sepandî ye. Pêşîn, kanal bêkar e (rms MPD 55.3 ns e), dûv re seyrûsefera ketinê tê sepandin (gava duyemîn a zêdebûnê, MPD rms 85.44 ns e), li dûv seyrûsefera derketinê ya hevdemî, di encamê de MPD-ya 108.98 ns tê hesibandin. Hêjmarên jêrîn mezinahiya guheztina sereke û MPD-ya hesabkirî ya ceribandina trafîkê ya dualî ku hem ji xulamek PTP4l re bi kar tîne Intel FPGA PAC N3000 bi mekanîzmaya T-TC re, hem jî ji yekî din re ku Intel FPGA PACN3000 bêyî TC bikar tîne, tê sepandin. fonksiyonel. Testên T-TC Intel FPGA PAC N3000 (porteqalî) ji dema sifir dest pê dikin, dema ku ceribandina PTP ya ku ne-TC Intel FPGA PAC N3000 (şîn) bikar tîne li dora T = 2300 saniyeyan dest pê dike.
Mezinahiya Master Offset
Nîgara jêrîn mezinahiya guheztina masterê di bin seyrûsefera Ingress de (24 Gbps), bi piştgirî û bê piştgirîya TTC, G.8275.1 Pro nîşan dide.file.
Di jimareya jorîn de, performansa PTP ya Intel FPGA PAC N3000-ya TC-ê çalakkirî ya di binê trafîkê de mîna ya ne-TC Intel FPGA PAC N3000 di 2300 saniyeyên pêşîn de ye. Bandoriya mekanîzmaya T-TC di Intel FPGA PAC N3000 de di beşa ceribandinê de (piştî 2300 çirkeya 25-an) tê ronî kirin ku barkirina seyrûsefera wekhev li navberên her du qertan tê sepandin. Bi heman rengî di wêneya jêrîn de, hesabên MPD berî û piştî sepandina seyrûsefera li ser kanalê têne dîtin. Bandoriya mekanîzmaya T-TC di tezmînata dema rûniştinê ya pakêtan de ku derengiya pakêtê ye bi riya FPGA-ya di navbera 40G û XNUMXG MAC-an de tê destnîşan kirin.
Derengiya Rêya Navîn (MPD)
Nîgara jêrîn derengiya rêça navîn ya Intel FPGA PAC N3000 xulamê PTP4l-ê di bin seyrûsefera Ingress (24 Gbps) de, bi piştgirî û bêyî piştgiriya T-TC, G.8275.1 Pro nîşan dide.file.
Van jimar algorîtmaya servo ya xulamê PTP4l destnîşan dikin, ji ber rastkirina dema rûniştinê ya TC, em cûdahiyên piçûk di nav hesabên derengiya rêça navîn de dibînin. Ji ber vê yekê, bandora guheztinên derengmayînê li ser nêzikbûna guheztina masterê kêm dibe. Tabloya jêrîn analîzên îstatîstîkî yên li ser performansa PTP-ê destnîşan dike, ku tê de RMS û veguheztina standard a derengiya sereke, derengiya standard a derengiya rêgezê ya navîn, û her weha guheztina sereke ya herî xirab a ji bo Intel FPGA PAC N3000 bi û bê T- vedihewîne. Piştgiriya TC.
Hûrguliyên statîstîkî yên li ser Performansa PTP-ê di bin Trafîka Ingress de
Trafîka Ingress (24Gbps) G.8275.1 PTP Profile | Intel FPGA PAC N3000 bi T-TC | Intel FPGA PAC N3000 bê T-TC |
RMS | 6.34 ns | 40.5 ns |
StdDev (ji abs (max) veqetandî) | 3.65 ns | 15.5 ns |
StdDev (ji MPD) | 1.79 ns | 18.1 ns |
Max offset | 34 ns | 143 ns |
Berhevokek rasterast a TC-piştgiriya Intel FPGA PAC N3000 bi guhertoya ne-TC re
Nîşan dide ku performansa PTP li gorî her statîstîkî 4x û 6x kêmtir e
metrîk (rewşa herî xirab, RMS an veguheztina standard a guheztina masterê). Rewşa herî xirab
master offset ji bo veavakirina G.8275.1 PTP ya T-TC Intel FPGA PAC N3000 34 e
ns di bin şert û mercên seyrûsefera ketina hundurê de li sînorê bandbanda kanalê (24.4 Gbps).
Testa Trafîkê ya lperf3
Ev beş ceribandina pîvana seyrûsefera iperf3 vedibêje da ku performansa PTP ya Intel FPGA PAC N3000 bêtir binirxîne. Amûra iperf3 ji bo nimûnekirina mercên trafîkê yên çalak hatî bikar anîn. Topolojiya torê ya pîvanên seyrûsefera iperf3, ku di jimareya jêrîn de têne xuyang kirin, girêdana du serveran vedihewîne, ku her yek qerta DUT (Intel FPGA PAC N3000 û XXV710) bikar tîne, bi guheztina Cisco Nexus 93180YC FX. Guhestina Cisco di navbera du xulamên DUT PTP û Calnex Paragon-NEO Grandmaster de wekî demjimêrek sînor (T-BC) tevdigere.
Topolojiya Tora ji bo Testa Trafîkê ya Intel FPGA PAC N3000 lperf3
Derketina PTP4l li ser her yek ji mêvandarên DUT pîvandinên daneya performansa PTP-ê ji bo her amûrek xulamê di sazkirinê de (Intel FPGA PAC N3000 û XXV710) peyda dike. Ji bo ceribandina seyrûsefera iperf3, şert û mîhengên jêrîn li ser hemî grafîk û analîza performansê derbas dibin:
- 17 Gbps firehiya bandê ya seyrûseferê (hem TCP û hem jî UDP), ji Intel FPGA PAC N3000 re derketin an jî ketin an dualî.
- IPv4 vegirtina pakêtên PTP-ê, ji ber sînorkirina veavakirinê li ser guheztina Cisco Nexus 93180YC-FX.
- Rêjeya danûstendina peyama PTP bi 8 pakêtan / çirkeyê ve sînorkirî ye, ji ber sînorê veavakirinê li ser guheztina Cisco Nexus 93180YC-FX.
Perf3 Encam Testa Trafîkê
Analîza jêrîn performansa qerta Intel FPGA PAC N3000 û XXV710 digire, her du jî di heman demê de wekî qerta pêwendiya torê ya xulamên PTP (T-TSC) Calnex Paragon NEO Grandmaster bi navgîniya T-BC Cisco ve tevdigerin.
Hêjmarên jêrîn ji bo sê ceribandinên seyrûseferê yên cihêreng ên ku Intel FPGA PAC N3000 bi karta T-TC û XXV710 bikar tînin mezinahiya master offset û MPD-ê bi demê re destnîşan dikin. Di her du qertan de, seyrûsefera dualî bandora herî mezin li ser performansa PTP4l heye. Demjimêrên ceribandina trafîkê 10 demjimêr dirêj in. Di jimarên jêrîn de, dûvika grafîkê xalek li ser wextê destnîşan dike ku seyrûsefer disekine û mezinahiya guheztina masterê PTP dadikeve astên xwe yên nizm, ji ber kanala bêkar.
Mezinahiya Master Offset ji bo Intel FPGA PAC N3000
Nîgara jêrîn derengiya rê ya navîn ji bo Intel FPGA PAC N3000 bi T TC, di bin ketin, derketin û seyrûsefera iperf3 ya dualî de nîşan dide.
Derengiya Rêya Navîn (MPD) ji bo Intel FPGA PAC N3000
Nîgara jêrîn derengiya rê ya navîn ji bo Intel FPGA PAC N3000 bi T TC, di bin ketin, derketin û seyrûsefera iperf3 ya dualî de nîşan dide.
Mezinahiya Master Offset ji bo XXV710
Nîgara jêrîn mezinahiya guheztina masterê ya ji bo XXV710, di bin seyrûsefera iperf3 de, derketin, derketin û dualî nîşan dide.
Derengiya Rêya Navîn (MPD) ji bo XXV710
Nîgara jêrîn derengiya rê ya navîn ji bo XXV710, di bin ketin, derketin û seyrûsefera iperf3 ya dualî de nîşan dide.
Di derbarê performansa Intel FPGA PAC N3000 PTP de, di bin her şert û mercên seyrûseferê de guheztina masterê ya herî xirab di nav 90 ns de ye. Dema ku di bin heman şert û mercên seyrûsefera dualî de, RMS-ya sereke ya Intel FPGA PAC N3000 ji ya qerta XXV5.6 710x çêtir e.
Intel FPGA PAC N3000 | XXV710 Qert | |||||
Ingress Traffic10G | Egress Traffic 18G | Traffic Dualî18G | Ingress Traffic18G | Egress Traffic 10G | Traffic Dualî18G | |
RMS | 27.6 ns | 14.2 ns | 27.2 ns | 93.96 ns | 164.2 ns | 154.7 ns |
StdDev (ji abs (herî zêde) veqetandî) | 9.8 ns | 8.7 ns | 14.6 ns | 61.2 ns | 123.8 ns | 100 ns |
StdDev (ji MPD) | 21.6 ns | 9.2 ns | 20.6 ns | 55.58 ns | 55.3 ns | 75.9 ns |
Max offset | 84 ns | 62 ns | 90 ns | 474 ns | 1,106 ns | 958 ns |
Nemaze, guheztina masterê ya Intel FPGA PAC N3000 xwedan guheztina standard kêmtir e,
bi kêmanî 5x kêmtir ji karta XXV710, tê vê wateyê ku nêzîkbûna PTP ya
Demjimêra Grandmaster kêmtir hesas e ji derengmayîn an guheztinên dengî yên di bin trafîkê de
Intel FPGA PAC N3000.
Dema ku bi Encama Testa Trafîkê ya IXIA-yê ya li ser rûpela 5-ê re were berhev kirin, mezinahiya rewşa herî xirab a
master offset bi T-TC çalak a Intel FPGA PAC N3000 bilindtir xuya dike. Bêyî
cudahiyên di topolojiya torê û bandên kanalan de, ev ji ber Intel e
FPGA PAC N3000 di bin pro G.8275.1 PTP de tê girtinfile (16 rêjeya hevdemkirinê Hz), dema
rêjeya peyama hevdemkirinê di vê rewşê de li ser 8 pakêtan di çirkeyê de tê sînordar kirin.
Mezinahiya Berhevdana Offset Master
Nîgara jêrîn mezinahiya berhevoka master offset di binê seyrûsefera iperf3 ya dualî de nîşan dide.
Berhevdana Derengiya Rêya Navîn (MPD).
Nîgara jêrîn berhevoka derengiya rê ya navîn di bin seyrûsefera iperf3 ya dualî de nîşan dide.
Performansa PTP-ya bilind a Intel FPGA PAC N3000, dema ku bi qerta XXV710 re were berhev kirin, di her ceribandinek trafîkê de ji bo XXV710 û Intel FPGA PAC N3000-ê jî ji hêla veguheztina eşkere bilindtir a derengiya rêça navînî ya hesabkirî (MPD) ve tê piştgirî kirin. example trafîka iperf3 dualî. Di her dozek MPD de nirxa navînî paşguh nekin, ku ji ber çend sedeman dikare cûda be, wek kabloyên Ethernet ên cihêreng û derengiya bingehîn a cihêreng. Cûdahî û bilindbûna di nirxan de ji bo qerta XXV710 di Intel FPGA PAC N3000 de tune.
RMS ya 8 Berhevdana Pêşverû ya Mastera Li pey hev
Xelasî
Riya daneya FPGA ya di navbera QSFP28 (25G MAC) û Intel XL710 (40G MAC) derengiya pakêtê ya guhêrbar zêde dike ku bandorê li rastbûna nêzîkbûna PTP Slave dike. Zêdekirina piştgiriya Saeta Zehf (T-TC) di mantiqa nerm a FPGA ya Intel FPGA PAC N3000 de berdêla vê derengiya pakêtê peyda dike û dema rûniştina wê li qada rastkirina peyamên PTP-ê yên dorpêçkirî zêde dike. Encam piştrast dikin ku mekanîzmaya T-TC performansa rastbûna xulamê PTP4l çêtir dike.
Di heman demê de, Encama Testa Trafîkê ya IXIA ya li ser rûpela 5 nîşan dide ku piştgirîya T-TC di riya daneya FPGA de performansa PTP bi kêmî ve 4x zêde dike, dema ku bi Intel FPGA PAC N3000 bêyî piştgirîya T-TC tê berhev kirin. Intel FPGA PAC N3000 bi T-TC re di bin barkirina seyrûsefera têketinê, derketinê an dualî de li ser sînorê kapasîteya kanalê (53 Gbps) vekêşana sereke ya herî xirab a 25 ns pêşkêşî dike. Ji ber vê yekê, bi piştgiriya T-TC re, performansa PTP ya Intel FPGA PAC N3000 hem rasttir û hem jî kêmtir meyla guheztina dengan e.
Di Testa Trafîkê ya lperf3 ya li ser rûpela 10-ê de, performansa PTP ya Intel FPGA PAC N3000 ya ku T-TC çalak e, li hember qerta XXV710 tê berhev kirin. Vê ceribandinê daneyên PTP4l ji bo her du demjimêrên koledar ên di bin seyrûsefera ketin an derketinê de ku di navbera du mêvandarên Intel FPGA PAC N3000 û karta XXV710 de têne veguheztin girtin. Pêşkêşiya sereke ya herî xirab a ku di Intel FPGA PAC N3000 de tê dîtin bi kêmî ve 5 carî ji qerta XXV710 kêmtir e. Di heman demê de, veguheztina standard a guheztinên hatine girtin jî îspat dike ku piştgiriya T-TC ya Intel FPGA PAC N3000 rê dide nêzîkbûna nermtir a demjimêra Grandmaster.
Ji bo ku hûn performansa PTP ya Intel FPGA PAC N3000 bêtir rast bikin, vebijarkên ceribandina potansiyel ev in:
- Verastkirin di binê pro-ya PTP-ê ya cûda defiles û rêjeyên peyamê ji bo bêtir ji yek girêdanên Ethernet.
- Nirxandina Testa Trafîkê ya lperf3 li ser rûpela 10-ê bi guhezek pêşkeftî ya ku destûrê dide rêjeyên peyama PTP-ê bilindtir dike.
- Nirxandina fonksiyona T-SC û rastbûna wê ya dema PTP-ê di binê G.8273.2 Testkirina Hevgirtinê de.
Dîroka Guhertoya Belgeyê ji bo Testa IEEE 1588 V2
Belge Awa | Changes |
2020.05.30 | Serbestberdana destpêkê. |
Belge / Çavkanî
![]() |
Karta Lezkirina Bernamekirî ya Intel FPGA N3000 [pdf] Rehbera bikaranînê Karta Lezkirina Bernamekirî FPGA, N3000, Qerta Lezkirina Bernamekirî N3000, Karta Lezkirina Bernamekirî FPGA N3000, FPGA, IEEE 1588 V2 Test |