இன்டெல் லோகோFronthaul சுருக்க FPGA ஐபி
பயனர் வழிகாட்டிintel Fronthaul சுருக்க FPGA IP

Fronthaul சுருக்க FPGA ஐபி

Fronthaul Compression Intel® FPGA IP பயனர் கையேடு
Intel® Quartus® Prime க்கு புதுப்பிக்கப்பட்டது
வடிவமைப்பு தொகுப்பு: 21.4 ஐபி
பதிப்பு: 1.0.1

Fronthaul Compression Intel® FPGA IP பற்றி

Fronthaul கம்ப்ரஷன் IP ஆனது U-பிளேன் IQ தரவுக்கான சுருக்கம் மற்றும் டிகம்ப்ரஷன் ஆகியவற்றைக் கொண்டுள்ளது. சுருக்க இயந்திரம் பயனர் தரவு சுருக்கத் தலைப்பு (udCompHdr) அடிப்படையில் µ-சட்டத்தை அல்லது பிளாக் ஃப்ளோட்டிங்-பாயின்ட் சுருக்கத்தை கணக்கிடுகிறது. இந்த IP ஆனது IQ தரவு, கன்டியூட் சிக்னல்கள் மற்றும் மெட்டாடேட்டா மற்றும் சைட்பேண்ட் சிக்னல்களுக்கு Avalon ஸ்ட்ரீமிங் இடைமுகத்தையும், கட்டுப்பாடு மற்றும் நிலைப் பதிவேடுகளுக்கான Avalon நினைவக-மேப் செய்யப்பட்ட இடைமுகத்தையும் (CSRs) பயன்படுத்துகிறது.
O-RAN விவரக்குறிப்பு O-RAN Fronthaul Control, User and Synchronization Plane Version 3.0 April 2020 (O-RAN-WG4.CUS) என்ற O-RAN விவரக்குறிப்பில் குறிப்பிடப்பட்டுள்ள பிரிவு பேலோட் ஃபிரேம் வடிவமைப்பின்படி, IP வரைபடங்கள் சுருக்கப்பட்ட IQகள் மற்றும் பயனர் தரவு சுருக்க அளவுரு (udCompParam) .0-v03.00). அவலோன் ஸ்ட்ரீமிங் சிங்க் மற்றும் சோர்ஸ் இன்டர்ஃபேஸ் டேட்டா அகலம் பயன்பாட்டு இடைமுகத்திற்கு 128-பிட்கள் மற்றும் போக்குவரத்து இடைமுகத்திற்கு 64 பிட்கள் அதிகபட்ச கம்ப்ரசோயின் விகிதமான 2:1 ஐ ஆதரிக்கிறது.
தொடர்புடைய தகவல்
ஓ-ரான் webதளம்
1.1 Fronthaul Compression Intel® FPGA IP அம்சங்கள்

  • -சட்டம் மற்றும் தொகுதி மிதக்கும்-புள்ளி சுருக்க மற்றும் டிகம்பரஷ்ஷன்
  • IQ அகலம் 8-பிட் முதல் 16-பிட் வரை
  • U-பிளேன் IQ வடிவம் மற்றும் சுருக்கத் தலைப்பின் நிலையான மற்றும் மாறும் உள்ளமைவு
  • பல பிரிவுகள் பாக்கெட் (O-RAN இணக்கம் இயக்கத்தில் இருந்தால்)

1.2 Fronthaul Compression Intel® FPGA IP சாதன குடும்ப ஆதரவு
Intel FPGA IPக்கு பின்வரும் சாதன ஆதரவு நிலைகளை Intel வழங்குகிறது:

  • அட்வான்ஸ் சப்போர்ட்-இந்தச் சாதனக் குடும்பத்திற்கான உருவகப்படுத்துதல் மற்றும் தொகுக்க IP கிடைக்கிறது. FPGA நிரலாக்கம் file (.pof) ஆதரவு Quartus Prime Pro Stratix 10 பதிப்பு பீட்டா மென்பொருளுக்கு இல்லை, மேலும் IP நேர மூடுதலுக்கு உத்தரவாதம் அளிக்க முடியாது. டைமிங் மாடல்களில், லேஅவுட்-பிந்தைய தகவல்களின் அடிப்படையில் தாமதங்களின் ஆரம்ப பொறியியல் மதிப்பீடுகள் அடங்கும். சிலிக்கான் சோதனை உண்மையான சிலிக்கான் மற்றும் நேர மாதிரிகளுக்கு இடையிலான தொடர்பை மேம்படுத்துவதால் நேர மாதிரிகள் மாற்றத்திற்கு உட்பட்டவை. கணினி கட்டமைப்பு மற்றும் வள பயன்பாட்டு ஆய்வுகள், உருவகப்படுத்துதல், பின்அவுட், கணினி தாமத மதிப்பீடுகள், அடிப்படை நேர மதிப்பீடுகள் (பைப்லைன் பட்ஜெட்) மற்றும் I/O பரிமாற்ற உத்தி (தரவு-பாதை அகலம், வெடிப்பு ஆழம், I/O தரநிலை பரிமாற்றங்கள் ஆகியவற்றிற்கு இந்த IP மையத்தை நீங்கள் பயன்படுத்தலாம். )
  • பூர்வாங்க ஆதரவு-இந்தச் சாதனக் குடும்பத்திற்கான பூர்வாங்க நேர மாதிரிகளுடன் IP மையத்தை Intel சரிபார்க்கிறது. IP கோர் அனைத்து செயல்பாட்டுத் தேவைகளையும் பூர்த்தி செய்கிறது, ஆனால் சாதனக் குடும்பத்திற்கான நேரப் பகுப்பாய்வில் இன்னும் இருக்கலாம். நீங்கள் அதை எச்சரிக்கையுடன் தயாரிப்பு வடிவமைப்புகளில் பயன்படுத்தலாம்.
  • இறுதி ஆதரவு-இன்டெல் இந்தச் சாதனக் குடும்பத்திற்கான இறுதி நேர மாதிரிகளுடன் ஐபியை சரிபார்க்கிறது. சாதனக் குடும்பத்திற்கான அனைத்து செயல்பாட்டு மற்றும் நேரத் தேவைகளையும் IP பூர்த்தி செய்கிறது. நீங்கள் அதை உற்பத்தி வடிவமைப்புகளில் பயன்படுத்தலாம்.

அட்டவணை 1. Fronthaul சுருக்க ஐபி சாதன குடும்ப ஆதரவு

சாதன குடும்பம் ஆதரவு
Intel® Agilex™ (E-tile) ஆரம்பநிலை
இன்டெல் அஜிலெக்ஸ் (எஃப்-டைல்) அட்வான்ஸ்
Intel Arria® 10 இறுதி
Intel Stratix® 10 (H- மற்றும் E-டைல் சாதனங்கள் மட்டும்) இறுதி
பிற சாதன குடும்பங்கள் ஆதரவு இல்லை

அட்டவணை 2. சாதனம் ஆதரிக்கப்படும் வேக தரங்கள்

சாதன குடும்பம் FPGA ஃபேப்ரிக் ஸ்பீட் கிரேடு
இன்டெல் அஜிலெக்ஸ் 3
இன்டெல் அரியா 10 2
இன்டெல் ஸ்ட்ராடிக்ஸ் 10 2

1.3 Fronthaul Compression Intel FPGA IPக்கான தகவல் வெளியீடு
Intel FPGA IP பதிப்புகள் v19.1 வரை Intel Quartus® Prime Design Suite மென்பொருள் பதிப்புகளுடன் பொருந்தும். Intel Quartus Prime Design Suite மென்பொருள் பதிப்பு 19.2 இல் தொடங்கி, Intel FPGA IP புதிய பதிப்புத் திட்டத்தைக் கொண்டுள்ளது.
Intel FPGA IP பதிப்பு (XYZ) எண் ஒவ்வொரு Intel Quartus Prime மென்பொருள் பதிப்பிலும் மாறலாம். இதில் ஒரு மாற்றம்:

  • எக்ஸ் என்பது ஐபியின் முக்கிய திருத்தத்தைக் குறிக்கிறது. நீங்கள் Intel Quartus Prime மென்பொருளைப் புதுப்பித்தால், IP ஐ மீண்டும் உருவாக்க வேண்டும்.
  • IP புதிய அம்சங்களை உள்ளடக்கியதாக Y குறிக்கிறது. இந்தப் புதிய அம்சங்களைச் சேர்க்க உங்கள் ஐபியை மீண்டும் உருவாக்கவும்.
  • ஐபி சிறிய மாற்றங்களை உள்ளடக்கியது என்பதை Z குறிக்கிறது. இந்த மாற்றங்களைச் சேர்க்க உங்கள் ஐபியை மீண்டும் உருவாக்கவும்.

அட்டவணை 3. Fronthaul சுருக்க ஐபி வெளியீடு தகவல்

பொருள் விளக்கம்
பதிப்பு 1.0.1
வெளியீட்டு தேதி பிப்ரவரி 2022
ஆர்டர் குறியீடு IP-FH-COMP

1.4 Fronthaul சுருக்க செயல்திறன் மற்றும் வள பயன்பாடு
Intel Agilex சாதனம், Intel Arria 10 சாதனம் மற்றும் Intel Stratix 10 சாதனத்தை இலக்காகக் கொண்ட IP இன் ஆதாரங்கள்
அட்டவணை 4. முன்தோல் சுருக்க செயல்திறன் மற்றும் வள பயன்பாடு
அனைத்து உள்ளீடுகளும் சுருக்க மற்றும் டிகம்ப்ரஷன் தரவு திசை IP க்கான

சாதனம் IP ALMகள் லாஜிக் பதிவுகள் M20K
  முதன்மை இரண்டாம் நிலை
இன்டெல் அஜிலெக்ஸ் பிளாக்-மிதக்கும் புள்ளி 14,969 25,689 6,093 0
µ-சட்டம் 22,704 39,078 7,896 0
பிளாக்-மிதக்கும் புள்ளி மற்றும் µ-சட்டம் 23,739 41,447 8,722 0
பிளாக்-மிதக்கும் புள்ளி, µ-சட்டம் மற்றும் நீட்டிக்கப்பட்ட IQ அகலம் 23,928 41,438 8,633 0
இன்டெல் அரியா 10 பிளாக்-மிதக்கும் புள்ளி 12,403 16,156 5,228 0
µ-சட்டம் 18,606 23,617 5,886 0
பிளாக்-மிதக்கும் புள்ளி மற்றும் µ-சட்டம் 19,538 24,650 6,140 0
பிளாக்-மிதக்கும் புள்ளி, µ-சட்டம் மற்றும் நீட்டிக்கப்பட்ட IQ அகலம் 19,675 24,668 6,141 0
இன்டெல் ஸ்ட்ராடிக்ஸ் 10 பிளாக்-மிதக்கும் புள்ளி 16,852 30,548 7,265 0
µ-சட்டம் 24,528 44,325 8,080 0
பிளாக்-மிதக்கும் புள்ளி மற்றும் µ-சட்டம் 25,690 47,357 8,858 0
பிளாக்-மிதக்கும் புள்ளி, µ-சட்டம் மற்றும் நீட்டிக்கப்பட்ட IQ அகலம் 25,897 47,289 8,559 0

Fronthaul Compression Intel FPGA IP உடன் தொடங்குதல்

Fronthaul சுருக்க ஐபியை நிறுவுதல், அளவுருவாக்கம் செய்தல், உருவகப்படுத்துதல் மற்றும் துவக்குதல் ஆகியவற்றை விவரிக்கிறது.
2.1 Fronthaul சுருக்க ஐபியைப் பெறுதல், நிறுவுதல் மற்றும் உரிமம் வழங்குதல்
Fronthaul Compression IP என்பது இன்டெல் குவார்டஸ் பிரைம் வெளியீட்டில் சேர்க்கப்படாத ஒரு நீட்டிக்கப்பட்ட Intel FPGA IP ஆகும்.

  1. உங்களிடம் My Intel கணக்கு இல்லையென்றால் அதை உருவாக்கவும்.
  2. சுய சேவை உரிம மையத்தை (SSLC) அணுக உள்நுழையவும்.
  3. Fronthaul சுருக்க ஐபியை வாங்கவும்.
  4. எஸ்எஸ்எல்சி பக்கத்தில், ஐபிக்காக இயக்கு என்பதைக் கிளிக் செய்யவும். SSLC ஆனது உங்கள் IP இன் நிறுவலுக்கு வழிகாட்டும் ஒரு நிறுவல் உரையாடல் பெட்டியை வழங்குகிறது.
  5. Intel Quartus Prime கோப்புறை உள்ள அதே இடத்தில் நிறுவவும்.

அட்டவணை 5. முன்தோல் சுருக்க நிறுவல் இடங்கள்

இடம் மென்பொருள் மேடை
:\intelFPGA_pro\\quartus\ ip \altera_Cloud இன்டெல் குவார்டஸ் பிரைம் புரோ பதிப்பு விண்டோஸ் *
:/intelFPGA_pro// quartus/ip/altera_cloud இன்டெல் குவார்டஸ் பிரைம் புரோ பதிப்பு லினக்ஸ் *

படம் 1. Fronthaul கம்ப்ரஷன் IP நிறுவல் அடைவு அமைப்பு Intel Quartus Prime நிறுவல் அடைவு

intel Fronthaul சுருக்க FPGA IP படம் 7
Fronthaul Compression Intel FPGA IP இப்போது IP அட்டவணையில் தோன்றும்.
தொடர்புடைய தகவல்

  • இன்டெல் FPGA webதளம்
  • சுய சேவை உரிம மையம் (SSLC)

2.2 Fronthaul சுருக்க ஐபியை அளவுருவாக்குதல்
ஐபி அளவுரு எடிட்டரில் உங்கள் தனிப்பயன் ஐபி மாறுபாட்டை விரைவாக உள்ளமைக்கவும்.

  1. உங்கள் ஐபி மையத்தை ஒருங்கிணைக்க இன்டெல் குவார்டஸ் பிரைம் புரோ எடிஷன் திட்டத்தை உருவாக்கவும்.
    அ. Intel Quartus Prime Pro பதிப்பில், கிளிக் செய்யவும் File புதிய Intel Quartus Prime திட்டத்தை உருவாக்க புதிய திட்ட வழிகாட்டி, அல்லது File ஏற்கனவே உள்ள குவார்டஸ் பிரைம் திட்டத்தைத் திறக்க ப்ராஜெக்ட்டைத் திறக்கவும். ஒரு சாதனத்தைக் குறிப்பிட வழிகாட்டி உங்களைத் தூண்டுகிறது.
    பி. ஐபிக்கான வேக தரத் தேவைகளைப் பூர்த்தி செய்யும் சாதனக் குடும்பத்தைக் குறிப்பிடவும்.
    c. முடி என்பதைக் கிளிக் செய்யவும்.
  2. IP அட்டவணையில், Fronthaul Compression Intel FPGA IPஐத் தேர்ந்தெடுக்கவும். புதிய ஐபி மாறுபாடு சாளரம் தோன்றும்.
  3. உங்கள் புதிய தனிப்பயன் ஐபி மாறுபாட்டிற்கான உயர்மட்ட பெயரைக் குறிப்பிடவும். அளவுரு எடிட்டர் ஐபி மாறுபாடு அமைப்புகளை a இல் சேமிக்கிறது file பெயரிடப்பட்டது .ip.
  4. சரி என்பதைக் கிளிக் செய்யவும். அளவுரு எடிட்டர் தோன்றும்.
    intel Fronthaul சுருக்க FPGA IP படம் 6படம் 2. Fronthaul சுருக்க ஐபி அளவுரு எடிட்டர்
  5. உங்கள் ஐபி மாறுபாட்டிற்கான அளவுருக்களைக் குறிப்பிடவும். குறிப்பிட்ட ஐபி அளவுருக்கள் பற்றிய தகவலுக்கு அளவுருக்களைப் பார்க்கவும்.
  6. வடிவமைப்பு Ex என்பதைக் கிளிக் செய்யவும்ample டேப் மற்றும் உங்கள் வடிவமைப்பிற்கான அளவுருக்களைக் குறிப்பிடவும்ampலெ.
    intel Fronthaul சுருக்க FPGA IP படம் 5படம் 3. வடிவமைப்பு Example அளவுரு எடிட்டர்
  7. HDL ஐ உருவாக்கு என்பதைக் கிளிக் செய்யவும். தலைமுறை உரையாடல் பெட்டி தோன்றும்.
  8. வெளியீட்டைக் குறிப்பிடவும் file தலைமுறை விருப்பங்கள், பின்னர் உருவாக்கு என்பதைக் கிளிக் செய்யவும். ஐபி மாறுபாடு fileஉங்கள் விவரக்குறிப்புகளுக்கு ஏற்ப உருவாக்கப்படும்.
  9. முடி என்பதைக் கிளிக் செய்யவும். அளவுரு எடிட்டர் மேல்-நிலை .ip ஐ சேர்க்கிறது file தற்போதைய திட்டத்திற்கு தானாகவே. .ip ஐ கைமுறையாக சேர்க்கும்படி கேட்கப்பட்டால் file திட்டத்திற்கு, திட்டம் சேர்/நீக்கு என்பதைக் கிளிக் செய்யவும் Fileசேர்ப்பதற்கான திட்டத்தில் கள் file.
  10. உங்கள் ஐபி மாறுபாட்டை உருவாக்கி, உடனடிப்படுத்திய பிறகு, போர்ட்களை இணைக்க பொருத்தமான பின் அசைன்மென்ட்களைச் செய்து, பொருத்தமான ஒவ்வொரு நிகழ்வுக்கும் RTL அளவுருக்களை அமைக்கவும்.

2.2.1. Fronthaul சுருக்க ஐபி அளவுருக்கள்
அட்டவணை 6. Fronthaul சுருக்க ஐபி அளவுருக்கள்

பெயர் செல்லுபடியாகும் மதிப்புகள்

விளக்கம்

தரவு திசை TX மற்றும் RX, TX மட்டும், RX மட்டும் சுருக்கத்திற்கு TX ஐத் தேர்ந்தெடுக்கவும்; டிகம்ப்ரஷனுக்கான RX.
சுருக்க முறை BFP, mu-Law, அல்லது BFP மற்றும் mu-Law தொகுதி மிதக்கும் புள்ளி, µ-சட்டம் அல்லது இரண்டையும் தேர்ந்தெடுக்கவும்.
மெட்டாடேட்டா அகலம் 0 (மெட்டாடேட்டா போர்ட்களை முடக்கு), 32, 64, 96, 128 (பிட்) மெட்டாடேட்டா பஸ்ஸின் பிட் அகலத்தைக் குறிப்பிடவும் (சுருக்கப்படாத தரவு).
நீட்டிக்கப்பட்ட IQ அகலத்தை இயக்கு ஆன் அல்லது ஆஃப் 8-பிட் முதல் 16-பிட் வரை ஆதரிக்கப்படும் IqWidth-ஐ இயக்கவும்.
9, 12, 14 மற்றும் 16-பிட்களின் ஆதரிக்கப்படும் IqWidthக்கு அணைக்கவும்.
O-RAN இணக்கமானது ஆன் அல்லது ஆஃப் மெட்டாடேட்டா போர்ட்டிற்கான ORAN IP மேப்பிங்கைப் பின்பற்ற ஆன் செய்து ஒவ்வொரு பிரிவு தலைப்புக்கும் சரியான மெட்டாடேட்டா சமிக்ஞையை உறுதிப்படுத்தவும். IP ஆனது 128-பிட் அகல மெட்டாடேட்டாவை மட்டுமே ஆதரிக்கிறது. ஐபி ஒரு பாக்கெட்டில் ஒற்றை பிரிவு மற்றும் பல பிரிவுகளை ஆதரிக்கிறது. ஒவ்வொரு பிரிவிலும் மெட்டாடேட்டா செல்லுபடியாகும் உறுதிமொழியுடன்.
மேப்பிங் தேவையில்லாமல் IP மெட்டாடேட்டாவை பாஸ்த்ரூ கன்ட்யூட் சிக்னல்களாகப் பயன்படுத்துகிறது (எ.கா: U-plane numPrb 0 எனக் கருதப்படுகிறது). IP மெட்டாடேட்டா அகலங்களை 0 ஆதரிக்கிறது (மெட்டாடேட்டா போர்ட்களை முடக்கு), 32, 64, 96, 128 பிட்கள். ஐபி ஒரு பாக்கெட்டில் ஒரு பிரிவை ஆதரிக்கிறது. ஒவ்வொரு பாக்கெட்டிற்கும் மெட்டாடேட்டா செல்லுபடியாகும் வலியுறுத்தலில் ஒருமுறை மட்டுமே மெட்டாடேட்டா செல்லுபடியாகும்.

2.3 உருவாக்கப்பட்ட ஐபி File கட்டமைப்பு
Intel Quartus Prime Pro பதிப்பு மென்பொருள் பின்வரும் IP கோர் வெளியீட்டை உருவாக்குகிறது file கட்டமைப்பு.
அட்டவணை 7. உருவாக்கப்பட்ட ஐபி Files

File பெயர்

விளக்கம்

<your_ip>.ip பிளாட்ஃபார்ம் டிசைனர் சிஸ்டம் அல்லது உயர்மட்ட ஐபி மாறுபாடு file.your_ip> என்பது உங்கள் ஐபி மாறுபாட்டிற்கு நீங்கள் கொடுக்கும் பெயர்.
<your_ip>.cmp VHDL கூறு அறிவிப்பு (.cmp) file என்பது ஒரு உரை file VHDL வடிவமைப்பில் நீங்கள் பயன்படுத்தக்கூடிய உள்ளூர் பொதுவான மற்றும் போர்ட் வரையறைகளைக் கொண்டுள்ளது files.
<your_ip>.html இணைப்புத் தகவலைக் கொண்ட ஒரு அறிக்கை, ஒவ்வொரு அடிமையின் முகவரியைக் காட்டும் நினைவக வரைபடம், அது இணைக்கப்பட்டுள்ள ஒவ்வொரு எஜமானருடன் தொடர்புடையது மற்றும் அளவுரு பணிகள்.
<your_ip>_generation.rpt ஐபி அல்லது பிளாட்ஃபார்ம் டிசைனர் தலைமுறை பதிவு file. ஐபி உருவாக்கத்தின் போது செய்திகளின் சுருக்கம்.
<your_ip>.qgsimc அதிகரிக்கும் மீளுருவாக்கம் ஆதரிக்க உருவகப்படுத்துதல் அளவுருக்களை பட்டியலிடுகிறது.
<your_ip>.qgsynthc அதிகரிக்கும் மீளுருவாக்கம் ஆதரிக்க தொகுப்பு அளவுருக்கள் பட்டியலிடுகிறது.
<your_ip>.qip Intel Quartus Prime மென்பொருளில் IP கூறுகளை ஒருங்கிணைத்து தொகுக்க தேவையான அனைத்து தகவல்களையும் கொண்டுள்ளது.
<your_ip>.sopcinfo உங்கள் பிளாட்ஃபார்ம் டிசைனர் சிஸ்டத்தில் உள்ள இணைப்புகள் மற்றும் ஐபி கூறு அளவுருக்களை விவரிக்கிறது. IP கூறுகளுக்கான மென்பொருள் இயக்கிகளை உருவாக்கும்போது தேவைகளைப் பெற அதன் உள்ளடக்கங்களை அலசலாம்.
Nios® II கருவிச் சங்கிலி போன்ற கீழ்நிலைக் கருவிகள் இதைப் பயன்படுத்துகின்றன file. தி .sopcinfo file மற்றும் அமைப்பு.எச் file நியோஸ் II டூல் செயினுக்காக உருவாக்கப்பட்ட, அடிமையை அணுகும் ஒவ்வொரு எஜமானருக்கும் தொடர்புடைய ஒவ்வொரு அடிமைக்கான முகவரி வரைபடத் தகவல் அடங்கும். ஒரு குறிப்பிட்ட அடிமை கூறுகளை அணுக, வெவ்வேறு எஜமானர்கள் வெவ்வேறு முகவரி வரைபடத்தைக் கொண்டிருக்கலாம்.
<your_ip>.சி.எஸ்.வி IP கூறுகளின் மேம்படுத்தல் நிலை பற்றிய தகவலைக் கொண்டுள்ளது.
<your_ip>.bsf ஒரு தொகுதி சின்னம் File (.bsf) இன்டெல் குவார்டஸ் பிரைம் பிளாக் வரைபடத்தில் பயன்படுத்த ஐபி மாறுபாட்டின் பிரதிநிதித்துவம் Files (.bdf).
<your_ip>.spd தேவையான உள்ளீடு file ஆதரிக்கப்படும் சிமுலேட்டர்களுக்கான உருவகப்படுத்துதல் ஸ்கிரிப்ட்களை உருவாக்க ip-make-simscript க்கு. .spd file என்ற பட்டியலைக் கொண்டுள்ளது fileஉருவகப்படுத்துதலுக்காக உருவாக்கப்பட்டவை, நீங்கள் தொடங்கக்கூடிய நினைவுகள் பற்றிய தகவல்களுடன்.
<your_ip>.ppf பின் திட்டமிடுபவர் File (.ppf) பின் பிளானருடன் பயன்படுத்த உருவாக்கப்பட்ட IP கூறுகளுக்கான போர்ட் மற்றும் நோட் அசைன்மென்ட்களை சேமிக்கிறது.
<your_ip>_பிபி.வி நீங்கள் வெரிலாக் கருப்புப் பெட்டியைப் பயன்படுத்தலாம் (_bb.v) file கருப்புப் பெட்டியாகப் பயன்படுத்துவதற்கான வெற்று தொகுதி அறிவிப்பாக.
<your_ip>_inst.v அல்லது _inst.vhd HDL முன்னாள்ample உடனடி டெம்ப்ளேட். இதன் உள்ளடக்கங்களை நகலெடுத்து ஒட்டலாம் file உங்கள் HDL இல் file ஐபி மாறுபாட்டை உடனடியாக உருவாக்க.
<your_ip>.வி அல்லதுyour_ip>.vhd HDL fileதொகுப்பு அல்லது உருவகப்படுத்துதலுக்காக ஒவ்வொரு துணைத் தொகுதி அல்லது சைல்டு ஐபி கோர்வையும் உடனடி படுத்துகிறது.
வழிகாட்டி/ உருவகப்படுத்துதலை அமைத்து இயக்குவதற்கு ModelSim* ஸ்கிரிப்ட் msim_setup.tcl ஐக் கொண்டுள்ளது.
சுருக்கம்/விசிஎஸ்/ சுருக்கம்/விசிஎஸ்எம்எக்ஸ்/ VCS* சிமுலேஷனை அமைக்கவும் இயக்கவும் ஷெல் ஸ்கிரிப்ட் vcs_setup.sh உள்ளது.
ஷெல் ஸ்கிரிப்ட் vcsmx_setup.sh மற்றும் synopsys_ sim.setup ஆகியவற்றைக் கொண்டுள்ளது file VCS MX* உருவகப்படுத்துதலை அமைத்து இயக்கவும்.
தாழ்வு/ ஷெல் ஸ்கிரிப்ட் ncsim_setup.sh மற்றும் பிற அமைப்பு உள்ளது fileஒரு NCSIM* உருவகப்படுத்துதலை அமைத்து இயக்க s.
அல்டெக்/ Aldec* உருவகப்படுத்துதலை அமைத்து இயக்குவதற்கு ஷெல் ஸ்கிரிப்ட் rivierapro_setup.sh ஐக் கொண்டுள்ளது.
xcelium/ ஷெல் ஸ்கிரிப்ட் xcelium_setup.sh மற்றும் பிற அமைப்பைக் கொண்டுள்ளது fileXcelium* உருவகப்படுத்துதலை அமைத்து இயக்க s.
துணை தொகுதிகள்/ HDL கொண்டுள்ளது fileஐபி கோர் சப்மாட்யூல்களுக்கான கள்.
<குழந்தை ஐபி கோர்கள்>/ உருவாக்கப்பட்ட ஒவ்வொரு சைல்டு ஐபி கோர் டைரக்டரிக்கும், பிளாட்ஃபார்ம் டிசைனர் சின்த்/ மற்றும் சிம்/ துணை அடைவுகளை உருவாக்குகிறது.

Fronthaul சுருக்க ஐபி செயல்பாட்டு விளக்கம்

படம் 4. Fronthaul கம்ப்ரஷன் IP ஆனது கம்ப்ரஷன் மற்றும் டிகம்ப்ரஷன் ஆகியவற்றை உள்ளடக்கியது. Fronthaul சுருக்க ஐபி தொகுதி வரைபடம்intel Fronthaul சுருக்க FPGA IP படம் 4

சுருக்க மற்றும் டிகம்பரஷ்ஷன்
ஒரு முன்செயலாக்கத் தொகுதி அடிப்படையிலான பிட் ஷிப்ட் பிளாக் 12 ஆதார உறுப்புகளின் (REs) வளத் தொகுதிக்கான உகந்த பிட்-ஷிஃப்ட்களை உருவாக்குகிறது. தொகுதி அளவீடு சத்தத்தை குறைக்கிறது, குறிப்பாக குறைந்த-amplitude sampலெஸ். எனவே, இது சுருக்கம் அறிமுகப்படுத்தும் பிழை வெக்டர் அளவை (EVM) குறைக்கிறது. சுருக்க அல்காரிதம் சக்தி மதிப்பிலிருந்து கிட்டத்தட்ட சுயாதீனமாக உள்ளது. சிக்கலான உள்ளீட்டைக் கருதி கள்amples என்பது x = x1 + jxQ, ஆதாரத் தொகுதிக்கான உண்மையான மற்றும் கற்பனைக் கூறுகளின் அதிகபட்ச முழுமையான மதிப்பு:
intel Fronthaul சுருக்க FPGA IP படம் 3வளத் தொகுதிக்கான அதிகபட்ச முழுமையான மதிப்பைக் கொண்டிருப்பதால், பின்வரும் சமன்பாடு அந்த வளத் தொகுதிக்கு ஒதுக்கப்பட்ட இடது மாற்ற மதிப்பை தீர்மானிக்கிறது:intel Fronthaul சுருக்க FPGA IP படம் 2இதில் bitWidth என்பது உள்ளீடு பிட் அகலம்.
IP ஆனது 8, 9, 10, 11, 12, 13, 14, 15, 16 என்ற சுருக்க விகிதங்களை ஆதரிக்கிறது.
மு-சட்ட சுருக்கம் மற்றும் டிகம்ப்ரஷன்
அல்காரிதம் Mu-law companding நுட்பத்தைப் பயன்படுத்துகிறது, இது பேச்சு சுருக்கம் பரவலாகப் பயன்படுத்துகிறது. இந்த நுட்பம், ரவுண்டிங் மற்றும் பிட்-துண்டிக்கப்படுவதற்கு முன், f(x), செயல்பாடு கொண்ட ஒரு கம்ப்ரசர் மூலம் உள்ளீடு செய்யப்படாத சிக்னல், x ஐ அனுப்புகிறது. நுட்பம் சுருக்கப்பட்ட தரவு, y, இடைமுகம் வழியாக அனுப்புகிறது. பெறப்பட்ட தரவு விரிவடையும் செயல்பாட்டின் வழியாக செல்கிறது (இது அமுக்கியின் தலைகீழ், F-1(y). நுட்பமானது சுருக்கப்படாத தரவை குறைந்தபட்ச அளவீட்டு பிழையுடன் மீண்டும் உருவாக்குகிறது.
சமன்பாடு 1. அமுக்கி மற்றும் டிகம்ப்ரசர் செயல்பாடுகள்
intel Fronthaul சுருக்க FPGA IP படம் 1Mu-law IQ சுருக்க அல்காரிதம் O-RAN விவரக்குறிப்பைப் பின்பற்றுகிறது.
தொடர்புடைய தகவல்
ஓ-ரான் webதளம்
3.1 Fronthaul சுருக்க ஐபி சிக்னல்கள்
ஐபியை இணைத்து கட்டுப்படுத்தவும்.
கடிகாரம் மற்றும் இடைமுக சமிக்ஞைகளை மீட்டமைத்தல்=
அட்டவணை 8. கடிகாரம் மற்றும் இடைமுக சமிக்ஞைகளை மீட்டமைக்கவும்

சிக்னல் பெயர் பிட்வித்த் திசை

விளக்கம்

tx_clk 1 உள்ளீடு டிரான்ஸ்மிட்டர் கடிகாரம்.
கடிகார அதிர்வெண் 390.625 ஜிபிபிஎஸ்க்கு 25 மெகா ஹெர்ட்ஸ் மற்றும் 156.25 ஜிபிபிஎஸ்க்கு 10 மெகா ஹெர்ட்ஸ். அனைத்து டிரான்ஸ்மிட்டர் இடைமுக சமிக்ஞைகளும் இந்த கடிகாரத்துடன் ஒத்திசைந்தவை.
rx_clk 1 உள்ளீடு ரிசீவர் கடிகாரம்.
கடிகார அதிர்வெண் 390.625 ஜிபிபிஎஸ்க்கு 25 மெகா ஹெர்ட்ஸ் மற்றும் 156.25 ஜிபிபிஎஸ்க்கு 10 மெகா ஹெர்ட்ஸ். அனைத்து ரிசீவர் இடைமுக சமிக்ஞைகளும் இந்த கடிகாரத்துடன் ஒத்திசைந்தவை.
csr_clk 1 உள்ளீடு CSR இடைமுகத்திற்கான கடிகாரம். கடிகார அதிர்வெண் 100 மெகா ஹெர்ட்ஸ்.
tx_rst_n 1 உள்ளீடு tx_clkக்கு ஒத்திசைவான டிரான்ஸ்மிட்டர் இடைமுகத்திற்கான செயலில் குறைந்த மீட்டமைப்பு.
rx_rst_n 1 உள்ளீடு rx_clkக்கு ஒத்திசைவான ரிசீவர் இடைமுகத்திற்கான செயலில் குறைந்த மீட்டமைப்பு.
csr_rst_n 1 உள்ளீடு csr_clkக்கு ஒத்திசைவான CSR இடைமுகத்திற்கான செயலில் குறைந்த மீட்டமைப்பு.

டிரான்ஸ்மிட் டிரான்ஸ்போர்ட் இன்டர்ஃபேஸ் சிக்னல்கள்
அட்டவணை 9. டிரான்ஸ்மிட் டிரான்ஸ்போர்ட் இன்டர்ஃபேஸ் சிக்னல்கள்
அனைத்து சமிக்ஞை வகைகளும் கையொப்பமிடப்படாத முழு எண்ணாகும்.

சிக்னல் பெயர்

பிட்வித்த் திசை

விளக்கம்

tx_avst_source_valid 1 வெளியீடு வலியுறுத்தப்படும் போது, ​​avst_source_data இல் சரியான தரவு உள்ளது என்பதைக் குறிக்கிறது.
tx_avst_source_data 64 வெளியீடு udCompParam, iS உள்ளிட்ட PRB புலங்கள்ample மற்றும் qSampலெ. அடுத்த பகுதி PRB புலங்கள் முந்தைய பிரிவு PRB புலத்துடன் இணைக்கப்பட்டுள்ளன.
tx_avst_source_startofpacket 1 வெளியீடு சட்டத்தின் முதல் பைட்டைக் குறிக்கிறது.
tx_avst_source_endofpacket 1 வெளியீடு சட்டத்தின் கடைசி பைட்டைக் குறிக்கிறது.
tx_avst_source_ready 1 உள்ளீடு வலியுறுத்தப்படும் போது, ​​தரவை ஏற்க போக்குவரத்து அடுக்கு தயாராக உள்ளது என்பதைக் குறிக்கிறது. இந்த இடைமுகத்திற்கு readyLateency = 0.
tx_avst_source_empty 3 வெளியீடு avst_source_endofpacket உறுதிப்படுத்தப்படும்போது avst_source_data இல் உள்ள வெற்று பைட்டுகளின் எண்ணிக்கையைக் குறிப்பிடுகிறது.
tx_udcomphdr_o 8 வெளியீடு பயனர் தரவு சுருக்க தலைப்பு புலம். tx_avst_source_valid உடன் ஒத்திசைவு.
சுருக்க முறை மற்றும் IQ பிட் அகலத்தை வரையறுக்கிறது
தரவுப் பிரிவில் உள்ள பயனர் தரவுகளுக்கு.
• [7:4] : udIqWidth
• udIqWidth=16க்கு 0, இல்லையெனில் udIqWidth e,g,:
— 0000b என்றால் I மற்றும் Q ஒவ்வொன்றும் 16 பிட்கள் அகலம்;
— 0001b என்றால் I மற்றும் Q ஒவ்வொன்றும் 1 பிட் அகலம்;
— 1111b என்றால் I மற்றும் Q ஒவ்வொன்றும் 15 பிட்கள் அகலம்
• [3:0] : udCompMeth
- 0000b - சுருக்கம் இல்லை
— 0001b – தொகுதி மிதக்கும் புள்ளி
— 0011b – µ-சட்டம்
— மற்றவை – எதிர்கால முறைகளுக்காக ஒதுக்கப்பட்டுள்ளது.
tx_metadata_o METADATA_WIDTH வெளியீடு கான்ட்யூட் சிக்னல்கள் பாஸ்த்ரூ மற்றும் சுருக்கப்படவில்லை.
tx_avst_source_valid உடன் ஒத்திசைவு. கட்டமைக்கக்கூடிய பிட்வித் METADATA_WIDTH.
நீங்கள் இயக்கும்போது O-RAN இணக்கமானது, பார்க்கவும் அட்டவணை 13 பக்கம் 17. நீங்கள் அணைக்கும்போது O-RAN இணக்கமானது, இந்த சிக்னல் tx_avst_source_startofpacket 1 ஆக இருக்கும் போது மட்டுமே செல்லுபடியாகும். tx_metadata_o க்கு சரியான சிக்னல் இல்லை மற்றும் செல்லுபடியாகும் சுழற்சியைக் குறிக்க tx_avst_source_valid ஐப் பயன்படுத்துகிறது.
தேர்ந்தெடுக்கும் போது கிடைக்காது 0 மெட்டாடேட்டா போர்ட்களை முடக்கு க்கான மெட்டாடேட்டா அகலம்.

போக்குவரத்து இடைமுக சமிக்ஞைகளைப் பெறவும்
அட்டவணை 10. போக்குவரத்து இடைமுக சமிக்ஞைகளைப் பெறவும்
இந்த இடைமுகத்தில் பின்னடைவு இல்லை. இந்த இடைமுகத்தில் Avalon ஸ்ட்ரீமிங் வெற்று சமிக்ஞை தேவையில்லை, ஏனெனில் அது எப்போதும் பூஜ்ஜியமாக இருக்கும்.

சிக்னல் பெயர் பிட்வித்த் திசை

விளக்கம்

rx_avst_sink_valid 1 உள்ளீடு வலியுறுத்தப்படும் போது, ​​avst_sink_data இல் சரியான தரவு உள்ளது என்பதைக் குறிக்கிறது.
இந்த இடைமுகத்தில் avst_sink_ready சிக்னல் இல்லை.
rx_avst_sink_data 64 உள்ளீடு udCompParam, iS உள்ளிட்ட PRB புலங்கள்ample மற்றும் qSampலெ. அடுத்த பகுதி PRB புலங்கள் முந்தைய பிரிவு PRB புலத்துடன் இணைக்கப்பட்டுள்ளன.
rx_avst_sink_startofpacket 1 உள்ளீடு சட்டத்தின் முதல் பைட்டைக் குறிக்கிறது.
rx_avst_sink_endofpacket 1 உள்ளீடு சட்டத்தின் கடைசி பைட்டைக் குறிக்கிறது.
rx_avst_sink_error 1 உள்ளீடு avst_sink_endofpacket போன்ற அதே சுழற்சியில் வலியுறுத்தப்படும் போது, ​​தற்போதைய பாக்கெட் ஒரு பிழை பாக்கெட் என்பதைக் குறிக்கிறது.
rx_udcomphdr_i 8 உள்ளீடு பயனர் தரவு சுருக்க தலைப்பு புலம். rx_metadata_valid_i உடன் ஒத்திசைவு.
தரவுப் பிரிவில் பயனர் தரவிற்கான சுருக்க முறை மற்றும் IQ பிட் அகலத்தை வரையறுக்கிறது.
• [7:4] : udIqWidth
• udIqWidth=16க்கு 0, இல்லையெனில் udIqWidthக்கு சமம். எ.கா
— 0000b என்றால் I மற்றும் Q ஒவ்வொன்றும் 16 பிட்கள் அகலம்;
— 0001b என்றால் I மற்றும் Q ஒவ்வொன்றும் 1 பிட் அகலம்;
— 1111b என்றால் I மற்றும் Q ஒவ்வொன்றும் 15 பிட்கள் அகலம்
• [3:0] : udCompMeth
- 0000b - சுருக்கம் இல்லை
— 0001b - தொகுதி மிதக்கும் புள்ளி
— 0011b – µ-சட்டம்
— மற்றவை – எதிர்கால முறைகளுக்காக ஒதுக்கப்பட்டுள்ளது.
rx_metadata_i METADATA_WIDTH உள்ளீடு சுருக்கப்படாத வழித்தட சமிக்ஞைகள் பாஸ்த்ரூ.
rx_metadata_valid_i உறுதிப்படுத்தப்படும்போது rx_metadata_i சமிக்ஞைகள் செல்லுபடியாகும், rx_avst_sink_valid உடன் ஒத்திசைக்கப்படும்.
கட்டமைக்கக்கூடிய பிட்வித் METADATA_WIDTH.
நீங்கள் இயக்கும்போது O-RAN இணக்கமானது, பார்க்கவும் அட்டவணை 15 பக்கம் 18 இல்.
நீங்கள் அணைக்கும்போது O-RAN இணக்கமானது, இந்த rx_metadata_i சிக்னல் rx_metadata_valid_i மற்றும் rx_avst_sink_startofpacket இரண்டும் 1க்கு சமமாக இருக்கும் போது மட்டுமே செல்லுபடியாகும். நீங்கள் தேர்ந்தெடுக்கும் போது கிடைக்காது 0 மெட்டாடேட்டா போர்ட்களை முடக்கு க்கான மெட்டாடேட்டா அகலம்.
rx_metadata_valid_i 1 உள்ளீடு தலைப்புகள் (rx_udcomphdr_i மற்றும் rx_metadata_i) செல்லுபடியாகும் என்பதைக் குறிக்கிறது. Rx_avst_sink_valid உடன் ஒத்திசைவு. கட்டாய சமிக்ஞை. O-RAN பின்தங்கிய இணக்கத்தன்மைக்கு, IP செல்லுபடியாகும் பொதுவான தலைப்பு IEகள் மற்றும் மீண்டும் மீண்டும் பிரிவு IEகள் இருந்தால் rx_metadata_valid_i ஐ உறுதிப்படுத்தவும். rx_avst_sink_data இல் புதிய பிரிவு இயற்பியல் வளத் தொகுதி (PRB) புலங்களை வழங்கும்போது, ​​rx_metadata_valid_i உடன் rx_metadata_i உள்ளீட்டில் புதிய பிரிவு IEகளை வழங்கவும்.

பயன்பாட்டு இடைமுக சமிக்ஞைகளை அனுப்பவும்
அட்டவணை 11. பயன்பாட்டு இடைமுக சமிக்ஞைகளை அனுப்பவும்

சிக்னல் பெயர்

பிட்வித்த் திசை

விளக்கம்

tx_avst_sink_valid 1 உள்ளீடு வலியுறுத்தப்படும் போது, ​​இந்த இடைமுகத்தில் சரியான PRB புலங்கள் உள்ளன என்பதைக் குறிக்கிறது.
ஸ்ட்ரீமிங் பயன்முறையில் செயல்படும் போது, ​​பாக்கெட்டின் தொடக்கத்திற்கும் பாக்கெட்டின் முடிவிற்கும் இடையில் சரியான சிக்னல் சிதைவு இல்லை என்பதை உறுதிப்படுத்தவும், தயாராக சிக்னல் செயலிழந்தால் மட்டுமே விதிவிலக்கு.
tx_avst_sink_data 128 உள்ளீடு நெட்வொர்க் பைட் வரிசையில் பயன்பாட்டு அடுக்கிலிருந்து தரவு.
tx_avst_sink_startofpacket 1 உள்ளீடு ஒரு பாக்கெட்டின் முதல் PRB பைட்டைக் குறிப்பிடவும்
tx_avst_sink_endofpacket 1 உள்ளீடு ஒரு பாக்கெட்டின் கடைசி PRB பைட்டைக் குறிப்பிடவும்
tx_avst_sink_ready 1 வெளியீடு வலியுறுத்தப்படும் போது, ​​O-RAN IP ஆனது பயன்பாட்டு இடைமுகத்திலிருந்து தரவை ஏற்கத் தயாராக உள்ளது என்பதைக் குறிக்கிறது. இந்த இடைமுகத்திற்கு readyLateency = 0
tx_udcomphdr_i 8 உள்ளீடு பயனர் தரவு சுருக்க தலைப்பு புலம். tx_avst_sink_valid உடன் ஒத்திசைவு.
தரவுப் பிரிவில் பயனர் தரவிற்கான சுருக்க முறை மற்றும் IQ பிட் அகலத்தை வரையறுக்கிறது.
• [7:4] : udIqWidth
• udIqWidth=16க்கு 0, இல்லையெனில் udIqWidthக்கு சமம். எ.கா
— 0000b என்றால் I மற்றும் Q ஒவ்வொன்றும் 16 பிட்கள் அகலம்;
— 0001b என்றால் I மற்றும் Q ஒவ்வொன்றும் 1 பிட் அகலம்;
— 1111b என்றால் I மற்றும் Q ஒவ்வொன்றும் 15 பிட்கள் அகலம்
• [3:0] : udCompMeth
- 0000b - சுருக்கம் இல்லை
— 0001b – தொகுதி மிதக்கும் புள்ளி
— 0011b – µ-சட்டம்
— மற்றவை – எதிர்கால முறைகளுக்காக ஒதுக்கப்பட்டுள்ளது.
tx_metadata_i METADATA_WIDTH உள்ளீடு கான்ட்யூட் சிக்னல்கள் பாஸ்த்ரூ மற்றும் சுருக்கப்படவில்லை. tx_avst_sink_valid உடன் ஒத்திசைவு.
கட்டமைக்கக்கூடிய பிட்வித் METADATA_WIDTH.
நீங்கள் இயக்கும்போது O-RAN இணக்கமானது, பார்க்கவும் அட்டவணை 13 பக்கம் 17 இல்.
நீங்கள் அணைக்கும்போது O-RAN இணக்கமானது, tx_avst_sink_startofpacket 1க்கு சமமாக இருக்கும்போது மட்டுமே இந்த சமிக்ஞை செல்லுபடியாகும்.
tx_metadata_i இல் சரியான சமிக்ஞை மற்றும் பயன்பாடுகள் இல்லை
செல்லுபடியாகும் சுழற்சியைக் குறிக்க tx_avst_sink_valid.
தேர்ந்தெடுக்கும் போது கிடைக்காது 0 மெட்டாடேட்டா போர்ட்களை முடக்கு க்கான மெட்டாடேட்டா அகலம்.

பயன்பாட்டு இடைமுக சமிக்ஞைகளைப் பெறவும்
அட்டவணை 12. விண்ணப்ப இடைமுக சமிக்ஞைகளைப் பெறவும்

சிக்னல் பெயர்

பிட்வித்த் திசை

விளக்கம்

rx_avst_source_valid 1 வெளியீடு வலியுறுத்தப்படும் போது, ​​இந்த இடைமுகத்தில் சரியான PRB புலங்கள் உள்ளன என்பதைக் குறிக்கிறது.
இந்த இடைமுகத்தில் avst_source_ready சமிக்ஞை இல்லை.
rx_avst_source_data 128 வெளியீடு நெட்வொர்க் பைட் வரிசையில் பயன்பாட்டு அடுக்குக்கான தரவு.
rx_avst_source_startofpacket 1 வெளியீடு ஒரு பாக்கெட்டின் முதல் PRB பைட்டைக் குறிக்கிறது
rx_avst_source_endofpacket 1 வெளியீடு ஒரு பாக்கெட்டின் கடைசி PRB பைட்டைக் குறிக்கிறது
rx_avst_source_error 1 வெளியீடு பாக்கெட்டுகளில் பிழை இருப்பதைக் குறிக்கிறது
rx_udcomphdr_o 8 வெளியீடு பயனர் தரவு சுருக்க தலைப்பு புலம். rx_avst_source_valid உடன் ஒத்திசைவு.
தரவுப் பிரிவில் பயனர் தரவிற்கான சுருக்க முறை மற்றும் IQ பிட் அகலத்தை வரையறுக்கிறது.
• [7:4] : udIqWidth
• udIqWidth=16க்கு 0, இல்லையெனில் udIqWidthக்கு சமம். எ.கா
— 0000b என்றால் I மற்றும் Q ஒவ்வொன்றும் 16 பிட்கள் அகலம்;
— 0001b என்றால் I மற்றும் Q ஒவ்வொன்றும் 1 பிட் அகலம்;
— 1111b என்றால் I மற்றும் Q ஒவ்வொன்றும் 15 பிட்கள் அகலம்
• [3:0] : udCompMeth
- 0000b - சுருக்கம் இல்லை
— 0001b – பிளாக் மிதக்கும் புள்ளி (BFP)
— 0011b – µ-சட்டம்
— மற்றவை – எதிர்கால முறைகளுக்காக ஒதுக்கப்பட்டுள்ளது.
rx_metadata_o METADATA_WIDTH வெளியீடு சுருக்கப்படாத வழித்தட சமிக்ஞைகள் பாஸ்த்ரூ.
rx_metadata_valid_o உறுதிப்படுத்தப்படும்போது rx_metadata_o சமிக்ஞைகள் செல்லுபடியாகும், rx_avst_source_valid உடன் ஒத்திசைக்கப்படும்.
கட்டமைக்கக்கூடிய பிட்வித் METADATA_WIDTH. நீங்கள் இயக்கும்போது O-RAN இணக்கமானது, பார்க்கவும் அட்டவணை 14 பக்கம் 18 இல்.
நீங்கள் அணைக்கும்போது O-RAN இணக்கமானது, rx_metadata_valid_o 1க்கு சமமாக இருக்கும்போது மட்டுமே rx_metadata_o செல்லுபடியாகும்.
தேர்ந்தெடுக்கும் போது கிடைக்காது 0 மெட்டாடேட்டா போர்ட்களை முடக்கு க்கான மெட்டாடேட்டா அகலம்.
rx_metadata_valid_o 1 வெளியீடு தலைப்புகள் (rx_udcomphdr_o மற்றும்
rx_metadata_o) செல்லுபடியாகும்.
rx_metadata_valid_o rx_metadata_o செல்லுபடியாகும் போது வலியுறுத்தப்படுகிறது, rx_avst_source_valid உடன் ஒத்திசைக்கப்படும்.

O-RAN பின்தங்கிய இணக்கத்தன்மைக்கான மெட்டாடேட்டா மேப்பிங்
அட்டவணை 13. tx_metadata_i 128-பிட் உள்ளீடு

சிக்னல் பெயர்

பிட்வித்த் திசை விளக்கம்

மெட்டாடேட்டா மேப்பிங்

ஒதுக்கப்பட்டது 16 உள்ளீடு ஒதுக்கப்பட்டது. tx_metadata_i[127:112]
tx_u_size 16 உள்ளீடு ஸ்ட்ரீமிங் பயன்முறைக்கான பைட்டுகளில் யு-பிளேன் பாக்கெட் அளவு. tx_metadata_i[111:96]
tx_u_seq_id 16 உள்ளீடு eCPRI போக்குவரத்து தலைப்பிலிருந்து பிரித்தெடுக்கப்பட்ட பாக்கெட்டின் SeqID. tx_metadata_i[95:80]
tx_u_pc_id 16 உள்ளீடு eCPRI போக்குவரத்து மற்றும் RoEflowId க்கான PCID
ரேடியோ ஓவர் ஈதர்நெட் (RoE) போக்குவரத்துக்கு.
tx_metadata_i[79:64]
ஒதுக்கப்பட்டது 4 உள்ளீடு ஒதுக்கப்பட்டது. tx_metadata_i[63:60]
tx_u_dataDirection 1 உள்ளீடு gNB தரவு திசை.
மதிப்பு வரம்பு: {0b=Rx (அதாவது பதிவேற்றம்), 1b=Tx (அதாவது பதிவிறக்கம்)}
tx_metadata_i[59]
tx_u_filterIndex 4 உள்ளீடு IQ தரவு மற்றும் காற்று இடைமுகம் இடையே பயன்படுத்தப்பட வேண்டிய சேனல் வடிகட்டிக்கான குறியீட்டை வரையறுக்கிறது.
மதிப்பு வரம்பு: {0000b-1111b}
tx_metadata_i[58:55]
tx_u_frameId 8 உள்ளீடு 10 எம்எஸ் பிரேம்களுக்கான கவுண்டர் (முடக்கும் காலம் 2.56 வினாடிகள்), குறிப்பாக frameId= பிரேம் எண் மாடுலோ 256.
மதிப்பு வரம்பு: {0000 0000b-1111 1111b}
tx_metadata_i[54:47]
tx_u_subframeId 4 உள்ளீடு 1 எம்எஸ் சட்டகத்திற்குள் 10 எம்எஸ் சப்ஃப்ரேம்களுக்கான கவுண்டர். மதிப்பு வரம்பு: {0000b-1111b} tx_metadata_i[46:43]
tx_u_slotID 6 உள்ளீடு இந்த அளவுரு 1 எம்எஸ் சப்ஃப்ரேமில் உள்ள ஸ்லாட் எண்ணாகும். ஒரு சப்ஃப்ரேமில் உள்ள அனைத்து இடங்களும் இந்த அளவுருவால் கணக்கிடப்படும்.
மதிப்பு வரம்பு: {00 0000b-00 1111b=slotID, 01 0000b-11 1111b=முன்பதிவு}
tx_metadata_i[42:37]
tx_u_symbolid 6 உள்ளீடு ஒரு ஸ்லாட்டில் உள்ள ஒரு குறியீட்டு எண்ணை அடையாளம் காட்டுகிறது. மதிப்பு வரம்பு: {00 0000b-11 1111b} tx_metadata_i[36:31]
tx_u_sectionId 12 உள்ளீடு செக்ஷன்ஐடி, யு-பிளேன் தரவுப் பிரிவுகளை, தரவுடன் தொடர்புடைய சி-பிளேன் செய்திக்கு (மற்றும் பிரிவு வகை) வரைபடமாக்குகிறது.
மதிப்பு வரம்பு: {0000 0000 0000b-11111111 1111b}
tx_metadata_i[30:19]
tx_u_rb 1 உள்ளீடு வள தொகுதி காட்டி.
ஒவ்வொரு ஆதாரத் தொகுதியும் பயன்படுத்தப்பட்டதா அல்லது மற்ற எல்லா வளத் தொகுதியும் பயன்படுத்தப்பட்டதா என்பதைக் குறிப்பிடவும்.
மதிப்பு வரம்பு: {0b=பயன்படுத்தப்படும் ஒவ்வொரு வளத் தொகுதியும்; 1b=பயன்படுத்தப்படும் மற்ற எல்லா வளங்களும்}
tx_metadata_i[18]
tx_u_startPrb 10 உள்ளீடு பயனர் விமானத் தரவுப் பிரிவின் தொடக்க PRB.
மதிப்பு வரம்பு: {00 0000 0000b-11 1111 1111b}
tx_metadata_i[17:8]
tx_u_numPrb 8 உள்ளீடு பயனர் விமானத் தரவுப் பிரிவு செல்லுபடியாகும் PRBகளை வரையறுக்கவும். tx_metadata_i[7:0]
      மதிப்பு வரம்பு: {0000 0001b-1111 1111b, 0000 0000b = குறிப்பிட்ட துணை கேரியர் இடைவெளி (SCS) மற்றும் கேரியர் அலைவரிசையில் உள்ள அனைத்து PRBகளும் }  
tx_u_udCompHdr 8 உள்ளீடு தரவுப் பிரிவில் பயனர் தரவின் சுருக்க முறை மற்றும் IQ பிட் அகலத்தை வரையறுக்கவும். மதிப்பு வரம்பு: {0000 0000b-1111 1111b} N/A (tx_udcomphdr_i)

அட்டவணை 14. rx_metadata_valid_i/o

சிக்னல் பெயர்

பிட்வித்த் திசை விளக்கம்

மெட்டாடேட்டா மேப்பிங்

rx_sec_hdr_valid 1 வெளியீடு rx_sec_hdr_valid 1 ஆக இருக்கும்போது, ​​U-பிளேன் பிரிவு தரவுப் புலங்கள் செல்லுபடியாகும்.
rx_sec_hdr_valid உறுதிப்படுத்தப்படும்போது பொதுவான தலைப்பு IEகள் செல்லுபடியாகும், avst_sink_u_startofpacket மற்றும் avst_sink_u_valid உடன் ஒத்திசைக்கப்படும்.
rx_sec_hdr_valid உறுதிப்படுத்தப்படும்போது, ​​avst_sink_u_valid உடன் ஒத்திசைக்கப்படும் போது மீண்டும் மீண்டும் செய்யப்படும் பிரிவு IEகள் செல்லுபடியாகும்.
avst_sink_u_data இல் புதிய பிரிவு PRB புலங்களை வழங்கும்போது, ​​rx_sec_hdr_valid உறுதிப்படுத்தப்பட்ட புதிய பிரிவு IEகளை வழங்கவும்.
rx_metadata_valid_o

அட்டவணை 15. rx_metadata_o 128-பிட் வெளியீடு

சிக்னல் பெயர் பிட்வித்த் திசை விளக்கம்

மெட்டாடேட்டா மேப்பிங்

ஒதுக்கப்பட்டது 32 வெளியீடு ஒதுக்கப்பட்டது. rx_metadata_o[127:96]
rx_u_seq_id 16 வெளியீடு eCPRI போக்குவரத்து தலைப்பிலிருந்து பிரித்தெடுக்கப்பட்ட பாக்கெட்டின் SeqID. rx_metadata_o[95:80]
rx_u_pc_id 16 வெளியீடு eCPRI போக்குவரத்துக்கான PCID மற்றும் RoE போக்குவரத்துக்கான RoEflowId rx_metadata_o[79:64]
ஒதுக்கப்பட்ட 4 வெளியீடு ஒதுக்கப்பட்டது. rx_metadata_o[63:60]
rx_u_dataDirection 1 வெளியீடு gNB தரவு திசை. மதிப்பு வரம்பு: {0b=Rx (அதாவது பதிவேற்றம்), 1b=Tx (அதாவது பதிவிறக்கம்)} rx_metadata_o[59]
rx_u_filterIndex 4 வெளியீடு IQ தரவு மற்றும் காற்று இடைமுகம் இடையே பயன்படுத்த சேனல் வடிகட்டி ஒரு குறியீட்டை வரையறுக்கிறது.
மதிப்பு வரம்பு: {0000b-1111b}
rx_metadata_o[58:55]
rx_u_frameId 8 வெளியீடு 10 எம்எஸ் பிரேம்களுக்கான கவுண்டர் (முடக்கும் காலம் 2.56 வினாடிகள்), குறிப்பாக frameId= சட்ட எண் மாடுலோ 256. மதிப்பு வரம்பு: {0000 0000b-1111 1111b} rx_metadata_o[54:47]
rx_u_subframeId 4 வெளியீடு 1 எம்எஸ் ஃபிரேமுக்குள் 10எம்எஸ் சப்ஃப்ரேம்களுக்கான கவுண்டர். மதிப்பு வரம்பு: {0000b-1111b} rx_metadata_o[46:43]
rx_u_slotID 6 வெளியீடு 1எம்எஸ் சப்ஃப்ரேமில் உள்ள ஸ்லாட் எண். ஒரு சப்ஃப்ரேமில் உள்ள அனைத்து இடங்களும் இந்த அளவுருவால் கணக்கிடப்படும். மதிப்பு வரம்பு: {00 0000b-00 1111b=slotID, 01 0000b-111111b=முன்பதிவு} rx_metadata_o[42:37]
rx_u_symbolid 6 வெளியீடு ஒரு ஸ்லாட்டில் உள்ள ஒரு குறியீட்டு எண்ணை அடையாளம் காட்டுகிறது.
மதிப்பு வரம்பு: {00 0000b-11 1111b}
rx_metadata_o[36:31]
rx_u_sectionId 12 வெளியீடு செக்ஷன்ஐடி, யு-பிளேன் தரவுப் பிரிவுகளை, தரவுடன் தொடர்புடைய சி-பிளேன் செய்திக்கு (மற்றும் பிரிவு வகை) வரைபடமாக்குகிறது.
மதிப்பு வரம்பு: {0000 0000 0000b-1111 1111 1111b}
rx_metadata_o[30:19]
rx_u_rb 1 வெளியீடு வள தொகுதி காட்டி.
ஒவ்வொரு ஆதாரத் தொகுதியும் பயன்படுத்தப்பட்டதா அல்லது மற்ற எல்லா வளங்களும் பயன்படுத்தப்பட்டதா என்பதைக் குறிக்கிறது.
மதிப்பு வரம்பு: {0b=பயன்படுத்தப்படும் ஒவ்வொரு வளத் தொகுதியும்; 1b=பயன்படுத்தப்படும் மற்ற எல்லா வளங்களும்}
rx_metadata_o[18]
rx_u_startPrb 10 வெளியீடு பயனர் விமானத் தரவுப் பிரிவின் தொடக்க PRB.
மதிப்பு வரம்பு: {00 0000 0000b-11 1111 1111b}
rx_metadata_o[17:8]
rx_u_numPrb 8 வெளியீடு பயனர் விமானத் தரவுப் பிரிவு செல்லுபடியாகும் PRBகளை வரையறுக்கிறது.
மதிப்பு வரம்பு: {0000 0001b-1111 1111b, 0000 0000b = குறிப்பிட்ட SCS மற்றும் கேரியர் அலைவரிசையில் உள்ள அனைத்து PRBகளும் }
rx_metadata_o[7:0]
rx_u_udCompHdr 8 வெளியீடு தரவுப் பிரிவில் பயனர் தரவின் சுருக்க முறை மற்றும் IQ பிட் அகலத்தை வரையறுக்கிறது.
மதிப்பு வரம்பு: {0000 0000b-1111 1111b}
N/A (rx_udcomphdr_o)

CSR இடைமுக சமிக்ஞைகள்
அட்டவணை 16. CSR இடைமுக சமிக்ஞைகள்

சிக்னல் பெயர் பிட் அகலம் திசை

விளக்கம்

csr_address 16 உள்ளீடு கட்டமைப்பு பதிவு முகவரி.
csr_write 1 உள்ளீடு உள்ளமைவு பதிவேடு எழுதுதல் இயக்கு.
csr_writed data 32 உள்ளீடு உள்ளமைவுப் பதிவேடு தரவு எழுதுதல்.
csr_readdata 32 வெளியீடு உள்ளமைவுப் பதிவேடு தரவைப் படித்தது.
csr_படிக்க 1 உள்ளீடு உள்ளமைவுப் பதிவேடு படிக்க இயக்கப்பட்டது.
csr_readdatavalid 1 வெளியீடு உள்ளமைவுப் பதிவேடு படிக்கும் தரவு செல்லுபடியாகும்.
csr_waitrequest 1 வெளியீடு கட்டமைப்பு பதிவு காத்திருப்பு கோரிக்கை.

Fronthaul சுருக்க ஐபி பதிவுகள்

கட்டுப்பாடு மற்றும் நிலை இடைமுகம் மூலம் ஃப்ரண்ட்ஹால் சுருக்க செயல்பாட்டைக் கட்டுப்படுத்தவும் கண்காணிக்கவும்.
அட்டவணை 17. பதிவு வரைபடம்

CSR_ADDRESS (சொல் ஆஃப்செட்) பதிவு பெயர்
0x0 சுருக்க_முறை
0x1 tx_error
0x2 rx_error

அட்டவணை 18. compression_mode பதிவு

பிட் அகலம் விளக்கம் அணுகல்

HW மதிப்பை மீட்டமைத்தல்

31:9 ஒதுக்கப்பட்டது RO 0x0
8:8 செயல்பாட்டு முறை:
• 1'b0 என்பது நிலையான சுருக்க முறை
• 1'b1 என்பது டைனமிக் சுருக்க முறை
RW 0x0
7:0 நிலையான பயனர் தரவு சுருக்க தலைப்பு:
• 7:4 என்பது udIqWidth
— 4'b0000 என்பது 16 பிட்கள்
— 4'b1111 என்பது 15 பிட்கள்
-:
— 4'b0001 என்பது 1 பிட்
• 3:0 என்பது udCompMeth
- 4'b0000 என்பது சுருக்கம் இல்லை
— 4'b0001 என்பது பிளாக் மிதக்கும் புள்ளி
— 4'b0011 என்பது µ-சட்டம்
• மற்றவை ஒதுக்கப்பட்டுள்ளன
RW 0x0

அட்டவணை 19. tx பிழைப் பதிவு

பிட் அகலம் விளக்கம் அணுகல்

HW மதிப்பை மீட்டமைத்தல்

31:2 ஒதுக்கப்பட்டது RO 0x0
1:1 தவறான IqWidth. தவறான அல்லது ஆதரிக்கப்படாத Iqwidthஐக் கண்டறிந்தால், IP Iqwidth ஐ 0 (16-bit Iqwidth) ஆக அமைக்கிறது. RW1C 0x0
0:0 தவறான சுருக்க முறை. ஐபி பாக்கெட்டைக் குறைக்கிறது. RW1C 0x0

அட்டவணை 20. rx பிழைப் பதிவு

பிட் அகலம் விளக்கம் அணுகல்

HW மதிப்பை மீட்டமைத்தல்

31:8 ஒதுக்கப்பட்டது RO 0x0
1:1 தவறான IqWidth. ஐபி பாக்கெட்டைக் குறைக்கிறது. RW1C 0x0
0:0 தவறான சுருக்க முறை. ஐபி சுருக்க முறையை பின்வரும் இயல்புநிலை ஆதரவு சுருக்க முறைக்கு அமைக்கிறது:
• இயக்கப்பட்ட பிளாக்-ஃப்ளோட்டிங் பாயிண்ட் மட்டும்: பிளாக்-ஃப்ளோட்டிங் பாயிண்டிற்கு இயல்புநிலை.
• செயல்படுத்தப்பட்ட μ-சட்டம் மட்டும்: μ-சட்டத்திற்கு இயல்புநிலை.
• பிளாக்-ஃப்ளோட்டிங் பாயிண்ட் மற்றும் μ-லா ஆகிய இரண்டும் இயக்கப்பட்டது: பிளாக்-ஃப்ளோட்டிங் பாயிண்டிற்கு இயல்புநிலை.
RW1C 0x0

Fronthaul Compression Intel FPGA IPகள் பயனர் கையேடு காப்பகம்

இந்த ஆவணத்தின் சமீபத்திய மற்றும் முந்தைய பதிப்புகளுக்கு, பார்க்கவும்: Fronthaul Compression Intel FPGA IP பயனர் வழிகாட்டி. IP அல்லது மென்பொருள் பதிப்பு பட்டியலிடப்படவில்லை என்றால், முந்தைய IP அல்லது மென்பொருள் பதிப்பிற்கான பயனர் வழிகாட்டி பொருந்தும்.

Fronthaul Compression Intel FPGA IP பயனர் கையேடுக்கான ஆவண மறுபார்வை வரலாறு

ஆவணப் பதிப்பு

இன்டெல் குவார்டஸ் பிரைம் பதிப்பு ஐபி பதிப்பு

மாற்றங்கள்

2022.08.08 21.4 1.0.1 மெட்டாடேட்டா அகலம் 0 முதல் 0 வரை சரி செய்யப்பட்டது (மெட்டாடேட்டா போர்ட்களை முடக்கு).
2022.03.22 21.4 1.0.1 • மாற்றப்பட்ட சமிக்ஞை விளக்கங்கள்:
— tx_avst_sink_data மற்றும் tx_avst_source_data
— rx_avst_sink_data மற்றும் rx_avst_source_data
• சேர்க்கப்பட்டது சாதனம் ஆதரிக்கப்படும் வேக தரங்கள் அட்டவணை
• சேர்க்கப்பட்டது செயல்திறன் மற்றும் வள பயன்பாடு
2021.12.07 21.3 1.0.0 ஆர்டர் குறியீடு புதுப்பிக்கப்பட்டது.
2021.11.23 21.3 1.0.0 ஆரம்ப வெளியீடு.

இன்டெல் கார்ப்பரேஷன். அனைத்து உரிமைகளும் பாதுகாக்கப்பட்டவை. இன்டெல், இன்டெல் லோகோ மற்றும் பிற இன்டெல் குறிகள் இன்டெல் கார்ப்பரேஷன் அல்லது அதன் துணை நிறுவனங்களின் வர்த்தக முத்திரைகள். இன்டெல் அதன் FPGA மற்றும் செமிகண்டக்டர் தயாரிப்புகளின் செயல்திறன் இன்டெல்லின் நிலையான உத்தரவாதத்தின்படி தற்போதைய விவரக்குறிப்புகளுக்கு உத்தரவாதம் அளிக்கிறது, ஆனால் எந்த நேரத்திலும் அறிவிப்பு இல்லாமல் எந்த தயாரிப்புகள் மற்றும் சேவைகளில் மாற்றங்களைச் செய்வதற்கான உரிமையை கொண்டுள்ளது. Intel எழுத்துப்பூர்வமாக ஒப்புக்கொண்டதைத் தவிர, இங்கு விவரிக்கப்பட்டுள்ள எந்தவொரு தகவல், தயாரிப்பு அல்லது சேவையின் பயன்பாடு அல்லது பயன்பாட்டிலிருந்து எழும் எந்தப் பொறுப்பு அல்லது பொறுப்பையும் இன்டெல் ஏற்காது. Intel வாடிக்கையாளர்கள் வெளியிடப்பட்ட எந்த தகவலையும் நம்புவதற்கு முன் மற்றும் தயாரிப்புகள் அல்லது சேவைகளுக்கான ஆர்டர்களை வழங்குவதற்கு முன்பு சாதன விவரக்குறிப்புகளின் சமீபத்திய பதிப்பைப் பெற அறிவுறுத்தப்படுகிறார்கள். *பிற பெயர்கள் மற்றும் பிராண்டுகள் மற்றவர்களின் சொத்தாக உரிமை கோரப்படலாம்.

இன்டெல் லோகோintel Fronthaul சுருக்க FPGA IP ஐகான் 2 ஆன்லைன் பதிப்பு
intel Fronthaul சுருக்க FPGA IP ஐகான் 1 கருத்தை அனுப்பவும்
ஐடி: 709301
UG-20346
பதிப்பு: 2022.08.08
ISO 9001:2015 பதிவு செய்யப்பட்டது

ஆவணங்கள் / ஆதாரங்கள்

intel Fronthaul சுருக்க FPGA IP [pdf] பயனர் வழிகாட்டி
Fronthaul சுருக்க FPGA IP, Fronthaul, சுருக்க FPGA IP, FPGA ஐபி
intel Fronthaul சுருக்க FPGA IP [pdf] பயனர் வழிகாட்டி
UG-20346, 709301, Fronthaul கம்ப்ரஷன் FPGA IP, Fronthaul FPGA IP, கம்ப்ரஷன் FPGA IP, FPGA IP

குறிப்புகள்

கருத்து தெரிவிக்கவும்

உங்கள் மின்னஞ்சல் முகவரி வெளியிடப்படாது. தேவையான புலங்கள் குறிக்கப்பட்டுள்ளன *