Intel လိုဂိုFronthaul Compression FPGA IP
အသုံးပြုသူလမ်းညွှန်intel Fronthaul Compression FPGA IP

Fronthaul Compression FPGA IP

Fronthaul Compression Intel® FPGA IP အသုံးပြုသူလမ်းညွှန်
Intel® Quartus® Prime အတွက် အပ်ဒိတ်လုပ်ထားသည်။
ဒီဇိုင်းအစုံ- 21.4 IP
ဗားရှင်း- 1.0.1

Fronthaul Compression Intel® FPGA IP အကြောင်း

Fronthaul Compression IP တွင် U-plane IQ ဒေတာအတွက် ဖိသိပ်မှုနှင့် နှိမ့်ချမှုတို့ ပါဝင်သည်။ ဖိသိပ်မှုအင်ဂျင်သည် အသုံးပြုသူဒေတာချုံ့မှုခေါင်းစီး (udCompHdr) ကိုအခြေခံ၍ µ-law သို့မဟုတ် floating-point compression ကိုတွက်ချက်သည်။ ဤ IP သည် IQ ဒေတာ၊ ပိုက်လိုင်းအချက်ပြမှုများ၊ မက်တာဒေတာနှင့် ဘေးဘန်းအချက်ပြမှုများအတွက် Avalon တိုက်ရိုက်ထုတ်လွှင့်သည့် အင်တာဖေ့စ်ကို အသုံးပြုပြီး ထိန်းချုပ်မှုနှင့် အခြေအနေ မှတ်ပုံတင်ခြင်း (CSRs) အတွက် Avalon မှတ်ဉာဏ်-မြေပုံပြုလုပ်ထားသော အင်တာဖေ့စ်ကို အသုံးပြုသည်။
IP သည် O-RAN သတ်မှတ်ချက် O-RAN Fronthaul ထိန်းချုပ်မှု၊ အသုံးပြုသူနှင့် ထပ်တူပြုခြင်း လေယာဉ်ဗားရှင်း 3.0 ဧပြီလ 2020 (O-RAN-WG4.CUS) တွင် သတ်မှတ်ထားသည့် အပိုင်း payload frame format အရ အိုင်ပီသည် ချုံ့ထားသော IQ နှင့် အသုံးပြုသူဒေတာချုံ့မှု ကန့်သတ်ဘောင် (udCompParam) (U-RAN-WG0.CUS) .03.00-v128). Avalon streaming sink နှင့် source interface data width သည် application interface အတွက် 64-bits နှင့် transport interface အတွက် 2 bits သည် compressoin ratio အများဆုံး 1:XNUMX ဖြစ်သည်။
ဆက်စပ်အချက်အလက်
O-RAN website
၁.၁။ Fronthaul Compression Intel® FPGA IP အင်္ဂါရပ်များ

  • -law နှင့် float-point compression နှင့် decompression ကို ပိတ်ဆို့ပါ။
  • IQ width 8-bit မှ 16-bit အထိ
  • U-plane IQ ဖော်မတ်နှင့် ဖိသိပ်မှု ခေါင်းစီး၏ တည်ငြိမ်ပြီး သွက်လက်သော ဖွဲ့စည်းမှု
  • Multisections packet (O-RAN Compliant ကိုဖွင့်ထားလျှင်)

၁.၂။ Fronthaul Compression Intel® FPGA IP ကိရိယာ မိသားစု ပံ့ပိုးမှု
Intel သည် Intel FPGA IP အတွက် အောက်ဖော်ပြပါ စက်ပံ့ပိုးမှုအဆင့်များကို ပေးဆောင်သည်-

  • ကြိုတင်ပံ့ပိုးမှု- IP ကို ​​ဤစက်ပစ္စည်းမိသားစုအတွက် သရုပ်ဖော်ခြင်းနှင့် စုစည်းခြင်းအတွက် ရနိုင်ပါသည်။ FPGA ပရိုဂရမ်ရေးဆွဲခြင်း။ file (.pof) ပံ့ပိုးမှုသည် Quartus Prime Pro Stratix 10 Edition Beta ဆော့ဖ်ဝဲလ်အတွက် မရရှိနိုင်သောကြောင့် IP အချိန်ကိုက်ခြင်းကို အာမခံနိုင်မည်မဟုတ်ပေ။ Timing မော်ဒယ်များတွင် အစောပိုင်း လွန်ခဲ့သည့် အပြင်အဆင် အချက်အလက်များအပေါ် အခြေခံ၍ နှောင့်နှေးမှုများ၏ ကနဦး အင်ဂျင်နီယာ ခန့်မှန်းချက်များ ပါဝင်သည်။ ဆီလီကွန်စမ်းသပ်ခြင်းသည် အမှန်တကယ် ဆီလီကွန်နှင့် ချိန်ကိုက်မော်ဒယ်များကြား ဆက်စပ်မှုကို တိုးတက်ကောင်းမွန်စေသောကြောင့် ချိန်ကိုက်မော်ဒယ်များသည် ပြောင်းလဲနိုင်သည်။ စနစ်ဗိသုကာနှင့် အရင်းအမြစ်အသုံးချလေ့လာမှုများ၊ သရုပ်ဖော်မှု၊ pinout၊ စနစ် latency အကဲဖြတ်ချက်များ၊ အခြေခံအချိန်အကဲဖြတ်ချက်များ (pipeline budgeting) နှင့် I/O လွှဲပြောင်းနည်းဗျူဟာ (ဒေတာလမ်းကြောင်းအကျယ်၊ ကွဲနက်မှု၊ I/O စံနှုန်းများ ဖလှယ်မှုများအတွက် ဤ IP core ကို သင်အသုံးပြုနိုင်သည် )
  • ပဏာမပံ့ပိုးမှု– Intel သည် ဤစက်ပစ္စည်းမိသားစုအတွက် ပဏာမအချိန်ကိုက်မော်ဒယ်များဖြင့် IP core ကို အတည်ပြုသည်။ IP Core သည် လုပ်ဆောင်ချက်ဆိုင်ရာ လိုအပ်ချက်များအားလုံးနှင့် ကိုက်ညီသော်လည်း စက်ပစ္စည်းမိသားစုအတွက် အချိန်ကိုက်ခွဲခြမ်းစိတ်ဖြာမှုကို လုပ်ဆောင်နေဆဲ ဖြစ်နိုင်သည်။ ထုတ်လုပ်မှု ဒီဇိုင်းများတွင် သတိဖြင့် အသုံးပြုနိုင်သည်။
  • နောက်ဆုံးပံ့ပိုးမှု– Intel သည် ဤစက်ပစ္စည်းမိသားစုအတွက် နောက်ဆုံးအချိန်ကိုက်မော်ဒယ်များဖြင့် IP ကို ​​အတည်ပြုသည်။ IP သည် စက်မိသားစုအတွက် လုပ်ဆောင်နိုင်သော အချိန်နှင့် အချိန်သတ်မှတ်ချက်အားလုံးကို ဖြည့်ဆည်းပေးပါသည်။ ထုတ်လုပ်ရေး ဒီဇိုင်းများတွင် သင်သုံးနိုင်သည်။

ဇယား 1. Fronthaul Compression IP ကိရိယာ မိသားစု ပံ့ပိုးမှု

စက်မိသားစု အထောက်အပံ့
Intel® Agilex™ (E-tile) ပဏာမ
Intel Agilex (F-tile) ကြိုပေး
Intel Arria® 10 နောက်ဆုံး
Intel Stratix® 10 (H- နှင့် E-tile စက်များသာ) နောက်ဆုံး
အခြားစက်ပစ္စည်းမိသားစုများ မထောက်ခံပါ။

ဇယား 2။ ကိရိယာပံ့ပိုးထားသော အမြန်နှုန်းအဆင့်များ

စက်မိသားစု FPGA အထည်အလိပ်မြန်နှုန်းအဆင့်
Intel Agilex 3
Intel Arria 10 2
Intel Stratix 10 2

၁.၃။ Fronthaul Compression Intel FPGA IP အတွက် အချက်အလက်ကို ထုတ်ပြန်ပါ။
Intel FPGA IP ဗားရှင်းများသည် Intel Quartus® Prime Design Suite ဆော့ဖ်ဝဲဗားရှင်း v19.1 အထိ ကိုက်ညီပါသည်။ Intel Quartus Prime Design Suite ဆော့ဖ်ဝဲလ်ဗားရှင်း 19.2 မှစတင်၍ Intel FPGA IP တွင် ဗားရှင်းအသစ်အဆန်းတစ်ခုရှိသည်။
Intel FPGA IP ဗားရှင်း (XYZ) နံပါတ်သည် Intel Quartus Prime ဆော့ဖ်ဝဲလ်ဗားရှင်းတစ်ခုစီနှင့် ပြောင်းလဲနိုင်သည်။ အပြောင်းအလဲတစ်ခု-

  • X သည် IP ၏ အဓိက ပြင်ဆင်မှုကို ညွှန်ပြသည်။ Intel Quartus Prime ဆော့ဖ်ဝဲလ်ကို အပ်ဒိတ်လုပ်ပါက IP ကို ​​ပြန်ထုတ်ရပါမည်။
  • Y သည် အိုင်ပီတွင် အင်္ဂါရပ်အသစ်များ ပါဝင်သည်။ ဤအင်္ဂါရပ်အသစ်များပါဝင်ရန် သင့် IP ကို ​​ပြန်ထုတ်ပါ။
  • Z သည် IP တွင် အသေးစားပြောင်းလဲမှုများ ပါဝင်သည်ကို ညွှန်ပြသည်။ ဤပြောင်းလဲမှုများပါဝင်ရန် သင့် IP ကို ​​ပြန်လည်ထုတ်ပေးပါ။

ဇယား 3. Fronthaul Compression IP ဖြန့်ချိမှု အချက်အလက်

ကုသိုလ်ကံ ဖော်ပြချက်
ဗားရှင်း 1.0.1
ဖြန့်ချိသည့်ရက် ဖေဖော်ဝါရီ 2022
မှာယူမှုကုဒ် IP-FH-COMP

၁.၄။ Fronthaul Compression စွမ်းဆောင်ရည်နှင့် အရင်းအမြစ်အသုံးပြုမှု
Intel Agilex စက်၊ Intel Arria 10 စက်နှင့် Intel Stratix 10 စက်ပစ္စည်းကို ပစ်မှတ်ထားသည့် IP ၏အရင်းအမြစ်များ
ဇယား 4. Fronthaul Compression စွမ်းဆောင်ရည်နှင့် အရင်းအမြစ်အသုံးပြုမှု
ထည့်သွင်းမှုအားလုံးသည် ဒေတာချုံ့ခြင်းနှင့် နှိမ့်ချခြင်းအတွက် ဦးတည်ချက် IP ဖြစ်သည်။

ကိရိယာ IP ALM များ ယုတ္တိဗေဒ စာရင်းသွင်းမှုများ M20K
  မူလတန်း အလယ်တန်း
Intel Agilex Block-floating point 14,969 25,689 6,093 0
µ သမ 22,704 39,078 7,896 0
Block-floating point နှင့် µ-law 23,739 41,447 8,722 0
Block-floating point၊ µ-law နှင့် IQ အကျယ်ကို ထပ်တိုးထားသည်။ 23,928 41,438 8,633 0
Intel Arria 10 Block-floating point 12,403 16,156 5,228 0
µ သမ 18,606 23,617 5,886 0
Block-floating point နှင့် µ-law 19,538 24,650 6,140 0
Block-floating point၊ µ-law နှင့် IQ အကျယ်ကို ထပ်တိုးထားသည်။ 19,675 24,668 6,141 0
Intel Stratix 10 Block-floating point 16,852 30,548 7,265 0
µ သမ 24,528 44,325 8,080 0
Block-floating point နှင့် µ-law 25,690 47,357 8,858 0
Block-floating point၊ µ-law နှင့် IQ အကျယ်ကို ထပ်တိုးထားသည်။ 25,897 47,289 8,559 0

Fronthaul Compression Intel FPGA IP ကို ​​စတင်အသုံးပြုခြင်း။

Fronthaul Compression IP ကို ​​ထည့်သွင်းခြင်း၊ ကန့်သတ်ခြင်း၊ ပုံဖော်ခြင်းနှင့် အစပြုခြင်းတို့ကို ဖော်ပြသည်။
၂.၁။ Fronthaul Compression IP ကို ​​ရယူခြင်း၊ တပ်ဆင်ခြင်းနှင့် လိုင်စင်ပေးခြင်း
Fronthaul Compression IP သည် Intel Quartus Prime ထုတ်ဝေမှုတွင် မပါဝင်သည့် တိုးချဲ့ Intel FPGA IP တစ်ခုဖြစ်သည်။

  1. သင့်တွင် My Intel အကောင့်တစ်ခုဖန်တီးပါ။
  2. Self-Service Licensing Center (SSLC) သို့ ဝင်ရောက်ရန် အကောင့်ဝင်ပါ။
  3. Fronthaul Compression IP ကို ​​ဝယ်ယူပါ။
  4. SSLC စာမျက်နှာတွင်၊ IP အတွက် Run ကိုနှိပ်ပါ။ SSLC သည် သင်၏ IP တပ်ဆင်မှုကို လမ်းညွှန်ရန် တပ်ဆင်မှု ဒိုင်ယာလော့ဂ်ဘောက်စ်ကို ပံ့ပိုးပေးသည်။
  5. Intel Quartus Prime ဖိုင်တွဲကဲ့သို့ တည်နေရာတစ်ခုတည်းတွင် ထည့်သွင်းပါ။

ဇယား 5. Fronthaul Compression တပ်ဆင်ခြင်းတည်နေရာများ

တည်နေရာ ဆော့ဝဲ ပလပ်ဖောင်း
:\intelFPGA_pro\\quartus\ip \altera_cloud Intel Quartus Prime Pro Edition ဝင်းဒိုး *
:/intelFPGA_pro//quartus/ip/altera_cloud Intel Quartus Prime Pro Edition Linux *

ပုံ 1. Fronthaul Compression IP တပ်ဆင်ခြင်း လမ်းညွှန်ဖွဲ့စည်းပုံ Intel Quartus Prime တပ်ဆင်မှုလမ်းညွှန်

intel Fronthaul Compression FPGA IP ပုံ ၇
Fronthaul Compression Intel FPGA IP သည် ယခုအခါ IP Catalog တွင်ပေါ်လာသည်။
ဆက်စပ်အချက်အလက်

  • Intel FPGA website
  • ကိုယ်ပိုင်ဝန်ဆောင်မှုလိုင်စင်ဌာန (SSLC)

၂.၂။ Fronthaul Compression IP ကို ​​ကန့်သတ်ခြင်း
IP Parameter Editor တွင် သင့်စိတ်ကြိုက် IP ကွဲလွဲမှုကို အမြန်စီစဉ်ပါ။

  1. သင်၏ IP core ကိုပေါင်းစပ်ရန် Intel Quartus Prime Pro Edition ပရောဂျက်ကိုဖန်တီးပါ။
    a Intel Quartus Prime Pro Edition ကို နှိပ်ပါ။ File Intel Quartus Prime ပရောဂျက်အသစ်ကို ဖန်တီးရန် New Project Wizard သို့မဟုတ် File လက်ရှိ Quartus Prime ပရောဂျက်ကိုဖွင့်ရန် ပရောဂျက်ကိုဖွင့်ပါ။ wizard သည် သင့်အား စက်ပစ္စည်းတစ်ခုကို သတ်မှတ်ရန် တောင်းဆိုသည်။
    ခ IP အတွက် အမြန်နှုန်းအဆင့်သတ်မှတ်ချက်များနှင့် ကိုက်ညီသည့် စက်ပစ္စည်းမိသားစုကို သတ်မှတ်ပါ။
    ဂ။ Finish ကိုနှိပ်ပါ။
  2. IP Catalog တွင် Fronthaul Compression Intel FPGA IP ကို ​​ရွေးပါ။ New IP Variation ဝင်းဒိုး ပေါ်လာသည်။
  3. သင့်စိတ်ကြိုက် IP ဗားရှင်းအသစ်အတွက် ထိပ်တန်းအမည်ကို သတ်မှတ်ပါ။ ကန့်သတ်ချက်တည်းဖြတ်သူသည် IP ကွဲပြားမှု ဆက်တင်များကို a တွင် သိမ်းဆည်းသည်။ file အမည်ရှိ .ip
  4. OK ကိုနှိပ်ပါ။ ကန့်သတ်ချက်တည်းဖြတ်မှုပေါ်လာသည်။
    intel Fronthaul Compression FPGA IP ပုံ ၇ပုံ 2. Fronthaul Compression IP Parameter Editor
  5. သင်၏ IP ကွဲပြားမှုအတွက် ဘောင်များကို သတ်မှတ်ပါ။ သတ်မှတ်ထားသော IP ဘောင်များဆိုင်ရာ အချက်အလက်များအတွက် ကန့်သတ်ချက်များ ကို ကိုးကားပါ။
  6. Design Ex ကိုနှိပ်ပါ။ample tab နှင့် သင်၏ ဒီဇိုင်း ex အတွက် ဘောင်များကို သတ်မှတ်ပါ။ampလဲ့
    intel Fronthaul Compression FPGA IP ပုံ ၇ပုံ 3. ဒီဇိုင်း Example Parameter Editor
  7. Generate HDL ကိုနှိပ်ပါ။ Generation Dialog Box ပေါ်လာပါမယ်။
  8. အထွက်ကို သတ်မှတ်ပါ။ file မျိုးဆက်ရွေးချယ်မှုများ၊ ထို့နောက် Generate ကိုနှိပ်ပါ။ IP ကွဲပြားမှု fileသင်၏သတ်မှတ်ချက်များအတိုင်းထုတ်လုပ်ပါ။
  9. Finish ကိုနှိပ်ပါ။ ကန့်သတ်ချက်တည်းဖြတ်သူသည် ထိပ်တန်းအဆင့် .ip ကို ပေါင်းထည့်သည်။ file လက်ရှိ ပရောဂျက်သို့ အလိုအလျောက်။ အကယ်၍ သင်သည် .ip ကို ကိုယ်တိုင်ထည့်ရန် အချက်ပြပါ။ file ပရောဂျက်သို့၊ Project Add/Remove ကိုနှိပ်ပါ။ Files ကိုထည့်ရန် Project တွင် file.
  10. သင်၏ IP ကွဲလွဲမှုကို ဖန်တီးပြီး ချက်ချင်းလုပ်ဆောင်ပြီးနောက်၊ ဆိပ်ကမ်းများကိုချိတ်ဆက်ရန် သင့်လျော်သော pin assignments များပြုလုပ်ပြီး သင့်လျော်သော per-instance RTL ဘောင်များကို သတ်မှတ်ပါ။

၂.၂.၁။ Fronthaul Compression IP ကန့်သတ်ချက်များ
ဇယား 6. Fronthaul Compression IP ကန့်သတ်ချက်များ

နာမည် မှန်ကန်သောတန်ဖိုးများ

ဖော်ပြချက်

ဒေတာလမ်းညွှန် TX နှင့် RX၊ TX သီးသန့်၊ RX သာ ချုံ့ရန်အတွက် TX ကို ရွေးပါ။ ချုံ့ခြင်းအတွက် RX။
နှိမ်နည်း BFP၊ မူ-ဥပဒေ၊ သို့မဟုတ် BFP နှင့် မူ-ဥပဒေ block floating-point၊ µ-law သို့မဟုတ် နှစ်ခုလုံးကို ရွေးပါ။
မက်တာဒေတာအကျယ် 0 (Metadata Ports) 32၊ 64၊ 96၊ 128 (ဘစ်) မက်တာဒေတာဘတ်စ်၏ ဘစ်အကျယ်ကို သတ်မှတ်ပါ (ချုံ့မထားသောဒေတာ)။
တိုးချဲ့ထားသော IQ အကျယ်ကို ဖွင့်ပါ။ ဖွင့်သို့မဟုတ်ပိတ် ပံ့ပိုးထားသော IqWidth ၏ 8-bit မှ 16-bit အတွက် ဖွင့်ပါ။
ပံ့ပိုးထားသော 9၊ 12၊ 14 နှင့် 16-bits အတွက် ပိတ်ပါ။
O-RAN နှင့် ကိုက်ညီသည်။ ဖွင့်သို့မဟုတ်ပိတ် မက်တာဒေတာပို့တ်အတွက် ORAN IP မြေပုံဆွဲခြင်းကို လိုက်နာရန်နှင့် ကဏ္ဍခေါင်းစီးတစ်ခုစီအတွက် မက်တာဒေတာတရားဝင်အချက်ပြမှုကို အတည်ပြုရန် ဖွင့်ပါ။ IP သည် 128-bit width မက်တာဒေတာကိုသာ ပံ့ပိုးပေးသည်။ IP သည် packet တစ်ခုလျှင် ကဏ္ဍတစ်ခုနှင့် ကဏ္ဍများစွာကို ပံ့ပိုးပေးပါသည်။ မက်တာဒေတာသည် အကျုံးဝင်သော မက်တာဒေတာဖြင့် ကဏ္ဍတစ်ခုစီတွင် အကျုံးဝင်သည်။
မြေပုံဆွဲရန် မလိုအပ်ဘဲ IP သည် မက်တာဒေတာကို အသုံးပြု၍ ပိတ်ပါ (ဥပမာ- U-plane numPrb သည် 0 ဟု ယူဆသည်)။ IP သည် 0 ၏ မက်တာဒေတာ အကျယ်များကို ပံ့ပိုးပေးသည် (Disable Metadata Ports), 32၊ 64၊ 96၊ 128 ဘစ်။ IP သည် packet တစ်ခုလျှင် အပိုင်းတစ်ခုကို ပံ့ပိုးပေးသည်။ မက်တာဒေတာသည် ပက်ကတ်တစ်ခုစီအတွက် မက်တာဒေတာ မှန်ကန်ကြောင်း အခိုင်အမာပြောဆိုမှုတွင် တစ်ကြိမ်သာ အကျုံးဝင်ပါသည်။

၂.၃။ ထုတ်လုပ်ထားသော IP File ဖွဲ့စည်းပုံ
Intel Quartus Prime Pro Edition software သည် အောက်ပါ IP core output ကိုထုတ်ပေးသည်။ file ဖွဲ့စည်းပုံ။
ဇယား 7. Generated IP Files

File နာမည်

ဖော်ပြချက်

<your_ip>.ip Platform Designer စနစ် သို့မဟုတ် ထိပ်တန်းအဆင့် IP ကွဲပြားမှု file.your_ip> သည် သင်၏ IP ကွဲပြားမှုကို ပေးသော အမည်ဖြစ်သည်။
<your_ip>.cmp VHDL အစိတ်အပိုင်းကြေငြာချက် (.cmp) file စာသားတစ်ခုဖြစ်သည်။ file VHDL ဒီဇိုင်းတွင် သင်သုံးနိုင်သော ဒေသန္တရ ယေဘူယျနှင့် port အဓိပ္ပါယ်ဖွင့်ဆိုချက်များ ပါရှိသည်။ files.
<your_ip>.html ချိတ်ဆက်မှုအချက်အလက်များပါရှိသော အစီရင်ခံစာတစ်ခု၊ ကျွန်တစ်ဦးစီ၏ လိပ်စာတစ်ခုစီ၏ လိပ်စာကိုပြသသည့် မှတ်ဉာဏ်မြေပုံတစ်ခုနှင့် ၎င်းနှင့်ချိတ်ဆက်ထားသည့် မာစတာတစ်ဦးစီနှင့် ကန့်သတ်ချက်တာဝန်များ ပါဝင်သည်။
<your_ip>_generation.rpt IP သို့မဟုတ် Platform Designer မျိုးဆက်မှတ်တမ်း file. IP ဖန်တီးစဉ်အတွင်း မက်ဆေ့ချ်များ၏ အကျဉ်းချုပ်။
<your_ip>.qgsimc တိုးပွားလာသော မျိုးဆက်ပွားခြင်းကို ပံ့ပိုးရန် သရုပ်တူခြင်း ဘောင်များကို စာရင်းပြုစုပါ။
<your_ip>.qgsynthc တိုးပွားလာသော မျိုးဆက်ပွားခြင်းကို ပံ့ပိုးရန် ပေါင်းစပ်မှုဆိုင်ရာ ကန့်သတ်ချက်များကို စာရင်းပြုစုထားသည်။
<your_ip>.qip Intel Quartus Prime ဆော့ဖ်ဝဲလ်တွင် IP အစိတ်အပိုင်းကို ပေါင်းစပ်ပြီး စုစည်းရန် IP အစိတ်အပိုင်းနှင့် ပတ်သက်သော လိုအပ်သော အချက်အလက်အားလုံး ပါရှိသည်။
<your_ip>.sopcinfo သင်၏ Platform Designer စနစ်ရှိ ချိတ်ဆက်မှုများနှင့် IP အစိတ်အပိုင်း ကန့်သတ်ချက်များကို ဖော်ပြသည်။ IP အစိတ်အပိုင်းများအတွက် ဆော့ဖ်ဝဲလ်ဒရိုက်ဗာများကို တီထွင်သည့်အခါ လိုအပ်ချက်များရရှိရန် ၎င်း၏အကြောင်းအရာများကို ခွဲခြမ်းစိတ်ဖြာနိုင်ပါသည်။
Nios® II tool chain ကဲ့သို့သော downstream tools များသည် ၎င်းကိုအသုံးပြုသည်။ file. .sopcinfo file နှင့် system.h file Nios II ကိရိယာကွင်းဆက်အတွက် ထုတ်လုပ်လိုက်သော ကျေးကျွန်တစ်ဦးစီအတွက် လိပ်စာမြေပုံအချက်အလက် ပါဝင်သည်။ မတူညီသောမာစတာများသည် slave အစိတ်အပိုင်းတစ်ခုကိုဝင်ရောက်ရန် မတူညီသောလိပ်စာမြေပုံတစ်ခုရှိနိုင်သည်။
<your_ip>.csv IP အစိတ်အပိုင်း၏ အဆင့်မြှင့်တင်မှု အခြေအနေအကြောင်း အချက်အလက် ပါရှိသည်။
<your_ip>.bsf Block Symbol တစ်ခု File Intel Quartus Prime Block Diagram တွင်အသုံးပြုရန်အတွက် IP ကွဲလွဲမှုကို (.bsf) ကိုယ်စားပြုခြင်း။ Files (.bdf)။
<your_ip>.spd လိုအပ်သောထည့်သွင်းမှု file ပံ့ပိုးထားသော simulators အတွက် simulation script များကိုထုတ်လုပ်ရန် ip-make-simscript အတွက်။ .spd file စာရင်းတစ်ခုပါရှိသည်။ fileသင်စဥ်းစားနိုင်သော မှတ်ဉာဏ်များအကြောင်း အချက်အလက်များနှင့်အတူ သရုပ်ပြမှုအတွက် ထုတ်ပေးပါသည်။
<your_ip>.ppf Pin Planner File (.ppf) သည် Pin Planner နှင့် အသုံးပြုရန်အတွက် ဖန်တီးထားသော IP အစိတ်အပိုင်းများအတွက် ဆိပ်ကမ်းနှင့် node တာဝန်များကို သိမ်းဆည်းထားသည်။
<your_ip>_bb.v Verilog black-box (_bb.v) ကို သင်သုံးနိုင်သည်။ file အနက်ရောင်သေတ္တာအဖြစ် အသုံးပြုရန်အတွက် ဗလာ module ကြေငြာချက်။
<your_ip>_inst.v သို့မဟုတ် _inst.vhd HDL ဟောင်းample instantiation ပုံစံခွက်။ ဤအကြောင်းအရာများကို ကူးယူပြီး ကူးထည့်နိုင်ပါသည်။ file သင်၏ HDL ထဲသို့ file IP ကွဲလွဲမှုကို ချက်ချင်းသိစေရန်။
<your_ip>.v သို့မဟုတ်your_ip>.vhd HDL fileပေါင်းစပ်မှု သို့မဟုတ် သရုပ်ဖော်ခြင်းအတွက် submodule တစ်ခုစီ သို့မဟုတ် ကလေး IP core ကို ချက်ချင်းထုတ်ပေးသည်။
ဆရာ/ စနစ်ထည့်သွင်းရန်နှင့် လုပ်ဆောင်ရန် ModelSim* script msim_setup.tcl ပါရှိသည်။
synopsys/vcs/ synopsys/vcsmx/ VCS* သရုပ်ဖော်ပုံကို စနစ်ထည့်သွင်းရန်နှင့် လုပ်ဆောင်ရန် shell script vcs_setup.sh ပါရှိသည်။
shell script vcsmx_setup.sh နှင့် synopsys_ sim.setup ပါရှိသည်။ file VCS MX* သရုပ်ဖော်ပုံကို စနစ်ထည့်သွင်းပြီး လုပ်ဆောင်ရန်။
အတန်း/ shell script ncsim_setup.sh နှင့် အခြားသော စနစ်ထည့်သွင်းမှု ပါရှိသည်။ fileNCSIM* သရုပ်သကန်ကို စနစ်ထည့်သွင်းရန်နှင့် လုပ်ဆောင်ရန်။
aldec/ Aldec* သရုပ်ဖော်ပုံကို စနစ်ထည့်သွင်းရန်နှင့် လုပ်ဆောင်ရန် shell script rivierapro_setup.sh ပါရှိသည်။
xcelium/ shell script xcelium_setup.sh နှင့် အခြားသော စနစ်ထည့်သွင်းမှု ပါရှိသည်။ fileXcelium* simulation ကို စနစ်ထည့်သွင်းရန်နှင့် လုပ်ဆောင်ရန်။
submodules/ HDL ပါဝင်ပါတယ်။ fileIP core submodules များအတွက် s ။
<ကလေး IP cores>/ ထုတ်လုပ်လိုက်သော ကလေး IP core directory တစ်ခုစီအတွက်၊ Platform Designer သည် synth/ နှင့် sim/ sub-directories များကို ထုတ်ပေးပါသည်။

Fronthaul Compression IP Functional ဖော်ပြချက်

ပုံ 4. Fronthaul Compression IP တွင် compression နှင့် decompression ပါဝင်သည်။ Fronthaul Compression IP Block Diagramintel Fronthaul Compression FPGA IP ပုံ ၇

Compression နှင့် Decompression
ကြိုတင်လုပ်ဆောင်နေသော ပိတ်ပင်မှုအခြေခံ ဘစ်ဆိုင်းဘလောက်သည် ရင်းမြစ်ဘစ် (REs) 12 ခု၏ အရင်းအမြစ်ပိတ်ဆို့ခြင်းအတွက် အကောင်းဆုံးဘစ်ဆိုင်းများကို ထုတ်ပေးသည်။ ဘလောက်သည် အထူးသဖြင့် နိမ့်သောသူများအတွက် quantization noise ကို လျှော့ချပေးသည်။ampLitude samples ထို့ကြောင့်၊ ၎င်းသည် compression ကိုမိတ်ဆက်ပေးသော error vector magnitude (EVM) ကိုလျှော့ချပေးသည်။ compression algorithm သည် ပါဝါတန်ဖိုး၏ သီးခြားနီးပါးဖြစ်သည်။ ရှုပ်ထွေးသော input s ကိုယူဆခြင်း။amples သည် x = x1 + jxQ ဖြစ်ပြီး၊ အရင်းအမြစ်ပိတ်ဆို့ခြင်းအတွက် အစစ်အမှန်နှင့် စိတ်ကူးယဉ်အစိတ်အပိုင်းများ၏ အမြင့်ဆုံးတန်ဖိုးမှာ-
intel Fronthaul Compression FPGA IP ပုံ ၇အရင်းအမြစ်ပိတ်ဆို့ခြင်းအတွက် အများဆုံး ပကတိတန်ဖိုးရှိခြင်း၊ အောက်ပါညီမျှခြင်းသည် ထိုအရင်းအမြစ်ပိတ်ဆို့ခြင်းအတွက် သတ်မှတ်ထားသော ဘယ်ဘက်ပြောင်းတန်ဖိုးကို ဆုံးဖြတ်သည်-intel Fronthaul Compression FPGA IP ပုံ ၇bitWidth သည် input bit width ဖြစ်သည်။
IP သည် 8၊ 9၊ 10၊ 11၊ 12၊ 13၊ 14၊ 15၊ 16 ၏ ချုံ့အချိုးများကို ပံ့ပိုးပေးသည်။
Mu-Law Compression နှင့် Decompression
အယ်လဂိုရီသမ်သည် Mu-law companding technique ကိုအသုံးပြုပြီး စကားပြောချုံ့ခြင်းကို တွင်ကျယ်စွာအသုံးပြုသည်။ ဤနည်းပညာသည် အဝိုင်းနှင့်ဘစ်ဖြတ်တောက်ခြင်းမပြုမီ လုပ်ဆောင်ချက်ပါရှိသော f(x) ဖြင့် ကွန်ပရက်ဆာမှတစ်ဆင့် အဝင်ကို ဖိသိပ်မထားသော အချက်ပြမှုကို ဖြတ်သန်းသည်။ နည်းပညာသည် compressed data, y, interface ကို ပေးပို့သည်။ လက်ခံရရှိသောဒေတာသည် တိုးချဲ့လုပ်ဆောင်မှုတစ်ခုမှတဆင့်ဖြတ်သန်းသွားသည် (ကွန်ပရက်ဆာ၏ပြောင်းပြန်ဖြစ်သော F-1(y)။ နည်းပညာသည် ချုံ့မထားသောဒေတာကို ပမာဏအနည်းငယ်မျှသာအမှားအယွင်းဖြင့် ပြန်ထုတ်ပေးသည်။
ညီမျှခြင်း 1. ကွန်ပရက်ဆာနှင့် ကွန်ပရက်ဆာ လုပ်ဆောင်ချက်များ
intel Fronthaul Compression FPGA IP ပုံ ၇Mu-law IQ ဖိသိပ်မှု algorithm သည် O-RAN သတ်မှတ်ချက်ကို လိုက်နာသည်။
ဆက်စပ်အချက်အလက်
O-RAN website
၃.၁။ Fronthaul Compression IP အချက်ပြမှုများ
IP ကိုချိတ်ဆက်ပြီး ထိန်းချုပ်ပါ။
နာရီနှင့် အင်တာဖေ့စ်အချက်ပြမှုများကို ပြန်လည်သတ်မှတ်ပါ။
ဇယား ၈။ နာရီနှင့် အင်တာဖေ့စ်အချက်ပြမှုများကို ပြန်လည်သတ်မှတ်ပါ။

အချက်ပြအမည် Bitwidth ဦးတည်ချက်

ဖော်ပြချက်

tx_clk 1 ထည့်သွင်းခြင်း။ Transmitter နာရီ။
နာရီကြိမ်နှုန်းသည် 390.625 Gbps အတွက် 25 MHz နှင့် 156.25 Gbps အတွက် 10MHz ဖြစ်သည်။ ထုတ်လွှင့်သည့် အင်တာဖေ့စ်အချက်ပြမှုအားလုံးသည် ဤနာရီနှင့် တစ်ပြိုင်တည်းဖြစ်သည်။
rx_clk 1 ထည့်သွင်းခြင်း။ လက်ခံနာရီ။
နာရီကြိမ်နှုန်းသည် 390.625 Gbps အတွက် 25 MHz နှင့် 156.25 Gbps အတွက် 10MHz ဖြစ်သည်။ လက်ခံသူ အင်တာဖေ့စ်အချက်ပြမှုအားလုံးသည် ဤနာရီနှင့် တစ်ပြိုင်တည်းဖြစ်သည်။
csr_clk 1 ထည့်သွင်းခြင်း။ CSR မျက်နှာပြင်အတွက် နာရီ။ နာရီကြိမ်နှုန်းသည် 100 MHz ဖြစ်သည်။
tx_rst_n 1 ထည့်သွင်းခြင်း။ ထုတ်လွှင့်သည့် အင်တာဖေ့စ်ကို tx_clk သို့ ထပ်တူပြုခြင်းအတွက် သက်ဝင်နိမ့်သော ပြန်လည်သတ်မှတ်မှု။
rx_rst_n 1 ထည့်သွင်းခြင်း။ လက်ခံသူ အင်တာဖေ့စ်ကို rx_clk သို့ ထပ်တူပြုခြင်းအတွက် သက်ဝင်နိမ့်သော ပြန်လည်သတ်မှတ်မှု။
csr_rst_n 1 ထည့်သွင်းခြင်း။ csr_clk သို့ ထပ်တူပြု၍ CSR အင်တာဖေ့စ်အတွက် အသက်ဝင်သော ပြန်လည်သတ်မှတ်မှုနည်းပါးသည်။

ပို့ဆောင်ရေးအင်တာဖေ့စ်အချက်ပြမှုများကို ပို့လွှတ်ပါ။
ဇယား ၉။ ပို့ဆောင်ရေးအင်တာဖေ့စ်အချက်ပြမှုများကို ပို့လွှတ်ပါ။
အချက်ပြ အမျိုးအစားအားလုံးသည် လက်မှတ်မထိုးထားသော ကိန်းပြည့်ဖြစ်သည်။

အချက်ပြအမည်

Bitwidth ဦးတည်ချက်

ဖော်ပြချက်

tx_avst_source_valid 1 အထွက် အခိုင်အမာဆိုသောအခါ၊ မှန်ကန်သောဒေတာကို avst_source_data တွင်ရနိုင်သည်ဟု ညွှန်ပြသည်။
tx_avst_source_data 64 အထွက် udCompParam, iS အပါအဝင် PRB အကွက်များample နှင့် qSampလဲ့ နောက်အပိုင်း PRB အကွက်များကို ယခင်အပိုင်း PRB အကွက်သို့ ပေါင်းစပ်ထားသည်။
tx_avst_source_startofpacket 1 အထွက် ဘောင်တစ်ခု၏ ပထမဘိုက်ကို ညွှန်ပြသည်။
tx_avst_source_endofpacket 1 အထွက် frame တစ်ခု၏ နောက်ဆုံး byte ကို ညွှန်ပြသည်။
tx_avst_source_ အဆင်သင့်ဖြစ်ပါပြီ။ 1 ထည့်သွင်းခြင်း။ အခိုင်အမာဆိုသောအခါ၊ ဒေတာလက်ခံရန် သယ်ယူပို့ဆောင်ရေးအလွှာသည် အဆင်သင့်ဖြစ်နေပြီဟု ညွှန်ပြသည်။ ReadyLatency = ဤအင်တာဖေ့စ်အတွက် 0။
tx_avst_source_ ဗလာ 3 အထွက် avst_source_endofpacket ကို အခိုင်အမာပြောဆိုသောအခါ avst_source_data ရှိ ဗလာဘိုက်အရေအတွက်ကို သတ်မှတ်ပေးသည်။
tx_udcomphdr_o 8 အထွက် အသုံးပြုသူဒေတာချုံ့ခေါင်းစီးအကွက်။ tx_avst_source_valid နှင့် ထပ်တူကျသည်။
ချုံ့နည်းနှင့် IQ ဘစ်အကျယ်ကို သတ်မှတ်သည်။
ဒေတာကဏ္ဍရှိ သုံးစွဲသူဒေတာအတွက်။
• [7:4] : udIqWidth
• 16 udIqWidth=0 အတွက်၊ မဟုတ်ရင် udIqWidth e,g,:
— 0000b ဆိုသည်မှာ I နှင့် Q သည် 16 bits တစ်ခုစီတွင် ကျယ်သည်။
— 0001b ဆိုသည်မှာ I နှင့် Q သည် 1 bit တစ်ခုစီ ကျယ်သည်။
— 1111b ဆိုသည်မှာ I နှင့် Q တစ်ခုစီသည် 15 bits ကျယ်သည်။
• [3:0] : udCompMeth
- 0000b - ချုံ့ခြင်းမရှိပါ။
- 0001b - ပိတ်ဆို့-ရေပေါ်အချက်
— 0011b – µ-ဥပဒေ
- အခြား - အနာဂတ်နည်းလမ်းများအတွက် သီးသန့်။
tx_metadata_o METADATA_WIDTH အထွက် ပြွန်လိုင်းများသည် အချက်ပြမှုများကို ဖြတ်သွားကာ ဖိသိပ်ထားခြင်းမရှိပါ။
tx_avst_source_valid နှင့် ထပ်တူကျသည်။ ပြင်ဆင်သတ်မှတ်နိုင်သော ဘစ်ဝဒ် METADATA_WIDTH။
ဖွင့်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။, ကိုးကား ဇယား ၁ စာမျက်နှာ 17 တွင်။ သင်ပိတ်သည့်အခါ O-RAN နှင့် ကိုက်ညီသည်။၊ tx_avst_source_startofpacket သည် 1. tx_metadata_o တွင် မှန်ကန်သောအချက်ပြမှု မရှိဘဲ မှန်ကန်သောသံသရာကိုညွှန်ပြရန် tx_avst_source_valid ကို အသုံးပြု၍ ဤအချက်ပြမှုသည် မှန်ကန်ပါသည်။
သင်ရွေးချယ်သောအခါတွင် မရရှိနိုင်ပါ။ 0 Metadata Ports ကို ပိတ်ပါ။ အတွက် မက်တာဒေတာအကျယ်.

သယ်ယူပို့ဆောင်ရေးအင်တာဖေ့စ်အချက်ပြမှုများကိုလက်ခံပါ။
Table 10. Transport Interface Signals ကို လက်ခံရယူပါ။
ဤအင်တာဖေ့စ်တွင် backpressure မရှိပါ။ Avalon သည် အမြဲတမ်း သုညဖြစ်နေသောကြောင့် ဤအင်တာဖေ့စ်တွင် အချည်းနှီးသောအချက်ပြမှုကို ထုတ်လွှင့်ရန် မလိုအပ်ပါ။

အချက်ပြအမည် Bitwidth ဦးတည်ချက်

ဖော်ပြချက်

rx_avst_sink_valid 1 ထည့်သွင်းခြင်း။ အခိုင်အမာဆိုသောအခါ၊ မှန်ကန်သောဒေတာကို avst_sink_data တွင်ရရှိနိုင်ကြောင်းညွှန်ပြသည်။
ဤအင်တာဖေ့စ်တွင် avst_sink_ready signal မရှိပါ။
rx_avst_sink_data 64 ထည့်သွင်းခြင်း။ udCompParam, iS အပါအဝင် PRB အကွက်များample နှင့် qSampလဲ့ နောက်အပိုင်း PRB အကွက်များကို ယခင်အပိုင်း PRB အကွက်သို့ ပေါင်းစပ်ထားသည်။
rx_avst_sink_startofpacket 1 ထည့်သွင်းခြင်း။ ဘောင်တစ်ခု၏ ပထမဘိုက်ကို ညွှန်ပြသည်။
rx_avst_sink_endofpacket 1 ထည့်သွင်းခြင်း။ frame တစ်ခု၏ နောက်ဆုံး byte ကို ညွှန်ပြသည်။
rx_avst_sink_error 1 ထည့်သွင်းခြင်း။ avst_sink_endofpacket ကဲ့သို့ တူညီသော စက်ဝန်းတွင် ထည့်သွင်းသောအခါ၊ လက်ရှိ ပက်ကက်သည် အမှားအယွင်း ပက်ကတ်ကို ညွှန်ပြသည်
rx_udcomphdr_i 8 ထည့်သွင်းခြင်း။ အသုံးပြုသူဒေတာချုံ့ခေါင်းစီးအကွက်။ rx_metadata_valid_i နှင့် ထပ်တူကျသည်။
ဒေတာအပိုင်းရှိ သုံးစွဲသူဒေတာအတွက် ချုံ့နည်းနှင့် IQ ဘစ်အကျယ်ကို သတ်မှတ်သည်။
• [7:4] : udIqWidth
• udIqWidth=16 အတွက် 0၊ သို့မဟုတ်ပါက udIqWidth နှင့် ညီမျှသည်။ ဥပမာ
— 0000b ဆိုသည်မှာ I နှင့် Q သည် 16 bits တစ်ခုစီတွင် ကျယ်သည်။
— 0001b ဆိုသည်မှာ I နှင့် Q သည် 1 bit တစ်ခုစီ ကျယ်သည်။
— 1111b ဆိုသည်မှာ I နှင့် Q တစ်ခုစီသည် 15 bits ကျယ်သည်။
• [3:0] : udCompMeth
- 0000b - ချုံ့ခြင်းမရှိပါ။
- 0001b - ရေပေါ်အချက်ကို ပိတ်ဆို့ပါ။
— 0011b – µ-ဥပဒေ
- အခြား - အနာဂတ်နည်းလမ်းများအတွက် သီးသန့်။
rx_metadata_i METADATA_WIDTH ထည့်သွင်းခြင်း။ ဖိမထားသော ပြွန်လမ်းကြောင်းများ ဖြတ်သွားသော အချက်ပြမှုများ။
rx_metadata_i အချက်ပြမှုများသည် rx_metadata_valid_i ဖြစ်သည်ဟု အခိုင်အမာပြောဆိုလိုက်သောအခါ၊ rx_avst_sink_valid နှင့် ထပ်တူပြုပါသည်။
ပြင်ဆင်သတ်မှတ်နိုင်သော ဘစ်ဝဒ် METADATA_WIDTH။
ဖွင့်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။, ကိုးကား စားပွဲ 15 စာမျက်နှာ 18 တွင်
ပိတ်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။rx_metadata_i signal သည် rx_metadata_valid_i နှင့် rx_avst_sink_startofpacket 1 နှင့် ညီမျှသောအခါမှသာ အကျုံးဝင်ပါသည်။ သင်ရွေးချယ်သောအခါတွင် မရနိုင်ပါ။ 0 Metadata Ports ကို ပိတ်ပါ။ အတွက် မက်တာဒေတာအကျယ်.
rx_metadata_valid_i 1 ထည့်သွင်းခြင်း။ ခေါင်းစီးများ (rx_udcomphdr_i နှင့် rx_metadata_i) များသည် မှန်ကန်ကြောင်း ညွှန်ပြသည်။ rx_avst_sink_valid နှင့် ထပ်တူကျသည်။ မသင်မနေရအချက်။ O-RAN နောက်ပြန်လိုက်ဖက်နိုင်မှုအတွက်၊ IP တွင် မှန်ကန်သော ဘုံခေါင်းစီး IEs နှင့် ထပ်ခါတလဲလဲ အပိုင်း IE များပါရှိလျှင် rx_metadata_valid_i ကို အခိုင်အမာပြောဆိုပါ။ rx_avst_sink_data ရှိ ကဏ္ဍသစ်ရုပ်ပိုင်းဆိုင်ရာအရင်းအမြစ်ပိတ်ဆို့ခြင်း (PRB) အကွက်များကို ပံ့ပိုးရာတွင်၊ rx_metadata_i ထည့်သွင်းမှုတွင် အပိုင်းအသစ် IE များကို rx_metadata_valid_i ဖြင့် ပေးဆောင်ပါ။

အပလီကေးရှင်း အင်တာဖေ့စ် အချက်ပြမှုများကို ပို့လွှတ်ပါ။
ဇယား ၁၁

အချက်ပြအမည်

Bitwidth ဦးတည်ချက်

ဖော်ပြချက်

tx_avst_sink_valid 1 ထည့်သွင်းခြင်း။ အခိုင်အမာဆိုသောအခါ၊ ဤအင်တာဖေ့စ်တွင် ရနိုင်သော တရားဝင် PRB အကွက်များကို ညွှန်ပြသည်။
ထုတ်လွှင့်မှုမုဒ်တွင် လည်ပတ်နေချိန်တွင်၊ ထုပ်ပိုးမှုစတင်ခြင်းနှင့် ပက်ကတ်၏အဆုံးကြားတွင် မှန်ကန်သောအချက်ပြမှု ရပ်တန့်ခြင်း မရှိစေရပါ။
tx_avst_sink_data 128 ထည့်သွင်းခြင်း။ network byte အစီအစဉ်တွင် အပလီကေးရှင်းအလွှာမှဒေတာ။
tx_avst_sink_startofpacket 1 ထည့်သွင်းခြင်း။ ပက်ကတ်တစ်ခု၏ ပထမဆုံး PRB byte ကို ညွှန်ပြပါ။
tx_avst_sink_endofpacket 1 ထည့်သွင်းခြင်း။ ပက်ကတ်တစ်ခု၏ နောက်ဆုံး PRB byte ကို ညွှန်ပြပါ။
tx_avst_sink_အဆင်သင့် 1 အထွက် အခိုင်အမာဆိုသောအခါ၊ O-RAN IP သည် အပလီကေးရှင်းကြားခံမှ ဒေတာကို လက်ခံရန် အသင့်ဖြစ်နေပြီဟု ညွှန်ပြသည်။ ReadyLatency = ဤအင်တာဖေ့စ်အတွက် 0
tx_udcomphdr_i 8 ထည့်သွင်းခြင်း။ အသုံးပြုသူဒေတာချုံ့ခေါင်းစီးအကွက်။ tx_avst_sink_valid နှင့် ထပ်တူကျသည်။
ဒေတာအပိုင်းရှိ သုံးစွဲသူဒေတာအတွက် ချုံ့နည်းနှင့် IQ ဘစ်အကျယ်ကို သတ်မှတ်သည်။
• [7:4] : udIqWidth
• udIqWidth=16 အတွက် 0၊ သို့မဟုတ်ပါက udIqWidth နှင့် ညီမျှသည်။ ဥပမာ
— 0000b ဆိုသည်မှာ I နှင့် Q သည် 16 bits တစ်ခုစီတွင် ကျယ်သည်။
— 0001b ဆိုသည်မှာ I နှင့် Q သည် 1 bit တစ်ခုစီ ကျယ်သည်။
— 1111b ဆိုသည်မှာ I နှင့် Q တစ်ခုစီသည် 15 bits ကျယ်သည်။
• [3:0] : udCompMeth
- 0000b - ချုံ့ခြင်းမရှိပါ။
- 0001b - ပိတ်ဆို့-ရေပေါ်အချက်
— 0011b – µ-ဥပဒေ
- အခြား - အနာဂတ်နည်းလမ်းများအတွက် သီးသန့်။
tx_metadata_i METADATA_WIDTH ထည့်သွင်းခြင်း။ ပြွန်လိုင်းများသည် အချက်ပြမှုများကို ဖြတ်သွားကာ ဖိသိပ်ထားခြင်းမရှိပါ။ tx_avst_sink_valid နှင့် ထပ်တူကျသည်။
ပြင်ဆင်သတ်မှတ်နိုင်သော ဘစ်ဝဒ် METADATA_WIDTH။
ဖွင့်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။, ကိုးကား စားပွဲ 13 စာမျက်နှာ 17 တွင်
ပိတ်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။tx_avst_sink_startofpacket 1 နှင့် ညီမျှသောအခါမှသာ ဤအချက်ပြမှု မှန်ကန်ပါသည်။
tx_metadata_i တွင် မှန်ကန်သော အချက်ပြမှုနှင့် အသုံးပြုမှုများ မရှိပါ။
မှန်ကန်သောသံသရာကိုညွှန်ပြရန် tx_avst_sink_valid။
သင်ရွေးချယ်သောအခါတွင် မရရှိနိုင်ပါ။ 0 Metadata Ports ကို ပိတ်ပါ။ အတွက် မက်တာဒေတာအကျယ်.

Application Interface Signals များကို လက်ခံရယူပါ။
ဇယား 12။ အပလီကေးရှင်း အင်တာဖေ့စ် အချက်ပြမှုများကို လက်ခံရယူပါ။

အချက်ပြအမည်

Bitwidth ဦးတည်ချက်

ဖော်ပြချက်

rx_avst_source_valid 1 အထွက် အခိုင်အမာဆိုသောအခါ၊ ဤအင်တာဖေ့စ်တွင် ရနိုင်သော တရားဝင် PRB အကွက်များကို ညွှန်ပြသည်။
ဤအင်တာဖေ့စ်တွင် avst_source_ready signal မရှိပါ။
rx_avst_source_data 128 အထွက် ကွန်ရက်ဘိုက်အလို့ငှာ အပလီကေးရှင်းအလွှာသို့ ဒေတာ။
rx_avst_source_startofpacket 1 အထွက် ပက်ကတ်တစ်ခု၏ ပထမဆုံး PRB byte ကို ညွှန်ပြသည်။
rx_avst_source_endofpacket 1 အထွက် ပက်ကတ်တစ်ခု၏ နောက်ဆုံး PRB byte ကို ညွှန်ပြသည်။
rx_avst_source_error 1 အထွက် အထုပ်များတွင် error ပါရှိသည်ကို ညွှန်ပြသည်။
rx_udcomphdr_o 8 အထွက် အသုံးပြုသူဒေတာချုံ့ခေါင်းစီးအကွက်။ rx_avst_source_valid နှင့် ထပ်တူကျသည်။
ဒေတာအပိုင်းရှိ သုံးစွဲသူဒေတာအတွက် ချုံ့နည်းနှင့် IQ ဘစ်အကျယ်ကို သတ်မှတ်သည်။
• [7:4] : udIqWidth
• udIqWidth=16 အတွက် 0၊ သို့မဟုတ်ပါက udIqWidth နှင့် ညီမျှသည်။ ဥပမာ
— 0000b ဆိုသည်မှာ I နှင့် Q သည် 16 bits တစ်ခုစီတွင် ကျယ်သည်။
— 0001b ဆိုသည်မှာ I နှင့် Q သည် 1 bit တစ်ခုစီ ကျယ်သည်။
— 1111b ဆိုသည်မှာ I နှင့် Q တစ်ခုစီသည် 15 bits ကျယ်သည်။
• [3:0] : udCompMeth
- 0000b - ချုံ့ခြင်းမရှိပါ။
- 0001b - ရေပေါ်မှတ်တိုင် (BFP)
— 0011b – µ-ဥပဒေ
- အခြား - အနာဂတ်နည်းလမ်းများအတွက် သီးသန့်။
rx_metadata_o METADATA_WIDTH အထွက် ဖိမထားသော ပြွန်လမ်းကြောင်းများ ဖြတ်သွားသော အချက်ပြမှုများ။
rx_metadata_o အချက်ပြမှုများသည် rx_metadata_valid_o ဖြစ်သည်ဟု အခိုင်အမာပြောဆိုလိုက်သောအခါ၊ rx_avst_source_valid နှင့် ထပ်တူပြုပါသည်။
ပြင်ဆင်သတ်မှတ်နိုင်သော ဘစ်ဝဒ် METADATA_WIDTH။ ဖွင့်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။, ကိုးကား ဇယား ၁ စာမျက်နှာ 18 တွင်
ပိတ်လိုက်တာနဲ့ O-RAN နှင့် ကိုက်ညီသည်။rx_metadata_o သည် rx_metadata_valid_o 1 နှင့် ညီမျှသောအခါမှသာ တရားဝင်သည်။
သင်ရွေးချယ်သောအခါတွင် မရရှိနိုင်ပါ။ 0 Metadata Ports ကို ပိတ်ပါ။ အတွက် မက်တာဒေတာအကျယ်.
rx_metadata_valid_o 1 အထွက် ခေါင်းစီးများ (rx_udcomphdr_o နှင့်
rx_metadata_o) သည် တရားဝင်သည်။
rx_metadata_valid_o သည် rx_metadata_o မှန်ကန်သည်၊ rx_avst_source_valid နှင့် ထပ်တူပြုသောအခါတွင် rx_metadata_valid_o ကို အခိုင်အမာအတည်ပြုသည်။

O-RAN Backward Compatibility အတွက် Metadata Mapping
ဇယား 13. tx_metadata_i 128-bit ထည့်သွင်းမှု

အချက်ပြအမည်

Bitwidth ဦးတည်ချက် ဖော်ပြချက်

မက်တာဒေတာမြေပုံဆွဲခြင်း

လက်ဝယ်ရှိတယ်။ 16 ထည့်သွင်းခြင်း။ လက်ဝယ်ရှိတယ်။ tx_metadata_i[127:112]
tx_u_size 16 ထည့်သွင်းခြင်း။ တိုက်ရိုက်လွှင့်မုဒ်အတွက် U-plane packet အရွယ်အစား။ tx_metadata_i[111:96]
tx_u_seq_id 16 ထည့်သွင်းခြင်း။ eCPRI သယ်ယူပို့ဆောင်ရေး ခေါင်းစီးမှ ထုတ်ယူထားသည့် ပက်ကတ်၏ SeqID။ tx_metadata_i[95:80]
tx_u_pc_id 16 ထည့်သွင်းခြင်း။ eCPRI သယ်ယူပို့ဆောင်ရေးနှင့် RoEflowId အတွက် PCID
ရေဒီယို အီသာနက် (RoE) သယ်ယူပို့ဆောင်ရေးအတွက်။
tx_metadata_i[79:64]
လက်ဝယ်ရှိတယ်။ 4 ထည့်သွင်းခြင်း။ လက်ဝယ်ရှိတယ်။ tx_metadata_i[63:60]
tx_u_data လမ်းညွှန် 1 ထည့်သွင်းခြင်း။ gNB ဒေတာဦးတည်ချက်။
တန်ဖိုးအတိုင်းအတာ- {0b=Rx (ဆိုလိုသည်မှာ အပ်လုဒ်လုပ်ခြင်း)၊ 1b=Tx (ဆိုလိုသည်မှာ ဒေါင်းလုဒ်လုပ်ခြင်း)}
tx_metadata_i[59]
tx_u_filterIndex 4 ထည့်သွင်းခြင်း။ IQ ဒေတာနှင့် လေမျက်နှာပြင်ကြားတွင် အသုံးပြုမည့် ချန်နယ်စစ်ထုတ်မှုအတွက် အညွှန်းတစ်ခု သတ်မှတ်သည်။
တန်ဖိုးအပိုင်းအခြား- {0000b-1111b}
tx_metadata_i[58:55]
tx_u_frameId 8 ထည့်သွင်းခြင်း။ 10 ms ဘောင်များအတွက် ကောင်တာတစ်ခု (ခြုံထည်ကာလ 2.56 စက္ကန့်)၊ အထူးသဖြင့် frameId=ဘောင်နံပါတ် modulo 256။
တန်ဖိုးအပိုင်းအခြား- {0000 0000b-1111 1111b}
tx_metadata_i[54:47]
tx_u_subframeId 4 ထည့်သွင်းခြင်း။ 1 ms ဘောင်အတွင်း 10 ms ဘောင်အတွက် ကောင်တာတစ်ခု။ တန်ဖိုးအပိုင်းအခြား- {0000b-1111b} tx_metadata_i[46:43]
tx_u_slotID 6 ထည့်သွင်းခြင်း။ ဤကန့်သတ်ချက်သည် 1 ms ဘောင်အတွင်း အထိုင်နံပါတ်ဖြစ်သည်။ subframe တစ်ခုရှိ slot အားလုံးကို ဤကန့်သတ်ချက်ဖြင့် ရေတွက်ပါသည်။
တန်ဖိုးအပိုင်းအခြား- {00 0000b-00 1111b=slotID၊ 01 0000b-11 1111b=Reserved}
tx_metadata_i[42:37]
tx_u_သင်္ကေတ 6 ထည့်သွင်းခြင်း။ အထိုင်တစ်ခုအတွင်း သင်္ကေတနံပါတ်တစ်ခုကို ခွဲခြားသတ်မှတ်သည်။ တန်ဖိုးအပိုင်းအခြား- {00 0000b-11 1111b} tx_metadata_i[36:31]
tx_u_sectionId 12 ထည့်သွင်းခြင်း။ sectionID သည် data နှင့်ဆက်စပ်နေသောသက်ဆိုင်ရာ C-plane message (နှင့် Section Type) သို့ U-plane data အပိုင်းများကို မြေပုံညွှန်းပေးပါသည်။
တန်ဖိုးအပိုင်းအခြား- {0000 0000 0000b-11111111 1111b}
tx_metadata_i[30:19]
tx_u_rb 1 ထည့်သွင်းခြင်း။ အရင်းအမြစ်ပိတ်ဆို့ခြင်းညွှန်ပြချက်။
အရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်းကို အသုံးပြုခြင်းရှိမရှိ သို့မဟုတ် အခြားအရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်းကို အသုံးပြုထားကြောင်း ဖော်ပြပါ။
တန်ဖိုးအပိုင်းအခြား- {0b=အသုံးပြုထားသော အရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်း၊ 1b=အသုံးပြုထားသော အခြားအရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်း}
tx_metadata_i[18]
tx_u_startPrb 10 ထည့်သွင်းခြင်း။ အသုံးပြုသူလေယာဉ်ဒေတာအပိုင်း၏ PRB စတင်သည်။
တန်ဖိုးအပိုင်းအခြား- {00 0000 0000b-11 1111 1111b}
tx_metadata_i[17:8]
tx_u_numPrb 8 ထည့်သွင်းခြင်း။ အသုံးပြုသူလေယာဉ်ဒေတာကဏ္ဍသည် တရားဝင်သည့် PRBs များကို သတ်မှတ်ပါ။ tx_metadata_i[7:0]
      တန်ဖိုးအပိုင်းအခြား- {0000 0001b-1111 1111b, 0000 0000b = သတ်မှတ်ထားသော subcarrier spacing (SCS) နှင့် carrier bandwidth ရှိ PRB များအားလုံး }  
tx_u_udCompHdr 8 ထည့်သွင်းခြင်း။ ဒေတာကဏ္ဍတစ်ခုရှိ သုံးစွဲသူဒေတာ၏ ချုံ့နည်းနှင့် IQ ဘစ်အကျယ်ကို သတ်မှတ်ပါ။ တန်ဖိုးအပိုင်းအခြား- {0000 0000b-1111 1111b} N/A (tx_udcomphdr_i)

ဇယား 14. rx_metadata_valid_i/o

အချက်ပြအမည်

Bitwidth ဦးတည်ချက် ဖော်ပြချက်

မက်တာဒေတာမြေပုံဆွဲခြင်း

rx_sec_hdr_valid 1 အထွက် rx_sec_hdr_valid သည် 1 ဖြစ်သောအခါ၊ U-plane အပိုင်းဒေတာအကွက်များသည် မှန်ကန်ပါသည်။
rx_sec_hdr_valid ကို အခိုင်အမာ အတည်ပြုပြီး၊ avst_sink_u_startofpacket နှင့် avst_sink_u_valid တို့နှင့် ထပ်တူပြုသောအခါ ဘုံခေါင်းစီး IE များသည် အကျုံးဝင်ပါသည်။
rx_sec_hdr_valid ကို အခိုင်အမာ အတည်ပြုပြီး၊ avst_sink_u_valid နှင့် ထပ်တူပြုသောအခါ ထပ်ခါတလဲလဲ အပိုင်း IE များသည် အကျုံးဝင်ပါသည်။
avst_sink_u_data တွင် ကဏ္ဍသစ် PRB အကွက်များကို ပံ့ပိုးရာတွင်၊ ကဏ္ဍအသစ် IEs များကို rx_sec_hdr_valid ဖြင့် အခိုင်အမာ ဖြည့်စွက်ပါ။
rx_metadata_valid_o

ဇယား 15. rx_metadata_o 128-bit အထွက်

အချက်ပြအမည် Bitwidth ဦးတည်ချက် ဖော်ပြချက်

မက်တာဒေတာမြေပုံဆွဲခြင်း

လက်ဝယ်ရှိတယ်။ 32 အထွက် လက်ဝယ်ရှိတယ်။ rx_metadata_o[127:96]
rx_u_seq_id 16 အထွက် eCPRI သယ်ယူပို့ဆောင်ရေး ခေါင်းစီးမှ ထုတ်ယူထားသည့် ပက်ကတ်၏ SeqID။ rx_metadata_o[95:80]
rx_u_pc_id 16 အထွက် eCPRI သယ်ယူပို့ဆောင်ရေးအတွက် PCID နှင့် RoE သယ်ယူပို့ဆောင်ရေးအတွက် RoEflowId rx_metadata_o[79:64]
လက်ဝယ်ရှိသည်။ 4 အထွက် လက်ဝယ်ရှိတယ်။ rx_metadata_o[63:60]
rx_u_data လမ်းညွှန် 1 အထွက် gNB ဒေတာဦးတည်ချက်။ တန်ဖိုးအပိုင်းအခြား- {0b=Rx (ဆိုလိုသည်မှာ အပ်လုဒ်လုပ်ခြင်း)၊ 1b=Tx (ဆိုလိုသည်မှာ ဒေါင်းလုဒ်လုပ်ခြင်း)} rx_metadata_o[59]
rx_u_filterIndex 4 အထွက် IQ ဒေတာနှင့် လေမျက်နှာပြင်ကြားတွင် အသုံးပြုရန် အညွှန်းတစ်ခုအား ချန်နယ်စစ်ထုတ်မှုတွင် သတ်မှတ်သည်။
တန်ဖိုးအပိုင်းအခြား- {0000b-1111b}
rx_metadata_o[58:55]
rx_u_frameId 8 အထွက် 10 ms ဘောင်များအတွက် ကောင်တာတစ်ခု (ခြုံထည်ကာလ 2.56 စက္ကန့်)၊ အထူးသဖြင့် frameId=ဘောင်နံပါတ် modulo 256။ တန်ဖိုးအပိုင်းအခြား- {0000 0000b-1111 1111b} rx_metadata_o[54:47]
rx_u_subframeId 4 အထွက် 1 ms ဘောင်အတွင်း 10ms ဘောင်အတွက် ကောင်တာတစ်ခု။ တန်ဖိုးအပိုင်းအခြား- {0000b-1111b} rx_metadata_o[46:43]
rx_u_slotID 6 အထွက် 1ms ဘောင်အတွင်း အထိုင်နံပါတ်။ subframe တစ်ခုရှိ slot အားလုံးကို ဤကန့်သတ်ချက်ဖြင့် ရေတွက်ပါသည်။ တန်ဖိုးအပိုင်းအခြား- {00 0000b-00 1111b=slotID၊ 01 0000b-111111b=Reserved} rx_metadata_o[42:37]
rx_u_symbolid 6 အထွက် အထိုင်တစ်ခုအတွင်း သင်္ကေတနံပါတ်တစ်ခုကို ခွဲခြားသတ်မှတ်သည်။
တန်ဖိုးအပိုင်းအခြား- {00 0000b-11 1111b}
rx_metadata_o[36:31]
rx_u_sectionId 12 အထွက် sectionID သည် data နှင့်ဆက်စပ်နေသောသက်ဆိုင်ရာ C-plane message (နှင့် Section Type) သို့ U-plane data အပိုင်းများကို မြေပုံညွှန်းပေးပါသည်။
တန်ဖိုးအပိုင်းအခြား- {0000 0000 0000b-1111 1111 1111b}
rx_metadata_o[30:19]
rx_u_rb 1 အထွက် အရင်းအမြစ်ပိတ်ဆို့ခြင်းညွှန်ပြချက်။
အရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်းကို အသုံးပြုခြင်းရှိမရှိ သို့မဟုတ် အခြားအရင်းအမြစ်တိုင်းကို အသုံးပြုထားကြောင်း ဖော်ပြသည်။
တန်ဖိုးအပိုင်းအခြား- {0b=အသုံးပြုထားသော အရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်း၊ 1b=အသုံးပြုထားသော အခြားအရင်းအမြစ်ပိတ်ဆို့ခြင်းတိုင်း}
rx_metadata_o[18]
rx_u_startPrb 10 အထွက် အသုံးပြုသူလေယာဉ်ဒေတာအပိုင်း၏ PRB စတင်သည်။
တန်ဖိုးအပိုင်းအခြား- {00 0000 0000b-11 1111 1111b}
rx_metadata_o[17:8]
rx_u_numPrb 8 အထွက် အသုံးပြုသူလေယာဉ်ဒေတာကဏ္ဍသည် တရားဝင်သည့် PRBs များကို သတ်မှတ်သည်။
တန်ဖိုးအပိုင်းအခြား- {0000 0001b-1111 1111b, 0000 0000b = သတ်မှတ်ထားသော SCS နှင့် ဝန်ဆောင်မှုပေးသူ ဘန်ဝဒ်ရှိ PRB များအားလုံး }
rx_metadata_o[7:0]
rx_u_udCompHdr 8 အထွက် ဒေတာကဏ္ဍတစ်ခုရှိ သုံးစွဲသူဒေတာ၏ ချုံ့နည်းနှင့် IQ ဘစ်အကျယ်ကို သတ်မှတ်သည်။
တန်ဖိုးအပိုင်းအခြား- {0000 0000b-1111 1111b}
N/A (rx_udcomphdr_o)

CSR Interface အချက်ပြမှုများ
ဇယား 16. CSR Interface အချက်ပြမှုများ

အချက်ပြအမည် အနံ ဦးတည်ချက်

ဖော်ပြချက်

csr_လိပ်စာ 16 ထည့်သွင်းခြင်း။ ဖွဲ့စည်းမှုမှတ်ပုံတင်လိပ်စာ။
csr_write 1 ထည့်သွင်းခြင်း။ Configuration register ရေးပြီး enable လုပ်ပါ။
csr_writedata 32 ထည့်သွင်းခြင်း။ Configuration register data ရေးပါ။
csr_readdata 32 အထွက် Configuration register data ကိုဖတ်ပါ။
csr_read 1 ထည့်သွင်းခြင်း။ Configuration register ဖတ်ပြီး enable လုပ်ပါ။
csr_readdata မှန်ကန်သည်။ 1 အထွက် ပြင်ဆင်သတ်မှတ်မှု မှတ်ပုံတင်ခြင်း အချက်အလက် မှန်ကန်ကြောင်း ဖတ်ရှုပါ။
csr_waitrequest 1 အထွက် ပြင်ဆင်သတ်မှတ်မှု မှတ်ပုံတင်ရန် တောင်းဆိုချက်ကို စောင့်ပါ။

Fronthaul Compression IP မှတ်ပုံတင်ခြင်းများ

control နှင့် status interface မှတဆင့် fronthaul compression လုပ်ဆောင်နိုင်စွမ်းကို ထိန်းချုပ်ပြီး စောင့်ကြည့်ပါ။
ဇယား ၁၇။ မြေပုံကို မှတ်ပုံတင်ပါ။

CSR_ADDRESS (Word Offset) မှတ်ပုံတင်အမည်
က0x0 compression_မုဒ်
က0x1 tx_error
က0x2 rx_error

ဇယား 18. compression_mode မှတ်ပုံတင်ပါ။

အနံ ဖော်ပြချက် သုံးစွဲခွင့်

HW တန်ဖိုးကို ပြန်လည်သတ်မှတ်ပါ။

၁၁:၄၂ လက်ဝယ်ရှိတယ်။ RO က0x0
၁၁:၄၂ လုပ်ဆောင်ချက်မုဒ်-
• 1'b0 သည် ငြိမ်ချုံ့မုဒ်ဖြစ်သည်။
• 1'b1 သည် ဒိုင်းနမစ်ချုံ့မုဒ်ဖြစ်သည်။
RW က0x0
၁၁:၄၂ Static user data compression header-
• 7:4 သည် udIqWidth ဖြစ်သည်။
- 4'b0000 သည် 16 bits ဖြစ်သည်။
- 4'b1111 သည် 15 bits ဖြစ်သည်။
-:
- 4'b0001 သည် 1 bit ဖြစ်သည်။
• 3:0 သည် udCompMeth ဖြစ်သည်။
- 4'b0000 သည် ချုံ့ခြင်းမဟုတ်ပါ။
- 4'b0001 သည် ပိတ်ဆို့နေသော ရေပေါ်အမှတ်ဖြစ်သည်။
- 4'b0011 သည် µ-ဥပဒေဖြစ်သည်။
• အခြားသူများ လက်ဝယ်ရှိသည်။
RW က0x0

Table 19. tx Error Register

အနံ ဖော်ပြချက် သုံးစွဲခွင့်

HW တန်ဖိုးကို ပြန်လည်သတ်မှတ်ပါ။

၁၁:၄၂ လက်ဝယ်ရှိတယ်။ RO က0x0
၁၁:၄၂ IqWidth မမှန်ကန်ပါ။ မမှန်ကန်သော သို့မဟုတ် ပံ့ပိုးမထားသော Iqwidth ကို တွေ့ရှိပါက IP သည် Iqwidth ကို 0 (16-bit Iqwidth) အဖြစ် သတ်မှတ်သည်။ RW1C က0x0
၁၁:၄၂ ချုံ့နည်း မမှန်ကန်ပါ။ IP သည် packet ကို လွှတ်ချလိုက်သည် ။ RW1C က0x0

Table 20. rx Error Register

အနံ ဖော်ပြချက် သုံးစွဲခွင့်

HW တန်ဖိုးကို ပြန်လည်သတ်မှတ်ပါ။

၁၁:၄၂ လက်ဝယ်ရှိတယ်။ RO က0x0
၁၁:၄၂ IqWidth မမှန်ကန်ပါ။ IP သည် packet ကို လွှတ်ချလိုက်သည် ။ RW1C က0x0
၁၁:၄၂ ချုံ့နည်း မမှန်ကန်ပါ။ IP သည် ချုံ့ခြင်းနည်းလမ်းကို အောက်ပါပုံသေပံ့ပိုးထားသော ချုံ့နည်းနည်းလမ်းအဖြစ် သတ်မှတ်သည်-
• block-floating point only ကိုဖွင့်ထားသည်- ပိတ်ဆို့-floating point သို့ မူရင်း။
• μ-law ကိုသာ ဖွင့်ထားသည်- ပုံသေ μ-law သို့။
• block-floating point နှင့် μ-law နှစ်ခုလုံးကို ဖွင့်ထားသည်- ပိတ်ဆို့-floating point ၏ မူရင်း။
RW1C က0x0

Fronthaul Compression Intel FPGA IPs အသုံးပြုသူလမ်းညွှန် မော်ကွန်း

ဤစာရွက်စာတမ်း၏ နောက်ဆုံးနှင့် ယခင်ဗားရှင်းများအတွက်၊ Fronthaul Compression Intel FPGA IP အသုံးပြုသူလမ်းညွှန်ကို ကိုးကားပါ။ IP သို့မဟုတ် ဆော့ဖ်ဝဲဗားရှင်းကို မဖော်ပြထားပါက၊ ယခင် IP သို့မဟုတ် ဆော့ဖ်ဝဲဗားရှင်းအတွက် အသုံးပြုသူလမ်းညွှန်ကို အကျုံးဝင်ပါသည်။

Fronthaul Compression Intel FPGA IP အသုံးပြုသူလမ်းညွှန်အတွက် စာရွက်စာတမ်း ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

စာရွက်စာတမ်းဗားရှင်း

Intel Quartus Prime ဗားရှင်း IP ဗားရှင်း

အပြောင်းအလဲများ

2022.08.08 21.4 1.0.1 ပြုပြင်ထားသော မက်တာဒေတာ အကျယ်အ၀န်း 0 မှ 0 (မက်တာဒေတာ ပေါက်များကို ပိတ်ရန်)။
2022.03.22 21.4 1.0.1 • ဖလှယ်ထားသော အချက်ပြဖော်ပြချက်များ-
— tx_avst_sink_data နှင့် tx_avst_source_data
— rx_avst_sink_data နှင့် rx_avst_source_data
•ထည့်ထားသည် စက်ပစ္စည်းပံ့ပိုးပေးသည့် မြန်နှုန်းအဆင့်များ စားပွဲ
•ထည့်ထားသည် စွမ်းဆောင်ရည်နှင့် အရင်းအမြစ်အသုံးပြုမှု
2021.12.07 21.3 1.0.0 မှာယူမှုကုဒ်ကို အပ်ဒိတ်လုပ်ထားသည်။
2021.11.23 21.3 1.0.0 ကနဦး ထုတ်ဝေမှု။

Intel ကော်ပိုရေးရှင်း။ မူပိုင်ခွင့်များရယူပြီး။ Intel၊ Intel လိုဂိုနှင့် အခြားသော Intel အမှတ်အသားများသည် Intel ကော်ပိုရေးရှင်း သို့မဟုတ် ၎င်း၏လုပ်ငန်းခွဲများ၏ အမှတ်တံဆိပ်များဖြစ်သည်။ Intel သည် Intel ၏ စံအာမခံချက်နှင့်အညီ ၎င်း၏ FPGA နှင့် တစ်ပိုင်းလျှပ်ကူးပစ္စည်းထုတ်ကုန်များ၏ စွမ်းဆောင်ရည်ကို လက်ရှိ သတ်မှတ်ချက်များအတိုင်း အာမခံထားသော်လည်း မည်သည့်ထုတ်ကုန်နှင့် ဝန်ဆောင်မှုများကိုမဆို အသိပေးခြင်းမရှိဘဲ အချိန်မရွေး အပြောင်းအလဲပြုလုပ်ပိုင်ခွင့်ကို လက်ဝယ်ရှိပါသည်။ Intel မှ စာဖြင့် အတိအလင်း သဘောတူထားသည့်အတိုင်း ဤနေရာတွင် ဖော်ပြထားသော အချက်အလက်၊ ထုတ်ကုန် သို့မဟုတ် ဝန်ဆောင်မှုကို အသုံးပြုခြင်း သို့မဟုတ် အသုံးပြုခြင်းမှ ဖြစ်ပေါ်လာသော တာဝန် သို့မဟုတ် တာဝန်ခံမှု မရှိဟု ယူဆပါသည်။ Intel သုံးစွဲသူများသည် ထုတ်ဝေထားသော အချက်အလက်များနှင့် ထုတ်ကုန် သို့မဟုတ် ဝန်ဆောင်မှုများအတွက် အမှာစာမတင်မီ နောက်ဆုံးဗားရှင်းကို ရယူရန် အကြံပြုအပ်ပါသည်။ *အခြားအမည်များနှင့် အမှတ်တံဆိပ်များကို အခြားသူများ၏ပိုင်ဆိုင်မှုအဖြစ် တောင်းဆိုနိုင်ပါသည်။

Intel လိုဂိုintel Fronthaul Compression FPGA IP အိုင်ကွန် ၂ အွန်လိုင်းဗားရှင်း
intel Fronthaul Compression FPGA IP အိုင်ကွန် ၂ တုံ့ပြန်ချက်ပေးပို့ပါ။
ID: 709301
UG-20346
ဗားရှင်း- 2022.08.08
ISO 9001:2015 မှတ်ပုံတင်ထားသည်။

စာရွက်စာတမ်းများ / အရင်းအမြစ်များ

intel Fronthaul Compression FPGA IP [pdf] အသုံးပြုသူလမ်းညွှန်
Fronthaul Compression FPGA IP၊ Fronthaul၊ Compression FPGA IP၊ FPGA IP
intel Fronthaul Compression FPGA IP [pdf] အသုံးပြုသူလမ်းညွှန်
UG-20346၊ 709301၊ Fronthaul Compression FPGA IP၊ Fronthaul FPGA IP၊ Compression FPGA IP၊ FPGA IP

ကိုးကား

မှတ်ချက်တစ်ခုချန်ထားပါ။

သင့်အီးမေးလ်လိပ်စာကို ထုတ်ပြန်မည်မဟုတ်ပါ။ လိုအပ်သောအကွက်များကို အမှတ်အသားပြုထားသည်။ *