Microsemi SmartFusion2 SoC FPGA Code Shadowing ti SPI Flash ka DDR Mémori
Mukadimah
Tujuan
Demo ieu kanggo alat SmartFusion®2 system-on-chip (SoC) field programmable gate array (FPGA). Éta nyayogikeun pitunjuk ngeunaan cara ngagunakeun desain rujukan anu cocog.
Hadirin anu dimaksad
Pituduh demo ieu dimaksudkeun pikeun:
- FPGA désainer
- désainer Embedded
- Desainer tingkat sistem
Rujukan
Tempo handap web kaca pikeun daptar lengkep sareng up-to-date dokuméntasi alat SmartFusion2:
http://www.microsemi.com/products/fpga-soc/soc-fpga/smartfusion2#documentation
Dokumén di handap ieu dirujuk dina pituduh demo ieu.
- UG0331: Pituduh Pamaké Subsistem Mikrokontroler SmartFusion2
- SmartFusion2 System Pangwangun Guide pamaké
SmartFusion2 SoC FPGA - Code Shadowing tina SPI Flash ka DDR Memory
Bubuka
Desain demo ieu nembongkeun kamampuhan alat SmartFusion2 SoC FPGA pikeun kode shadowing tina panganteur periferal serial (SPI) alat memori flash pikeun laju data ganda (DDR) sinkron memori aksés acak dinamis (SDRAM) jeung executing kodeu ti DDR SDRAM.
angka 1 nembongkeun diagram blok-tingkat luhur pikeun kode shadowing tina alat flash SPI ka memori DDR.
angka 1 • Top-Level Blok Diagram
Code shadowing nyaéta métode boot anu dipaké pikeun ngajalankeun hiji gambar ti memori éksternal, gancang, jeung volatile (DRAM). Ieu prosés nyalin kode tina mémori non-volatile kana mémori volatile pikeun palaksanaan.
Code shadowing diperlukeun nalika mémori non-volatile pakait sareng processor teu ngarojong aksés acak ka kode pikeun ngaéksekusi-di-tempat, atawa aya cukup non-volatile memori aksés acak. Dina aplikasi kinerja-kritis, laju palaksanaan bisa ningkat ku kode shadowing, dimana kode disalin ka RAM throughput luhur pikeun palaksanaan gancang.
Laju data tunggal (SDR) / kenangan DDR SDRAM dipaké dina aplikasi nu boga gambar laksana aplikasi badag sarta merlukeun kinerja luhur. Ilaharna, gambar laksana badag disimpen dina mémori non-volatile, kayaning lampu kilat NAND atawa lampu kilat SPI, sarta disalin ka memori volatile, kayaning memori SDR/DDR SDRAM, dina kakuatan up pikeun palaksanaan.
Alat FPGA SmartFusion2 SoC ngahijikeun lawon FPGA berbasis flash generasi kaopat, prosésor ARM® Cortex®-M3, sareng antarmuka komunikasi kinerja luhur dina hiji chip. Controllers memori speed tinggi dina alat SmartFusion2 SoC FPGA dipaké pikeun panganteur sareng memori DDR2 / DDR3 / LPDDR éksternal. DDR2 / DDR3 kenangan bisa dioperasikeun dina speed maksimum 333 MHz. Prosesor Cortex-M3 tiasa langsung ngajalankeun paréntah ti mémori DDR éksternal ngaliwatan subsistem mikrokontroler (MSS) DDR (MDDR). Controller cache FPGA sareng sasak MSS DDR nanganan aliran data pikeun pagelaran anu langkung saé.
Desain Sarat
meja 1 nembongkeun sarat desain pikeun demo ieu.
meja 1 • Sarat Desain
Sarat Desain | Katerangan |
Sarat Hardware | |
Kit Pangwangunan Maju SmartFusion2: • 12 V adaptor • FlashPro5 • USB A ka Mini - B kabel USB |
Rev A atanapi engké |
Desktop atanapi Laptop | Sistem Operasi Windows XP SP2 – 32-bit/64-bit Windows 7 Operating System – 32-bit/64-bit |
Sarat parangkat lunak | |
Libero® System-on-Chip (SoC) | v11.7 |
FlashPro Programming Software | v11.7 |
SoftConsole | v3.4 SP1* |
Supir PC | USB ka supir UART |
Microsoft .NET Framework 4 klien pikeun peluncuran demo GUI | _ |
Catetan: *Pikeun tutorial ieu, SoftConsole v3.4 SP1 dianggo. Pikeun ngagunakeun SoftConsole v4.0, tingali dina TU0546: SoftConsole v4.0 jeung Libero SoC v11.7 Tutorial. |
Démo Desain
Bubuka
Desain demo files sadia pikeun diundeur ti jalur handap dina Micro semi websitus:
http://soc.microsemi.com/download/rsc/?f=m2s_dg0386_liberov11p7_df
Desain demo files ngawengku:
- proyék Libero SoC
- programming STAPL files
- GUI dieksekusi
- Sampgambar aplikasi le
- Aksara linker
- Konfigurasi DDR files
- Readme.txt file
Tempo éta readme.txt file disadiakeun dina rarancang files pikeun struktur diréktori lengkep.
Katerangan
Desain demo ieu implements kode shadowing téhnik pikeun boot gambar aplikasi tina memori DDR. Desain ieu ogé nyadiakeun panganteur host leuwih SmartFusion2 SoC FPGA multi-mode universal Asynchronous / panarima sinkron / pamancar (MMUART) pikeun muka gambar laksana aplikasi target kana SPI flash disambungkeun ka panganteur MSS SPI0.
The code shadowing dilaksanakeun dina dua cara:
- Multi-stagmétode prosés boot e maké prosésor Cortex-M3
- Métode mesin boot hardware ngagunakeun lawon FPGA
Multi-Stage Métode Prosés Boot
Gambar aplikasi dijalankeun ti memori DDR éksternal dina dua boot s handaptages:
- Prosesor Cortex-M3 sapatu boot loader lemes tina mémori non-volatile anu dipasang (eNVM), anu ngalaksanakeun transfer gambar kode tina alat flash SPI ka mémori DDR.
- Prosesor Cortex-M3 boot gambar aplikasi tina mémori DDR.
Desain ieu ngalaksanakeun program bootloader pikeun ngamuat gambar laksana aplikasi target tina alat flash SPI ka memori DDR pikeun palaksanaan. Program bootloader ngajalankeun ti eNVM luncat kana aplikasi udagan disimpen dina mémori DDR sanggeus gambar aplikasi target disalin kana memori DDR.
angka 2 nembongkeun diagram blok detil rupa desain demo.
Gambar 2 • Code Shadowing – Multi Stage Boot Prosés Demo Blok Diagram
MDDR geus ngonpigurasi pikeun DDR3 beroperasi dina 320 MHz. "Lampiran: Konfigurasi DDR3" dina kaca 22 nembongkeun setélan konfigurasi DDR3. DDR geus ngonpigurasi saméméh executing kodeu aplikasi utama.
Bootloader
Bootloader ngalaksanakeun operasi ieu:
- Nyalin gambar aplikasi target tina mémori flash SPI ka mémori DDR.
- Remapping memori DDR dimimitian alamat tina 0xA0000000 mun 0x00000000 ku Konfigurasi sistem DDR_CR register.
- Initializing Cortex-M3 processor tumpukan pointer sakumaha per aplikasi target. Lokasi mimiti tabel vektor aplikasi target ngandung nilai pointer tumpukan. Tabel véktor aplikasi target sayogi ti alamat 0x00000000.
- Ngamuat counter program (PC) pikeun reset Handler tina aplikasi target pikeun ngajalankeun gambar aplikasi target tina mémori DDR. Reset handler tina aplikasi target sadia dina tabel vektor di alamat 0x00000004.
angka 3 nembongkeun desain demo.
angka 3 • Desain Aliran pikeun Multi-Stage Métode Prosés Boot
Métode Mesin Boot Hardware
Dina metoda ieu, Cortex-M3 langsung boot gambar aplikasi target ti memori DDR éksternal. Mesin boot hardware nyalin gambar aplikasi tina alat flash SPI ka memori DDR, saméméh ngaleupaskeun Cortex-M3 processor reset. Saatos ngabebaskeun reset, prosésor Cortex-M3 boot langsung tina mémori DDR. Metoda ieu merlukeun kirang waktos boot-up ti multi-stage prosés boot sakumaha eta avoids sababaraha boot stages jeung salinan gambar aplikasi ka memori DDR dina waktu kurang.
Desain demo ieu implements logika mesin boot dina lawon FPGA pikeun nyalin gambar laksana aplikasi target ti SPI flash ka memori DDR pikeun palaksanaan. Desain ieu ogé implements SPI flash loader, nu bisa dieksekusi ku processor Cortex-M3 pikeun muka aplikasi target laksana gambar kana alat flash SPI ngagunakeun panganteur host disadiakeun ngaliwatan SmartFusion2 SoC FPGA MMUART_0. DIP switch1 dina SmartFusion2 Advanced Development Kit bisa dipaké pikeun milih naha program alat flash SPI atawa ngaéksekusi kode tina memori DDR.
Lamun aplikasi target laksana sadia dina alat flash SPI, kode shadowing ti alat flash SPI ka memori DDR dimimitian dina alat power-up. Mesin boot initializes MDDR, salinan Gambar tina alat flash SPI ka memori DDR, sarta remaps spasi memori DDR 0x00000000 ku ngajaga processor Cortex-M3 di reset. Saatos mesin boot ngaleupaskeun Cortex-M3 reset, Cortex-M3 ngajalankeun aplikasi target tina mémori DDR.
FIC_0 geus ngonpigurasi dina modeu Budak pikeun ngakses MSS SPI_0 ti FPGA lawon AHB master. Antarbeungeut MDDR AXI (DDR_FIC) diaktipkeun pikeun ngaksés mémori DDR tina master AXI lawon FPGA.
angka 4 nembongkeun diagram blok detil rupa desain demo.
angka 4 • Code Shadowing - Hardware boot Engine Demo Blok Diagram
Boot Engine
Ieu bagian utama kode shadowing demo nu nyalin gambar aplikasi ti alat flash SPI ka memori DDR. Mesin boot ngalaksanakeun operasi di handap ieu:
- Initializing MDDR pikeun ngakses DDR3 di 320 MHz ku ngajaga processor Cortex-M3 dina reset.
- Nyalin gambar aplikasi target tina alat memori flash SPI ka memori DDR ngagunakeun master AXI dina lawon FPGA ngaliwatan panganteur MDDR AXI.
- Remapping memori DDR dimimitian alamat tina 0xA0000000 mun 0x00000000 ku nulis ka register sistem DDR_CR.
- Ngaleupaskeun reset kana prosésor Cortex-M3 pikeun boot tina mémori DDR.
angka 5 nembongkeun aliran design demo.
angka 5 • Top-Level Blok Diagram
angka 6 • Desain Aliran pikeun Métode Hardware boot Engine
Nyiptakeun Gambar Aplikasi Target pikeun Mémori DDR
Hiji gambar nu bisa dieksekusi tina mémori DDR diperlukeun pikeun ngajalankeun demo. Anggo pedaran linker "production-execute-in-place-externalDDR.ld". file anu kaasup kana rarancang files ngawangun gambar aplikasi. Pedaran linker file ngahartikeun memori DDR dimimitian alamat salaku 0x00000000 saprak bootloader / mesin boot ngalakukeun memori DDR remapping tina 0xA0000000 mun 0x00000000. Skrip linker nyiptakeun gambar aplikasi sareng petunjuk, data, sareng bagian BSS dina mémori anu alamat awalna 0x00000000. Hiji lampu-emitting diode (LED) basajan blinking, timer jeung switch dumasar gambar aplikasi generasi interrupt file disadiakeun pikeun demo ieu.
SPI Flash Loader
SPI flash loader dilaksanakeun pikeun ngamuat memori flash SPI on-board kalawan gambar aplikasi target laksana ti PC host ngaliwatan panganteur MMUART_0. processor Cortex-M3 ngajadikeun panyangga pikeun data datang ngaliwatan MMUART_0 panganteur na initiates DMA periferal (PDMA) pikeun nulis data buffered kana flash SPI ngaliwatan MSS_SPI0.
Ngajalankeun Demo
demo nembongkeun kumaha carana ngamuat gambar aplikasi dina flash SPI sarta ngaéksekusi éta gambar aplikasi ti memori DDR éksternal. Eta nyadiakeun exampgambar aplikasi "sample_image_DDR3.bin”. Gambar ieu nunjukkeun pesen wilujeng sumping sareng pesen interrupt timer dina konsol serial sareng kedip-kedip LED1 ka LED8 dina Kit Pangembangan Advanced SmartFusion2. Pikeun ningali pesen ngaganggu GPIO dina konsol serial, pencét SW2 atanapi SW3 switch.
Nyetél Desain Demo
Léngkah-léngkah ieu ngajelaskeun kumaha nyetél demo pikeun papan Kit Pangembangan Lanjutan SmartFusion2:
- Sambungkeun Host PC ka J33 Panyambung ngagunakeun USB A ka kabel mini-B. Supir sasak USB ka UART otomatis dideteksi. Pariksa upami deteksi dilakukeun dina manajer alat sapertos anu dipidangkeun dina Gambar 7.
- Upami panggerak USB teu otomatis dideteksi, pasang panggerak USB.
- Pikeun komunikasi terminal serial ngaliwatan kabel FTDI mini USB, install supir FTDI D2XX. Unduh panggerak sareng pituduh pamasangan ti:
http://www.microsemi.com/soc/documents/CDM_2.08.24_WHQL_Certified.zip.
angka 7 • USB ka UART Bridge Supir
- Sambungkeun jumper dina papan SmartFusion2 Advanced Development Kit, ditémbongkeun saperti dina Table 2.
Awas: Pindah OFF switch catu daya, SW7 bari nyambungkeun jumpers.
meja 2 • SmartFusion2 Advanced Development Kit Jumper SetélanJumper Pin (Ti) Pin (Ka) Koméntar J116, J353, J354, J54 1 2 Ieu mangrupikeun setélan jumper standar tina Advanced Development Kit Board. Pastikeun jumpers ieu diatur sasuai. J123 2 3 J124, J121, J32 1 2 JTAG programming ngaliwatan FTDI j118, j119 1 2 Programming SPI Flash - Dina SmartFusion2 Advanced Development Kit, sambungkeun catu daya ka konektor J42.
angka 8. nembongkeun setelan dewan pikeun ngajalankeun kode shadowing ti SPI flash mun DDR3 demo pa SmartFusion2 Advanced Development Kit.
angka 8 • SmartFusion2 Advanced Development Kit Setup
SPI Flash Loader jeung Code Shadowing Demo GUI
GUI diperlukeun pikeun ngajalankeun kode shadowing demo. SPI Flash Loader sarta Code Shadowing Demo GUI mangrupakeun panganteur pamaké grafis basajan anu dijalankeun dina PC host pikeun program flash SPI tur ngajalankeun kode shadowing demo dina SmartFusion2 Advanced Development Kit. UART nyaéta protokol komunikasi antara PC host sareng SmartFusion2 Advanced Development Kit. Éta ogé nyayogikeun bagian Konsol Serial pikeun nyitak pesen debug anu ditampi tina aplikasi dina antarmuka UART.
angka 9. nembongkeun SPI Flash Loader na Code Shadowing Demo Jandela.
angka 9 • SPI Flash Loader jeung Code Shadowing Demo Jandela
GUI ngadukung fitur-fitur ieu:
- Program SPI Flash: Program gambar file kana lampu kilat SPI.
- Program sareng Code Shadowing ti SPI Flash to DDR: Program gambar file kana flash SPI, nyalin kana mémori DDR, jeung sapatu gambar tina mémori DDR.
- Program sareng Code Shadowing tina SPI Flash ka SDR: Program gambar file kana lampu kilat SPI, nyalin kana mémori SDR, sareng boot gambar tina mémori SDR.
- Kode Shadowing mun DDR: Nyalin gambar aya file ti SPI flash ka memori DDR jeung sapatu gambar tina memori DDR.
- Code Shadowing ka SDR: Nyalin gambar anu aya file ti SPI flash ka memori SDR jeung sapatu gambar tina mémori SDR. Klik Pitulung pikeun inpo nu langkung lengkep ihwal GUI.
Ngajalankeun Desain Demo pikeun Multi-Stage Métode Prosés Boot
Léngkah di handap ieu ngajelaskeun kumaha ngajalankeun desain demo pikeun multi-stagMétode prosés boot e:
- Pindah ON saklar catu daya, SW7.
- Program alat SmarFusion2 SoC FPGA kalayan program file disadiakeun dina rarancang files (SF2_CodeShadowing_DDR3_DF\Programming Files\MultiStageBoot_meothod\CodeShadowing_top.stp ngagunakeun software desain FlashPro).
- Jalankeun SPI Flash Loader sareng Code Shadowing Demo GUI executable file sadia dina rarancang files (SF2_CodeShadowing_DDR3_DF\GUI Executable\SF2_FlashLoader.exe).
- Pilih port COM anu pas (nu nunjukkeun supir Serial USB) tina daptar turun-handap COM Port.
- Klik Sambungkeun. Sanggeus nyieun sambungan, Connect robah jadi Pegatkeun.
- Klik Kotektak pikeun milih example target gambar laksana file disadiakeun kalawan desain files
(SF2_CodeShadowing_DDR3_DF/Sample Aplikasi Gambar / sample_image_DDR3.bin).
Catetan: Pikeun ngahasilkeun bin gambar aplikasi file, tingali "Lampiran: Ngahasilkeun Executable Bin File” dina kaca 25. - Tetep alamat awal memori flash SPI salaku standar 0x00000000.
- Pilih Program sareng Code Shadowing tina SPI Flash to DDR pilihan.
- Klik Mimitian ditémbongkeun saperti dina Gambar 10 pikeun muka gambar laksana kana flash SPI jeung kode shadowing tina memori DDR.
angka 10 • Mimitian Demo
- Upami alat FPGA SmartFusion2 SoC diprogram ku STAPL file dimana MDDR henteu dikonpigurasi pikeun mémori DDR teras nunjukkeun pesen kasalahan, sapertos anu dipidangkeun dina Gambar 11.
angka 11 • Alat salah atawa Pesen Pilihan
- Bagian Konsol Serial dina GUI nembongkeun seratan debug tur mimitian program SPI flash on hasil mupus flash SPI. Gambar 12 nembongkeun status tulisan flash SPI
angka 12 • Flash Loading
- Nalika program SPI flash suksés, bootloader anu dijalankeun dina SmartFusion2 SoC FPGA nyalin gambar aplikasi tina lampu kilat SPI kana mémori DDR sareng boot gambar aplikasi. Lamun gambar disadiakeun sample_image_DDR3.bin dipilih, konsol serial nembongkeun pesen wilujeng sumping, switch interrupt sarta timer interupsi seratan ditémbongkeun saperti dina Gambar 13 di kaca 18 jeung Gambar 14 di kaca 18. A ngajalankeun pola LED dipintonkeun dina LED1 mun LED8 on SmartFusion2 Development Advanced. Kit.
- Pencét saklar SW2 sareng SW3 pikeun ningali pesen interupsi dina konsol serial.
angka 13 • Ngajalankeun Gambar Target Aplikasi ti DDR3 Mémori
angka 14 • Timer na ngaganggu Messages dina Konsol Serial
Ngajalankeun Desain Métode Hardware Boot Engine
Léngkah-léngkah di handap ieu ngajelaskeun kumaha ngajalankeun desain metodeu mesin boot hardware:
- Pindah ON saklar catu daya, SW7.
- Program alat SmarFusion2 SoC FPGA kalayan program file disadiakeun dina rarancang files (SF2_CodeShadowing_DDR3_DF\Programming
Files\HWBootEngine_method\CodeShadowing_Fabric.stp ngagunakeun software desain FlashPro). - Pikeun program SPI Flash ngajadikeun DIP pindah SW5-1 ka posisi ON. Pilihan ieu ngajadikeun pikeun boot Cortex-M3 ti eNVM. Pencét SW6 pikeun ngareset alat SmartFusion2.
- Jalankeun SPI Flash Loader sareng Code Shadowing Demo GUI executable file sadia dina rarancang files (SF2_CodeShadowing_DDR3_DF\GUI Executable\SF2_FlashLoader.exe).
- Pilih port COM anu pas (nu nunjukkeun supir Serial USB) tina daptar turun-handap COM Port.
- Klik Sambungkeun. Sanggeus nyieun sambungan, Connect robah jadi Pegatkeun.
- Klik Kotektak pikeun milih example target gambar laksana file disadiakeun kalawan desain files
(SF2_CodeShadowing_DDR3_DF/Sample Aplikasi Gambar / sample_image_DDR3.bin).
Catetan: Pikeun ngahasilkeun bin gambar aplikasi file, tingali "Lampiran: Ngahasilkeun Executable Bin File” dina kaca 25. - Pilih pilihan Hardware Boot Engine dina Métode Shadowing Kode.
- Pilih pilihan Program SPI Flash tina menu Pilihan.
- Klik Mimitian, ditémbongkeun saperti dina Gambar 15 pikeun muka gambar laksana kana flash SPI.
angka 15 • Mimitian Demo
- Bagian Konsol Serial dina GUI nunjukkeun pesen debug sareng status tulisan lampu kilat SPI, sapertos anu dipidangkeun dina Gambar 16.
angka 16 • Flash Loading
- Saatos program SPI flash suksés, robah DIP switch SW5-1 ka posisi OFF. Pilihan ieu ngajantenkeun prosésor Cortex-M3 tina mémori DDR.
- Pencét SW6 pikeun ngareset alat SmartFusion2. Mesin boot nyalin gambar aplikasi tina flash SPI kana mémori DDR jeung ngaleupaskeun reset ka Cortex-M3, nu boot gambar aplikasi tina memori DDR. Upami gambar anu disayogikeun "sample_image_DDR3.bin" dimuat kana lampu kilat SPI, konsol serial nembongkeun pesen wilujeng sumping, switch ngaganggu (pencét SW2 atanapi SW3) jeung pesen timer interupsi ditémbongkeun saperti dina Gambar 17 sarta ngajalankeun pola LED dipintonkeun dina LED1 mun LED8 dina SmartFusion2 Advanced. Kit ngembangkeun.
angka 17 • Ngajalankeun Gambar Target Aplikasi ti DDR3 Mémori
kacindekan
Demo ieu nunjukkeun kamampuan alat SmartFusion2 SoC FPGA pikeun ngahubungkeun sareng mémori DDR sareng ngajalankeun gambar anu tiasa dieksekusi tina mémori DDR ku cara ngabayangkeun kode tina alat mémori flash SPI. Éta ogé nunjukkeun dua metode palaksanaan bayangan kode dina alat SmartFusion2.
Appendix: Konfigurasi DDR3
Inohong di handap nembongkeun setélan konfigurasi DDR3.
angka 18 • Umum DDR Konfigurasi Setélan
angka 19 • DDR Memory Initialization Setélan
angka 20 • DDR Memori Timing Setélan
Appendix: Ngahasilkeun Executable Bin File
Bin laksana file diperlukeun program SPI flash pikeun ngajalankeun kode shadowing demo. Pikeun ngahasilkeun bin laksana file ti "sample_image_DDR3" Soft Console, laksanakeun léngkah-léngkah ieu:
- Ngawangun proyék Soft Console sareng script linker production-execute-in-place-external DDR.
- Tambahkeun jalur instalasi Soft Console, contonaample, C:\Microsemi\Libero_v11.7\SoftConsole\Sourcery-G++\bin, kana 'Variabel Lingkungan' ditémbongkeun saperti dina Gambar 21.
angka 21 • Nambahkeun jalur instalasi konsol lemes
- Klik dua kali bets file Bin-File-Generator.bat ayana di:
SoftConsole / CodeShadowing_MSS_CM3 / Sampfolder le_image_DDR3, ditémbongkeun saperti dina Gambar 22.
angka 22 • Bin File Generator
- Bin-File-Generator nyiptakeun sample_image_DDR3.bin file.
Riwayat révisi
Tabel di handap nembongkeun parobahan penting anu dilakukeun dina dokumén ieu pikeun unggal révisi.
Révisi | Parobahan |
Révisi 7 (Maret 2016) |
Diropéa dokumén pikeun release software Libero SoC v11.7 (SAR 77816). |
Révisi 6 (Oktober 2015) |
Diropéa dokumén pikeun release software Libero SoC v11.6 (SAR 72424). |
Révisi 5 (Séptémber 2014) |
Diropéa dokumén pikeun release software Libero SoC v11.4 (SAR 60592). |
Révisi 4 (Mei 2014) |
Diropéa dokumén pikeun release software Libero SoC 11.3 (SAR 56851). |
Révisi 3 (Désémber 2013) |
Diropéa dokumén pikeun release software Libero SoC v11.2 (SAR 53019). |
Révisi 2 (Mei 2013) |
Diropéa dokumén pikeun release software Libero SoC v11.0 (SAR 47552). |
Révisi 1 (Maret 2013) |
Diropéa dokumén pikeun release software Libero SoC v11.0 béta SP1 (SAR 45068). |
Rojongan produk
Microsemi SoC Products Group nyokong produkna sareng sababaraha jasa dukungan, kalebet Layanan Pelanggan, Pusat Dukungan Téknis Pelanggan, a websitus, surat éléktronik, sareng kantor penjualan sadunya. Lampiran ieu ngandung inpormasi ngeunaan ngahubungan Microsemi SoC Products Group sareng nganggo jasa dukungan ieu.
Palayanan palanggan
Kontak Service Palanggan pikeun rojongan produk non-teknis, kayaning harga produk, upgrades produk, update informasi, status pesenan, jeung otorisasina.
- Ti Amérika Kalér, nelepon 800.262.1060
- Ti sakuliah dunya, nelepon 650.318.4460
- Fax, ti mana waé di dunya, 408.643.6913
Customer Téknis Rojongan Center
Microsemi SoC Products Group staffs Pusat Dukungan Téknis Pelanggan sareng insinyur anu terampil anu tiasa ngabantosan ngajawab patarosan hardware, software, sareng desain anjeun ngeunaan Produk Microsemi SoC. Pusat Pangrojong Téknis Pelanggan nyéépkeun waktos anu ageung pikeun nyiptakeun catetan aplikasi, jawaban kana patarosan siklus desain umum, dokuméntasi masalah anu dipikanyaho, sareng sagala rupa FAQ. Janten, sateuacan ngahubungi kami, mangga buka sumber online kami. Sigana pisan kami parantos ngajawab patarosan anjeun.
Bantosan Téknis
Pikeun Rojongan Produk Microsemi SoC, kunjungan
http://www.microsemi.com/products/fpga-soc/design-support/fpga-soc-support.
Websitus
Anjeun tiasa ngotéktak rupa-rupa inpormasi téknis sareng non-teknis dina halaman utama Microsemi SoC Products Group, di http://www.microsemi.com/products/fpga-soc/fpga-and-soc.
Ngahubungan Pusat Rojongan Téknis Pelanggan
Insinyur anu terampil pisan staf Pusat Rojongan Téknis. Pusat Dukungan Téknis tiasa dikontak ku email atanapi ngalangkungan Microsemi SoC Products Group websitus.
Surélék
Anjeun tiasa ngahubungkeun patarosan téknis anjeun ka alamat email kami sareng nampi jawaban deui ku email, fax, atanapi telepon. Ogé, upami anjeun gaduh masalah desain, anjeun tiasa email desain anjeun files pikeun nampa bantuan. Urang terus ngawas akun surelek sapopoe. Nalika ngirim pamundut anjeun ka kami, punten pastikeun kalebet nami lengkep anjeun, nami perusahaan, sareng inpormasi kontak anjeun pikeun ngolah pamundut anjeun sacara efisien.
Alamat email dukungan téknis nyaéta soc_tech@microsemi.com.
Kasus abdi
Palanggan Microsemi SoC Products Group tiasa ngalebetkeun sareng ngalacak kasus téknis sacara online ku jalan ka My Cases.
Luar AS
Konsumén anu peryogi bantosan di luar zona waktos AS tiasa ngahubungi dukungan téknis via email (soc_tech@microsemi.com) atanapi ngahubungan kantor penjualan lokal. Didatangan Ngeunaan Kami pikeun daptar kantor penjualan sareng kontak perusahaan.
Rojongan Téknis ITAR
Kanggo dukungan téknis ngeunaan RH sareng RT FPGAs anu diatur ku International Traffic in Arms Regulations (ITAR), hubungi kami via soc_tech@microsemi.com. Alternatipna, dina Kasus Kuring, pilih Sumuhun dina daptar turun-handap ITAR. Pikeun daptar lengkep ngeunaan Microsemi FPGAs ITAR-diatur, buka ITAR web kaca.
Markas Perusahaan Microsemi
Hiji Perusahaan, Aliso Viejo,
CA 92656 AS
Di AS: +1 (800)
713-4113 Luar
AS: +1 949-380-6100
Penjualan: +1 949-380-6136
Fax: +1 949-215-4996
Surélék: sales.support@microsemi.com
© 2016 Microsemi Corporation.
Sadaya hak disimpen. Microsemi sareng logo Microsemi mangrupikeun mérek dagang Microsemi Corporation.
Sadaya merek dagang sareng merek jasa sanés mangrupikeun hak milik nu gaduhna.
Microsemi Corporation (Nasdaq: MSCC) nawiskeun portopolio komprehensif ngeunaan semikonduktor sareng solusi sistem pikeun komunikasi, pertahanan & kaamanan, aeroangkasa sareng pasar industri. Produk kaasup-kinerja tinggi na radiasi-hardened analog dicampur-sinyal terpadu sirkuit, FPGAs, SoCs na ASICs; produk manajemén kakuatan; waktos sareng alat singkronisasi sareng solusi waktos anu tepat, netepkeun standar dunya pikeun waktos; alat ngolah sora; solusi RF; komponén diskrit; panyimpen perusahaan sareng solusi komunikasi, téknologi kaamanan sareng anti-t scalableamper produk; solusi Ethernet; Power-over-Ethernet ICs sareng midspans; kitu ogé kamampuhan design custom sarta jasa. Microsemi kantor pusatna di Aliso Viejo, Calif, sareng gaduh sakitar 4,800 karyawan sacara global. Diajar langkung seueur di www.microsemi.com.
Microsemi henteu ngajamin, ngagambarkeun, atanapi ngajamin ngeunaan inpormasi anu aya di dieu atanapi kasesuaian produk sareng jasana pikeun tujuan anu khusus, atanapi Microsemi henteu nanggung tanggung jawab naon waé anu timbul tina aplikasi atanapi panggunaan produk atanapi sirkuit. Produk anu dijual di handap ieu sareng produk anu sanés anu dijual ku Microsemi parantos tunduk kana tés kawates sareng henteu kedah dianggo babarengan sareng alat atanapi aplikasi anu penting pikeun misi. Sakur spésifikasi kinerja dipercaya tiasa dipercaya tapi henteu diverifikasi, sareng Meuli kedah ngalaksanakeun sareng ngalengkepan sadaya kinerja sareng uji produk anu sanés, nyalira sareng sareng, atanapi dipasang dina, produk akhir. Anu mésér henteu kedah ngandelkeun data sareng spésifikasi kinerja atanapi parameter anu disayogikeun ku Microsemi. Tanggung jawab Meuli pikeun sacara mandiri nangtukeun kasesuaian produk naon waé sareng pikeun nguji sareng pariksa anu sami. Inpormasi anu disayogikeun ku Microsemi di handap ieu disayogikeun "sakumaha aya, dimana aya" sareng sadaya kalepatan, sareng sadayana résiko anu aya hubunganana sareng inpormasi sapertos kitu sadayana sareng Meuli. Microsemi henteu masihan, sacara eksplisit atanapi implisit, ka pihak mana waé hak patén, lisénsi, atanapi hak IP anu sanés, naha ngeunaan inpormasi sapertos kitu atanapi naon waé anu dijelaskeun ku inpormasi sapertos kitu. Inpormasi anu disayogikeun dina dokumén ieu mangrupikeun milik Microsemi, sareng Microsemi ngagaduhan hak pikeun ngarobih inpormasi dina dokumén ieu atanapi produk sareng jasa iraha waé tanpa aya bewara.
Dokumén / Sumberdaya
![]() |
Microsemi SmartFusion2 SoC FPGA Code Shadowing ti SPI Flash ka DDR Mémori [pdf] Buku Panduan Pamilik SmartFusion2 SoC FPGA Code Shadowing tina SPI Flash ka DDR Memory, SmartFusion2 SoC, FPGA Code Shadowing tina SPI Flash ka DDR Memory, Flash ka DDR Memory |