Microsemi SmartFusion2 SoC FPGA ڪوڊ شيڊونگ SPI فليش کان DDR ياداشت تائين
اڳڪٿي
مقصد
هي ڊيمو SmartFusion®2 سسٽم-آن-چپ (SoC) فيلڊ پروگرامبل گيٽ ايري (FPGA) ڊوائيسز لاءِ آهي. اهو لاڳاپيل ريفرنس ڊيزائن کي ڪيئن استعمال ڪرڻ تي هدايتون ڏئي ٿو.
مطلوب سامعين
هي ڊيمو گائيڊ لاء مقصد آهي:
- FPGA ڊيزائنرز
- شامل ٿيل ڊيزائنرز
- سسٽم-سطح ڊيزائنرز
حوالو
هيٺيون ڏسو web SmartFusion2 ڊوائيس دستاويزن جي مڪمل ۽ تازه ترين لسٽنگ لاءِ صفحو:
http://www.microsemi.com/products/fpga-soc/soc-fpga/smartfusion2#documentation
هيٺ ڏنل دستاويز هن ڊيمو گائيڊ ۾ ڏنل آهن.
- UG0331: SmartFusion2 Microcontroller Subsystem User Guide
- SmartFusion2 سسٽم بلڊر يوزر گائيڊ
SmartFusion2 SoC FPGA - ڪوڊ شيڊنگ SPI فليش کان DDR ياداشت تائين
تعارف
هي ڊيمو ڊيزائن ڏيکاري ٿو SmartFusion2 SoC FPGA ڊيوائس صلاحيتون ڪوڊ شيڊنگ لاءِ سيريل پرفيرل انٽرفيس (SPI) فليش ميموري ڊيوائس کان ڊبل ڊيٽا ريٽ (DDR) سنڪرونس ڊائنامڪ رينڊم رسائي ميموري (SDRAM) ۽ ڪوڊ کي ڊي ڊي آر SDRAM مان عمل ڪرڻ.
شڪل 1 SPI فليش ڊيوائس کان DDR ميموري تائين ڪوڊ شيڊنگ لاءِ مٿين سطح واري بلاڪ ڊاگرام ڏيکاري ٿو.
شڪل 1 • مٿين سطح جي بلاڪ ڊاگرام
ڪوڊ شيڊنگ هڪ بوٽنگ طريقو آهي جيڪو استعمال ڪيو ويندو آهي هڪ تصوير کي خارجي، تيز، ۽ غير مستحڪم ياداشتن (DRAM) مان هلائڻ لاء. اهو عمل آهي ڪوڊ کي نقل ڪرڻ جو عمل غير مستحڪم ميموري کان غير مستحڪم ياداشت تي عمل لاءِ.
ڪوڊ شيڊنگ جي ضرورت پوندي آهي جڏهن پروسيسر سان لاڳاپيل غير مستحڪم ميموري ڪوڊ تائين بي ترتيب رسائي جي مدد نه ڪندي آهي ايگزيڪيوٽو-ان-جڳه لاءِ، يا اتي ڪافي غير مستحڪم بي ترتيب رسائي ميموري نه آهي. ڪارڪردگي-نازڪ ايپليڪيشنن ۾، عملدرآمد جي رفتار کي ڪوڊ شيڊنگ ذريعي بهتر ڪري سگهجي ٿو، جتي ڪوڊ تيز رفتار تي عمل ڪرڻ لاء اعلي throughput RAM تي نقل ڪيو ويندو آهي.
سنگل ڊيٽا جي شرح (SDR) / DDR SDRAM ياداشتون ايپليڪيشنن ۾ استعمال ٿينديون آهن جن ۾ وڏي ايپليڪيشن قابل عمل تصوير آهي ۽ اعلي ڪارڪردگي جي ضرورت هوندي آهي. عام طور تي، وڏيون ايگزيڪيوٽيبل تصويرون غير مستحڪم ميموري ۾ محفوظ ڪيون وينديون آهن، جهڙوڪ NAND فليش يا SPI فليش، ۽ نقل ڪيون وينديون آهن غير مستحڪم ميموري، جهڙوڪ SDR/DDR SDRAM ميموري، پاور اپ تي عملدرآمد لاءِ.
SmartFusion2 SoC FPGA ڊوائيس چوٿين نسل جي فليش تي ٻڌل FPGA ڪپڙو، هڪ ARM® Cortex®-M3 پروسيسر، ۽ هڪ واحد چپ تي اعلي ڪارڪردگي ڪميونيڪيشن انٽرفيس کي ضم ڪن ٿا. تيز رفتار ميموري ڪنٽرولرز SmartFusion2 SoC FPGA ڊوائيسز ۾ استعمال ڪيا ويندا آهن ٻاهرين DDR2/DDR3/LPDDR ياداشتن سان انٽرفيس ڪرڻ لاءِ. DDR2/DDR3 ياداشتون 333 MHz جي وڌ ۾ وڌ رفتار تي هلائي سگھجن ٿيون. Cortex-M3 پروسيسر سڌو سنئون هلائي سگھي ٿو خارجي DDR ميموري مان مائڪرو ڪنٽرولر سب سسٽم (MSS) DDR (MDDR) ذريعي. FPGA ڪيش ڪنٽرولر ۽ MSS DDR پل بهتر ڪارڪردگي لاء ڊيٽا جي وهڪري کي سنڀاليندو آهي.
ڊيزائن گهرجون
جدول 1 ڏيکاري ٿو هن ڊيم لاءِ ڊيزائن جون گهرجون.
ٽيبل 1 • ڊيزائن جي گهرج
ڊيزائن جي گهرج | وصف |
هارڊويئر جي گهرج | |
SmartFusion2 ترقي يافته ترقي کٽ: • 12 V اڊاپٽر FlashPro5 USB A کان ميني - B USB ڪيبل |
Rev A يا بعد ۾ |
ڊيسڪ ٽاپ يا ليپ ٽاپ | ونڊوز XP SP2 آپريٽنگ سسٽم – 32-bit/64-bit ونڊوز 7 آپريٽنگ سسٽم – 32-bit/64-bit |
سافٽ ويئر جي گهرج | |
Libero® سسٽم-آن-چپ (SoC) | v11.7 |
FlashPro پروگرامنگ سافٽ ويئر | v11.7 |
SoftConsole | v3.4 SP1* |
پي سي ڊرائيور | USB کان UART ڊرائيور |
Microsoft .NET فريم ورڪ 4 ڪلائنٽ ڊيمو GUI لانچ ڪرڻ لاءِ | _ |
نوٽ: *هن سبق لاءِ، SoftConsole v3.4 SP1 استعمال ڪيو ويو آهي. SoftConsole v4.0 استعمال ڪرڻ لاء، ڏسو TU0546: SoftConsole v4.0 ۽ Libero SoC v11.7 سبق. |
ڊيمو ڊيزائن
تعارف
ڊيمو ڊيزائن files هيٺ ڏنل واٽ تان ڊائون لوڊ لاءِ موجود آهن مائڪرو سيمي ۾ webسائيٽ:
http://soc.microsemi.com/download/rsc/?f=m2s_dg0386_liberov11p7_df
ڊيمو ڊيزائن files شامل آهن:
- Libero SoC پروجيڪٽ
- STAPL پروگرامنگ files
- GUI قابل عمل
- Sampلي ايپليڪيشن تصويرون
- لنڪر اسڪرپٽ
- DDR ترتيب files
- Readme.txt file
readme.txt ڏسو file ڊزائين ۾ مهيا ڪيل files مڪمل ڊاريڪٽري جي جوڙجڪ لاء.
وصف
هي ڊيمو ڊزائين ڊي ڊي آر ميموري مان ايپليڪيشن تصوير کي بوٽ ڪرڻ لاء ڪوڊ شيڊنگ ٽيڪنڪ لاڳو ڪري ٿو. هي ڊيزائن SmartFusion2 SoC FPGA ملٽي موڊ يونيورسل ايسينڪرونس/ هم وقت ساز رسيور/ ٽرانسميٽر (MMUART) تي ميزبان انٽرفيس پڻ مهيا ڪري ٿو ٽارگيٽ ايپليڪيشن ايگزيڪيوٽيبل تصوير کي MSS SPI0 انٽرفيس سان ڳنڍيل SPI فليش ۾ لوڊ ڪرڻ لاءِ.
ڪوڊ شيڊنگ کي هيٺين ٻن طريقن سان لاڳو ڪيو ويو آهي:
- ملٽي-ايسtagاي بوٽ پروسيس جو طريقو Cortex-M3 پروسيسر استعمال ڪندي
- هارڊويئر بوٽ انجڻ جو طريقو FPGA ڪپڙو استعمال ڪندي
ملٽي-ايسtagاي بوٽ پروسيس جو طريقو
اپليڪيشن جي تصوير هيٺ ڏنل ٻن بوٽن ۾ ٻاهرين DDR ياداشتن مان هلائي وئي آهيtages:
- Cortex-M3 پروسيسر نرم بوٽ لوڊر کي ايمبيڊڊ نان وولٽائل ميموري (eNVM) مان بوٽ ڪري ٿو، جيڪو SPI فليش ڊيوائس کان DDR ميموري ۾ ڪوڊ تصوير جي منتقلي کي انجام ڏئي ٿو.
- Cortex-M3 پروسيسر DDR ميموري مان ايپليڪيشن تصوير کي بوٽ ڪري ٿو.
هي ڊيزائن هڪ بوٽ لوڊر پروگرام کي لاڳو ڪري ٿو ٽارگيٽ ايپليڪيشن ايگزيڪيوٽيبل تصوير کي لوڊ ڪرڻ لاءِ SPI فليش ڊيوائس کان ڊي ڊي آر ميموري تي عملدرآمد لاءِ. eNVM کان ھلندڙ بوٽ لوڊر پروگرام ڊي ڊي آر ميموري ۾ ذخيرو ٿيل ٽارگيٽ ايپليڪيشن ڏانھن ٽپو ڏئي ٿو، ھدف ايپليڪيشن تصوير کي ڊي ڊي آر ميموري ۾ نقل ڪرڻ کان پوء.
شڪل 2 ڏيکاري ٿو تفصيلي بلاڪ ڊراگرام ڊيمو ڊيزائن جي.
شڪل 2 • ڪوڊ شيڊنگ - ملٽي Stagاي بوٽ پروسيس ڊيمو بلاڪ ڊراگرام
MDDR ترتيب ڏنل آهي DDR3 لاءِ 320 MHz تي هلائڻ لاءِ. "ضميمه: DDR3 ترتيبون" صفحي 22 تي DDR3 ترتيب جي سيٽنگون ڏيکاري ٿو. DDR بنيادي ايپليڪيشن ڪوڊ تي عمل ڪرڻ کان پهريان ترتيب ڏنل آهي.
بوٽ لوڊ ڪندڙ
بوٽ لوڊ ڪندڙ هيٺين عملن کي انجام ڏئي ٿو:
- ھدف ايپليڪيشن تصوير کي نقل ڪندي SPI فليش ميموري مان DDR ميموري ڏانھن.
- DDR_CR سسٽم رجسٽر کي ترتيب ڏيڻ سان 0xA0000000 کان 0x00000000 تائين DDR ياداشت جي شروعاتي ايڊريس کي ٻيهر ترتيب ڏيڻ.
- Cortex-M3 پروسيسر اسٽيڪ پوائنٽر کي ٽارگيٽ ايپليڪيشن جي مطابق شروع ڪرڻ. ھدف واري ايپليڪيشن ویکٹر ٽيبل جي پھرين جڳھ تي اسٽيڪ پوائنٽر ويل آھي. ھدف واري ايپليڪيشن جي ویکٹر ٽيبل پتي 0x00000000 کان شروع ٿيندڙ دستياب آھي.
- ڊي ڊي آر ميموري مان ٽارگيٽ ايپليڪيشن تصوير کي هلائڻ لاءِ ٽارگيٽ ايپليڪيشن جي هينڊلر کي ري سيٽ ڪرڻ لاءِ پروگرام ڪائونٽر (PC) لوڊ ڪندي. ھدف واري ايپليڪيشن جو ري سيٽ ھينڊلر ویکٹر ٽيبل ۾ موجود آھي ايڊريس 0x00000004.
شڪل 3 ڏيکاري ٿو ڊيمو ڊيزائن.
شڪل 3 • ملٽي-S لاءِ ڊيزائن فلوtagاي بوٽ پروسيس جو طريقو
هارڊويئر بوٽ انجڻ جو طريقو
هن طريقي ۾، Cortex-M3 سڌو بوٽ ڪري ٿو ٽارگيٽ ايپليڪيشن تصوير کي ٻاهرين DDR ياداشتن مان. هارڊويئر بوٽ انجڻ ايپليڪيشن تصوير کي نقل ڪري ٿو SPI فليش ڊيوائس مان DDR ميموري تي، Cortex-M3 پروسيسر ري سيٽ ڇڏڻ کان اڳ. ريٽ جاري ڪرڻ کان پوء، Cortex-M3 پروسيسر سڌو سنئون ڊي ڊي آر ميموري مان بوٽ ڪري ٿو. ھن طريقي کي ملٽي ايس جي ڀيٽ ۾ گھٽ بوٽ اپ وقت جي ضرورت آھيtage بوٽ پروسيس جيئن ته اهو ڪيترن ئي بوٽن کان بچي ٿوtages ۽ ڪاپي ايپليڪيشن تصوير کي ڊي ڊي آر ميموري ۾ گھٽ وقت ۾.
هي ڊيمو ڊيزائن FPGA ڪپڙي ۾ بوٽ انجڻ جي منطق کي لاڳو ڪري ٿو ٽارگيٽ ايپليڪيشن ايگزيڪيوٽيبل تصوير کي نقل ڪرڻ لاءِ SPI فليش کان DDR ميموري تي عملدرآمد لاءِ. ھي ڊيزائن SPI فليش لوڊر کي پڻ لاڳو ڪري ٿو، جنھن کي Cortex-M3 پروسيسر پاران ھدف ايپليڪيشن ايگزيڪيوٽيبل تصوير کي SPI فليش ڊيوائس ۾ لوڊ ڪرڻ لاءِ استعمال ڪري سگھجي ٿو SmartFusion2 SoC FPGA MMUART_0 تي مهيا ڪيل ھوسٽ انٽرفيس استعمال ڪندي. DIP switch1 on SmartFusion2 Advanced Development Kit اهو چونڊڻ لاءِ استعمال ڪري سگهجي ٿو ته ڇا SPI فليش ڊيوائس کي پروگرام ڪرڻ يا DDR ميموري مان ڪوڊ کي هلائڻ لاءِ.
جيڪڏهن قابل عمل ٽارگيٽ ايپليڪيشن SPI فليش ڊيوائس ۾ موجود آهي، ڪوڊ شيڊنگ SPI فليش ڊيوائس کان DDR ميموري تائين ڊيوائس پاور اپ تي شروع ٿي ويندي آهي. بوٽ انجڻ MDDR کي شروع ڪري ٿو، تصوير کي SPI فليش ڊيوائس مان DDR ميموري ۾ نقل ڪري ٿو، ۽ Cortex-M0 پروسيسر کي ري سيٽ ۾ رکڻ سان DDR ميموري جي اسپيس کي 00000000x3 تي ريمپ ڪري ٿو. بوٽ انجڻ کان پوءِ Cortex-M3 ري سيٽ جاري ڪري ٿو، Cortex-M3 ڊي ڊي آر ميموري مان ٽارگيٽ ايپليڪيشن تي عمل ڪري ٿو.
FIC_0 Slave موڊ ۾ ترتيب ڏنل آھي MSS SPI_0 تائين رسائي حاصل ڪرڻ لاءِ FPGA فيبرڪ AHB ماسٽر. MDDR AXI انٽرفيس (DDR_FIC) FPGA فيبرڪ AXI ماسٽر کان DDR ميموري تائين رسائي لاءِ فعال ڪيو ويو آهي.
شڪل 4 ڏيکاري ٿو تفصيلي بلاڪ ڊراگرام ڊيمو ڊيزائن جي.
شڪل 4 • ڪوڊ شيڊنگ - هارڊويئر بوٽ انجڻ ڊيمو بلاڪ ڊراگرام
بوٽ انجڻ
هي ڪوڊ شيڊنگ ڊيم جو وڏو حصو آهي جيڪو ايپليڪيشن تصوير کي نقل ڪري ٿو SPI فليش ڊيوائس کان DDR ياداشت ڏانهن. بوٽ انجڻ هيٺين عملن کي انجام ڏئي ٿو:
- Cortex-M3 پروسيسر کي ري سيٽ ۾ رکڻ سان 320 MHz تي DDR3 تائين رسائي لاءِ MDDR شروع ڪرڻ.
- MDDR AXI انٽرفيس ذريعي FPGA فيبرڪ ۾ AXI ماسٽر استعمال ڪندي SPI فليش ميموري ڊيوائس مان DDR ميموري ۾ ٽارگيٽ ايپليڪيشن تصوير کي نقل ڪندي.
- DDR_CR سسٽم رجسٽر تي لکڻ سان 0xA0000000 کان 0x00000000 تائين DDR ميموري جي شروعاتي ايڊريس کي ٻيهر ٺاھيو.
- ڊي ڊي آر ميموري مان بوٽ ڪرڻ لاءِ Cortex-M3 پروسيسر تي ري سيٽ ڪرڻ.
شڪل 5 ڏيکاري ٿو ڊيمو ڊيزائن جي وهڪري.
شڪل 5 • مٿين سطح جي بلاڪ ڊاگرام
شڪل 6 • هارڊويئر بوٽ انجڻ جي طريقي لاءِ ڊيزائن فلو
ڊي ڊي آر ميموري لاءِ ٽارگيٽ ايپليڪيشن تصوير ٺاهڻ
هڪ تصوير جيڪا ڊي ڊي آر ميموري مان لڳائي سگهجي ٿي، ڊيم کي هلائڻ جي ضرورت آهي. استعمال ڪريو "production-execute-in-place-externalDDR.ld" لنڪر وضاحت file جيڪو ڊزائن ۾ شامل آهي files ايپليڪيشن تصوير ٺاهڻ لاء. لنڪ جي وضاحت file ڊي ڊي آر ميموري جي شروعاتي ايڊريس کي 0x00000000 طور بيان ڪري ٿو ڇو ته بوٽ لوڊر/بوٽ انجڻ 0xA0000000 کان 0x00000000 تائين ڊي ڊي آر ميموري ريمپنگ کي انجام ڏئي ٿو. لنڪر اسڪرپٽ ميموري ۾ هدايتون، ڊيٽا، ۽ BSS سيڪشن سان گڏ هڪ ايپليڪيشن تصوير ٺاهي ٿي جنهن جو شروعاتي پتو 0x00000000 آهي. هڪ سادو روشني خارج ڪرڻ وارو ڊيوڊ (ايل اي ڊي) چمڪندڙ، ٽائمر ۽ سوئچ تي ٻڌل مداخلت واري نسل جي ايپليڪيشن تصوير file هن ڊيم لاء مهيا ڪيل آهي.
SPI فليش لوڊ ڪندڙ
MMUART_0 انٽرفيس ذريعي ميزبان پي سي کان قابل عمل ٽارگيٽ ايپليڪيشن تصوير سان آن-بورڊ SPI فليش ميموري کي لوڊ ڪرڻ لاءِ SPI فليش لوڊر لاڳو ڪيو ويو آهي. Cortex-M3 پروسيسر MMUART_0 انٽرفيس تي اچڻ واري ڊيٽا لاءِ بفر ٺاهي ٿو ۽ MSS_SPI0 ذريعي بفر ٿيل ڊيٽا کي SPI فليش ۾ لکڻ لاءِ پردي DMA (PDMA) کي شروع ڪري ٿو.
ڊيمو هلڻ
ڊيمو ڏيکاري ٿو ته ايپليڪيشن تصوير کي SPI فليش ۾ ڪيئن لوڊ ڪجي ۽ انهي ايپليڪيشن تصوير کي خارجي DDR ياداشتن مان عمل ڪيو. اهو هڪ اڳوڻي مهيا ڪري ٿوample ايپليڪيشن تصوير "sample_image_DDR3.bin“. هي تصوير سيريل ڪنسول تي خوش آمديد پيغام ۽ ٽائمر جي مداخلت واري پيغام کي ڏيکاري ٿي ۽ LED1 کي LED8 کي چمڪي ٿو SmartFusion2 Advanced Development Kit تي. سيريل ڪنسول تي GPIO مداخلت وارا پيغام ڏسڻ لاءِ، پريس ڪريو SW2 يا SW3 سوئچ.
ڊيمو ڊيزائن کي ترتيب ڏيڻ
ھيٺ ڏنل قدم بيان ڪن ٿا ته ڪيئن سيٽ اپ ڊيمو لاءِ SmartFusion2 Advanced Development Kit board:
- ميزبان پي سي کي J33 ڪنيڪٽر سان ڳنڍيو USB A کان mini-B ڪيبل استعمال ڪندي. USB کان UART پل ڊرائيور خودڪار طريقي سان ڳولي رهيا آهن. تصديق ڪريو ته ڇا ڊيوائس مئنيجر ۾ دريافت ڪيو ويو آهي جيئن تصوير 7 ۾ ڏيکاريل آهي.
- جيڪڏهن USB ڊرائيور پاڻمرادو نه لڌا ويا آهن، USB ڊرائيور انسٽال ڪريو.
- FTDI مني USB ڪيبل ذريعي سيريل ٽرمينل ڪميونيڪيشن لاءِ، انسٽال ڪريو FTDI D2XX ڊرائيور. ڊائون لوڊ ڪريو ڊرائيور ۽ انسٽاليشن گائيڊ تان:
http://www.microsemi.com/soc/documents/CDM_2.08.24_WHQL_Certified.zip.
شڪل 7 • USB کان UART برج ڊرائيورز
- جمپرن کي ڳنڍيو SmartFusion2 Advanced Development Kit بورڊ تي، جيئن جدول 2 ۾ ڏيکاريل آھي.
احتياط: پاور سپلائي سوئچ کي بند ڪريو، SW7 جمپرن کي ڳنڍڻ دوران.
ٽيبل 2 • SmartFusion2 ڳوڙهي ڊولپمينٽ کٽ جمپر سيٽنگونجمپر پن (کان) پن ( ڏانهن) تبصرا جي 116، جي 353، جي 354، جي 54 1 2 ھي آھن ڊفالٽ جمپر سيٽنگون ايڊوانسڊ ڊولپمينٽ کٽ بورڊ جي. پڪ ڪريو ته اهي جمپر مطابق ترتيب ڏنل آهن. جي 123 2 3 جي 124، جي 121، جي 32 1 2 JTAG FTDI ذريعي پروگرامنگ جي J118 ، J119؟ 1 2 پروگرامنگ SPI فليش - SmartFusion2 Advanced Development Kit ۾، پاور سپلائي کي J42 کنیکٹر سان ڳنڍيو.
شڪل 8. ڏيکاري ٿو بورڊ سيٽ اپ کي هلائڻ لاءِ ڪوڊ شيڊنگ کي SPI فليش کان DDR3 ڊيمو تائين SmartFusion2 Advanced Development Kit تي.
شڪل 8 • SmartFusion2 ڳوڙهي ڊولپمينٽ کٽ سيٽ اپ
SPI فليش لوڊر ۽ ڪوڊ شيڊنگ ڊيمو GUI
GUI کي ڪوڊ شيڊنگ ڊيمو هلائڻ جي ضرورت آھي. SPI فليش لوڊر ۽ ڪوڊ شيڊونگ ڊيمو GUI ھڪڙو سادو گرافڪ يوزر انٽرفيس آھي جيڪو SPI فليش پروگرام ڪرڻ لاءِ ھوسٽ پي سي تي ھلندو آھي ۽ SmartFusion2 ايڊوانسڊ ڊولپمينٽ کٽ تي ڪوڊ شيڊنگ ڊيمو ھلائيندو آھي. UART ميزبان PC ۽ SmartFusion2 Advanced Development Kit جي وچ ۾ هڪ ڪميونيڪيشن پروٽوڪول آهي. اهو پڻ مهيا ڪري ٿو سيريل ڪنسول سيڪشن کي پرنٽ ڪرڻ لاءِ ڊيبگ پيغامن کي پرنٽ ڪرڻ لاءِ ايپليڪيشن مان UART انٽرفيس مٿان.
شڪل 9. ڏيکاري ٿو SPI فليش لوڊر ۽ ڪوڊ شيڊونگ ڊيمو ونڊو.
شڪل 9 • SPI فليش لوڊر ۽ ڪوڊ شيڊنگ ڊيمو ونڊو
GUI هيٺين خاصيتن کي سپورٽ ڪري ٿو:
- پروگرام SPI فليش: پروگرام تصوير کي file SPI فليش ۾.
- پروگرام ۽ ڪوڊ شيڊنگ SPI فليش کان DDR تائين: پروگرام تصوير کي file SPI فليش ۾، ان کي نقل ڪري ٿو DDR ياداشت ۾، ۽ تصوير کي بوٽ ڪري ٿو DDR ياداشت مان.
- SPI فليش کان SDR تائين پروگرام ۽ ڪوڊ شيڊنگ: تصوير کي پروگرام ڪري ٿو file SPI فليش ۾، ان کي SDR ياداشت ۾ نقل ڪري ٿو، ۽ تصوير کي SDR ميموري مان بوٽ ڪري ٿو.
- ڪوڊ شيڊنگ کي DDR ڏانهن: نقل ڪري ٿو موجوده تصوير file SPI فليش کان DDR ميموري ڏانهن ۽ تصوير کي بوٽ ڪري ٿو DDR ميموري مان.
- SDR ڏانهن ڪوڊ شيڊنگ: موجوده تصوير کي نقل ڪري ٿو file SPI فليش کان SDR ميموري تائين ۽ تصوير کي SDR ميموري مان بوٽ ڪري ٿو. GUI تي وڌيڪ معلومات لاءِ مدد تي ڪلڪ ڪريو.
ملٽي-ايس لاءِ ڊيمو ڊيزائن کي هلائڻtagاي بوٽ پروسيس جو طريقو
هيٺيان قدم بيان ڪن ٿا ته ڪيئن هلائڻ لاءِ ڊيمو ڊيزائن ملٽي ايس لاءِtagاي بوٽ عمل جو طريقو:
- پاور سپلائي سوئچ آن ڪريو، SW7.
- پروگرامنگ سان SmarFusion2 SoC FPGA ڊوائيس پروگرام ڪريو file ڊزائين ۾ مهيا ڪيل files (SF2_CodeShadowing_DDR3_DF\Programming Files\MultiStageBoot_meothod\CodeShadowing_top.stp FlashPro ڊيزائن سافٽ ويئر استعمال ڪندي).
- لانچ ڪريو SPI فليش لوڊر ۽ ڪوڊ شيڊنگ ڊيمو GUI قابل عمل file ڊزائن ۾ موجود آهي files (SF2_CodeShadowing_DDR3_DF\GUI Executable\SF2_FlashLoader.exe).
- COM پورٽ ڊراپ-ڊائون لسٽ مان مناسب COM بندرگاھ چونڊيو (جنھن ڏانھن USB سيريل ڊرائيور اشارو ڪيو ويو آھي).
- ڪلڪ ڪريو Connect. ڪنيڪشن قائم ڪرڻ کان پوء، ڳنڍيو تبديلين کي ڊسڪنيڪٽ ڪريو.
- ڪلڪ ڪريو برائوز کي چونڊڻ لاءِ اڳيونampلي ٽارگيٽ قابل عمل تصوير file ڊيزائن سان مهيا ڪيل files
(SF2_CodeShadowing_DDR3_DF/Sample ايپليڪيشن تصويرون/sample_image_DDR3.bin).
نوٽ: ايپليڪيشن تصوير بن ٺاهڻ لاء file، ڏسو ”ضميمه: جنريٽنگ ايگزيڪيوٽو بن File"صفحو 25 تي. - SPI فليش ميموري جي شروعاتي ايڊريس کي ڊفالٽ طور 0x00000000 تي رکو.
- پروگرام ۽ ڪوڊ شيڊنگ کي چونڊيو SPI Flash کان DDR اختيار.
- ڪلڪ ڪريو Start جيئن تصوير 10 ۾ ڏيکاريل آھي ايگزيڪيوٽيبل تصوير کي SPI فليش ۽ ڪوڊ شيڊنگ ۾ لوڊ ڪرڻ لاءِ DDR ميموري مان.
شڪل 10 • ڊيمو شروع ڪرڻ
- جيڪڏهن SmartFusion2 SoC FPGA ڊوائيس STAPL سان پروگرام ٿيل آهي file جنهن ۾ MDDR DDR ياداشت لاءِ ترتيب ڏنل نه آهي ته پوءِ اهو هڪ غلطي پيغام ڏيکاري ٿو، جيئن شڪل 11 ۾ ڏيکاريل آهي.
شڪل 11 • غلط ڊيوائس يا اختياري پيغام
- GUI تي سيريل ڪنسول سيڪشن ڊيبگ پيغامن کي ڏيکاري ٿو ۽ SPI فليش کي ڪاميابي سان ختم ڪرڻ تي پروگرامنگ SPI فليش شروع ڪري ٿو. شڪل 12 ڏيکاري ٿو SPI فليش لکڻ جي حالت
شڪل 12 • فليش لوڊنگ
- SPI فليش کي ڪاميابيءَ سان پروگرام ڪرڻ تي، SmartFusion2 SoC FPGA تي هلندڙ بوٽ لوڊر ايپليڪيشن تصوير کي SPI فليش کان DDR ميموري ۾ نقل ڪري ٿو ۽ ايپليڪيشن تصوير کي بوٽ ڪري ٿو. جيڪڏهن مهيا ڪيل تصوير sample_image_DDR3.bin چونڊيو ويو آهي، سيريل ڪنسول خوش آمديد پيغامن کي ڏيکاري ٿو، سوئچ مداخلت ۽ ٽائمر مداخلت وارا پيغام ڏيکاري ٿو جيئن تصوير 13 ۾ صفحي 18 تي ۽ تصوير 14 ۾ صفحي 18 تي ڏيکاريل آهي. هڪ هلندڙ LED نموني ڏيکاري ٿو LED1 کان LED8 تي SmartFusion2 ترقي يافته ترقي تي کٽ.
- دٻايو SW2 ۽ SW3 سوئچز کي ڏسڻ لاءِ سيريل ڪنسول تي مداخلت وارا پيغام.
شڪل 13 • ھدف واري ايپليڪيشن تصوير کي DDR3 ميموري مان ھلائڻ
شڪل 14 • سيريل ڪنسول ۾ ٽائمر ۽ مداخلت جا پيغام
هارڊويئر بوٽ انجڻ جي طريقي جي ڊيزائن کي هلائڻ
هيٺ ڏنل قدم بيان ڪري ٿو ته هارڊويئر بوٽ انجڻ جي طريقي جي ڊيزائن کي ڪيئن هلائڻ لاء:
- پاور سپلائي سوئچ آن ڪريو، SW7.
- پروگرامنگ سان SmarFusion2 SoC FPGA ڊوائيس پروگرام ڪريو file ڊزائين ۾ مهيا ڪيل files (SF2_CodeShadowing_DDR3_DF\Programming
Files\HWBootEngine_method\CodeShadowing_Fabric.stp FlashPro ڊيزائن سافٽ ويئر استعمال ڪندي). - SPI فليش کي پروگرام ڪرڻ لاءِ DIP سوئچ SW5-1 کي آن پوزيشن ڏانھن. هي چونڊ ENVM مان Cortex-M3 بوٽ ڪرڻ لاءِ ٺاهي ٿي. SmartFusion6 ڊوائيس کي ريٽ ڪرڻ لاء SW2 کي دٻايو.
- لانچ ڪريو SPI فليش لوڊر ۽ ڪوڊ شيڊنگ ڊيمو GUI قابل عمل file ڊزائن ۾ موجود آهي files (SF2_CodeShadowing_DDR3_DF\GUI Executable\SF2_FlashLoader.exe).
- COM پورٽ ڊراپ-ڊائون لسٽ مان مناسب COM بندرگاھ چونڊيو (جنھن ڏانھن USB سيريل ڊرائيور اشارو ڪيو ويو آھي).
- ڪلڪ ڪريو Connect. ڪنيڪشن قائم ڪرڻ کان پوء، ڳنڍيو تبديلين کي ڊسڪنيڪٽ ڪريو.
- ڪلڪ ڪريو برائوز کي چونڊڻ لاءِ اڳيونampلي ٽارگيٽ قابل عمل تصوير file ڊيزائن سان مهيا ڪيل files
(SF2_CodeShadowing_DDR3_DF/Sample ايپليڪيشن تصويرون/sample_image_DDR3.bin).
نوٽ: ايپليڪيشن تصوير بن ٺاهڻ لاء file، ڏسو ”ضميمه: جنريٽنگ ايگزيڪيوٽو بن File"صفحو 25 تي. - منتخب ڪريو هارڊويئر بوٽ انجڻ جو اختيار ڪوڊ شيڊنگ جي طريقي ۾.
- اختيار مينيو مان پروگرام SPI فليش اختيار چونڊيو.
- ڪلڪ ڪريو Start، جيئن تصوير 15 ۾ ڏيکاريل آھي ايگزيڪيوٽيبل تصوير کي SPI فليش ۾ لوڊ ڪرڻ لاءِ.
شڪل 15 • ڊيمو شروع ڪرڻ
- GUI تي سيريل ڪنسول سيڪشن ڏيکاري ٿو ڊيبگ پيغام ۽ SPI فليش لکڻ جي حالت، جيئن تصوير 16 ۾ ڏيکاريل آهي.
شڪل 16 • فليش لوڊنگ
- SPI فليش کي ڪاميابيءَ سان پروگرام ڪرڻ کان پوءِ، DIP سوئچ SW5-1 کي آف پوزيشن ۾ تبديل ڪريو. هي انتخاب ڊي ڊي آر ميموري مان Cortex-M3 پروسيسر کي بوٽ ڪرڻ لاء ٺاهي ٿو.
- SmartFusion6 ڊوائيس کي ريٽ ڪرڻ لاء SW2 کي دٻايو. بوٽ انجڻ ايپليڪيشن تصوير کي SPI فليش کان DDR ميموري ۾ نقل ڪري ٿو ۽ Cortex-M3 ڏانهن ري سيٽ ڪري ٿو، جيڪو DDR ميموري مان ايپليڪيشن تصوير کي بوٽ ڪري ٿو. جيڪڏهن مهيا ڪيل تصوير "sample_image_DDR3.bin” کي SPI فليش تي لوڊ ڪيو ويو آهي، سيريل ڪنسول خوش آمديد پيغامن کي ڏيکاري ٿو، سوئچ مداخلت (دٻايو SW2 يا SW3) ۽ ٽائمر مداخلت وارا پيغام ڏيکاري ٿو جيئن تصوير 17 ۾ ڏيکاريل آهي ۽ هڪ هلندڙ LED نمونو ڏيکاري ٿو LED1 کان LED8 تي SmartFusion2 Advanced. ڊولپمينٽ کٽ.
شڪل 17 • ھدف واري ايپليڪيشن تصوير کي DDR3 ميموري مان ھلائڻ
نتيجو
هي ڊيمو ڏيکاري ٿو SmartFusion2 SoC FPGA ڊيوائس جي صلاحيت DDR ميموري سان انٽرفيس ڪرڻ لاءِ ۽ DDR ميموري مان ايگزيڪيوٽيبل تصوير کي هلائڻ لاءِ SPI فليش ميموري ڊيوائس مان ڪوڊ شيڊ ڪندي. اهو SmartFusion2 ڊوائيس تي ڪوڊ شيڊنگ لاڳو ڪرڻ جا ٻه طريقا پڻ ڏيکاري ٿو.
ضميمه: DDR3 ترتيب
هيٺيون انگ اکر ڏيکارين ٿا DDR3 ٺاھ جوڙ.
شڪل 18 • جنرل ڊي ڊي آر سيٽنگون سيٽنگون
شڪل 19 • DDR ميموري شروعاتي سيٽنگون
شڪل 20 • DDR ميموري ٽائيمنگ سيٽنگون
ضميمو: ٺاھڻ جي قابل عمل بن File
قابل عمل دٻو file ڪوڊ شيڊنگ ڊيم کي هلائڻ لاءِ SPI فليش پروگرام ڪرڻ جي ضرورت آهي. executable بن پيدا ڪرڻ لاء file "s کانample_image_DDR3" نرم ڪنسول، ھيٺ ڏنل قدمن کي انجام ڏيو:
- لنڪر اسڪرپٽ جي پيداوار سان نرم ڪنسول پروجيڪٽ ٺاهيو-ايڪسيڪيو-ان-جڳ- خارجي DDR.
- شامل ڪريو نرم ڪنسول تنصيب جو رستو، مثال طورample، C:\Microsemi\Libero_v11.7\SoftConsole\Sourcery-G++\bin، 'ماحولياتي متغيرن' ڏانهن جيئن تصوير 21 ۾ ڏيکاريل آهي.
شڪل 21 • شامل ڪرڻ نرم ڪنسول لڳائڻ جو رستو
- بيچ تي ڊبل ڪلڪ ڪريو file بن-File-Generator.bat تي واقع آهي:
SoftConsole/CodeShadowing_MSS_CM3/Sample_image_DDR3 فولڊر، جيئن تصوير 22 ۾ ڏيکاريل آهي.
شڪل 22 • بن File جنريٽر
- بن-File-جنريٽر ٺاهي ٿو ايسample_image_DDR3.bin file.
نظرثاني جي تاريخ
هيٺ ڏنل جدول ڏيکاري ٿو اهم تبديليون جيڪي هن دستاويز ۾ ڪيون ويون آهن هر نظرثاني لاءِ.
نظرثاني | تبديليون |
نظرثاني 7 (مارچ 2016) |
ليبرو SoC v11.7 سافٽ ويئر رليز (SAR 77816) لاءِ دستاويز کي اپڊيٽ ڪيو. |
نظرثاني 6 (آڪٽوبر 2015) |
ليبرو SoC v11.6 سافٽ ويئر رليز (SAR 72424) لاءِ دستاويز کي اپڊيٽ ڪيو. |
نظرثاني 5 (سيپٽمبر 2014) |
ليبرو SoC v11.4 سافٽ ويئر رليز (SAR 60592) لاءِ دستاويز کي اپڊيٽ ڪيو. |
نظرثاني 4 (مئي 2014) |
ليبرو SoC 11.3 سافٽ ويئر رليز (SAR 56851) لاءِ دستاويز کي اپڊيٽ ڪيو. |
نظرثاني 3 (ڊسمبر 2013) |
ليبرو SoC v11.2 سافٽ ويئر رليز (SAR 53019) لاءِ دستاويز کي اپڊيٽ ڪيو. |
نظرثاني 2 (مئي 2013) |
ليبرو SoC v11.0 سافٽ ويئر رليز (SAR 47552) لاءِ دستاويز کي اپڊيٽ ڪيو. |
نظرثاني 1 (مارچ 2013) |
لائبرو SoC v11.0 beta SP1 سافٽ ويئر رليز (SAR 45068) لاءِ دستاويز کي اپڊيٽ ڪيو. |
پيداوار جي حمايت
Microsemi SoC پراڊڪٽس گروپ پنهنجي پروڊڪٽس جي پٺڀرائي ڪري ٿو مختلف سپورٽ سروسز، بشمول ڪسٽمر سروس، ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر، اي. webسائيٽ، اليڪٽرانڪ ميل، ۽ سڄي دنيا ۾ سيلز آفيسون. هن ضميمي ۾ Microsemi SoC پروڊڪٽس گروپ سان رابطو ڪرڻ ۽ انهن سپورٽ سروسز کي استعمال ڪرڻ بابت معلومات شامل آهي.
ڪسٽمر سروس
غير ٽيڪنيڪل پراڊڪٽ سپورٽ لاءِ ڪسٽمر سروس سان رابطو ڪريو، جيئن پراڊڪٽ جي قيمت، پراڊڪٽ اپ گريڊ، تازه ڪاري معلومات، آرڊر جي حالت، ۽ اختيار ڏيڻ.
- اتر آمريڪا کان، ڪال ڪريو 800.262.1060
- باقي دنيا مان، ڪال ڪريو 650.318.4460
- فيڪس، دنيا ۾ ڪٿي به، 408.643.6913
ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر
Microsemi SoC پراڊڪٽس گروپ پنهنجي ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر کي انتهائي ماهر انجنيئرن سان گڏ اسٽاف ڪري ٿو جيڪي توهان جي هارڊويئر، سافٽ ويئر، ۽ ڊيزائين سوالن جا جواب ڏيڻ ۾ مدد ڪري سگهن ٿا Microsemi SoC پروڊڪٽس بابت. ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر ايپليڪيشن نوٽس ٺاهڻ، عام ڊيزائن جي چڪر جي سوالن جا جواب، ڄاڻايل مسئلن جي دستاويزن، ۽ مختلف سوالن جا جواب ٺاهڻ ۾ وڏو وقت خرچ ڪري ٿو. تنهن ڪري، توهان اسان سان رابطو ڪرڻ کان اڳ، مهرباني ڪري اسان جي آن لائن وسيلن جو دورو ڪريو. اهو تمام گهڻو امڪان آهي ته اسان پهريان ئي توهان جي سوالن جا جواب ڏئي چڪا آهيون.
ٽيڪنيڪل سپورٽ
Microsemi SoC پروڊڪٽس سپورٽ لاءِ، دورو ڪريو
http://www.microsemi.com/products/fpga-soc/design-support/fpga-soc-support.
Webسائيٽ
توهان Microsemi SoC Products Group جي هوم پيج تي مختلف ٽيڪنيڪل ۽ غير ٽيڪنيڪل معلومات براؤز ڪري سگهو ٿا، تي http://www.microsemi.com/products/fpga-soc/fpga-and-soc.
ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر سان رابطو ڪريو
ٽيڪنيڪل سپورٽ سينٽر جو اعليٰ ماهر انجنيئر اسٽاف. ٽيڪنيڪل سپورٽ سينٽر سان رابطو ڪري سگھجي ٿو اي ميل ذريعي يا Microsemi SoC پروڊڪٽس گروپ ذريعي webسائيٽ.
اي ميل
توھان پنھنجي ٽيڪنيڪل سوالن کي اسان جي اي ميل پتي تي پھچائي سگھو ٿا ۽ واپس اي ميل، فيڪس، يا فون ذريعي جواب حاصل ڪري سگھو ٿا. انهي سان گڏ، جيڪڏهن توهان وٽ ڊزائن جا مسئلا آهن، توهان پنهنجي ڊزائن کي اي ميل ڪري سگهو ٿا fileمدد حاصل ڪرڻ لاء. اسان سڄو ڏينهن مسلسل اي ميل اڪائونٽ جي نگراني ڪندا آهيون. جڏهن توهان جي درخواست اسان ڏانهن موڪليو، مهرباني ڪري توهان جي درخواست جي موثر پروسيسنگ لاء توهان جو پورو نالو، ڪمپني جو نالو، ۽ توهان جي رابطي جي معلومات شامل ڪرڻ جي پڪ ڪريو.
ٽيڪنيڪل سپورٽ اي ميل پتو آهي soc_tech@microsemi.com.
منهنجا ڪيس
Microsemi SoC پراڊڪٽس گروپ جا گراهڪ مائي ڪيسز ۾ وڃي ٽيڪنيڪل ڪيس آن لائن جمع ۽ ٽريڪ ڪري سگھن ٿا.
آمريڪا کان ٻاهر
گراهڪ جن کي آمريڪا جي ٽائم زونن کان ٻاهر مدد جي ضرورت آهي يا ته اي ميل ذريعي ٽيڪنيڪل سپورٽ سان رابطو ڪري سگهن ٿا (soc_tech@microsemi.comيا مقامي سيلز آفيس سان رابطو ڪريو. دورو ڪريو اسان جي باري ۾ سيلز آفيس لسٽنگ ۽ ڪارپوريٽ رابطن لاءِ.
ITAR ٽيڪنيڪل سپورٽ
RH ۽ RT FPGAs تي ٽيڪنيڪل سپورٽ لاءِ جيڪي بين الاقوامي ٽريفڪ ان آرمز ريگيوليشنز (ITAR) پاران ضابطا ڪيا ويندا آهن، اسان سان رابطو ڪريو ذريعي soc_tech@microsemi.com. متبادل طور تي، منهنجي ڪيسن ۾، ITAR ڊراپ-ڊائون لسٽ ۾ ها چونڊيو. ITAR-regulated Microsemi FPGAs جي مڪمل فهرست لاءِ، دورو ڪريو ITAR web صفحو.
Microsemi ڪارپوريٽ هيڊ ڪوارٽر
ون انٽرپرائز، اليسو ويجو،
سي اي 92656 USA
آمريڪا اندر: +1 (800)
713-4113 کان ٻاهر
آمريڪا: +1 949-380-6100
وڪرو: +1 949-380-6136
فيڪس: +1 949-215-4996
اي ميل: sales.support@microsemi.com
© 2016 Microsemi Corporation.
سڀ حق محفوظ آهن. Microsemi ۽ Microsemi لوگو Microsemi Corporation جا ٽريڊ مارڪ آھن.
ٻيا سڀئي ٽريڊ مارڪ ۽ سروس جا نشان انهن جي لاڳاپيل مالڪن جي ملڪيت آهن.
Microsemi Corporation (Nasdaq: MSCC) هڪ جامع پورٽ فوليو پيش ڪري ٿو سيمي ڪنڊڪٽر ۽ سسٽم حلن لاءِ ڪميونيڪيشن، دفاع ۽ سيڪيورٽي، ايرو اسپيس ۽ صنعتي مارڪيٽن لاءِ. مصنوعات شامل آهن اعلي ڪارڪردگي ۽ تابڪاري-سخت اينالاگ مخلوط سگنل انٽيگريڊ سرڪٽس، FPGAs، SoCs ۽ ASICs؛ پاور مينيجمينٽ پراڊڪٽس؛ وقت ۽ هم وقت سازي ڊوائيسز ۽ درست وقت حل، وقت لاء دنيا جي معيار کي ترتيب ڏيڻ؛ آواز پروسيسنگ ڊوائيسز؛ آر ايف حل؛ جدا جدا اجزاء؛ انٽرپرائز اسٽوريج ۽ ڪميونيڪيشن حل، سيڪيورٽي ٽيڪنالاجيز ۽ اسپيبلبل اينٽي ٽيamper مصنوعات؛ Ethernet حل؛ پاور-اوور-ايٿرنيٽ ICs ۽ وچين اسپين؛ گڏوگڏ ڪسٽم ڊيزائن صلاحيتون ۽ خدمتون. Microsemi جو هيڊ ڪوارٽر Aliso Viejo، Calif ۾ آهي ۽ عالمي سطح تي تقريبن 4,800 ملازم آهن. تي وڌيڪ سکو www.microsemi.com.
Microsemi هتي موجود معلومات يا ڪنهن خاص مقصد لاءِ ان جي پروڊڪٽس ۽ خدمتن جي موزونيت جي حوالي سان ڪا به وارنٽي، نمائندگي، يا گارنٽي نه ٿو ڏئي، ۽ نه ئي مائڪروسيمي ڪنهن به پروڊڪٽ يا سرڪٽ جي ايپليڪيشن يا استعمال مان پيدا ٿيندڙ ڪا ذميواري قبول ڪري ٿي. ھتي وڪرو ڪيل پراڊڪٽس ۽ مائيڪروسيمي پاران وڪرو ڪيل ٻيون شيون محدود جاچ جي تابع آھن ۽ مشن جي نازڪ سامان يا ايپليڪيشنن سان گڏ استعمال نه ٿيڻ گھرجي. ڪنهن به ڪارڪردگي جي وضاحتن کي مڃيو وڃي ٿو قابل اعتماد پر تصديق ٿيل نه آهي، ۽ خريد ڪندڙ کي لازمي طور تي سڀني ڪارڪردگي ۽ مصنوعات جي ٻين جانچ کي مڪمل ڪرڻ ۽ مڪمل ڪرڻ گهرجي، اڪيلو ۽ گڏوگڏ، يا نصب ٿيل، ڪنهن به آخري پراڊڪٽس ۾. خريد ڪندڙ ڪنهن به ڊيٽا ۽ ڪارڪردگي جي وضاحتن تي ڀروسو نه ڪندو يا مائڪروسيمي پاران مهيا ڪيل پيٽرولر. اهو خريد ڪندڙ جي ذميواري آهي آزاديء سان ڪنهن به پروڊڪٽ جي مناسبيت جو تعين ڪرڻ ۽ ان جي جانچ ۽ تصديق ڪرڻ. Microsemi پاران مهيا ڪيل معلومات هتي ڏنل آهي "جيئن آهي، ڪٿي آهي" ۽ سڀني غلطين سان، ۽ اهڙي معلومات سان لاڳاپيل سڄو خطرو مڪمل طور تي خريد ڪندڙ سان آهي. Microsemi، واضح طور تي يا واضح طور تي، ڪنهن به پارٽي کي پيٽرن جا حق، لائسنس، يا ڪي ٻيا IP حق نه ڏئي ٿو، چاهي اهڙي معلومات جي حوالي سان يا اهڙي معلومات طرفان بيان ڪيل ڪنهن به شيءِ جي حوالي سان. هن دستاويز ۾ مهيا ڪيل معلومات Microsemi جي ملڪيت آهي، ۽ Microsemi ڪنهن به وقت بغير اطلاع جي هن دستاويز ۾ معلومات يا ڪنهن به پروڊڪٽس ۽ خدمتن ۾ ڪا به تبديلي ڪرڻ جو حق محفوظ رکي ٿي.
دستاويز / وسيلا
![]() |
Microsemi SmartFusion2 SoC FPGA ڪوڊ شيڊونگ SPI فليش کان DDR ياداشت تائين [pdf] مالڪ جو دستور SmartFusion2 SoC FPGA ڪوڊ شيڊنگ SPI فليش کان DDR ميموري تائين، SmartFusion2 SoC، FPGA ڪوڊ شيڊنگ SPI فليش کان DDR ميموري تائين، فليش کان DDR ميموري تائين |