795G සඳහා AN 10 ක්රියාත්මක කිරීමේ මාර්ගෝපදේශ
ඊතර්නෙට් උප පද්ධතිය අඩු ප්රමාද 10G MAC භාවිතා කරයි
පරිශීලක මාර්ගෝපදේශය
AN 795 අඩු ප්රමාද 10G MAC භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම
AN 795: Intel ® Arria® 10 උපාංගවල අඩු Latency 10G MAC Intel FPGA® IP භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම
Intel ® Arria® 10 උපාංගවල අඩු Latency 10G MAC Intel ® FPGA IP භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම
ක්රියාත්මක කිරීමේ මාර්ගෝපදේශ මඟින් Intel හි අඩු ප්රමාද 10G මාධ්ය ප්රවේශ පාලකය (MAC) සහ PHY IP භාවිතා කරන්නේ කෙසේදැයි පෙන්වයි.
රූපය 1. Intel® Arria® 10 Low Latency Ethernet 10G MAC පද්ධතිය
වගුව 1. Intel® Arria® 10 Low Latency Ethernet 10G MAC නිර්මාණ
මෙම වගුව අඩු Latency Ethernet 10G MAC Intel FPGA IP සඳහා සියලුම Intel ® Arria® 10 මෝස්තර ලැයිස්තුගත කරයි.
නිර්මාණ Example | MAC ප්රභේදය | PHY | සංවර්ධන කට්ටලය |
10GBase-R ඊතර්නෙට් | 10G | දේශීය PHY | Intel Arria 10 GX Transceiver SI |
10GBase-R රෙජිස්ටර් මාදිලිය ඊතර්නෙට් |
10G | දේශීය PHY | Intel Arria 10 GX Transceiver SI |
XAUI ඊතර්නෙට් | 10G | XAUI PHY | Intel Arria 10 GX FPGA |
1G/10G ඊතර්නෙට් | 1G/10G | 1G/10GbE සහ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
1 සමඟ 10G/1588G ඊතර්නෙට් | 1G/10G | 1G/10GbE සහ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
10M/100M/1G/10G ඊතර්නෙට් | 10M/100M/1G/10G | 1G/10GbE සහ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
10M/100M/1G/10G ඊතර්නෙට් 1588 සමඟ |
10M/100M/1G/10G | 1G/10GbE සහ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
1G/2.5G ඊතර්නෙට් | 1G/2.5G | 1G/2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY |
Intel Arria 10 GX Transceiver SI |
1 සමඟ 2.5G/1588G ඊතර්නෙට් | 1G/2.5G | 1G/2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY |
Intel Arria 10 GX Transceiver SI |
1G/2.5G/10G ඊතර්නෙට් | 1G/2.5G/10G | 1G/2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY |
Intel Arria 10 GX Transceiver SI |
10G USXGMII ඊතර්නෙට් | 1G/2.5G/5G/10G (USXGMII) | 1G/2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY |
Intel Arria 10 GX Transceiver SI |
ඉන්ටෙල් සංස්ථාව. සියලු හිමිකම් ඇවිරිණි. Intel, Intel ලාංඡනය සහ අනෙකුත් Intel සලකුණු Intel Corporation හෝ එහි අනුබද්ධිත සමාගම්වල වෙළඳ ලකුණු වේ. Intel හි FPGA සහ අර්ධ සන්නායක නිෂ්පාදනවල කාර්ය සාධනය වර්තමාන පිරිවිතරයන්ට අනුව Intel හි සම්මත වගකීම් සහතිකයට අනුකූලව සහතික කරයි, නමුත් දැනුම්දීමකින් තොරව ඕනෑම වේලාවක ඕනෑම නිෂ්පාදනයක් සහ සේවාවක් වෙනස් කිරීමට අයිතිය රඳවා තබා ගනී. Intel විසින් ලිඛිතව ලිඛිතව එකඟ වී ඇති පරිදි හැර මෙහි විස්තර කර ඇති ඕනෑම තොරතුරක්, නිෂ්පාදනයක් හෝ සේවාවක් යෙදුමෙන් හෝ භාවිතා කිරීමෙන් පැන නගින කිසිදු වගකීමක් හෝ වගකීමක් Intel භාර නොගනී. Intel පාරිභෝගිකයින්ට ඕනෑම ප්රකාශිත තොරතුරු මත විශ්වාසය තැබීමට පෙර සහ නිෂ්පාදන හෝ සේවා සඳහා ඇණවුම් කිරීමට පෙර උපාංග පිරිවිතරවල නවතම අනුවාදය ලබා ගැනීමට උපදෙස් දෙනු ලැබේ.
*වෙනත් නම් සහ වෙළඳ නාම අන් අයගේ දේපළ ලෙස හිමිකම් පෑමට හැකිය.
1. Intel® Arria® 10 උපාංගවල අඩු ප්රමාද 10G MAC Intel® FPGA IP භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම
683347 | 2020.10.28
සටහන:
XAUI ඊතර්නෙට් සමුද්දේශ සැලසුම හැර, Intel Quartus Prime මෘදුකාංගයේ Low Latency Ethernet 10G MAC Intel® FPGA IP පරාමිති සංස්කාරකය හරහා ඔබට ලැයිස්තුගත කර ඇති සියලුම නිර්මාණ වෙත ප්රවේශ විය හැක. ඔබට නිර්මාණ ගබඩාවෙන් XAUI ඊතර්නෙට් යොමු නිර්මාණය ලබා ගත හැක.
නම්යශීලී ක්රියාත්මක කිරීම සහතික කිරීම සඳහා Intel විසින් 10M සිට 1G බහු අනුපාත ඊතර්නෙට් උප පද්ධති සඳහා වෙනම MAC සහ PHY IP ලබා දෙයි. ඔබට 10G/1G/2.5G/5G බහු අනුපාත ඊතර්නෙට් PHY, Intel Arria 10 10G/1GbE සහ 10GBASE-KR PHY, හෝ XAUI PHY සහ Intel PHY වෙත PHY වෙත අඩු ප්රමාද Ethernet 10G MAC Intel FPGA IP ක්ෂණිකව ලබා ගත හැක. විවිධ නිර්මාණ අවශ්යතා සපුරාලීම.
අදාළ තොරතුරු
- අඩු ප්රමාද ඊතර්නෙට් 10G MAC Intel FPGA IP පරිශීලක මාර්ගෝපදේශය
MAC IP ක්ෂණික කිරීම සහ පරාමිතිකරණය කිරීම පිළිබඳ සවිස්තරාත්මක තොරතුරු සපයයි. - Low Latency Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
MAC නිර්මාණය හිටපු ක්ෂණික කිරීම සහ පරාමිතිකරණය කිරීම පිළිබඳ සවිස්තරාත්මක තොරතුරු සපයයිamples. - Intel Arria 10 Transceiver PHY පරිශීලක මාර්ගෝපදේශය
PHY IP ක්ෂණික කිරීම සහ පරාමිතිකරණය කිරීම පිළිබඳ සවිස්තරාත්මක තොරතුරු සපයයි. - අඩු ප්රමාද ඊතර්නෙට් 10G MAC නිදොස් කිරීමේ පිරික්සුම් ලැයිස්තුව
- AN 699: Altera Ethernet Design Toolkit භාවිතා කිරීම
මෙම මෙවලම් කට්ටලය ඔබට ඊතර්නෙට් විමර්ශන සැලසුම් වින්යාස කිරීමට සහ ක්රියාත්මක කිරීමට මෙන්ම ඕනෑම ඊතර්නෙට් සම්බන්ධ ගැටළු නිදොස් කිරීමට උපකාරී වේ. - අඩු ප්රමාද 10G MAC දත්ත දූෂණ ගැටලුව සඳහා දෝෂ සහිත ගස් විශ්ලේෂණය
- Arria 10 Low Latency Ethernet 10G MAC සහ XAUI PHY විමර්ශන නිර්මාණය
සපයයි fileවිමර්ශන නිර්මාණය සඳහා s.
1.1 Low Latency Ethernet 10G MAC සහ Intel Arria 10 Transceiver Native PHY Intel FPGA IPs
IEEE 10-10 පිරිවිතරයේ 10.3125 වගන්තියේ අර්ථ දක්වා ඇති පරිදි 49 Gbps දත්ත අනුපාතයකින් ක්රියාත්මක වන Ethernet විශේෂිත භෞතික ස්ථරය සමඟින් 802.3GBASE-R PHY ක්රියාත්මක කිරීමට ඔබට Intel Arria 2008 Transceiver Native PHY Intel FPGA IP වින්යාසගත කළ හැක.
මෙම වින්යාසය XGMII සිට Low Latency Ethernet 10G MAC Intel FPGA IP දක්වා සපයන අතර SFI විද්යුත් පිරිවිතර භාවිතයෙන් SFP+ දෘශ්ය මොඩියුලයකට සෘජු සම්බන්ධතාවයක් සපයන තනි නාලිකා 10.3 Gbps PHY ක්රියාත්මක කරයි.
Intel විසින් 10GBASE-R Ethernet උප පද්ධති සැලසුම් දෙකක් ඉදිරිපත් කරයිamples සහ ඔබට අඩු ප්රමාද ඊතර්නෙට් 10G MAC Intel FPGA IP පරාමිති සංස්කාරකය භාවිතයෙන් ගතිකව මෙම සැලසුම් ජනනය කළ හැක. සැලසුම් කරන ලද Intel සංවර්ධන කට්ටලවල ක්රියාකාරී අනුකරණය සහ දෘඪාංග පරීක්ෂණ සඳහා සහය දක්වයි.
රූපය 2. 10GBASE-R Design Exa හි අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ Intel Arria 10 Transceiver Native PHY සඳහා ඔරලෝසු සහ යළි පිහිටුවීමේ ක්රමයසරල
රූපය 3. 10GBASE-R Design Ex හි අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ Intel Arria 10 Transceiver Native PHY සඳහා ඔරලෝසු සහ යළි පිහිටුවීමේ යෝජනා ක්රමයampලේඛනය සමඟ මාදිලිය සක්රිය කර ඇත
අදාළ තොරතුරු
Low Latency Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
MAC නිර්මාණය හිටපු ක්ෂණික කිරීම සහ පරාමිතිකරණය කිරීම පිළිබඳ සවිස්තරාත්මක තොරතුරු සපයයිamples.
1.2 අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ XAUI PHY Intel FPGA IPs
XAUI PHY Intel FPGA IP XGMII සිට Low Latency Ethernet 10G MAC Intel FPGA IP දක්වා සපයන අතර PMD අතුරුමුහුණතෙහි 3.125 Gbps බැගින් මංතීරු හතරක් ක්රියාත්මක කරයි.
XAUI PHY යනු IEEE 10ae-802.3 පිරිවිතරයේ අර්ථ දක්වා ඇති 2008 Gigabit Ethernet සබැඳියේ නිශ්චිත භෞතික ස්ථරයක් ක්රියාත්මක කිරීමකි.
ඔබට Design Store වෙතින් Low Latency Ethernet 10G MAC සහ XAUI PHY Intel FPGA IPs භාවිතයෙන් ක්රියාත්මක කරන ලද 10GbE උප පද්ධතිය සඳහා යොමු සැලසුම ලබා ගත හැක. සැලසුම් කරන ලද Intel සංවර්ධන කට්ටලය මත ක්රියාකාරී අනුකරණය සහ දෘඪාංග පරීක්ෂණ සඳහා සහය දක්වයි.
රූපය 4. අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ XAUI PHY විමර්ශන නිර්මාණය සඳහා ඔරලෝසු සහ යළි පිහිටුවීමේ යෝජනා ක්රමය
අදාළ තොරතුරු
- Arria 10 Low Latency Ethernet 10G MAC සහ XAUI PHY විමර්ශන නිර්මාණය
සපයයි fileවිමර්ශන නිර්මාණය සඳහා s. - AN 794: Arria 10 Low Latency Ethernet 10G MAC සහ XAUI PHY විමර්ශන නිර්මාණය
1.3 අඩු Latency Ethernet 10G MAC සහ 1G/10GbE සහ 10GBASEKR PHY Intel Arria 10 FPGA IPs
1G/10GbE සහ 10GBASE-KR PHY Intel Arria 10 FPGA IP මඟින් MII, GMII සහ XGMII සිට Low Latency Ethernet 10G MAC Intel FPGA IP සපයයි.
1G/10GbE සහ 10GBASE-KR PHY Intel Arria 10 FPGA IP තනි චැනලයක් 10Mbps/100Mbps/1Gbps/10Gbps අනුක්රමික PHY ක්රියාත්මක කරයි. සැලසුම් මඟින් 1G/10GbE ද්විත්ව වේග SFP+ ප්ලග් කළ හැකි මොඩියුල, 10M-10GbE 10GBASE-T සහ 10M/100M/1G/10GbE 1000BASE-T තඹ බාහිර PHY උපාංග හෝ චිප්-ටු-චිප් වෙත සෘජු සම්බන්ධතාවක් සපයයි. මෙම IP හරයන් නැවත සකස් කළ හැකි 10Mbps/100Mbps/1Gbps/10Gbps දත්ත අනුපාත සඳහා සහය දක්වයි.
Intel ද්විත්ව-වේග 1G/10GbE සහ බහු-වේග 10Mb/100Mb/1Gb/10GbE නිර්මාණ examples සහ අඩු ප්රමාදය භාවිතයෙන් ඔබට මෙම මෝස්තර ගතිකව ජනනය කළ හැක
Ethernet 10G MAC Intel FPGA IP පරාමිති සංස්කාරකය. සැලසුම් කරන ලද Intel සංවර්ධන කට්ටලය මත ක්රියාකාරී අනුකරණය සහ දෘඪාංග පරීක්ෂණ සඳහා සහය දක්වයි.
1G/10GbE හෝ 10GBASE-KR PHY Intel Arria 10 FPGA IP නිර්මාණය භාවිතයෙන් බහු-වේග ඊතර්නෙට් උප පද්ධතිය ක්රියාත්මක කිරීම සඳහා අභ්යන්තර PHY IP ඔරලෝසු සහ ඔරලෝසු වසම් හරස් හැසිරවීම සඳහා අතින් SDC සීමාවන් අවශ්ය වේ. altera_eth_top.sdc වෙත යොමු වන්න file නිර්මාණයේ exampඅවශ්ය වන create_generated_clock, set_clock_groups සහ set_false_path SDC සීමාවන් ගැන වැඩි විස්තර දැන ගැනීමට.
Figure 5. Low Latency Ethernet 10G MAC සහ Intel Arria 10 1G/10GbE සහ 10GBASE-KR Design Ex සඳහා Clocking සහ Reset Schemeample (1G/10GbE මාදිලිය)
Figure 6. Low Latency Ethernet 10G MAC සහ Intel Arria 10 1G/10GbE සහ 10GBASE-KR Design Ex සඳහා Clocking සහ Reset Schemeample (10Mb/100Mb/1Gb/10GbE මාදිලිය)
අදාළ තොරතුරු
Low Latency Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය
MAC නිර්මාණය හිටපු ක්ෂණික කිරීම සහ පරාමිතිකරණය කිරීම පිළිබඳ සවිස්තරාත්මක තොරතුරු සපයයිamples.
1.4 අඩු Latency Ethernet 10G MAC සහ 1G/2.5G/5G/10G MultiRate Ethernet PHY Intel FPGA IPs
Intel Arria 1 උපාංග සඳහා 2.5G/5G/10G/10G Multi-Rate Ethernet PHY Intel FPGA IP අඩු ප්රමාද ඊතර්නෙට් 10G MAC Intel FPGA IP වෙත GMII සහ XGMII සපයයි.
Intel Arria 1 උපාංග සඳහා 2.5G/5G/10G/10G Multi-Rate Ethernet PHY Intel FPGA IP තනි නාලිකා 1G/2.5G/5G/10Gbps අනුක්රමික PHY ක්රියාත්මක කරයි. සැලසුම 1G/2.5GbE ද්විත්ව වේග SFP+ ප්ලග් කළ හැකි මොඩියුල, MGBASE-T සහ NBASE-T තඹ බාහිර PHY උපාංග හෝ චිප්-ටු-චිප් අතුරුමුහුණත් වෙත සෘජු සම්බන්ධතාවයක් සපයයි. මෙම IPs නැවත සකස් කළ හැකි 1G/2.5G/5G/10Gbps දත්ත අනුපාත සඳහා සහය දක්වයි.
Intel ද්විත්ව වේග 1G/2.5GbE, බහු-වේග 1G/2.5G/10GbE MGBASE-T, සහ බහු වේග 1G/2.5G/5G/10GbE MGBASE-T නිර්මාණ examples සහ ඔබට අඩු ප්රමාද ඊතර්නෙට් 10G MAC Intel FPGA IP පරාමිති සංස්කාරකය භාවිතයෙන් ගතිකව මෙම සැලසුම් ජනනය කළ හැක. සැලසුම් කරන ලද Intel සංවර්ධන කට්ටලය මත ක්රියාකාරී අනුකරණය සහ දෘඪාංග පරීක්ෂණ සඳහා සහය දක්වයි.
රූප සටහන 7. අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ 1G/ 2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY නිර්මාණ Ex සඳහා ඔරලෝසු සහ යළි පිහිටුවීමේ යෝජනා ක්රමයample (1G/2.5G මාදිලිය)
බහු-වේග 1G/2.5GbE සහ 1G/2.5G/10GbE MBASE-T Ethernet උප පද්ධති ක්රියාත්මක කිරීම් සඳහා 1G/2.5G/5G/10G Multi-rate Ethernet PHY Intel FPGA IP, Intel ඔබට සම්ප්රේෂකය නැවත සකස් කිරීම සඳහා නිර්දේශ කරයි. sv) නිර්මාණය සමඟ සපයා ඇත example. මෙම මොඩියුලය සම්ප්රේෂක නාලිකා වේගය 1G සිට 2.5G දක්වා, හෝ 10G දක්වා, සහ අනෙක් අතට නැවත වින්යාස කරයි.
බහු-වේග 1G/2.5GbE සහ 1G/2.5G/10GbE MBASE-T ඊතර්නෙට් උප පද්ධතිය ක්රියාත්මක කිරීම සඳහා අභ්යන්තර PHY IP ඔරලෝසු සඳහා අතින් SDC සීමාවන් ද අවශ්ය වේ.
සහ ඔරලෝසු වසම් හරස් හැසිරවීම. altera_eth_top.sdc වෙත යොමු වන්න file නිර්මාණයේ exampඅවශ්ය වන create_generated_clock, set_clock_groups සහ set_false_path SDC සීමාවන් ගැන වැඩි විස්තර දැන ගැනීමට.
රූප සටහන 8. අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ 1G/ 2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY නිර්මාණ Ex සඳහා ඔරලෝසු සහ යළි පිහිටුවීමේ යෝජනා ක්රමයample (1G/2.5G/10GbE MBASE-T මාදිලිය) රූප සටහන 9. අඩු ප්රමාද ඊතර්නෙට් 10G MAC සහ 1G/2.5G/5G/10G බහු අනුපාත ඊතර්නෙට් PHY නිර්මාණ Ex සඳහා ඔරලෝසු සහ යළි පිහිටුවීමේ යෝජනා ක්රමයample (1G/2.5G/5G/10GbE NBASE-T මාදිලිය)
අදාළ තොරතුරු
Low Latency Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example පරිශීලක මාර්ගෝපදේශය MAC සැලසුම ක්ෂණික කිරීම සහ පරාමිතිකරණය කිරීම පිළිබඳ සවිස්තරාත්මක තොරතුරු සපයයිamples.
1.5 AN 795 සඳහා ලේඛන සංශෝධන ඉතිහාසය: Intel Arria 10 උපාංගවල අඩු Latency 10G MAC Intel FPGA IP භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම
ලේඛන අනුවාදය | වෙනස්කම් |
2020.10.28 | • Intel ලෙස නැවත හංවඩු ගසා ඇත. • ලේඛනය AN 795 ලෙස නැවත නම් කරන ලදී: Intel Arria 10 උපාංගවල අඩු ප්රමාද 10G MAC Intel FPGA IP භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම. |
දිනය | අනුවාදය | වෙනස්කම් |
පෙබරවාරි-17 | 2017.02.01 | මුල් නිකුතුව. |
AN 795: අඩු භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම
Intel® Arria® 10 උපාංගවල Latency 10G MAC Intel ® FPGA IP
මාර්ගගත සංස්කරණය
ප්රතිපෝෂණ යවන්න
ID: 683347
අනුවාදය: 2020.10.28
ලේඛන / සම්පත්
![]() |
intel AN 795 අඩු ප්රමාද 10G MAC භාවිතා කරමින් 10G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම [pdf] පරිශීලක මාර්ගෝපදේශය AN 795 අඩු ප්රමාද 10G MAC, AN 10 භාවිතා කරමින් 795G ඊතර්නෙට් උප පද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම, අඩු ප්රමාද 10G MAC භාවිතා කරමින් 10G ඊතර්නෙට් උපපද්ධතිය සඳහා මාර්ගෝපදේශ ක්රියාත්මක කිරීම, අඩු ප්රමාද 10G MAC, Ethernet උප පද්ධතිය MAC 10 අඩු Latency භාවිතා කිරීම. |