AN 795 10G لاءِ ھدايتون لاڳو ڪرڻ
Ethernet سبسسٽم استعمال ڪندي گھٽ ويڪرائي 10G MAC
استعمال ڪندڙ ھدايت
AN 795 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ گھٽ ليٽيسي 10G MAC استعمال ڪندي
AN 795: Intel® Arria® 10 Devices ۾ گھٽ ليٽيسي 10G MAC Intel FPGA® IP استعمال ڪندي 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ
10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ گھٽ ليٽيسي استعمال ڪندي 10G MAC Intel ® FPGA IP Intel ® Arria® 10 ڊوائيسز
لاڳو ڪندڙ ھدايتون توھان کي ڏيکارين ٿيون ته ڪيئن استعمال ڪجي Intel's Low Latency 10G Media Access Controller (MAC) ۽ PHY IPs.
شڪل 1. Intel® Arria® 10 Low Latency Ethernet 10G MAC سسٽم
ٽيبل 1. Intel® Arria® 10 Low Latency Ethernet 10G MAC ڊيزائن
ھي جدول لسٽ ڪري ٿو سڀ Intel ® Arria® 10 ڊيزائن لاءِ گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP.
ڊيزائن Example | MAC قسم | PHY | ڊولپمينٽ کٽ |
10GBase-R Ethernet | 10 جي | اصلي PHY | Intel Arria 10 GX Transceiver SI |
10GBase-R رجسٽرڊ موڊ ايٿرنيٽ |
10 جي | اصلي PHY | Intel Arria 10 GX Transceiver SI |
XAUI Ethernet | 10 جي | XAUI PHY | Intel Arria 10 GX FPGA |
1G/10G Ethernet | 1 جي / 10 جي | 1G/10GbE ۽ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
1G/10G Ethernet 1588 سان | 1 جي / 10 جي | 1G/10GbE ۽ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
10M/100M/1G/10G Ethernet | 10M/100M/1G/10G | 1G/10GbE ۽ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
10M/100M/1G/10G Ethernet 1588 سان |
10M/100M/1G/10G | 1G/10GbE ۽ 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
1G/2.5G Ethernet | 1 جي / 2.5 جي | 1 جي / 2.5 جي / 5 جي / 10 جي ملٽي ريٽ Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
1G/2.5G Ethernet 1588 سان | 1 جي / 2.5 جي | 1 جي / 2.5 جي / 5 جي / 10 جي ملٽي ريٽ Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
1G/2.5G/10G ايٿرنيٽ | 1 جي / 2.5 جي / 10 جي | 1 جي / 2.5 جي / 5 جي / 10 جي ملٽي ريٽ Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
10G USXGMII Ethernet | 1G/2.5G/5G/10G (USXGMII) | 1 جي / 2.5 جي / 5 جي / 10 جي ملٽي ريٽ Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
Intel Corporation. سڀ حق محفوظ آهن. Intel، Intel لوگو، ۽ ٻيا Intel نشان آھن Intel Corporation يا ان جي ماتحت ادارن جا ٽريڊ مارڪ. Intel وارنٽي ڏئي ٿو پنهنجي FPGA ۽ سيمڪنڊڪٽر پروڊڪٽس جي ڪارڪردگي کي موجوده وضاحتن مطابق Intel جي معياري وارنٽي مطابق، پر ڪنهن به وقت بغير اطلاع جي ڪنهن به پروڊڪٽس ۽ خدمتن ۾ تبديليون ڪرڻ جو حق محفوظ رکي ٿو. Intel هتي بيان ڪيل ڪنهن به معلومات، پراڊڪٽ، يا خدمت جي ايپليڪيشن يا استعمال مان پيدا ٿيندڙ ڪابه ذميواري يا ذميواري قبول نه ڪندو آهي سواءِ انٽيل طرفان لکڻ ۾ واضح طور تي اتفاق ڪيو ويو. Intel گراهڪن کي صلاح ڏني وئي آهي ته ڪنهن به شايع ٿيل معلومات تي ڀروسو ڪرڻ کان پهريان ۽ پروڊڪٽس يا خدمتن لاءِ آرڊر ڏيڻ کان پهريان ڊوائيس جي وضاحتن جو جديد نسخو حاصل ڪن.
* ٻيا نالا ۽ برانڊ ٻين جي ملڪيت جي طور تي دعوي ڪري سگھن ٿا.
1. Intel® Arria® 10 ڊوائيسز ۾ گھٽ دير واري 10G MAC Intel® FPGA IP استعمال ڪندي 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ
683347 | 2020.10.28
نوٽ:
توھان سڀني لسٽ ڪيل ڊيزائن تائين رسائي حاصل ڪري سگھو ٿا گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel® FPGA IP پيٽرولر ايڊيٽر Intel Quartus Prime سافٽ ويئر ۾، سواءِ XAUI Ethernet ريفرنس ڊيزائن جي. توھان حاصل ڪري سگھو ٿا XAUI Ethernet ريفرنس ڊيزائن ڊيزائن اسٽور تان.
Intel پيش ڪري ٿو الڳ MAC ۽ PHY IPs لاءِ 10M کان 1G ملٽي ريٽ ايٿرنيٽ سب سسٽم لاءِ لچڪدار عمل درآمد کي يقيني بڻائڻ لاءِ. توهان 10G/1G/2.5G/5G ملٽي ريٽ ايٿرنيٽ PHY، Intel Arria 10 10G/1GbE ۽ 10GBASE-KR PHY، يا XAUI PHY ۽ Intel Arria 10 کان Transitive 10G MAC Intel FPGA IP کي XNUMXG / XNUMXG / XNUMXG / XNUMXG سان گھٽ ليٽيسي ايٿرنيٽ XNUMXG MAC Intel FPGA IP کي فوري ڪري سگھو ٿا. مختلف ڊيزائن جي ضرورتن کي پورو ڪرڻ.
لاڳاپيل معلومات
- گھٽ ويڪرائي Ethernet 10G MAC Intel FPGA IP يوزر گائيڊ
MAC IP کي فوري ۽ پيٽرولائز ڪرڻ بابت تفصيلي ڄاڻ مهيا ڪري ٿي. - گھٽ ويڪرائي Ethernet 10G MAC Intel Arria 10 FPGA IP ڊيزائن Exampلي يوزر گائيڊ
مهيا ڪري ٿو تفصيلي ڄاڻ جي باري ۾ فوري طور تي ۽ ماپيٽرائز ڪرڻ MAC ڊيزائن examples. - Intel Arria 10 Transceiver PHY يوزر گائيڊ
PHY IP کي فوري ۽ پيٽرولائز ڪرڻ بابت تفصيلي ڄاڻ مهيا ڪري ٿي. - گھٽ ويڪرائي Ethernet 10G MAC ڊيبگ چيڪ لسٽ
- AN 699: Altera Ethernet Design Toolkit استعمال ڪندي
هي ٽول ڪٽ توهان کي ايٿرنيٽ ريفرنس ڊيزائن کي ترتيب ڏيڻ ۽ هلائڻ ۾ مدد ڪري ٿي ۽ انهي سان گڏ ڪنهن به ايٿرنيٽ سان لاڳاپيل مسئلن کي ڊيبگ ڪرڻ ۾. - گھٽ ليٽيسي 10G MAC ڊيٽا ڪرپشن جي مسئلي لاءِ غلطي وڻ جو تجزيو
- آرريا 10 گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ XAUI PHY ريفرنس ڊيزائن
مهيا ڪري ٿو files حوالي جي ڊيزائن لاء.
1.1. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ Intel Arria 10 Transceiver Native PHY Intel FPGA IPs
توھان ترتيب ڪري سگھوٿا Intel Arria 10 Transceiver Native PHY Intel FPGA IP لاڳو ڪرڻ لاءِ 10GBASE-R PHY کي لاڳو ڪرڻ لاءِ Ethernet مخصوص فزيڪل پرت 10.3125 Gbps ڊيٽا جي شرح تي ھلندڙ جيئن IEEE 49-802.3 جي شق 2008 ۾ بيان ڪيل آھي.
هي تشڪيل مهيا ڪري ٿي هڪ XGMII کي گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP ۽ لاڳو ڪري ٿو هڪ واحد-چينل 10.3 Gbps PHY هڪ SFP+ آپٽيڪل ماڊل سان سڌو ڪنيڪشن فراهم ڪندي SFI برقي وضاحت استعمال ڪندي.
Intel پيش ڪري ٿو ٻه 10GBASE-R Ethernet سب سسٽم ڊيزائن examples ۽ توهان اهي ڊيزائن ٺاهي سگهو ٿا متحرڪ طور تي استعمال ڪندي گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP پيٽرولر ايڊيٽر. ڊزائينز نامزد ٿيل Intel ڊولپمينٽ ڪٽس تي فنڪشنل تخليق ۽ هارڊويئر ٽيسٽ جي حمايت ڪن ٿيون.
شڪل 2. 10GBASE-R ڊيزائن Exa ۾ گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ Intel Arria 10 Transceiver Native PHY لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمmple
شڪل 3. 10GBASE-R ڊيزائن Ex ۾ گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ Intel Arria 10 Transceiver Native PHY لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمampرجسٽر سان گڏ موڊ فعال
لاڳاپيل معلومات
گھٽ ويڪرائي Ethernet 10G MAC Intel Arria 10 FPGA IP ڊيزائن Exampلي يوزر گائيڊ
مهيا ڪري ٿو تفصيلي ڄاڻ جي باري ۾ فوري طور تي ۽ ماپيٽرائز ڪرڻ MAC ڊيزائن examples.
1.2. گھٽ ويڪرائي Ethernet 10G MAC ۽ XAUI PHY Intel FPGA IPs
XAUI PHY Intel FPGA IP هڪ XGMII کي گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP مهيا ڪري ٿو ۽ PMD انٽرفيس تي 3.125 Gbps تي هر هڪ کي چار لين لاڳو ڪري ٿو.
XAUI PHY IEEE 10ae-802.3 جي وضاحت ۾ بيان ڪيل 2008 گيگابٽ ايٿرنيٽ لنڪ جي هڪ مخصوص جسماني پرت تي عمل درآمد آهي.
توھان حاصل ڪري سگھوٿا ريفرنس ڊيزائن لاءِ 10GbE سبسسٽم لاڳو ڪيل گھٽ Latency Ethernet 10G MAC ۽ XAUI PHY Intel FPGA IPs ڊيزائن اسٽور مان. ڊيزائن نامزد ٿيل Intel ڊولپمينٽ کٽ تي فنڪشنل تخليق ۽ هارڊويئر ٽيسٽ کي سپورٽ ڪري ٿي.
شڪل 4. گھٽ دير واري ايٿرنيٽ 10G MAC ۽ XAUI PHY ريفرنس ڊيزائن لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيم
لاڳاپيل معلومات
- آرريا 10 گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ XAUI PHY ريفرنس ڊيزائن
مهيا ڪري ٿو files حوالي جي ڊيزائن لاء. - AN 794: Arria 10 Low Latency Ethernet 10G MAC ۽ XAUI PHY ريفرنس ڊيزائن
1.3. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ 1G/10GbE ۽ 10GBASEKR PHY Intel Arria 10 FPGA IPs
1G/10GbE ۽ 10GBASE-KR PHY Intel Arria 10 FPGA IP مهيا ڪن ٿا MII، GMII ۽ XGMII کي گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP.
1G/10GbE ۽ 10GBASE-KR PHY Intel Arria 10 FPGA IP هڪ واحد چينل 10Mbps/100Mbps/1Gbps/10Gbps سيريل PHY لاڳو ڪري ٿو. ڊزائينز 1G/10GbE ڊبل اسپيڊ SFP+ پلگ ايبل ماڊلز، 10M-10GbE 10GBASE-T ۽ 10M/100M/1G/10GbE 1000BASE-T تانبا خارجي PHY ڊوائيسز، يا chipfaces-to- سان سڌو ڪنيڪشن مهيا ڪن ٿا. اهي IP ڪور ٻيهر ترتيب ڏيڻ جي حمايت ڪن ٿيون 10Mbps/100Mbps/1Gbps/10Gbps ڊيٽا جي شرح.
Intel پيش ڪري ٿو ڊبل اسپيڊ 1G/10GbE ۽ ملٽي اسپيڊ 10Mb/100Mb/1Gb/10GbE ڊيزائن اڳamples ۽ توهان ٺاهي سگهو ٿا اهي ڊزائينز متحرڪ طور تي استعمال ڪندي گھٽ ليٽيسي
Ethernet 10G MAC Intel FPGA IP پيٽرولر ايڊيٽر. ڊزائينز نامزد ٿيل Intel ڊولپمينٽ کٽ تي فنڪشنل تخليق ۽ هارڊويئر ٽيسٽ کي سپورٽ ڪن ٿيون.
1G/10GbE يا 10GBASE-KR PHY Intel Arria 10 FPGA IP ڊيزائن کي استعمال ڪندي ملٽي اسپيڊ ايٿرنيٽ سب سسٽم لاڳو ڪرڻ لاءِ اندروني PHY IP گھڙين ۽ ڪلاڪ ڊومين ڪراسنگ ھينڊلنگ لاءِ مينوئل SDC رڪاوٽون گھرجن ٿيون. altera_eth_top.sdc ڏانهن رجوع ڪريو file ڊزائن ۾ exampوڌيڪ ڄاڻڻ لاءِ گھربل Create_generated_clock، set_clock_groups ۽ set_false_path SDC رڪاوٽون.
شڪل 5. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ Intel Arria 10 1G/10GbE ۽ 10GBASE-KR ڊيزائن Ex لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمample (1G/10GbE موڊ)
شڪل 6. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ Intel Arria 10 1G/10GbE ۽ 10GBASE-KR ڊيزائن Ex لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمample (10Mb/100Mb/1Gb/10GbE موڊ)
لاڳاپيل معلومات
گھٽ ويڪرائي Ethernet 10G MAC Intel Arria 10 FPGA IP ڊيزائن Exampلي يوزر گائيڊ
مهيا ڪري ٿو تفصيلي ڄاڻ جي باري ۾ فوري طور تي ۽ ماپيٽرائز ڪرڻ MAC ڊيزائن examples.
1.4. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ 1G/2.5G/5G/10G ملٽي ريٽ ايٿرنيٽ PHY Intel FPGA IPs
1G/2.5G/5G/10G ملٽي ريٽ Ethernet PHY Intel FPGA IP Intel Arria 10 ڊوائيسز لاءِ GMII ۽ XGMII کي گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP مهيا ڪري ٿو.
1G/2.5G/5G/10G ملٽي ريٽ Ethernet PHY Intel FPGA IP Intel Arria 10 ڊوائيسز لاءِ هڪ واحد چينل 1G/2.5G/5G/10Gbps سيريل PHY لاڳو ڪري ٿو. ڊيزائن 1G/2.5GbE ڊبل اسپيڊ SFP+ پلگ ايبل ماڊلز، MGBASE-T ۽ NBASE-T ڪاپر خارجي PHY ڊوائيسز، يا چپ-کي-چپ انٽرفيس لاءِ سڌو ڪنيڪشن مهيا ڪري ٿي. اهي IPs 1G / 2.5G / 5G / 10Gbps ڊيٽا جي شرحن کي ٻيهر ترتيب ڏيڻ جي حمايت ڪن ٿيون.
Intel پيش ڪري ٿو ڊبل اسپيڊ 1G/2.5GbE، ملٽي اسپيڊ 1G/2.5G/10GbE MGBASE-T، ۽ ملٽي اسپيڊ 1G/2.5G/5G/10GbE MGBASE-T ڊيزائن اڳamples ۽ توهان اهي ڊيزائن ٺاهي سگهو ٿا متحرڪ طور تي استعمال ڪندي گھٽ ليٽيسي ايٿرنيٽ 10G MAC Intel FPGA IP پيٽرولر ايڊيٽر. ڊزائينز نامزد ٿيل Intel ڊولپمينٽ کٽ تي فنڪشنل تخليق ۽ هارڊويئر ٽيسٽ کي سپورٽ ڪن ٿيون.
شڪل 7. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ 1G/2.5G/5G/10G ملٽي ريٽ ايٿرنيٽ PHY ڊيزائن Ex لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمample (1G/2.5G موڊ)
ملٽي اسپيڊ 1G/2.5GbE ۽ 1G/2.5G/10GbE MBASE-T ايٿرنيٽ سبسسٽم لاڳو ڪرڻ لاءِ 1G/2.5G/5G/10G ملٽي ريٽ Ethernet PHY Intel FPGA IP، Intel سفارش ڪري ٿو ته توهان نقل ڪريو ٽرانسيور ريڪنفيگريشن ماڊل_gt_10rc. sv) ڊيزائن سان مهيا ڪيل اڳوڻيampلي. هي ماڊل ٽرانسيور چينل جي رفتار کي 1G کان 2.5G، يا 10G تائين، ۽ ان جي برعڪس کي ترتيب ڏئي ٿو.
ملٽي اسپيڊ 1G/2.5GbE ۽ 1G/2.5G/10GbE MBASE-T ايٿرنيٽ سبسسٽم لاڳو ڪرڻ لاءِ پڻ گهربل SDC رڪاوٽون اندروني PHY IP گھڙين لاءِ
۽ ڪلاڪ ڊومين ڪراسنگ هينڊلنگ. altera_eth_top.sdc ڏانهن رجوع ڪريو file ڊزائن ۾ exampوڌيڪ ڄاڻڻ لاءِ گھربل Create_generated_clock، set_clock_groups ۽ set_false_path SDC رڪاوٽون.
شڪل 8. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ 1G/2.5G/5G/10G ملٽي ريٽ ايٿرنيٽ PHY ڊيزائن Ex لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمample (1G/2.5G/10GbE MBASE-T موڊ) شڪل 9. گھٽ ليٽيسي ايٿرنيٽ 10G MAC ۽ 1G/2.5G/5G/10G ملٽي ريٽ ايٿرنيٽ PHY ڊيزائن Ex لاءِ ڪلاڪنگ ۽ ري سيٽ اسڪيمample (1G/2.5G/5G/10GbE NBASE-T موڊ)
لاڳاپيل معلومات
گھٽ ويڪرائي Ethernet 10G MAC Intel Arria 10 FPGA IP ڊيزائن Exampلي يوزر گائيڊ مهيا ڪري ٿي تفصيلي ڄاڻ مهيا ڪري ٿي تڪڙي ۽ ماپيٽرائز ڪرڻ بابت MAC ڊيزائن examples.
1.5. AN 795 لاءِ دستاويز جي نظرثاني جي تاريخ: Intel Arria 10 Devices ۾ 10G Ethernet Subsystem لاءِ گھٽ ليٽيسي 10G MAC Intel FPGA IP استعمال ڪندي ھدايتون لاڳو ڪرڻ
دستاويزي نسخو | تبديليون |
2020.10.28 | • Rebranded طور Intel. • دستاويز کي AN 795 جو نالو ڏنو ويو: Intel Arria 10 ڊوائيسز ۾ گھٽ ليٽيسي 10G MAC Intel FPGA IP استعمال ڪندي 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ. |
تاريخ | نسخو | تبديليون |
فيبروري - 17 | 2017.02.01 | شروعاتي ڇڏڻ. |
AN 795: 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ گھٽ استعمال ڪندي
Latency 10G MAC Intel ® FPGA IP Intel® Arria® 10 ڊوائيسز ۾
آن لائين ورجن
موٽ موڪليو
ID: 683347
نسخو: 2020.10.28
دستاويز / وسيلا
![]() |
Intel AN 795 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ گھٽ ليٽيسي 10G MAC استعمال ڪندي [pdf] استعمال ڪندڙ ھدايت AN 795 10G Ethernet سبسسٽم لاءِ ھدايتون لاڳو ڪرڻ لاءِ گھٽ ليٽيسي استعمال ڪندي 10G MAC، AN 795، 10G ايٿرنيٽ سب سسٽم لاءِ ھدايتون لاڳو ڪرڻ گھٽ ليٽيسي 10G MAC استعمال ڪندي، ايٿرنيٽ سبسسٽم استعمال ڪندي گھٽ ليٽيسي 10G Latency MAC10G |