AN 795 10G-ийг хэрэгжүүлэх заавар
Бага хоцролттой 10G MAC ашигладаг Ethernet дэд систем
Хэрэглэгчийн гарын авлага
Бага хоцролттой 795G MAC ашиглан 10G Ethernet дэд системд зориулсан AN 10 хэрэгжүүлэх заавар
AN 795: Intel ® Arria® 10 төхөөрөмжид бага хоцролттой 10G MAC Intel FPGA® IP ашиглах 10G Ethernet дэд системийг хэрэгжүүлэх удирдамж
Intel ® Arria® 10 төхөөрөмжүүдэд бага хоцролттой 10G MAC Intel ® FPGA IP ашиглах 10G Ethernet дэд системийн удирдамжийг хэрэгжүүлэх
Хэрэгжүүлэх удирдамж нь Intel-ийн бага хоцролттой 10G Media Access Controller (MAC) болон PHY IP-г хэрхэн ашиглахыг харуулж байна.
Зураг 1. Intel® Arria® 10 Бага хоцролттой Ethernet 10G MAC систем
Хүснэгт 1. Intel® Arria® 10 бага хоцролттой Ethernet 10G MAC загварууд
Энэ хүснэгтэд бага хоцролттой Ethernet 10G MAC Intel FPGA IP-д зориулсан бүх Intel ® Arria® 10 загваруудыг жагсаав.
Дизайн Example | MAC хувилбар | PHY | Хөгжлийн багц |
10GBase-R Ethernet | 10G | Төрөлх PHY | Intel Arria 10 GX Transceiver SI |
10GBase-R бүртгэлийн горим Ethernet |
10G | Төрөлх PHY | Intel Arria 10 GX Transceiver SI |
XAUI Ethernet | 10G | XAUI PHY | Intel Arria 10 GX FPGA |
1G/10G Ethernet | 1G/10G | 1G/10GbE болон 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
1-тай 10G/1588G Ethernet | 1G/10G | 1G/10GbE болон 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
10М/100М/1Г/10Г Ethernet | 10М/100М/1Г/10Г | 1G/10GbE болон 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
10М/100М/1Г/10Г Ethernet 1588-тэй |
10М/100М/1Г/10Г | 1G/10GbE болон 10GBASE-KR PHY | Intel Arria 10 GX Transceiver SI |
1G/2.5G Ethernet | 1G/2.5G | 1G/2.5G/5G/10G Олон түвшний Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
1-тай 2.5G/1588G Ethernet | 1G/2.5G | 1G/2.5G/5G/10G Олон түвшний Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
1G/2.5G/10G Ethernet | 1G/2.5G/10G | 1G/2.5G/5G/10G Олон түвшний Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
10G USXGMII Ethernet | 1G/2.5G/5G/10G (USXGMII) | 1G/2.5G/5G/10G Олон түвшний Ethernet PHY |
Intel Arria 10 GX Transceiver SI |
Intel корпораци. Бүх эрх хуулиар хамгаалагдсан. Intel, Intel лого болон бусад Intel тэмдэг нь Intel корпораци эсвэл түүний охин компаниудын худалдааны тэмдэг юм. Intel нь өөрийн FPGA болон хагас дамжуулагч бүтээгдэхүүнүүдээ Intel-ийн стандарт баталгааны дагуу одоогийн техникийн үзүүлэлтүүдэд нийцүүлэн ажиллуулах баталгаа өгдөг боловч ямар ч бүтээгдэхүүн, үйлчилгээнд ямар ч үед мэдэгдэлгүйгээр өөрчлөлт оруулах эрхтэй. Intel нь бичгээр тохиролцсоноос бусад тохиолдолд энд дурдсан аливаа мэдээлэл, бүтээгдэхүүн, үйлчилгээг ашиглах, ашиглахаас үүдэн гарах хариуцлага, хариуцлага хүлээхгүй. Intel-ийн хэрэглэгчид нийтлэгдсэн мэдээлэлд найдах, бүтээгдэхүүн, үйлчилгээний захиалга өгөхөөс өмнө төхөөрөмжийн техникийн үзүүлэлтүүдийн хамгийн сүүлийн хувилбарыг авахыг зөвлөж байна.
*Бусад нэр, брэндийг бусдын өмч гэж үзэж болно.
1. Intel® Arria® 10 төхөөрөмжүүдэд бага хоцролттой 10G MAC Intel® FPGA IP ашиглах 10G Ethernet дэд системийг хэрэгжүүлэх удирдамж
683347 | 2020.10.28
Жич:
Та XAUI Ethernet лавлагааны загвараас бусад нь Intel Quartus Prime программ хангамж дахь Low Latency Ethernet 10G MAC Intel® FPGA IP параметр засварлагчаар дамжуулан жагсаасан бүх загварт хандах боломжтой. Та дизайны дэлгүүрээс XAUI Ethernet лавлагааны загварыг авах боломжтой.
Уян хатан хэрэгжилтийг хангах үүднээс Intel нь 10М-ээс 1G хүртэлх олон хурдтай Ethernet дэд системүүдэд тусдаа MAC болон PHY IP-г санал болгодог. Та бага хоцролттой Ethernet 10G MAC Intel FPGA IP-г 1G/2.5G/5G/10G олон хурдтай Ethernet PHY, Intel Arria 10 1G/10GbE болон 10GBASE-KR PHY, эсвэл XAUI PHY болон Intel Arria NPHY Transce-тэй холбож болно. янз бүрийн дизайны шаардлагыг хангах.
Холбогдох мэдээлэл
- Бага хоцролттой Ethernet 10G MAC Intel FPGA IP хэрэглэгчийн гарын авлага
MAC IP-г үүсгэх, параметржүүлэх талаар дэлгэрэнгүй мэдээлэл өгдөг. - Бага хоцролттой Ethernet 10G MAC Intel Arria 10 FPGA IP дизайн Example хэрэглэгчийн гарын авлага
MAC дизайныг жишээ болгох, параметржүүлэх талаар дэлгэрэнгүй мэдээлэл өгдөгamples. - Intel Arria 10 Transceiver PHY хэрэглэгчийн гарын авлага
PHY IP-г үүсгэх, параметржүүлэх талаар дэлгэрэнгүй мэдээлэл өгдөг. - Бага хоцролттой Ethernet 10G MAC дибаг шалгах хуудас
- AN 699: Altera Ethernet Design Toolkit ашиглах
Энэхүү хэрэгсэл нь Ethernet лавлагааны дизайныг тохируулах, ажиллуулах, мөн Ethernet-тэй холбоотой аливаа асуудлыг дибаг хийхэд тусална. - Бага хоцролттой 10G MAC мэдээллийн эвдрэлийн асуудлын алдааны модны шинжилгээ
- Arria 10 бага хоцролттой Ethernet 10G MAC болон XAUI PHY лавлагаа дизайн
Хангаж өгдөг files лавлагаа дизайн.
1.1. Хоцролт багатай Ethernet 10G MAC ба Intel Arria 10 Transceiver Native PHY Intel FPGA IP
Та Intel Arria 10 Transceiver Native PHY Intel FPGA IP-г IEEE 10-10.3125 техникийн тодорхойлолтын 49-р зүйлд тодорхойлсон 802.3 Gbps өгөгдлийн хурдаар ажилладаг Ethernet-ийн тусгай физик давхаргатай 2008GBASE-R PHY-ийг хэрэгжүүлэхийн тулд тохируулж болно.
Энэхүү тохиргоо нь XGMII-ээс бага хоцролттой Ethernet 10G MAC Intel FPGA IP-ээр хангадаг ба SFI цахилгааны тодорхойлолтыг ашиглан SFP+ оптик модультай шууд холболт хийх нэг сувагт 10.3 Gbps PHY-г хэрэгжүүлдэг.
Intel нь хоёр 10GBASE-R Ethernet дэд системийн дизайныг санал болгодогamples ба та бага хоцролттой Ethernet 10G MAC Intel FPGA IP параметрийн засварлагчийг ашиглан эдгээр дизайныг динамикаар үүсгэж болно. Загварууд нь тусгайлсан Intel хөгжүүлэлтийн иж бүрдэл дээр функциональ симуляци болон техник хангамжийн туршилтыг дэмждэг.
Зураг 2. 10GBASE-R Design Exa дээрх бага хоцролттой Ethernet 10G MAC болон Intel Arria 10 Transceiver Native PHY-д зориулсан цаг тохируулах болон дахин тохируулах схемолон
Зураг 3. 10GBASE-R Design Ex-д бага хоцролттой Ethernet 10G MAC болон Intel Arria 10 Transceiver Native PHY-д зориулсан цаг тохируулах болон дахин тохируулах схемampБүртгэлтэй хамт Горимыг идэвхжүүлсэн
Холбогдох мэдээлэл
Бага хоцролттой Ethernet 10G MAC Intel Arria 10 FPGA IP дизайн Example хэрэглэгчийн гарын авлага
MAC дизайныг жишээ болгох, параметржүүлэх талаар дэлгэрэнгүй мэдээлэл өгдөгamples.
1.2. Хоцролт багатай Ethernet 10G MAC болон XAUI PHY Intel FPGA IP
XAUI PHY Intel FPGA IP нь XGMII-ээс бага хоцролттой Ethernet 10G MAC Intel FPGA IP-ээр хангадаг бөгөөд PMD интерфэйс дээр тус бүр 3.125 Gbps хурдтай дөрвөн эгнээ хэрэгжүүлдэг.
XAUI PHY нь IEEE 10ae-802.3 тодорхойлолтод тодорхойлсон 2008 Гигабит Ethernet холбоосын тодорхой физик түвшний хэрэгжилт юм.
Та бага хоцролттой Ethernet 10G MAC болон XAUI PHY Intel FPGA IP ашиглан хэрэгжүүлсэн 10GbE дэд системийн лавлах загварыг Design Store-оос авах боломжтой. Энэхүү загвар нь тусгайлсан Intel хөгжүүлэлтийн хэрэгсэл дээр функциональ симуляци болон техник хангамжийн туршилтыг дэмждэг.
Зураг 4. Бага хоцролттой Ethernet 10G MAC болон XAUI PHY лавлагааны загварт зориулсан цаг тохируулах болон дахин тохируулах схем
Холбогдох мэдээлэл
- Arria 10 бага хоцролттой Ethernet 10G MAC болон XAUI PHY лавлагаа дизайн
Хангаж өгдөг files лавлагаа дизайн. - AN 794: Arria 10 бага хоцролттой Ethernet 10G MAC ба XAUI PHY лавлагаа дизайн
1.3. Хоцролт багатай Ethernet 10G MAC ба 1G/10GbE болон 10GBASEKR PHY Intel Arria 10 FPGA IP
1G/10GbE болон 10GBASE-KR PHY Intel Arria 10 FPGA IP нь MII, GMII болон XGMII-ийг бага хоцролттой Ethernet 10G MAC Intel FPGA IP-ээр хангадаг.
1G/10GbE болон 10GBASE-KR PHY Intel Arria 10 FPGA IP нь нэг суваг 10Mbps/100Mbps/1Gbps/10Gbps цуваа PHY-г хэрэгжүүлдэг. Энэхүү загварууд нь 1G/10GbE хос хурдны SFP+ залгах модулиуд, 10M–10GbE 10GBASE-T болон 10M/100M/1G/10GbE 1000BASE-T зэсийн гадаад PHY төхөөрөмжүүд эсвэл чипээс чип хоорондын интерфейстэй шууд холболтоор хангадаг. Эдгээр IP цөм нь дахин тохируулах боломжтой 10Mbps/100Mbps/1Gbps/10Gbps өгөгдлийн хурдыг дэмждэг.
Intel нь хос хурдны 1G/10GbE болон олон хурдны 10Mb/100Mb/1Gb/10GbE загварыг санал болгодог.amples ба та бага хоцролтыг ашиглан эдгээр дизайныг динамикаар үүсгэж болно
Ethernet 10G MAC Intel FPGA IP параметр засварлагч. Загварууд нь тусгайлсан Intel хөгжүүлэлтийн хэрэгсэл дээр функциональ симуляци болон техник хангамжийн туршилтыг дэмждэг.
1G/10GbE эсвэл 10GBASE-KR PHY Intel Arria 10 FPGA IP дизайныг ашиглан олон хурдны Ethernet дэд системийн хэрэгжилт нь дотоод PHY IP цаг болон цагийн домэйн хөндлөн огтлолцох үед гарын авлагын SDC хязгаарлалтыг шаарддаг. altera_eth_top.sdc-г үзнэ үү file дизайн дээр жишээ ньample шаардлагатай бий болгосон_цаг, set_clock_groups болон set_false_path SDC хязгаарлалтуудын талаар илүү ихийг мэдэх.
Зураг 5. Бага хоцролттой Ethernet 10G MAC болон Intel Arria 10 1G/10GbE болон 10GBASE-KR Design Ex-д зориулсан цаг тохируулах болон дахин тохируулах схемample (1G/10GbE горим)
Зураг 6. Бага хоцролттой Ethernet 10G MAC болон Intel Arria 10 1G/10GbE болон 10GBASE-KR Design Ex-д зориулсан цаг тохируулах болон дахин тохируулах схемample (10Mb/100Mb/1Gb/10GbE горим)
Холбогдох мэдээлэл
Бага хоцролттой Ethernet 10G MAC Intel Arria 10 FPGA IP дизайн Example хэрэглэгчийн гарын авлага
MAC дизайныг жишээ болгох, параметржүүлэх талаар дэлгэрэнгүй мэдээлэл өгдөгamples.
1.4. Хоцролт багатай Ethernet 10G MAC болон 1G/2.5G/5G/10G MultiRate Ethernet PHY Intel FPGA IPs
Intel Arria 1 төхөөрөмжүүдэд зориулсан 2.5G/5G/10G/10G Multi-Rate Ethernet PHY Intel FPGA IP нь GMII болон XGMII-ийг бага хоцролттой Ethernet 10G MAC Intel FPGA IP-д өгдөг.
Intel Arria 1 төхөөрөмжүүдэд зориулсан 2.5G/5G/10G/10G олон хурдтай Ethernet PHY Intel FPGA IP нь нэг сувгийн 1G/2.5G/5G/10Gbps цуваа PHY-г хэрэгжүүлдэг. Энэхүү загвар нь 1G/2.5GbE хос хурдны SFP+ залгах модулиуд, MGBASE-T болон NBASE-T зэсийн гадаад PHY төхөөрөмжүүд эсвэл чипээс чип хоорондын интерфейстэй шууд холболтоор хангадаг. Эдгээр IP нь дахин тохируулах боломжтой 1G/2.5G/5G/10Gbps өгөгдлийн хурдыг дэмждэг.
Intel нь хос хурдны 1G/2.5GbE, олон хурдны 1G/2.5G/10GbE MGBASE-T, мөн олон хурдны 1G/2.5G/5G/10GbE MGBASE-T загваруудыг санал болгодог.amples ба та бага хоцролттой Ethernet 10G MAC Intel FPGA IP параметрийн засварлагчийг ашиглан эдгээр дизайныг динамикаар үүсгэж болно. Загварууд нь тусгайлсан Intel хөгжүүлэлтийн хэрэгсэл дээр функциональ симуляци болон техник хангамжийн туршилтыг дэмждэг.
Зураг 7. Бага хоцролттой Ethernet 10G MAC болон 1G/ 2.5G/5G/10G олон хурдтай Ethernet PHY Design Ex-д зориулсан цаг тохируулах болон дахин тохируулах схемample (1G/2.5G горим)
1G/2.5G/1G/2.5G олон хурдтай Ethernet PHY Intel FPGA IP ашиглан олон хурдны 10G/1GbE болон 2.5G/5G/10GbE MBASE-T Ethernet дэд системийн хэрэгжилтийн хувьд Intel танд дамжуулагчийн дахин тохируулах модулийг (alt_rff_mge.10) хуулахыг зөвлөж байна. sv) загвартай хамт өгөгдсөн өмнөхample. Энэ модуль нь дамжуулагчийн сувгийн хурдыг 1G-ээс 2.5G, эсвэл 10G болон эсрэгээр дахин тохируулдаг.
Олон хурдны 1G/2.5GbE болон 1G/2.5G/10GbE MBASE-T Ethernet дэд системийн хэрэгжилт нь дотоод PHY IP цагуудад SDC-ийн гарын авлагын хязгаарлалтыг шаарддаг.
болон цагийн домэйн хөндлөн огтлолцох. altera_eth_top.sdc-г үзнэ үү file дизайн дээр жишээ ньample шаардлагатай бий болгосон_цаг, set_clock_groups болон set_false_path SDC хязгаарлалтуудын талаар илүү ихийг мэдэх.
Зураг 8. Бага хоцролттой Ethernet 10G MAC болон 1G/ 2.5G/5G/10G олон хурдтай Ethernet PHY Design Ex-д зориулсан цаг тохируулах болон дахин тохируулах схемample (1G/2.5G/10GbE MBASE-T горим) Зураг 9. Бага хоцролттой Ethernet 10G MAC болон 1G/2.5G/5G/10G олон хурдтай Ethernet PHY Design Ex-д зориулсан цаг тохируулах болон дахин тохируулах схемample (1G/2.5G/5G/10GbE NBASE-T горим)
Холбогдох мэдээлэл
Бага хоцролттой Ethernet 10G MAC Intel Arria 10 FPGA IP дизайн Example Хэрэглэгчийн гарын авлага нь MAC дизайныг загварчлах, параметржүүлэх талаар дэлгэрэнгүй мэдээллийг өгдөгamples.
1.5. AN 795-д зориулсан баримт бичгийн засварын түүх: Intel Arria 10 төхөөрөмжүүдэд бага хоцролттой 10G MAC Intel FPGA IP ашиглан 10G Ethernet дэд системийг хэрэгжүүлэх удирдамж
Баримт бичгийн хувилбар | Өөрчлөлтүүд |
2020.10.28 | • Intel нэрээр өөрчилсөн. • Баримт бичгийн нэрийг AN 795 гэж өөрчилсөн: Intel Arria 10 төхөөрөмжүүдэд бага хоцролттой 10G MAC Intel FPGA IP ашиглан 10G Ethernet дэд системийг хэрэгжүүлэх заавар. |
Огноо | Хувилбар | Өөрчлөлтүүд |
Хоёрдугаар сарын 17 | 2017.02.01 | Анхны хувилбар. |
AN 795: Бага ашиглах 10G Ethernet дэд системийг хэрэгжүүлэх удирдамж
Intel® Arria® 10 төхөөрөмжүүдийн хоцролттой 10G MAC Intel ® FPGA IP
Онлайн хувилбар
Санал хүсэлт илгээх
ID: 683347
Хувилбар: 2020.10.28
Баримт бичиг / нөөц
![]() |
intel AN 795 Бага хоцролттой 10G MAC ашиглан 10G Ethernet дэд системийг хэрэгжүүлэх заавар [pdf] Хэрэглэгчийн гарын авлага AN 795 Бага хоцролттой 10G MAC ашиглан 10G Ethernet дэд системийг хэрэгжүүлэх заавар, AN 795, Бага хоцролттой 10G MAC, Ethernet дэд системийг бага хоцролттой 10G MAC, бага хоцролттой MAC10G ашиглан 10G Ethernet дэд системийг хэрэгжүүлэх заавар. |