Inteli logoAN 795 10G rakendusjuhised
Etherneti alamsüsteem, mis kasutab madala latentsusega 10G MAC-i

Kasutusjuhend

AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks

AN 795: Rakendusjuhised 10G Etherneti alamsüsteemile, mis kasutab madala latentsusega 10G MAC Intel FPGA® IP-d Intel ® Arria® 10 seadmetes

Rakendusjuhised 10G Etherneti alamsüsteemi jaoks, mis kasutab madala latentsusega 10G MAC Intel ® FPGA IP-d Intel ® Arria® 10 seadmetes

Rakendusjuhised näitavad, kuidas kasutada Inteli madala latentsusega 10G meediumipöörduse kontrollerit (MAC) ja PHY IP-sid.
Joonis 1. Intel® Arria® 10 madala latentsusega Ethernet 10G MAC-süsteemIntel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 1

Tabel 1. Intel® Arria® 10 madala latentsusega Etherneti 10G MAC kujundused
Selles tabelis on loetletud kõik Intel ® Arria® 10 kujundused madala latentsusega Ethernet 10G MAC Intel FPGA IP jaoks.

Disain ntample MAC-i variant PHY Arenduskomplekt
10 GBase-R Ethernet 10G Native PHY Intel Arria 10 GX transiiver SI
10 GBase-R registrirežiim
Ethernet
10G Native PHY Intel Arria 10 GX transiiver SI
XAUI Ethernet 10G XAUI PHY Intel Arria 10 GX FPGA
1G/10G Ethernet 1G/10G 1G/10GbE ja 10GBASE-KR PHY Intel Arria 10 GX transiiver SI
1G/10G Ethernet 1588-ga 1G/10G 1G/10GbE ja 10GBASE-KR PHY Intel Arria 10 GX transiiver SI
10M/100M/1G/10G Ethernet 10M/100M/1G/10G 1G/10GbE ja 10GBASE-KR PHY Intel Arria 10 GX transiiver SI
10M/100M/1G/10G Ethernet
koos 1588
10M/100M/1G/10G 1G/10GbE ja 10GBASE-KR PHY Intel Arria 10 GX transiiver SI
1G/2.5G Ethernet 1G/2.5G 1G/2.5G/5G/10G
Mitme kiirusega Ethernet PHY
Intel Arria 10 GX transiiver SI
1G/2.5G Ethernet 1588-ga 1G/2.5G 1G/2.5G/5G/10G
Mitme kiirusega Ethernet PHY
Intel Arria 10 GX transiiver SI
1G/2.5G/10G Ethernet 1G/2.5G/10G 1G/2.5G/5G/10G
Mitme kiirusega Ethernet PHY
Intel Arria 10 GX transiiver SI
10G USXGMII Ethernet 1G/2.5G/5G/10G (USXGMII) 1G/2.5G/5G/10G
Mitme kiirusega Ethernet PHY
Intel Arria 10 GX transiiver SI

Intel Corporation. Kõik õigused kaitstud. Intel, Inteli logo ja muud Inteli kaubamärgid on Intel Corporationi või selle tütarettevõtete kaubamärgid. Intel garanteerib oma FPGA ja pooljuhttoodete toimimise praeguste spetsifikatsioonide kohaselt vastavalt Inteli standardgarantiile, kuid jätab endale õiguse teha mis tahes tooteid ja teenuseid igal ajal ilma ette teatamata. Intel ei võta endale mingit vastutust ega kohustusi, mis tulenevad siin kirjeldatud teabe, toote või teenuse rakendusest või kasutamisest, välja arvatud juhul, kui Intel on sellega sõnaselgelt kirjalikult nõustunud. Inteli klientidel soovitatakse hankida seadme spetsifikatsioonide uusim versioon enne avaldatud teabele tuginemist ja enne toodete või teenuste tellimuste esitamist.
*Teisi nimesid ja kaubamärke võidakse pidada teiste omandiks.
1. Rakendusjuhised 10G Etherneti alamsüsteemi jaoks, mis kasutab madala latentsusega 10G MAC Intel® FPGA IP-d Intel® Arria® 10 seadmetes
683347 | 2020.10.28
Märkus.
Kõigile loetletud disainilahendustele pääsete juurde Intel® Quartus Prime tarkvara madala latentsusega Ethernet 10G MAC Intel® FPGA IP-parameetrite redaktori kaudu, välja arvatud XAUI Etherneti võrdlusdisain. XAUI Etherneti võrdlusdisaini saate disainipoest.
Intel pakub paindliku rakendamise tagamiseks eraldi MAC- ja PHY IP-sid 10M kuni 1G mitme kiirusega Etherneti alamsüsteemide jaoks. Saate luua väikese latentsusega Etherneti 10G MAC Intel FPGA IP 1G/2.5G/5G/10G mitme kiirusega Etherneti PHY, Intel Arria 10 1G/10GbE ja 10GBASE-KR PHY või XAUI PHY ja Intel Arria 10 transiiveri native PHY-ga. rahuldada erinevaid disaininõudeid.
Seotud teave

1.1. Madala latentsusega Ethernet 10G MAC ja Intel Arria 10 transiiver Native PHY Intel FPGA IP-d
Saate konfigureerida Intel Arria 10 transiiver Native PHY Intel FPGA IP rakendama 10GBASE-R PHY Etherneti spetsiifilise füüsilise kihiga, mis töötab 10.3125 Gbps andmeedastuskiirusega, nagu on määratletud IEEE 49-802.3 spetsifikatsiooni punktis 2008.
See konfiguratsioon pakub XGMII kuni madala latentsusega Etherneti 10G MAC Intel FPGA IP-d ja rakendab ühe kanaliga 10.3 Gbps PHY, mis pakub otseühendust SFP+ optilise mooduliga, kasutades SFI elektrilisi spetsifikatsioone.
Intel pakub kahte 10GBASE-R Etherneti alamsüsteemi disaini ntamples ja saate neid kujundusi dünaamiliselt genereerida, kasutades madala latentsusega Ethernet 10G MAC Intel FPGA IP-parameetrite redaktorit. Disainid toetavad funktsionaalset simulatsiooni ja riistvara testimist määratud Inteli arenduskomplektides.
Joonis 2. Kella- ja lähtestamisskeem madala latentsusega Ethernet 10G MAC ja Intel Arria 10 transiiveri native PHY jaoks 10GBASE-R disainieksammpleIntel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 2

Joonis 3. Kella- ja lähtestamisskeem madala latentsusega Ethernet 10G MAC ja Intel Arria 10 transiiveri native PHY jaoks 10GBASE-R Design Example registriga Režiim lubatud 

Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 3

Seotud teave
Madala latentsusega Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example Kasutusjuhend
Annab üksikasjalikku teavet MAC-i disaini käivitamise ja parameetrite muutmise kohta, ntampvähem.
1.2. Madala latentsusega Ethernet 10G MAC ja XAUI PHY Intel FPGA IP-d
XAUI PHY Intel FPGA IP pakub XGMII kuni madala latentsusega Etherneti 10G MAC Intel FPGA IP-d ja rakendab PMD liideses neli rada kiirusega 3.125 Gbps.
XAUI PHY on spetsifikatsioonis IEEE 10ae-802.3 määratletud 2008 Gigabit Etherneti lingi spetsiifiline füüsilise kihi teostus.
Low Latency Ethernet 10G MAC ja XAUI PHY Intel FPGA IP-de abil juurutatud 10GbE alamsüsteemi etalondisaini saate Design Store'ist. Disain toetab funktsionaalset simulatsiooni ja riistvara testimist määratud Inteli arenduskomplektis.
Joonis 4. Madala latentsusega Ethernet 10G MAC ja XAUI PHY võrdlusdisaini kella- ja lähtestamisskeem Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 4

Seotud teave

1.3. Madala latentsusega Etherneti 10G MAC ja 1G/10GbE ning 10GBASEKR PHY Intel Arria 10 FPGA IP-d
1G/10GbE ja 10GBASE-KR PHY Intel Arria 10 FPGA IP pakuvad MII, GMII ja XGMII madala latentsusega Etherneti 10G MAC Intel FPGA IP-d.
1G/10GbE ja 10GBASE-KR PHY Intel Arria 10 FPGA IP rakendavad ühekanalilist 10Mbps/100Mbps/1Gbps/10Gbps jada-PHY-d. Disainid pakuvad otseühendust 1G/10GbE kahekiiruseliste SFP+ ühendatavate moodulite, 10M–10GbE 10GBASE-T ja 10M/100M/1G/10GbE 1000BASE-T vasest väliste PHY-seadmetega või kiibi-kiibi liidestega. Need IP-tuumad toetavad ümberkonfigureeritavat 10Mbps/100Mbps/1Gbps/10Gbps andmeedastuskiirust.
Intel pakub kahe kiirusega 1G/10GbE ja mitme kiirusega 10Mb/100Mb/1Gb/10GbE disainilahendustamples ja saate neid kujundusi dünaamiliselt genereerida, kasutades madalat latentsust
Ethernet 10G MAC Intel FPGA IP parameetrite redaktor. Disainid toetavad funktsionaalset simulatsiooni ja riistvara testimist määratud Inteli arenduskomplektis.
Mitmekiiruselise Etherneti alamsüsteemi juurutamine, mis kasutab 1G/10GbE või 10GBASE-KR PHY Intel Arria 10 FPGA IP-disaini, nõuab käsitsi SDC-piiranguid sisemiste PHY IP-kellade ja kelladomeeni ületamise käsitlemiseks. Vaadake faili altera_eth_top.sdc file kujunduses example, et saada lisateavet nõutavate SDC piirangute Create_generated_clock, set_clock_groups ja set_false_path SDC kohta.
Joonis 5. Madala latentsusega Ethernet 10G MAC ja Intel Arria 10 1G/10GbE ja 10GBASE-KR Design Ex kella- ja lähtestamisskeemample (1G/10GbE režiim)

Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 5

Joonis 6. Madala latentsusega Ethernet 10G MAC ja Intel Arria 10 1G/10GbE ja 10GBASE-KR Design Ex kella- ja lähtestamisskeemample (10Mb/100Mb/1Gb/10GbE režiim)

Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 7

Seotud teave
Madala latentsusega Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example Kasutusjuhend
Annab üksikasjalikku teavet MAC-i disaini käivitamise ja parameetrite muutmise kohta, ntampvähem.
1.4. Madala latentsusega Ethernet 10G MAC ja 1G/2.5G/5G/10G MultiRate Ethernet PHY Intel FPGA IP-d
1G/2.5G/5G/10G mitme kiirusega Etherneti PHY Intel FPGA IP Intel Arria 10 seadmetele pakub GMII ja XGMII madala latentsusega Ethernet 10G MAC Intel FPGA IP-le.
1G/2.5G/5G/10G mitme kiirusega Etherneti PHY Intel FPGA IP Intel Arria 10 seadmetele rakendab ühe kanaliga 1G/2.5G/5G/10Gbps jada-PHY. Disain pakub otseühendust 1G/2.5GbE kahekiiruseliste SFP+ ühendatavate moodulite, MGBASE-T ja NBASE-T vasest väliste PHY seadmetega või kiibivaheliste liidestega. Need IP-d toetavad ümberkonfigureeritavat 1G/2.5G/5G/10Gbps andmeedastuskiirust.
Intel pakub kahe kiirusega 1G/2.5GbE, mitme kiirusega 1G/2.5G/10GbE MGBASE-T ja mitme kiirusega 1G/2.5G/5G/10GbE MGBASE-T disainilahendust.amples ja saate neid kujundusi dünaamiliselt genereerida, kasutades madala latentsusega Ethernet 10G MAC Intel FPGA IP-parameetrite redaktorit. Disainid toetavad funktsionaalset simulatsiooni ja riistvara testimist määratud Inteli arenduskomplektis.
Joonis 7. Madala latentsusega Etherneti 10G MAC ja 1G/2.5G/5G/10G mitme kiirusega Etherneti kella- ja lähtestamisskeem PHY Design Example (1G/2.5G režiim)Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 8

Mitme kiirusega 1G/2.5GbE ja 1G/2.5G/10GbE MBASE-T Etherneti alamsüsteemi juurutamiseks, mis kasutab 1G/2.5G/5G/10G mitme kiirusega Etherneti PHY Intel FPGA IP-d, soovitab Intel kopeerida transiiveri ümberseadistusmooduli (alt_mge_rcfg. sv) varustatud kujundusega ntample. See moodul konfigureerib transiiveri kanali kiiruse ümber 1G-lt 2.5G-le või 10G-le ja vastupidi.
Mitme kiirusega 1G/2.5GbE ja 1G/2.5G/10GbE MBASE-T Etherneti alamsüsteemi juurutamine nõuab ka käsitsi SDC piiranguid sisemiste PHY IP-kellade jaoks
ja kella domeeniületuse käsitlemine. Vaadake faili altera_eth_top.sdc file kujunduses example, et saada lisateavet nõutavate SDC piirangute Create_generated_clock, set_clock_groups ja set_false_path SDC kohta.
Joonis 8. Madala latentsusega Etherneti 10G MAC ja 1G/2.5G/5G/10G mitme kiirusega Etherneti kella- ja lähtestamisskeem PHY Design Example (1G/2.5G/10GbE MBASE-T režiim) Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 9Joonis 9. Madala latentsusega Etherneti 10G MAC ja 1G/2.5G/5G/10G mitme kiirusega Etherneti kella- ja lähtestamisskeem PHY Design Example (1G/2.5G/5G/10GbE NBASE-T režiim)Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – joonis 6

Seotud teave
Madala latentsusega Ethernet 10G MAC Intel Arria 10 FPGA IP Design Example Kasutusjuhend Annab üksikasjalikku teavet MAC-i disaini käivitamise ja parameetrite muutmise kohta, ntampvähem.
1.5. AN 795 dokumendi läbivaatamise ajalugu: 10G Etherneti alamsüsteemi rakendusjuhised, mis kasutavad Intel Arria 10 seadmetes madala latentsusega 10G MAC Intel FPGA IP-d

Dokumendi versioon Muudatused
2020.10.28 • Uue kaubamärgiga Intel.
• Nimetas dokument ümber AN 795: Rakendusjuhised 10G Etherneti alamsüsteemile, kasutades madala latentsusega 10G MAC Intel FPGA IP-d Intel Arria 10 seadmetes.
Kuupäev Versioon Muudatused
veebruar-17 2017.02.01 Esialgne vabastamine.

AN 795: Rakendusjuhised 10G Etherneti alamsüsteemi jaoks, kasutades madalat
Latency 10G MAC Intel ® FPGA IP Intel® Arria® 10 seadmetes

Inteli logoIntel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – ikoon 2 Online versioon
Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks – ikoon 1 Saada tagasisidet
ID: 683347
Versioon: 2020.10.28

Dokumendid / Ressursid

Intel AN 795 rakendusjuhised madala latentsusega 10G MAC-i kasutava 10G Etherneti alamsüsteemi jaoks [pdfKasutusjuhend
AN 795 Rakendusjuhised 10G Etherneti alamsüsteemile, mis kasutab madala latentsusega 10G MAC-i, AN 795, Rakendusjuhised 10G Etherneti alamsüsteemile, mis kasutab madala latentsusega 10G MAC-i, Etherneti alamsüsteemi, mis kasutab madala latentsusega 10G MAC-i, madala latentsusega 10G MAC-i

Viited

Jäta kommentaar

Teie e-posti aadressi ei avaldata. Kohustuslikud väljad on märgitud *