MICROCHIP DDR AXI4 Arbiter
הקדמה: די AXI4-Stream פּראָטאָקאָל נאָרמאַל ניצט די טערמינאָלאָגיע האר און שקלאַף. די עקוויוואַלענט מיקראָטשיפּ טערמינאָלאָגיע געניצט אין דעם דאָקומענט איז ינישיייטער און ציל ריספּעקטיוולי.
קיצער: די פאלגענדע טיש גיט אַ קיצער פון די DDR AXI4 אַרביטער קעראַקטעריסטיקס.
כאַראַקטעריסטיש | ווערט |
---|---|
קאָר ווערסיע | DDR AXI4 Arbiter v2.2 |
שטיצט דיווייס פאַמיליעס | – |
סופּפּאָרטעד טול פלאָו ליסענסינג | – |
פֿעיִקייטן: DDR AXI4 Arbiter האט די פאלגענדע שליסל פֿעיִקייטן:
- IP האַרץ מוזן זיין אינסטאַלירן אין די IP קאַטאַלאָג פון די Libero SoC ווייכווארג.
- די האַרץ איז קאַנפיגיערד, דזשענערייטאַד און ינסטאַנטיאַטעד אין די SmartDesign געצייַג פֿאַר ינקלוזשאַן אין די Libero פּרויעקט רשימה.
מיטל יוטאַלאַזיישאַן און פאָרשטעלונג:
מיטל דעטאַילס | משפּחה | מיטל | רעסאָורסעס | פאָרשטעלונג (MHz) |
---|---|---|---|---|
LUTs DFF RAMs LSRAM SRAM מאַט בלאַקס טשיפּ גלאָבאַלס | PolarFire | MPF300T-1 | 5411 4202 | 266 |
פאַנגקשאַנאַל באַשרייַבונג
פאַנגקשאַנאַל באַשרייַבונג: דער אָפּטיילונג באשרייבט די ימפּלאַמענטיישאַן דעטאַילס פון די DDR_AXI4_Arbiter. די פאלגענדע פיגור ווייזט די שפּיץ-מדרגה שטיפט-אויס דיאַגראַמע פון די DDR AXI4 Arbiter.
DDR_AXI4_Arbiter פּאַראַמעטערס און צובינד סיגנאַלז
קאָנפיגוראַטיאָן סעטטינגס:
די קאַנפיגיעריישאַן סעטטינגס פֿאַר DDR_AXI4_Arbiter זענען נישט ספּעסיפיעד אין דעם דאָקומענט.
ינפּוץ און אַוטפּוץ סיגנאַלז:
די אַרייַנשרייַב און רעזולטאַט סיגנאַלז פֿאַר DDR_AXI4_Arbiter זענען נישט ספּעסיפיעד אין דעם דאָקומענט.
טיימינג דיאַגראַמז
די טיימינג דייאַגראַמז פֿאַר DDR_AXI4_Arbiter זענען נישט ספּעסיפיעד אין דעם דאָקומענט.
טעסטבענטש
סימיאַליישאַן:
די סימיאַליישאַן דעטאַילס פֿאַר DDR_AXI4_Arbiter זענען נישט ספּעסיפיעד אין דעם דאָקומענט.
רעוויזיע געשיכטע
די רעוויזיע געשיכטע פֿאַר DDR_AXI4_Arbiter איז נישט ספּעסיפיעד אין דעם דאָקומענט.
מיקראָטשיפּ FPGA שטיצן
די מיקראָטשיפּ FPGA שטיצן אינפֿאָרמאַציע פֿאַר DDR_AXI4_Arbiter איז נישט ספּעסיפיעד אין דעם דאָקומענט.
פּראָדוקט באַניץ אינסטרוקציעס
- ינסטאַלירן DDR AXI4 Arbiter v2.2 צו די IP קאַטאַלאָג פון די Libero SoC ווייכווארג.
- קאַנפיגיער, דזשענערייט און ינסטאַנטייט די האַרץ אין די SmartDesign געצייַג פֿאַר ינקלוזשאַן אין די Libero פּרויעקט רשימה.
הקדמה (פרעגן אַ קשיא)
זכרונות זענען אַ ינטאַגראַל טייל פון קיין טיפּיש ווידעא און גראַפיקס אַפּלאַקיישאַן. זיי זענען געניצט פֿאַר באַפערינג גאַנץ ווידעא ראָמען ווען די היגע זכּרון פון די FPGA איז ניט גענוגיק צו האַלטן די גאנצע ראַם. ווען עס זענען קייפל לייענען און שרייבט פון ווידעא ראָמען אין DDR, אַ אַרביטער וועט זיין פארלאנגט צו אַרביטרירן צווישן קייפל ריקוועס. די DDR AXI4 Arbiter IP גיט 8 שרייַבן טשאַנאַלז צו שרייַבן ראַם באַפערז אין פונדרויסנדיק דדר זכּרון און 8 לייענען טשאַנאַלז צו לייענען ראָמען פֿון פונדרויסנדיק זכּרון. די אַרביטריישאַן איז באזירט אויף אַ ערשטער-קומען, ערשטער-געדינט יקער. אויב צוויי ריקוועס פאַלן סיימאַלטייניאַסלי, דער קאַנאַל מיט די נידעריקער קאַנאַל נומער וועט נעמען בילכערקייַט. דער אַרביטער קאַנעקץ צו די DDR קאָנטראָללער IP דורך די AXI4 צובינד. די DDR AXI4 Arbiter גיט אַן AXI4 ינישיייטער צובינד צו די DDR אויף-שפּאָן קאַנטראָולערז. דער אַרביטער שטיצט אַרויף צו אַכט שרייַבן טשאַנאַלז און אַכט לייענען טשאַנאַלז. דער בלאָק אַרביטרייץ צווישן אַכט לייענען טשאַנאַלז צו צושטעלן אַקסעס צו די AXI לייענען קאַנאַל אין אַ ערשטער-קומען, ערשטער-סערווד שטייגער. דער בלאָק אַרביטרייץ צווישן אַכט שרייַבן טשאַנאַלז צו צושטעלן אַקסעס צו די AXI שרייַבן קאַנאַל אין אַ ערשטער-קומען, ערשטער-סערווד שטייגער. אַלע אַכט לייענען-און-שרייַבן טשאַנאַלז האָבן גלייַך בילכערקייַט. די AXI4 ינישיייטער צובינד פון די אַרביטער IP קענען זיין קאַנפיגיערד פֿאַר פאַרשידן דאַטן ברייט ריינדזשינג פון 64 ביץ צו 512 ביץ.
וויכטיק: די AXI4-Stream פּראָטאָקאָל נאָרמאַל ניצט די טערמינאָלאָגיע "האר" און "שלאַווע". די עקוויוואַלענט מיקראָטשיפּ טערמינאָלאָגיע געניצט אין דעם דאָקומענט איז ינישיייטער און ציל ריספּעקטיוולי.
קיצער (פרעגן אַ פראגע)
די פאלגענדע טיש גיט אַ קיצער פון די DDR AXI4 אַרביטער קעראַקטעריסטיקס.
טיש 1. דדר אַקסי4 אַרביטער קעראַקטעריסטיקס
דער דאָקומענט אַפּלייז צו DDR AXI4 Arbiter v2.2.
- PolarFire® SoC
- PolarFire
- RTG4™
- IGLOO® 2
- SmartFusion® 2
ריקוויירז Libero® SoC v12.3 אָדער שפּעטער ריליסיז. די IP קענען זיין געוויינט אין RTL מאָדע אָן קיין דערלויבעניש. פֿאַר מער אינפֿאָרמאַציע, זען DDR_AXI4_Arbiter.
פֿעיִקייטן (פרעגן אַ קשיא)
DDR AXI4 Arbiter האט די פאלגענדע שליסל פֿעיִקייטן:
- אַכט שרייב טשאַנאַלז
- אַכט לייענען טשאַנאַלז
- AXI4 צובינד צו DDR קאָנטראָללער
- קאָנפיגוראַבלע AXI4 ברייט: 64, 128, 256 און 512 ביץ
- קאָנפיגוראַבלע אַדרעס ברייט: 32-64 ביץ
ימפּלאַמענטיישאַן פון IP קאָר אין Libero® Design Suite (פרעגן אַ קשיא)
IP האַרץ מוזן זיין אינסטאַלירן אין די IP קאַטאַלאָג פון די Libero SoC ווייכווארג. דאָס איז אויטאָמאַטיש אינסטאַלירן דורך די IP קאַטאַלאָג דערהייַנטיקן פֿונקציע אין די Libero SoC ווייכווארג, אָדער די IP האַרץ איז מאַניואַלי דאַונלאָודיד פון דעם קאַטאַלאָג. אַמאָל די IP האַרץ איז אינסטאַלירן אין די Libero SoC ווייכווארג IP קאַטאַלאָג, די האַרץ איז קאַנפיגיערד, דזשענערייטאַד און ינסטאַנטיאַטעד אין די SmartDesign געצייַג פֿאַר ינקלוזשאַן אין די Libero פּרויעקט רשימה.
מיטל יוטאַלאַזיישאַן און פאָרשטעלונג (פרעגן אַ קשיא)
די פאלגענדע טיש ליסטעד די מיטל יוטאַלאַזיישאַן געניצט פֿאַר DDR_AXI4_Arbiter.
טיש 2. DDR_AXI4_Arbiter יוטאַלאַזיישאַן
מיטל דעטאַילס | רעסאָורסעס | פאָרשטעלונג (MHz) | ראַמס | מאַט בלאַקס | טשיפּ גלאָבאַלס | |||
משפּחה | מיטל | LUTs | DFF | LSRAM | μSRAM | |||
PolarFire® SoC | MPFS250T-1 | 5411 | 4202 | 266 | 13 | 1 | 0 | 0 |
PolarFire | MPF300T-1 | 5411 | 4202 | 266 | 13 | 1 | 0 | 0 |
SmartFusion® 2 | מ2ס150-1 | 5546 | 4309 | 192 | 15 | 1 | 0 | 0 |
וויכטיק:
- די דאַטן אין די פריערדיקע טיש זענען קאַפּטשערד מיט טיפּיש סינטעז און אויסלייג סעטטינגס. די IP איז קאַנפיגיערד פֿאַר אַכט שרייַבן טשאַנאַלז, אַכט לייענען טשאַנאַלז, אַדרעס ברייט פון 32 ביסל, און דאַטן ברייט פון 512 ביץ קאַנפיגיעריישאַן.
- זייגער איז קאַנסטריינד צו 200 מהז בשעת איר לויפן די טיימינג אַנאַליסיס צו דערגרייכן פאָרשטעלונג נומערן.
פאַנגקשאַנאַל באַשרייַבונג (פרעגן אַ קשיא)
דער אָפּטיילונג באשרייבט די ימפּלאַמענטיישאַן דעטאַילס פון די DDR_AXI4_Arbiter. די פאלגענדע פיגור ווייזט די שפּיץ-מדרגה שטיפט-אויס דיאַגראַמע פון די DDR AXI4 Arbiter. פיגורע 1-1. שפּיץ-מדרגה שפּילקע-אויס בלאָק דיאַגראַמע פֿאַר געבוירן אַרביטער צובינד
די פאלגענדע פיגור ווייזט די סיסטעם-מדרגה בלאָק דיאַגראַמע פון די DDR_AXI4_Arbiter אין ויטאָבוס צובינד מאָדע. פיגורע 1-2. סיסטעם-מדרגה בלאַק דיאַגראַמע פון DDR_AXI4_Arbiter
א לייענען טראַנסאַקטיאָן איז טריגערד דורך באַשטעטיקן די אַרייַנשרייַב סיגנאַל r(x)_req_i הויך אויף אַ באַזונדער לייענען קאַנאַל. דער אַרביטער ריספּאַנדז דורך דערקענטעניש ווען ער איז גרייט צו דינען דעם לייענען בעטן. דעמאָלט עס סampלייענען די סטאַרטינג AXI אַדרעס און לייענט די פּלאַצן גרייס וואָס איז אַרייַנשרייַב פון די פונדרויסנדיק ינישיייטער. דער קאַנאַל פּראַסעסאַז די ינפּוץ און דזשענערייץ די פארלאנגט AXI טראַנזאַקשאַנז צו לייענען דאַטן פֿון די DDR זכּרון. די לייענען דאַטן רעזולטאַט פון די אַרביטער איז פּראָסט פֿאַר אַלע די לייענען טשאַנאַלז. בעשאַס לייענען דאַטן, די גילטיק לייענען דאַטן פון די קאָראַספּאַנדינג קאַנאַל איז הויך. דער סוף פון די לייענען טראַנסאַקטיאָן איז דינייטיד דורך אַ לייענען-געטאן סיגנאַל ווען אַלע די געבעטן ביטעס זענען געשיקט אויס. ענלעך צו אַ לייענען טראַנסאַקטיאָן, אַ שרייַבן טראַנסאַקטיאָן איז טריגערד דורך באַשטעטיקן די אַרייַנשרייַב סיגנאַל w (x)_req_i הויך. צוזאמען מיט די בעטן סיגנאַל, די שרייַבן אָנהייב אַדרעס און די פּלאַצן לענג מוזן זיין צוגעשטעלט בעשאַס די בעטן. ווען דער אַרביטער איז בארעכטיגט צו דינען דעם געשריבן בעטן, ער ריספּאַנדז דורך שיקן אַ דערקענטעניש סיגנאַל אויף די קאָראַספּאַנדינג קאַנאַל. דערנאָך דער באַניצער מוזן צושטעלן די שרייַבן דאַטן צוזאמען מיט די דאַטן גילטיק סיגנאַל אויף דעם קאַנאַל. די נומער פון קלאַקס די דאַטן גילטיק הויך צייַט מוזן גלייַכן די פּלאַצן לענג. דער אַרביטער קאַמפּליץ די שרייַבן אָפּעראַציע און שטעלן די שרייַבן דורכגעקאָכט סיגנאַל הויך וואָס דינאַטינג די קאַמפּלישאַן פון די שרייַבן טראַנסאַקטיאָן.
DDR_AXI4_Arbiter פּאַראַמעטערס און צובינד סיגנאַלז (פרעגן אַ קשיא)
דער אָפּטיילונג דיסקאַסט די פּאַראַמעטערס אין די DDR_AXI4_Arbiter GUI קאַנפיגיערייטער און י / אָ סיגנאַלז.
2.1 קאַנפיגיעריישאַן סעטטינגס (פרעגן אַ קשיא)
די פאלגענדע טיש ליסטעד די באַשרייַבונג פון די קאַנפיגיעריישאַן פּאַראַמעטערס געניצט אין די ייַזנוואַרג ימפּלאַמענטיישאַן פון DDR_AXI4_Arbiter. דאָס זענען דזשאַנעריק פּאַראַמעטערס און קענען זיין וועריד לויט די פאָדערונג פון די אַפּלאַקיישאַן.
טיש 2-1. קאַנפיגיעריישאַן פּאַראַמעטער
סיגנאַל נאָמען | באַשרייַבונג |
AXI ID ברייט | דיפיינז די AXI ID ברייט. |
AXI דאַטאַ ברייט | דיפיינז די AXI דאַטן ברייט. |
AXI אַדרעס ברייט | דיפיינז די AXI אַדרעס ברייט |
נומער פון לייענען טשאַנאַלז | אָפּציעס צו סעלעקטירן דעם פארלאנגט נומער פון שרייַבן טשאַנאַלז פון די פאַל-אַראָפּ מעניו ריינדזשינג פון איין קאַנאַל צו אַכט שרייַבן טשאַנאַלז. |
נומער פון שרייב טשאַנאַלז | אָפּציעס צו סעלעקטירן דעם פארלאנגט נומער פון לייענען טשאַנאַלז פון די פאַל-אַראָפּ מעניו ריינדזשינג פון איין קאַנאַל צו אַכט לייענען טשאַנאַלז. |
AXI4_SELECTION | אָפּציעס צו סעלעקטירן צווישן AXI4_MASTER און AXI4_MIRRORED_SLAVE. |
אַרביטער צובינד | אָפּציע צו אויסקלייַבן די ויטאָבוס צובינד. |
ינפּוץ און אַוטפּוץ סיגנאַלז (פרעגן אַ קשיא)
די פאלגענדע טיש ליסטעד די ינפּוץ און רעזולטאַט פּאָרץ פון די DDR AXI4 Arbiter פֿאַר ויטאָבוס צובינד.
טיש 2-2. אַרייַנשרייַב און רעזולטאַט פּאָרץ פֿאַר אַרביטער ויטאָבוס צובינד
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
reset_i | אַרייַנשרייַב | — | אַקטיוו נידעריק ייסינגקראַנאַס באַשטעטיק סיגנאַל צו פּלאַן |
sys_ckl_i | אַרייַנשרייַב | — | סיסטעם זייגער |
ddr_ctrl_ready_i | אַרייַנשרייַב | — | ריסיווז די גרייט ינפּוט סיגנאַל פון די DDR קאָנטראָללער |
ARVALID_I_0 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 0 |
ARSIZE_I_0 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 0 |
ARADDR_I_0 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 0 |
ARREADY_O_0 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 0 |
RVALID_O_0 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 0 |
RDATA_O_0 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 0 |
RLAST_O_0 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 0 |
BUSER_O_r0 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 0 |
ARVALID_I_1 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 1 |
ARSIZE_I_1 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 1 |
ARADDR_I_1 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 1 |
ARREADY_O_1 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 1 |
RVALID_O_1 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 1 |
RDATA_O_1 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 1 |
RLAST_O_1 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 1 |
BUSER_O_r1 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 1 |
ARVALID_I_2 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 2 |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
ARSIZE_I_2 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 2 |
ARADDR_I_2 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 2 |
ARREADY_O_2 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 2 |
RVALID_O_2 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 2 |
RDATA_O_2 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 2 |
RLAST_O_2 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 2 |
BUSER_O_r2 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 2 |
ARVALID_I_3 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 3 |
ARSIZE_I_3 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 3 |
ARADDR_I_3 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 3 |
ARREADY_O_3 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 3 |
RVALID_O_3 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 3 |
RDATA_O_3 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 3 |
RLAST_O_3 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 3 |
BUSER_O_r3 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 3 |
ARVALID_I_4 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 4 |
ARSIZE_I_4 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 4 |
ARADDR_I_4 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 4 |
ARREADY_O_4 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 4 |
RVALID_O_4 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 4 |
RDATA_O_4 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 4 |
RLAST_O_4 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 4 |
BUSER_O_r4 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 4 |
ARVALID_I_5 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 5 |
ARSIZE_I_5 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 5 |
ARADDR_I_5 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 5 |
ARREADY_O_5 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 5 |
RVALID_O_5 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 5 |
RDATA_O_5 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 5 |
RLAST_O_5 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 5 |
BUSER_O_r5 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 5 |
ARVALID_I_6 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 6 |
ARSIZE_I_6 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 6 |
ARADDR_I_6 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 6 |
ARREADY_O_6 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 6 |
RVALID_O_6 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 6 |
RDATA_O_6 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 6 |
RLAST_O_6 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 6 |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
BUSER_O_r6 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 6 |
ARVALID_I_7 | אַרייַנשרייַב | — | לייענען בעטן פֿון לייענען קאַנאַל 7 |
ARSIZE_I_7 | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס פון לייענען קאַנאַל 7 |
ARADDR_I_7 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 7 |
ARREADY_O_7 | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון לייענען קאַנאַל 7 |
RVALID_O_7 | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 7 |
RDATA_O_7 | רעזולטאַט | [AXI_DATA_WIDTH-1: 0] | לייענען דאַטן פֿון לייענען קאַנאַל 7 |
RLAST_O_7 | רעזולטאַט | — | לייענען סוף פון ראַם סיגנאַל פון לייענען קאַנאַל 7 |
BUSER_O_r7 | רעזולטאַט | — | לייענען קאַמפּלישאַן צו לייענען קאַנאַל 7 |
AWSIZE_I_0 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 0 |
WDATA_I_0 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 0 |
WVALID_I_0 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 0 |
AWVALID_I_0 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 0 |
AWADDR_I_0 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 0 |
AWREADY_O_0 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 0 |
BUSER_O_0 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 0 |
AWSIZE_I_1 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 1 |
WDATA_I_1 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 1 |
WVALID_I_1 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 1 |
AWVALID_I_1 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 1 |
AWADDR_I_1 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 1 |
AWREADY_O_1 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 1 |
BUSER_O_1 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 1 |
AWSIZE_I_2 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 2 |
WDATA_I_2 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 2 |
WVALID_I_2 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 2 |
AWVALID_I_2 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 2 |
AWADDR_I_2 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 2 |
AWREADY_O_2 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 2 |
BUSER_O_2 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 2 |
AWSIZE_I_3 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 3 |
WDATA_I_3 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 3 |
WVALID_I_3 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 3 |
AWVALID_I_3 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 3 |
AWADDR_I_3 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 3 |
AWREADY_O_3 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 3 |
BUSER_O_3 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 3 |
AWSIZE_I_4 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 4 |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
WDATA_I_4 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 4 |
WVALID_I_4 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 4 |
AWVALID_I_4 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 4 |
AWADDR_I_4 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 4 |
AWREADY_O_4 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 4 |
BUSER_O_4 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 4 |
AWSIZE_I_5 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 5 |
WDATA_I_5 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 5 |
WVALID_I_5 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 5 |
AWVALID_I_5 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 5 |
AWADDR_I_5 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 5 |
AWREADY_O_5 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 5 |
BUSER_O_5 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 5 |
AWSIZE_I_6 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿאַר שרייַבן קאַנאַל 6 |
WDATA_I_6 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 6 |
WVALID_I_6 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 6 |
AWVALID_I_6 | אַרייַנשרייַב | — | שרייב בעטן פון שרייבן קאַנאַל 6 |
AWADDR_I_6 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 6 |
AWREADY_O_6 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 6 |
BUSER_O_6 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 6 |
AWSIZE_I_7 | אַרייַנשרייַב | 8 ביץ | שרייַבן פּלאַצן גרייס פֿון שרייַבן קאַנאַל 7 |
WDATA_I_7 | אַרייַנשרייַב | [AXI_DATA_WIDTH-1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 7 |
WVALID_I_7 | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 7 |
AWVALID_I_7 | אַרייַנשרייַב | — | שרייב אַ בקשה פון שרייבן קאַנאַל 7 |
AWADDR_I_7 | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן דאַרף פּאַסירן פֿון שרייַבן קאַנאַל 7 |
AWREADY_O_7 | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פֿון שרייַבן קאַנאַל 7 |
BUSER_O_7 | רעזולטאַט | — | שרייב קאַמפּלישאַן צו שרייַבן קאַנאַל 7 |
די פאלגענדע טיש ליסטעד די ינפּוץ און רעזולטאַט פּאָרץ פון די DDR AXI4 Arbiter פֿאַר די געבוירן צובינד.
טיש 2-3. אַרייַנשרייַב און רעזולטאַט פּאָרץ פֿאַר געבוירן אַרביטער צובינד
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
reset_i | אַרייַנשרייַב | — | אַקטיוו נידעריק ייסינגקראַנאַס באַשטעטיק סיגנאַל צו פּלאַן |
sys_clk_i | אַרייַנשרייַב | — | סיסטעם זייגער |
ddr_ctrl_ready_i | אַרייַנשרייַב | — | ריסיווז די גרייט אַרייַנשרייַב סיגנאַל פון די DDR קאָנטראָללער |
r0_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 0 |
r0_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r0_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 0 |
r0_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 0 |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
r0_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 0 |
r0_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 0 |
r1_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 1 |
r1_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r1_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 1 |
r1_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 1 |
r1_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 1 |
r1_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 1 |
r2_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 2 |
r2_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r2_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 2 |
r2_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 2 |
r2_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 2 |
r2_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 2 |
r3_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 3 |
r3_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r3_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 3 |
r3_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 3 |
r3_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 3 |
r3_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 3 |
r4_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 4 |
r4_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r4_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 4 |
r4_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 4 |
r4_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 4 |
r4_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 4 |
r5_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 5 |
r5_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r5_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 5 |
r5_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 5 |
r5_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 5 |
r5_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 5 |
r6_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 6 |
r6_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
r6_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 6 |
r6_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 6 |
r6_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 6 |
r6_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 6 |
r7_req_i | אַרייַנשרייַב | — | לייענען בעטן פון ינישיייטער 7 |
r7_burst_size_i | אַרייַנשרייַב | 8 ביץ | לייענען פּלאַצן גרייס |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
r7_rstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס פון ווו לייענען מוזן זיין סטאַרטעד פֿאַר לייענען קאַנאַל 7 |
r7_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו לייענען בעטן פון ינישיייטער 7 |
r7_data_valid_o | רעזולטאַט | — | לייענען דאַטן גילטיק פֿון לייענען קאַנאַל 7 |
r7_done_o | רעזולטאַט | — | לייענען קאַמפּלישאַן צו ינישיייטער 7 |
rdata_o | רעזולטאַט | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן רעזולטאַט פון לייענען קאַנאַל |
w0_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w0_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 0 |
w0_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 0 |
w0_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 0 |
w0_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 0 |
w0_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 0 |
w0_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 0 |
w1_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w1_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 1 |
w1_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 1 |
w1_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 1 |
w1_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 1 |
w1_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 1 |
w1_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 1 |
w2_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w2_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 2 |
w2_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 2 |
w2_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 2 |
w2_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 2 |
w2_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 2 |
w2_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 2 |
w3_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w3_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 3 |
w3_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 3 |
w3_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 3 |
w3_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 3 |
w3_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 3 |
w3_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 3 |
w4_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w4_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 4 |
w4_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 4 |
w4_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 4 |
w4_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן דאַרף פּאַסירן פֿון שרייַבן קאַנאַל 4 |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
w4_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 4 |
w4_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 4 |
w5_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w5_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 5 |
w5_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 5 |
w5_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 5 |
w5_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 5 |
w5_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 5 |
w5_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 5 |
w6_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w6_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 6 |
w6_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 6 |
w6_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 6 |
w6_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 6 |
w6_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 6 |
w6_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 6 |
w7_burst_size_i | אַרייַנשרייַב | 8 ביץ | שרייב פּלאַצן גרייס |
w7_data_i | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | ווידעא דאַטן אַרייַנשרייַב צו שרייַבן קאַנאַל 7 |
w7_data_valid_i | אַרייַנשרייַב | — | שרייב דאַטן גילטיק צו שרייַבן קאַנאַל 7 |
w7_req_i | אַרייַנשרייַב | — | שרייב בעטן פון ינישיייטער 7 |
w7_wstart_addr_i | אַרייַנשרייַב | [AXI_ADDR_WIDTH - 1:0] | DDR אַדרעס צו וואָס שרייַבן זאָל זיין געשען פֿון שרייַבן קאַנאַל 7 |
w7_ack_o | רעזולטאַט | — | אַרביטער דערקענטעניש צו שרייַבן בעטן פון ינישיייטער 7 |
w7_done_o | רעזולטאַט | — | שרייב קאַמפּלישאַן צו ינישיייטער 7 |
AXI I/F סיגנאַלז | |||
לייענען אַדרעס קאַנאַל | |||
arid_o | רעזולטאַט | [AXI_ID_WIDTH - 1:0] | לייענען אַדרעס שייַן. לעגיטימאַציע tag פֿאַר די לייענען אַדרעס גרופּע פון סיגנאַלז. |
araddr_o | רעזולטאַט | [AXI_ADDR_WIDTH - 1:0] | לייענען אַדרעס. גיט די ערשט אַדרעס פון אַ לייענען פּלאַצן טראַנסאַקטיאָן.
בלויז די אָנהייב אַדרעס פון די פּלאַצן איז צוגעשטעלט. |
arlen_o | רעזולטאַט | [7:0] | פּלאַצן לענג. גיט די פּינטלעך נומער פון טראַנספערס אין אַ פּלאַצן. די אינפֿאָרמאַציע דיטערמאַנז די נומער פון דאַטן טראַנספערס פֿאַרבונדן מיט די אַדרעס. |
arsize_o | רעזולטאַט | [2:0] | פּלאַצן גרייס. די גרייס פון יעדער אַריבערפירן אין די פּלאַצן. |
arburst_o | רעזולטאַט | [1:0] | פּלאַצן טיפּ. צוזאַמען מיט די גרייס אינפֿאָרמאַציע, דעטאַילס ווי די אַדרעס פֿאַר יעדער אַריבערפירן אין די פּלאַצן איז קאַלקיאַלייטיד.
פאַרפעסטיקט צו 2'ב01 à ינקרעמענטאַל אַדרעס פּלאַצן. |
arlock_o | רעזולטאַט | [1:0] | לאַק טיפּ. גיט נאָך אינפֿאָרמאַציע וועגן די אַטאָמישע קעראַקטעריסטיקס פון די אַריבערפירן.
פאַרפעסטיקט צו 2'ב00 à נאָרמאַל אַקסעס. |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
archache_o | רעזולטאַט | [3:0] | טיפּ קאַש. גיט נאָך אינפֿאָרמאַציע וועגן די קאַשאַבאַל קעראַקטעריסטיקס פון די אַריבערפירן.
פאַרפעסטיקט צו 4'ב0000 à ניט-קאַטשעאַבלע און ניט-באַפעראַבאַל. |
arprot_o | רעזולטאַט | [2:0] | שוץ טיפּ. פּראָווידעס שוץ אַפּאַראַט אינפֿאָרמאַציע פֿאַר די מאַסע - מאַטן. פאַרפעסטיקט צו 3'ב000 אַ נאָרמאַל, זיכער דאַטן אַקסעס. |
arvalid_o | רעזולטאַט | — | לייענען אַדרעס גילטיק. ווען הויך, די לייענען אַדרעס און קאָנטראָל אינפֿאָרמאַציע איז גילטיק און בלייבן הויך ביז די אַדרעס באַשטעטיקן סיגנאַל איז הויך.
1 = אַדרעס און קאָנטראָל אינפֿאָרמאַציע גילטיק 0 = אַדרעס און קאָנטראָל אינפֿאָרמאַציע ניט גילטיק |
arready_o | אַרייַנשרייַב | — | לייענען אַדרעס גרייט. דער ציל איז גרייט צו אָננעמען אַן אַדרעס און פֿאַרבונדן קאָנטראָל סיגנאַלז.
1 = ציל גרייט 0 = ציל ניט גרייט |
לייענען דאַטאַ קאַנאַל | |||
באַפרייַען | אַרייַנשרייַב | [AXI_ID_WIDTH - 1:0] | לייענען ID tag. ID tag פון די לייענען דאַטן גרופּע פון סיגנאַלז. די פטור ווערט איז דזשענערייטאַד דורך די ציל און מוזן גלייַכן די טרוקן ווערט פון די לייענען טראַנסאַקטיאָן צו וואָס עס איז ריספּאַנדינג. |
rdata | אַרייַנשרייַב | [AXI_DATA_WIDTH - 1:0] | לייענען דאַטן |
רעספּ | אַרייַנשרייַב | [1:0] | לייענען ענטפער.
דער סטאַטוס פון די לייענען אַריבערפירן. אַלאַואַבאַל רעספּאָנסעס זענען OKAY, EXOKAY, SLVERR און DECERR. |
לעצטע | אַרייַנשרייַב | — | לייענען לעצטע.
לעצטע אַריבערפירן אין אַ לייענען פּלאַצן. |
רוואַליד | אַרייַנשרייַב | — | לייענען גילטיק. פארלאנגט לייענען דאַטן איז בנימצא און די לייענען אַריבערפירן קענען פאַרענדיקן.
1 = לייענען דאַטן בנימצא 0 = לייענען דאַטן ניט בנימצא |
גרייט | רעזולטאַט | — | לייענען גרייט. ינישיייטער קענען אָננעמען די לייענען דאַטן און ענטפער אינפֿאָרמאַציע.
1= ינישיייטער גרייט 0 = ינישיייטער ניט גרייט |
שרייב אַדרעס קאַנאַל | |||
אַוויד | רעזולטאַט | [AXI_ID_WIDTH - 1:0] | שרייב אַדרעס שייַן. לעגיטימאַציע tag פֿאַר די שרייַבן אַדרעס גרופּע פון סיגנאַלז. |
awaddr | רעזולטאַט | [AXI_ADDR_WIDTH - 1:0] | שרייב אַדרעס. גיט די אַדרעס פון דער ערשטער אַריבערפירן אין אַ שרייַבן פּלאַצן טראַנסאַקטיאָן. די פֿאַרבונדן קאָנטראָל סיגנאַלז זענען געניצט צו באַשטימען די ווענדט פון די רוען טראַנספערס אין די פּלאַצן. |
awlen | רעזולטאַט | [7:0] | פּלאַצן לענג. גיט די פּינטלעך נומער פון טראַנספערס אין אַ פּלאַצן. די אינפֿאָרמאַציע דיטערמאַנז די נומער פון דאַטן טראַנספערס פֿאַרבונדן מיט די אַדרעס. |
awsize | רעזולטאַט | [2:0] | פּלאַצן גרייס. די גרייס פון יעדער אַריבערפירן אין די פּלאַצן. בייט ליין סטראָבעס אָנווייַזן פּונקט וואָס בייט ליינז צו דערהייַנטיקן. |
awburst | רעזולטאַט | [1:0] | פּלאַצן טיפּ. צוזאַמען מיט די גרייס אינפֿאָרמאַציע, דעטאַילס ווי די אַדרעס פֿאַר יעדער אַריבערפירן אין די פּלאַצן איז קאַלקיאַלייטיד.
פאַרפעסטיקט צו 2'ב01 à ינקרעמענטאַל אַדרעס פּלאַצן. |
………..פאָרזעצן | |||
סיגנאַל נאָמען | ריכטונג | ברייט | באַשרייַבונג |
awlock | רעזולטאַט | [1:0] | לאַק טיפּ. גיט נאָך אינפֿאָרמאַציע וועגן די אַטאָמישע קעראַקטעריסטיקס פון די אַריבערפירן.
פאַרפעסטיקט צו 2'ב00 à נאָרמאַל אַקסעס. |
awcache | רעזולטאַט | [3:0] | טיפּ קאַש. ינדיקייץ די באַפעראַבלע, קאַשאַבלע, שרייַבן-דורך, שרייַבן-צוריק און אַלאַקייט אַטריביוץ פון די טראַנסאַקטיאָן.
פאַרפעסטיקט צו 4'ב0000 à ניט-קאַטשעאַבלע און ניט-באַפעראַבאַל. |
awprot | רעזולטאַט | [2:0] | שוץ טיפּ. ינדיקייץ די נאָרמאַל, פּריוולידזשד אָדער זיכער שוץ מדרגה פון די טראַנסאַקטיאָן און צי די טראַנסאַקטיאָן איז אַ דאַטן אַקסעס אָדער אַ לימעד אַקסעס. פאַרפעסטיקט צו 3'ב000 אַ נאָרמאַל, זיכער דאַטן אַקסעס. |
שרעקלעך | רעזולטאַט | — | שרייב אַדרעס גילטיק. ינדיקייץ אַז גילטיק שרייַבן אַדרעס און קאָנטראָל אינפֿאָרמאַציע זענען בנימצא.
1 = אַדרעס און קאָנטראָל אינפֿאָרמאַציע בנימצא 0 = אַדרעס און קאָנטראָל אינפֿאָרמאַציע ניט בנימצא. די אַדרעס און קאָנטראָל אינפֿאָרמאַציע בלייבן סטאַביל ביז די אַדרעס באַשטעטיקן סיגנאַל, אַוואַדע, גייט הויך. |
גרייט | אַרייַנשרייַב | — | שרייב אַדרעס גרייט. ינדיקייץ אַז דער ציל איז גרייט צו אָננעמען אַן אַדרעס און פֿאַרבונדן קאָנטראָל סיגנאַלז.
1 = ציל גרייט 0 = ציל ניט גרייט |
שרייב דאַטאַ קאַנאַל | |||
wdata | רעזולטאַט | [AXI_DATA_WIDTH - 1:0] | שרייב דאַטן |
wstrb | רעזולטאַט | [AXI_DATA_WIDTH - 8:0] | שרייב סטראָבעס. דער סיגנאַל ינדיקייץ וואָס בייט ליינז צו דערהייַנטיקן אין זכּרון. עס איז איין שרייַבן סטראָבע פֿאַר יעדער אַכט ביטן פון די שרייַבן דאַטן ויטאָבוס. |
wlast | רעזולטאַט | — | שרייב לעצטע. לעצטע אַריבערפירן אין אַ שרייַבן פּלאַצן. |
wvalid | רעזולטאַט | — | שרייב גילטיק. גילטיק שרייַבן דאַטן און סטראָבעס זענען בנימצא. 1 = שרייַבן דאַטן און סטראָבעס בנימצא
0 = שרייַבן דאַטן און סטראָבעס ניט בנימצא |
גרייט | אַרייַנשרייַב | — | שרייב גרייט. ציל קענען אָננעמען די שרייַבן דאַטן. 1 = ציל גרייט
0 = ציל ניט גרייט |
שרייב ענטפער קאַנאַל | |||
באַפעלן | אַרייַנשרייַב | [AXI_ID_WIDTH - 1:0] | ענטפער ID. די לעגיטימאַציע tag פון די שרייבן ענטפער. די באַפעלן ווערט מוזן גלייַכן די אַוויד ווערט פון די שרייַבן טראַנסאַקטיאָן צו וואָס דער ציל איז ריספּאַנדינג. |
bresp | אַרייַנשרייַב | [1:0] | שרייב ענטפער. סטאַטוס פון די שרייַבן טראַנסאַקטיאָן. די אַלאַואַבאַל רעספּאָנסעס זענען OKAY, EXOKAY, SLVERR און DECERR. |
בvalid | אַרייַנשרייַב | — | שרייב ענטפער גילטיק. גילטיק שרייַבן ענטפער איז בנימצא. 1 = שרייַבן ענטפער בנימצא
0 = שרייַבן ענטפער ניט בנימצא |
ברויט | רעזולטאַט | — | ענטפער גרייט. ינישיייטער קענען אָננעמען די ענטפער אינפֿאָרמאַציע.
1 = ינישיייטער גרייט 0 = ינישיייטער ניט גרייט |
טיימינג דיאַגראַמז (פרעגן אַ קשיא)
דער אָפּטיילונג דיסקאַסט DDR_AXI4_Arbiter טיימינג דייאַגראַמז. די פאלגענדע פיגיערז ווייַזן די פֿאַרבינדונג פון די לייענען און שרייַבן בעטן ינפּוץ, סטאַרטינג זכּרון אַדרעס, שרייַבן ינפּוץ פון די פונדרויסנדיק ינישיייטער, לייענען אָדער שרייַבן דערקענטעניש, און לייענען אָדער שרייַבן קאַמפּלישאַן ינפּוץ געגעבן דורך אַרביטער.
פיגורע 3-1. טיימינג דיאַגראַמע פֿאַר סיגנאַלז געניצט אין שרייבן / לייענען דורך AXI4 צובינד
טעסטבענטש (פרעגן אַ קשיא)
א יונאַפייד טעסטבענטש איז געניצט צו באַשטעטיקן און פּרובירן DDR_AXI4_Arbiter גערופֿן ווי באַניצער טעסטבענטש. טעסטבענטש איז צוגעשטעלט צו קאָנטראָלירן די פאַנגקשאַנאַליטי פון די DDR_AXI4_Arbiter IP. דער טעסטבענטש אַרבעט בלויז פֿאַר צוויי לייענען טשאַנאַלז און צוויי שרייַבן טשאַנאַלז מיט ויטאָבוס צובינד קאַנפיגיעריישאַן.
סימיאַליישאַן (פרעגן אַ קשיא)
די פאלגענדע סטעפּס באַשרייַבן ווי צו סימולירן די האַרץ מיט די טעסטבענטש:
- עפֿענען די Libero® SoC Catalog קוויטל, יקספּאַנד סאַלושאַנז-ווידעא, טאָפּל גיט DDR_AXI4_Arbiter און גיט OK. די דאַקיומענטיישאַן פֿאַרבונדן מיט די IP זענען ליסטעד אונטער דאַקיומענטיישאַן. וויכטיק: אויב איר טאָן ניט זען די קאַטאַלאָג קוויטל, נאַוויגירן צו View > Windows מעניו און גיט קאַטאַלאָג צו מאַכן עס קענטיק.
פיגורע 4-1. DDR_AXI4_Arbiter IP קאָר אין Libero SoC קאַטאַלאָג
שאַפֿן קאָמפּאָנענט פֿענצטער אויס ווי געוויזן אין די פאלגענדע. דריקט OK. פאַרזיכערן אַז די נאָמען איז DDR_AXI4_ARBITER_PF_C0.
פיגורע 4-2. שאַפֿן קאָמפּאָנענט
קאַנפיגיער די IP פֿאַר 2 לייענען טשאַנאַלז, 2 שרייַבן טשאַנאַלז און סעלעקטירן ויטאָבוס צובינד ווי געוויזן אין די פאלגענדע פיגור און גיט OK צו דזשענערייט די IP.
פיגורע 4-3. קאָנפיגוראַטיאָן
אויף די סטימול כייעראַרקי קוויטל, אויסקלייַבן די טעסטבענטש (DDR_AXI4_ARBITER_PF_tb.v), רעכט גיט און דעמאָלט גיט סימולירן פאַר-סינט דיזיין > עפֿן ינטעראַקטיוועלי.
וויכטיק: אויב איר טאָן ניט זען די סטימול היעראַרקי קוויטל, נאַוויגירן צו View > Windows מעניו און גיט Stimulus Hierarchy צו מאַכן עס קענטיק.
פיגורע 4-4. סימולאַטינג פאַר-סינטעז פּלאַןModelSim אָפּענס מיט די טעסטבענטש file, ווי געוויזן אין די פאלגענדע פיגור.
פיגורע 4-5. ModelSim סימיאַליישאַן פֿענצטער
וויכטיק: אויב די סימיאַליישאַן איז ינטעראַפּטיד רעכט צו דער רונטימע שיעור ספּעסיפיעד אין די .דאָ file, נוצן די run -all באַפֿעל צו פאַרענדיקן די סימיאַליישאַן.
רעוויזיע געשיכטע (פרעגן אַ קשיא)
די רעוויזיע געשיכטע באשרייבט די ענדערונגען וואָס זענען ימפּלאַמענאַד אין דעם דאָקומענט. די ענדערונגען זענען ליסטעד דורך רעוויזיע, סטאַרטינג מיט די לעצטע ויסגאַבע.
טיש 5-1. רעוויזיע געשיכטע
רעוויזיע | טאָג | באַשרייַבונג |
A | 04/2023 | די פאלגענדע איז די רשימה פון ענדערונגען אין רעוויזיע א פון דעם דאָקומענט:
• מיגרייטיד דעם דאָקומענט צו די מיקראָטשיפּ מוסטער. • דערהייַנטיקט די דאָקומענט נומער צו DS00004976A פֿון 50200950. • צוגעגעבן 4. טעסטבענטש. |
2.0 | — | די פאלגענדע איז די רשימה פון ענדערונגען אין רעוויזיע 2.0 פון דעם דאָקומענט:
• צוגעגעבן פיגורע 1-2. • צוגעגעבן טיש 2-2. • דערהייַנטיקט די נעמען פון עטלעכע אַרייַנשרייַב און רעזולטאַט סיגנאַל נעמען אין טיש 2-2. |
1.0 | — | ערשט מעלדונג. |
מיקראָטשיפּ FPGA שטיצן (פרעגן אַ קשיא)
מיקראָטשיפּ FPGA פּראָדוקטן גרופּע שטיצט זייַן פּראָדוקטן מיט פאַרשידן שטיצן באַדינונגס, אַרייַנגערעכנט קונה סערוויס, קונה טעכניש שטיצן צענטער, webפּלאַץ, און ווערלדווייד פארקויפונג אָפאַסיז. קאַסטאַמערז זענען סאַגדזשעסטיד צו באַזוכן מיקראָטשיפּ אָנליין רעסורסן איידער זיי קאָנטאַקט שטיצן, ווייַל עס איז זייער מסתּמא אַז זייער פֿראגן האָבן שוין געענטפערט. קאָנטאַקט טעכניש שטיצן צענטער דורך די webפּלאַץ אויף www.microchip.com/support. דערמאָנען די FPGA מיטל טייל נומער, אויסקלייַבן די צונעמען פאַל קאַטעגאָריע און ופּלאָאַד פּלאַן fileס בשעת קריייטינג אַ טעכניש שטיצן פאַל. קאָנטאַקט קונה סערוויס פֿאַר ניט-טעכניש פּראָדוקט שטיצן, אַזאַ ווי פּראָדוקט פּרייסינג, פּראָדוקט אַפּגריידז, דערהייַנטיקט אינפֿאָרמאַציע, סדר סטאַטוס און דערלויבעניש.
- פֿון צפון אַמעריקע, רופן 800.262.1060
- פון די רעשט פון דער וועלט, רופן 650.318.4460
- פאַקס, פֿון ערגעץ אין דער וועלט, 650.318.8044
מיקראָטשיפּ אינפֿאָרמאַציע (פרעגן אַ קשיא)
די מיקראָטשיפּ Webפּלאַץ (פרעגן אַ קשיא)
מיקראָטשיפּ גיט אָנליין שטיצן דורך אונדזער webפּלאַץ בייַ www.microchip.com/. דאס webפּלאַץ איז געניצט צו מאַכן files און אינפֿאָרמאַציע לייכט בנימצא צו קאַסטאַמערז. עטלעכע פון די בנימצא אינהאַלט כולל:
- פּראָדוקט שטיצן - דאַטאַשיץ און ערראַטאַ, אַפּלאַקיישאַן הערות און סampדי מגילה, פּלאַן רעסורסן, באַניצער גוידעס און ייַזנוואַרג שטיצן דאָקומענטן, לעצט ווייכווארג ריליסיז און אַרטשיוועד ווייכווארג
- אַלגעמיינע טעכניש שטיצן - אָפט געשטעלטע פֿראגן (FAQs), טעכניש שטיצן ריקוועס, אָנליין דיסקוסיע גרופּעס, מיקראָטשיפּ פּלאַן שוטעף פּראָגראַם מיטגליד ליסטינג
- געשעפט פון מיקראָטשיפּ - פּראָדוקט סעלעקטאָר און אָרדערינג גוידעס, לעצטע מיקראָטשיפּ פּרעס ריליסיז, אַ ליסטינג פון סעמינאַרס און events, ליסטינגס פון מיקראָטשיפּ פארקויפונג אָפאַסיז, דיסטריביאַטערז און פאַבריק פארשטייערס
פּראָדוקט ענדערונג נאָטיפיקאַטיאָן סערוויס (פרעגן אַ קשיא)
מיקראָטשיפּ ס פּראָדוקט ענדערונג אָנזאָג דינסט העלפּס האַלטן קאַסטאַמערז קראַנט אויף מיקראָטשיפּ פּראָדוקטן. אבאנענטן וועלן באַקומען E- בריוו נאָוטאַפאַקיישאַנז ווען עס זענען ענדערונגען, דערהייַנטיקונגען, ריוויזשאַנז אָדער ערראַטאַ שייַכות צו אַ ספּעציפיש פּראָדוקט משפּחה אָדער אַנטוויקלונג געצייַג פון אינטערעס. צו רעגיסטרירן, גיין צו www.microchip.com/pcn און נאָכגיין די רעגיסטראַציע ינסטראַקשאַנז.
קונה שטיצן (פרעגן אַ פראגע)
יוזערז פון מיקראָטשיפּ פּראָדוקטן קענען באַקומען הילף דורך עטלעכע טשאַנאַלז:
- דיסטריביאַטער אָדער פארשטייער
- לאקאלע סאַלעס אָפפיסע
- עמבעדיד סאַלושאַנז ינזשעניר (ESE)
- טעכניש שטיצן
קאַסטאַמערז זאָל קאָנטאַקט זייער דיסטריביאַטער, פארשטייער אָדער ESE פֿאַר שטיצן. לאקאלע פארקויפונג אָפאַסיז זענען אויך בנימצא צו העלפן קאַסטאַמערז. א ליסטינג פון פארקויפונג אָפאַסיז און לאָוקיישאַנז איז אַרייַנגערעכנט אין דעם דאָקומענט. טעכניש שטיצן איז בנימצא דורך די webפּלאַץ אין: www.microchip.com/support.
מיקראָטשיפּ דעוויזיז קאָד פּראַטעקשאַן שטריך (פרעגן אַ קשיא)
באַמערקונג די פאלגענדע דעטאַילס פון די קאָד שוץ שטריך אויף מיקראָטשיפּ פּראָדוקטן:
- מיקראָטשיפּ פּראָדוקטן טרעפן די ספּעסאַפאַקיישאַנז קאַנטיינד אין זייער באַזונדער מיקראָטשיפּ דאַטאַ בלאַט.
- מיקראָטשיפּ גלויבט אַז זיין משפּחה פון פּראָדוקטן איז זיכער ווען געוויינט אין די בדעה שטייגער, אין אַפּערייטינג ספּעסאַפאַקיישאַנז און אונטער נאָרמאַל טנאָים.
- מיקראָטשיפּ וואַלועס און אַגרעסיוו פּראַטעקץ זייַן אינטעלעקטואַל פאַרמאָג רעכט. פרווון צו ברעכן די קאָד שוץ פֿעיִקייטן פון מיקראָטשיפּ פּראָדוקט איז שטרענג פּראָוכיבאַטאַד און קען אָנרירן די דיגיטאַלמילענניום קאַפּירייט אקט.
- ניט מיקראָטשיפּ אָדער קיין אנדערע סעמיקאַנדאַקטער פאַבריקאַנט קענען גאַראַנטירן די זיכערהייט פון זיין קאָד. קאָד שוץ טוט נישט מיינען אַז מיר גאַראַנטירן אַז די פּראָדוקט איז "אַנברייקאַבאַל". קאָד שוץ איז קעסיידער יוואַלווינג. מיקראָטשיפּ איז קאַמיטאַד צו קאַנטיניואַסלי פֿאַרבעסערן די קאָד שוץ פֿעיִקייטן פון אונדזער פּראָדוקטן.
לעגאַל נאָטיץ (פרעגן אַ קשיא)
די ויסגאַבע און די אינפֿאָרמאַציע דאָ קען זיין געוויינט בלויז מיט מיקראָטשיפּ פּראָדוקטן, אַרייַנגערעכנט צו פּלאַן, פּרובירן און ויסשטימען מיקראָטשיפּ פּראָדוקטן מיט דיין אַפּלאַקיישאַן. נוצן פון דעם אינפֿאָרמאַציע אין קיין אנדערע שטייגער ווייאַלייץ די טערמינען. אינפֿאָרמאַציע וועגן מיטל אַפּלאַקיישאַנז איז צוגעשטעלט בלויז פֿאַר דיין קאַנוויניאַנס און קען זיין סופּערסטיד דורך דערהייַנטיקונגען. עס איז דיין פֿאַראַנטוואָרטלעכקייט צו ענשור אַז דיין אַפּלאַקיישאַן מיץ דיין ספּעסאַפאַקיישאַנז. קאָנטאַקט דיין היגע מיקראָטשיפּ פארקויפונג אָפיס פֿאַר נאָך שטיצן אָדער באַקומען נאָך שטיצן ביי www.microchip.com/en-us/support/design-help/ קליענט-שטיצן-דינסטן. די אינפֿאָרמאַציע איז צוגעשטעלט דורך MICROCHIP "ווי איז". מיקראָטשיפּ מאכט קיין רעפּרעסענטאַטיאָנס אָדער וואָראַנטיז פון קיין מין, צי אויסדריקן אָדער ימפּלייד, געשריבן אָדער מויל, סטאַטוטאָרי אָדער אַנדערש, שייַכות צו די אינפֿאָרמאַציע אַרייַנגערעכנט אָבער נישט לימיטעד צו קיין ימפּלייד וואָראַנטיאַנטיז, פֿאַראַנטוואָרטלעכקייט, באַזונדער ציל, אָדער וואָראַנטיז שייַכות צו זייַן צושטאַנד, קוואַליטעט אָדער פאָרשטעלונג. אין קיין פאַל, MICROCHIP וועט זיין פאַראַנטוואָרטלעך פֿאַר קיין ינדירעעקט, ספּעציעלע, שטראָף, ינסידענטאַל אָדער קאָנסעקווענשאַנאַל אָנווער, שעדיקן, קאָס אָדער קאָסט פון קיין מין וואָס איז שייַכות צו די אינפֿאָרמאַציע אָדער זיין נוצן, אָבער, אָבער, אויב עס איז אַקערז. די מעגלעכקייט אָדער די שעדיקן זענען פאָרסיאַבאַל? צו די פולשטענדיק מאָס ערלויבט דורך געזעץ, די גאַנץ אַכרייַעס פון MICROCHIP אויף אַלע קליימז אין קיין וועג שייַכות צו די אינפֿאָרמאַציע אָדער זייַן נוצן וועט נישט יקסיד די נומער פון פיז, אויב קיין, וואָס איר האָט באַצאָלט גלייך צו די אינפֿאָרמאַציע. די נוצן פון מיקראָטשיפּ דעוויסעס אין לעבן שטיצן און / אָדער זיכערקייַט אַפּלאַקיישאַנז איז לעגאַמרע אין די ריזיקירן פון די קוינע, און די קוינע אַגריז צו באַשיצן, באַשייַמפּערלעך און האַלטן ומשעדלעך מיקראָטשיפּ פון קיין און אַלע דאַמידזשיז, קליימז, סוץ אָדער הוצאות ריזאַלטינג פון אַזאַ נוצן. קיין לייסאַנסיז זענען קאַנווייד, ימפּליסאַטלי אָדער אַנדערש, אונטער קיין מיקראָטשיפּ אינטעלעקטואַל פאַרמאָג רעכט סייַדן אַנדערש סטייטיד.
טריידמאַרקס (פרעגן אַ קשיא)
די מיקראָטשיפּ נאָמען און לאָגאָ, די מיקראָטשיפּ לאָגאָ, Adaptec, AVR, AVR לאָגאָ, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST לאָגאָ, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 לאָגאָ, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron און XMEGA זענען רעגיסטרירט טריידמאַרקס פון מיקראָטשיפּ טעכנאָלאָגיע ינקאָרפּערייטיד אין די USA און אנדערע לענדער. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet-Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime און ZL זענען רעגיסטרירט טריידמאַרקס פון מיקראָטשיפּ טעכנאָלאָגיע ינקאָרפּערייטיד אין די USA שכייניש שליסל סופּפּרעססיאָן, AKS, אַנאַלאָג-פֿאַר-די-דיגיטאַל עלטער, קיין קאַפּאַסיטער, AnyIn, AnyOut, Augmented Switching. , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, IN-Programming Serial, In-Circuit, In-Circuit, ינטעליגענט פּאַראַלעללינג, ינטעללימאָס, ינטער-טשיפּ קאַנעקטיוויטי, JitterBlocker, Knob-on-Display, KoD, MaxCrypto, MaxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified לאָגאָ, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, , RTG4, SAMICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox וועריפי, Viewספּאַן, WiperLock, XpressConnect און ZENA זענען טריידמאַרקס פון מיקראָטשיפּ טעכנאָלאָגיע ינקאָרפּערייטיד אין די USA און אנדערע לענדער. SQTP איז אַ דינסט צייכן פון מיקראָטשיפּ טעכנאָלאָגיע ינקאָרפּערייטיד אין די USA די אַדאַפּטעק לאָגאָ, אָפטקייַט אויף פאָדערונג, סיליציום סטאָרידזש טעכנאָלאָגיע און סימקאָם זענען רעגיסטרירט טריידמאַרקס פון מיקראָטשיפּ טעכנאָלאָגיע ינק. אין אנדערע לענדער. GestIC איז אַ רעגיסטרירט טריידמאַרק פון Microchip Technology Germany II GmbH & Co. KG, אַ סאַבסידיערי פון Microchip Technology ינק., אין אנדערע לענדער. אַלע אנדערע טריידמאַרקס דערמאנט דאָ זענען פאַרמאָג פון זייער ריספּעקטיוו קאָמפּאַניעס. © 2023, מיקראָטשיפּ טעכנאָלאָגיע ינקאָרפּערייטיד און זייַן סאַבסידיעריז. אלע רעכטן רעזערווירט.
ISBN: 978-1-6683-2302-1 קוואַליטי מאַנאַגעמענט סיסטעם (פרעגן אַ קשיא) פֿאַר אינפֿאָרמאַציע וועגן מיקראָטשיפּ ס קוואַליטי מאַנאַגעמענט סיסטעמען, ביטע באַזוכן www.microchip.com/quality.
ווערלדווייד סאַלעס און סערוויס
אמעריקע | אַסיאַ / פּאַסיפיק | אַסיאַ / פּאַסיפיק | אייראָפּע |
פֿירמע אָפיס
2355 West Chandler Blvd. טשאַנדלער, אַז 85224-6199 תּל: 480-792-7200 פאַקס: 480-792-7277 טעכניש שטיצן: www.microchip.com/support Web אַדרעס: www.microchip.com אַטלאַנטאַ דולוטה, גאַ תּל: 678-957-9614 פאַקס: 678-957-1455 אַוסטין, טקסס תּל: 512-257-3370 באָסטאָן וועסטבאָראָו, מאַ טעל: 774-760-0087 פאַקס: 774-760-0088 טשיקאַגאָ Itasca, IL תּל: 630-285-0071 פאַקס: 630-285-0075 Dallas אַדדיסאָן, טקס תּל: 972-818-7423 פאַקס: 972-818-2924 דעטראָיט נאָווי, מי תּל: 248-848-4000 האָוסטאָן, טקסס תּל: 281-894-5983 אינדיאנאפאליס Noblesville, אין תּל: 317-773-8323 פאַקס: 317-773-5453 תּל: 317-536-2380 לאס אנדזשעלעס Mission Viejo, CA תּל: 949-462-9523 פאַקס: 949-462-9608 תּל: 951-273-7800 Raleigh, NC תּל: 919-844-7510 ניו יארק, ניו יאָרק תּל: 631-435-6000 סאַן דזשאָסע, CA תּל: 408-735-9110 תּל: 408-436-4270 קאַנאַדע - טאָראָנטאָ תּל: 905-695-1980 פאַקס: 905-695-2078 |
אויסטראַליע - סידני
תּל: 61-2-9868-6733 כינע - בעידזשינג תּל: 86-10-8569-7000 כינע - טשענגדו תּל: 86-28-8665-5511 טשיינאַ - טשאָנגקינג תּל: 86-23-8980-9588 טשיינאַ - דאָנגגואַן תּל: 86-769-8702-9880 טשיינאַ - גואַנגזשאָו תּל: 86-20-8755-8029 טשיינאַ - האַנגזשאָו תּל: 86-571-8792-8115 טשיינאַ - האָנג קאָנג סאַר תּל: 852-2943-5100 טשיינאַ - נאַנדזשינג תּל: 86-25-8473-2460 טשיינאַ - קינגדאַאָ תּל: 86-532-8502-7355 כינע - שאַנגהאַי תּל: 86-21-3326-8000 כינע - שעניאַנג תּל: 86-24-2334-2829 כינע - שענזשען תּל: 86-755-8864-2200 כינע - סוזשאָו תּל: 86-186-6233-1526 טשיינאַ - וווהאַן תּל: 86-27-5980-5300 טשיינאַ - קסיאַן תּל: 86-29-8833-7252 טשיינאַ - קסיאַמען תּל: 86-592-2388138 כינע – זשוהאי תּל: 86-756-3210040 |
ינדיאַ - באַנגאַלאָרע
תּל: 91-80-3090-4444 ינדיאַ - ניו דעלי תּל: 91-11-4160-8631 ינדיאַ - פּונע תּל: 91-20-4121-0141 יאַפּאַן – אָסאַקאַ תּל: 81-6-6152-7160 יאַפּאַן – טאָקיאָ תּל: 81-3-6880-3770 קארעע - דאַעגו תּל: 82-53-744-4301 קארעע - סעאָול תּל: 82-2-554-7200 מאַלייַסיאַ - קואַלאַ לומפּור תּל: 60-3-7651-7906 מאַלייַסיאַ - פּענאַנג תּל: 60-4-227-8870 פיליפינען - מאַנילאַ תּל: 63-2-634-9065 סינגאַפּאָר תּל: 65-6334-8870 טייוואַן - הסין טשו תּל: 886-3-577-8366 טייוואַן - קאַאָשיונג תּל: 886-7-213-7830 טייוואַן – טייפּיי תּל: 886-2-2508-8600 טיילאַנד - באַנגקאָק תּל: 66-2-694-1351 וויעטנאַם - האָ טשי מין תּל: 84-28-5448-2100 |
עסטרייך - וועלס
תּל: 43-7242-2244-39 פאַקס: 43-7242-2244-393 דענמאַרק - קאָפּענהאַגען תּל: 45-4485-5910 פאַקס: 45-4485-2829 פינלאַנד - עספּאָו תּל: 358-9-4520-820 פֿראַנקרייַך - פּאַריז Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 דייַטשלאַנד - גאַרטשינג תּל: 49-8931-9700 דייטשלאנד – האן תּל: 49-2129-3766400 דייטשלאנד – היילברון תּל: 49-7131-72400 דייטשלאנד – קארלסרוהע תּל: 49-721-625370 דייַטשלאַנד - מינכען Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 דייטשלאנד – ראזענהיים תּל: 49-8031-354-560 ישראל - רעננה תּל: 972-9-744-7705 איטאליע - מילאַן תּל: 39-0331-742611 פאַקס: 39-0331-466781 איטאליע - פּאַדאָוואַ תּל: 39-049-7625286 נעטהערלאַנדס - Drunen תּל: 31-416-690399 פאַקס: 31-416-690340 נאָרווייַ - טראָנדהאַנד תּל: 47-72884388 פוילן – ווארשע תּל: 48-22-3325737 רומעניע - בוקארעשט Tel: 40-21-407-87-50 ספּאַין - מאַדריד Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 שוועדן – גאָטהענבערג Tel: 46-31-704-60-40 שוועדן - סטאָקכאָלם תּל: 46-8-5090-4654 וק - וואָקינגהאַם תּל: 44-118-921-5800 פאַקס: 44-118-921-5820 |
© 2023 מיקראָטשיפּ טעכנאָלאָגיע ינק. און זייַן סאַבסידיעריז
דאָקומענטן / רעסאָורסעס
![]() |
MICROCHIP DDR AXI4 Arbiter [pdfבאַניצער גייד DDR AXI4 Arbiter, DDR AXI4, Arbiter |