माइक्रोचिप-लोगो

माइक्रोचिप DDR AXI4 आर्बिटर

माइक्रोचिप-DDR-AXI4-आर्बिटर-उत्पाद

परिचय: AXI4-स्ट्रीम प्रोटोकॉल मानक मास्टर और स्लेव शब्दावली का उपयोग करता है। इस दस्तावेज़ में प्रयुक्त समतुल्य माइक्रोचिप शब्दावली क्रमशः आरंभकर्ता और लक्ष्य है।
सारांश: निम्न तालिका DDR AXI4 आर्बिटर विशेषताओं का सारांश प्रदान करती है।

विशेषता कीमत
कोर संस्करण डीडीआर AXI4 आर्बिटर v2.2
समर्थित डिवाइस परिवार
समर्थित टूल फ़्लो लाइसेंसिंग

विशेषताएँ: DDR AXI4 आर्बिटर में निम्नलिखित प्रमुख विशेषताएं हैं:

  • आईपी ​​कोर को लिबरो एसओसी सॉफ्टवेयर के आईपी कैटलॉग में स्थापित किया जाना चाहिए।
  • लिबरो परियोजना सूची में शामिल करने के लिए कोर को स्मार्टडिजाइन टूल के भीतर कॉन्फ़िगर, जेनरेट और इंस्टैन्शिएट किया जाता है।

डिवाइस उपयोग और प्रदर्शन:

डिवाइस विवरण परिवार उपकरण संसाधन प्रदर्शन (मेगाहर्ट्ज)
LUTs DFF RAMs LSRAM SRAM मैथ ब्लॉक्स चिप ग्लोबल्स ध्रुवीय आग एमपीएफ300टी-1 5411 २० 266

कार्यात्मक विवरण

कार्यात्मक विवरण: यह अनुभाग DDR_AXI4_Arbiter के कार्यान्वयन विवरण का वर्णन करता है। निम्न चित्र DDR AXI4 Arbiter का शीर्ष-स्तरीय पिन-आउट आरेख दिखाता है।

DDR_AXI4_Arbiter पैरामीटर और इंटरफ़ेस सिग्नल

कॉन्फ़िगरेशन सेटिंग्स:
इस दस्तावेज़ में DDR_AXI4_Arbiter के लिए कॉन्फ़िगरेशन सेटिंग्स निर्दिष्ट नहीं हैं।

इनपुट और आउटपुट सिग्नल:
इस दस्तावेज़ में DDR_AXI4_Arbiter के लिए इनपुट और आउटपुट सिग्नल निर्दिष्ट नहीं किए गए हैं।

समय आरेख
इस दस्तावेज़ में DDR_AXI4_Arbiter के लिए समय आरेख निर्दिष्ट नहीं किए गए हैं।

परीक्षण बेंच

सिमुलेशन:
इस दस्तावेज़ में DDR_AXI4_Arbiter के लिए सिमुलेशन विवरण निर्दिष्ट नहीं हैं।
संशोधन इतिहास
इस दस्तावेज़ में DDR_AXI4_Arbiter का संशोधन इतिहास निर्दिष्ट नहीं किया गया है।
माइक्रोचिप एफपीजीए समर्थन
इस दस्तावेज़ में DDR_AXI4_Arbiter के लिए माइक्रोचिप FPGA समर्थन जानकारी निर्दिष्ट नहीं है।

उत्पाद उपयोग निर्देश

  1. Libero SoC सॉफ्टवेयर के IP कैटलॉग में DDR AXI4 Arbiter v2.2 स्थापित करें।
  2. लिबरो परियोजना सूची में शामिल करने के लिए स्मार्टडिजाइन टूल के भीतर कोर को कॉन्फ़िगर, जेनरेट और इंस्टैंसिएट करें।

परिचय (एक प्रश्न पूछें)

मेमोरी किसी भी विशिष्ट वीडियो और ग्राफ़िक्स एप्लिकेशन का एक अभिन्न अंग हैं। इनका उपयोग पूरे वीडियो फ़्रेम को बफर करने के लिए किया जाता है, जब FPGA की स्थानीय मेमोरी पूरे फ़्रेम को रखने के लिए अपर्याप्त होती है। जब DDR में वीडियो फ़्रेम के कई रीड और राइट होते हैं, तो कई अनुरोधों के बीच मध्यस्थता करने के लिए एक मध्यस्थ की आवश्यकता होगी। DDR AXI4 आर्बिटर IP बाहरी DDR मेमोरी में फ़्रेम बफ़र्स लिखने के लिए 8 राइट चैनल और बाहरी मेमोरी से फ़्रेम पढ़ने के लिए 8 रीड चैनल प्रदान करता है। मध्यस्थता पहले आओ, पहले पाओ के आधार पर होती है। यदि दो अनुरोध एक साथ होते हैं, तो कम चैनल नंबर वाला चैनल प्राथमिकता लेगा। मध्यस्थ AXI4 इंटरफ़ेस के माध्यम से DDR नियंत्रक IP से जुड़ता है। DDR AXI4 आर्बिटर DDR ऑन-चिप नियंत्रकों को AXI4 आरंभकर्ता इंटरफ़ेस प्रदान करता है। मध्यस्थ आठ राइट चैनल और आठ रीड चैनल तक का समर्थन करता है। ब्लॉक पहले आओ, पहले पाओ के आधार पर AXI रीड चैनल तक पहुँच प्रदान करने के लिए आठ रीड चैनलों के बीच मध्यस्थता करता है। ब्लॉक पहले आओ, पहले पाओ के आधार पर AXI राइट चैनल तक पहुँच प्रदान करने के लिए आठ राइट चैनलों के बीच मध्यस्थता करता है। सभी आठ रीड-एंड-राइट चैनलों की समान प्राथमिकता है। आर्बिटर आईपी के AXI4 इनिशिएटर इंटरफ़ेस को 64 बिट्स से लेकर 512 बिट्स तक की विभिन्न डेटा चौड़ाई के लिए कॉन्फ़िगर किया जा सकता है।
महत्वपूर्ण: AXI4-स्ट्रीम प्रोटोकॉल मानक "मास्टर" और "स्लेव" शब्दावली का उपयोग करता है। इस दस्तावेज़ में इस्तेमाल की गई समतुल्य माइक्रोचिप शब्दावली क्रमशः आरंभकर्ता और लक्ष्य है।
सारांश (एक प्रश्न पूछें)
निम्न तालिका DDR AXI4 आर्बिटर विशेषताओं का सारांश प्रदान करती है।

तालिका 1. DDR AXI4 आर्बिटर विशेषताएँमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-1

यह दस्तावेज़ DDR AXI4 आर्बिटर v2.2 पर लागू होता है।

  • पोलरफायर® एसओसी
  • ध्रुवीय आग
  • RTG4™
  • इग्लू® 2
  • स्मार्टफ्यूजन® 2

Libero® SoC v12.3 या बाद के संस्करण की आवश्यकता है। IP का उपयोग बिना किसी लाइसेंस के RTL मोड में किया जा सकता है। अधिक जानकारी के लिए, DDR_AXI4_Arbiter देखें।

सुविधाएँ (एक प्रश्न पूछें)

DDR AXI4 आर्बिटर में निम्नलिखित प्रमुख विशेषताएं हैं:

  • आठ लिखें चैनल
  • आठ रीड चैनल
  • AXI4 इंटरफ़ेस से DDR नियंत्रक
  • कॉन्फ़िगर करने योग्य AXI4 चौड़ाई: 64, 128, 256, और 512 बिट्स
  • कॉन्फ़िगर करने योग्य पता चौड़ाई: 32 से 64 बिट्स

लिबरो® डिज़ाइन सूट में आईपी कोर का कार्यान्वयन (एक प्रश्न पूछें)
IP कोर को Libero SoC सॉफ़्टवेयर के IP कैटलॉग में इंस्टॉल किया जाना चाहिए। यह Libero SoC सॉफ़्टवेयर में IP कैटलॉग अपडेट फ़ंक्शन के माध्यम से स्वचालित रूप से इंस्टॉल हो जाता है, या IP कोर को कैटलॉग से मैन्युअल रूप से डाउनलोड किया जाता है। एक बार जब IP कोर Libero SoC सॉफ़्टवेयर IP कैटलॉग में इंस्टॉल हो जाता है, तो कोर को Libero प्रोजेक्ट सूची में शामिल करने के लिए SmartDesign टूल के भीतर कॉन्फ़िगर, जेनरेट और इंस्टेंटिएट किया जाता है।
डिवाइस उपयोगिता और प्रदर्शन (एक प्रश्न पूछें)
निम्न तालिका DDR_AXI4_Arbiter के लिए प्रयुक्त डिवाइस उपयोगिता को सूचीबद्ध करती है।
तालिका 2. DDR_AXI4_Arbiter उपयोग

उपकरण विवरण संसाधन प्रदर्शन (मेगाहर्ट्ज) मेढ़े गणित खंड चिप वैश्विक
परिवार उपकरण एलयूटीएस फिल्म समारोह निदेशालय एलएसआरएएम μSRAM
पोलरफायर® एसओसी एमपीएफएस250टी-1 5411 4202 266 13 1 0 0
ध्रुवीय आग एमपीएफ300टी-1 5411 4202 266 13 1 0 0
स्मार्टफ्यूजन® 2 एम2एस150-1 5546 4309 192 15 1 0 0

महत्वपूर्ण:

  • पिछली तालिका में डेटा को विशिष्ट संश्लेषण और लेआउट सेटिंग्स का उपयोग करके कैप्चर किया गया है। आईपी को आठ लेखन चैनल, आठ पठन चैनल, 32 बिट की पता चौड़ाई और 512 बिट कॉन्फ़िगरेशन की डेटा चौड़ाई के लिए कॉन्फ़िगर किया गया है।
  • प्रदर्शन संख्या प्राप्त करने के लिए समय विश्लेषण चलाने के दौरान घड़ी 200 मेगाहर्ट्ज तक सीमित है।

कार्यात्मक विवरण (एक प्रश्न पूछें)
यह खंड DDR_AXI4_Arbiter के कार्यान्वयन विवरण का वर्णन करता है। निम्न चित्र DDR AXI4 Arbiter का शीर्ष-स्तरीय पिन-आउट आरेख दिखाता है। चित्र 1-1. नेटिव आर्बिटर इंटरफ़ेस के लिए शीर्ष-स्तरीय पिन-आउट ब्लॉक आरेखमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-3

निम्न चित्र बस इंटरफ़ेस मोड में DDR_AXI4_Arbiter का सिस्टम-स्तरीय ब्लॉक आरेख दिखाता है। चित्र 1-2. DDR_AXI4_Arbiter का सिस्टम-स्तरीय ब्लॉक आरेखमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-4

किसी विशेष रीड चैनल पर इनपुट सिग्नल r(x)_req_i हाई सेट करके एक रीड ट्रांजैक्शन ट्रिगर किया जाता है। मध्यस्थ पावती द्वारा प्रतिक्रिया करता है जब वह पढ़ने के अनुरोध को पूरा करने के लिए तैयार होता है। फिर यह एसampशुरुआती AXI पता लेता है और बर्स्ट आकार को पढ़ता है जो बाहरी आरंभकर्ता से इनपुट होता है। चैनल इनपुट को प्रोसेस करता है और DDR मेमोरी से डेटा पढ़ने के लिए आवश्यक AXI लेनदेन उत्पन्न करता है। आर्बिटर से पढ़ा गया डेटा आउटपुट सभी रीड चैनलों के लिए सामान्य है। डेटा रीड आउट के दौरान, संबंधित चैनल का पढ़ा गया डेटा मान्य उच्च हो जाता है। पढ़े गए लेनदेन का अंत एक रीड-डन सिग्नल द्वारा दर्शाया जाता है जब सभी अनुरोधित बाइट्स भेजे जाते हैं। रीड ट्रांजेक्शन के समान, इनपुट सिग्नल w(x)_req_i हाई सेट करके एक राइट ट्रांजेक्शन ट्रिगर होता है। अनुरोध सिग्नल के साथ, अनुरोध के दौरान राइट स्टार्ट एड्रेस और बर्स्ट लंबाई प्रदान की जानी चाहिए। जब ​​आर्बिटर लिखित अनुरोध की सेवा के लिए उपलब्ध होता है, तो यह संबंधित चैनल पर एक पावती संकेत भेजकर प्रतिक्रिया देता है मध्यस्थ लेखन कार्य पूरा करता है और लेखन कार्य पूरा होने का संकेत देते हुए लेखन संपन्न सिग्नल को उच्च पर सेट करता है।
DDR_AXI4_Arbiter पैरामीटर और इंटरफ़ेस सिग्नल (प्रश्न पूछें)
यह अनुभाग DDR_AXI4_Arbiter GUI कॉन्फ़िगरेटर और I/O सिग्नल में पैरामीटर्स पर चर्चा करता है।
2.1 कॉन्फ़िगरेशन सेटिंग्स (एक प्रश्न पूछें)
निम्न तालिका DDR_AXI4_Arbiter के हार्डवेयर कार्यान्वयन में उपयोग किए जाने वाले कॉन्फ़िगरेशन पैरामीटर का विवरण सूचीबद्ध करती है। ये सामान्य पैरामीटर हैं और इन्हें एप्लिकेशन की आवश्यकता के अनुसार बदला जा सकता है।

तालिका 2-1. कॉन्फ़िगरेशन पैरामीटर

संकेत नाम विवरण
AXI आईडी चौड़ाई AXI ID चौड़ाई को परिभाषित करता है.
AXI डेटा चौड़ाई AXI डेटा चौड़ाई को परिभाषित करता है.
AXI पता चौड़ाई AXI पता चौड़ाई को परिभाषित करता है
पढ़े गए चैनलों की संख्या ड्रॉप-डाउन मेनू से एक चैनल से लेकर आठ लेखन चैनलों तक आवश्यक लेखन चैनलों की संख्या का चयन करने के विकल्प।
लेखन चैनलों की संख्या ड्रॉप-डाउन मेनू से आवश्यक संख्या में पठन चैनलों का चयन करने के विकल्प, एक चैनल से लेकर आठ पठन चैनलों तक।
AXI4_चयन AXI4_MASTER और AXI4_MIRRORED_SLAVE के बीच चयन करने के विकल्प.
आर्बिटर इंटरफ़ेस बस इंटरफ़ेस का चयन करने का विकल्प.

इनपुट और आउटपुट सिग्नल (एक प्रश्न पूछें)
निम्न तालिका बस इंटरफ़ेस के लिए DDR AXI4 आर्बिटर के इनपुट और आउटपुट पोर्ट को सूचीबद्ध करती है।
तालिका 2-2. आर्बिटर बस इंटरफेस के लिए इनपुट और आउटपुट पोर्ट

संकेत नाम दिशा चौड़ाई विवरण
रीसेट_i इनपुट सक्रिय कम अतुल्यकालिक रीसेट संकेत डिजाइन करने के लिए
sys_ckl_i इनपुट सिस्टम की घड़ी
ddr_ctrl_ready_i इनपुट डीडीआर नियंत्रक से तैयार इनपुट संकेत प्राप्त करता है
ARवैलिड_I_0 इनपुट पढ़ने के चैनल 0 से पढ़ने का अनुरोध
ARSIZE_I_0 इनपुट 8 बिट्स रीड चैनल 0 से रीड बर्स्ट आकार
ARADDR_I_0 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 0 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_0 उत्पादन रीड चैनल 0 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_0 उत्पादन रीड चैनल 0 से मान्य डेटा पढ़ें
आरडीटा_O_0 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 0 से डेटा पढ़ें
आरएलएएसटी_O_0 उत्पादन रीड चैनल 0 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r0 उत्पादन चैनल 0 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_1 इनपुट पढ़ने के चैनल 1 से पढ़ने का अनुरोध
ARSIZE_I_1 इनपुट 8 बिट्स रीड चैनल 1 से रीड बर्स्ट आकार
ARADDR_I_1 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 1 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_1 उत्पादन रीड चैनल 1 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_1 उत्पादन रीड चैनल 1 से मान्य डेटा पढ़ें
आरडीटा_O_1 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 1 से डेटा पढ़ें
आरएलएएसटी_O_1 उत्पादन रीड चैनल 1 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r1 उत्पादन चैनल 1 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_2 इनपुट पढ़ने के चैनल 2 से पढ़ने का अनुरोध
………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
ARSIZE_I_2 इनपुट 8 बिट्स रीड चैनल 2 से रीड बर्स्ट आकार
ARADDR_I_2 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 2 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_2 उत्पादन रीड चैनल 2 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_2 उत्पादन रीड चैनल 2 से मान्य डेटा पढ़ें
आरडीटा_O_2 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 2 से डेटा पढ़ें
आरएलएएसटी_O_2 उत्पादन रीड चैनल 2 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r2 उत्पादन चैनल 2 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_3 इनपुट पढ़ने के चैनल 3 से पढ़ने का अनुरोध
ARSIZE_I_3 इनपुट 8 बिट्स रीड चैनल 3 से रीड बर्स्ट आकार
ARADDR_I_3 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 3 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_3 उत्पादन रीड चैनल 3 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_3 उत्पादन रीड चैनल 3 से मान्य डेटा पढ़ें
आरडीटा_O_3 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 3 से डेटा पढ़ें
आरएलएएसटी_O_3 उत्पादन रीड चैनल 3 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r3 उत्पादन चैनल 3 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_4 इनपुट पढ़ने के चैनल 4 से पढ़ने का अनुरोध
ARSIZE_I_4 इनपुट 8 बिट्स रीड चैनल 4 से रीड बर्स्ट आकार
ARADDR_I_4 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 4 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_4 उत्पादन रीड चैनल 4 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_4 उत्पादन रीड चैनल 4 से मान्य डेटा पढ़ें
आरडीटा_O_4 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 4 से डेटा पढ़ें
आरएलएएसटी_O_4 उत्पादन रीड चैनल 4 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r4 उत्पादन चैनल 4 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_5 इनपुट पढ़ने के चैनल 5 से पढ़ने का अनुरोध
ARSIZE_I_5 इनपुट 8 बिट्स रीड चैनल 5 से रीड बर्स्ट आकार
ARADDR_I_5 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 5 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_5 उत्पादन रीड चैनल 5 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_5 उत्पादन रीड चैनल 5 से मान्य डेटा पढ़ें
आरडीटा_O_5 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 5 से डेटा पढ़ें
आरएलएएसटी_O_5 उत्पादन रीड चैनल 5 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r5 उत्पादन चैनल 5 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_6 इनपुट पढ़ने के चैनल 6 से पढ़ने का अनुरोध
ARSIZE_I_6 इनपुट 8 बिट्स रीड चैनल 6 से रीड बर्स्ट आकार
ARADDR_I_6 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 6 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_6 उत्पादन रीड चैनल 6 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_6 उत्पादन रीड चैनल 6 से मान्य डेटा पढ़ें
आरडीटा_O_6 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 6 से डेटा पढ़ें
आरएलएएसटी_O_6 उत्पादन रीड चैनल 6 से फ्रेम सिग्नल का अंत पढ़ें
………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
बसर_O_r6 उत्पादन चैनल 6 पढ़ने के लिए पूरा पढ़ें
ARवैलिड_I_7 इनपुट पढ़ने के चैनल 7 से पढ़ने का अनुरोध
ARSIZE_I_7 इनपुट 8 बिट्स रीड चैनल 7 से रीड बर्स्ट आकार
ARADDR_I_7 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 7 के लिए पढ़ना शुरू किया जाना है
पहले से ही_O_7 उत्पादन रीड चैनल 7 से अनुरोध पढ़ने के लिए मध्यस्थ की स्वीकृति
Rवैलिड_O_7 उत्पादन रीड चैनल 7 से मान्य डेटा पढ़ें
आरडीटा_O_7 उत्पादन [AXI_डेटा_चौड़ाई-1 : 0] रीड चैनल 7 से डेटा पढ़ें
आरएलएएसटी_O_7 उत्पादन रीड चैनल 7 से फ्रेम सिग्नल का अंत पढ़ें
बसर_O_r7 उत्पादन चैनल 7 पढ़ने के लिए पूरा पढ़ें
AWSIZE_I_0 इनपुट 8 बिट्स लेखन चैनल 0 के लिए लेखन बर्स्ट आकार
WDATA_I_0 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 0 लिखने के लिए
WVALID_I_0 इनपुट चैनल 0 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_0 इनपुट लेखन चैनल 0 से लेखन अनुरोध
AWADDR_I_0 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 0 से लेखन होना है
AWREADY_O_0 उत्पादन लेखन चैनल 0 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_0 उत्पादन चैनल 0 लिखने के लिए लेखन पूर्णता
AWSIZE_I_1 इनपुट 8 बिट्स लेखन चैनल 1 के लिए लेखन बर्स्ट आकार
WDATA_I_1 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 1 लिखने के लिए
WVALID_I_1 इनपुट चैनल 1 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_1 इनपुट लेखन चैनल 1 से लेखन अनुरोध
AWADDR_I_1 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 1 से लेखन होना है
AWREADY_O_1 उत्पादन लेखन चैनल 1 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_1 उत्पादन चैनल 1 लिखने के लिए लेखन पूर्णता
AWSIZE_I_2 इनपुट 8 बिट्स लेखन चैनल 2 के लिए लेखन बर्स्ट आकार
WDATA_I_2 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 2 लिखने के लिए
WVALID_I_2 इनपुट चैनल 2 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_2 इनपुट लेखन चैनल 2 से लेखन अनुरोध
AWADDR_I_2 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 2 से लेखन होना है
AWREADY_O_2 उत्पादन लेखन चैनल 2 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_2 उत्पादन चैनल 2 लिखने के लिए लेखन पूर्णता
AWSIZE_I_3 इनपुट 8 बिट्स लेखन चैनल 3 के लिए लेखन बर्स्ट आकार
WDATA_I_3 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 3 लिखने के लिए
WVALID_I_3 इनपुट चैनल 3 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_3 इनपुट लेखन चैनल 3 से लेखन अनुरोध
AWADDR_I_3 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 3 से लेखन होना है
AWREADY_O_3 उत्पादन लेखन चैनल 3 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_3 उत्पादन चैनल 3 लिखने के लिए लेखन पूर्णता
AWSIZE_I_4 इनपुट 8 बिट्स लेखन चैनल 4 के लिए लेखन बर्स्ट आकार
………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
WDATA_I_4 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 4 लिखने के लिए
WVALID_I_4 इनपुट चैनल 4 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_4 इनपुट लेखन चैनल 4 से लेखन अनुरोध
AWADDR_I_4 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 4 से लेखन होना है
AWREADY_O_4 उत्पादन लेखन चैनल 4 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_4 उत्पादन चैनल 4 लिखने के लिए लेखन पूर्णता
AWSIZE_I_5 इनपुट 8 बिट्स लेखन चैनल 5 के लिए लेखन बर्स्ट आकार
WDATA_I_5 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 5 लिखने के लिए
WVALID_I_5 इनपुट चैनल 5 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_5 इनपुट लेखन चैनल 5 से लेखन अनुरोध
AWADDR_I_5 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 5 से लेखन होना है
AWREADY_O_5 उत्पादन लेखन चैनल 5 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_5 उत्पादन चैनल 5 लिखने के लिए लेखन पूर्णता
AWSIZE_I_6 इनपुट 8 बिट्स लेखन चैनल 6 के लिए लेखन बर्स्ट आकार
WDATA_I_6 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 6 लिखने के लिए
WVALID_I_6 इनपुट चैनल 6 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_6 इनपुट लेखन चैनल 6 से लेखन अनुरोध
AWADDR_I_6 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 6 से लेखन होना है
AWREADY_O_6 उत्पादन लेखन चैनल 6 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_6 उत्पादन चैनल 6 लिखने के लिए लेखन पूर्णता
AWSIZE_I_7 इनपुट 8 बिट्स लेखन चैनल 7 से लेखन बर्स्ट आकार
WDATA_I_7 इनपुट [AXI_डेटा_चौड़ाई-1:0] वीडियो डेटा इनपुट चैनल 7 लिखने के लिए
WVALID_I_7 इनपुट चैनल 7 लिखने के लिए मान्य डेटा लिखें
AWVALID_I_7 इनपुट चैनल 7 से अनुरोध लिखें
AWADDR_I_7 इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 7 से लेखन होना है
AWREADY_O_7 उत्पादन लेखन चैनल 7 से लेखन अनुरोध के लिए मध्यस्थ पावती
बसर_O_7 उत्पादन चैनल 7 लिखने के लिए लेखन पूर्णता

निम्न तालिका मूल इंटरफ़ेस के लिए DDR AXI4 आर्बिटर के इनपुट और आउटपुट पोर्ट को सूचीबद्ध करती है।
तालिका 2-3. नेटिव आर्बिटर इंटरफ़ेस के लिए इनपुट और आउटपुट पोर्ट

संकेत नाम दिशा चौड़ाई विवरण
रीसेट_i इनपुट डिजाइन करने के लिए सक्रिय कम अतुल्यकालिक रीसेट संकेत
sys_clk_i इनपुट सिस्टम की घड़ी
ddr_ctrl_ready_i इनपुट डीडीआर नियंत्रक से तैयार इनपुट संकेत प्राप्त करता है
r0_आवश्यकता_i इनपुट आरंभकर्ता 0 से अनुरोध पढ़ें
r0_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r0_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 0 के लिए पढ़ना शुरू किया जाना है
r0_ack_o उत्पादन आरंभकर्ता 0 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
r0_डेटा_वैलिड_o उत्पादन रीड चैनल 0 से मान्य डेटा पढ़ें
r0_हो गया_o उत्पादन आरंभकर्ता 0 को पूर्णता पढ़ें
r1_आवश्यकता_i इनपुट आरंभकर्ता 1 से अनुरोध पढ़ें
r1_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r1_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 1 के लिए पढ़ना शुरू किया जाना है
r1_ack_o उत्पादन आरंभकर्ता 1 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r1_डेटा_वैलिड_o उत्पादन रीड चैनल 1 से मान्य डेटा पढ़ें
r1_हो गया_o उत्पादन आरंभकर्ता 1 को पूर्णता पढ़ें
r2_आवश्यकता_i इनपुट आरंभकर्ता 2 से अनुरोध पढ़ें
r2_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r2_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 2 के लिए पढ़ना शुरू किया जाना है
r2_ack_o उत्पादन आरंभकर्ता 2 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r2_डेटा_वैलिड_o उत्पादन रीड चैनल 2 से मान्य डेटा पढ़ें
r2_हो गया_o उत्पादन आरंभकर्ता 2 को पूर्णता पढ़ें
r3_आवश्यकता_i इनपुट आरंभकर्ता 3 से अनुरोध पढ़ें
r3_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r3_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 3 के लिए पढ़ना शुरू किया जाना है
r3_ack_o उत्पादन आरंभकर्ता 3 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r3_डेटा_वैलिड_o उत्पादन रीड चैनल 3 से मान्य डेटा पढ़ें
r3_हो गया_o उत्पादन आरंभकर्ता 3 को पूर्णता पढ़ें
r4_आवश्यकता_i इनपुट आरंभकर्ता 4 से अनुरोध पढ़ें
r4_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r4_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 4 के लिए पढ़ना शुरू किया जाना है
r4_ack_o उत्पादन आरंभकर्ता 4 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r4_डेटा_वैलिड_o उत्पादन रीड चैनल 4 से मान्य डेटा पढ़ें
r4_हो गया_o उत्पादन आरंभकर्ता 4 को पूर्णता पढ़ें
r5_आवश्यकता_i इनपुट आरंभकर्ता 5 से अनुरोध पढ़ें
r5_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r5_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 5 के लिए पढ़ना शुरू किया जाना है
r5_ack_o उत्पादन आरंभकर्ता 5 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r5_डेटा_वैलिड_o उत्पादन रीड चैनल 5 से मान्य डेटा पढ़ें
r5_हो गया_o उत्पादन आरंभकर्ता 5 को पूर्णता पढ़ें
r6_आवश्यकता_i इनपुट आरंभकर्ता 6 से अनुरोध पढ़ें
r6_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
r6_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 6 के लिए पढ़ना शुरू किया जाना है
r6_ack_o उत्पादन आरंभकर्ता 6 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r6_डेटा_वैलिड_o उत्पादन रीड चैनल 6 से मान्य डेटा पढ़ें
r6_हो गया_o उत्पादन आरंभकर्ता 6 को पूर्णता पढ़ें
r7_आवश्यकता_i इनपुट आरंभकर्ता 7 से अनुरोध पढ़ें
r7_बर्स्ट_साइज़_i इनपुट 8 बिट्स पढ़ें फट आकार
………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
r7_rstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जहां से रीड चैनल 7 के लिए पढ़ना शुरू किया जाना है
r7_ack_o उत्पादन आरंभकर्ता 7 से अनुरोध पढ़ने के लिए मध्यस्थ पावती
r7_डेटा_वैलिड_o उत्पादन रीड चैनल 7 से मान्य डेटा पढ़ें
r7_हो गया_o उत्पादन आरंभकर्ता 7 को पूर्णता पढ़ें
rdata_o उत्पादन [AXI_DATA_WIDTH – 1:0] पढ़े गए चैनल से वीडियो डेटा आउटपुट
w0_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w0_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 0 लिखने के लिए वीडियो डेटा इनपुट
w0_डेटा_वैलिड_i इनपुट चैनल 0 लिखने के लिए मान्य डेटा लिखें
w0_आवश्यकता_i इनपुट आरंभकर्ता 0 से अनुरोध लिखें
w0_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 0 से लेखन होना है
w0_ack_o उत्पादन आरंभकर्ता 0 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w0_किया_गया उत्पादन आरंभक 0 पर पूर्णता लिखें
w1_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w1_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 1 लिखने के लिए वीडियो डेटा इनपुट
w1_डेटा_वैलिड_i इनपुट चैनल 1 लिखने के लिए मान्य डेटा लिखें
w1_आवश्यकता_i इनपुट आरंभकर्ता 1 से अनुरोध लिखें
w1_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 1 से लेखन होना है
w1_ack_o उत्पादन आरंभकर्ता 1 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w1_किया_गया उत्पादन आरंभक 1 पर पूर्णता लिखें
w2_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w2_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 2 लिखने के लिए वीडियो डेटा इनपुट
w2_डेटा_वैलिड_i इनपुट चैनल 2 लिखने के लिए मान्य डेटा लिखें
w2_आवश्यकता_i इनपुट आरंभकर्ता 2 से अनुरोध लिखें
w2_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 2 से लेखन होना है
w2_ack_o उत्पादन आरंभकर्ता 2 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w2_किया_गया उत्पादन आरंभक 2 पर पूर्णता लिखें
w3_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w3_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 3 लिखने के लिए वीडियो डेटा इनपुट
w3_डेटा_वैलिड_i इनपुट चैनल 3 लिखने के लिए मान्य डेटा लिखें
w3_आवश्यकता_i इनपुट आरंभकर्ता 3 से अनुरोध लिखें
w3_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 3 से लेखन होना है
w3_ack_o उत्पादन आरंभकर्ता 3 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w3_किया_गया उत्पादन आरंभक 3 पर पूर्णता लिखें
w4_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w4_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 4 लिखने के लिए वीडियो डेटा इनपुट
w4_डेटा_वैलिड_i इनपुट चैनल 4 लिखने के लिए मान्य डेटा लिखें
w4_आवश्यकता_i इनपुट आरंभकर्ता 4 से अनुरोध लिखें
w4_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 4 से लेखन होना है
………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
w4_ack_o उत्पादन आरंभकर्ता 4 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w4_किया_गया उत्पादन आरंभक 4 पर पूर्णता लिखें
w5_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w5_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 5 लिखने के लिए वीडियो डेटा इनपुट
w5_डेटा_वैलिड_i इनपुट चैनल 5 लिखने के लिए मान्य डेटा लिखें
w5_आवश्यकता_i इनपुट आरंभकर्ता 5 से अनुरोध लिखें
w5_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 5 से लेखन होना है
w5_ack_o उत्पादन आरंभकर्ता 5 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w5_किया_गया उत्पादन आरंभक 5 पर पूर्णता लिखें
w6_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w6_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 6 लिखने के लिए वीडियो डेटा इनपुट
w6_डेटा_वैलिड_i इनपुट चैनल 6 लिखने के लिए मान्य डेटा लिखें
w6_आवश्यकता_i इनपुट आरंभकर्ता 6 से अनुरोध लिखें
w6_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 6 से लेखन होना है
w6_ack_o उत्पादन आरंभकर्ता 6 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w6_किया_गया उत्पादन आरंभक 6 पर पूर्णता लिखें
w7_बर्स्ट_साइज़_i इनपुट 8 बिट्स बर्स्ट आकार लिखें
w7_डेटा_i इनपुट [AXI_DATA_WIDTH – 1:0] चैनल 7 लिखने के लिए वीडियो डेटा इनपुट
w7_डेटा_वैलिड_i इनपुट चैनल 7 लिखने के लिए मान्य डेटा लिखें
w7_आवश्यकता_i इनपुट आरंभकर्ता 7 से अनुरोध लिखें
w7_wstart_addr_i इनपुट [AXI_ADDR_WIDTH – 1:0] डीडीआर पता जिस पर लेखन चैनल 7 से लेखन होना है
w7_ack_o उत्पादन आरंभकर्ता 7 से अनुरोध लिखने के लिए मध्यस्थ की स्वीकृति
w7_किया_गया उत्पादन आरंभक 7 पर पूर्णता लिखें
AXI I/F सिग्नल
पता चैनल पढ़ें
शुष्क_o उत्पादन [AXI_ID_WIDTH – 1:0] पता आईडी पढ़ें। पहचान tag संकेतों के पठन पता समूह के लिए।
araddr_o उत्पादन [AXI_ADDR_WIDTH – 1:0] पठन पता. पठन बर्स्ट लेनदेन का प्रारंभिक पता प्रदान करता है.

केवल बर्स्ट का प्रारंभिक पता ही प्रदान किया जाता है।

arlen_o उत्पादन [7:0] फटने की लंबाई। एक बर्स्ट में स्थानान्तरण की सटीक संख्या प्रदान करता है। यह जानकारी पते से जुड़े डेटा ट्रांसफर की संख्या निर्धारित करती है।
arsize_o उत्पादन [2:0] बर्स्ट का आकार. बर्स्ट में प्रत्येक स्थानांतरण का आकार.
अर्बर्स्ट_o उत्पादन [1:0] फटने का प्रकार। आकार की जानकारी के साथ, विस्तार से बताया गया है कि बर्स्ट के भीतर प्रत्येक स्थानांतरण के लिए पते की गणना कैसे की जाती है।

2'b01 à वृद्धिशील पता बर्स्ट को ठीक किया गया।

arlock_o उत्पादन [1:0] ताला प्रकार। स्थानांतरण की परमाणु विशेषताओं के बारे में अतिरिक्त जानकारी प्रदान करता है।

2'b00 à सामान्य पहुँच के लिए तय.

………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
आर्काचे_ओ उत्पादन [3:0] कैश प्रकार। स्थानांतरण की कैश करने योग्य विशेषताओं के बारे में अतिरिक्त जानकारी प्रदान करता है।

4'b0000 पर स्थिर किया गया à गैर-कैशेबल और गैर-बफरेबल.

arprot_o उत्पादन [2:0] सुरक्षा प्रकार। लेनदेन के लिए सुरक्षा इकाई जानकारी प्रदान करता है। 3'b000 à सामान्य, सुरक्षित डेटा एक्सेस पर स्थिर।
arvalid_o उत्पादन पढ़ा हुआ पता मान्य है। जब HIGH होता है, तो पढ़ा हुआ पता और नियंत्रण जानकारी मान्य होती है और तब तक उच्च रहती है जब तक पता स्वीकार संकेत पहले से ही उच्च नहीं हो जाता।

1 = पता और नियंत्रण जानकारी मान्य है

0 = पता और नियंत्रण जानकारी मान्य नहीं है

पहले से ही इनपुट पता पढ़ने के लिए तैयार। लक्ष्य पता और संबंधित नियंत्रण संकेतों को स्वीकार करने के लिए तैयार है।

1 = लक्ष्य के लिए तैयार

0 = लक्ष्य तैयार नहीं है

डेटा चैनल पढ़ें
छुटकारा दिलाना इनपुट [AXI_ID_WIDTH – 1:0] आईडी पढ़ें tag. पहचान tag संकेतों के रीड डेटा समूह का रीड वैल्यू लक्ष्य द्वारा उत्पन्न होता है और इसे रीड ट्रांजैक्शन के रीड वैल्यू से मेल खाना चाहिए जिस पर यह प्रतिक्रिया दे रहा है।
rdata इनपुट [AXI_DATA_WIDTH – 1:0] डेटा पढ़ें
आररेस्प इनपुट [1:0] प्रतिक्रिया पढ़ें.

पठन स्थानांतरण की स्थिति.

स्वीकार्य प्रतिक्रियाएं OKAY, EXOKAY, SLVERR, और DECERR हैं।

आरलास्ट इनपुट अंतिम बार पढें.

रीड बर्स्ट में अंतिम स्थानांतरण.

rवैध इनपुट मान्य पढ़ें। आवश्यक पठन डेटा उपलब्ध है और पठन स्थानांतरण पूरा हो सकता है।

1 = उपलब्ध डेटा पढ़ें

0 = पढ़ा गया डेटा उपलब्ध नहीं है

तैयार उत्पादन पढ़ने के लिए तैयार। आरंभकर्ता पढ़े गए डेटा और प्रतिक्रिया जानकारी को स्वीकार कर सकता है।

1= आरंभकर्ता तैयार

0 = आरंभकर्ता तैयार नहीं है

पता चैनल लिखें
आविद उत्पादन [AXI_ID_WIDTH – 1:0] एड्रेस आईडी लिखें। पहचान tag संकेतों के लेखन पता समूह के लिए.
awaddr उत्पादन [AXI_ADDR_WIDTH – 1:0] लेखन पता। लेखन बर्स्ट लेनदेन में पहले स्थानांतरण का पता प्रदान करता है। संबंधित नियंत्रण संकेतों का उपयोग बर्स्ट में शेष स्थानांतरणों के पते निर्धारित करने के लिए किया जाता है।
आवेलन उत्पादन [7:0] फटने की लंबाई। एक बर्स्ट में स्थानान्तरण की सटीक संख्या प्रदान करता है। यह जानकारी पते से जुड़े डेटा ट्रांसफर की संख्या निर्धारित करती है।
awsize उत्पादन [2:0] फटने का आकार। बर्स्ट में प्रत्येक स्थानांतरण का आकार। बाइट लेन स्ट्रोब सटीक रूप से इंगित करते हैं कि किस बाइट लेन को अपडेट करना है।
विस्फ़ोट उत्पादन [1:0] फटने का प्रकार। आकार की जानकारी के साथ, विस्तार से बताया गया है कि बर्स्ट के भीतर प्रत्येक स्थानांतरण के लिए पते की गणना कैसे की जाती है।

2'b01 à वृद्धिशील पता बर्स्ट को ठीक किया गया।

………… जारी रहा
संकेत नाम दिशा चौड़ाई विवरण
अवलोक उत्पादन [1:0] ताला प्रकार। स्थानांतरण की परमाणु विशेषताओं के बारे में अतिरिक्त जानकारी प्रदान करता है।

2'b00 à सामान्य पहुँच के लिए तय.

अवकैश उत्पादन [3:0] कैश प्रकार। लेनदेन के बफर करने योग्य, कैश करने योग्य, राइट-थ्रू, राइट-बैक और आवंटित विशेषताओं को इंगित करता है।

4'b0000 पर स्थिर किया गया à गैर-कैशेबल और गैर-बफरेबल.

awprot उत्पादन [2:0] सुरक्षा प्रकार। लेनदेन के सामान्य, विशेषाधिकार प्राप्त या सुरक्षित सुरक्षा स्तर को इंगित करता है और यह भी बताता है कि लेनदेन डेटा एक्सेस है या निर्देश एक्सेस। 3'b000 à सामान्य, सुरक्षित डेटा एक्सेस पर स्थिर किया गया।
वैध उत्पादन लेखन पता मान्य है। यह इंगित करता है कि मान्य लेखन पता और नियंत्रण जानकारी उपलब्ध है।

1 = उपलब्ध पता और नियंत्रण जानकारी

0 = पता और नियंत्रण जानकारी उपलब्ध नहीं है। पता और नियंत्रण जानकारी तब तक स्थिर रहती है जब तक पता स्वीकार संकेत, पहले से ही, उच्च नहीं हो जाता।

पहले से ही इनपुट पता लिखने के लिए तैयार। यह दर्शाता है कि लक्ष्य पता और संबंधित नियंत्रण संकेतों को स्वीकार करने के लिए तैयार है।

1 = लक्ष्य के लिए तैयार

0 = लक्ष्य तैयार नहीं है

डेटा चैनल लिखें
wdata उत्पादन [AXI_DATA_WIDTH – 1:0] डेटा लिखें
wstrb उत्पादन [AXI_DATA_WIDTH – 8:0] राइट स्ट्रोब। यह सिग्नल बताता है कि मेमोरी में कौन सी बाइट लेन अपडेट करनी है। राइट डेटा बस के प्रत्येक आठ बिट के लिए एक राइट स्ट्रोब होता है।
व्लास्ट उत्पादन अंतिम लिखें। लेखन बर्स्ट में अंतिम स्थानांतरण।
wवैध उत्पादन वैध लिखें। वैध लिखें डेटा और स्ट्रोब उपलब्ध हैं। 1 = लिखें डेटा और स्ट्रोब उपलब्ध हैं

0 = डेटा लिखें और स्ट्रोब उपलब्ध नहीं है

व्रेडी इनपुट लिखने के लिए तैयार। लक्ष्य लिखने के लिए डेटा स्वीकार कर सकता है। 1 = लक्ष्य तैयार

0 = लक्ष्य तैयार नहीं है

प्रतिक्रिया चैनल लिखें
बोली इनपुट [AXI_ID_WIDTH – 1:0] प्रतिक्रिया आईडी। पहचान tag लिखित प्रतिक्रिया का। बोली मूल्य उस लिखित लेनदेन के awid मूल्य से मेल खाना चाहिए जिस पर लक्ष्य प्रतिक्रिया दे रहा है।
ब्रेस्प इनपुट [1:0] लिखित प्रतिक्रिया। लिखित लेनदेन की स्थिति। स्वीकार्य प्रतिक्रियाएँ OKAY, EXOKAY, SLVERR, और DECERR हैं।
bवैध इनपुट लिखित प्रतिक्रिया मान्य है। मान्य लिखित प्रतिक्रिया उपलब्ध है। 1 = लिखित प्रतिक्रिया उपलब्ध है

0 = लिखित प्रतिक्रिया उपलब्ध नहीं है

ब्रेडी उत्पादन प्रतिक्रिया तैयार है। आरंभकर्ता प्रतिक्रिया जानकारी स्वीकार कर सकता है।

1 = आरंभकर्ता तैयार

0 = आरंभकर्ता तैयार नहीं है

समय आरेख (एक प्रश्न पूछें)
यह खंड DDR_AXI4_Arbiter टाइमिंग आरेखों पर चर्चा करता है। निम्नलिखित आंकड़े पढ़ने और लिखने के अनुरोध इनपुट, आरंभिक मेमोरी पता, बाहरी आरंभकर्ता से लिखने के इनपुट, पढ़ने या लिखने की पावती, और मध्यस्थ द्वारा दिए गए पढ़ने या लिखने के समापन इनपुट के कनेक्शन को दिखाते हैं।
चित्र 3-1. AXI4 इंटरफ़ेस के माध्यम से लिखने/पढ़ने में प्रयुक्त सिग्नल के लिए समय आरेखमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-5

टेस्टबेंच (एक प्रश्न पूछें)
DDR_AXI4_Arbiter को सत्यापित करने और परीक्षण करने के लिए एक एकीकृत टेस्टबेंच का उपयोग किया जाता है जिसे उपयोगकर्ता टेस्टबेंच कहा जाता है। DDR_AXI4_Arbiter IP की कार्यक्षमता की जाँच करने के लिए टेस्टबेंच प्रदान किया जाता है। यह टेस्टबेंच बस इंटरफ़ेस कॉन्फ़िगरेशन के साथ केवल दो रीड चैनल और दो राइट चैनल के लिए काम करता है।
 अनुकरण (एक प्रश्न पूछें)
निम्न चरणों का वर्णन है कि टेस्टबेंच का उपयोग करके कोर का अनुकरण कैसे करें:

  1. Libero® SoC कैटलॉग टैब खोलें, समाधान-वीडियो का विस्तार करें, DDR_AXI4_Arbiter पर डबल-क्लिक करें, और फिर OK पर क्लिक करें। IP से जुड़े दस्तावेज़ दस्तावेज़ीकरण के अंतर्गत सूचीबद्ध हैं। महत्वपूर्ण: यदि आपको कैटलॉग टैब दिखाई नहीं देता है, तो नेविगेट करें View > विंडोज मेनू और इसे दृश्यमान बनाने के लिए कैटलॉग पर क्लिक करें।

चित्र 4-1. Libero SoC कैटलॉग में DDR_AXI4_Arbiter IP कोरमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-6

घटक बनाएँ विंडो निम्न में दिखाए अनुसार दिखाई देती है। OK पर क्लिक करें। सुनिश्चित करें कि नाम DDR_AXI4_ARBITER_PF_C0 है।
चित्र 4-2. घटक बनाएँमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-7

2 पठन चैनलों, 2 लेखन चैनलों के लिए आईपी कॉन्फ़िगर करें और बस इंटरफ़ेस का चयन करें जैसा कि निम्नलिखित चित्र में दिखाया गया है और आईपी उत्पन्न करने के लिए ओके पर क्लिक करें।
चित्र 4-3. विन्यासमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-8

स्टिमुलस हाइरार्की टैब पर, टेस्टबेंच (DDR_AXI4_ARBITER_PF_tb.v) का चयन करें, राइट क्लिक करें और फिर सिमुलेट प्री-सिंथ डिज़ाइन > ओपन इंटरएक्टिवली पर क्लिक करें।
महत्वपूर्ण: यदि आपको स्टिमुलस पदानुक्रम टैब नहीं दिखता है, तो नेविगेट करें View > विंडोज मेनू और इसे दृश्यमान बनाने के लिए स्टिमुलस पदानुक्रम पर क्लिक करें।
चित्र 4-4. प्री-सिंथेसिस डिज़ाइन का अनुकरणमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-9मॉडलसिम टेस्टबेंच के साथ खुलता है file, जैसा कि निम्नलिखित आकृति में दिखाया गया है।
चित्र 4-5. मॉडलसिम सिमुलेशन विंडोमाइक्रोचिप-DDR-AXI4-आर्बिटर-अंजीर-10

महत्वपूर्ण: यदि .do में निर्दिष्ट रनटाइम सीमा के कारण सिमुलेशन बाधित होता है file, सिमुलेशन पूरा करने के लिए रन-ऑल कमांड का उपयोग करें।
संशोधन इतिहास (एक प्रश्न पूछें)
संशोधन इतिहास दस्तावेज़ में लागू किए गए परिवर्तनों का वर्णन करता है। परिवर्तनों को संशोधन के अनुसार सूचीबद्ध किया गया है, जो सबसे हालिया प्रकाशन से शुरू होता है।
तालिका 5-1. संशोधन इतिहास

दोहराव तारीख विवरण
A 04/2023 दस्तावेज़ के संशोधन ए में परिवर्तनों की सूची निम्नलिखित है:

• दस्तावेज़ को माइक्रोचिप टेम्पलेट में स्थानांतरित कर दिया गया।

• दस्तावेज़ संख्या को 00004976 से DS50200950A में अपडेट किया गया।

• जोड़ा गया 4। परीक्षण बेंच.

2.0 दस्तावेज़ के संशोधन 2.0 में परिवर्तनों की सूची निम्नलिखित है:

• जोड़ा गया चित्र 1-2.

• जोड़ा गया तालिका 2-2.

• कुछ इनपुट और आउटपुट सिग्नल नामों को अपडेट किया गया तालिका 2-2.

1.0 प्रारंभिक रिहाई।

माइक्रोचिप FPGA समर्थन (एक प्रश्न पूछें)
माइक्रोचिप एफपीजीए उत्पाद समूह ग्राहक सेवा, ग्राहक तकनीकी सहायता केंद्र सहित विभिन्न सहायता सेवाओं के साथ अपने उत्पादों का समर्थन करता है webसाइट, और दुनिया भर में बिक्री कार्यालयों। ग्राहकों को सलाह दी जाती है कि वे समर्थन से संपर्क करने से पहले माइक्रोचिप ऑनलाइन संसाधनों पर जाएँ क्योंकि यह बहुत संभावना है कि उनके प्रश्नों का उत्तर पहले ही दिया जा चुका है। तकनीकी सहायता केंद्र से संपर्क करें webwww.microchip.com/support पर जाएं। FPGA डिवाइस पार्ट नंबर का उल्लेख करें, उचित केस श्रेणी का चयन करें, और डिज़ाइन अपलोड करें fileतकनीकी सहायता केस बनाते समय। गैर-तकनीकी उत्पाद सहायता, जैसे उत्पाद मूल्य निर्धारण, उत्पाद उन्नयन, अद्यतन जानकारी, ऑर्डर स्थिति और प्राधिकरण के लिए ग्राहक सेवा से संपर्क करें।

  • उत्तरी अमेरिका से, 800.262.1060 पर कॉल करें
  • बाकी दुनिया से, 650.318.4460 पर कॉल करें
  • दुनिया में कहीं से भी फ़ैक्स करें, 650.318.8044

माइक्रोचिप सूचना (एक प्रश्न पूछें)

माइक्रोचिप Webसाइट (एक प्रश्न पूछें)
माइक्रोचिप हमारे माध्यम से ऑनलाइन समर्थन प्रदान करता है webसाइट पर www.माइक्रोचिप.कॉम/. इस webसाइट बनाने के लिए प्रयोग किया जाता है fileग्राहकों के लिए आसानी से उपलब्ध जानकारी और जानकारी। उपलब्ध सामग्री में से कुछ में शामिल हैं:

  • उत्पाद समर्थन – डेटाशीट और इरेटा, एप्लिकेशन नोट्स और एसampकार्यक्रम, डिज़ाइन संसाधन, उपयोगकर्ता मार्गदर्शिकाएँ और हार्डवेयर समर्थन दस्तावेज़, नवीनतम सॉफ़्टवेयर रिलीज़ और संग्रहीत सॉफ़्टवेयर
  • सामान्य तकनीकी सहायता – अक्सर पूछे जाने वाले प्रश्न (एफएक्यू), तकनीकी सहायता अनुरोध, ऑनलाइन चर्चा समूह, माइक्रोचिप डिजाइन पार्टनर प्रोग्राम सदस्य सूची
  • माइक्रोचिप का व्यवसाय – उत्पाद चयनकर्ता और ऑर्डरिंग गाइड, नवीनतम माइक्रोचिप प्रेस विज्ञप्तियां, सेमिनार और कार्यक्रमों की सूची, माइक्रोचिप बिक्री कार्यालयों, वितरकों और फैक्ट्री प्रतिनिधियों की सूची

उत्पाद परिवर्तन अधिसूचना सेवा (एक प्रश्न पूछें)
माइक्रोचिप की उत्पाद परिवर्तन अधिसूचना सेवा ग्राहकों को माइक्रोचिप उत्पादों पर अद्यतन रखने में मदद करती है। जब भी किसी निर्दिष्ट उत्पाद परिवार या रुचि के विकास उपकरण से संबंधित परिवर्तन, अपडेट, संशोधन या इरेटा होते हैं, तो सब्सक्राइबर को ईमेल सूचनाएँ प्राप्त होंगी। रजिस्टर करने के लिए, पर जाएं www.microchip.com/pcn और पंजीकरण निर्देशों का पालन करें।
ग्राहक सहायता (एक प्रश्न पूछें)
माइक्रोचिप उत्पादों के उपयोगकर्ता कई माध्यमों से सहायता प्राप्त कर सकते हैं:

  • वितरक या प्रतिनिधि
  • स्थानीय बिक्री कार्यालय
  • एंबेडेड सॉल्यूशंस इंजीनियर (ESE)
  • तकनीकी समर्थन

ग्राहकों को सहायता के लिए अपने वितरक, प्रतिनिधि या ईएसई से संपर्क करना चाहिए। ग्राहकों की सहायता के लिए स्थानीय बिक्री कार्यालय भी उपलब्ध हैं। इस दस्तावेज़ में बिक्री कार्यालयों और स्थानों की एक सूची शामिल है। के माध्यम से तकनीकी सहायता उपलब्ध है webसाइट पर: www.microchip.com/support.
माइक्रोचिप ने कोड सुरक्षा सुविधा विकसित की (प्रश्न पूछें)
माइक्रोचिप उत्पादों पर कोड सुरक्षा सुविधा के निम्नलिखित विवरण पर ध्यान दें:

  • माइक्रोचिप उत्पाद उनके विशेष माइक्रोचिप डेटा शीट में निहित विनिर्देशों को पूरा करते हैं।
  • माइक्रोचिप का मानना ​​है कि उसके उत्पादों का परिवार सुरक्षित है, जब उनका उपयोग इच्छित तरीके से, परिचालन विनिर्देशों के भीतर और सामान्य परिस्थितियों में किया जाए।
  • माइक्रोचिप अपने बौद्धिक संपदा अधिकारों को महत्व देता है और उनका आक्रामक तरीके से संरक्षण करता है। माइक्रोचिप उत्पाद की कोड सुरक्षा सुविधाओं का उल्लंघन करने का प्रयास सख्त वर्जित है और यह डिजिटलमिलेनियम कॉपीराइट अधिनियम का उल्लंघन हो सकता है।
  • न तो माइक्रोचिप और न ही कोई अन्य सेमीकंडक्टर निर्माता अपने कोड की सुरक्षा की गारंटी दे सकता है। कोड सुरक्षा का मतलब यह नहीं है कि हम उत्पाद की "अटूट" होने की गारंटी दे रहे हैं। कोड सुरक्षा लगातार विकसित हो रही है। माइक्रोचिप अपने उत्पादों की कोड सुरक्षा सुविधाओं को लगातार बेहतर बनाने के लिए प्रतिबद्ध है।

कानूनी नोटिस (एक प्रश्न पूछें)
इस प्रकाशन और यहां दी गई जानकारी का उपयोग केवल माइक्रोचिप उत्पादों के साथ किया जा सकता है, जिसमें आपके एप्लिकेशन के साथ माइक्रोचिप उत्पादों को डिजाइन, परीक्षण और एकीकृत करना शामिल है। इस जानकारी का किसी अन्य तरीके से उपयोग इन शर्तों का उल्लंघन करता है। डिवाइस एप्लिकेशन से संबंधित जानकारी केवल आपकी सुविधा के लिए प्रदान की जाती है और इसे अपडेट द्वारा प्रतिस्थापित किया जा सकता है। यह सुनिश्चित करना आपकी ज़िम्मेदारी है कि आपका एप्लिकेशन आपके विनिर्देशों को पूरा करता है। अतिरिक्त सहायता के लिए अपने स्थानीय माइक्रोचिप बिक्री कार्यालय से संपर्क करें या, यहां अतिरिक्त सहायता प्राप्त करें www.microchip.com/en-us/support/design-help/ क्लाइंट-सपोर्ट-सर्विसेज। यह जानकारी माइक्रोचिप द्वारा “जैसी है वैसी” प्रदान की जाती है। माइक्रोचिप किसी भी तरह का कोई प्रतिनिधित्व या वारंटी नहीं देता है, चाहे वह व्यक्त हो या निहित, लिखित या मौखिक, वैधानिक या अन्यथा, जो जानकारी से संबंधित हो, जिसमें गैर-उल्लंघन, व्यापारिकता और किसी विशेष उद्देश्य के लिए उपयुक्तता की निहित वारंटी या इसकी स्थिति, गुणवत्ता या प्रदर्शन से संबंधित वारंटी शामिल हैं, लेकिन इन्हीं तक सीमित नहीं हैं। किसी भी स्थिति में माइक्रोचिप किसी भी प्रकार के अप्रत्यक्ष, विशेष, दंडात्मक, आकस्मिक या परिणामी नुकसान, क्षति, लागत या व्यय के लिए उत्तरदायी नहीं होगी, जो भी जानकारी या उसके उपयोग से संबंधित हो, हालांकि, अगर माइक्रोचिप को संभावना के बारे में सलाह दी गई है या नुकसान का पूर्वानुमान लगाया जा सकता है, तो भी कानून द्वारा अनुमत पूर्ण सीमा तक, जानकारी या उसके उपयोग से संबंधित किसी भी तरह के सभी दावों पर माइक्रोचिप की कुल देयता शुल्क की संख्या से अधिक नहीं होगी, यदि कोई हो, जो आपने जानकारी के लिए माइक्रोचिप को सीधे भुगतान किया है। जीवन रक्षक और/या सुरक्षा अनुप्रयोगों में माइक्रोचिप उपकरणों का उपयोग पूरी तरह से खरीदार के जोखिम पर है, और खरीदार ऐसे उपयोग से होने वाले किसी भी और सभी नुकसानों, दावों, मुकदमों या खर्चों से माइक्रोचिप को बचाने, क्षतिपूर्ति करने और हानिरहित रखने के लिए सहमत है। जब तक अन्यथा न कहा जाए, किसी भी माइक्रोचिप बौद्धिक संपदा अधिकारों के तहत कोई लाइसेंस, निहित रूप से या अन्यथा, नहीं दिया जाता है।
ट्रेडमार्क (एक प्रश्न पूछें)
माइक्रोचिप नाम और लोगो, माइक्रोचिप लोगो, एडाप्टेक, एवीआर, एवीआर लोगो, एवीआर फ्रीक्स, बेस्टाइम, बिटक्लाउड, क्रिप्टोमेमोरी, क्रिप्टोआरएफ, डीएसपीआईसी, फ्लेक्सपीडब्लूआर, हेल्डो, इग्लू, ज्यूकब्लॉक्स, कीलोक, क्लेर, लैनचेक, लिंकएमडी, मैक्सस्टाइलस, मैक्सटच, मीडियाएलबी, मेगाएवीआर, माइक्रोसेमी, माइक्रोसेमी लोगो, मोस्ट, मोस्ट लोगो, एमपीएलएबी, ऑप्टोलाइजर, पीआईसी, पिकोपावर, पीआईसीस्टार्ट, पीआईसी32 लोगो, पोलरफायर, प्रोचिप डिजाइनर, क्यूटच, एसएएम-बीए, सेनजेन्यूटी, स्पाईनिक, एसएसटी, एसएसटी लोगो, सुपरफ्लैश, सिमेट्रिकॉम, सिंकसेवर AgileSwitch, APT, ClockWorks, द एंबेडेड कंट्रोल सॉल्यूशंस कंपनी, EtherSynch, Flashtec, हाइपर स्पीड कंट्रोल, हाइपरलाइट लोड, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus लोगो, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, और ZL USA में Microchip Technology Incorporated के पंजीकृत ट्रेडमार्क हैं। Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, ग्रिडटाइम, आइडियलब्रिज, इन-सर्किट सीरियल प्रोग्रामिंग, ICSP, INICnet, इंटेलिजेंट पैरेललिंग, इंटेलीमॉस, इंटर-चिप कनेक्टिविटी, जिटरब्लॉकर, नॉब-ऑन-डिस्प्ले, KoD, मैक्सक्रिप्टो, मैक्सView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB प्रमाणित लोगो, MPLIB, MPLINK, MultiTRAK, NetDetach, सर्वज्ञ कोड जनरेशन, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAMICE, सीरियल क्वाड I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, वेरीफी, Viewस्पैन, वाइपरलॉक, एक्सप्रेसकनेक्ट और ज़ेना माइक्रोचिप टेक्नोलॉजी इनकॉर्पोरेटेड के यूएसए और अन्य देशों में ट्रेडमार्क हैं। SQTP माइक्रोचिप टेक्नोलॉजी इनकॉर्पोरेटेड का यूएसए में एक सेवा चिह्न है। एडाप्टेक लोगो, फ़्रीक्वेंसी ऑन डिमांड, सिलिकॉन स्टोरेज टेक्नोलॉजी और सिमकॉम अन्य देशों में माइक्रोचिप टेक्नोलॉजी इंक के पंजीकृत ट्रेडमार्क हैं। गेस्टिक माइक्रोचिप टेक्नोलॉजी जर्मनी II GmbH & Co. KG का पंजीकृत ट्रेडमार्क है, जो माइक्रोचिप टेक्नोलॉजी इंक की एक सहायक कंपनी है। यहाँ उल्लिखित अन्य सभी ट्रेडमार्क उनकी संबंधित कंपनियों की संपत्ति हैं। © 2023, माइक्रोचिप टेक्नोलॉजी इनकॉर्पोरेटेड और इसकी सहायक कंपनियाँ। सभी अधिकार सुरक्षित।
आईएसबीएन: 978-1-6683-2302-1 गुणवत्ता प्रबंधन प्रणाली (प्रश्न पूछें) माइक्रोचिप की गुणवत्ता प्रबंधन प्रणालियों के बारे में जानकारी के लिए, कृपया देखें www.microchip.com/quality.

दुनिया भर में बिक्री और सेवा

अमेरिका की एशिया/प्रशांत एशिया/प्रशांत यूरोप
निगमित कार्यालय

2355 वेस्ट चांडलर ब्लाव्ड। चांडलर, एजेड 85224-6199

दूरभाष: 480-792-7200

फैक्स: 480-792-7277

तकनीकी समर्थन: www.microchip.com/support Web पता: www.माइक्रोचिप.कॉम

अटलांटा

डुलुथ, जीए

दूरभाष: 678-957-9614

फैक्स: 678-957-1455

ऑस्टिन, टेक्सास

दूरभाष: 512-257-3370

बोस्टान वेस्टबरो, एमए दूरभाष: 774-760-0087

फैक्स: 774-760-0088

शिकागो

इटास्का, आईएल

दूरभाष: 630-285-0071

फैक्स: 630-285-0075

डलास

एडिसन, TX

दूरभाष: 972-818-7423

फैक्स: 972-818-2924

डेट्रायट

नोवी, एमआई

दूरभाष: 248-848-4000

हस्टन, टेक्सस

दूरभाष: 281-894-5983

इंडियानापोलिस नोबल्सविले, आईएन दूरभाष: 317-773-8323

फैक्स: 317-773-5453

दूरभाष: 317-536-2380

लॉस एंजिल्स मिशन विएजो, सीए दूरभाष: 949-462-9523

फैक्स: 949-462-9608

दूरभाष: 951-273-7800

रैले, एनसी

दूरभाष: 919-844-7510

न्यूयॉर्क, NY

दूरभाष: 631-435-6000

सैन जोस, CA

दूरभाष: 408-735-9110

दूरभाष: 408-436-4270

कनाडा – टोरंटो

दूरभाष: 905-695-1980

फैक्स: 905-695-2078

ऑस्ट्रेलिया – सिडनी

टेलीफ़ोन: 61-2-9868-6733

चीन – बीजिंग

टेलीफ़ोन: 86-10-8569-7000

चीन - चेंगदू

टेलीफ़ोन: 86-28-8665-5511

चीन – चोंग्किंग

टेलीफ़ोन: 86-23-8980-9588

चीन - डोंगगुआन

टेलीफ़ोन: 86-769-8702-9880

चीन – गुआंगज़ौ

टेलीफ़ोन: 86-20-8755-8029

चीन - हांग्जो

टेलीफ़ोन: 86-571-8792-8115

चीन - हांगकांग सारा

टेलीफ़ोन: 852-2943-5100

चीन - नानजिंग

टेलीफ़ोन: 86-25-8473-2460

चीन - क़िंगदाओ

टेलीफ़ोन: 86-532-8502-7355

चीन – शंघाई

टेलीफ़ोन: 86-21-3326-8000

चीन - शेनयांग

टेलीफ़ोन: 86-24-2334-2829

चीन - शेन्ज़ेन

टेलीफ़ोन: 86-755-8864-2200

चीन - सूज़ौ

टेलीफ़ोन: 86-186-6233-1526

चीन - वुहान

टेलीफ़ोन: 86-27-5980-5300

चीन - जियान

टेलीफ़ोन: 86-29-8833-7252

चीन - ज़ियामेन

टेलीफ़ोन: 86-592-2388138

चीन - झुहाई

टेलीफ़ोन: 86-756-3210040

भारत – बैंगलोर

टेलीफ़ोन: 91-80-3090-4444

भारत - नई दिल्ली

टेलीफ़ोन: 91-11-4160-8631

भारत - पुणे

टेलीफ़ोन: 91-20-4121-0141

जापान ओसाका

टेलीफ़ोन: 81-6-6152-7160

जापान टोक्यो

दूरभाष: 81-3-6880- 3770

कोरिया - डेगू

टेलीफ़ोन: 82-53-744-4301

कोरिया - सियोल

टेलीफ़ोन: 82-2-554-7200

मलेशिया - कुआलालंपुर

टेलीफ़ोन: 60-3-7651-7906

मलेशिया - पिनांगू

टेलीफ़ोन: 60-4-227-8870

फिलीपींस – मनीला

टेलीफ़ोन: 63-2-634-9065

सिंगापुर

टेलीफ़ोन: 65-6334-8870

ताइवान - सीन चुउ

टेलीफ़ोन: 886-3-577-8366

ताइवान — काऊशुंग

टेलीफ़ोन: 886-7-213-7830

ताइवान ताइपे

टेलीफ़ोन: 886-2-2508-8600

थाईलैंड – बैंकॉक

टेलीफ़ोन: 66-2-694-1351

वियतनाम - हो ची मिन्हो

टेलीफ़ोन: 84-28-5448-2100

ऑस्ट्रिया - वेल्सो

टेलीफ़ोन: 43-7242-2244-39

फैक्स: 43-7242-2244-393

डेनमार्क – कोपेनहेगन

टेलीफ़ोन: 45-4485-5910

फैक्स: 45-4485-2829

फ़िनलैंड — एस्पू

टेलीफ़ोन: 358-9-4520-820

फ़्रांस – पेरिस

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

जर्मनी – गार्चिंग

टेलीफ़ोन: 49-8931-9700

जर्मनी - हानो

टेलीफ़ोन: 49-2129-3766400

जर्मनी – हेइलब्रॉन

टेलीफ़ोन: 49-7131-72400

जर्मनी — कार्लज़ूए

टेलीफ़ोन: 49-721-625370

जर्मनी – म्यूनिख

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

जर्मनी – रोसेनहेम

टेलीफ़ोन: 49-8031-354-560

इजराइल – राआनाना

टेलीफ़ोन: 972-9-744-7705

इटली - मिलानो

टेलीफ़ोन: 39-0331-742611

फैक्स: 39-0331-466781

इटली - Padova

टेलीफ़ोन: 39-049-7625286

नीदरलैंड्स - ड्रुनने

टेलीफ़ोन: 31-416-690399

फैक्स: 31-416-690340

नॉर्वे - ट्रॉनहैम

टेलीफ़ोन: 47-72884388

पोलैंड – वारसॉ

टेलीफ़ोन: 48-22-3325737

रोमानिया – बुखारेस्ट

Tel: 40-21-407-87-50

स्पेन - मैड्रिड

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

स्वीडन — गोथेनबर्ग

Tel: 46-31-704-60-40

स्वीडन – स्टॉकहोम

टेलीफ़ोन: 46-8-5090-4654

यूके - वोकिंगहैम

टेलीफ़ोन: 44-118-921-5800

फैक्स: 44-118-921-5820

© 2023 माइक्रोचिप टेक्नोलॉजी इंक. और इसकी सहायक कंपनियां

दस्तावेज़ / संसाधन

माइक्रोचिप DDR AXI4 आर्बिटर [पीडीएफ] उपयोगकर्ता गाइड
DDR AXI4 आर्बिटर, DDR AXI4, आर्बिटर

संदर्भ

एक टिप्पणी छोड़ें

आपकी ईमेल आईडी प्रकाशित नहीं की जाएगी। आवश्यक फ़ील्ड चिह्नित हैं *