ਮਾਈਕ੍ਰੋਚਿੱਪ DDR AXI4 ਆਰਬਿਟਰ
ਜਾਣ-ਪਛਾਣ: AXI4-ਸਟ੍ਰੀਮ ਪ੍ਰੋਟੋਕੋਲ ਸਟੈਂਡਰਡ ਮਾਸਟਰ ਅਤੇ ਸਲੇਵ ਸ਼ਬਦਾਵਲੀ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ। ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਵਰਤੀ ਗਈ ਸਮਾਨ ਮਾਈਕ੍ਰੋਚਿੱਪ ਸ਼ਬਦਾਵਲੀ ਕ੍ਰਮਵਾਰ ਸ਼ੁਰੂਆਤੀ ਅਤੇ ਨਿਸ਼ਾਨਾ ਹੈ।
ਸੰਖੇਪ: ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ DDR AXI4 ਆਰਬਿਟਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦਾ ਸਾਰ ਪ੍ਰਦਾਨ ਕਰਦੀ ਹੈ।
ਗੁਣ | ਮੁੱਲ |
---|---|
ਕੋਰ ਸੰਸਕਰਣ | DDR AXI4 ਆਰਬਿਟਰ v2.2 |
ਸਮਰਥਿਤ ਡਿਵਾਈਸ ਪਰਿਵਾਰ | – |
ਸਮਰਥਿਤ ਟੂਲ ਫਲੋ ਲਾਇਸੰਸਿੰਗ | – |
ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ: DDR AXI4 ਆਰਬਿਟਰ ਦੀਆਂ ਹੇਠ ਲਿਖੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹਨ:
- IP ਕੋਰ ਨੂੰ Libero SoC ਸੌਫਟਵੇਅਰ ਦੇ IP ਕੈਟਾਲਾਗ ਵਿੱਚ ਸਥਾਪਿਤ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।
- ਕੋਰ ਨੂੰ ਲਿਬੇਰੋ ਪ੍ਰੋਜੈਕਟ ਸੂਚੀ ਵਿੱਚ ਸ਼ਾਮਲ ਕਰਨ ਲਈ ਸਮਾਰਟਡਿਜ਼ਾਈਨ ਟੂਲ ਦੇ ਅੰਦਰ ਸੰਰਚਿਤ, ਤਿਆਰ, ਅਤੇ ਤਤਕਾਲ ਕੀਤਾ ਗਿਆ ਹੈ।
ਡਿਵਾਈਸ ਉਪਯੋਗਤਾ ਅਤੇ ਪ੍ਰਦਰਸ਼ਨ:
ਡਿਵਾਈਸ ਵੇਰਵੇ | ਪਰਿਵਾਰ | ਡਿਵਾਈਸ | ਸਰੋਤ | ਪ੍ਰਦਰਸ਼ਨ (MHz) |
---|---|---|---|---|
LUTs DFF RAMs LSRAM SRAM ਮੈਥ ਬਲਾਕ ਚਿੱਪ ਗਲੋਬਲਜ਼ | ਪੋਲਰਫਾਇਰ | MPF300T-1 | 5411 4202 | 266 |
ਕਾਰਜਾਤਮਕ ਵਰਣਨ
ਕਾਰਜਾਤਮਕ ਵਰਣਨ: ਇਹ ਭਾਗ DDR_AXI4_ਆਰਬਿਟਰ ਦੇ ਲਾਗੂਕਰਨ ਵੇਰਵਿਆਂ ਦਾ ਵਰਣਨ ਕਰਦਾ ਹੈ। ਹੇਠਾਂ ਦਿੱਤਾ ਚਿੱਤਰ DDR AXI4 ਆਰਬਿਟਰ ਦਾ ਸਿਖਰ-ਪੱਧਰ ਦਾ ਪਿੰਨ-ਆਊਟ ਚਿੱਤਰ ਦਿਖਾਉਂਦਾ ਹੈ।
DDR_AXI4_ਆਰਬਿਟਰ ਪੈਰਾਮੀਟਰ ਅਤੇ ਇੰਟਰਫੇਸ ਸਿਗਨਲ
ਸੰਰਚਨਾ ਸੈਟਿੰਗਾਂ:
DDR_AXI4_Arbiter ਲਈ ਕੌਂਫਿਗਰੇਸ਼ਨ ਸੈਟਿੰਗਾਂ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤੀਆਂ ਗਈਆਂ ਹਨ।
ਇਨਪੁਟਸ ਅਤੇ ਆਉਟਪੁੱਟ ਸਿਗਨਲ:
DDR_AXI4_Arbiter ਲਈ ਇਨਪੁਟ ਅਤੇ ਆਉਟਪੁੱਟ ਸਿਗਨਲ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤੇ ਗਏ ਹਨ।
ਟਾਈਮਿੰਗ ਡਾਇਗ੍ਰਾਮ
DDR_AXI4_Arbiter ਲਈ ਸਮਾਂ ਚਿੱਤਰ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤੇ ਗਏ ਹਨ।
ਟੈਸਟਬੈਂਚ
ਸਿਮੂਲੇਸ਼ਨ:
DDR_AXI4_Arbiter ਲਈ ਸਿਮੂਲੇਸ਼ਨ ਵੇਰਵੇ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤੇ ਗਏ ਹਨ।
ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ
DDR_AXI4_Arbiter ਲਈ ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤਾ ਗਿਆ ਹੈ।
ਮਾਈਕ੍ਰੋਚਿਪ FPGA ਸਹਿਯੋਗ
DDR_AXI4_Arbiter ਲਈ ਮਾਈਕ੍ਰੋਚਿੱਪ FPGA ਸਹਾਇਤਾ ਜਾਣਕਾਰੀ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਨਿਰਧਾਰਤ ਨਹੀਂ ਕੀਤੀ ਗਈ ਹੈ।
ਉਤਪਾਦ ਵਰਤੋਂ ਨਿਰਦੇਸ਼
- Libero SoC ਸੌਫਟਵੇਅਰ ਦੇ IP ਕੈਟਾਲਾਗ ਵਿੱਚ DDR AXI4 ਆਰਬਿਟਰ v2.2 ਨੂੰ ਸਥਾਪਿਤ ਕਰੋ।
- Libero ਪ੍ਰੋਜੈਕਟ ਸੂਚੀ ਵਿੱਚ ਸ਼ਾਮਲ ਕਰਨ ਲਈ SmartDesign ਟੂਲ ਦੇ ਅੰਦਰ ਕੋਰ ਨੂੰ ਕੌਂਫਿਗਰ ਕਰੋ, ਤਿਆਰ ਕਰੋ ਅਤੇ ਚਾਲੂ ਕਰੋ।
ਜਾਣ-ਪਛਾਣ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਯਾਦਾਂ ਕਿਸੇ ਵੀ ਆਮ ਵੀਡੀਓ ਅਤੇ ਗ੍ਰਾਫਿਕਸ ਐਪਲੀਕੇਸ਼ਨ ਦਾ ਇੱਕ ਅਨਿੱਖੜਵਾਂ ਅੰਗ ਹਨ। ਉਹ ਪੂਰੇ ਵੀਡੀਓ ਫਰੇਮਾਂ ਨੂੰ ਬਫਰ ਕਰਨ ਲਈ ਵਰਤੇ ਜਾਂਦੇ ਹਨ ਜਦੋਂ FPGA ਦੀ ਸਥਾਨਕ ਮੈਮੋਰੀ ਪੂਰੇ ਫਰੇਮ ਨੂੰ ਰੱਖਣ ਲਈ ਨਾਕਾਫੀ ਹੁੰਦੀ ਹੈ। ਜਦੋਂ ਡੀਡੀਆਰ ਵਿੱਚ ਵੀਡੀਓ ਫਰੇਮਾਂ ਦੇ ਕਈ ਰੀਡ ਅਤੇ ਰਾਈਟਸ ਹੁੰਦੇ ਹਨ, ਤਾਂ ਇੱਕ ਆਰਬਿਟਰ ਨੂੰ ਕਈ ਬੇਨਤੀਆਂ ਵਿਚਕਾਰ ਆਰਬਿਟਰੇਟ ਕਰਨ ਦੀ ਲੋੜ ਹੋਵੇਗੀ। DDR AXI4 ਆਰਬਿਟਰ IP ਬਾਹਰੀ DDR ਮੈਮੋਰੀ ਵਿੱਚ ਫਰੇਮ ਬਫਰਾਂ ਨੂੰ ਲਿਖਣ ਲਈ 8 ਰਾਈਟ ਚੈਨਲ ਅਤੇ ਬਾਹਰੀ ਮੈਮੋਰੀ ਤੋਂ ਫਰੇਮਾਂ ਨੂੰ ਪੜ੍ਹਨ ਲਈ 8 ਰੀਡ ਚੈਨਲ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਆਰਬਿਟਰੇਸ਼ਨ ਪਹਿਲਾਂ ਆਓ, ਪਹਿਲਾਂ ਪਾਓ ਦੇ ਅਧਾਰ 'ਤੇ ਅਧਾਰਤ ਹੈ। ਜੇਕਰ ਦੋ ਬੇਨਤੀਆਂ ਇੱਕੋ ਸਮੇਂ ਹੁੰਦੀਆਂ ਹਨ, ਤਾਂ ਹੇਠਲੇ ਚੈਨਲ ਨੰਬਰ ਵਾਲੇ ਚੈਨਲ ਨੂੰ ਤਰਜੀਹ ਦਿੱਤੀ ਜਾਵੇਗੀ। ਆਰਬਿਟਰ AXI4 ਇੰਟਰਫੇਸ ਰਾਹੀਂ DDR ਕੰਟਰੋਲਰ IP ਨਾਲ ਜੁੜਦਾ ਹੈ। DDR AXI4 ਆਰਬਿਟਰ DDR ਔਨ-ਚਿੱਪ ਕੰਟਰੋਲਰਾਂ ਨੂੰ AXI4 ਇਨੀਸ਼ੀਏਟਰ ਇੰਟਰਫੇਸ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਆਰਬਿਟਰ ਅੱਠ ਰਾਈਟ ਚੈਨਲਾਂ ਅਤੇ ਅੱਠ ਰੀਡ ਚੈਨਲਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। ਬਲਾਕ ਅੱਠ ਰੀਡ ਚੈਨਲਾਂ ਵਿਚਕਾਰ ਆਰਬਿਟਰੇਟ ਕਰਦਾ ਹੈ ਤਾਂ ਜੋ AXI ਰੀਡ ਚੈਨਲ ਨੂੰ ਪਹਿਲਾਂ ਆਓ, ਪਹਿਲਾਂ-ਪੇਸ਼ ਕੀਤੇ ਗਏ ਤਰੀਕੇ ਨਾਲ ਪਹੁੰਚ ਪ੍ਰਦਾਨ ਕੀਤੀ ਜਾ ਸਕੇ। ਬਲਾਕ ਅੱਠ ਰਾਈਟ ਚੈਨਲਾਂ ਵਿਚਕਾਰ ਆਰਬਿਟਰੇਟ ਕਰਦਾ ਹੈ ਤਾਂ ਜੋ AXI ਰਾਈਟ ਚੈਨਲ ਨੂੰ ਪਹਿਲਾਂ-ਆਓ, ਪਹਿਲਾਂ-ਪੇਸ਼ ਕੀਤੇ ਗਏ ਤਰੀਕੇ ਨਾਲ ਪਹੁੰਚ ਪ੍ਰਦਾਨ ਕੀਤੀ ਜਾ ਸਕੇ। ਸਾਰੇ ਅੱਠ ਪੜ੍ਹਨ-ਲਿਖਣ ਵਾਲੇ ਚੈਨਲਾਂ ਦੀ ਬਰਾਬਰ ਤਰਜੀਹ ਹੈ। ਆਰਬਿਟਰ IP ਦਾ AXI4 ਇਨੀਸ਼ੀਏਟਰ ਇੰਟਰਫੇਸ 64 ਬਿੱਟ ਤੋਂ ਲੈ ਕੇ 512 ਬਿੱਟ ਤੱਕ ਦੇ ਵੱਖ-ਵੱਖ ਡੇਟਾ ਚੌੜਾਈ ਲਈ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਮਹੱਤਵਪੂਰਨ: AXI4-ਸਟ੍ਰੀਮ ਪ੍ਰੋਟੋਕੋਲ ਸਟੈਂਡਰਡ "ਮਾਸਟਰ" ਅਤੇ "ਸਲੇਵ" ਸ਼ਬਦਾਵਲੀ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ। ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਵਰਤੀ ਗਈ ਸਮਾਨ ਮਾਈਕ੍ਰੋਚਿੱਪ ਸ਼ਬਦਾਵਲੀ ਕ੍ਰਮਵਾਰ ਸ਼ੁਰੂਆਤੀ ਅਤੇ ਨਿਸ਼ਾਨਾ ਹੈ।
ਸੰਖੇਪ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ DDR AXI4 ਆਰਬਿਟਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦਾ ਸਾਰ ਪ੍ਰਦਾਨ ਕਰਦੀ ਹੈ।
ਸਾਰਣੀ 1. DDR AXI4 ਆਰਬਿਟਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ
ਇਹ ਦਸਤਾਵੇਜ਼ DDR AXI4 ਆਰਬਿਟਰ v2.2 'ਤੇ ਲਾਗੂ ਹੁੰਦਾ ਹੈ।
- PolarFire® SoC
- ਪੋਲਰਫਾਇਰ
- RTG4™
- IGLOO® 2
- SmartFusion® 2
Libero® SoC v12.3 ਜਾਂ ਬਾਅਦ ਦੀਆਂ ਰੀਲੀਜ਼ਾਂ ਦੀ ਲੋੜ ਹੈ। IP ਨੂੰ ਬਿਨਾਂ ਕਿਸੇ ਲਾਇਸੈਂਸ ਦੇ RTL ਮੋਡ ਵਿੱਚ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ। ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ, DDR_AXI4_Arbiter ਵੇਖੋ।
ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
DDR AXI4 ਆਰਬਿਟਰ ਦੀਆਂ ਹੇਠ ਲਿਖੀਆਂ ਮੁੱਖ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਹਨ:
- ਅੱਠ ਚੈਨਲ ਲਿਖੋ
- ਅੱਠ ਰੀਡ ਚੈਨਲ
- DDR ਕੰਟਰੋਲਰ ਲਈ AXI4 ਇੰਟਰਫੇਸ
- ਸੰਰਚਨਾਯੋਗ AXI4 ਚੌੜਾਈ: 64, 128, 256, ਅਤੇ 512 ਬਿੱਟ
- ਕੌਂਫਿਗਰੇਬਲ ਐਡਰੈੱਸ ਚੌੜਾਈ: 32 ਤੋਂ 64 ਬਿੱਟ
Libero® ਡਿਜ਼ਾਈਨ ਸੂਟ ਵਿੱਚ IP ਕੋਰ ਨੂੰ ਲਾਗੂ ਕਰਨਾ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
IP ਕੋਰ ਨੂੰ Libero SoC ਸੌਫਟਵੇਅਰ ਦੇ IP ਕੈਟਾਲਾਗ ਵਿੱਚ ਸਥਾਪਿਤ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ। ਇਹ Libero SoC ਸੌਫਟਵੇਅਰ ਵਿੱਚ IP ਕੈਟਾਲਾਗ ਅੱਪਡੇਟ ਫੰਕਸ਼ਨ ਦੁਆਰਾ ਆਪਣੇ ਆਪ ਹੀ ਸਥਾਪਿਤ ਹੁੰਦਾ ਹੈ, ਜਾਂ IP ਕੋਰ ਨੂੰ ਕੈਟਾਲਾਗ ਤੋਂ ਹੱਥੀਂ ਡਾਊਨਲੋਡ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਇੱਕ ਵਾਰ Libero SoC ਸੌਫਟਵੇਅਰ IP ਕੈਟਾਲਾਗ ਵਿੱਚ IP ਕੋਰ ਸਥਾਪਤ ਹੋ ਜਾਣ ਤੋਂ ਬਾਅਦ, ਕੋਰ ਨੂੰ Libero ਪ੍ਰੋਜੈਕਟ ਸੂਚੀ ਵਿੱਚ ਸ਼ਾਮਲ ਕਰਨ ਲਈ SmartDesign ਟੂਲ ਦੇ ਅੰਦਰ ਸੰਰਚਿਤ, ਤਿਆਰ, ਅਤੇ ਤਤਕਾਲ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
ਡਿਵਾਈਸ ਉਪਯੋਗਤਾ ਅਤੇ ਪ੍ਰਦਰਸ਼ਨ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਹੇਠਾਂ ਦਿੱਤੀ ਸਾਰਣੀ DDR_AXI4_Arbiter ਲਈ ਵਰਤੀ ਗਈ ਡਿਵਾਈਸ ਉਪਯੋਗਤਾ ਨੂੰ ਸੂਚੀਬੱਧ ਕਰਦੀ ਹੈ।
ਸਾਰਣੀ 2. DDR_AXI4_ਆਰਬਿਟਰ ਉਪਯੋਗਤਾ
ਡਿਵਾਈਸ ਵੇਰਵੇ | ਸਰੋਤ | ਪ੍ਰਦਰਸ਼ਨ (MHz) | RAMs | ਮੈਥ ਬਲਾਕ | ਚਿੱਪ ਗਲੋਬਲਸ | |||
ਪਰਿਵਾਰ | ਡਿਵਾਈਸ | LUTs | ਡੀ.ਐੱਫ.ਐੱਫ | LSRAM | μSRAM | |||
PolarFire® SoC | MPFS250T-1 | 5411 | 4202 | 266 | 13 | 1 | 0 | 0 |
ਪੋਲਰਫਾਇਰ | MPF300T-1 | 5411 | 4202 | 266 | 13 | 1 | 0 | 0 |
SmartFusion® 2 | M2S150-1 | 5546 | 4309 | 192 | 15 | 1 | 0 | 0 |
ਮਹੱਤਵਪੂਰਨ:
- ਪਿਛਲੀ ਸਾਰਣੀ ਵਿੱਚ ਡੇਟਾ ਨੂੰ ਆਮ ਸੰਸਲੇਸ਼ਣ ਅਤੇ ਖਾਕਾ ਸੈਟਿੰਗਾਂ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਕੈਪਚਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। IP ਨੂੰ ਅੱਠ ਲਿਖਣ ਵਾਲੇ ਚੈਨਲਾਂ, ਅੱਠ ਰੀਡ ਚੈਨਲਾਂ, 32 ਬਿੱਟ ਦੀ ਐਡਰੈੱਸ ਚੌੜਾਈ, ਅਤੇ 512 ਬਿੱਟ ਸੰਰਚਨਾ ਦੀ ਡਾਟਾ ਚੌੜਾਈ ਲਈ ਸੰਰਚਿਤ ਕੀਤਾ ਗਿਆ ਹੈ।
- ਪ੍ਰਦਰਸ਼ਨ ਸੰਖਿਆਵਾਂ ਨੂੰ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਸਮੇਂ ਦੇ ਵਿਸ਼ਲੇਸ਼ਣ ਨੂੰ ਚਲਾਉਂਦੇ ਹੋਏ ਘੜੀ 200 MHz ਤੱਕ ਸੀਮਤ ਹੈ।
ਕਾਰਜਾਤਮਕ ਵਰਣਨ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਇਹ ਭਾਗ DDR_AXI4_ਆਰਬਿਟਰ ਦੇ ਲਾਗੂਕਰਨ ਵੇਰਵਿਆਂ ਦਾ ਵਰਣਨ ਕਰਦਾ ਹੈ। ਹੇਠਾਂ ਦਿੱਤਾ ਚਿੱਤਰ DDR AXI4 ਆਰਬਿਟਰ ਦਾ ਸਿਖਰ-ਪੱਧਰ ਦਾ ਪਿੰਨ-ਆਊਟ ਚਿੱਤਰ ਦਿਖਾਉਂਦਾ ਹੈ। ਚਿੱਤਰ 1-1. ਨੇਟਿਵ ਆਰਬਿਟਰ ਇੰਟਰਫੇਸ ਲਈ ਸਿਖਰ-ਪੱਧਰੀ ਪਿੰਨ-ਆਊਟ ਬਲਾਕ ਡਾਇਗ੍ਰਾਮ
ਹੇਠਾਂ ਦਿੱਤਾ ਚਿੱਤਰ ਬੱਸ ਇੰਟਰਫੇਸ ਮੋਡ ਵਿੱਚ DDR_AXI4_Arbiter ਦਾ ਸਿਸਟਮ-ਪੱਧਰ ਦਾ ਬਲਾਕ ਚਿੱਤਰ ਦਿਖਾਉਂਦਾ ਹੈ। ਚਿੱਤਰ 1-2. DDR_AXI4_Arbiter ਦਾ ਸਿਸਟਮ-ਪੱਧਰ ਬਲਾਕ ਚਿੱਤਰ
ਇੱਕ ਰੀਡ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਨੂੰ ਇੱਕ ਖਾਸ ਰੀਡ ਚੈਨਲ 'ਤੇ ਇਨਪੁਟ ਸਿਗਨਲ r(x)_req_i ਉੱਚ ਸੈਟ ਕਰਕੇ ਚਾਲੂ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਆਰਬਿਟਰ ਰਸੀਦ ਦੁਆਰਾ ਜਵਾਬ ਦਿੰਦਾ ਹੈ ਜਦੋਂ ਇਹ ਰੀਡ ਬੇਨਤੀ ਦੀ ਸੇਵਾ ਕਰਨ ਲਈ ਤਿਆਰ ਹੁੰਦਾ ਹੈ। ਫਿਰ ਇਹ ਐੱਸamples ਸ਼ੁਰੂਆਤੀ AXI ਐਡਰੈੱਸ ਅਤੇ ਬਰਸਟ ਸਾਈਜ਼ ਨੂੰ ਪੜ੍ਹਦਾ ਹੈ ਜੋ ਕਿ ਬਾਹਰੀ ਇਨੀਸ਼ੀਏਟਰ ਤੋਂ ਇਨਪੁਟ ਹੁੰਦਾ ਹੈ। ਚੈਨਲ ਇਨਪੁਟਸ ਦੀ ਪ੍ਰਕਿਰਿਆ ਕਰਦਾ ਹੈ ਅਤੇ DDR ਮੈਮੋਰੀ ਤੋਂ ਡਾਟਾ ਪੜ੍ਹਨ ਲਈ ਲੋੜੀਂਦੇ AXI ਟ੍ਰਾਂਜੈਕਸ਼ਨਾਂ ਨੂੰ ਤਿਆਰ ਕਰਦਾ ਹੈ। ਆਰਬਿਟਰ ਤੋਂ ਰੀਡ ਡੇਟਾ ਆਉਟਪੁੱਟ ਸਾਰੇ ਰੀਡ ਚੈਨਲਾਂ ਲਈ ਆਮ ਹੈ। ਡਾਟਾ ਪੜ੍ਹੇ ਜਾਣ ਦੇ ਦੌਰਾਨ, ਸੰਬੰਧਿਤ ਚੈਨਲ ਦਾ ਰੀਡ ਡਾਟਾ ਉੱਚਾ ਹੋ ਜਾਂਦਾ ਹੈ। ਰੀਡ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਦਾ ਅੰਤ ਇੱਕ ਰੀਡ-ਡਨ ਸਿਗਨਲ ਦੁਆਰਾ ਦਰਸਾਇਆ ਜਾਂਦਾ ਹੈ ਜਦੋਂ ਸਾਰੇ ਬੇਨਤੀ ਕੀਤੇ ਬਾਈਟਸ ਭੇਜੇ ਜਾਂਦੇ ਹਨ। ਇੱਕ ਰੀਡ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਦੇ ਸਮਾਨ, ਇੱਕ ਲਿਖਣ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਨੂੰ ਇੰਪੁੱਟ ਸਿਗਨਲ w(x)_req_i ਉੱਚ ਸੈਟ ਕਰਕੇ ਚਾਲੂ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਬੇਨਤੀ ਸਿਗਨਲ ਦੇ ਨਾਲ, ਬੇਨਤੀ ਦੇ ਦੌਰਾਨ ਲਿਖਣ ਦੀ ਸ਼ੁਰੂਆਤ ਦਾ ਪਤਾ ਅਤੇ ਬਰਸਟ ਲੰਬਾਈ ਪ੍ਰਦਾਨ ਕੀਤੀ ਜਾਣੀ ਚਾਹੀਦੀ ਹੈ। ਜਦੋਂ ਆਰਬਿਟਰ ਲਿਖਤੀ ਬੇਨਤੀ ਦੀ ਸੇਵਾ ਕਰਨ ਲਈ ਉਪਲਬਧ ਹੁੰਦਾ ਹੈ, ਤਾਂ ਇਹ ਸੰਬੰਧਿਤ ਚੈਨਲ 'ਤੇ ਇੱਕ ਰਸੀਦ ਸਿਗਨਲ ਭੇਜ ਕੇ ਜਵਾਬ ਦਿੰਦਾ ਹੈ। ਫਿਰ ਉਪਭੋਗਤਾ ਨੂੰ ਚੈਨਲ 'ਤੇ ਡੇਟਾ-ਵੈਧ ਸਿਗਨਲ ਦੇ ਨਾਲ ਰਾਈਟ ਡੇਟਾ ਪ੍ਰਦਾਨ ਕਰਨਾ ਹੋਵੇਗਾ। ਘੜੀਆਂ ਦੀ ਸੰਖਿਆ ਡੇਟਾ ਵੈਧ ਉੱਚ ਅਵਧੀ ਦਾ ਬਰਸਟ ਲੰਬਾਈ ਨਾਲ ਮੇਲ ਖਾਂਦਾ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ। ਆਰਬਿਟਰ ਰਾਈਟ ਓਪਰੇਸ਼ਨ ਨੂੰ ਪੂਰਾ ਕਰਦਾ ਹੈ ਅਤੇ ਰਾਈਟ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਦੇ ਪੂਰਾ ਹੋਣ ਨੂੰ ਦਰਸਾਉਂਦੇ ਹੋਏ ਰਾਈਟ ਕੀਤੇ ਸਿਗਨਲ ਨੂੰ ਉੱਚ ਪੱਧਰ 'ਤੇ ਸੈੱਟ ਕਰਦਾ ਹੈ।
DDR_AXI4_ਆਰਬਿਟਰ ਪੈਰਾਮੀਟਰ ਅਤੇ ਇੰਟਰਫੇਸ ਸਿਗਨਲ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਇਹ ਭਾਗ DDR_AXI4_Arbiter GUI ਸੰਰਚਨਾਕਾਰ ਅਤੇ I/O ਸਿਗਨਲਾਂ ਵਿੱਚ ਪੈਰਾਮੀਟਰਾਂ ਦੀ ਚਰਚਾ ਕਰਦਾ ਹੈ।
2.1 ਸੰਰਚਨਾ ਸੈਟਿੰਗਾਂ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ DDR_AXI4_Arbiter ਦੇ ਹਾਰਡਵੇਅਰ ਲਾਗੂ ਕਰਨ ਵਿੱਚ ਵਰਤੇ ਗਏ ਸੰਰਚਨਾ ਪੈਰਾਮੀਟਰਾਂ ਦੇ ਵਰਣਨ ਨੂੰ ਸੂਚੀਬੱਧ ਕਰਦੀ ਹੈ। ਇਹ ਆਮ ਮਾਪਦੰਡ ਹਨ ਅਤੇ ਐਪਲੀਕੇਸ਼ਨ ਦੀ ਲੋੜ ਅਨੁਸਾਰ ਵੱਖ-ਵੱਖ ਹੋ ਸਕਦੇ ਹਨ।
ਸਾਰਣੀ 2-1. ਸੰਰਚਨਾ ਪੈਰਾਮੀਟਰ
ਸਿਗਨਲ ਨਾਮ | ਵਰਣਨ |
AXI ID ਚੌੜਾਈ | AXI ID ਚੌੜਾਈ ਨੂੰ ਪਰਿਭਾਸ਼ਿਤ ਕਰਦਾ ਹੈ। |
AXI ਡਾਟਾ ਚੌੜਾਈ | AXI ਡਾਟਾ ਚੌੜਾਈ ਨੂੰ ਪਰਿਭਾਸ਼ਿਤ ਕਰਦਾ ਹੈ। |
AXI ਪਤਾ ਚੌੜਾਈ | AXI ਪਤੇ ਦੀ ਚੌੜਾਈ ਨੂੰ ਪਰਿਭਾਸ਼ਿਤ ਕਰਦਾ ਹੈ |
ਪੜ੍ਹਨ ਵਾਲੇ ਚੈਨਲਾਂ ਦੀ ਗਿਣਤੀ | ਇੱਕ ਚੈਨਲ ਤੋਂ ਅੱਠ ਰਾਈਟ ਚੈਨਲਾਂ ਤੱਕ ਦੇ ਡ੍ਰੌਪ-ਡਾਉਨ ਮੀਨੂ ਤੋਂ ਲਿਖਤੀ ਚੈਨਲਾਂ ਦੇ ਲੋੜੀਂਦੇ ਨੰਬਰ ਚੁਣਨ ਲਈ ਵਿਕਲਪ। |
ਚੈਨਲਾਂ ਦੀ ਗਿਣਤੀ | ਇੱਕ ਚੈਨਲ ਤੋਂ ਅੱਠ ਰੀਡ ਚੈਨਲਾਂ ਤੱਕ ਦੇ ਡ੍ਰੌਪ-ਡਾਉਨ ਮੀਨੂ ਵਿੱਚੋਂ ਲੋੜੀਂਦੇ ਪੜ੍ਹਨ ਵਾਲੇ ਚੈਨਲਾਂ ਦੀ ਚੋਣ ਕਰਨ ਲਈ ਵਿਕਲਪ। |
AXI4_SELECTION | AXI4_MASTER ਅਤੇ AXI4_MIRRORED_SLAVE ਵਿਚਕਾਰ ਚੋਣ ਕਰਨ ਲਈ ਵਿਕਲਪ। |
ਆਰਬਿਟਰ ਇੰਟਰਫੇਸ | ਬੱਸ ਇੰਟਰਫੇਸ ਨੂੰ ਚੁਣਨ ਦਾ ਵਿਕਲਪ। |
ਇਨਪੁਟਸ ਅਤੇ ਆਉਟਪੁੱਟ ਸਿਗਨਲ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਹੇਠਾਂ ਦਿੱਤੀ ਸਾਰਣੀ ਬੱਸ ਇੰਟਰਫੇਸ ਲਈ DDR AXI4 ਆਰਬਿਟਰ ਦੇ ਇਨਪੁਟਸ ਅਤੇ ਆਉਟਪੁੱਟ ਪੋਰਟਾਂ ਨੂੰ ਸੂਚੀਬੱਧ ਕਰਦੀ ਹੈ।
ਸਾਰਣੀ 2-2. ਆਰਬਿਟਰ ਬੱਸ ਇੰਟਰਫੇਸ ਲਈ ਇਨਪੁਟ ਅਤੇ ਆਉਟਪੁੱਟ ਪੋਰਟ
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
ਰੀਸੈਟ_ਆਈ | ਇੰਪੁੱਟ | — | ਡਿਜ਼ਾਈਨ ਕਰਨ ਲਈ ਕਿਰਿਆਸ਼ੀਲ ਘੱਟ ਅਸਿੰਕ੍ਰੋਨਸ ਰੀਸੈਟ ਸਿਗਨਲ |
sys_ckl_i | ਇੰਪੁੱਟ | — | ਸਿਸਟਮ ਘੜੀ |
ddr_ctrl_ready_i | ਇੰਪੁੱਟ | — | DDR ਕੰਟਰੋਲਰ ਤੋਂ ਤਿਆਰ ਇਨਪੁਟ ਸਿਗਨਲ ਪ੍ਰਾਪਤ ਕਰਦਾ ਹੈ |
ARVALID_I_0 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_0 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_0 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 0 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_0 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_0 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_0 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_0 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r0 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 0 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_1 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_1 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_1 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 1 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_1 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_1 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_1 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_1 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r1 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 1 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_2 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
ARSIZE_I_2 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_2 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 2 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_2 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_2 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_2 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_2 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r2 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 2 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_3 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_3 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_3 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 3 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_3 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_3 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_3 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_3 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r3 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 3 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_4 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_4 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_4 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 4 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_4 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_4 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_4 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_4 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r4 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 4 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_5 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_5 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_5 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 5 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_5 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_5 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_5 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_5 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r5 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 5 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_6 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_6 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_6 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 6 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_6 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_6 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_6 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_6 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
BUSER_O_r6 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 6 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
ARVALID_I_7 | ਇੰਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
ARSIZE_I_7 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
ARADDR_I_7 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 7 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
ARREADY_O_7 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
RVALID_O_7 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
RDATA_O_7 | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH-1 : 0] | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਡਾਟਾ ਪੜ੍ਹੋ |
RLAST_O_7 | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਫਰੇਮ ਸਿਗਨਲ ਦਾ ਅੰਤ ਪੜ੍ਹੋ |
BUSER_O_r7 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 7 ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਸੰਪੂਰਨਤਾ ਪੜ੍ਹੋ |
AWSIZE_I_0 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 0 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_0 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 0 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_0 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 0 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_0 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 0 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_0 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 0 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_0 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 0 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_0 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 0 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_1 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 1 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_1 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 1 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_1 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 1 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_1 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 1 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_1 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 1 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_1 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 1 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_1 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 1 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_2 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 2 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_2 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 2 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_2 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 2 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_2 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 2 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_2 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 2 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_2 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 2 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_2 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 2 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_3 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 3 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_3 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 3 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_3 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 3 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_3 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 3 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_3 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 3 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_3 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 3 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_3 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 3 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_4 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 4 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
WDATA_I_4 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 4 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_4 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 4 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_4 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 4 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_4 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 4 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_4 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 4 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_4 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 4 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_5 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 5 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_5 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 5 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_5 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 5 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_5 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 5 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_5 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 5 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_5 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 5 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_5 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 5 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_6 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 6 ਲਈ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_6 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 6 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_6 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 6 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_6 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 6 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_6 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 6 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
AWREADY_O_6 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 6 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_6 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 6 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AWSIZE_I_7 | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਰਾਈਟ ਚੈਨਲ 7 ਤੋਂ ਬਰਸਟ ਸਾਈਜ਼ ਲਿਖੋ |
WDATA_I_7 | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH-1:0] | ਚੈਨਲ 7 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁਟ |
WVALID_I_7 | ਇੰਪੁੱਟ | — | ਚੈਨਲ 7 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
AWVALID_I_7 | ਇੰਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 7 ਤੋਂ ਇੱਕ ਬੇਨਤੀ ਲਿਖੋ |
AWADDR_I_7 | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 7 ਤੋਂ ਲਿਖਣਾ ਹੁੰਦਾ ਹੈ |
AWREADY_O_7 | ਆਉਟਪੁੱਟ | — | ਰਾਈਟ ਚੈਨਲ 7 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
BUSER_O_7 | ਆਉਟਪੁੱਟ | — | ਚੈਨਲ 7 ਲਿਖਣ ਲਈ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ ਨੇਟਿਵ ਇੰਟਰਫੇਸ ਲਈ DDR AXI4 ਆਰਬਿਟਰ ਦੇ ਇਨਪੁਟਸ ਅਤੇ ਆਉਟਪੁੱਟ ਪੋਰਟਾਂ ਨੂੰ ਸੂਚੀਬੱਧ ਕਰਦੀ ਹੈ।
ਸਾਰਣੀ 2-3. ਨੇਟਿਵ ਆਰਬਿਟਰ ਇੰਟਰਫੇਸ ਲਈ ਇਨਪੁਟ ਅਤੇ ਆਉਟਪੁੱਟ ਪੋਰਟ
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
ਰੀਸੈਟ_ਆਈ | ਇੰਪੁੱਟ | — | ਡਿਜ਼ਾਈਨ ਕਰਨ ਲਈ ਕਿਰਿਆਸ਼ੀਲ ਘੱਟ ਅਸਿੰਕ੍ਰੋਨਸ ਰੀਸੈਟ ਸਿਗਨਲ |
sys_clk_i | ਇੰਪੁੱਟ | — | ਸਿਸਟਮ ਘੜੀ |
ddr_ctrl_ready_i | ਇੰਪੁੱਟ | — | DDR ਕੰਟਰੋਲਰ ਤੋਂ ਤਿਆਰ ਇਨਪੁਟ ਸਿਗਨਲ ਪ੍ਰਾਪਤ ਕਰਦਾ ਹੈ |
r0_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 0 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r0_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r0_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 0 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r0_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 0 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
r0_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 0 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r0_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 0 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r1_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 1 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r1_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r1_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 1 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r1_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 1 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r1_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 1 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r1_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 1 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r2_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 2 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r2_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r2_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 2 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r2_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 2 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r2_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 2 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r2_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 2 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r3_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 3 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r3_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r3_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 3 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r3_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 3 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r3_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 3 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r3_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 3 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r4_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 4 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r4_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r4_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 4 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r4_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 4 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r4_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 4 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r4_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 4 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r5_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 5 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r5_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r5_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 5 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r5_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 5 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r5_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 5 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r5_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 5 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r6_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 6 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r6_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
r6_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 6 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r6_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 6 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r6_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 6 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r6_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 6 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
r7_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 7 ਤੋਂ ਬੇਨਤੀ ਪੜ੍ਹੋ |
r7_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਪੜ੍ਹੋ |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
r7_rstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਡੀਡੀਆਰ ਪਤਾ ਜਿੱਥੋਂ ਰੀਡ ਚੈਨਲ 7 ਲਈ ਰੀਡ ਸ਼ੁਰੂ ਕਰਨਾ ਹੈ |
r7_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 7 ਤੋਂ ਬੇਨਤੀ ਨੂੰ ਪੜ੍ਹਨ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
r7_data_valid_o | ਆਉਟਪੁੱਟ | — | ਰੀਡ ਚੈਨਲ 7 ਤੋਂ ਵੈਧ ਡਾਟਾ ਪੜ੍ਹੋ |
r7_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 7 ਨੂੰ ਪੂਰਾ ਪੜ੍ਹੋ |
rdata_o | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਰੀਡ ਚੈਨਲ ਤੋਂ ਵੀਡੀਓ ਡਾਟਾ ਆਉਟਪੁੱਟ |
w0_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w0_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 0 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w0_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 0 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w0_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 0 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w0_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 0 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w0_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 0 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w0_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 0 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w1_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w1_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 1 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w1_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 1 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w1_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 1 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w1_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 1 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w1_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 1 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w1_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 1 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w2_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w2_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 2 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w2_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 2 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w2_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 2 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w2_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 2 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w2_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 2 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w2_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 2 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w3_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w3_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 3 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w3_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 3 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w3_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 3 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w3_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 3 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w3_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 3 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w3_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 3 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w4_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w4_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 4 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w4_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 4 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w4_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 4 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w4_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 4 ਤੋਂ ਲਿਖਣਾ ਹੁੰਦਾ ਹੈ |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
w4_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 4 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w4_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 4 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w5_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w5_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 5 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w5_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 5 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w5_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 5 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w5_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 5 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w5_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 5 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w5_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 5 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w6_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w6_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 6 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w6_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 6 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w6_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 6 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w6_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 6 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w6_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 6 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w6_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 6 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
w7_burst_size_i | ਇੰਪੁੱਟ | 8 ਬਿੱਟ | ਬਰਸਟ ਆਕਾਰ ਲਿਖੋ |
w7_data_i | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਚੈਨਲ 7 ਲਿਖਣ ਲਈ ਵੀਡੀਓ ਡਾਟਾ ਇਨਪੁੱਟ |
w7_data_valid_i | ਇੰਪੁੱਟ | — | ਚੈਨਲ 7 ਲਿਖਣ ਲਈ ਡੇਟਾ ਵੈਧ ਲਿਖੋ |
w7_req_i | ਇੰਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 7 ਤੋਂ ਬੇਨਤੀ ਲਿਖੋ |
w7_wstart_addr_i | ਇੰਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | DDR ਐਡਰੈੱਸ ਜਿਸ 'ਤੇ ਰਾਈਟ ਚੈਨਲ 7 ਤੋਂ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ |
w7_ack_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 7 ਤੋਂ ਬੇਨਤੀ ਲਿਖਣ ਲਈ ਆਰਬਿਟਰ ਰਸੀਦ |
w7_done_o | ਆਉਟਪੁੱਟ | — | ਸ਼ੁਰੂਆਤੀ 7 ਨੂੰ ਸੰਪੂਰਨਤਾ ਲਿਖੋ |
AXI I/F ਸਿਗਨਲ | |||
ਐਡਰੈੱਸ ਚੈਨਲ ਪੜ੍ਹੋ | |||
arid_o | ਆਉਟਪੁੱਟ | [AXI_ID_WIDTH – 1:0] | ਪਤਾ ID ਪੜ੍ਹੋ। ਪਛਾਣ tag ਸਿਗਨਲਾਂ ਦੇ ਰੀਡ ਐਡਰੈੱਸ ਗਰੁੱਪ ਲਈ। |
araddr_o | ਆਉਟਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਪਤਾ ਪੜ੍ਹੋ। ਰੀਡ ਬਰਸਟ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਦਾ ਸ਼ੁਰੂਆਤੀ ਪਤਾ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
ਸਿਰਫ਼ ਬਰਸਟ ਦਾ ਸ਼ੁਰੂਆਤੀ ਪਤਾ ਦਿੱਤਾ ਗਿਆ ਹੈ। |
arlen_o | ਆਉਟਪੁੱਟ | [7:0] | ਬਰਸਟ ਲੰਬਾਈ. ਇੱਕ ਬਰਸਟ ਵਿੱਚ ਟ੍ਰਾਂਸਫਰ ਦੀ ਸਹੀ ਸੰਖਿਆ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਇਹ ਜਾਣਕਾਰੀ ਪਤੇ ਨਾਲ ਜੁੜੇ ਡੇਟਾ ਟ੍ਰਾਂਸਫਰ ਦੀ ਸੰਖਿਆ ਨੂੰ ਨਿਰਧਾਰਤ ਕਰਦੀ ਹੈ। |
arsize_o | ਆਉਟਪੁੱਟ | [2:0] | ਬਰਸਟ ਆਕਾਰ. ਬਰਸਟ ਵਿੱਚ ਹਰੇਕ ਟ੍ਰਾਂਸਫਰ ਦਾ ਆਕਾਰ। |
arburst_o | ਆਉਟਪੁੱਟ | [1:0] | ਬਰਸਟ ਕਿਸਮ. ਆਕਾਰ ਦੀ ਜਾਣਕਾਰੀ ਦੇ ਨਾਲ, ਵੇਰਵੇ ਦਿੰਦਾ ਹੈ ਕਿ ਬਰਸਟ ਦੇ ਅੰਦਰ ਹਰੇਕ ਟ੍ਰਾਂਸਫਰ ਲਈ ਪਤੇ ਦੀ ਗਣਨਾ ਕਿਵੇਂ ਕੀਤੀ ਜਾਂਦੀ ਹੈ।
2'b01 'ਤੇ ਸਥਿਰ à ਇਨਕਰੀਮੈਂਟਲ ਐਡਰੈੱਸ ਬਰਸਟ। |
arlock_o | ਆਉਟਪੁੱਟ | [1:0] | ਲਾਕ ਦੀ ਕਿਸਮ. ਟ੍ਰਾਂਸਫਰ ਦੀਆਂ ਪਰਮਾਣੂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਬਾਰੇ ਵਾਧੂ ਜਾਣਕਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
2'b00 à ਸਧਾਰਣ ਪਹੁੰਚ ਲਈ ਸਥਿਰ. |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
arcache_o | ਆਉਟਪੁੱਟ | [3:0] | ਕੈਸ਼ ਦੀ ਕਿਸਮ। ਟ੍ਰਾਂਸਫਰ ਦੀਆਂ ਕੈਸ਼ਯੋਗ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਬਾਰੇ ਵਾਧੂ ਜਾਣਕਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
4'b0000 'ਤੇ ਸਥਿਰ à ਗੈਰ-ਕੈਸ਼ਯੋਗ ਅਤੇ ਗੈਰ-ਬਫਰਬਲ। |
arprot_o | ਆਉਟਪੁੱਟ | [2:0] | ਸੁਰੱਖਿਆ ਦੀ ਕਿਸਮ. ਲੈਣ-ਦੇਣ ਲਈ ਸੁਰੱਖਿਆ ਯੂਨਿਟ ਜਾਣਕਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। 3'b000 à ਸਧਾਰਣ, ਸੁਰੱਖਿਅਤ ਡੇਟਾ ਐਕਸੈਸ ਲਈ ਸਥਿਰ. |
arvalid_o | ਆਉਟਪੁੱਟ | — | ਪੜ੍ਹੋ ਪਤਾ ਵੈਧ ਹੈ। ਜਦੋਂ ਉੱਚਾ ਹੁੰਦਾ ਹੈ, ਪੜ੍ਹਿਆ ਪਤਾ ਅਤੇ ਨਿਯੰਤਰਣ ਜਾਣਕਾਰੀ ਵੈਧ ਹੁੰਦੀ ਹੈ ਅਤੇ ਉਦੋਂ ਤੱਕ ਉੱਚੀ ਰਹਿੰਦੀ ਹੈ ਜਦੋਂ ਤੱਕ ਪਤਾ ਸਿਗਨਲ ਨੂੰ ਸਵੀਕਾਰ ਨਹੀਂ ਕਰਦਾ, ਪਹਿਲਾਂ ਹੀ ਉੱਚਾ ਹੁੰਦਾ ਹੈ।
1 = ਪਤਾ ਅਤੇ ਕੰਟਰੋਲ ਜਾਣਕਾਰੀ ਵੈਧ 0 = ਪਤਾ ਅਤੇ ਕੰਟਰੋਲ ਜਾਣਕਾਰੀ ਵੈਧ ਨਹੀਂ ਹੈ |
arready_o | ਇੰਪੁੱਟ | — | ਪੜ੍ਹੋ ਪਤਾ ਤਿਆਰ ਹੈ। ਟੀਚਾ ਇੱਕ ਪਤੇ ਅਤੇ ਸੰਬੰਧਿਤ ਨਿਯੰਤਰਣ ਸੰਕੇਤਾਂ ਨੂੰ ਸਵੀਕਾਰ ਕਰਨ ਲਈ ਤਿਆਰ ਹੈ।
1 = ਨਿਸ਼ਾਨਾ ਤਿਆਰ ਹੈ 0 = ਟੀਚਾ ਤਿਆਰ ਨਹੀਂ ਹੈ |
ਡਾਟਾ ਚੈਨਲ ਪੜ੍ਹੋ | |||
ਛੁਟਕਾਰਾ | ਇੰਪੁੱਟ | [AXI_ID_WIDTH – 1:0] | ਆਈਡੀ ਪੜ੍ਹੋ tag. ਆਈ.ਡੀ tag ਸਿਗਨਲਾਂ ਦੇ ਰੀਡ ਡਾਟਾ ਗਰੁੱਪ ਦਾ। ਛੁਟਕਾਰਾ ਮੁੱਲ ਟੀਚੇ ਦੁਆਰਾ ਤਿਆਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ ਅਤੇ ਪੜ੍ਹਨ ਵਾਲੇ ਲੈਣ-ਦੇਣ ਦੇ ਸੁੱਕੇ ਮੁੱਲ ਨਾਲ ਮੇਲ ਖਾਂਦਾ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ ਜਿਸਦਾ ਇਹ ਜਵਾਬ ਦੇ ਰਿਹਾ ਹੈ। |
rdata | ਇੰਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਡਾਟਾ ਪੜ੍ਹੋ |
rresp | ਇੰਪੁੱਟ | [1:0] | ਜਵਾਬ ਪੜ੍ਹੋ।
ਰੀਡ ਟ੍ਰਾਂਸਫਰ ਦੀ ਸਥਿਤੀ। ਮਨਜ਼ੂਰਸ਼ੁਦਾ ਜਵਾਬ OKAY, EXOKAY, SLVERR, ਅਤੇ DECERR ਹਨ। |
rlast | ਇੰਪੁੱਟ | — | ਆਖਰੀ ਪੜ੍ਹੋ.
ਰੀਡ ਬਰਸਟ ਵਿੱਚ ਆਖਰੀ ਟ੍ਰਾਂਸਫਰ। |
rvalid | ਇੰਪੁੱਟ | — | ਵੈਧ ਪੜ੍ਹੋ। ਲੋੜੀਂਦਾ ਰੀਡ ਡਾਟਾ ਉਪਲਬਧ ਹੈ ਅਤੇ ਰੀਡ ਟ੍ਰਾਂਸਫਰ ਪੂਰਾ ਹੋ ਸਕਦਾ ਹੈ।
1 = ਉਪਲਬਧ ਡਾਟਾ ਪੜ੍ਹੋ 0 = ਪੜ੍ਹਿਆ ਡਾਟਾ ਉਪਲਬਧ ਨਹੀਂ ਹੈ |
ਤਿਆਰ | ਆਉਟਪੁੱਟ | — | ਤਿਆਰ ਪੜ੍ਹੋ. ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲਾ ਪੜ੍ਹਿਆ ਡਾਟਾ ਅਤੇ ਜਵਾਬ ਜਾਣਕਾਰੀ ਨੂੰ ਸਵੀਕਾਰ ਕਰ ਸਕਦਾ ਹੈ।
1 = ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲਾ ਤਿਆਰ ਹੈ 0 = ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲਾ ਤਿਆਰ ਨਹੀਂ ਹੈ |
ਐਡਰੈੱਸ ਚੈਨਲ ਲਿਖੋ | |||
avid | ਆਉਟਪੁੱਟ | [AXI_ID_WIDTH – 1:0] | ਪਤਾ ID ਲਿਖੋ। ਪਛਾਣ tag ਸਿਗਨਲਾਂ ਦੇ ਐਡਰੈੱਸ ਗਰੁੱਪ ਲਿਖਣ ਲਈ। |
awaddr | ਆਉਟਪੁੱਟ | [AXI_ADDR_WIDTH – 1:0] | ਪਤਾ ਲਿਖੋ। ਰਾਈਟ ਬਰਸਟ ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਵਿੱਚ ਪਹਿਲੇ ਟ੍ਰਾਂਸਫਰ ਦਾ ਪਤਾ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਸੰਬੰਧਿਤ ਨਿਯੰਤਰਣ ਸਿਗਨਲ ਬਰਸਟ ਵਿੱਚ ਬਾਕੀ ਬਚੇ ਟ੍ਰਾਂਸਫਰ ਦੇ ਪਤੇ ਨਿਰਧਾਰਤ ਕਰਨ ਲਈ ਵਰਤੇ ਜਾਂਦੇ ਹਨ। |
awlen | ਆਉਟਪੁੱਟ | [7:0] | ਬਰਸਟ ਲੰਬਾਈ. ਇੱਕ ਬਰਸਟ ਵਿੱਚ ਟ੍ਰਾਂਸਫਰ ਦੀ ਸਹੀ ਸੰਖਿਆ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਇਹ ਜਾਣਕਾਰੀ ਪਤੇ ਨਾਲ ਜੁੜੇ ਡੇਟਾ ਟ੍ਰਾਂਸਫਰ ਦੀ ਸੰਖਿਆ ਨੂੰ ਨਿਰਧਾਰਤ ਕਰਦੀ ਹੈ। |
awsize | ਆਉਟਪੁੱਟ | [2:0] | ਬਰਸਟ ਆਕਾਰ. ਬਰਸਟ ਵਿੱਚ ਹਰੇਕ ਟ੍ਰਾਂਸਫਰ ਦਾ ਆਕਾਰ। ਬਾਈਟ ਲੇਨ ਸਟ੍ਰੋਬ ਦਰਸਾਉਂਦੇ ਹਨ ਕਿ ਕਿਹੜੀਆਂ ਬਾਈਟ ਲੇਨਾਂ ਨੂੰ ਅੱਪਡੇਟ ਕਰਨਾ ਹੈ। |
awburst | ਆਉਟਪੁੱਟ | [1:0] | ਬਰਸਟ ਕਿਸਮ. ਆਕਾਰ ਦੀ ਜਾਣਕਾਰੀ ਦੇ ਨਾਲ, ਵੇਰਵੇ ਦਿੰਦਾ ਹੈ ਕਿ ਬਰਸਟ ਦੇ ਅੰਦਰ ਹਰੇਕ ਟ੍ਰਾਂਸਫਰ ਲਈ ਪਤੇ ਦੀ ਗਣਨਾ ਕਿਵੇਂ ਕੀਤੀ ਜਾਂਦੀ ਹੈ।
2'b01 'ਤੇ ਸਥਿਰ à ਇਨਕਰੀਮੈਂਟਲ ਐਡਰੈੱਸ ਬਰਸਟ। |
………..ਜਾਰੀ ਹੈ | |||
ਸਿਗਨਲ ਨਾਮ | ਦਿਸ਼ਾ | ਚੌੜਾਈ | ਵਰਣਨ |
awlock | ਆਉਟਪੁੱਟ | [1:0] | ਲਾਕ ਦੀ ਕਿਸਮ. ਟ੍ਰਾਂਸਫਰ ਦੀਆਂ ਪਰਮਾਣੂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਬਾਰੇ ਵਾਧੂ ਜਾਣਕਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
2'b00 à ਸਧਾਰਣ ਪਹੁੰਚ ਲਈ ਸਥਿਰ. |
awcache | ਆਉਟਪੁੱਟ | [3:0] | ਕੈਸ਼ ਦੀ ਕਿਸਮ। ਲੈਣ-ਦੇਣ ਦੇ ਬਫਰਬਲ, ਕੈਸ਼ੇਬਲ, ਰਾਈਟ-ਥਰੂ, ਰਾਈਟ-ਬੈਕ, ਅਤੇ ਐਲੋਕੇਟ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ।
4'b0000 'ਤੇ ਸਥਿਰ à ਗੈਰ-ਕੈਸ਼ਯੋਗ ਅਤੇ ਗੈਰ-ਬਫਰਬਲ। |
awprot | ਆਉਟਪੁੱਟ | [2:0] | ਸੁਰੱਖਿਆ ਦੀ ਕਿਸਮ. ਟ੍ਰਾਂਜੈਕਸ਼ਨ ਦੇ ਆਮ, ਵਿਸ਼ੇਸ਼ ਅਧਿਕਾਰ, ਜਾਂ ਸੁਰੱਖਿਅਤ ਸੁਰੱਖਿਆ ਪੱਧਰ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ ਅਤੇ ਕੀ ਲੈਣ-ਦੇਣ ਇੱਕ ਡੇਟਾ ਐਕਸੈਸ ਜਾਂ ਇੱਕ ਨਿਰਦੇਸ਼ ਪਹੁੰਚ ਹੈ। 3'b000 à ਸਧਾਰਣ, ਸੁਰੱਖਿਅਤ ਡੇਟਾ ਐਕਸੈਸ ਲਈ ਸਥਿਰ. |
ਅਵੈਧ | ਆਉਟਪੁੱਟ | — | ਪਤਾ ਲਿਖੋ ਵੈਧ। ਦਰਸਾਉਂਦਾ ਹੈ ਕਿ ਵੈਧ ਲਿਖਣ ਦਾ ਪਤਾ ਅਤੇ ਨਿਯੰਤਰਣ ਜਾਣਕਾਰੀ ਉਪਲਬਧ ਹੈ।
1 = ਪਤਾ ਅਤੇ ਕੰਟਰੋਲ ਜਾਣਕਾਰੀ ਉਪਲਬਧ ਹੈ 0 = ਪਤਾ ਅਤੇ ਕੰਟਰੋਲ ਜਾਣਕਾਰੀ ਉਪਲਬਧ ਨਹੀਂ ਹੈ। ਪਤਾ ਅਤੇ ਨਿਯੰਤਰਣ ਜਾਣਕਾਰੀ ਉਦੋਂ ਤੱਕ ਸਥਿਰ ਰਹਿੰਦੀ ਹੈ ਜਦੋਂ ਤੱਕ ਪਤਾ ਸਿਗਨਲ ਨੂੰ ਸਵੀਕਾਰ ਨਹੀਂ ਕਰਦਾ, ਪਹਿਲਾਂ ਹੀ, ਉੱਚਾ ਨਹੀਂ ਹੋ ਜਾਂਦਾ। |
ਪਹਿਲਾਂ ਹੀ | ਇੰਪੁੱਟ | — | ਪਤਾ ਤਿਆਰ ਲਿਖੋ। ਦਰਸਾਉਂਦਾ ਹੈ ਕਿ ਟੀਚਾ ਇੱਕ ਪਤੇ ਅਤੇ ਸੰਬੰਧਿਤ ਨਿਯੰਤਰਣ ਸੰਕੇਤਾਂ ਨੂੰ ਸਵੀਕਾਰ ਕਰਨ ਲਈ ਤਿਆਰ ਹੈ।
1 = ਨਿਸ਼ਾਨਾ ਤਿਆਰ ਹੈ 0 = ਟੀਚਾ ਤਿਆਰ ਨਹੀਂ ਹੈ |
ਡਾਟਾ ਚੈਨਲ ਲਿਖੋ | |||
wdata | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH – 1:0] | ਡਾਟਾ ਲਿਖੋ |
wstrb | ਆਉਟਪੁੱਟ | [AXI_DATA_WIDTH – 8:0] | ਸਟ੍ਰੋਬਸ ਲਿਖੋ. ਇਹ ਸਿਗਨਲ ਦੱਸਦਾ ਹੈ ਕਿ ਮੈਮੋਰੀ ਵਿੱਚ ਕਿਹੜੀਆਂ ਬਾਈਟ ਲੇਨਾਂ ਨੂੰ ਅੱਪਡੇਟ ਕਰਨਾ ਹੈ। ਰਾਈਟ ਡੇਟਾ ਬੱਸ ਦੇ ਹਰੇਕ ਅੱਠ ਬਿੱਟਾਂ ਲਈ ਇੱਕ ਰਾਈਟ ਸਟ੍ਰੋਬ ਹੈ। |
wlast | ਆਉਟਪੁੱਟ | — | ਆਖਰੀ ਲਿਖੋ। ਇੱਕ ਰਾਈਟ ਬਰਸਟ ਵਿੱਚ ਆਖਰੀ ਟ੍ਰਾਂਸਫਰ। |
ਵੈਧ | ਆਉਟਪੁੱਟ | — | ਵੈਧ ਲਿਖੋ। ਵੈਧ ਲਿਖਣ ਡੇਟਾ ਅਤੇ ਸਟ੍ਰੋਬ ਉਪਲਬਧ ਹਨ। 1 = ਡਾਟਾ ਅਤੇ ਸਟ੍ਰੋਬ ਉਪਲਬਧ ਲਿਖੋ
0 = ਡਾਟਾ ਲਿਖਣਾ ਅਤੇ ਸਟ੍ਰੋਬ ਉਪਲਬਧ ਨਹੀਂ ਹਨ |
ਤਿਆਰ | ਇੰਪੁੱਟ | — | ਤਿਆਰ ਲਿਖੋ. ਟਾਰਗਿਟ ਲਿਖਤੀ ਡੇਟਾ ਨੂੰ ਸਵੀਕਾਰ ਕਰ ਸਕਦਾ ਹੈ। 1 = ਨਿਸ਼ਾਨਾ ਤਿਆਰ ਹੈ
0 = ਟੀਚਾ ਤਿਆਰ ਨਹੀਂ ਹੈ |
ਜਵਾਬ ਚੈਨਲ ਲਿਖੋ | |||
ਬੋਲੀ | ਇੰਪੁੱਟ | [AXI_ID_WIDTH – 1:0] | ਜਵਾਬ ID। ਪਛਾਣ tag ਲਿਖਣ ਦੇ ਜਵਾਬ ਦੇ. ਬੋਲੀ ਦਾ ਮੁੱਲ ਲਿਖਤੀ ਲੈਣ-ਦੇਣ ਦੇ ਅਵਿਡ ਮੁੱਲ ਨਾਲ ਮੇਲ ਖਾਂਦਾ ਹੋਣਾ ਚਾਹੀਦਾ ਹੈ ਜਿਸ ਦਾ ਟੀਚਾ ਜਵਾਬ ਦੇ ਰਿਹਾ ਹੈ। |
bresp | ਇੰਪੁੱਟ | [1:0] | ਜਵਾਬ ਲਿਖੋ। ਲਿਖਤੀ ਲੈਣ-ਦੇਣ ਦੀ ਸਥਿਤੀ। ਮਨਜ਼ੂਰਸ਼ੁਦਾ ਜਵਾਬ OKAY, EXOKAY, SLVERR, ਅਤੇ DECERR ਹਨ। |
bvalid | ਇੰਪੁੱਟ | — | ਜਵਾਬ ਵੈਧ ਲਿਖੋ। ਵੈਧ ਲਿਖਤ ਜਵਾਬ ਉਪਲਬਧ ਹੈ। 1 = ਉਪਲਬਧ ਜਵਾਬ ਲਿਖੋ
0 = ਜਵਾਬ ਲਿਖਣਾ ਉਪਲਬਧ ਨਹੀਂ ਹੈ |
ਰੋਟੀ | ਆਉਟਪੁੱਟ | — | ਜਵਾਬ ਤਿਆਰ ਹੈ। ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲਾ ਜਵਾਬ ਜਾਣਕਾਰੀ ਨੂੰ ਸਵੀਕਾਰ ਕਰ ਸਕਦਾ ਹੈ।
1 = ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲਾ ਤਿਆਰ ਹੈ 0 = ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲਾ ਤਿਆਰ ਨਹੀਂ ਹੈ |
ਟਾਈਮਿੰਗ ਡਾਇਗ੍ਰਾਮ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਇਹ ਭਾਗ DDR_AXI4_ਆਰਬਿਟਰ ਟਾਈਮਿੰਗ ਚਿੱਤਰਾਂ ਦੀ ਚਰਚਾ ਕਰਦਾ ਹੈ। ਹੇਠਾਂ ਦਿੱਤੇ ਅੰਕੜੇ ਰੀਡ ਅਤੇ ਰਾਈਟ ਬੇਨਤੀ ਇਨਪੁਟਸ, ਮੈਮੋਰੀ ਐਡਰੈੱਸ ਸ਼ੁਰੂ ਕਰਨ, ਬਾਹਰੀ ਸ਼ੁਰੂਆਤ ਕਰਨ ਵਾਲੇ ਤੋਂ ਇਨਪੁਟਸ ਲਿਖਣ, ਰਸੀਦ ਨੂੰ ਪੜ੍ਹੋ ਜਾਂ ਲਿਖੋ, ਅਤੇ ਆਰਬਿਟਰ ਦੁਆਰਾ ਦਿੱਤੇ ਗਏ ਸੰਪੂਰਨਤਾ ਇਨਪੁਟਸ ਨੂੰ ਪੜ੍ਹੋ ਜਾਂ ਲਿਖੋ।
ਚਿੱਤਰ 3-1. AXI4 ਇੰਟਰਫੇਸ ਦੁਆਰਾ ਲਿਖਣ/ਪੜ੍ਹਨ ਵਿੱਚ ਵਰਤੇ ਜਾਣ ਵਾਲੇ ਸਿਗਨਲਾਂ ਲਈ ਟਾਈਮਿੰਗ ਡਾਇਗਰਾਮ
ਟੈਸਟਬੈਂਚ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਇੱਕ ਯੂਨੀਫਾਈਡ ਟੈਸਟਬੈਂਚ ਦੀ ਵਰਤੋਂ DDR_AXI4_ਆਰਬਿਟਰ ਦੀ ਪੁਸ਼ਟੀ ਕਰਨ ਅਤੇ ਜਾਂਚ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ ਜਿਸਨੂੰ ਉਪਭੋਗਤਾ ਟੈਸਟਬੈਂਚ ਕਿਹਾ ਜਾਂਦਾ ਹੈ। ਟੈਸਟਬੈਂਚ DDR_AXI4_Arbiter IP ਦੀ ਕਾਰਜਕੁਸ਼ਲਤਾ ਦੀ ਜਾਂਚ ਕਰਨ ਲਈ ਪ੍ਰਦਾਨ ਕੀਤਾ ਗਿਆ ਹੈ। ਇਹ ਟੈਸਟਬੈਂਚ ਬੱਸ ਇੰਟਰਫੇਸ ਸੰਰਚਨਾ ਵਾਲੇ ਦੋ ਰੀਡ ਚੈਨਲਾਂ ਅਤੇ ਦੋ ਰਾਈਟ ਚੈਨਲਾਂ ਲਈ ਕੰਮ ਕਰਦਾ ਹੈ।
ਸਿਮੂਲੇਸ਼ਨ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਹੇਠਾਂ ਦਿੱਤੇ ਕਦਮ ਦੱਸਦੇ ਹਨ ਕਿ ਟੈਸਟਬੈਂਚ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਕੋਰ ਦੀ ਨਕਲ ਕਿਵੇਂ ਕਰਨੀ ਹੈ:
- Libero® SoC ਕੈਟਾਲਾਗ ਟੈਬ ਖੋਲ੍ਹੋ, ਹੱਲ-ਵੀਡੀਓ ਦਾ ਵਿਸਤਾਰ ਕਰੋ, DDR_AXI4_Arbiter 'ਤੇ ਡਬਲ-ਕਲਿੱਕ ਕਰੋ, ਅਤੇ ਫਿਰ ਠੀਕ 'ਤੇ ਕਲਿੱਕ ਕਰੋ। ਆਈਪੀ ਨਾਲ ਸੰਬੰਧਿਤ ਦਸਤਾਵੇਜ਼ ਦਸਤਾਵੇਜ਼ਾਂ ਦੇ ਅਧੀਨ ਸੂਚੀਬੱਧ ਹਨ। ਮਹੱਤਵਪੂਰਨ: ਜੇਕਰ ਤੁਸੀਂ ਕੈਟਾਲਾਗ ਟੈਬ ਨਹੀਂ ਦੇਖਦੇ, ਤਾਂ ਇਸ 'ਤੇ ਨੈਵੀਗੇਟ ਕਰੋ View > ਵਿੰਡੋਜ਼ ਮੀਨੂ 'ਤੇ ਕਲਿੱਕ ਕਰੋ ਅਤੇ ਇਸਨੂੰ ਦ੍ਰਿਸ਼ਮਾਨ ਬਣਾਉਣ ਲਈ ਕੈਟਾਲਾਗ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।
ਚਿੱਤਰ 4-1. Libero SoC ਕੈਟਾਲਾਗ ਵਿੱਚ DDR_AXI4_ਆਰਬਿਟਰ IP ਕੋਰ
ਹੇਠਾਂ ਦਿੱਤੇ ਅਨੁਸਾਰ ਕੰਪੋਨੈਂਟ ਵਿੰਡੋ ਬਣਾਓ। ਕਲਿਕ ਕਰੋ ਠੀਕ ਹੈ. ਯਕੀਨੀ ਬਣਾਓ ਕਿ ਨਾਮ DDR_AXI4_ARBITER_PF_C0 ਹੈ।
ਚਿੱਤਰ 4-2. ਕੰਪੋਨੈਂਟ ਬਣਾਓ
2 ਰੀਡ ਚੈਨਲਾਂ, 2 ਰਾਈਟ ਚੈਨਲਾਂ ਲਈ IP ਨੂੰ ਕੌਂਫਿਗਰ ਕਰੋ ਅਤੇ ਹੇਠਾਂ ਦਿੱਤੇ ਚਿੱਤਰ ਵਿੱਚ ਦਰਸਾਏ ਅਨੁਸਾਰ ਬੱਸ ਇੰਟਰਫੇਸ ਦੀ ਚੋਣ ਕਰੋ ਅਤੇ IP ਬਣਾਉਣ ਲਈ ਠੀਕ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।
ਚਿੱਤਰ 4-3. ਸੰਰਚਨਾ
Stimulus Hierarchy ਟੈਬ 'ਤੇ, testbench (DDR_AXI4_ARBITER_PF_tb.v) ਦੀ ਚੋਣ ਕਰੋ, ਸੱਜਾ ਕਲਿੱਕ ਕਰੋ ਅਤੇ ਫਿਰ ਸਿਮੂਲੇਟ ਪ੍ਰੀ-ਸਿੰਥ ਡਿਜ਼ਾਈਨ > ਇੰਟਰਐਕਟਿਵਲੀ ਖੋਲ੍ਹੋ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।
ਮਹੱਤਵਪੂਰਨ: ਜੇਕਰ ਤੁਸੀਂ ਸਟੀਮੂਲਸ ਲੜੀਵਾਰ ਟੈਬ ਨਹੀਂ ਦੇਖਦੇ, ਤਾਂ ਇਸ 'ਤੇ ਨੈਵੀਗੇਟ ਕਰੋ View > ਵਿੰਡੋਜ਼ ਮੀਨੂ 'ਤੇ ਕਲਿੱਕ ਕਰੋ ਅਤੇ ਇਸ ਨੂੰ ਦਿਖਣਯੋਗ ਬਣਾਉਣ ਲਈ ਸਟੀਮੂਲਸ ਹਾਇਰਾਰਕੀ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।
ਚਿੱਤਰ 4-4. ਪ੍ਰੀ-ਸਿੰਥੇਸਿਸ ਡਿਜ਼ਾਈਨ ਦੀ ਨਕਲ ਕਰਨਾਮਾਡਲਸਿਮ ਟੈਸਟਬੈਂਚ ਨਾਲ ਖੁੱਲ੍ਹਦਾ ਹੈ file, ਜਿਵੇਂ ਕਿ ਹੇਠਾਂ ਦਿੱਤੇ ਚਿੱਤਰ ਵਿੱਚ ਦਿਖਾਇਆ ਗਿਆ ਹੈ।
ਚਿੱਤਰ 4-5. ਮਾਡਲਸਿਮ ਸਿਮੂਲੇਸ਼ਨ ਵਿੰਡੋ
ਮਹੱਤਵਪੂਰਨ: ਜੇਕਰ .do ਵਿੱਚ ਨਿਰਦਿਸ਼ਟ ਰਨਟਾਈਮ ਸੀਮਾ ਦੇ ਕਾਰਨ ਸਿਮੂਲੇਸ਼ਨ ਵਿੱਚ ਰੁਕਾਵਟ ਆਉਂਦੀ ਹੈ file, ਸਿਮੂਲੇਸ਼ਨ ਨੂੰ ਪੂਰਾ ਕਰਨ ਲਈ run -all ਕਮਾਂਡ ਦੀ ਵਰਤੋਂ ਕਰੋ।
ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ ਉਹਨਾਂ ਤਬਦੀਲੀਆਂ ਦਾ ਵਰਣਨ ਕਰਦਾ ਹੈ ਜੋ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਲਾਗੂ ਕੀਤੇ ਗਏ ਸਨ। ਪਰਿਵਰਤਨ ਸਭ ਤੋਂ ਮੌਜੂਦਾ ਪ੍ਰਕਾਸ਼ਨ ਨਾਲ ਸ਼ੁਰੂ ਕਰਦੇ ਹੋਏ, ਸੰਸ਼ੋਧਨ ਦੁਆਰਾ ਸੂਚੀਬੱਧ ਕੀਤੇ ਗਏ ਹਨ।
ਸਾਰਣੀ 5-1. ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ
ਸੰਸ਼ੋਧਨ | ਮਿਤੀ | ਵਰਣਨ |
A | 04/2023 | ਦਸਤਾਵੇਜ਼ ਦੇ ਸੰਸ਼ੋਧਨ A ਵਿੱਚ ਤਬਦੀਲੀਆਂ ਦੀ ਸੂਚੀ ਹੇਠਾਂ ਦਿੱਤੀ ਗਈ ਹੈ:
• ਦਸਤਾਵੇਜ਼ ਨੂੰ ਮਾਈਕ੍ਰੋਚਿੱਪ ਟੈਂਪਲੇਟ 'ਤੇ ਮਾਈਗਰੇਟ ਕੀਤਾ ਗਿਆ। • ਦਸਤਾਵੇਜ਼ ਨੰਬਰ ਨੂੰ 00004976 ਤੋਂ DS50200950A 'ਤੇ ਅੱਪਡੇਟ ਕੀਤਾ। • ਜੋੜਿਆ ਗਿਆ 4 ਟੈਸਟਬੈਂਚ. |
2.0 | — | ਦਸਤਾਵੇਜ਼ ਦੇ ਸੰਸ਼ੋਧਨ 2.0 ਵਿੱਚ ਤਬਦੀਲੀਆਂ ਦੀ ਸੂਚੀ ਹੇਠਾਂ ਦਿੱਤੀ ਗਈ ਹੈ:
• ਜੋੜਿਆ ਗਿਆ ਚਿੱਤਰ 1-2. • ਜੋੜਿਆ ਗਿਆ ਸਾਰਣੀ 2-2. • ਵਿੱਚ ਕੁਝ ਇੰਪੁੱਟ ਅਤੇ ਆਉਟਪੁੱਟ ਸਿਗਨਲ ਦੇ ਨਾਮ ਅੱਪਡੇਟ ਕੀਤੇ ਗਏ ਹਨ ਸਾਰਣੀ 2-2. |
1.0 | — | ਸ਼ੁਰੂਆਤੀ ਰਿਲੀਜ਼। |
ਮਾਈਕ੍ਰੋਚਿੱਪ FPGA ਸਹਾਇਤਾ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ ਐੱਫਪੀਜੀਏ ਉਤਪਾਦ ਸਮੂਹ ਆਪਣੇ ਉਤਪਾਦਾਂ ਨੂੰ ਵੱਖ-ਵੱਖ ਸਹਾਇਤਾ ਸੇਵਾਵਾਂ ਦੇ ਨਾਲ ਸਮਰਥਨ ਕਰਦਾ ਹੈ, ਜਿਸ ਵਿੱਚ ਗਾਹਕ ਸੇਵਾ, ਗਾਹਕ ਤਕਨੀਕੀ ਸਹਾਇਤਾ ਕੇਂਦਰ, ਏ. webਸਾਈਟ, ਅਤੇ ਵਿਸ਼ਵਵਿਆਪੀ ਵਿਕਰੀ ਦਫਤਰ। ਗਾਹਕਾਂ ਨੂੰ ਸਮਰਥਨ ਨਾਲ ਸੰਪਰਕ ਕਰਨ ਤੋਂ ਪਹਿਲਾਂ ਮਾਈਕ੍ਰੋਚਿੱਪ ਔਨਲਾਈਨ ਸਰੋਤਾਂ 'ਤੇ ਜਾਣ ਦਾ ਸੁਝਾਅ ਦਿੱਤਾ ਜਾਂਦਾ ਹੈ ਕਿਉਂਕਿ ਇਹ ਬਹੁਤ ਸੰਭਾਵਨਾ ਹੈ ਕਿ ਉਨ੍ਹਾਂ ਦੇ ਸਵਾਲਾਂ ਦਾ ਜਵਾਬ ਪਹਿਲਾਂ ਹੀ ਦਿੱਤਾ ਗਿਆ ਹੈ। ਰਾਹੀਂ ਤਕਨੀਕੀ ਸਹਾਇਤਾ ਕੇਂਦਰ ਨਾਲ ਸੰਪਰਕ ਕਰੋ webwww.microchip.com/support 'ਤੇ ਸਾਈਟ। FPGA ਡਿਵਾਈਸ ਪਾਰਟ ਨੰਬਰ ਦਾ ਜ਼ਿਕਰ ਕਰੋ, ਉਚਿਤ ਕੇਸ ਸ਼੍ਰੇਣੀ ਚੁਣੋ, ਅਤੇ ਡਿਜ਼ਾਈਨ ਅੱਪਲੋਡ ਕਰੋ files ਤਕਨੀਕੀ ਸਹਾਇਤਾ ਕੇਸ ਬਣਾਉਣ ਵੇਲੇ. ਗੈਰ-ਤਕਨੀਕੀ ਉਤਪਾਦ ਸਹਾਇਤਾ ਲਈ ਗਾਹਕ ਸੇਵਾ ਨਾਲ ਸੰਪਰਕ ਕਰੋ, ਜਿਵੇਂ ਕਿ ਉਤਪਾਦ ਦੀ ਕੀਮਤ, ਉਤਪਾਦ ਅੱਪਗਰੇਡ, ਅੱਪਡੇਟ ਕੀਤੀ ਜਾਣਕਾਰੀ, ਆਰਡਰ ਸਥਿਤੀ, ਅਤੇ ਅਧਿਕਾਰ।
- ਉੱਤਰੀ ਅਮਰੀਕਾ ਤੋਂ, 800.262.1060 'ਤੇ ਕਾਲ ਕਰੋ
- ਬਾਕੀ ਦੁਨੀਆ ਤੋਂ, 650.318.4460 'ਤੇ ਕਾਲ ਕਰੋ
- ਫੈਕਸ, ਦੁਨੀਆ ਵਿੱਚ ਕਿਤੇ ਵੀ, 650.318.8044
ਮਾਈਕ੍ਰੋਚਿੱਪ ਜਾਣਕਾਰੀ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ Webਸਾਈਟ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ ਸਾਡੇ ਦੁਆਰਾ ਔਨਲਾਈਨ ਸਹਾਇਤਾ ਪ੍ਰਦਾਨ ਕਰਦੀ ਹੈ web'ਤੇ ਸਾਈਟ www.microchip.com/. ਇਹ webਸਾਈਟ ਨੂੰ ਬਣਾਉਣ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ files ਅਤੇ ਗਾਹਕਾਂ ਲਈ ਆਸਾਨੀ ਨਾਲ ਉਪਲਬਧ ਜਾਣਕਾਰੀ। ਉਪਲਬਧ ਸਮੱਗਰੀ ਵਿੱਚੋਂ ਕੁਝ ਵਿੱਚ ਸ਼ਾਮਲ ਹਨ:
- ਉਤਪਾਦ ਸਹਾਇਤਾ - ਡਾਟਾਸ਼ੀਟਾਂ ਅਤੇ ਇਰੱਟਾ, ਐਪਲੀਕੇਸ਼ਨ ਨੋਟਸ ਅਤੇ ਐੱਸample ਪ੍ਰੋਗਰਾਮਾਂ, ਡਿਜ਼ਾਈਨ ਸਰੋਤ, ਉਪਭੋਗਤਾ ਦੀਆਂ ਗਾਈਡਾਂ ਅਤੇ ਹਾਰਡਵੇਅਰ ਸਹਾਇਤਾ ਦਸਤਾਵੇਜ਼, ਨਵੀਨਤਮ ਸੌਫਟਵੇਅਰ ਰੀਲੀਜ਼, ਅਤੇ ਆਰਕਾਈਵ ਕੀਤੇ ਸੌਫਟਵੇਅਰ
- ਜਨਰਲ ਤਕਨੀਕੀ ਸਹਾਇਤਾ - ਅਕਸਰ ਪੁੱਛੇ ਜਾਂਦੇ ਸਵਾਲ (FAQ), ਤਕਨੀਕੀ ਸਹਾਇਤਾ ਬੇਨਤੀਆਂ, ਔਨਲਾਈਨ ਚਰਚਾ ਸਮੂਹ, ਮਾਈਕ੍ਰੋਚਿੱਪ ਡਿਜ਼ਾਈਨ ਪਾਰਟਨਰ ਪ੍ਰੋਗਰਾਮ ਮੈਂਬਰ ਸੂਚੀ
- ਮਾਈਕ੍ਰੋਚਿੱਪ ਦਾ ਕਾਰੋਬਾਰ - ਉਤਪਾਦ ਚੋਣਕਾਰ ਅਤੇ ਆਰਡਰਿੰਗ ਗਾਈਡਾਂ, ਨਵੀਨਤਮ ਮਾਈਕ੍ਰੋਚਿੱਪ ਪ੍ਰੈਸ ਰਿਲੀਜ਼ਾਂ, ਸੈਮੀਨਾਰਾਂ ਅਤੇ ਸਮਾਗਮਾਂ ਦੀ ਸੂਚੀ, ਮਾਈਕ੍ਰੋਚਿੱਪ ਵਿਕਰੀ ਦਫਤਰਾਂ, ਵਿਤਰਕਾਂ ਅਤੇ ਫੈਕਟਰੀ ਪ੍ਰਤੀਨਿਧਾਂ ਦੀ ਸੂਚੀ
ਉਤਪਾਦ ਤਬਦੀਲੀ ਸੂਚਨਾ ਸੇਵਾ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ ਦੀ ਉਤਪਾਦ ਤਬਦੀਲੀ ਸੂਚਨਾ ਸੇਵਾ ਗਾਹਕਾਂ ਨੂੰ ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦਾਂ 'ਤੇ ਮੌਜੂਦਾ ਰੱਖਣ ਵਿੱਚ ਮਦਦ ਕਰਦੀ ਹੈ। ਜਦੋਂ ਵੀ ਕਿਸੇ ਖਾਸ ਉਤਪਾਦ ਪਰਿਵਾਰ ਜਾਂ ਦਿਲਚਸਪੀ ਦੇ ਵਿਕਾਸ ਸੰਦ ਨਾਲ ਸਬੰਧਤ ਬਦਲਾਅ, ਅੱਪਡੇਟ, ਸੰਸ਼ੋਧਨ ਜਾਂ ਇਰੱਟਾ ਹੁੰਦੇ ਹਨ ਤਾਂ ਗਾਹਕਾਂ ਨੂੰ ਈਮੇਲ ਸੂਚਨਾਵਾਂ ਪ੍ਰਾਪਤ ਹੁੰਦੀਆਂ ਹਨ। ਰਜਿਸਟਰ ਕਰਨ ਲਈ, 'ਤੇ ਜਾਓ www.microchip.com/pcn ਅਤੇ ਰਜਿਸਟ੍ਰੇਸ਼ਨ ਨਿਰਦੇਸ਼ਾਂ ਦੀ ਪਾਲਣਾ ਕਰੋ।
ਗਾਹਕ ਸਹਾਇਤਾ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦਾਂ ਦੇ ਉਪਭੋਗਤਾ ਕਈ ਚੈਨਲਾਂ ਰਾਹੀਂ ਸਹਾਇਤਾ ਪ੍ਰਾਪਤ ਕਰ ਸਕਦੇ ਹਨ:
- ਵਿਤਰਕ ਜਾਂ ਪ੍ਰਤੀਨਿਧੀ
- ਸਥਾਨਕ ਵਿਕਰੀ ਦਫ਼ਤਰ
- ਏਮਬੈਡਡ ਹੱਲ ਇੰਜੀਨੀਅਰ (ਈਐਸਈ)
- ਤਕਨੀਕੀ ਸਮਰਥਨ
ਗਾਹਕਾਂ ਨੂੰ ਸਹਾਇਤਾ ਲਈ ਆਪਣੇ ਵਿਤਰਕ, ਪ੍ਰਤੀਨਿਧੀ ਜਾਂ ESE ਨਾਲ ਸੰਪਰਕ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ। ਗਾਹਕਾਂ ਦੀ ਮਦਦ ਲਈ ਸਥਾਨਕ ਵਿਕਰੀ ਦਫ਼ਤਰ ਵੀ ਉਪਲਬਧ ਹਨ। ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਵਿਕਰੀ ਦਫਤਰਾਂ ਅਤੇ ਸਥਾਨਾਂ ਦੀ ਸੂਚੀ ਸ਼ਾਮਲ ਕੀਤੀ ਗਈ ਹੈ। ਦੁਆਰਾ ਤਕਨੀਕੀ ਸਹਾਇਤਾ ਉਪਲਬਧ ਹੈ webਸਾਈਟ 'ਤੇ: www.microchip.com/support.
ਮਾਈਕ੍ਰੋਚਿਪ ਕੋਡ ਪ੍ਰੋਟੈਕਸ਼ਨ ਫੀਚਰ ਤਿਆਰ ਕਰਦੀ ਹੈ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦਾਂ 'ਤੇ ਕੋਡ ਸੁਰੱਖਿਆ ਵਿਸ਼ੇਸ਼ਤਾ ਦੇ ਹੇਠਾਂ ਦਿੱਤੇ ਵੇਰਵਿਆਂ ਨੂੰ ਨੋਟ ਕਰੋ:
- ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦ ਉਹਨਾਂ ਦੀ ਖਾਸ ਮਾਈਕ੍ਰੋਚਿੱਪ ਡੇਟਾ ਸ਼ੀਟ ਵਿੱਚ ਮੌਜੂਦ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਪੂਰਾ ਕਰਦੇ ਹਨ।
- ਮਾਈਕ੍ਰੋਚਿੱਪ ਦਾ ਮੰਨਣਾ ਹੈ ਕਿ ਇਸਦੇ ਉਤਪਾਦਾਂ ਦਾ ਪਰਿਵਾਰ ਸੁਰੱਖਿਅਤ ਹੈ ਜਦੋਂ ਉਦੇਸ਼ ਤਰੀਕੇ ਨਾਲ, ਓਪਰੇਟਿੰਗ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੇ ਅੰਦਰ, ਅਤੇ ਆਮ ਹਾਲਤਾਂ ਵਿੱਚ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ।
- ਮਾਈਕਰੋਚਿੱਪ ਮੁੱਲਾਂ ਅਤੇ ਇਸ ਦੇ ਬੌਧਿਕ ਸੰਪੱਤੀ ਅਧਿਕਾਰਾਂ ਦੀ ਹਮਲਾਵਰਤਾ ਨਾਲ ਸੁਰੱਖਿਆ ਕਰਦੀ ਹੈ। ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦ ਦੀਆਂ ਕੋਡ ਸੁਰੱਖਿਆ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੀ ਉਲੰਘਣਾ ਕਰਨ ਦੀਆਂ ਕੋਸ਼ਿਸ਼ਾਂ ਦੀ ਸਖਤੀ ਨਾਲ ਮਨਾਹੀ ਹੈ ਅਤੇ ਇਹ ਡਿਜੀਟਲ ਮਿਲੇਨੀਅਮ ਕਾਪੀਰਾਈਟ ਐਕਟ ਦੀ ਉਲੰਘਣਾ ਕਰ ਸਕਦੀ ਹੈ।
- ਨਾ ਤਾਂ ਮਾਈਕ੍ਰੋਚਿੱਪ ਅਤੇ ਨਾ ਹੀ ਕੋਈ ਹੋਰ ਸੈਮੀਕੰਡਕਟਰ ਨਿਰਮਾਤਾ ਇਸਦੇ ਕੋਡ ਦੀ ਸੁਰੱਖਿਆ ਦੀ ਗਰੰਟੀ ਦੇ ਸਕਦਾ ਹੈ। ਕੋਡ ਸੁਰੱਖਿਆ ਦਾ ਮਤਲਬ ਇਹ ਨਹੀਂ ਹੈ ਕਿ ਅਸੀਂ ਗਾਰੰਟੀ ਦੇ ਰਹੇ ਹਾਂ ਕਿ ਉਤਪਾਦ "ਅਟੁੱਟ" ਹੈ। ਕੋਡ ਸੁਰੱਖਿਆ ਲਗਾਤਾਰ ਵਿਕਸਿਤ ਹੋ ਰਹੀ ਹੈ। ਮਾਈਕ੍ਰੋਚਿੱਪ ਸਾਡੇ ਉਤਪਾਦਾਂ ਦੀਆਂ ਕੋਡ ਸੁਰੱਖਿਆ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਲਗਾਤਾਰ ਬਿਹਤਰ ਬਣਾਉਣ ਲਈ ਵਚਨਬੱਧ ਹੈ।
ਕਾਨੂੰਨੀ ਨੋਟਿਸ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਇਹ ਪ੍ਰਕਾਸ਼ਨ ਅਤੇ ਇੱਥੇ ਦਿੱਤੀ ਜਾਣਕਾਰੀ ਨੂੰ ਸਿਰਫ਼ ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦਾਂ ਨਾਲ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ, ਜਿਸ ਵਿੱਚ ਤੁਹਾਡੀ ਐਪਲੀਕੇਸ਼ਨ ਦੇ ਨਾਲ ਮਾਈਕ੍ਰੋਚਿੱਪ ਉਤਪਾਦਾਂ ਨੂੰ ਡਿਜ਼ਾਈਨ ਕਰਨ, ਟੈਸਟ ਕਰਨ ਅਤੇ ਏਕੀਕ੍ਰਿਤ ਕਰਨ ਲਈ ਸ਼ਾਮਲ ਹੈ। ਕਿਸੇ ਹੋਰ ਤਰੀਕੇ ਨਾਲ ਇਸ ਜਾਣਕਾਰੀ ਦੀ ਵਰਤੋਂ ਇਹਨਾਂ ਨਿਯਮਾਂ ਦੀ ਉਲੰਘਣਾ ਕਰਦੀ ਹੈ। ਡਿਵਾਈਸ ਐਪਲੀਕੇਸ਼ਨਾਂ ਸੰਬੰਧੀ ਜਾਣਕਾਰੀ ਸਿਰਫ ਤੁਹਾਡੀ ਸਹੂਲਤ ਲਈ ਪ੍ਰਦਾਨ ਕੀਤੀ ਗਈ ਹੈ ਅਤੇ ਅੱਪਡੇਟ ਦੁਆਰਾ ਬਦਲੀ ਜਾ ਸਕਦੀ ਹੈ। ਇਹ ਯਕੀਨੀ ਬਣਾਉਣਾ ਤੁਹਾਡੀ ਜ਼ਿੰਮੇਵਾਰੀ ਹੈ ਕਿ ਤੁਹਾਡੀ ਅਰਜ਼ੀ ਤੁਹਾਡੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਪੂਰਾ ਕਰਦੀ ਹੈ। ਵਾਧੂ ਸਹਾਇਤਾ ਲਈ ਆਪਣੇ ਸਥਾਨਕ ਮਾਈਕ੍ਰੋਚਿੱਪ ਵਿਕਰੀ ਦਫਤਰ ਨਾਲ ਸੰਪਰਕ ਕਰੋ ਜਾਂ, 'ਤੇ ਵਾਧੂ ਸਹਾਇਤਾ ਪ੍ਰਾਪਤ ਕਰੋ www.microchip.com/en-us/support/design-help/ ਗਾਹਕ-ਸਹਾਇਤਾ-ਸੇਵਾਵਾਂ। ਇਹ ਜਾਣਕਾਰੀ ਮਾਈਕ੍ਰੋਚਿੱਪ ਦੁਆਰਾ "ਜਿਵੇਂ ਹੈ" ਦੁਆਰਾ ਪ੍ਰਦਾਨ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। ਮਾਈਕ੍ਰੋਚਿਪ ਕਿਸੇ ਵੀ ਕਿਸਮ ਦੀ ਕੋਈ ਪ੍ਰਤੀਨਿਧਤਾ ਜਾਂ ਵਾਰੰਟੀ ਨਹੀਂ ਦਿੰਦਾ ਹੈ ਭਾਵੇਂ ਉਹ ਪ੍ਰਗਟਾਵੇ ਜਾਂ ਅਪ੍ਰਤੱਖ, ਲਿਖਤੀ ਜਾਂ ਜ਼ੁਬਾਨੀ, ਸੰਵਿਧਾਨਕ ਜਾਂ ਹੋਰ, ਜਾਣਕਾਰੀ ਨਾਲ ਸਬੰਧਤ, ਪਰ ਸੀਮਤ-ਸੀਮਿਤ ਨਹੀਂ, ਸਮੇਤ ਵਿਸ਼ੇਸ਼ ਉਦੇਸ਼, ਜਾਂ ਵਾਰੰਟੀਆਂ ਲਈ ਮਾਲਕੀਅਤ, ਅਤੇ ਤੰਦਰੁਸਤੀ ਇਸਦੀ ਸਥਿਤੀ, ਗੁਣਵੱਤਾ, ਜਾਂ ਪ੍ਰਦਰਸ਼ਨ ਨਾਲ ਸੰਬੰਧਿਤ। ਕਿਸੇ ਵੀ ਸਥਿਤੀ ਵਿੱਚ ਮਾਈਕ੍ਰੋਚਿਪ ਕਿਸੇ ਵੀ ਅਸਿੱਧੇ, ਵਿਸ਼ੇਸ਼, ਦੰਡਕਾਰੀ, ਇਤਫਾਕ, ਜਾਂ ਨਤੀਜੇ ਵਜੋਂ ਹੋਣ ਵਾਲੇ ਨੁਕਸਾਨ, ਨੁਕਸਾਨ, ਲਾਗਤ, ਜਾਂ ਕਿਸੇ ਵੀ ਕਿਸਮ ਦੇ ਖਰਚੇ ਲਈ ਜ਼ਿੰਮੇਵਾਰ ਨਹੀਂ ਹੋਵੇਗੀ, ਜੋ ਵੀ ਯੂਐਸਏਵਰਿੰਟ, ਯੂਐਸਏਵਰਿੰਟਸ ਨਾਲ ਸਬੰਧਤ ਹੈ, ਮਾਈਕ੍ਰੋਚਿਪ ਦੀ ਸਲਾਹ ਦਿੱਤੀ ਗਈ ਹੈ ਸੰਭਾਵਨਾ ਜਾਂ ਨੁਕਸਾਨ ਅਨੁਮਾਨਯੋਗ ਹਨ? ਕਨੂੰਨ ਦੁਆਰਾ ਮਨਜ਼ੂਰਸ਼ੁਦਾ ਪੂਰੀ ਹੱਦ ਤੱਕ, ਜਾਣਕਾਰੀ ਜਾਂ ਇਸਦੀ ਵਰਤੋਂ ਨਾਲ ਸਬੰਧਤ ਕਿਸੇ ਵੀ ਤਰੀਕੇ ਨਾਲ ਸਾਰੇ ਦਾਅਵਿਆਂ 'ਤੇ ਮਾਈਕ੍ਰੋਚਿਪ ਦੀ ਸਮੁੱਚੀ ਜ਼ਿੰਮੇਵਾਰੀ, ਫੀਸਾਂ ਦੀ ਸੰਖਿਆ ਤੋਂ ਵੱਧ ਨਹੀਂ ਹੋਵੇਗੀ, ਜੇਕਰ ਕੋਈ ਵੀ ਹੈ, ਤਾਂ MICROCHIP ਫਾਰਮੇਸ਼ਨ। ਜੀਵਨ ਸਹਾਇਤਾ ਅਤੇ/ਜਾਂ ਸੁਰੱਖਿਆ ਐਪਲੀਕੇਸ਼ਨਾਂ ਵਿੱਚ ਮਾਈਕ੍ਰੋਚਿੱਪ ਡਿਵਾਈਸਾਂ ਦੀ ਵਰਤੋਂ ਪੂਰੀ ਤਰ੍ਹਾਂ ਖਰੀਦਦਾਰ ਦੇ ਜੋਖਮ 'ਤੇ ਹੈ, ਅਤੇ ਖਰੀਦਦਾਰ ਅਜਿਹੀ ਵਰਤੋਂ ਦੇ ਨਤੀਜੇ ਵਜੋਂ ਹੋਣ ਵਾਲੇ ਕਿਸੇ ਵੀ ਅਤੇ ਸਾਰੇ ਨੁਕਸਾਨਾਂ, ਦਾਅਵਿਆਂ, ਮੁਕੱਦਮੇ ਜਾਂ ਖਰਚਿਆਂ ਤੋਂ ਨੁਕਸਾਨ ਰਹਿਤ ਮਾਈਕ੍ਰੋਚਿੱਪ ਨੂੰ ਬਚਾਉਣ, ਮੁਆਵਜ਼ਾ ਦੇਣ ਅਤੇ ਰੱਖਣ ਲਈ ਸਹਿਮਤ ਹੁੰਦਾ ਹੈ। ਕਿਸੇ ਵੀ ਮਾਈਕ੍ਰੋਚਿਪ ਬੌਧਿਕ ਸੰਪੱਤੀ ਦੇ ਅਧਿਕਾਰਾਂ ਦੇ ਤਹਿਤ ਕੋਈ ਵੀ ਲਾਇਸੈਂਸ, ਸਪਸ਼ਟ ਜਾਂ ਹੋਰ ਨਹੀਂ ਦੱਸਿਆ ਜਾਂਦਾ ਹੈ, ਜਦੋਂ ਤੱਕ ਕਿ ਹੋਰ ਨਹੀਂ ਦੱਸਿਆ ਗਿਆ ਹੋਵੇ।
ਟ੍ਰੇਡਮਾਰਕ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ)
ਮਾਈਕ੍ਰੋਚਿੱਪ ਦਾ ਨਾਮ ਅਤੇ ਲੋਗੋ, ਮਾਈਕ੍ਰੋਚਿੱਪ ਲੋਗੋ, ਅਡਾਪਟੈਕ, ਏਵੀਆਰ, ਏਵੀਆਰ ਲੋਗੋ, ਏਵੀਆਰ ਫ੍ਰੀਕਸ, ਬੇਸਟਾਈਮ, ਬਿਟਕਲਾਉਡ, ਕ੍ਰਿਪਟੋਮੈਮੋਰੀ, ਕ੍ਰਿਪਟੋਆਰਐਫ, ਡੀਐਸਪੀਆਈਸੀ, ਫਲੈਕਸਪੀਡਬਲਯੂਆਰ, ਹੇਲਡੋ, ਆਈਗਲੂ, ਜੂਕਬਲੌਕਸ, ਕੀਲੋਕ, ਲਿੰਕਸ, ਮੈਕਲੈਕਸ, ਮੈਕਲੈਕਸ, ਮੇਕਲੇਕਸ MediaLB, megaAVR, Microsemi, Microsemi ਲੋਗੋ, MOST, MOST ਲੋਗੋ, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 ਲੋਗੋ, PolarFire, Prochip ਡਿਜ਼ਾਈਨਰ, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SYMFST, ਲੋਗੋ , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ਅਤੇ XMEGA ਸੰਯੁਕਤ ਰਾਜ ਅਮਰੀਕਾ ਅਤੇ ਹੋਰ ਦੇਸ਼ਾਂ ਵਿੱਚ ਸ਼ਾਮਲ ਮਾਈਕ੍ਰੋਚਿੱਪ ਤਕਨਾਲੋਜੀ ਦੇ ਰਜਿਸਟਰਡ ਟ੍ਰੇਡਮਾਰਕ ਹਨ। AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermit 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus- Smart Logo, Quiuset SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, ਅਤੇ ZL ਮਾਈਕ੍ਰੋਚਿੱਪ ਟੈਕਨਾਲੋਜੀ ਦੇ ਰਜਿਸਟਰਡ ਟ੍ਰੇਡਮਾਰਕ ਹਨ ਜੋ ਯੂ.ਐੱਸ.ਏ. ਅਡਜਸੈਂਟ ਕੀ ਸਪ੍ਰੈਸ਼ਨ, AKS, ਐਨਾਲਾਗ-ਲਈ-ਦਿ-ਡਿਜੀਟਲ ਏਜ, ਐਨੀ ਕੈਪੈਸੀਟਰ, ਐਨੀਓ ਸਵਿਚਿੰਗ, ਏ. , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, ਡਾਇਨੈਮਿਕ ਔਸਤ ਮੈਚਿੰਗ, DAM, ECAN, ECAN, Estherridge T1GTRES, ਆਈ. ਸੀਰੀਅਲ ਪ੍ਰੋਗਰਾਮਿੰਗ, ICSP, INICnet, ਇੰਟੈਲੀਜੈਂਟ ਸਮਾਨਤਾ, ਇੰਟੈਲੀਮੋਸ, ਇੰਟਰ-ਚਿੱਪ ਕਨੈਕਟੀਵਿਟੀ, ਜਿਟਰਬਲਾਕਰ, ਨੋਬ-ਆਨ-ਡਿਸਪਲੇ, ਕੋਡੀ, ਮੈਕਸਕ੍ਰਿਪਟੋ, ਅਧਿਕਤਮView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB ਪ੍ਰਮਾਣਿਤ ਲੋਗੋ, MPLIB, MPLINK, ਮਲਟੀਟ੍ਰੈਕ, NetDetach, ਸਰਵਜਨਕ ਕੋਡ ਜਨਰੇਸ਼ਨ, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, RIPSEALCE, RIPREX, ਬਲੌਕਸ, ਰਿਪਲ, ਸੇਰਪਲੇਕ ial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, Synchrophy, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBYPHY, VeriSense ViewSpan, WiperLock, XpressConnect, ਅਤੇ ZENA ਅਮਰੀਕਾ ਅਤੇ ਹੋਰ ਦੇਸ਼ਾਂ ਵਿੱਚ ਸ਼ਾਮਲ ਮਾਈਕ੍ਰੋਚਿੱਪ ਤਕਨਾਲੋਜੀ ਦੇ ਟ੍ਰੇਡਮਾਰਕ ਹਨ। SQTP ਯੂ.ਐੱਸ.ਏ. ਵਿੱਚ ਸ਼ਾਮਲ ਮਾਈਕ੍ਰੋਚਿੱਪ ਟੈਕਨਾਲੋਜੀ ਦਾ ਇੱਕ ਸੇਵਾ ਚਿੰਨ੍ਹ ਹੈ, ਅਡਾਪਟੈਕ ਲੋਗੋ, ਫ੍ਰੀਕੁਐਂਸੀ ਆਨ ਡਿਮਾਂਡ, ਸਿਲੀਕਾਨ ਸਟੋਰੇਜ ਟੈਕਨਾਲੋਜੀ, ਅਤੇ ਸਿਮਕਾਮ ਦੂਜੇ ਦੇਸ਼ਾਂ ਵਿੱਚ ਮਾਈਕ੍ਰੋਚਿੱਪ ਟੈਕਨਾਲੋਜੀ ਇੰਕ. ਦੇ ਰਜਿਸਟਰਡ ਟ੍ਰੇਡਮਾਰਕ ਹਨ। GestIC ਮਾਈਕ੍ਰੋਚਿਪ ਟੈਕਨਾਲੋਜੀ ਜਰਮਨੀ II GmbH & Co. KG, ਮਾਈਕ੍ਰੋਚਿਪ ਟੈਕਨਾਲੋਜੀ ਇੰਕ. ਦੀ ਸਹਾਇਕ ਕੰਪਨੀ, ਦੂਜੇ ਦੇਸ਼ਾਂ ਵਿੱਚ ਇੱਕ ਰਜਿਸਟਰਡ ਟ੍ਰੇਡਮਾਰਕ ਹੈ। ਇੱਥੇ ਦੱਸੇ ਗਏ ਹੋਰ ਸਾਰੇ ਟ੍ਰੇਡਮਾਰਕ ਉਹਨਾਂ ਦੀਆਂ ਸਬੰਧਤ ਕੰਪਨੀਆਂ ਦੀ ਸੰਪਤੀ ਹਨ। © 2023, ਮਾਈਕ੍ਰੋਚਿੱਪ ਤਕਨਾਲੋਜੀ ਇਨਕਾਰਪੋਰੇਟਿਡ ਅਤੇ ਇਸਦੀਆਂ ਸਹਾਇਕ ਕੰਪਨੀਆਂ। ਸਾਰੇ ਹੱਕ ਰਾਖਵੇਂ ਹਨ.
ISBN: 978-1-6683-2302-1 ਕੁਆਲਿਟੀ ਮੈਨੇਜਮੈਂਟ ਸਿਸਟਮ (ਇੱਕ ਸਵਾਲ ਪੁੱਛੋ) ਮਾਈਕ੍ਰੋਚਿੱਪ ਦੇ ਗੁਣਵੱਤਾ ਪ੍ਰਬੰਧਨ ਪ੍ਰਣਾਲੀਆਂ ਬਾਰੇ ਜਾਣਕਾਰੀ ਲਈ, ਕਿਰਪਾ ਕਰਕੇ ਵੇਖੋ www.microchip.com/quality.
ਵਿਸ਼ਵਵਿਆਪੀ ਵਿਕਰੀ ਅਤੇ ਸੇਵਾ
ਅਮਰੀਕਾ | ਏਸ਼ੀਆ/ਪੈਸਿਫਿਕ | ਏਸ਼ੀਆ/ਪੈਸਿਫਿਕ | ਯੂਰੋਪ |
ਕਾਰਪੋਰੇਟ ਦਫ਼ਤਰ
2355 ਵੈਸਟ ਚੈਂਡਲਰ ਬਲਵੀਡੀ. ਚੈਂਡਲਰ, AZ 85224-6199 ਟੈਲੀਫ਼ੋਨ: 480-792-7200 ਫੈਕਸ: 480-792-7277 ਤਕਨੀਕੀ ਸਮਰਥਨ: www.microchip.com/support Web ਪਤਾ: www.microchip.com ਅਟਲਾਂਟਾ ਡੁਲਥ, ਜੀ.ਏ ਟੈਲੀਫ਼ੋਨ: 678-957-9614 ਫੈਕਸ: 678-957-1455 ਆਸਟਿਨ, TX ਟੈਲੀਫ਼ੋਨ: 512-257-3370 ਬੋਸਟਨ ਵੈਸਟਬਰੋ, ਐਮਏ ਟੈਲੀਫੋਨ: 774-760-0087 ਫੈਕਸ: 774-760-0088 ਸ਼ਿਕਾਗੋ ਇਟਾਸਕਾ, ਆਈ.ਐਲ ਟੈਲੀਫ਼ੋਨ: 630-285-0071 ਫੈਕਸ: 630-285-0075 ਡੱਲਾਸ ਐਡੀਸਨ, ਟੀ.ਐਕਸ ਟੈਲੀਫ਼ੋਨ: 972-818-7423 ਫੈਕਸ: 972-818-2924 ਡੀਟ੍ਰਾਯ੍ਟ ਨੋਵੀ, ਐਮ.ਆਈ ਟੈਲੀਫ਼ੋਨ: 248-848-4000 ਹਿਊਸਟਨ, TX ਟੈਲੀਫ਼ੋਨ: 281-894-5983 ਇੰਡੀਆਨਾਪੋਲਿਸ Noblesville, IN ਟੈਲੀਫੋਨ: 317-773-8323 ਫੈਕਸ: 317-773-5453 ਟੈਲੀਫ਼ੋਨ: 317-536-2380 ਲਾਸ ਐਨਗਲਜ਼ ਮਿਸ਼ਨ ਵੀਜੋ, CA ਟੈਲੀਫੋਨ: 949-462-9523 ਫੈਕਸ: 949-462-9608 ਟੈਲੀਫ਼ੋਨ: 951-273-7800 ਰਾਲੇਹ, ਐਨ.ਸੀ ਟੈਲੀਫ਼ੋਨ: 919-844-7510 ਨਿਊਯਾਰਕ, NY ਟੈਲੀਫ਼ੋਨ: 631-435-6000 ਸੈਨ ਜੋਸ, CA ਟੈਲੀਫ਼ੋਨ: 408-735-9110 ਟੈਲੀਫ਼ੋਨ: 408-436-4270 ਕੈਨੇਡਾ - ਟੋਰਾਂਟੋ ਟੈਲੀਫ਼ੋਨ: 905-695-1980 ਫੈਕਸ: 905-695-2078 |
ਆਸਟ੍ਰੇਲੀਆ - ਸਿਡਨੀ
ਟੈਲੀਫ਼ੋਨ: 61-2-9868-6733 ਚੀਨ - ਬੀਜਿੰਗ ਟੈਲੀਫ਼ੋਨ: 86-10-8569-7000 ਚੀਨ - ਚੇਂਗਦੂ ਟੈਲੀਫ਼ੋਨ: 86-28-8665-5511 ਚੀਨ - ਚੋਂਗਕਿੰਗ ਟੈਲੀਫ਼ੋਨ: 86-23-8980-9588 ਚੀਨ - ਡੋਂਗਗੁਆਨ ਟੈਲੀਫ਼ੋਨ: 86-769-8702-9880 ਚੀਨ - ਗੁਆਂਗਜ਼ੂ ਟੈਲੀਫ਼ੋਨ: 86-20-8755-8029 ਚੀਨ - ਹਾਂਗਜ਼ੂ ਟੈਲੀਫ਼ੋਨ: 86-571-8792-8115 ਚੀਨ - ਹਾਂਗਕਾਂਗ SAR ਟੈਲੀਫ਼ੋਨ: 852-2943-5100 ਚੀਨ - ਨਾਨਜਿੰਗ ਟੈਲੀਫ਼ੋਨ: 86-25-8473-2460 ਚੀਨ - ਕਿੰਗਦਾਓ ਟੈਲੀਫ਼ੋਨ: 86-532-8502-7355 ਚੀਨ - ਸ਼ੰਘਾਈ ਟੈਲੀਫ਼ੋਨ: 86-21-3326-8000 ਚੀਨ - ਸ਼ੇਨਯਾਂਗ ਟੈਲੀਫ਼ੋਨ: 86-24-2334-2829 ਚੀਨ - ਸ਼ੇਨਜ਼ੇਨ ਟੈਲੀਫ਼ੋਨ: 86-755-8864-2200 ਚੀਨ - ਸੁਜ਼ੌ ਟੈਲੀਫ਼ੋਨ: 86-186-6233-1526 ਚੀਨ - ਵੁਹਾਨ ਟੈਲੀਫ਼ੋਨ: 86-27-5980-5300 ਚੀਨ - Xian ਟੈਲੀਫ਼ੋਨ: 86-29-8833-7252 ਚੀਨ - ਜ਼ਿਆਮੇਨ ਟੈਲੀਫ਼ੋਨ: 86-592-2388138 ਚੀਨ - ਜ਼ੁਹਾਈ ਟੈਲੀਫ਼ੋਨ: 86-756-3210040 |
ਭਾਰਤ - ਬੰਗਲੌਰ
ਟੈਲੀਫ਼ੋਨ: 91-80-3090-4444 ਭਾਰਤ - ਨਵੀਂ ਦਿੱਲੀ ਟੈਲੀਫ਼ੋਨ: 91-11-4160-8631 ਭਾਰਤ - ਪੁਣੇ ਟੈਲੀਫ਼ੋਨ: 91-20-4121-0141 ਜਪਾਨ – ਓਸਾਕਾ ਟੈਲੀਫ਼ੋਨ: 81-6-6152-7160 ਜਪਾਨ – ਟੋਕੀਓ ਟੈਲੀਫ਼ੋਨ: 81-3-6880- 3770 ਕੋਰੀਆ - ਡੇਗੂ ਟੈਲੀਫ਼ੋਨ: 82-53-744-4301 ਕੋਰੀਆ - ਸਿਓਲ ਟੈਲੀਫ਼ੋਨ: 82-2-554-7200 ਮਲੇਸ਼ੀਆ - ਕੁਆਲਾਲੰਪੁਰ ਟੈਲੀਫ਼ੋਨ: 60-3-7651-7906 ਮਲੇਸ਼ੀਆ - ਪੇਨਾਂਗ ਟੈਲੀਫ਼ੋਨ: 60-4-227-8870 ਫਿਲੀਪੀਨਜ਼ - ਮਨੀਲਾ ਟੈਲੀਫ਼ੋਨ: 63-2-634-9065 ਸਿੰਗਾਪੁਰ ਟੈਲੀਫ਼ੋਨ: 65-6334-8870 ਤਾਈਵਾਨ - ਸਿਨ ਚੂ ਟੈਲੀਫ਼ੋਨ: 886-3-577-8366 ਤਾਈਵਾਨ - ਕਾਓਸਿੰਗ ਟੈਲੀਫ਼ੋਨ: 886-7-213-7830 ਤਾਈਵਾਨ – ਤਾਈਪੇ ਟੈਲੀਫ਼ੋਨ: 886-2-2508-8600 ਥਾਈਲੈਂਡ - ਬੈਂਕਾਕ ਟੈਲੀਫ਼ੋਨ: 66-2-694-1351 ਵੀਅਤਨਾਮ - ਹੋ ਚੀ ਮਿਨਹ ਟੈਲੀਫ਼ੋਨ: 84-28-5448-2100 |
ਆਸਟਰੀਆ - ਵੇਲਜ਼
ਟੈਲੀਫ਼ੋਨ: 43-7242-2244-39 ਫੈਕਸ: 43-7242-2244-393 ਡੈਨਮਾਰਕ - ਕੋਪਨਹੇਗਨ ਟੈਲੀਫ਼ੋਨ: 45-4485-5910 ਫੈਕਸ: 45-4485-2829 ਫਿਨਲੈਂਡ - ਐਸਪੂ ਟੈਲੀਫ਼ੋਨ: 358-9-4520-820 ਫਰਾਂਸ - ਪੈਰਿਸ Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 ਜਰਮਨੀ - ਗਰਚਿੰਗ ਟੈਲੀਫ਼ੋਨ: 49-8931-9700 ਜਰਮਨੀ - ਹਾਨ ਟੈਲੀਫ਼ੋਨ: 49-2129-3766400 ਜਰਮਨੀ - ਹੇਲਬਰੋਨ ਟੈਲੀਫ਼ੋਨ: 49-7131-72400 ਜਰਮਨੀ - ਕਾਰਲਸਰੂਹੇ ਟੈਲੀਫ਼ੋਨ: 49-721-625370 ਜਰਮਨੀ - ਮਿਊਨਿਖ Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 ਜਰਮਨੀ - ਰੋਜ਼ਨਹੇਮ ਟੈਲੀਫ਼ੋਨ: 49-8031-354-560 ਇਜ਼ਰਾਈਲ - ਰਾਨਾਨਾ ਟੈਲੀਫ਼ੋਨ: 972-9-744-7705 ਇਟਲੀ - ਮਿਲਾਨ ਟੈਲੀਫ਼ੋਨ: 39-0331-742611 ਫੈਕਸ: 39-0331-466781 ਇਟਲੀ - ਪਾਡੋਵਾ ਟੈਲੀਫ਼ੋਨ: 39-049-7625286 ਨੀਦਰਲੈਂਡਜ਼ - ਡ੍ਰੂਨੇਨ ਟੈਲੀਫ਼ੋਨ: 31-416-690399 ਫੈਕਸ: 31-416-690340 ਨਾਰਵੇ - ਟ੍ਰਾਂਡਹਾਈਮ ਟੈਲੀਫ਼ੋਨ: 47-72884388 ਪੋਲੈਂਡ - ਵਾਰਸਾ ਟੈਲੀਫ਼ੋਨ: 48-22-3325737 ਰੋਮਾਨੀਆ - ਬੁਕਾਰੈਸਟ Tel: 40-21-407-87-50 ਸਪੇਨ - ਮੈਡ੍ਰਿਡ Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 ਸਵੀਡਨ - ਗੋਟੇਨਬਰਗ Tel: 46-31-704-60-40 ਸਵੀਡਨ - ਸਟਾਕਹੋਮ ਟੈਲੀਫ਼ੋਨ: 46-8-5090-4654 ਯੂਕੇ - ਵੋਕਿੰਘਮ ਟੈਲੀਫ਼ੋਨ: 44-118-921-5800 ਫੈਕਸ: 44-118-921-5820 |
© 2023 ਮਾਈਕ੍ਰੋਚਿੱਪ ਟੈਕਨਾਲੋਜੀ ਇੰਕ. ਅਤੇ ਇਸਦੀਆਂ ਸਹਾਇਕ ਕੰਪਨੀਆਂ
ਦਸਤਾਵੇਜ਼ / ਸਰੋਤ
![]() |
ਮਾਈਕ੍ਰੋਚਿੱਪ DDR AXI4 ਆਰਬਿਟਰ [pdf] ਯੂਜ਼ਰ ਗਾਈਡ DDR AXI4 ਆਰਬਿਟਰ, DDR AXI4, ਆਰਬਿਟਰ |