मायक्रोचिप DDR AXI4 आर्बिटर
परिचय: AXI4-स्ट्रीम प्रोटोकॉल मानक मास्टर आणि स्लेव्ह शब्दावली वापरते. या दस्तऐवजात वापरलेली समतुल्य मायक्रोचिप शब्दावली अनुक्रमे इनिशिएटर आणि टार्गेट आहे.
सारांश: खालील सारणी DDR AXI4 आर्बिटर वैशिष्ट्यांचा सारांश प्रदान करते.
वैशिष्ट्यपूर्ण | मूल्य |
---|---|
कोर आवृत्ती | DDR AXI4 आर्बिटर v2.2 |
समर्थित डिव्हाइस कुटुंबे | – |
समर्थित साधन प्रवाह परवाना | – |
वैशिष्ट्ये: DDR AXI4 आर्बिटरमध्ये खालील प्रमुख वैशिष्ट्ये आहेत:
- Libero SoC सॉफ्टवेअरच्या IP कॅटलॉगमध्ये IP कोर स्थापित करणे आवश्यक आहे.
- लिबेरो प्रकल्प सूचीमध्ये समाविष्ट करण्यासाठी स्मार्टडिझाइन टूलमध्ये कोर कॉन्फिगर, व्युत्पन्न आणि त्वरित केले जाते.
डिव्हाइस वापर आणि कार्यप्रदर्शन:
डिव्हाइस तपशील | कुटुंब | साधन | संसाधने | कामगिरी (MHz) |
---|---|---|---|---|
LUTs DFF RAMs LSRAM SRAM गणित ब्लॉक्स चिप ग्लोबल्स | पोलरफायर | MPF300T-1 | ०६ ४० | 266 |
कार्यात्मक वर्णन
कार्यात्मक वर्णन: हा विभाग DDR_AXI4_Arbiter च्या अंमलबजावणी तपशीलांचे वर्णन करतो. खालील आकृती DDR AXI4 आर्बिटरचे शीर्ष-स्तरीय पिन-आउट आकृती दर्शवते.
DDR_AXI4_आर्बिटर पॅरामीटर्स आणि इंटरफेस सिग्नल
कॉन्फिगरेशन सेटिंग्ज:
DDR_AXI4_Arbiter साठी कॉन्फिगरेशन सेटिंग्ज या दस्तऐवजात निर्दिष्ट नाहीत.
इनपुट आणि आउटपुट सिग्नल:
DDR_AXI4_Arbiter साठी इनपुट आणि आउटपुट सिग्नल या दस्तऐवजात निर्दिष्ट केलेले नाहीत.
वेळेचे आरेखन
DDR_AXI4_Arbiter साठी वेळ रेखाचित्र या दस्तऐवजात निर्दिष्ट केलेले नाहीत.
टेस्टबेंच
अनुकरण:
DDR_AXI4_Arbiter साठी सिम्युलेशन तपशील या दस्तऐवजात नमूद केलेले नाहीत.
पुनरावृत्ती इतिहास
DDR_AXI4_Arbiter साठी पुनरावृत्ती इतिहास या दस्तऐवजात निर्दिष्ट केलेला नाही.
मायक्रोचिप FPGA समर्थन
DDR_AXI4_Arbiter साठी मायक्रोचिप FPGA सपोर्ट माहिती या दस्तऐवजात नमूद केलेली नाही.
उत्पादन वापर सूचना
- Libero SoC सॉफ्टवेअरच्या IP कॅटलॉगवर DDR AXI4 आर्बिटर v2.2 स्थापित करा.
- Libero प्रकल्प सूचीमध्ये समाविष्ट करण्यासाठी SmartDesign टूलमध्ये कोर कॉन्फिगर करा, जनरेट करा आणि इन्स्टंट करा.
परिचय (एक प्रश्न विचारा)
आठवणी कोणत्याही ठराविक व्हिडिओ आणि ग्राफिक्स अनुप्रयोगाचा अविभाज्य भाग आहेत. जेव्हा FPGA ची स्थानिक मेमरी संपूर्ण फ्रेम ठेवण्यासाठी अपुरी असते तेव्हा ते संपूर्ण व्हिडिओ फ्रेम्स बफर करण्यासाठी वापरले जातात. जेव्हा डीडीआरमध्ये व्हिडिओ फ्रेमचे एकाधिक वाचन आणि लेखन केले जाते, तेव्हा एका मध्यस्थाला एकाधिक विनंत्यांमध्ये मध्यस्थी करण्याची आवश्यकता असेल. DDR AXI4 आर्बिटर IP बाह्य DDR मेमरीमध्ये फ्रेम बफर लिहिण्यासाठी 8 राइट चॅनेल आणि बाह्य मेमरीमधून फ्रेम वाचण्यासाठी 8 रीड चॅनेल प्रदान करते. लवाद प्रथम येणाऱ्यास प्राधान्य या तत्त्वावर आधारित आहे. दोन विनंत्या एकाच वेळी आल्यास, खालच्या चॅनल क्रमांकासह चॅनेलला प्राधान्य दिले जाईल. आर्बिटर AXI4 इंटरफेसद्वारे DDR कंट्रोलर IP शी जोडतो. DDR AXI4 आर्बिटर DDR ऑन-चिप कंट्रोलर्सना AXI4 इनिशिएटर इंटरफेस प्रदान करतो. आर्बिटर आठ राईट चॅनेल आणि आठ रीड चॅनेलचे समर्थन करतो. AXI रीड चॅनेलमध्ये प्रथम येणाऱ्यास प्रथम सेवा प्रदान करण्यासाठी ब्लॉक आठ रीड चॅनेल दरम्यान मध्यस्थी करते. AXI लेखन चॅनेलमध्ये प्रथम येणाऱ्यास प्रथम सेवा प्रदान करण्यासाठी ब्लॉक आठ लेखन चॅनेल दरम्यान मध्यस्थी करते. सर्व आठ वाचन-लेखन वाहिन्यांना समान प्राधान्य आहे. आर्बिटर IP चा AXI4 इनिशिएटर इंटरफेस 64 बिट्स ते 512 बिट्स पर्यंतच्या विविध डेटा रुंदीसाठी कॉन्फिगर केला जाऊ शकतो.
महत्त्वाचे: AXI4-स्ट्रीम प्रोटोकॉल मानक "मास्टर" आणि "स्लेव्ह" या शब्दावली वापरते. या दस्तऐवजात वापरलेली समतुल्य मायक्रोचिप शब्दावली अनुक्रमे इनिशिएटर आणि टार्गेट आहे.
सारांश (एक प्रश्न विचारा)
खालील सारणी DDR AXI4 आर्बिटर वैशिष्ट्यांचा सारांश प्रदान करते.
तक्ता 1. DDR AXI4 आर्बिटर वैशिष्ट्ये
हा दस्तऐवज DDR AXI4 आर्बिटर v2.2 ला लागू होतो.
- PolarFire® SoC
- पोलरफायर
- RTG4™
- IGLOO® 2
- SmartFusion® 2
Libero® SoC v12.3 किंवा नंतरचे प्रकाशन आवश्यक आहे. आयपी कोणत्याही परवान्याशिवाय RTL मोडमध्ये वापरला जाऊ शकतो. अधिक माहितीसाठी, DDR_AXI4_Arbiter पहा.
वैशिष्ट्ये (एक प्रश्न विचारा)
DDR AXI4 आर्बिटरमध्ये खालील प्रमुख वैशिष्ट्ये आहेत:
- आठ चॅनेल लिहा
- आठ वाचा चॅनेल
- AXI4 इंटरफेस ते DDR कंट्रोलर
- कॉन्फिगर करण्यायोग्य AXI4 रुंदी: 64, 128, 256, आणि 512 बिट
- कॉन्फिगर करण्यायोग्य पत्त्याची रुंदी: 32 ते 64 बिट्स
Libero® Design Suite मध्ये IP Core ची अंमलबजावणी (एक प्रश्न विचारा)
Libero SoC सॉफ्टवेअरच्या IP कॅटलॉगमध्ये IP कोर स्थापित करणे आवश्यक आहे. हे Libero SoC सॉफ्टवेअरमधील आयपी कॅटलॉग अपडेट फंक्शनद्वारे स्वयंचलितपणे स्थापित केले जाते किंवा आयपी कोर कॅटलॉगमधून मॅन्युअली डाउनलोड केला जातो. Libero SoC सॉफ्टवेअर IP कॅटलॉगमध्ये IP कोर स्थापित झाल्यानंतर, Libero प्रकल्प सूचीमध्ये समाविष्ट करण्यासाठी SmartDesign टूलमध्ये कोर कॉन्फिगर, जनरेट आणि इन्स्टंट केला जातो.
डिव्हाइस वापर आणि कार्यप्रदर्शन (एक प्रश्न विचारा)
खालील तक्त्यामध्ये DDR_AXI4_Arbiter साठी वापरल्या जाणार्या उपकरणाच्या वापराची सूची आहे.
तक्ता 2. DDR_AXI4_आर्बिटर युटिलायझेशन
साधन तपशील | संसाधने | कामगिरी (MHz) | रॅम | गणित विभाग | चिप जागतिक | |||
कुटुंब | साधन | LUTs | डीएफएफ | LSRAM | μSRAM | |||
PolarFire® SoC | MPFS250T-1 | 5411 | 4202 | 266 | 13 | 1 | 0 | 0 |
पोलरफायर | MPF300T-1 | 5411 | 4202 | 266 | 13 | 1 | 0 | 0 |
SmartFusion® 2 | M2S150-1 | 5546 | 4309 | 192 | 15 | 1 | 0 | 0 |
महत्त्वाचे:
- मागील सारणीतील डेटा विशिष्ट संश्लेषण आणि मांडणी सेटिंग्ज वापरून कॅप्चर केला जातो. IP आठ लेखन चॅनेल, आठ वाचन चॅनेल, पत्ता रुंदी 32 बिट आणि डेटा रुंदी 512 बिट कॉन्फिगरेशनसाठी कॉन्फिगर केले आहे.
- कार्यप्रदर्शन क्रमांक प्राप्त करण्यासाठी वेळेचे विश्लेषण चालू असताना घड्याळ 200 MHz पर्यंत मर्यादित आहे.
कार्यात्मक वर्णन (एक प्रश्न विचारा)
हा विभाग DDR_AXI4_Arbiter च्या अंमलबजावणी तपशीलांचे वर्णन करतो. खालील आकृती DDR AXI4 आर्बिटरचे शीर्ष-स्तरीय पिन-आउट आकृती दर्शवते. आकृती 1-1. नेटिव्ह आर्बिटर इंटरफेससाठी टॉप-लेव्हल पिन-आउट ब्लॉक डायग्राम
खालील आकृती बस इंटरफेस मोडमध्ये DDR_AXI4_Arbiter चे सिस्टम-लेव्हल ब्लॉक आकृती दर्शवते. आकृती 1-2. DDR_AXI4_Arbiter चे सिस्टम-लेव्हल ब्लॉक डायग्राम
विशिष्ट रीड चॅनेलवर इनपुट सिग्नल r(x)_req_i उच्च सेट करून वाचन व्यवहार ट्रिगर केला जातो. लवाद जेव्हा वाचलेल्या विनंतीची सेवा करण्यास तयार असतो तेव्हा पोचपावतीद्वारे प्रतिसाद देतो. मग ते एसamples सुरुवातीचा AXI पत्ता आणि बर्स्ट आकार वाचतो जो बाह्य आरंभकाकडून इनपुट आहे. चॅनल इनपुटवर प्रक्रिया करते आणि DDR मेमरीमधून डेटा वाचण्यासाठी आवश्यक AXI व्यवहार तयार करते. आर्बिटरकडून वाचलेले डेटा आउटपुट सर्व वाचलेल्या चॅनेलसाठी सामान्य आहे. डेटा वाचताना, संबंधित चॅनेलचा वैध वाचलेला डेटा उच्च जातो. जेव्हा सर्व विनंती केलेले बाइट्स पाठवले जातात तेव्हा वाचलेल्या व्यवहाराचा शेवट रीड-डन सिग्नलद्वारे दर्शविला जातो. वाचलेल्या व्यवहाराप्रमाणेच, इनपुट सिग्नल w(x)_req_i उच्च सेट करून लेखन व्यवहार ट्रिगर केला जातो. विनंती सिग्नल सोबत, विनंती दरम्यान लेखन प्रारंभ पत्ता आणि बर्स्ट लांबी प्रदान करणे आवश्यक आहे. जेव्हा लवाद लिखित विनंतीची सेवा देण्यासाठी उपलब्ध असतो, तेव्हा तो संबंधित चॅनेलवर पोचपावती सिग्नल पाठवून प्रतिसाद देतो. त्यानंतर वापरकर्त्याला चॅनेलवरील डेटा-वैध सिग्नलसह लेखन डेटा प्रदान करावा लागेल. डेटा वैध उच्च कालावधीची घड्याळांची संख्या बर्स्ट लांबीशी जुळली पाहिजे. आर्बिटर राईट ऑपरेशन पूर्ण करतो आणि राइट व्यवहार पूर्ण झाल्याचे दर्शवणारा राइट डन सिग्नल उच्च सेट करतो.
DDR_AXI4_आर्बिटर पॅरामीटर्स आणि इंटरफेस सिग्नल्स (एक प्रश्न विचारा)
हा विभाग DDR_AXI4_Arbiter GUI कॉन्फिगरेटर आणि I/O सिग्नलमधील पॅरामीटर्सची चर्चा करतो.
2.1 कॉन्फिगरेशन सेटिंग्ज (एक प्रश्न विचारा)
खालील तक्त्यामध्ये DDR_AXI4_Arbiter च्या हार्डवेअर अंमलबजावणीमध्ये वापरलेल्या कॉन्फिगरेशन पॅरामीटर्सचे वर्णन दिले आहे. हे जेनेरिक पॅरामीटर्स आहेत आणि अर्जाच्या आवश्यकतेनुसार बदलू शकतात.
तक्ता 2-1. कॉन्फिगरेशन पॅरामीटर
सिग्नल नाव | वर्णन |
AXI ID रुंदी | AXI ID रुंदी परिभाषित करते. |
AXI डेटा रुंदी | AXI डेटा रुंदी परिभाषित करते. |
AXI पत्त्याची रुंदी | AXI पत्त्याची रुंदी परिभाषित करते |
वाचलेल्या चॅनेलची संख्या | ड्रॉप-डाउन मेनूमधून एक चॅनेल ते आठ राईट चॅनेल अशा आवश्यक चॅनेलची संख्या निवडण्यासाठी पर्याय. |
लेखन चॅनेलची संख्या | एका चॅनेलपासून ते आठ रीड चॅनेलपर्यंतच्या ड्रॉप-डाउन मेनूमधून रीड चॅनेलची आवश्यक संख्या निवडण्यासाठी पर्याय. |
AXI4_SELECTION | AXI4_MASTER आणि AXI4_MIRRORED_SLAVE दरम्यान निवडण्यासाठी पर्याय. |
आर्बिटर इंटरफेस | बस इंटरफेस निवडण्याचा पर्याय. |
इनपुट आणि आउटपुट सिग्नल (एक प्रश्न विचारा)
खालील तक्त्यामध्ये बस इंटरफेससाठी DDR AXI4 आर्बिटरचे इनपुट आणि आउटपुट पोर्ट आहेत.
तक्ता 2-2. आर्बिटर बस इंटरफेससाठी इनपुट आणि आउटपुट पोर्ट
सिग्नल नाव | दिशा | रुंदी | वर्णन |
reset_i | इनपुट | — | डिझाइन करण्यासाठी सक्रिय कमी असिंक्रोनस रीसेट सिग्नल |
sys_ckl_i | इनपुट | — | सिस्टम घड्याळ |
ddr_ctrl_ready_i | इनपुट | — | डीडीआर कंट्रोलरकडून तयार इनपुट सिग्नल प्राप्त करते |
ARVALID_I_0 | इनपुट | — | वाचा चॅनेल 0 कडून विनंती वाचा |
ARSIZE_I_0 | इनपुट | 8 बिट | रीड चॅनेल 0 वरून बर्स्ट आकार वाचा |
ARADDR_I_0 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 0 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_0 | आउटपुट | — | रीड चॅनल 0 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_0 | आउटपुट | — | रीड चॅनल 0 वरून वैध डेटा वाचा |
RDATA_O_0 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 0 वरून डेटा वाचा |
RLAST_O_0 | आउटपुट | — | रीड चॅनल 0 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r0 | आउटपुट | — | चॅनल 0 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_1 | इनपुट | — | वाचा चॅनेल 1 कडून विनंती वाचा |
ARSIZE_I_1 | इनपुट | 8 बिट | रीड चॅनेल 1 वरून बर्स्ट आकार वाचा |
ARADDR_I_1 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 1 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_1 | आउटपुट | — | रीड चॅनल 1 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_1 | आउटपुट | — | रीड चॅनल 1 वरून वैध डेटा वाचा |
RDATA_O_1 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 1 वरून डेटा वाचा |
RLAST_O_1 | आउटपुट | — | रीड चॅनल 1 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r1 | आउटपुट | — | चॅनल 1 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_2 | इनपुट | — | वाचा चॅनेल 2 कडून विनंती वाचा |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
ARSIZE_I_2 | इनपुट | 8 बिट | रीड चॅनेल 2 वरून बर्स्ट आकार वाचा |
ARADDR_I_2 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 2 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_2 | आउटपुट | — | रीड चॅनल 2 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_2 | आउटपुट | — | रीड चॅनल 2 वरून वैध डेटा वाचा |
RDATA_O_2 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 2 वरून डेटा वाचा |
RLAST_O_2 | आउटपुट | — | रीड चॅनल 2 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r2 | आउटपुट | — | चॅनल 2 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_3 | इनपुट | — | वाचा चॅनेल 3 कडून विनंती वाचा |
ARSIZE_I_3 | इनपुट | 8 बिट | रीड चॅनेल 3 वरून बर्स्ट आकार वाचा |
ARADDR_I_3 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 3 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_3 | आउटपुट | — | रीड चॅनल 3 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_3 | आउटपुट | — | रीड चॅनल 3 वरून वैध डेटा वाचा |
RDATA_O_3 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 3 वरून डेटा वाचा |
RLAST_O_3 | आउटपुट | — | रीड चॅनल 3 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r3 | आउटपुट | — | चॅनल 3 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_4 | इनपुट | — | वाचा चॅनेल 4 कडून विनंती वाचा |
ARSIZE_I_4 | इनपुट | 8 बिट | रीड चॅनेल 4 वरून बर्स्ट आकार वाचा |
ARADDR_I_4 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 4 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_4 | आउटपुट | — | रीड चॅनल 4 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_4 | आउटपुट | — | रीड चॅनल 4 वरून वैध डेटा वाचा |
RDATA_O_4 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 4 वरून डेटा वाचा |
RLAST_O_4 | आउटपुट | — | रीड चॅनल 4 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r4 | आउटपुट | — | चॅनल 4 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_5 | इनपुट | — | वाचा चॅनेल 5 कडून विनंती वाचा |
ARSIZE_I_5 | इनपुट | 8 बिट | रीड चॅनेल 5 वरून बर्स्ट आकार वाचा |
ARADDR_I_5 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 5 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_5 | आउटपुट | — | रीड चॅनल 5 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_5 | आउटपुट | — | रीड चॅनल 5 वरून वैध डेटा वाचा |
RDATA_O_5 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 5 वरून डेटा वाचा |
RLAST_O_5 | आउटपुट | — | रीड चॅनल 5 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r5 | आउटपुट | — | चॅनल 5 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_6 | इनपुट | — | वाचा चॅनेल 6 कडून विनंती वाचा |
ARSIZE_I_6 | इनपुट | 8 बिट | रीड चॅनेल 6 वरून बर्स्ट आकार वाचा |
ARADDR_I_6 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 6 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_6 | आउटपुट | — | रीड चॅनल 6 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_6 | आउटपुट | — | रीड चॅनल 6 वरून वैध डेटा वाचा |
RDATA_O_6 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 6 वरून डेटा वाचा |
RLAST_O_6 | आउटपुट | — | रीड चॅनल 6 वरून फ्रेम सिग्नलचा शेवट वाचा |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
BUSER_O_r6 | आउटपुट | — | चॅनल 6 वाचण्यासाठी पूर्णता वाचा |
ARVALID_I_7 | इनपुट | — | वाचा चॅनेल 7 कडून विनंती वाचा |
ARSIZE_I_7 | इनपुट | 8 बिट | रीड चॅनेल 7 वरून बर्स्ट आकार वाचा |
ARADDR_I_7 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 7 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
ARREADY_O_7 | आउटपुट | — | रीड चॅनल 7 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
RVALID_O_7 | आउटपुट | — | रीड चॅनल 7 वरून वैध डेटा वाचा |
RDATA_O_7 | आउटपुट | [AXI_DATA_WIDTH-1 : 0] | रीड चॅनल 7 वरून डेटा वाचा |
RLAST_O_7 | आउटपुट | — | रीड चॅनल 7 वरून फ्रेम सिग्नलचा शेवट वाचा |
BUSER_O_r7 | आउटपुट | — | चॅनल 7 वाचण्यासाठी पूर्णता वाचा |
AWSIZE_I_0 | इनपुट | 8 बिट | लेखन चॅनेल 0 साठी बर्स्ट आकार लिहा |
WDATA_I_0 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 0 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_0 | इनपुट | — | चॅनेल 0 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_0 | इनपुट | — | लेखन चॅनेल 0 कडून विनंती लिहा |
AWADDR_I_0 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 0 वरून लिहायचे आहे |
AWREADY_O_0 | आउटपुट | — | राइट चॅनल 0 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_0 | आउटपुट | — | चॅनल 0 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_1 | इनपुट | 8 बिट | लेखन चॅनेल 1 साठी बर्स्ट आकार लिहा |
WDATA_I_1 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 1 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_1 | इनपुट | — | चॅनेल 1 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_1 | इनपुट | — | लेखन चॅनेल 1 कडून विनंती लिहा |
AWADDR_I_1 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 1 वरून लिहायचे आहे |
AWREADY_O_1 | आउटपुट | — | राइट चॅनल 1 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_1 | आउटपुट | — | चॅनल 1 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_2 | इनपुट | 8 बिट | लेखन चॅनेल 2 साठी बर्स्ट आकार लिहा |
WDATA_I_2 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 2 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_2 | इनपुट | — | चॅनेल 2 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_2 | इनपुट | — | लेखन चॅनेल 2 कडून विनंती लिहा |
AWADDR_I_2 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 2 वरून लिहायचे आहे |
AWREADY_O_2 | आउटपुट | — | राइट चॅनल 2 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_2 | आउटपुट | — | चॅनल 2 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_3 | इनपुट | 8 बिट | लेखन चॅनेल 3 साठी बर्स्ट आकार लिहा |
WDATA_I_3 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 3 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_3 | इनपुट | — | चॅनेल 3 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_3 | इनपुट | — | लेखन चॅनेल 3 कडून विनंती लिहा |
AWADDR_I_3 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 3 वरून लिहायचे आहे |
AWREADY_O_3 | आउटपुट | — | राइट चॅनल 3 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_3 | आउटपुट | — | चॅनल 3 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_4 | इनपुट | 8 बिट | लेखन चॅनेल 4 साठी बर्स्ट आकार लिहा |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
WDATA_I_4 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 4 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_4 | इनपुट | — | चॅनेल 4 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_4 | इनपुट | — | लेखन चॅनेल 4 कडून विनंती लिहा |
AWADDR_I_4 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 4 वरून लिहायचे आहे |
AWREADY_O_4 | आउटपुट | — | राइट चॅनल 4 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_4 | आउटपुट | — | चॅनल 4 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_5 | इनपुट | 8 बिट | लेखन चॅनेल 5 साठी बर्स्ट आकार लिहा |
WDATA_I_5 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 5 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_5 | इनपुट | — | चॅनेल 5 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_5 | इनपुट | — | लेखन चॅनेल 5 कडून विनंती लिहा |
AWADDR_I_5 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 5 वरून लिहायचे आहे |
AWREADY_O_5 | आउटपुट | — | राइट चॅनल 5 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_5 | आउटपुट | — | चॅनल 5 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_6 | इनपुट | 8 बिट | लेखन चॅनेल 6 साठी बर्स्ट आकार लिहा |
WDATA_I_6 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 6 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_6 | इनपुट | — | चॅनेल 6 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_6 | इनपुट | — | लेखन चॅनेल 6 कडून विनंती लिहा |
AWADDR_I_6 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 6 वरून लिहायचे आहे |
AWREADY_O_6 | आउटपुट | — | राइट चॅनल 6 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_6 | आउटपुट | — | चॅनल 6 लिहिण्यासाठी पूर्णता लिहा |
AWSIZE_I_7 | इनपुट | 8 बिट | लेखन चॅनेल 7 वरून बर्स्ट आकार लिहा |
WDATA_I_7 | इनपुट | [AXI_DATA_WIDTH-1:0] | चॅनल 7 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
WVALID_I_7 | इनपुट | — | चॅनेल 7 लिहिण्यासाठी वैध डेटा लिहा |
AWVALID_I_7 | इनपुट | — | लेखन चॅनेल 7 वरून विनंती लिहा |
AWADDR_I_7 | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर लेखन चॅनेल 7 वरून लिहायचे आहे |
AWREADY_O_7 | आउटपुट | — | राइट चॅनल 7 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
BUSER_O_7 | आउटपुट | — | चॅनल 7 लिहिण्यासाठी पूर्णता लिहा |
खालील तक्त्यामध्ये नेटिव्ह इंटरफेससाठी DDR AXI4 आर्बिटरचे इनपुट आणि आउटपुट पोर्ट सूचीबद्ध केले आहेत.
तक्ता 2-3. नेटिव्ह आर्बिटर इंटरफेससाठी इनपुट आणि आउटपुट पोर्ट
सिग्नल नाव | दिशा | रुंदी | वर्णन |
reset_i | इनपुट | — | डिझाइन करण्यासाठी सक्रिय कमी असिंक्रोनस रीसेट सिग्नल |
sys_clk_i | इनपुट | — | सिस्टम घड्याळ |
ddr_ctrl_ready_i | इनपुट | — | डीडीआर कंट्रोलरकडून तयार इनपुट सिग्नल प्राप्त करते |
r0_req_i | इनपुट | — | इनिशिएटर 0 ची विनंती वाचा |
r0_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r0_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 0 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r0_ack_o | आउटपुट | — | आरंभकर्ता 0 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
r0_data_valid_o | आउटपुट | — | रीड चॅनल 0 वरून वैध डेटा वाचा |
r0_done_o | आउटपुट | — | इनिशिएटर 0 साठी पूर्णता वाचा |
r1_req_i | इनपुट | — | इनिशिएटर 1 ची विनंती वाचा |
r1_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r1_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 1 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r1_ack_o | आउटपुट | — | आरंभकर्ता 1 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r1_data_valid_o | आउटपुट | — | रीड चॅनल 1 वरून वैध डेटा वाचा |
r1_done_o | आउटपुट | — | इनिशिएटर 1 साठी पूर्णता वाचा |
r2_req_i | इनपुट | — | इनिशिएटर 2 ची विनंती वाचा |
r2_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r2_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 2 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r2_ack_o | आउटपुट | — | आरंभकर्ता 2 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r2_data_valid_o | आउटपुट | — | रीड चॅनल 2 वरून वैध डेटा वाचा |
r2_done_o | आउटपुट | — | इनिशिएटर 2 साठी पूर्णता वाचा |
r3_req_i | इनपुट | — | इनिशिएटर 3 ची विनंती वाचा |
r3_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r3_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 3 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r3_ack_o | आउटपुट | — | आरंभकर्ता 3 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r3_data_valid_o | आउटपुट | — | रीड चॅनल 3 वरून वैध डेटा वाचा |
r3_done_o | आउटपुट | — | इनिशिएटर 3 साठी पूर्णता वाचा |
r4_req_i | इनपुट | — | इनिशिएटर 4 ची विनंती वाचा |
r4_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r4_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 4 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r4_ack_o | आउटपुट | — | आरंभकर्ता 4 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r4_data_valid_o | आउटपुट | — | रीड चॅनल 4 वरून वैध डेटा वाचा |
r4_done_o | आउटपुट | — | इनिशिएटर 4 साठी पूर्णता वाचा |
r5_req_i | इनपुट | — | इनिशिएटर 5 ची विनंती वाचा |
r5_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r5_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 5 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r5_ack_o | आउटपुट | — | आरंभकर्ता 5 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r5_data_valid_o | आउटपुट | — | रीड चॅनल 5 वरून वैध डेटा वाचा |
r5_done_o | आउटपुट | — | इनिशिएटर 5 साठी पूर्णता वाचा |
r6_req_i | इनपुट | — | इनिशिएटर 6 ची विनंती वाचा |
r6_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
r6_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 6 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r6_ack_o | आउटपुट | — | आरंभकर्ता 6 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r6_data_valid_o | आउटपुट | — | रीड चॅनल 6 वरून वैध डेटा वाचा |
r6_done_o | आउटपुट | — | इनिशिएटर 6 साठी पूर्णता वाचा |
r7_req_i | इनपुट | — | इनिशिएटर 7 ची विनंती वाचा |
r7_burst_size_i | इनपुट | 8 बिट | फट आकार वाचा |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
r7_rstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | रीड चॅनल 7 साठी डीडीआर पत्ता जिथून रिड सुरू करावे लागेल |
r7_ack_o | आउटपुट | — | आरंभकर्ता 7 कडून विनंती वाचण्याची आर्बिटर पोचपावती |
r7_data_valid_o | आउटपुट | — | रीड चॅनल 7 वरून वैध डेटा वाचा |
r7_done_o | आउटपुट | — | इनिशिएटर 7 साठी पूर्णता वाचा |
rdata_o | आउटपुट | [AXI_DATA_WIDTH – 1:0] | वाचन चॅनेलवरून व्हिडिओ डेटा आउटपुट |
w0_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w0_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 0 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w0_data_valid_i | इनपुट | — | चॅनेल 0 लिहिण्यासाठी वैध डेटा लिहा |
w0_req_i | इनपुट | — | आरंभकर्ता 0 कडून विनंती लिहा |
w0_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 0 वरून लिहायचे आहे |
w0_ack_o | आउटपुट | — | इनिशिएटर 0 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w0_done_o | आउटपुट | — | इनिशिएटर 0 ला पूर्णता लिहा |
w1_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w1_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 1 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w1_data_valid_i | इनपुट | — | चॅनेल 1 लिहिण्यासाठी वैध डेटा लिहा |
w1_req_i | इनपुट | — | आरंभकर्ता 1 कडून विनंती लिहा |
w1_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 1 वरून लिहायचे आहे |
w1_ack_o | आउटपुट | — | इनिशिएटर 1 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w1_done_o | आउटपुट | — | इनिशिएटर 1 ला पूर्णता लिहा |
w2_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w2_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 2 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w2_data_valid_i | इनपुट | — | चॅनेल 2 लिहिण्यासाठी वैध डेटा लिहा |
w2_req_i | इनपुट | — | आरंभकर्ता 2 कडून विनंती लिहा |
w2_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 2 वरून लिहायचे आहे |
w2_ack_o | आउटपुट | — | इनिशिएटर 2 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w2_done_o | आउटपुट | — | इनिशिएटर 2 ला पूर्णता लिहा |
w3_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w3_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 3 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w3_data_valid_i | इनपुट | — | चॅनेल 3 लिहिण्यासाठी वैध डेटा लिहा |
w3_req_i | इनपुट | — | आरंभकर्ता 3 कडून विनंती लिहा |
w3_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 3 वरून लिहायचे आहे |
w3_ack_o | आउटपुट | — | इनिशिएटर 3 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w3_done_o | आउटपुट | — | इनिशिएटर 3 ला पूर्णता लिहा |
w4_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w4_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 4 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w4_data_valid_i | इनपुट | — | चॅनेल 4 लिहिण्यासाठी वैध डेटा लिहा |
w4_req_i | इनपुट | — | आरंभकर्ता 4 कडून विनंती लिहा |
w4_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर लेखन चॅनेल 4 वरून लिहायचे आहे |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
w4_ack_o | आउटपुट | — | इनिशिएटर 4 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w4_done_o | आउटपुट | — | इनिशिएटर 4 ला पूर्णता लिहा |
w5_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w5_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 5 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w5_data_valid_i | इनपुट | — | चॅनेल 5 लिहिण्यासाठी वैध डेटा लिहा |
w5_req_i | इनपुट | — | आरंभकर्ता 5 कडून विनंती लिहा |
w5_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 5 वरून लिहायचे आहे |
w5_ack_o | आउटपुट | — | इनिशिएटर 5 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w5_done_o | आउटपुट | — | इनिशिएटर 5 ला पूर्णता लिहा |
w6_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w6_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 6 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w6_data_valid_i | इनपुट | — | चॅनेल 6 लिहिण्यासाठी वैध डेटा लिहा |
w6_req_i | इनपुट | — | आरंभकर्ता 6 कडून विनंती लिहा |
w6_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 6 वरून लिहायचे आहे |
w6_ack_o | आउटपुट | — | इनिशिएटर 6 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w6_done_o | आउटपुट | — | इनिशिएटर 6 ला पूर्णता लिहा |
w7_burst_size_i | इनपुट | 8 बिट | फट आकार लिहा |
w7_data_i | इनपुट | [AXI_DATA_WIDTH – 1:0] | चॅनल 7 लिहिण्यासाठी व्हिडिओ डेटा इनपुट |
w7_data_valid_i | इनपुट | — | चॅनेल 7 लिहिण्यासाठी वैध डेटा लिहा |
w7_req_i | इनपुट | — | आरंभकर्ता 7 कडून विनंती लिहा |
w7_wstart_addr_i | इनपुट | [AXI_ADDR_WIDTH – 1:0] | DDR पत्ता ज्यावर राईट चॅनल 7 वरून लिहायचे आहे |
w7_ack_o | आउटपुट | — | इनिशिएटर 7 कडून विनंती लिहिण्याची आर्बिटर पोचपावती |
w7_done_o | आउटपुट | — | इनिशिएटर 7 ला पूर्णता लिहा |
AXI I/F सिग्नल | |||
पत्ता चॅनेल वाचा | |||
arid_o | आउटपुट | [AXI_ID_WIDTH – 1:0] | पत्ता आयडी वाचा. ओळख tag सिग्नलच्या वाचन पत्त्याच्या गटासाठी. |
araddr_o | आउटपुट | [AXI_ADDR_WIDTH – 1:0] | पत्ता वाचा. रीड बर्स्ट व्यवहाराचा प्रारंभिक पत्ता प्रदान करते.
फक्त फटचा प्रारंभ पत्ता प्रदान केला आहे. |
arlen_o | आउटपुट | [३१:२८] | फट लांबी. बर्स्टमध्ये हस्तांतरणाची अचूक संख्या प्रदान करते. ही माहिती पत्त्याशी संबंधित डेटा ट्रान्सफरची संख्या निर्धारित करते. |
arsize_o | आउटपुट | [३१:२८] | फट आकार. स्फोटातील प्रत्येक हस्तांतरणाचा आकार. |
arburst_o | आउटपुट | [३१:२८] | फट प्रकार. आकाराच्या माहितीसह, बर्स्टमधील प्रत्येक हस्तांतरणासाठी पत्ता कसा मोजला जातो याचे तपशील.
2'b01 वर निश्चित केले à वाढीव पत्ता बर्स्ट. |
arlock_o | आउटपुट | [३१:२८] | लॉक प्रकार. हस्तांतरणाच्या अणू वैशिष्ट्यांबद्दल अतिरिक्त माहिती प्रदान करते.
2'b00 à सामान्य प्रवेशासाठी निश्चित. |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
arcache_o | आउटपुट | [३१:२८] | कॅशे प्रकार. हस्तांतरणाच्या कॅशे करण्यायोग्य वैशिष्ट्यांबद्दल अतिरिक्त माहिती प्रदान करते.
4'b0000 à नॉन-कॅश करण्यायोग्य आणि नॉन-बफर करण्यायोग्य वर निश्चित. |
arprot_o | आउटपुट | [३१:२८] | संरक्षण प्रकार. व्यवहारासाठी संरक्षण युनिट माहिती प्रदान करते. 3'b000 à सामान्य, सुरक्षित डेटा प्रवेश निश्चित केले. |
arvalid_o | आउटपुट | — | वाचा पत्ता वैध आहे. उच्च असताना, वाचलेला पत्ता आणि नियंत्रण माहिती वैध असते आणि जोपर्यंत पत्ता मान्य करत नाही तोपर्यंत उच्च राहतो.
1 = पत्ता आणि नियंत्रण माहिती वैध 0 = पत्ता आणि नियंत्रण माहिती वैध नाही |
arready_o | इनपुट | — | वाचा पत्ता तयार. लक्ष्य पत्ता आणि संबंधित नियंत्रण सिग्नल स्वीकारण्यास तयार आहे.
1 = लक्ष्य तयार 0 = लक्ष्य तयार नाही |
डेटा चॅनेल वाचा | |||
सुटका | इनपुट | [AXI_ID_WIDTH – 1:0] | आयडी वाचा tag. आयडी tag सिग्नलच्या वाचलेल्या डेटा गटाचा. रिड व्हॅल्यू हे टार्गेटद्वारे व्युत्पन्न केले जाते आणि ते रिड व्यवहाराच्या रिड व्हॅल्यूशी जुळले पाहिजे ज्याला तो प्रतिसाद देत आहे. |
rdata | इनपुट | [AXI_DATA_WIDTH – 1:0] | डेटा वाचा |
rresp | इनपुट | [३१:२८] | प्रतिसाद वाचा.
वाचन हस्तांतरणाची स्थिती. OKAY, EXOKAY, SLVERR, आणि DECERR हे अनुमत प्रतिसाद आहेत. |
पहिला | इनपुट | — | शेवटचे वाचा.
रीड बर्स्टमध्ये शेवटचे हस्तांतरण. |
rvalid | इनपुट | — | वैध वाचा. आवश्यक वाचन डेटा उपलब्ध आहे आणि वाचन हस्तांतरण पूर्ण होऊ शकते.
1 = वाचा डेटा उपलब्ध 0 = वाचा डेटा उपलब्ध नाही |
तयार | आउटपुट | — | तयार वाचा. आरंभकर्ता वाचलेला डेटा आणि प्रतिसाद माहिती स्वीकारू शकतो.
1= आरंभकर्ता तयार 0 = आरंभकर्ता तयार नाही |
चॅनेलचा पत्ता लिहा | |||
चपळ | आउटपुट | [AXI_ID_WIDTH – 1:0] | पत्ता आयडी लिहा. ओळख tag संकेतांच्या पत्त्याच्या गटासाठी. |
awaddr | आउटपुट | [AXI_ADDR_WIDTH – 1:0] | पत्ता लिहा. राईट बर्स्ट व्यवहारात प्रथम हस्तांतरणाचा पत्ता प्रदान करते. संबंधित नियंत्रण सिग्नलचा वापर फटमधील उर्वरित हस्तांतरणांचे पत्ते निर्धारित करण्यासाठी केला जातो. |
awlen | आउटपुट | [३१:२८] | फट लांबी. बर्स्टमध्ये हस्तांतरणाची अचूक संख्या प्रदान करते. ही माहिती पत्त्याशी संबंधित डेटा ट्रान्सफरची संख्या निर्धारित करते. |
awsize | आउटपुट | [३१:२८] | फट आकार. स्फोटातील प्रत्येक हस्तांतरणाचा आकार. बाइट लेन स्ट्रोब नेमके कोणते बाइट लेन अपडेट करायचे ते दर्शवतात. |
awburst | आउटपुट | [३१:२८] | फट प्रकार. आकाराच्या माहितीसह, बर्स्टमधील प्रत्येक हस्तांतरणासाठी पत्ता कसा मोजला जातो याचे तपशील.
2'b01 वर निश्चित केले à वाढीव पत्ता बर्स्ट. |
………..चालू | |||
सिग्नल नाव | दिशा | रुंदी | वर्णन |
awlock | आउटपुट | [३१:२८] | लॉक प्रकार. हस्तांतरणाच्या अणू वैशिष्ट्यांबद्दल अतिरिक्त माहिती प्रदान करते.
2'b00 à सामान्य प्रवेशासाठी निश्चित. |
awcache | आउटपुट | [३१:२८] | कॅशे प्रकार. व्यवहाराची बफर करण्यायोग्य, कॅशे करण्यायोग्य, लेखन-माध्यमातून, परत लिहिणे आणि वाटप गुणधर्म दर्शविते.
4'b0000 à नॉन-कॅश करण्यायोग्य आणि नॉन-बफर करण्यायोग्य वर निश्चित. |
awprot | आउटपुट | [३१:२८] | संरक्षण प्रकार. व्यवहाराची सामान्य, विशेषाधिकार किंवा सुरक्षित संरक्षण पातळी दर्शवते आणि व्यवहार डेटा प्रवेश आहे की सूचना प्रवेश आहे. 3'b000 à सामान्य, सुरक्षित डेटा प्रवेश निश्चित केले. |
अवैध | आउटपुट | — | पत्ता वैध लिहा. सूचित करते की वैध लेखन पत्ता आणि नियंत्रण माहिती उपलब्ध आहे.
1 = पत्ता आणि नियंत्रण माहिती उपलब्ध 0 = पत्ता आणि नियंत्रण माहिती उपलब्ध नाही. पत्ता आणि नियंत्रण माहिती जोपर्यंत पत्ता मान्य करत नाही तोपर्यंत स्थिर राहते. |
आधीच | इनपुट | — | पत्ता तयार लिहा. लक्ष्य पत्ता आणि संबंधित नियंत्रण सिग्नल स्वीकारण्यास तयार असल्याचे सूचित करते.
1 = लक्ष्य तयार 0 = लक्ष्य तयार नाही |
डेटा चॅनेल लिहा | |||
wdata | आउटपुट | [AXI_DATA_WIDTH – 1:0] | डेटा लिहा |
wstrb | आउटपुट | [AXI_DATA_WIDTH – 8:0] | स्ट्रोब लिहा. हे सिग्नल मेमरीमध्ये कोणते बाइट लेन अपडेट करायचे ते सूचित करते. राइट डेटा बसच्या प्रत्येक आठ बिट्ससाठी एक लेखन स्ट्रोब आहे. |
wlast | आउटपुट | — | शेवटचे लिहा. राइट बर्स्टमध्ये शेवटचे हस्तांतरण. |
wvalid | आउटपुट | — | वैध लिहा. वैध लेखन डेटा आणि स्ट्रोब उपलब्ध आहेत. 1 = लिहा डेटा आणि स्ट्रोब उपलब्ध
0 = डेटा लिहा आणि स्ट्रोब उपलब्ध नाहीत |
तयार | इनपुट | — | तयार लिहा. लक्ष्य लेखन डेटा स्वीकारू शकतो. 1 = लक्ष्य तयार
0 = लक्ष्य तयार नाही |
प्रतिसाद चॅनेल लिहा | |||
बोली | इनपुट | [AXI_ID_WIDTH – 1:0] | प्रतिसाद आयडी. ओळख tag लेखन प्रतिसाद. बोली मूल्य हे लेखन व्यवहाराच्या अविड मूल्याशी जुळले पाहिजे ज्याला लक्ष्य प्रतिसाद देत आहे. |
bresp | इनपुट | [३१:२८] | प्रतिसाद लिहा. लेखन व्यवहाराची स्थिती. स्वीकार्य प्रतिसाद OKAY, EXOKAY, SLVERR आणि DECERR आहेत. |
bvalid | इनपुट | — | प्रतिसाद वैध लिहा. वैध लेखन प्रतिसाद उपलब्ध आहे. 1 = प्रतिसाद लिहा उपलब्ध
0 = प्रतिसाद लिहा उपलब्ध नाही |
भाकरी | आउटपुट | — | प्रतिसाद तयार. आरंभकर्ता प्रतिसाद माहिती स्वीकारू शकतो.
1 = आरंभकर्ता तयार 0 = आरंभकर्ता तयार नाही |
वेळेचे आरेखन (एक प्रश्न विचारा)
हा विभाग DDR_AXI4_Arbiter टाइमिंग डायग्रामवर चर्चा करतो. खालील आकडे वाचन आणि लेखन विनंती इनपुटचे कनेक्शन, मेमरी पत्ता प्रारंभ करणे, बाह्य आरंभकाकडून इनपुट लिहिणे, पावती वाचा किंवा लिहा आणि आर्बिटरने दिलेले पूर्ण इनपुट वाचणे किंवा लिहिणे दर्शविते.
आकृती 3-1. AXI4 इंटरफेसद्वारे लेखन/वाचनात वापरल्या जाणार्या सिग्नलसाठी टाइमिंग डायग्राम
टेस्टबेंच (एक प्रश्न विचारा)
DDR_AXI4_Arbiter ची पडताळणी आणि चाचणी करण्यासाठी युनिफाइड टेस्टबेंचचा वापर केला जातो ज्याला यूजर टेस्टबेंच म्हणतात. DDR_AXI4_Arbiter IP ची कार्यक्षमता तपासण्यासाठी Testbench प्रदान केले आहे. हे टेस्टबेंच बस इंटरफेस कॉन्फिगरेशनसह दोन रीड चॅनेल आणि दोन लेखन चॅनेलसाठी कार्य करते.
सिम्युलेशन (एक प्रश्न विचारा)
टेस्टबेंच वापरून कोरचे अनुकरण कसे करायचे याचे खालील चरण वर्णन करतात:
- Libero® SoC कॅटलॉग टॅब उघडा, सोल्यूशन्स-व्हिडिओ विस्तृत करा, DDR_AXI4_Arbiter वर डबल-क्लिक करा आणि नंतर ओके क्लिक करा. आयपीशी संबंधित कागदपत्रे दस्तऐवजीकरण अंतर्गत सूचीबद्ध आहेत. महत्त्वाचे: जर तुम्हाला कॅटलॉग टॅब दिसत नसेल, तर त्यावर नेव्हिगेट करा View > विंडोज मेनू आणि ते दृश्यमान करण्यासाठी कॅटलॉग क्लिक करा.
आकृती 4-1. Libero SoC कॅटलॉगमध्ये DDR_AXI4_Arbiter IP Core
खाली दर्शविल्याप्रमाणे घटक विंडो तयार करा. ओके क्लिक करा. नाव DDR_AXI4_ARBITER_PF_C0 असल्याची खात्री करा.
आकृती 4-2. घटक तयार करा
2 रीड चॅनेल, 2 राइट चॅनेलसाठी आयपी कॉन्फिगर करा आणि खालील आकृतीत दाखवल्याप्रमाणे बस इंटरफेस निवडा आणि आयपी तयार करण्यासाठी ओके क्लिक करा.
आकृती 4-3. कॉन्फिगरेशन
उत्तेजक पदानुक्रम टॅबवर, टेस्टबेंच (DDR_AXI4_ARBITER_PF_tb.v) निवडा, उजवे क्लिक करा आणि नंतर सिम्युलेट प्री-सिंथ डिझाइन > इंटरएक्टिव्हली उघडा क्लिक करा.
महत्त्वाचे: तुम्हाला उत्तेजक पदानुक्रम टॅब दिसत नसल्यास, येथे नेव्हिगेट करा View > Windows मेनू आणि ते दृश्यमान करण्यासाठी Stimulus Hierarchy वर क्लिक करा.
आकृती 4-4. पूर्व-संश्लेषण डिझाइनचे अनुकरण करणेमॉडेलसिम टेस्टबेंचसह उघडते file, खालील आकृतीत दर्शविल्याप्रमाणे.
आकृती 4-5. मॉडेलसिम सिम्युलेशन विंडो
महत्त्वाचे: .do मध्ये निर्दिष्ट केलेल्या रनटाइम मर्यादेमुळे सिम्युलेशनमध्ये व्यत्यय येत असल्यास file, सिम्युलेशन पूर्ण करण्यासाठी run -all कमांड वापरा.
पुनरावृत्ती इतिहास (एक प्रश्न विचारा)
पुनरावृत्ती इतिहास दस्तऐवजात लागू केलेल्या बदलांचे वर्णन करतो. सर्वात वर्तमान प्रकाशनापासून सुरू होणारे बदल पुनरावृत्तीद्वारे सूचीबद्ध केले जातात.
तक्ता 5-1. पुनरावृत्ती इतिहास
उजळणी | तारीख | वर्णन |
A | 04/2023 | दस्तऐवजाच्या पुनरावृत्ती A मधील बदलांची यादी खालीलप्रमाणे आहे:
• दस्तऐवज मायक्रोचिप टेम्प्लेटवर स्थलांतरित केले. • 00004976 वरून दस्तऐवज क्रमांक DS50200950A वर अपडेट केला. • जोडले २.३.१. टेस्टबेंच. |
2.0 | — | दस्तऐवजाच्या पुनरावृत्ती 2.0 मधील बदलांची यादी खालीलप्रमाणे आहे:
• जोडले आकृती 1-2. • जोडले तक्ता 2-2. • मध्ये काही इनपुट आणि आउटपुट सिग्नल नावांची नावे अपडेट केली तक्ता 2-2. |
1.0 | — | प्रारंभिक प्रकाशन. |
मायक्रोचिप एफपीजीए सपोर्ट (एक प्रश्न विचारा)
मायक्रोचिप एफपीजीए उत्पादने समूह ग्राहक सेवा, ग्राहक तांत्रिक सहाय्य केंद्र, ए यासह विविध समर्थन सेवांसह त्याच्या उत्पादनांचे समर्थन करतो webसाइट आणि जगभरातील विक्री कार्यालये. ग्राहकांना सपोर्टशी संपर्क साधण्यापूर्वी मायक्रोचिप ऑनलाइन संसाधनांना भेट देण्याची सूचना केली जाते कारण त्यांच्या प्रश्नांची उत्तरे आधीच दिली गेली असण्याची शक्यता आहे. च्या माध्यमातून तांत्रिक सहाय्य केंद्राशी संपर्क साधा webwww.microchip.com/support येथे साइट. FPGA डिव्हाइस भाग क्रमांकाचा उल्लेख करा, योग्य केस श्रेणी निवडा आणि डिझाइन अपलोड करा files तांत्रिक समर्थन केस तयार करताना. गैर-तांत्रिक उत्पादन समर्थनासाठी ग्राहक सेवेशी संपर्क साधा, जसे की उत्पादनाची किंमत, उत्पादन अपग्रेड, अद्यतनित माहिती, ऑर्डर स्थिती आणि अधिकृतता.
- उत्तर अमेरिकेतून, 800.262.1060 वर कॉल करा
- उर्वरित जगातून, 650.318.4460 वर कॉल करा
- फॅक्स, जगातील कोठूनही, 650.318.8044
मायक्रोचिप माहिती (एक प्रश्न विचारा)
मायक्रोचिप Webसाइट (एक प्रश्न विचारा)
मायक्रोचिप आमच्याद्वारे ऑनलाइन समर्थन प्रदान करते webयेथे साइट www.microchip.com/. या webसाइट तयार करण्यासाठी वापरली जाते files आणि ग्राहकांना सहज उपलब्ध असलेली माहिती. उपलब्ध असलेल्या काही सामग्रीमध्ये हे समाविष्ट आहे:
- उत्पादन समर्थन - डेटाशीट्स आणि इरेटा, ऍप्लिकेशन नोट्स आणि एसample प्रोग्राम्स, डिझाइन संसाधने, वापरकर्त्याचे मार्गदर्शक आणि हार्डवेअर समर्थन दस्तऐवज, नवीनतम सॉफ्टवेअर प्रकाशन आणि संग्रहित सॉफ्टवेअर
- सामान्य तांत्रिक सहाय्य – वारंवार विचारले जाणारे प्रश्न (FAQ), तांत्रिक समर्थन विनंत्या, ऑनलाइन चर्चा गट, मायक्रोचिप डिझाइन भागीदार कार्यक्रम सदस्य सूची
- मायक्रोचिपचा व्यवसाय – उत्पादन निवडक आणि ऑर्डरिंग मार्गदर्शक, नवीनतम मायक्रोचिप प्रेस रिलीज, सेमिनार आणि कार्यक्रमांची सूची, मायक्रोचिप विक्री कार्यालयांची सूची, वितरक आणि कारखाना प्रतिनिधी
उत्पादन बदल सूचना सेवा (एक प्रश्न विचारा)
मायक्रोचिपची उत्पादन बदल सूचना सेवा ग्राहकांना मायक्रोचिप उत्पादनांवर अद्ययावत ठेवण्यास मदत करते. जेव्हा जेव्हा बदल, अद्यतने, पुनरावृत्ती किंवा विशिष्ट उत्पादन कुटुंबाशी संबंधित किंवा स्वारस्य असलेल्या विकास साधनाशी संबंधित त्रुटी असतील तेव्हा सदस्यांना ईमेल सूचना प्राप्त होतील. नोंदणी करण्यासाठी, येथे जा www.microchip.com/pcn आणि नोंदणी सूचनांचे अनुसरण करा.
ग्राहक समर्थन (एक प्रश्न विचारा)
मायक्रोचिप उत्पादनांचे वापरकर्ते अनेक माध्यमांद्वारे सहाय्य प्राप्त करू शकतात:
- वितरक किंवा प्रतिनिधी
- स्थानिक विक्री कार्यालय
- एम्बेडेड सोल्युशन्स इंजिनियर (ईएसई)
- तांत्रिक सहाय्य
समर्थनासाठी ग्राहकांनी त्यांच्या वितरक, प्रतिनिधी किंवा ESE शी संपर्क साधावा. ग्राहकांच्या मदतीसाठी स्थानिक विक्री कार्यालये देखील उपलब्ध आहेत. या दस्तऐवजात विक्री कार्यालये आणि स्थानांची सूची समाविष्ट केली आहे. च्या माध्यमातून तांत्रिक सहाय्य उपलब्ध आहे webयेथे साइट: www.microchip.com/support.
मायक्रोचिप कोड प्रोटेक्शन फीचर बनवते (एक प्रश्न विचारा)
मायक्रोचिप उत्पादनांवरील कोड संरक्षण वैशिष्ट्याचे खालील तपशील लक्षात घ्या:
- मायक्रोचिप उत्पादने त्यांच्या विशिष्ट मायक्रोचिप डेटा शीटमध्ये समाविष्ट असलेल्या वैशिष्ट्यांची पूर्तता करतात.
- मायक्रोचिपचा असा विश्वास आहे की त्याच्या उत्पादनांचे कुटुंब इच्छित पद्धतीने, ऑपरेटिंग वैशिष्ट्यांमध्ये आणि सामान्य परिस्थितीत वापरल्यास सुरक्षित आहे.
- मायक्रोचिप त्याच्या बौद्धिक संपदा अधिकारांचे मूल्य आणि आक्रमकपणे संरक्षण करते. मायक्रोचिप उत्पादनाच्या कोड संरक्षण वैशिष्ट्यांचे उल्लंघन करण्याचा प्रयत्न करणे कठोरपणे प्रतिबंधित आहे आणि डिजिटल मिलेनियम कॉपीराइट कायद्याचे उल्लंघन करू शकते.
- मायक्रोचिप किंवा इतर कोणताही सेमीकंडक्टर निर्माता त्याच्या कोडच्या सुरक्षिततेची हमी देऊ शकत नाही. कोड संरक्षणाचा अर्थ असा नाही की आम्ही उत्पादन "अटूट" असल्याची हमी देत आहोत. कोड संरक्षण सतत विकसित होत आहे. मायक्रोचिप आमच्या उत्पादनांची कोड संरक्षण वैशिष्ट्ये सतत सुधारण्यासाठी वचनबद्ध आहे.
कायदेशीर सूचना (एक प्रश्न विचारा)
हे प्रकाशन आणि यातील माहिती केवळ मायक्रोचिप उत्पादनांसह वापरली जाऊ शकते, ज्यामध्ये तुमच्या अनुप्रयोगासह मायक्रोचिप उत्पादनांची रचना, चाचणी आणि एकत्रीकरण समाविष्ट आहे. या माहितीचा इतर कोणत्याही प्रकारे वापर या अटींचे उल्लंघन करते. डिव्हाइस अॅप्लिकेशन्सशी संबंधित माहिती केवळ तुमच्या सोयीसाठी प्रदान केली जाते आणि ती अपडेट्सद्वारे बदलली जाऊ शकते. तुमचा अर्ज तुमच्या वैशिष्ट्यांची पूर्तता करतो याची खात्री करणे ही तुमची जबाबदारी आहे. अतिरिक्त समर्थनासाठी तुमच्या स्थानिक मायक्रोचिप विक्री कार्यालयाशी संपर्क साधा किंवा येथे अतिरिक्त समर्थन मिळवा www.microchip.com/en-us/support/design-help/ क्लायंट-सपोर्ट-सेवा. ही माहिती मायक्रोचिप द्वारे "जशी आहे तशी" प्रदान केली जाते. MICROCHIP कोणत्याही प्रकारचे कोणतेही प्रतिनिधित्व किंवा हमी देत नाही मग ते व्यक्त किंवा निहित, लिखित किंवा मौखिक, वैधानिक किंवा अन्यथा, माहितीशी संबंधित परंतु मर्यादित न करता, मर्यादित नाही विशिष्ट हेतूसाठी योग्यता आणि योग्यता, किंवा हमी त्याची स्थिती, गुणवत्ता किंवा कार्यप्रदर्शन यांच्याशी संबंधित. कोणत्याही परिस्थितीत, कोणत्याही अप्रत्यक्ष, विशेष, दंडात्मक, आकस्मिक किंवा परिणामी नुकसान, नुकसान, खर्च किंवा कोणत्याही प्रकारच्या खर्चासाठी मायक्रोचिप जबाबदार राहणार नाही. मायक्रोचिपचा सल्ला देण्यात आला आहे संभाव्यता किंवा नुकसान अंदाजे आहेत? कायद्याने परवानगी दिलेल्या पूर्ण मर्यादेपर्यंत, माहितीशी संबंधित किंवा तिच्या वापराशी संबंधित कोणत्याही प्रकारे सर्व दाव्यांवर मायक्रोचिपची संपूर्ण उत्तरदायित्व फीच्या संख्येपेक्षा जास्त होणार नाही, जर काही असेल तर फॉर्मेशन. लाइफ सपोर्ट आणि/किंवा सुरक्षा ऍप्लिकेशन्समध्ये मायक्रोचिप उपकरणांचा वापर पूर्णपणे खरेदीदाराच्या जोखमीवर आहे आणि खरेदीदार अशा वापरामुळे होणारे कोणतेही आणि सर्व नुकसान, दावे, दावे किंवा खर्चापासून निरुपद्रवी मायक्रोचिपचा बचाव, नुकसानभरपाई आणि ठेवण्यास सहमती देतो. कोणत्याही मायक्रोचिप बौद्धिक संपदा अधिकारांतर्गत कोणताही परवाना स्पष्टपणे किंवा अन्यथा सांगितल्याशिवाय दिला जात नाही.
ट्रेडमार्क (एक प्रश्न विचारा)
मायक्रोचिपचे नाव आणि लोगो, मायक्रोचिप लोगो, Adaptec, AVR, AVR लोगो, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, MACHLX, MAXLEX, लिंक MediaLB, megaAVR, Microsemi, Microsemi लोगो, MOST, MOST लोगो, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 लोगो, PolarFire, Prochip डिझायनर, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SST, SST, Logo Logo , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron आणि XMEGA हे यूएसए आणि इतर देशांमध्ये मायक्रोचिप टेक्नॉलॉजी इनकॉर्पोरेटेडचे नोंदणीकृत ट्रेडमार्क आहेत. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus Smart Logo, Quii, Qui, 1. SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime आणि ZL हे मायक्रोचिप टेक्नॉलॉजीचे नोंदणीकृत ट्रेडमार्क आहेत यूएसए संलग्न की सप्रेशन, AKS, अॅनालॉग-फॉर-द-डिजिटल एज, एनी कॅपेसिटर, एनीओ स्वीचिंग, एनालॉग , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, डायनॅमिक एव्हरेज मॅचिंग, DAM, ECAN, एस्प्रेसो TXNUMXGTREC, IBM, ECAN, एस्प्रेसो TXNUMXSQDREM, GYM सीरियल प्रोग्रामिंग, ICSP, INICnet, इंटेलिजेंट पॅरललिंग, इंटेलिमोस, इंटर-चिप कनेक्टिव्हिटी, जिटरब्लॉकर, नॉब-ऑन-डिस्प्ले, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB प्रमाणित लोगो, MPLIB, MPLINK, MultiTRAK, NetDetach, सर्वज्ञ कोड जनरेशन, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, RIPSARTG, RIPSARTAX, BLOCK, RIPREX ial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, Synchrophy, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VeriBYPHY, व्हेक्टर ViewSpan, WiperLock, XpressConnect, आणि ZENA हे यूएसए आणि इतर देशांमध्ये अंतर्भूत मायक्रोचिप तंत्रज्ञानाचे ट्रेडमार्क आहेत. SQTP हे मायक्रोचिप टेक्नॉलॉजीचे एक सर्व्हिस मार्क आहे जे यूएसए मध्ये अंतर्भूत केले गेले आहे Adaptec लोगो, फ्रिक्वेन्सी ऑन डिमांड, सिलिकॉन स्टोरेज टेक्नॉलॉजी आणि Symmcom हे इतर देशांमध्ये मायक्रोचिप टेक्नॉलॉजी इंक. चे नोंदणीकृत ट्रेडमार्क आहेत. GestIC हा मायक्रोचिप टेक्नॉलॉजी जर्मनी II GmbH & Co. KG चा नोंदणीकृत ट्रेडमार्क आहे, जो इतर देशांतील Microchip Technology Inc. ची उपकंपनी आहे. येथे नमूद केलेले इतर सर्व ट्रेडमार्क त्यांच्या संबंधित कंपन्यांची मालमत्ता आहेत. © 2023, Microchip Technology Incorporated आणि त्याच्या उपकंपन्या. सर्व हक्क राखीव.
ISBN: 978-1-6683-2302-1 क्वालिटी मॅनेजमेंट सिस्टीम (एक प्रश्न विचारा) मायक्रोचिपच्या क्वालिटी मॅनेजमेंट सिस्टम्सच्या माहितीसाठी, कृपया भेट द्या www.microchip.com/quality.
जगभरातील विक्री आणि सेवा
अमेरिका | आशिया/पॅसिफिक | आशिया/पॅसिफिक | युरोप |
कॉर्पोरेट कार्यालय
2355 वेस्ट चँडलर Blvd. चांडलर, AZ 85224-6199 दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० तांत्रिक समर्थन: www.microchip.com/support Web पत्ता: www.microchip.com अटलांटा दुलुथ, जी.ए दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० ऑस्टिन, TX दूरध्वनी: ५७४-५३७-८९०० बोस्टन Westborough, MA दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० शिकागो इटास्का, आयएल दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० डॅलस अॅडिसन, टीएक्स दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० डेट्रॉईट नोव्ही, एमआय दूरध्वनी: ५७४-५३७-८९०० ह्यूस्टन, TX दूरध्वनी: ५७४-५३७-८९०० इंडियानापोलिस Noblesville, IN Tel: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० दूरध्वनी: ५७४-५३७-८९०० लॉस एंजेलिस मिशन व्हिएजो, CA दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० दूरध्वनी: ५७४-५३७-८९०० रॅले, एनसी दूरध्वनी: ५७४-५३७-८९०० न्यूयॉर्क, NY दूरध्वनी: ५७४-५३७-८९०० सॅन जोस, CA दूरध्वनी: ५७४-५३७-८९०० दूरध्वनी: ५७४-५३७-८९०० कॅनडा - टोरोंटो दूरध्वनी: ५७४-५३७-८९०० फॅक्स: ५७४-५३७-८९०० |
ऑस्ट्रेलिया - सिडनी
दूरध्वनी: 61-2-9868-6733 चीन - बीजिंग दूरध्वनी: 86-10-8569-7000 चीन - चेंगडू दूरध्वनी: 86-28-8665-5511 चीन - चोंगकिंग दूरध्वनी: 86-23-8980-9588 चीन - डोंगगुआन दूरध्वनी: 86-769-8702-9880 चीन - ग्वांगझू दूरध्वनी: 86-20-8755-8029 चीन - हांगझोऊ दूरध्वनी: 86-571-8792-8115 चीन - हाँगकाँग SAR दूरध्वनी: ८८६-३-५५०८१३७ चीन - नानजिंग दूरध्वनी: 86-25-8473-2460 चीन - किंगदाओ दूरध्वनी: 86-532-8502-7355 चीन - शांघाय दूरध्वनी: 86-21-3326-8000 चीन - शेनयांग दूरध्वनी: 86-24-2334-2829 चीन - शेन्झेन दूरध्वनी: 86-755-8864-2200 चीन - सुझोऊ दूरध्वनी: 86-186-6233-1526 चीन - वुहान दूरध्वनी: 86-27-5980-5300 चीन - शियान दूरध्वनी: 86-29-8833-7252 चीन - झियामेन दूरध्वनी: ८८६-३-५५०८१३७ चीन - झुहाई दूरध्वनी: ८८६-३-५५०८१३७ |
भारत - बंगलोर
दूरध्वनी: 91-80-3090-4444 भारत - नवी दिल्ली दूरध्वनी: 91-11-4160-8631 भारत - पुणे दूरध्वनी: 91-20-4121-0141 जपान – ओसाका दूरध्वनी: 81-6-6152-7160 जपान – टोकियो दूरध्वनी: ८१-३-६८८०- ३७७० कोरिया - डेगू दूरध्वनी: 82-53-744-4301 कोरिया - सोल दूरध्वनी: 82-2-554-7200 मलेशिया - क्वालालंपूर दूरध्वनी: 60-3-7651-7906 मलेशिया - पेनांग दूरध्वनी: 60-4-227-8870 फिलीपिन्स - मनिला दूरध्वनी: 63-2-634-9065 सिंगापूर दूरध्वनी: ८८६-३-५५०८१३७ तैवान - हसीन चू दूरध्वनी: 886-3-577-8366 तैवान - काओशुंग दूरध्वनी: 886-7-213-7830 तैवान – तैपेई दूरध्वनी: 886-2-2508-8600 थायलंड - बँकॉक दूरध्वनी: 66-2-694-1351 व्हिएतनाम - हो ची मिन्ह दूरध्वनी: 84-28-5448-2100 |
ऑस्ट्रिया - वेल्स
दूरध्वनी: 43-7242-2244-39 फॅक्स: ८८६-२-२९९५-६६४९ डेन्मार्क - कोपनहेगन दूरध्वनी: ८८६-३-५५०८१३७ फॅक्स: ८८६-३-५५०८१३१ फिनलंड - एस्पू दूरध्वनी: 358-9-4520-820 फ्रान्स - पॅरिस Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 जर्मनी - गार्चिंग दूरध्वनी: ८८६-३-५५०८१३७ जर्मनी - हान दूरध्वनी: ८८६-३-५५०८१३७ जर्मनी - हेलब्रॉन दूरध्वनी: ८८६-३-५५०८१३७ जर्मनी - कार्लस्रुहे दूरध्वनी: ८८६-३-५५०८१३७ जर्मनी - म्युनिक Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 जर्मनी - रोझेनहाइम दूरध्वनी: 49-8031-354-560 इस्रायल - रानाना दूरध्वनी: 972-9-744-7705 इटली - मिलान दूरध्वनी: ८८६-३-५५०८१३७ फॅक्स: ८८६-३-५५०८१३१ इटली - पाडोवा दूरध्वनी: ८८६-३-५५०८१३७ नेदरलँड्स - ड्रुनेन दूरध्वनी: ८८६-३-५५०८१३७ फॅक्स: ८८६-३-५५०८१३१ नॉर्वे - ट्रॉन्डहाइम दूरध्वनी: ०२१-६३१९६४७ पोलंड - वॉर्सा दूरध्वनी: ८८६-३-५५०८१३७ रोमानिया - बुखारेस्ट Tel: 40-21-407-87-50 स्पेन - माद्रिद Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 स्वीडन - गोटेनबर्ग Tel: 46-31-704-60-40 स्वीडन - स्टॉकहोम दूरध्वनी: 46-8-5090-4654 यूके - वोकिंगहॅम दूरध्वनी: 44-118-921-5800 फॅक्स: ८८६-२-२९९५-६६४९ |
© 2023 Microchip Technology Inc. आणि त्याच्या सहाय्यक कंपन्या
कागदपत्रे / संसाधने
![]() |
मायक्रोचिप DDR AXI4 आर्बिटर [pdf] वापरकर्ता मार्गदर्शक DDR AXI4 आर्बिटर, DDR AXI4, आर्बिटर |