ASMI Sambamba II Intel FPGA IP
ASMI Parallel II Intel® FPGA IP hutoa ufikiaji wa vifaa vya usanidi vya Intel FPGA, ambavyo ni usanidi wa quad-serial (EPCQ), voltage ya chini.tagusanidi wa quad-serial (EPCQ-L), na usanidi wa mfululizo wa EPCQ-A. Unaweza kutumia IP hii kusoma na kuandika data kwa vifaa vya nje vya flash kwa programu, kama vile sasisho la mfumo wa mbali na Kichwa cha Ramani ya SEU ya Unyeti. File (.smh) hifadhi.
Zaidi ya huduma zinazoungwa mkono na IP ya ASMI Sambamba ya Intel FPGA, IP ya ASMI Parallel II Intel FPGA inasaidia pia:
- Ufikiaji wa mweko wa moja kwa moja (kuandika/kusoma) kupitia kiolesura kilichopangwa kwa kumbukumbu cha Avalon®.
- Rejesta ya kudhibiti kwa shughuli zingine kupitia kiolesura cha hali ya udhibiti (CSR) katika kiolesura kilichopangwa kwa kumbukumbu cha Avalon.
- Tafsiri amri za jumla kutoka kwa kiolesura kilichopangwa kwa kumbukumbu cha Avalon hadi kwenye misimbo ya amri ya kifaa.
IP ya ASMI Parallel II Intel FPGA inapatikana kwa familia zote za vifaa vya Intel FPGA ikiwa ni pamoja na vifaa vya Intel MAX® 10 vinavyotumia hali ya GPIO.
IP ya ASMI Parallel II Intel FPGA inaauni vifaa vya EPCQ, EPCQ-L, na EPCQ-A pekee. Iwapo unatumia vifaa vingine vya flash, lazima utumie Kiolesura cha Kiolesura cha Kawaida cha Intel FPGA IP.
IP ya ASMI Parallel II Intel FPGA inatumika katika toleo la 17.0 la programu ya Intel Quartus® Prime na kuendelea.
Habari Zinazohusiana
- Utangulizi wa Intel FPGA IP Cores
- Hutoa maelezo ya jumla kuhusu viini vyote vya IP vya Intel FPGA, ikiwa ni pamoja na kuweka vigezo, kuzalisha, kusasisha na kuiga core za IP.
- Kuunda IP-Inayojitegemea ya IP na Hati za Uigaji za Qsys
- Unda hati za uigaji ambazo hazihitaji masasisho ya mikono kwa programu au matoleo mapya ya toleo la IP.
- Mbinu Bora za Usimamizi wa Mradi
- Miongozo ya usimamizi bora na kubebeka kwa mradi wako na IP files.
- Mwongozo wa Mtumiaji wa ASMI Sambamba wa Intel FPGA IP
- Mwongozo wa Mtumiaji wa IP ya Intel FPGA wa Kiolesura cha Kawaida cha Serial
- Hutoa usaidizi kwa vifaa vingine vya flash.
- AN 720: Kuiga Kizuizi cha ASMI katika Usanifu Wako
Taarifa ya Kutolewa
Matoleo ya IP ni sawa na matoleo ya programu ya Intel Quartus Prime Design Suite hadi v19.1. Kutoka kwa toleo la 19.2 la programu ya Intel Quartus Prime Design Suite XNUMX au matoleo mapya zaidi, core za IP zina mpango mpya wa matoleo ya IP.
Nambari ya toleo la IP (XYZ) inaweza kubadilika kutoka toleo moja la programu ya Intel Quartus Prime hadi nyingine. Mabadiliko katika:
- X inaonyesha marekebisho makubwa ya IP. Ukisasisha programu yako ya Intel Quartus Prime, lazima utengeneze upya IP.
- Y inaonyesha kuwa IP inajumuisha vipengele vipya. Tengeneza upya IP yako ili kujumuisha vipengele hivi vipya.
- Z inaonyesha kuwa IP inajumuisha mabadiliko madogo. Tengeneza upya IP yako ili kujumuisha mabadiliko haya.
Jedwali 1. ASMI Sambamba II Taarifa ya Kutolewa kwa IP ya Intel FPGA
Kipengee | Maelezo |
Toleo la IP | 18.0 |
Toleo la Toleo la Intel Quartus Prime Pro | 18.0 |
Tarehe ya Kutolewa | 2018.05.07 |
Bandari
Kielelezo 1. Mchoro wa Kuzuia Bandari
Jedwali 2. Maelezo ya Bandari
Mawimbi | Upana | Mwelekeo | Maelezo |
Kiolesura cha Avalon cha Memory-Mapped Slave kwa CSR (avl_csr) | |||
avl_csr_addr | 6 | Ingizo | Basi ya anwani ya kiolesura iliyopangwa kwa kumbukumbu ya Avalon. Basi la anwani liko katika kuhutubia neno. |
avl_csr_kusoma | 1 | Ingizo | Udhibiti wa usomaji wa kiolesura cha kumbukumbu cha Avalon kwa CSR. |
avl_csr_rddata | 32 | Pato | Kiolesura cha kumbukumbu cha Avalon kilisoma basi ya data kutoka kwa CSR. |
avl_csr_write | 1 | Ingizo | Udhibiti wa uandishi wa kiolesura cha kumbukumbu cha Avalon kwa CSR. |
avl_csr_writedata | 32 | Ingizo | Kiolesura cha kumbukumbu cha Avalon andika basi ya data kwa CSR. |
avl_csr_waitrequest | 1 | Pato | Udhibiti wa ombi la kusubiri la Avalon kutoka kwa CSR. |
avl_csr_rddata_valid | 1 | Pato | Data iliyosomwa ya kiolesura cha kumbukumbu ya Avalon ni halali inayoonyesha data iliyosomwa ya CSR inapatikana. |
Kiolesura cha Watumwa kilichowekwa kwenye Kumbukumbu cha Avalon kwa Ufikiaji wa Kumbukumbu (avl_ mem) | |||
avl_mem_write | 1 | Ingizo | Kiolesura cha kuandika kiolesura cha kumbukumbu cha Avalon kwenye kumbukumbu |
avl_mem_burstcount | 7 | Ingizo | Kiolesura cha kumbukumbu cha Avalon kimepasuka kwa idadi ya kumbukumbu. Thamani ni kati ya 1 hadi 64 (upeo wa ukubwa wa ukurasa). |
avl_mem_waitrequest | 1 | Pato | Kiolesura cha Avalon chenye ramani ya kiolesura cha kusubiri ombi kutoka kwa kumbukumbu. |
avl_mem_soma | 1 | Ingizo | Udhibiti wa usomaji wa kiolesura cha kumbukumbu cha Avalon kwenye kumbukumbu |
avl_mem_addr | N | Ingizo | Basi ya anwani ya kiolesura iliyopangwa kwa kumbukumbu ya Avalon. Basi la anwani liko katika kuhutubia neno.
Upana wa anwani inategemea wiani wa kumbukumbu ya flash inayotumiwa. |
avl_mem_writedata | 32 | Ingizo | Kiolesura cha kumbukumbu cha Avalon andika basi ya data kwenye kumbukumbu |
avl_mem_readddata | 32 | Pato | Kiolesura cha kumbukumbu cha Avalon kinasoma basi ya data kutoka kwenye kumbukumbu. |
avl_mem_rddata_sahihi | 1 | Pato | Data iliyosomwa ya kumbukumbu iliyopangwa kwa kumbukumbu ya Avalon ni halali inayoonyesha data iliyosomwa kwenye kumbukumbu inapatikana. |
avl_mem_byteenble | 4 | Ingizo | Data ya kuandika kiolesura kilichopangwa kwa kumbukumbu ya Avalon huwezesha basi kwenye kumbukumbu. Wakati wa hali ya kupasuka, basi inayoweza kufikiwa itakuwa ya juu sana, 4'b1111. |
Saa na Rudisha | |||
clk | 1 | Ingizo | Ingiza saa ili kuweka IP. (1) |
weka upya_n | 1 | Ingizo | Weka upya Asynchronous ili kuweka upya IP.(2) |
Kiolesura cha mfereji(3) | |||
fqspi_dataout | 4 | Maagizo | Ingizo au mlango wa kutoa ili kulisha data kutoka kwa kifaa cha flash. |
iliendelea… |
Mawimbi | Upana | Mwelekeo | Maelezo |
qspi_dclk | 1 | Pato | Hutoa ishara ya saa kwa kifaa cha flash. |
qspi_scein | 1 | Pato | Hutoa ishara ya ncs kwa kifaa cha flash.
Inaauni Stratix® V, Arria® V, Cyclone® V, na vifaa vya zamani. |
3 | Pato | Hutoa ishara ya ncs kwa kifaa cha flash.
Inaauni vifaa vya Intel Arria 10 na Intel Cyclone 10 GX. |
- Unaweza kuweka mzunguko wa saa chini au sawa na 50 MHz.
- Shikilia mawimbi kwa angalau mzunguko wa saa moja ili kuweka upya IP.
- Inapatikana unapowasha kipengele cha Lemaza kiolesura maalum cha Active Serial.
Habari Zinazohusiana
- Karatasi ya data ya Vifaa vya Usanidi wa Quad-Serial (EPCQ).
- Karatasi ya data ya Vifaa vya Usanidi wa Seri ya EPCQ-L
- Karatasi ya data ya Kifaa cha Usanidi wa EPCQ-A
Vigezo
Jedwali 3. Mipangilio ya Parameter
Kigezo | Maadili ya Kisheria | Maelezo |
Aina ya kifaa cha usanidi | EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32A, EPCQ64A, EPCQ128A | Hubainisha aina ya kifaa cha EPCQ, EPCQ-L, au EPCQ-A unachotaka kutumia. |
Chagua hali ya I/O | KIWANGO CHA KAWAIDA QUAD MBILI | Huchagua upana wa data uliopanuliwa unapowezesha uendeshaji wa Kusoma Haraka. |
Lemaza kiolesura maalum cha Siri Amilifu | — | Huelekeza mawimbi ya ASMIBLOCK hadi kiwango cha juu cha muundo wako. |
Washa kiolesura cha pini za SPI | — | Hutafsiri mawimbi ya ASMIBLOCK hadi kiolesura cha pin cha SPI. |
Washa muundo wa uigaji wa mweko | — | Hutumia muundo chaguomsingi wa uigaji wa EPCQ 1024 kwa uigaji. Ikiwa unatumia kifaa cha watu wengine flash, rejelea AN 720: Kuiga Kizuizi cha ASMI katika Usanifu Wako ili kuunda kanga ili kuunganisha modeli ya flash na Kizuizi cha ASMI. |
Idadi ya Chip Select kutumika | 1
2(4) 3(4) |
Huchagua nambari ya chip iliyochaguliwa iliyounganishwa kwenye mweko. |
- Inatumika tu katika vifaa vya Intel Arria 10, vifaa vya Intel Cyclone 10 GX na vifaa vingine vilivyo na kiolesura cha Washa pini za SPI.
Habari Zinazohusiana
- Karatasi ya data ya Vifaa vya Usanidi wa Quad-Serial (EPCQ).
- Karatasi ya data ya Vifaa vya Usanidi wa Seri ya EPCQ-L
- Karatasi ya data ya Kifaa cha Usanidi wa EPCQ-A
- AN 720: Kuiga Kizuizi cha ASMI katika Usanifu Wako
Ramani ya usajili
Jedwali 4. Ramani ya Usajili
- Kila mpangilio wa anwani katika jedwali lifuatalo unawakilisha neno 1 la nafasi ya anwani ya kumbukumbu.
- Sajili zote zina thamani chaguo-msingi ya 0x0.
Kukabiliana | Jina la Usajili | R/W | Jina la shamba | Kidogo | Upana | Maelezo |
0 | WR_WEZESHA | W | WR_WEZESHA | 0 | 1 | Andika 1 ili kutekeleza kuwezesha kuandika. |
1 | WR_DISABLE | W | WR_DISABLE | 0 | 1 | Andika 1 ili kuzima uandishi. |
2 | WR_STATUS | W | WR_STATUS | 7:0 | 8 | Ina taarifa ya kuandika kwa rejista ya hali. |
3 | RD_STATUS | R | RD_STATUS | 7:0 | 8 | Ina maelezo kutoka kwa uendeshaji wa rejista ya hali ya kusoma. |
4 | SEKTA_FUTA | W | Thamani ya Sekta | 23:0
au 31: 0 |
24 au
32 |
Ina anwani ya sekta itakayofutwa kulingana na msongamano wa kifaa.(5) |
5 | SUBSECTOR_ERASE | W | Thamani ya Sekta ndogo | 23:0
au 31: 0 |
24 au
32 |
Ina anwani ya sehemu ndogo ya kufutwa kulingana na msongamano wa kifaa.(6) |
6 - 7 | Imehifadhiwa | |||||
8 | KUDHIBITI | W/R | CHIP CHAGUA | 7:4 | 4 | Inachagua kifaa cha flash. Thamani chaguo-msingi ni 0, ambayo inalenga kifaa cha kwanza cha flash. Ili kuchagua kifaa cha pili, weka thamani 1, ili kuchagua kifaa cha tatu, weka thamani kuwa 2. |
Imehifadhiwa | ||||||
W/R | ZIMA | 0 | 1 | Weka hii kuwa 1 ili kuzima mawimbi ya SPI ya IP kwa kuweka mawimbi yote ya pato kwa hali ya juu-Z. | ||
iliendelea… |
Kukabiliana | Jina la Usajili | R/W | Jina la shamba | Kidogo | Upana | Maelezo |
Hii inaweza kutumika kushiriki basi na vifaa vingine. | ||||||
9 - 12 | Imehifadhiwa | |||||
13 | WR_NON_VOLATILE_CONF_REG | W | thamani ya NVCR | 15:0 | 16 | Huandika thamani kwa rejista ya usanidi isiyo na tete. |
14 | RD_NON_VOLATILE_CONF_REG | R | thamani ya NVCR | 15:0 | 16 | Inasoma thamani kutoka kwa rejista isiyo na tete ya usanidi |
15 | RD_ FLAG_ STATUS_REG | R | RD_ FLAG_ STATUS_REG | 8 | 8 | Inasoma rejista ya hali ya bendera |
16 | CLR_FLAG_ REG YA HALI YA | W | CLR_FLAG_ REG YA HALI YA | 8 | 8 | Hufuta rejista ya hali ya bendera |
17 | BULK_FUTA | W | BULK_FUTA | 0 | 1 | Andika 1 ili kufuta chip nzima (kwa kifaa cha kufa moja).(7) |
18 | DIE_FUTA | W | DIE_FUTA | 0 | 1 | Andika 1 ili kufuta faili nzima (kwa kifaa cha kutundika).(7) |
19 | 4BYTES_ADDR_EN | W | 4BYTES_ADDR_EN | 0 | 1 | Andika 1 ili kuingiza modi ya anwani ya baiti 4 |
20 | 4BYTES_ADDR_EX | W | 4BYTES_ADDR_EX | 0 | 1 | Andika 1 ili kuondoka kwenye modi ya anwani ya baiti 4 |
21 | SEKTA_LINDA | W | Thamani ya ulinzi wa sekta | 7:0 | 8 | Thamani ya kuandikia rejista ya hali ili kulinda sekta. (8) |
22 | RD_MEMORY_CAPACITY_ID | R | Thamani ya uwezo wa kumbukumbu | 7:0 | 8 | Ina maelezo ya kitambulisho cha uwezo wa kumbukumbu. |
23 -
32 |
Imehifadhiwa |
Unahitaji tu kubainisha anwani yoyote ndani ya sekta na IP itafuta sekta hiyo mahususi.
Unahitaji tu kubainisha anwani yoyote ndani ya sekta ndogo na IP itafuta sehemu hiyo ndogo.
Habari Zinazohusiana
- Karatasi ya data ya Vifaa vya Usanidi wa Quad-Serial (EPCQ).
- Karatasi ya data ya Vifaa vya Usanidi wa Seri ya EPCQ-L
- Karatasi ya data ya Kifaa cha Usanidi wa EPCQ-A
- Maelezo ya Avalon Interface
Uendeshaji
Miingiliano ya IP ya ASMI Parallel II ya Intel FPGA inatii kiolesura cha ramani ya Avalon. Kwa maelezo zaidi, rejelea vipimo vya Avalon.
- Unahitaji tu kutaja anwani yoyote ndani ya kufa na IP itafuta faili hiyo maalum.
- Kwa vifaa vya EPCQ na EPCQ-L, biti ya kuzuia block ni kidogo [2:4] na [6] na sehemu ya juu/chini (TB) ni biti 5 ya rejista ya hali. Kwa vifaa vya EPCQ-A. block protect bit ni kidogo [2:4] na TB biti ni 5 ya rejista ya hali.
Habari Zinazohusiana
- Maelezo ya Avalon Interface
Dhibiti Uendeshaji wa Usajili wa Hali
Unaweza kusoma au kuandika kwa kurekebisha anwani mahususi kwa kutumia Rejesta ya Hali ya Udhibiti (CSR).
Ili kutekeleza shughuli ya kusoma au kuandika kwa rejista ya hali ya udhibiti, fuata hatua hizi:
- Thibitisha ishara ya avl_csr_write au avl_csr_read wakati
avl_csr_waitrequest mawimbi iko chini (ikiwa mawimbi ya ombi la kusubiri ni ya juu, ni lazima mawimbi ya avl_csr_write au avl_csr_read iwekwe juu hadi mawimbi ya ombi la kusubiri yapungue). - Wakati huo huo, weka thamani ya anwani kwenye basi ya avl_csr_address. Ikiwa ni operesheni ya kuandika, weka data ya thamani kwenye basi ya avl_csr_writedata pamoja na anwani.
- Ikiwa ni muamala wa kusoma, subiri hadi mawimbi ya avl_csr_readdatavalid ithibitishwe juu ili kupata data iliyosomwa.
- Kwa shughuli zinazohitaji thamani ya kuandika ili kuangaza, lazima ufanye operesheni ya kuwezesha kuandika kwanza.
- Lazima usome rejista ya hali ya bendera kila wakati unapotoa amri ya kuandika au kufuta.
- Ikiwa vifaa vingi vya flash vinatumiwa, lazima uandike kwenye rejista ya kuchagua chip ili kuchagua chagua sahihi kabla ya kufanya operesheni yoyote kwenye kifaa maalum cha flash.
Kielelezo 2. Soma Usajili wa Uwezo wa Kumbukumbu Waveform Example
Kielelezo 3. Andika Wezesha Usajili Waveform Example
Operesheni za kumbukumbu
Kiolesura cha kumbukumbu ya IP ya ASMI Parallel II Intel FPGA inasaidia ufikiaji wa kumbukumbu ya flash na kupasuka. Wakati wa ufikiaji wa kumbukumbu ya flash moja kwa moja, IP hufanya hatua zifuatazo ili kukuruhusu kufanya shughuli yoyote ya moja kwa moja ya kusoma au kuandika:
- Andika wezesha kwa uendeshaji wa kuandika
- Angalia rejista ya hali ya bendera ili kuhakikisha kuwa operesheni imekamilika kwenye mweko
- Toa ishara ya ombi wakati operesheni imekamilika
Uendeshaji wa kumbukumbu ni sawa na uendeshaji wa kiolesura cha kumbukumbu cha Avalon. Lazima uweke thamani sahihi kwenye basi ya anwani, uandike data ikiwa ni muamala wa kuandika, uendeshe thamani ya hesabu ya mlipuko hadi 1 kwa muamala mmoja au thamani unayotaka ya hesabu ya mlipuko, na uanzishe ishara ya kuandika au kusoma.
Kielelezo 4. 8-Neno Andika Umbo la Wimbi lililopasuka Example
Mchoro 5. 8-Neno Kusoma Kupasuka kwa Wimbi Form Example
Kielelezo 6. 1-Byte Write byteenable = 4'b0001 Waveform Example
ASMI Parallel II Intel FPGA IP Use Case Exampchini
Kesi ya utumiaji examples tumia ASMI Parallel II IP na JTAG-to-Avalon Master kutekeleza shughuli za ufikiaji wa flash, kama vile kitambulisho cha silicon ya kusoma, kumbukumbu ya kusoma, kumbukumbu ya kuandika, kufuta sekta, kulinda sekta, futa rejista ya hali ya bendera na kuandika nvcr.
Kuendesha exampchini, lazima usanidi FPGA. Fuata hatua hizi:
- Sanidi FPGA kulingana na mfumo wa Mbuni wa Mfumo kama inavyoonyeshwa kwenye kielelezo kifuatacho.
Kielelezo 7. Mfumo wa Mbuni wa Jukwaa Unaonyesha IP ya ASMI Sambamba ya II na JTAG-kwa-Avalon Mwalimu - Hifadhi hati ifuatayo ya TCL katika saraka sawa na mradi wako. Taja hati kama epcq128_access.tcl kwa mfanoample.
- Fungua koni ya mfumo. Katika kiweko, chanzo hati kwa kutumia "source epcq128_access.tcl".
Exampna 1: Soma Kitambulisho cha Silicon cha Vifaa vya Usanidi
Exampna 2: Soma na Uandike Neno Moja la Data katika Anwani H'40000000
Exampsehemu ya 3: Futa Sekta ya 64
Example 4: Tekeleza Ulinzi wa Sekta katika Sekta (0 hadi 127)
Exampna 5: Soma na Futa Rejesta ya Hali ya Bendera
Example 6: Soma na Andika nvcr
Kumbukumbu za Mwongozo wa Mtumiaji wa ASMI Sambamba II Intel FPGA IP
Matoleo ya IP ni sawa na matoleo ya programu ya Intel Quartus Prime Design Suite hadi v19.1. Kutoka kwa toleo la 19.2 la programu ya Intel Quartus Prime Design Suite XNUMX au matoleo mapya zaidi, core za IP zina mpango mpya wa matoleo ya IP.
Ikiwa toleo la msingi la IP halijaorodheshwa, mwongozo wa mtumiaji wa toleo la awali la msingi wa IP unatumika.
Toleo kuu la Intel Quartus | Toleo la IP Core | Mwongozo wa Mtumiaji |
17.0 | 17.0 | Mwongozo wa Mtumiaji wa Altera ASMI Sambamba II IP |
Historia ya Marekebisho ya Hati kwa Mwongozo wa Mtumiaji wa IP wa ASMI Parallel II Intel FPGA
Toleo la Hati | Toleo kuu la Intel Quartus | Toleo la IP | Mabadiliko |
2020.07.29 | 18.0 | 18.0 | • Ilisasisha jina la hati kuwa ASMI Sambamba II Mwongozo wa Mtumiaji wa IP wa Intel FPGA.
• Imesasishwa Jedwali la 2: Mipangilio ya Parameta katika sehemu Vigezo. |
2018.09.24 | 18.0 | 18.0 | • Taarifa zilizoongezwa kuhusu programu na usaidizi wa msingi wa IP wa ASMI Parallel II Intel FPGA.
• Aliongeza kidokezo kurejelea Mwongozo wa Mtumiaji wa Kiolesura cha Kawaida cha Intel FPGA IP Core. • Aliongeza ASMI Parallel II Intel FPGA IP Core Use Case Exampchini sehemu. |
2018.05.07 | 18.0 | 18.0 | • Imebadilisha jina la msingi wa IP wa Altera ASMI Parallel II kuwa ASMI Parallel II Intel FPGA msingi kwa kila uwekaji chapa mpya wa Intel.
• Usaidizi ulioongezwa kwa vifaa vya EPCQ-A. • Aliongeza kidokezo kwa ishara ya clk katika Maelezo ya Bandari meza. • Ilisasisha maelezo ya mawimbi ya qspi_scein katika Maelezo ya Bandari meza. • Aliongeza dokezo kwenye rejista ya SECTOR_PROTECT katika Ramani ya usajili meza. • Ilisasisha biti na upana wa rejista za SECTOR_ERASE na SUBSECTOR_ERASE katika Ramani ya usajili meza. • Ilisasisha biti na upana wa SECTOR_PROTECT kujiandikisha katika Ramani ya usajili meza. |
iliendelea… |
Toleo la Hati | Toleo kuu la Intel Quartus | Toleo la IP | Mabadiliko |
• Ilisasisha maelezo ya chaguo la CHIP CHAGUA la rejista ya UDHIBITI katika Ramani ya usajili meza.
• Ilisasisha tanbihi za SECTOR_ERASE, SUBSECTOR_ERASE, BULK_ERASE, na DIE_ERASE rejista katika Ramani ya usajili meza. • Ilisasisha maelezo ya vl_mem_addr ishara katika Maelezo ya Bandari meza. • Mabadiliko madogo ya uhariri. |
Tarehe | Toleo | Mabadiliko |
Mei 2017 | 2017.05.08 | Kutolewa kwa awali. |
Shirika la Intel. Haki zote zimehifadhiwa. Intel, nembo ya Intel, na alama zingine za Intel ni chapa za biashara za Intel Corporation au kampuni zake tanzu. Intel inathibitisha utendakazi wa FPGA yake na bidhaa za semiconductor kwa vipimo vya sasa kwa mujibu wa udhamini wa kawaida wa Intel, lakini inahifadhi haki ya kufanya mabadiliko kwa bidhaa na huduma zozote wakati wowote bila taarifa. Intel haichukui jukumu au dhima yoyote inayotokana na maombi au matumizi ya taarifa yoyote, bidhaa, au huduma iliyofafanuliwa hapa isipokuwa kama ilivyokubaliwa kwa maandishi na Intel. Wateja wa Intel wanashauriwa kupata toleo jipya zaidi la vipimo vya kifaa kabla ya kutegemea taarifa yoyote iliyochapishwa na kabla ya kuagiza bidhaa au huduma.
*Majina na chapa zingine zinaweza kudaiwa kuwa mali ya wengine.
Nyaraka / Rasilimali
![]() |
intel ASMI Sambamba II Intel FPGA IP [pdf] Mwongozo wa Mtumiaji ASMI Sambamba II Intel FPGA IP, ASMI, Sambamba II Intel FPGA IP, II Intel FPGA IP, FPGA IP |