Intel лого

ASMI Parallel II Intel FPGA IP

ASMI Parallel II Intel FPGA IP бүтээгдэхүүн

ASMI Parallel II Intel® FPGA IP нь дөрвөлсөн цуврал тохиргоо (EPCQ), бага хэмжээний Intel FPGA тохиргооны төхөөрөмжүүдэд хандах боломжийг олгодог.tage дөрвөлсөн цуваа тохиргоо (EPCQ-L) болон EPCQ-A цуваа тохиргоо. Та энэ IP-г ашиглан системийн алсын зайн шинэчлэлт, SEU Sensitivity Map Header гэх мэт гадаад флаш төхөөрөмжүүдэд өгөгдөл уншиж, бичих боломжтой. File (.smh) хадгалах.
ASMI Parallel Intel FPGA IP-ээр дэмжигдсэн функцүүдээс гадна ASMI Parallel II Intel FPGA IP нь дараахь зүйлийг дэмждэг.

  • Avalon® санах ойд суурилсан интерфейсээр дамжуулан шууд флэш хандалт (бичих/унших).
  • Avalon санах ойн зураглалтай интерфейс дэх хяналтын статусын бүртгэлийн (CSR) интерфейсээр дамжуулан бусад үйлдлүүдийн хяналтын бүртгэл.
  • Avalon санах ойд суурилсан интерфейсээс ерөнхий командуудыг төхөөрөмжийн командын код болгон хөрвүүлнэ.

ASMI Parallel II Intel FPGA IP нь GPIO горимыг ашигладаг Intel MAX® 10 төхөөрөмжүүдийг оролцуулаад бүх Intel FPGA төхөөрөмжийн гэр бүлд ашиглах боломжтой.
ASMI Parallel II Intel FPGA IP нь зөвхөн EPCQ, EPCQ-L, EPCQ-A төхөөрөмжүүдийг дэмждэг. Хэрэв та гуравдагч талын флаш төхөөрөмжүүдийг ашиглаж байгаа бол ерөнхий цуврал флаш интерфэйс Intel FPGA IP ашиглах ёстой.
ASMI Parallel II Intel FPGA IP нь Intel Quartus® Prime програм хангамжийн 17.0 болон түүнээс хойшхи хувилбарт дэмжигддэг.
Холбогдох мэдээлэл

  • Intel FPGA IP цөмүүдийн танилцуулга
    • IP цөмүүдийг параметржүүлэх, үүсгэх, шинэчлэх, дуурайх зэрэг бүх Intel FPGA IP цөмийн тухай ерөнхий мэдээллийг өгдөг.
  • Хувилбараас хамааралгүй IP болон Qsys симуляцийн скриптүүдийг үүсгэх
    • Програм хангамж эсвэл IP хувилбарыг шинэчлэхийн тулд гараар шинэчлэх шаардлагагүй симуляцийн скриптүүдийг үүсгэ.
  • Төслийн менежментийн шилдэг туршлага
    • Таны төсөл болон IP-ийг үр ашигтай удирдах, зөөвөрлөхөд зориулсан удирдамж files.
  • ASMI Parallel Intel FPGA IP Core хэрэглэгчийн гарын авлага
  • Ерөнхий цуврал флаш интерфэйс Intel FPGA IP хэрэглэгчийн гарын авлага
    • Гуравдагч талын флаш төхөөрөмжүүдэд дэмжлэг үзүүлдэг.
  • AN 720: Таны дизайн дахь ASMI блокийг дуурайлган хийх

Мэдээлэл гаргах

IP хувилбарууд нь Intel Quartus Prime Design Suite програм хангамжийн v19.1 хүртэлх хувилбаруудтай ижил байна. Intel Quartus Prime Design Suite програм хангамжийн 19.2 буюу түүнээс хойшхи хувилбараас эхлэн IP цөм нь шинэ IP хувилбарын схемтэй болсон.
IP хувилбарын (XYZ) дугаар нь Intel Quartus Prime програм хангамжийн нэг хувилбараас нөгөөд шилжиж болно. Өөрчлөлт:

  • X нь IP-ийн томоохон засварыг харуулж байна. Хэрэв та Intel Quartus Prime программ хангамжаа шинэчилсэн бол IP-г дахин үүсгэх ёстой.
  • Y нь IP нь шинэ боломжуудыг агуулж байгааг харуулж байна. Эдгээр шинэ боломжуудыг оруулахын тулд өөрийн IP-г сэргээнэ үү.
  • Z нь IP-д бага зэргийн өөрчлөлт орсон байгааг харуулж байна. Эдгээр өөрчлөлтүүдийг оруулахын тулд өөрийн IP-г сэргээнэ үү.

Хүснэгт 1. ASMI Parallel II Intel FPGA IP хувилбарын мэдээлэл

Зүйл Тодорхойлолт
IP хувилбар 18.0
Intel Quartus Prime Pro хувилбар 18.0
Гарсан огноо 2018.05.07

Портууд

Зураг 1. Портын блок диаграммASMI Parallel II Intel FPGA IP зураг 1

Хүснэгт 2. Портуудын тодорхойлолт

Дохио Өргөн Чиглэл Тодорхойлолт
CSR (avl_csr)-д зориулсан Avalon санах ойд суурилсан боол интерфэйс
avl_csr_addr 6 Оруулах Avalon санах ойн зураглалтай интерфейсийн хаягийн автобус. Хаягийн автобус нь word хаяглалтад байна.
avl_csr_унших 1 Оруулах Avalon санах ойд суурилсан интерфэйс нь CSR руу уншдаг.
avl_csr_rddata 32 Гаралт Avalon санах ойд суурилсан интерфэйс нь CSR-аас өгөгдлийн автобус уншдаг.
avl_csr_write 1 Оруулах Avalon санах ойн зураглалтай интерфэйс нь CSR руу бичих хяналт.
avl_csr_writeddata 32 Оруулах Avalon санах ойд суурилсан интерфэйс нь CSR руу өгөгдөл бичих автобус.
avl_csr_waitrequest 1 Гаралт CSR-аас Avalon санах ойн зураглалтай интерфэйс хүлээх хүсэлтийн хяналт.
avl_csr_rddata_хүчинтэй 1 Гаралт Avalon санах ойн зураглалтай интерфэйс нь CSR унших өгөгдөл боломжтой гэдгийг харуулж байгаа уншсан өгөгдөл хүчинтэй байна.
Санах ойн хандалтад зориулсан Avalon Memory-Mapped Slave Interface (avl_ mem)
avl_mem_write 1 Оруулах Avalon санах ойд суурилсан интерфэйс нь санах ойд бичих хяналт
avl_mem_burstcount 7 Оруулах Avalon санах ойд зориулсан интерфэйс нь санах ойд зориулсан ачааллын тоо. Утга нь 1-ээс 64 (хамгийн их хуудасны хэмжээ) хооронд хэлбэлздэг.
avl_mem_waitrequest 1 Гаралт Avalon санах ойн зураглалтай интерфэйс нь санах ойноос хүлээх хүсэлтийн хяналт.
avl_mem_унших 1 Оруулах Avalon санах ойн зураглалтай интерфэйс нь санах ой руу унших хяналт
avl_mem_addr N Оруулах Avalon санах ойн зураглалтай интерфейсийн хаягийн автобус. Хаягийн автобус нь word хаяглалтад байна.

Хаягийн өргөн нь ашигласан флаш санах ойн нягтралаас хамаарна.

avl_mem_writeddata 32 Оруулах Avalon санах ойд суурилсан интерфэйс нь санах ой руу өгөгдөл бичих автобус
avl_mem_readddata 32 Гаралт Avalon санах ойн зураглалтай интерфейс нь санах ойноос өгөгдлийн автобусыг уншдаг.
avl_mem_rddata_хүчинтэй 1 Гаралт Avalon санах ойн зураглалтай интерфэйс нь санах ойн унших өгөгдөл боломжтой гэдгийг харуулж буй унших өгөгдөл хүчинтэй байна.
avl_mem_byteenble 4 Оруулах Avalon санах ойд суурилсан интерфэйс бичих өгөгдөл нь автобусыг санах ой руу шилжүүлэх боломжийг олгодог. Тэсрэх горимын үед байтаар ажиллах боломжтой автобус логик өндөр буюу 4'b1111 байх болно.
Цаг болон дахин тохируулах
clk 1 Оруулах IP-ийн цагийг оруулах цаг. (1)
дахин тохируулах_n 1 Оруулах IP-г дахин тохируулахын тулд асинхрон дахин тохируулах.(2)
Дамжуулах интерфэйс(3)
fqspi_dataout 4 Хоёр чиглэлтэй Флэш төхөөрөмжөөс өгөгдөл дамжуулах оролт эсвэл гаралтын порт.
үргэлжилсэн…
Дохио Өргөн Чиглэл Тодорхойлолт
qspi_dclk 1 Гаралт Флэш төхөөрөмжид цагийн дохио өгдөг.
qspi_scein 1 Гаралт Флэш төхөөрөмжид ncs дохио өгдөг.

Stratix® V, Arria® V, Cyclone® V болон хуучин төхөөрөмжүүдийг дэмждэг.

3 Гаралт Флэш төхөөрөмжид ncs дохио өгдөг.

Intel Arria 10 болон Intel Cyclone 10 GX төхөөрөмжүүдийг дэмждэг.

  • Та цагийн давтамжийг 50 МГц-ээс бага эсвэл тэнцүү болгож тохируулж болно.
  • IP-г дахин тохируулахын тулд дохиог дор хаяж нэг цагийн мөчлөг барина.
  • Зориулалтын идэвхтэй цуваа интерфэйсийг идэвхгүй болгох параметрийг идэвхжүүлсэн үед ашиглах боломжтой.

Холбогдох мэдээлэл

  • Дөрвөн цуваа тохиргоо (EPCQ) төхөөрөмжийн мэдээллийн хуудас
  • EPCQ-L цуврал тохиргооны төхөөрөмжийн мэдээллийн хуудас
  • EPCQ-A Цуваа тохиргооны төхөөрөмжийн мэдээллийн хуудас

Параметрүүд

Хүснэгт 3. Параметрийн тохиргоо

Параметр Хууль эрх зүйн үнэ цэнэ Тодорхойлолт
Тохируулах төхөөрөмжийн төрөл EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32A, EPCQ64A, EPCQ128AA Таны ашиглахыг хүсэж буй EPCQ, EPCQ-L эсвэл EPCQ-A төхөөрөмжийн төрлийг заана.
I/O горимыг сонгоно уу НОРМАЛ СТАНДАРТ DUAL QUAD Хурдан унших үйлдлийг идэвхжүүлэх үед өргөтгөсөн өгөгдлийн өргөнийг сонгоно.
Зориулалтын идэвхтэй цуврал интерфэйсийг идэвхгүй болгох ASMIBLOCK дохиог таны дизайны дээд түвшинд хүргэх.
SPI зүү интерфэйсийг идэвхжүүл ASMIBLOCK дохиог SPI зүү интерфэйс рүү хөрвүүлдэг.
Флэш симуляцийн загварыг идэвхжүүл Загварчлалын хувьд анхдагч EPCQ 1024 симуляцийн загварыг ашигладаг. Хэрэв та гуравдагч талын флаш төхөөрөмж ашиглаж байгаа бол эндээс үзнэ үү AN 720: Таны дизайн дахь ASMI блокийг дуурайлган хийх флаш загварыг ASMI блоктой холбох боодол үүсгэх.
Ашигласан чип сонгох тоо 1

2(4)

3(4)

Флэштэй холбогдсон чип сонгох тоог сонгоно.
  • Зөвхөн Intel Arria 10 төхөөрөмж, Intel Cyclone 10 GX төхөөрөмжүүд болон SPI пин интерфэйсийг идэвхжүүлсэн бусад төхөөрөмжүүдэд дэмжигддэг.

Холбогдох мэдээлэл

  • Дөрвөн цуваа тохиргоо (EPCQ) төхөөрөмжийн мэдээллийн хуудас
  • EPCQ-L цуврал тохиргооны төхөөрөмжийн мэдээллийн хуудас
  • EPCQ-A Цуваа тохиргооны төхөөрөмжийн мэдээллийн хуудас
  • AN 720: Таны дизайн дахь ASMI блокийг дуурайлган хийх

Газрын зураг бүртгүүлэх

Хүснэгт 4. Бүртгэлийн газрын зураг

  • Дараах хүснэгтэд офсет хаяг бүр нь санах ойн хаягийн орон зайн 1 үгийг илэрхийлнэ.
  • Бүх регистрүүд 0x0 гэсэн үндсэн утгатай байна.
Офсет Бүртгэлийн нэр R/W Талбайн нэр Бит Өргөн Тодорхойлолт
0 WR_ENABLE W WR_ENABLE 0 1 Бичлэгийг идэвхжүүлэхийн тулд 1 гэж бичнэ үү.
1 WR_DISABLE W WR_DISABLE 0 1 Бичихийг идэвхгүй болгохын тулд 1 бичнэ үү.
2 WR_STATUS W WR_STATUS 7:0 8 Статусын бүртгэлд бичих мэдээллийг агуулна.
3 RD_STATUS R RD_STATUS 7:0 8 Уншсан байдлын бүртгэлийн үйл ажиллагааны мэдээллийг агуулна.
4 SECTOR_ERASE W Салбарын үнэ цэнэ 23:0

эсвэл 31: 0

24 эсвэл

32

Төхөөрөмжийн нягтралаас хамааран устгах салбарын хаягийг агуулна.(5)
5 ДЭД SECTOR_ERASE W Дэд салбарын үнэ цэнэ 23:0

эсвэл 31: 0

24 эсвэл

32

Төхөөрөмжийн нягтралаас хамааран устгах дэд салбарын хаягийг агуулна.(6)
6-7 Захиалагдсан
8 ХЯНАЛТ W/R CHIP SELECT 7:4 4 Флаш төхөөрөмжийг сонгоно. Анхдагч утга нь эхний флаш төхөөрөмжид зориулагдсан 0 байна. Хоёрдахь төхөөрөмжийг сонгохын тулд утгыг 1 болгож, гурав дахь төхөөрөмжийг сонгохдоо утгыг 2 болгож тохируулна уу.
Захиалагдсан
W/R ИДЭВХГҮЙ БОЛГОХ 0 1 Бүх гаралтын дохиог өндөр Z төлөвт оруулах замаар IP-ийн SPI дохиог идэвхгүй болгохын тулд үүнийг 1 болгож тохируулна уу.
үргэлжилсэн…
Офсет Бүртгэлийн нэр R/W Талбайн нэр Бит Өргөн Тодорхойлолт
            Үүнийг бусад төхөөрөмжтэй автобус хуваалцахад ашиглаж болно.
9-12 Захиалагдсан
13 WR_NO_VOLATILE_CONF_REG W NVCR утга 15:0 16 Тогтворгүй тохиргооны бүртгэлд утгыг бичнэ.
14 RD_VOLATILE_CONF_REG R NVCR утга 15:0 16 Тогтворгүй тохиргооны бүртгэлээс утгыг уншина
15 RD_ FLAG_ STATUS_REG R RD_ FLAG_ STATUS_REG 8 8 Тугны статусын бүртгэлийг уншина
16 CLR_FLAG_ БАЙДАЛ БҮРТГЭЛ W CLR_FLAG_ БАЙДАЛ БҮРТГЭЛ 8 8 Тугны статусын бүртгэлийг арилгана
17 BULK_ERASE W BULK_ERASE 0 1 Чипийг бүхэлд нь арилгахын тулд 1 гэж бичнэ үү (нэг өлгүүрт төхөөрөмжийн хувьд).(7)
18 ҮХҮҮЛЭХ W ҮХҮҮЛЭХ 0 1 1 гэж бичнэ үү (стекийн төхөөрөмжийн хувьд).(7)
19 4BYTES_ADDR_EN W 4BYTES_ADDR_EN 0 1 1 байт хаягийн горимд орохын тулд 4 гэж бичнэ үү
20 4BYTES_ADDR_EX W 4BYTES_ADDR_EX 0 1 1 байт хаягийн горимоос гарахын тулд 4 гэж бичнэ үү
21 САЛБАР_ХАМГААЛАХ W Салбар үнэ цэнийг хамгаалах 7:0 8 Салбарыг хамгаалахын тулд статусын бүртгэлд бичих утга. (8)
22 RD_MEMORY_CAPACITY_ID R Санах ойн багтаамжийн утга 7:0 8 Санах ойн багтаамжийн ID мэдээллийг агуулна.
23 -

32

Захиалагдсан

Та зөвхөн тухайн салбар доторх дурын хаягийг зааж өгөхөд IP нь тухайн салбарыг устгах болно.
Та зөвхөн дэд салбар доторх дурын хаягийг зааж өгөхөд IP нь тухайн дэд салбарыг устгах болно.

Холбогдох мэдээлэл

  • Дөрвөн цуваа тохиргоо (EPCQ) төхөөрөмжийн мэдээллийн хуудас
  • EPCQ-L цуврал тохиргооны төхөөрөмжийн мэдээллийн хуудас
  • EPCQ-A Цуваа тохиргооны төхөөрөмжийн мэдээллийн хуудас
  • Avalon интерфейсийн техникийн үзүүлэлтүүд

Үйл ажиллагаа

ASMI Parallel II Intel FPGA IP интерфэйсүүд нь Avalon санах ойд суурилсан интерфейстэй нийцдэг. Дэлгэрэнгүй мэдээллийг Avalon техникийн үзүүлэлтээс авна уу.

  • Та зөвхөн үхрийн доторх дурын хаягийг зааж өгөх хэрэгтэй бөгөөд IP нь тухайн үхлийг устгах болно.
  • EPCQ болон EPCQ-L төхөөрөмжүүдийн хувьд блокоос хамгаалах бит нь [2:4] ба [6], дээд/доод (TB) бит нь статусын бүртгэлийн 5-р бит юм. EPCQ-A төхөөрөмжүүдийн хувьд. блок хамгаалах бит нь бит [2:4], TB бит нь статус бүртгэлийн 5 бит юм.

Холбогдох мэдээлэл

  • Avalon интерфейсийн техникийн үзүүлэлтүүд

Хяналтын статусын бүртгэлийн үйл ажиллагаа

Та Control Status Register (CSR) ашиглан тодорхой хаягийн зөрүүг унших, бичих боломжтой.
Хяналтын статусын бүртгэлийн унших, бичих үйлдлийг гүйцэтгэхийн тулд дараах алхмуудыг дагана уу.

  1. үед avl_csr_write эсвэл avl_csr_read дохиог баталгаажуул
    avl_csr_waitrequest дохио бага байна (хэрэв хүлээх хүсэлтийн дохио өндөр байвал avl_csr_write эсвэл avl_csr_read дохиог хүлээх хүсэлтийн дохио буурах хүртэл өндөр байлгах шаардлагатай).
  2. Үүний зэрэгцээ, avl_csr_address автобус дээр хаягийн утгыг тохируулна уу. Хэрэв энэ нь бичих үйлдэл бол avl_csr_writedata автобус дээрх утгын өгөгдлийг хаягийн хамт тохируулна уу.
  3. Хэрэв энэ нь уншсан гүйлгээ юм бол уншсан өгөгдлийг сэргээхийн тулд avl_csr_readdatavalid дохио өндөр байх хүртэл хүлээнэ үү.
  • Флэш бичихийн тулд бичих утга шаардлагатай үйлдлүүдийн хувьд та эхлээд бичихийг идэвхжүүлэх үйлдлийг гүйцэтгэх ёстой.
  • Та бичих эсвэл устгах команд өгөх бүрдээ тугны статусын бүртгэлийг унших ёстой.
  • Хэрэв олон флаш төхөөрөмж ашиглаж байгаа бол тодорхой флаш төхөөрөмж дээр ямар нэгэн үйлдэл хийхээсээ өмнө чип сонгох бүртгэлд зөв чип сонгохын тулд бичих ёстой.

Зураг 2. Санах ойн багтаамжийн бүртгэлийн долгионы хэлбэрийг уншина ууample

ASMI Parallel II Intel FPGA IP зураг 2

Зураг 3. Write Enable Register Waveform Example

ASMI Parallel II Intel FPGA IP зураг 3

Санах ойн үйлдлүүд

ASMI Parallel II Intel FPGA IP санах ойн интерфейс нь тэсрэх болон шууд флаш санах ойд нэвтрэх боломжийг дэмждэг. Флэш санах ойд шууд нэвтрэх үед IP нь шууд унших, бичих үйлдлийг гүйцэтгэхийн тулд дараах алхмуудыг гүйцэтгэдэг.

  • Бичих үйлдлийг идэвхжүүлэх
  • Флэш үед үйл ажиллагаа дууссан эсэхийг шалгахын тулд тугны статусын бүртгэлийг шалгана уу
  • Үйл ажиллагаа дууссаны дараа хүлээх хүсэлтийн дохиог гарга

Санах ойн үйлдлүүд нь Avalon-ийн санах ойн зураглалтай интерфейсийн үйлдлүүдтэй төстэй. Та хаягийн автобусанд зөв утгыг тохируулж, хэрэв энэ нь бичих гүйлгээ бол өгөгдөл бичиж, нэг гүйлгээ эсвэл өөрийн хүссэн тэсрэлт тоолох утгыг 1 болгож, бичих эсвэл унших дохиог идэвхжүүлэх ёстой.

Зураг 4. 8-Үг бичих тэсрэх долгионы хэлбэр Example

ASMI Parallel II Intel FPGA IP зураг 4

Зураг 5. 8-Үг унших тэсрэх долгионы хэлбэр Example

ASMI Parallel II Intel FPGA IP зураг 5

Зураг 6. 1-байт бичих byteenable = 4'b0001 долгионы хэлбэр Example

ASMI Parallel II Intel FPGA IP зураг 6

ASMI Parallel II Intel FPGA IP ашиглах тохиолдол Examples

Хэрэглэх тохиолдол жишээ ньamples ASMI Parallel II IP болон J ашигладагTAG-Silicon ID унших, санах ой унших, санах ой бичих, сектор устгах, сектор хамгаалах, тугны статусын бүртгэлийг арилгах, nvcr бичих гэх мэт флаш хандалтын үйлдлүүдийг хийх боломжтой Avalon Мастер.
Эксийг ажиллуулахын тулдampХэрэв та FPGA-г тохируулах ёстой. Эдгээр алхмуудыг дагана уу:

  1. Дараах зурагт үзүүлсэн шиг Platform Designer систем дээр суурилсан FPGA-г тохируулна уу.
    Зураг 7. ASMI Parallel II IP болон J-г харуулсан платформ дизайнерын системTAG- Авалон Мастер рууASMI Parallel II Intel FPGA IP зураг 7
  2. Дараах TCL скриптийг өөрийн төсөлтэй ижил санд хадгална уу. Скриптийг жишээ нь epcq128_access.tcl гэж нэрлэнэ үүample.ASMI Parallel II Intel FPGA IP зураг 8 ASMI Parallel II Intel FPGA IP зураг 9 ASMI Parallel II Intel FPGA IP зураг 10 ASMI Parallel II Intel FPGA IP зураг 11 ASMI Parallel II Intel FPGA IP зураг 12
  3. Системийн консолыг ажиллуул. Консол дээр "source epcq128_access.tcl"-ийг ашиглан скриптийг эх сурвалж болго.

Example 1: Тохиргооны төхөөрөмжүүдийн Цахиур ID-г уншина уу

ASMI Parallel II Intel FPGA IP зураг 13

Example 2: H'40000000 хаяг дээрх нэг үгийн өгөгдлийг уншиж, бичнэ үү

ASMI Parallel II Intel FPGA IP зураг 14

Example 3: 64-р салбарыг устгах

ASMI Parallel II Intel FPGA IP зураг 15

Example 4: Салбаруудад салбар хамгаалалтыг гүйцэтгэх (0-ээс 127)

ASMI Parallel II Intel FPGA IP зураг 16

Example 5: Тугны статусын бүртгэлийг уншиж, арилгах

ASMI Parallel II Intel FPGA IP зураг 17ASMI Parallel II Intel FPGA IP зураг 18

Example 6: Унших, бичих nvcr

ASMI Parallel II Intel FPGA IP зураг 19

ASMI Parallel II Intel FPGA IP хэрэглэгчийн гарын авлагын архив

IP хувилбарууд нь Intel Quartus Prime Design Suite програм хангамжийн v19.1 хүртэлх хувилбаруудтай ижил байна. Intel Quartus Prime Design Suite програм хангамжийн 19.2 буюу түүнээс хойшхи хувилбараас эхлэн IP цөм нь шинэ IP хувилбарын схемтэй болсон.
Хэрэв IP үндсэн хувилбар жагсаалтад байхгүй бол өмнөх IP үндсэн хувилбарын хэрэглэгчийн гарын авлага хэрэгжинэ.

Intel Quartus Prime хувилбар IP үндсэн хувилбар Хэрэглэгчийн гарын авлага
17.0 17.0 Altera ASMI Parallel II IP үндсэн хэрэглэгчийн гарын авлага

ASMI Parallel II Intel FPGA IP хэрэглэгчийн гарын авлагын баримт бичгийн засварын түүх

Баримт бичгийн хувилбар Intel Quartus Prime хувилбар IP хувилбар Өөрчлөлтүүд
2020.07.29 18.0 18.0 • Баримт бичгийн нэрийг шинэчилсэн ASMI Parallel II Intel FPGA IP хэрэглэгчийн гарын авлага.

• Шинэчлэгдсэн Хүснэгт 2: Параметрийн тохиргоо хэсэгт

Параметрүүд.

2018.09.24 18.0 18.0 • ASMI Parallel II Intel FPGA IP цөмд зориулсан програмууд болон дэмжлэгийн талаарх мэдээллийг нэмсэн.

• -д хандахын тулд тэмдэглэл нэмсэн Ерөнхий цуврал флаш интерфэйс Intel FPGA IP үндсэн хэрэглэгчийн гарын авлага.

• нэмсэн ASMI Parallel II Intel FPGA IP Core Use Case Examples хэсэг.

2018.05.07 18.0 18.0 • Intel rebranding болгонд Altera ASMI Parallel II IP цөмийг ASMI Parallel II Intel FPGA IP цөм болгон өөрчилсөн.

• EPCQ-A төхөөрөмжүүдийн дэмжлэгийг нэмсэн.

• доторх clk дохионд тэмдэглэл нэмсэн Боомтын тодорхойлолт ширээ.

• qspi_scein дохионы тайлбарыг шинэчилсэн Боомтын тодорхойлолт ширээ.

• SECTOR_PROTECT бүртгэлд тэмдэглэл нэмсэн Газрын зураг бүртгүүлэх ширээ.

• SECTOR_ERASE болон SUBSECTOR_ERASE бүртгэлийн бит болон өргөнийг шинэчилсэн Газрын зураг бүртгүүлэх ширээ.

• SECTOR_PROTECT-ийн бит болон өргөнийг шинэчилсэн

-д бүртгүүлнэ үү Газрын зураг бүртгүүлэх ширээ.

үргэлжилсэн…
Баримт бичгийн хувилбар Intel Quartus Prime хувилбар IP хувилбар Өөрчлөлтүүд
      • CONTROL бүртгэлийн CHIP SELECT сонголтын тайлбарыг шинэчилсэн Газрын зураг бүртгүүлэх ширээ.

• SECTOR_ERASE, SUBSECTOR_ERASE, BULK_ERASE болон DIE_ERASE бүртгэлүүдийн зүүлт тайлбарыг шинэчилсэн. Газрын зураг бүртгүүлэх ширээ.

• vl_mem_addr-н тайлбарыг шинэчилсэн

дахь дохио Боомтын тодорхойлолт ширээ.

• Жижиг редакцийн засварууд.

 

Огноо Хувилбар Өөрчлөлтүүд
2017 оны тавдугаар сар 2017.05.08 Анхны хувилбар.

Intel корпораци. Бүх эрх хуулиар хамгаалагдсан. Intel, Intel лого болон бусад Intel тэмдэг нь Intel корпораци эсвэл түүний охин компаниудын худалдааны тэмдэг юм. Intel нь өөрийн FPGA болон хагас дамжуулагч бүтээгдэхүүнүүдээ Intel-ийн стандарт баталгааны дагуу одоогийн техникийн үзүүлэлтүүдэд нийцүүлэн ажиллуулах баталгаа өгдөг ч аливаа бүтээгдэхүүн, үйлчилгээнд ямар ч үед мэдэгдэлгүйгээр өөрчлөлт оруулах эрхтэй. Intel нь бичгээр тохиролцсоноос бусад тохиолдолд энд дурдсан аливаа мэдээлэл, бүтээгдэхүүн, үйлчилгээг ашиглах, ашиглахаас үүдэн гарах хариуцлага, хариуцлага хүлээхгүй. Intel-ийн хэрэглэгчид нийтлэгдсэн мэдээлэлд найдах, бүтээгдэхүүн, үйлчилгээний захиалга өгөхөөс өмнө төхөөрөмжийн техникийн үзүүлэлтүүдийн хамгийн сүүлийн хувилбарыг авахыг зөвлөж байна.
*Бусад нэр, брэндийг бусдын өмч гэж үзэж болно.

Баримт бичиг / нөөц

intel ASMI зэрэгцээ II Intel FPGA IP [pdf] Хэрэглэгчийн гарын авлага
ASMI Parallel II Intel FPGA IP, ASMI, Parallel II Intel FPGA IP, II Intel FPGA IP, FPGA IP

Лавлагаа

Сэтгэгдэл үлдээгээрэй

Таны имэйл хаягийг нийтлэхгүй. Шаардлагатай талбаруудыг тэмдэглэсэн *