An t-suaicheantas airson intel

ASMI Co-shìnte II Intel FPGA IP

Toradh ASMI Parallel II Intel FPGA IP

Tha an ASMI Parallel II Intel® FPGA IP a’ toirt cothrom air na h-innealan rèiteachaidh Intel FPGA, a tha mar an rèiteachadh quad-sreath (EPCQ), ìre ìosal.tage rèiteachadh quad-sreath (EPCQ-L), agus rèiteachadh sreathach EPCQ-A. Faodaidh tu an IP seo a chleachdadh gus dàta a leughadh agus a sgrìobhadh gu na h-innealan flash taobh a-muigh airson tagraidhean, leithid ùrachadh siostam iomallach agus bann-cinn Mapa Mothachaidh SEU File (.smh) stòradh.
A bharrachd air na feartan le taic bho ASMI Parallel Intel FPGA IP, tha an ASMI Parallel II Intel FPGA IP a’ toirt taic a bharrachd do:

  • Cothrom flash dìreach (sgrìobh/leugh) tro eadar-aghaidh mapa cuimhne Avalon®.
  • Clàr smachd airson gnìomhachd eile tro eadar-aghaidh clàr inbhe smachd (CSR) ann an eadar-aghaidh mapa cuimhne Avalon.
  • Eadar-theangaich na h-òrdughan coitcheann bhon eadar-aghaidh le mapa cuimhne Avalon gu còdan àithne inneal.

Tha an ASMI Parallel II Intel FPGA IP ri fhaighinn airson a h-uile teaghlach inneal Intel FPGA a ’toirt a-steach innealan Intel MAX® 10 a tha a’ cleachdadh modh GPIO.
Chan eil an ASMI Parallel II Intel FPGA IP a’ toirt taic ach do na h-innealan EPCQ, EPCQ-L, agus EPCQ-A. Ma tha thu a’ cleachdadh innealan flash treas-phàrtaidh, feumaidh tu an Eadar-aghaidh Flash Serial Generic Intel FPGA IP a chleachdadh.
Tha an ASMI Parallel II Intel FPGA IP a ’faighinn taic ann am bathar-bog Intel Quartus® Prime dreach 17.0 agus air adhart.
Fiosrachadh Co-cheangailte

  • Ro-ràdh do Intel FPGA IP Cores
    • A ’toirt seachad fiosrachadh coitcheann mu na coraichean IP Intel FPGA gu lèir, a’ toirt a-steach parameterizing, gineadh, ùrachadh, agus atharrais air coraichean IP.
  • A’ cruthachadh sgriobtaichean atharrais IP neo-eisimeileach agus Qsys
    • Cruthaich sgriobtaichean atharrais nach eil feumach air ùrachadh làimhe airson ùrachadh bathar-bog no dreach IP.
  • Na cleachdaidhean as fheàrr ann an stiùireadh pròiseict
    • Stiùireadh airson riaghladh èifeachdach agus so-ghiùlain do phròiseact agus IP files.
  • Stiùireadh cleachdaiche bunaiteach ASMI Co-shìnte Intel FPGA IP
  • Eadar-aghaidh Flash Sreathach Coitcheann Stiùireadh Cleachdaiche Intel FPGA IP
    • A 'toirt seachad taic airson innealan flash treas-phàrtaidh.
  • AN 720: A’ dèanamh atharrais air a’ bhloc ASMI nad dhealbhadh

Fiosrachadh Sgaoileadh

Tha dreachan IP an aon rud ris na dreachan bathar-bog Intel Quartus Prime Design suas gu v19.1. Bho dreach bathar-bog Intel Quartus Prime Design Suite 19.2 no nas fhaide air adhart, tha sgeama tionndadh IP ùr aig coraichean IP.
Faodaidh an àireamh dreach IP (XYZ) atharrachadh bho aon dreach bathar-bog Intel Quartus Prime gu dreach eile. Atharrachadh ann an:

  • Tha X a’ comharrachadh ath-sgrùdadh mòr air an IP. Ma dh’ ùraicheas tu am bathar-bog Intel Quartus Prime agad, feumaidh tu an IP ath-nuadhachadh.
  • Tha Y a’ comharrachadh gu bheil feartan ùra aig an IP. Ath-nuadhaich an IP agad gus na feartan ùra sin a thoirt a-steach.
  • Tha Z a’ comharrachadh gu bheil an IP a’ toirt a-steach atharrachaidhean beaga. Ath-nuadhaich an IP agad gus na h-atharrachaidhean sin a ghabhail a-steach.

Clàr 1 . Fiosrachadh fuasglaidh IP ASMI Co-shìnte II Intel FPGA

Tuairisgeul
Tionndadh IP 18.0
Tionndadh Intel Quartus Prime Pro Edition 18.0
Ceann-latha sgaoilidh 2018.05.07

Puirt

Figear 1. Diagram Bloc PuirtASMI Co-shìnte II Intel FPGA IP fig 1

Clàr 2. Ports Description

Comharradh Leud Stiùir Tuairisgeul
Eadar-aghaidh tràillean le mapa cuimhne Avalon airson CSR (avl_csr)
avl_csr_addr 6 Cuir a-steach seòladh bus seòladh eadar-aghaidh mapa cuimhne Avalon. Tha am bus seòlaidh ann an seòladh facal.
avl_csr_leugh 1 Cuir a-steach Leughadh eadar-aghaidh mapa cuimhne Avalon chun an CSR.
avl_csr_rddata 32 Toradh Leugh eadar-aghaidh mapa cuimhne Avalon bus dàta bhon CSR.
avl_csr_write 1 Cuir a-steach Eadar-aghaidh mapa cuimhne Avalon sgrìobhadh smachd chun CSR.
avl_csr_writedata 32 Cuir a-steach Eadar-aghaidh mapa cuimhne Avalon sgrìobh bus dàta gu CSR.
avl_csr_waitrequest 1 Toradh Eadar-aghaidh mapa cuimhne Avalon smachd feitheamh iarrtas bhon CSR.
avl_csr_rddata_dligheach 1 Toradh Eadar-aghaidh le mapa cuimhne Avalon le dàta leughaidh dligheach a tha a’ nochdadh gu bheil dàta leughaidh CSR ri fhaighinn.
Eadar-aghaidh tràillean le mapa cuimhne Avalon airson ruigsinneachd cuimhne (avl_ mem)
avl_mem_sgrìobh 1 Cuir a-steach Eadar-aghaidh mapa cuimhne Avalon sgrìobh smachd air a’ chuimhne
avl_mem_burstcount 7 Cuir a-steach Cunntas burst eadar-aghaidh mapa cuimhne Avalon airson a’ chuimhne. Tha an raon luach bho 1 gu 64 (meud duilleag as àirde).
avl_mem_waitrequest 1 Toradh Eadar-aghaidh mapa cuimhne Avalon feitheamh iarrtas smachd bhon chuimhne.
avl_mem_leugh 1 Cuir a-steach Eadar-aghaidh mapa cuimhne Avalon leugh smachd chun chuimhne
avl_mem_addr N Cuir a-steach seòladh bus seòladh eadar-aghaidh mapa cuimhne Avalon. Tha am bus seòlaidh ann an seòladh facal.

Tha leud an t-seòlaidh an urra ris an dùmhlachd cuimhne flash a thathar a’ cleachdadh.

avl_mem_writedata 32 Cuir a-steach Eadar-aghaidh mapa cuimhne Avalon sgrìobh bus dàta chun chuimhne
avl_mem_readddata 32 Toradh Leugh eadar-aghaidh mapa cuimhne Avalon bus dàta bhon chuimhne.
avl_mem_rddata_dligheach 1 Toradh Eadar-aghaidh mapa cuimhne Avalon leughaidh dàta dligheach a tha a’ nochdadh gu bheil an dàta leughaidh cuimhne ri fhaighinn.
avl_mem_byteenble 4 Cuir a-steach Eadar-aghaidh mapa cuimhne Avalon sgrìobhadh dàta a’ comasachadh bus gu cuimhne. Rè modh spreadhaidh, bidh bus le deugaire àrd loidsigeach, 4'b1111.
Cloc agus ath-shuidheachadh
clk 1 Cuir a-steach Cuir a-steach gleoc gus an IP a ghleusadh. (1)
ath-shuidheachadh_n 1 Cuir a-steach Ath-shuidheachadh asyncronach gus an IP ath-shuidheachadh.(2)
Eadar-aghaidh Conduit(3)
fqspi_dataout 4 Dà-thaobhach Port cuir a-steach no toraidh gus dàta a bhiadhadh bhon inneal flash.
a’ leantainn…
Comharradh Leud Stiùir Tuairisgeul
qspi_dclk 1 Toradh A 'toirt seachad comharra cloc don inneal flash.
qspi_scein 1 Toradh A’ toirt seachad an comharra ncs don inneal flash.

A 'toirt taic do Stratix® V, Arria® V, Cyclone® V, agus innealan nas sine.

3 Toradh A’ toirt seachad an comharra ncs don inneal flash.

A’ toirt taic do dh’ innealan Intel Arria 10 agus Intel Cyclone 10 GX.

  • Faodaidh tu tricead a’ ghleoc a shuidheachadh gu bhith nas ìsle no co-ionann ri 50 MHz.
  • Cùm an comharra airson co-dhiù aon chearcall cloc gus an IP ath-shuidheachadh.
  • Ri fhaighinn nuair a chuireas tu an comas am paramadair eadar-aghaidh Sreath Gnìomhach sònraichte à comas.

Fiosrachadh Co-cheangailte

  • Duilleag dàta innealan rèiteachaidh Quad-Sreath (EPCQ).
  • Duilleag dàta innealan rèiteachaidh sreathach EPCQ-L
  • EPCQ-A duilleag dàta inneal rèiteachaidh sreathach

Paramadairean

Clàr 3. Roghainnean paramadair

Paramadair Luachan laghail Tuairisgeulan
Seòrsa inneal rèiteachaidh EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32A, EPCQ64A, EPCQ128A, Sònraich an seòrsa inneal EPCQ, EPCQ-L, no EPCQ-A a tha thu airson a chleachdadh.
Tagh modh I/O DUAL QUAD GNATHACH Tagh leud dàta leudaichte nuair a bheir thu comas don ghnìomhachd Fast Read.
Cuir à comas eadar-aghaidh sreathach gnìomhach sònraichte Slighe na comharran ASMIBLOCK chun na h-ìre as àirde den dealbhadh agad.
Dèan comas air eadar-aghaidh prìneachan SPI Ag eadar-theangachadh na comharran ASMIBLOCK gu eadar-aghaidh prìne SPI.
Dèan comas air modal atharrais flash A’ cleachdadh a’ mhodail atharrais àbhaisteach EPCQ 1024 airson atharrais. Ma tha thu a’ cleachdadh inneal flash treas-phàrtaidh, thoir sùil air AN 720: A’ dèanamh atharrais air a’ bhloc ASMI nad dhealbhadh gus pasgan a chruthachadh gus am modal flash a cheangal ris a’ bhloc ASMI.
An àireamh de Chip Select a chaidh a chleachdadh 1

2(4)

3(4)

Tagh an àireamh de thaghadh chip a tha ceangailte ris an flash.
  • Taic a-mhàin ann an innealan Intel Arria 10, innealan Intel Cyclone 10 GX, agus innealan eile le eadar-aghaidh prìneachan SPI comasach air a chomasachadh.

Fiosrachadh Co-cheangailte

  • Duilleag dàta innealan rèiteachaidh Quad-Sreath (EPCQ).
  • Duilleag dàta innealan rèiteachaidh sreathach EPCQ-L
  • EPCQ-A duilleag dàta inneal rèiteachaidh sreathach
  • AN 720: A’ dèanamh atharrais air a’ bhloc ASMI nad dhealbhadh

Mapa clàraidh

Clàr 4. Clàr Mapa

  • Tha gach seòladh air a chothromachadh sa chlàr a leanas a’ riochdachadh 1 facal de dh’ àite seòladh cuimhne.
  • Tha luach bunaiteach de 0x0 aig a h-uile clàr.
Offset Ainm a ’Chlàir R/W Ainm Achaidh Bit Leud Tuairisgeul
0 WR_ENABLE W WR_ENABLE 0 1 Sgrìobh 1 gus comas sgrìobhaidh a choileanadh.
1 WR_DISABLE W WR_DISABLE 0 1 Sgrìobh 1 airson sgrìobhadh cuir à comas.
2 WR_STATUS W WR_STATUS 7:0 8 Tha am fiosrachadh ann airson sgrìobhadh chun chlàr inbhe.
3 RD_STATUS R RD_STATUS 7:0 8 Tha am fiosrachadh ann bho ghnìomhachd clàr inbhe leughaidh.
4 SECTOR_ERASE W Luach na Roinne 23:0

no 31: 0

24 no

32

Cùm seòladh na roinne a thèid a dhubhadh às a rèir dùmhlachd an uidheim.(5)
5 SUBSECTOR_ERASE W Luach Fo-roinne 23:0

no 31: 0

24 no

32

A’ toirt a-steach seòladh an fho-roinn a thèid a dhubhadh às a rèir dùmhlachd an uidheim.(6)
6-7 Glèidhte
8 RIAGHLADH W/R ROGHAINN CHIP 7:4 4 Tagh inneal flash. Is e an luach bunaiteach 0, a tha ag amas air a’ chiad inneal flash. Gus an dàrna inneal a thaghadh, cuir an luach gu 1, gus an treas inneal a thaghadh, cuir an luach gu 2.
Glèidhte
W/R DEARBHACHADH 0 1 Suidhich seo gu 1 gus comharran SPI an IP a dhì-cheadachadh le bhith a ’cur a h-uile comharra toraidh gu stàite àrd-Z.
a’ leantainn…
Offset Ainm a ’Chlàir R/W Ainm Achaidh Bit Leud Tuairisgeul
            Faodar seo a chleachdadh airson bus a cho-roinn le innealan eile.
9-12 Glèidhte
13 WR_NON_VOLATILE_CONF_REG W Luach NVCR 15:0 16 A’ sgrìobhadh luach gu clàr rèiteachaidh neo-luaineach.
14 RD_NON_VOLATILE_CONF_REG R Luach NVCR 15:0 16 Leughadh luach bho chlàr rèiteachaidh neo-luaineach
15 RD_ FLAG_ STATUS_REG R RD_ FLAG_ STATUS_REG 8 8 Leughadh clàr inbhe na brataich
16 CLR_FLAG_ STATUS REG W CLR_FLAG_ STATUS REG 8 8 A’ glanadh clàr inbhe na brataich
17 BULK_ERASE W BULK_ERASE 0 1 Sgrìobh 1 gus sgiob slàn a dhubhadh às (airson inneal aon-bhàs).(7)
18 DIE_ERASE W DIE_ERASE 0 1 Sgrìobh 1 gus bàsachadh slàn a dhubhadh às (airson inneal stac-die).(7)
19 4BYTES_ADDR_GA W 4BYTES_ADDR_GA 0 1 Sgrìobh 1 gus a dhol a-steach gu modh seòlaidh 4 bytes
20 4BYTES_ADDR_EX W 4BYTES_ADDR_EX 0 1 Sgrìobh 1 gus fàgail modh seòlaidh 4 bytes
21 SECTOR_PROTECT W Roinn dìon luach 7:0 8 Luach sgrìobhadh gu clàr inbhe gus roinn a dhìon. (8)
22 RD_MEMORY_CAPACITY_ID R Luach comas cuimhne 7:0 8 Tha fiosrachadh ann mu ID comas cuimhne.
23 –

32

Glèidhte

Chan fheum thu ach seòladh sam bith taobh a-staigh na roinne a shònrachadh agus sguabaidh an IP às an roinn shònraichte sin.
Chan fheum thu ach seòladh sam bith a shònrachadh taobh a-staigh na fo-roinne agus sguabaidh an IP às an fho-roinn shònraichte sin.

Fiosrachadh Co-cheangailte

  • Duilleag dàta innealan rèiteachaidh Quad-Sreath (EPCQ).
  • Duilleag dàta innealan rèiteachaidh sreathach EPCQ-L
  • EPCQ-A duilleag dàta inneal rèiteachaidh sreathach
  • Sònrachaidhean eadar-aghaidh Avalon

Obrachaidhean

Tha eadar-aghaidh ASMI Parallel II Intel FPGA IP a’ gèilleadh ri eadar-aghaidh mapa cuimhne Avalon. Airson tuilleadh fiosrachaidh, thoir sùil air mion-chomharrachadh Avalon.

  • Chan fheum thu ach seòladh sam bith a shònrachadh taobh a-staigh a’ bhàis agus sguabaidh an IP às am bàs sònraichte sin.
  • Airson innealan EPCQ agus EPCQ-L, tha am pìos dìon bloca bit [2: 4] agus [6] agus tha am pìos mullach / bonn (TB) beagan 5 den chlàr inbhe. Airson innealan EPCQ-A. tha am pìos dìon bloca beagan [2:4] agus is e am pìos TB pìos 5 den chlàr inbhe.

Fiosrachadh Co-cheangailte

  • Sònrachaidhean eadar-aghaidh Avalon

Gnìomh Clàr Inbhe smachd

Faodaidh tu leughadh a dhèanamh no sgrìobhadh gu seòladh sònraichte air a chothromachadh le bhith a’ cleachdadh a’ Chlàr Inbhe Smachd (CSR).
Gus an obair leughaidh no sgrìobhaidh a chuir an gnìomh airson a’ chlàr inbhe smachd, lean na ceumannan seo:

  1. Dearbhaich an comharra avl_csr_write no avl_csr_read fhad ‘s a tha an
    tha comharra avl_csr_waitrequest ìosal (ma tha an comharra waitrequest àrd, feumar an comharra avl_csr_write no avl_csr_read a chumail àrd gus an tèid an comharra waitrequest ìosal).
  2. Aig an aon àm, suidhich luach an t-seòlaidh air a’ bhus avl_csr_address. Mas e gnìomhachd sgrìobhaidh a th’ ann, suidhich an dàta luach air a’ bhus avl_csr_writedata còmhla ris an t-seòladh.
  3. Mas e gnothach leughaidh a th’ ann, fuirich gus an tèid an comharra avl_csr_readdatavalid a dhearbhadh àrd gus an dàta leughaidh fhaighinn air ais.
  • Airson obrachaidhean a dh’ fheumas luach sgrìobhaidh gu flash, feumaidh tu an obrachadh comas sgrìobhaidh a dhèanamh an toiseach.
  • Feumaidh tu clàr inbhe na brataich a leughadh a h-uile uair a chuireas tu a-mach òrdugh sgrìobhaidh no sguab às.
  • Ma thèid iomadh inneal flash a chleachdadh, feumaidh tu sgrìobhadh chun chlàr taghte chip gus an taghadh chip cheart a thaghadh mus dèan thu gnìomhachd sam bith air an inneal flash sònraichte.

Figear 2. Leugh Clàr Comas Cuimhne Waveform Example

ASMI Co-shìnte II Intel FPGA IP fig 2

Figear 3. Sgrìobh Dèan comas air Clàr Waveform Example

ASMI Co-shìnte II Intel FPGA IP fig 3

Obraichean Cuimhne

Tha eadar-aghaidh cuimhne ASMI Parallel II Intel FPGA IP a ’toirt taic do spreadhadh agus ruigsinneachd cuimhne flash dìreach. Rè an ruigsinneachd cuimhne flash dìreach, bidh an IP a ’dèanamh na ceumannan a leanas gus leigeil leat gnìomhachd leughaidh no sgrìobhaidh dìreach a dhèanamh:

  • Comas sgrìobhaidh airson an obair sgrìobhaidh
  • Thoir sùil air clàr inbhe na brataich gus dèanamh cinnteach gu bheil an obair deiseil aig an flash
  • Sgaoil an comharra iarrtas feitheamh nuair a bhios an obair deiseil

Tha gnìomhachd cuimhne coltach ri gnìomhachd eadar-aghaidh mapa cuimhne Avalon. Feumaidh tu an luach ceart a shuidheachadh aig a’ bhus seòlaidh, dàta a sgrìobhadh mas e gnothach sgrìobhaidh a th’ ann, an luach cunntais burst a dhràibheadh ​​gu 1 airson malairt singilte no an luach cunntais burst a tha thu ag iarraidh, agus an comharra sgrìobhaidh no leughaidh a bhrosnachadh.

Figear 4. 8-Word Write Burst Waveform Example

ASMI Co-shìnte II Intel FPGA IP fig 4

Figear 5. 8-Word Reading Burst Waveform Example

ASMI Co-shìnte II Intel FPGA IP fig 5

Figear 6. 1-Byte Write byteenable = 4'b0001 Waveform Example

ASMI Co-shìnte II Intel FPGA IP fig 6

ASMI Co-shìnte II Cùis Cleachdaidh IP Intel FPGA Examples

Tha a’ chùis cleachdaidh exampCleachd an ASMI Parallel II IP agus JTAG-to-Avalon Master gus gnìomhachd ruigsinneachd flash a dhèanamh, leithid leughadh silicon ID, cuimhne a leughadh, cuimhne a sgrìobhadh, cuir às don roinn, dìon na roinne, clàr inbhe bratach soilleir, agus sgrìobhadh nvcr.
Gus an t-examples, feumaidh tu am FPGA a rèiteachadh. Lean na ceumannan seo:

  1. Dèan rèiteachadh air an FPGA stèidhichte air siostam Dealbhaiche Àrd-ùrlar mar a chithear san fhigear a leanas.
    Figear 7. Siostam Dealbhaiche Àrd-ùrlar A 'sealltainn an ASMI Parallel II IP agus JTAG- gu Maighstir AvalonASMI Co-shìnte II Intel FPGA IP fig 7
  2. Sàbhail an sgriobt TCL a leanas san aon eòlaire ris a’ phròiseact agad. Ainmich an sgriobt mar epcq128_access.tcl airson example.ASMI Co-shìnte II Intel FPGA IP fig 8 ASMI Co-shìnte II Intel FPGA IP fig 9 ASMI Co-shìnte II Intel FPGA IP fig 10 ASMI Co-shìnte II Intel FPGA IP fig 11 ASMI Co-shìnte II Intel FPGA IP fig 12
  3. Cuir air bhog consol siostam. Anns a’ chonsail, lorg an sgriobt le bhith a’ cleachdadh “source epcq128_access.tcl”.

Example 1: Leugh an ID Silicon de na Innealan Configuration

ASMI Co-shìnte II Intel FPGA IP fig 13

Example 2: Leugh agus Sgrìobh aon fhacal dàta aig Seòladh H'40000000

ASMI Co-shìnte II Intel FPGA IP fig 14

Example 3: Sguab às Roinn 64

ASMI Co-shìnte II Intel FPGA IP fig 15

Example 4: Dèan Roinn Dìon aig Roinnean (0 gu 127)

ASMI Co-shìnte II Intel FPGA IP fig 16

Example 5: Leugh agus Glan Clàr Inbhe na Brataich

ASMI Co-shìnte II Intel FPGA IP fig 17ASMI Co-shìnte II Intel FPGA IP fig 18

Example 6: Leugh agus Sgrìobh nvcr

ASMI Co-shìnte II Intel FPGA IP fig 19

Tasglannan Stiùireadh Cleachdaiche Intel FPGA IP ASMI Co-shìnte II

Tha dreachan IP an aon rud ris na dreachan bathar-bog Intel Quartus Prime Design suas gu v19.1. Bho dreach bathar-bog Intel Quartus Prime Design Suite 19.2 no nas fhaide air adhart, tha sgeama tionndadh IP ùr aig coraichean IP.
Mura h-eil dreach bunaiteach IP air a liostadh, tha an stiùireadh cleachdaiche airson an dreach bunaiteach IP a’ buntainn.

Intel Quartus Prìomh Tionndadh Tionndadh Core IP Stiùireadh Cleachdaiche
17.0 17.0 Leabhar-iùil cleachdaiche bunaiteach Altera ASMI Parallel II IP

Eachdraidh Ath-sgrùdadh Sgrìobhainn airson Leabhar-iùil Cleachdaiche ASMI Co-shìnte II Intel FPGA IP

Tionndadh Sgrìobhainn Intel Quartus Prìomh Tionndadh Tionndadh IP Atharrachaidhean
2020.07.29 18.0 18.0 • Ùraich tiotal na sgrìobhainn gu Stiùireadh cleachdaiche ASMI Co-shìnte II Intel FPGA IP.

• Ùraichte Clàr 2: Roghainnean paramadair ann an earrann

Paramadairean.

2018.09.24 18.0 18.0 • Chuir sinn fiosrachadh ris mu na h-iarrtasan agus an taic airson cridhe ASMI Parallel II Intel FPGA IP.

• Chuir sinn nota ris airson iomradh a thoirt air an Eadar-aghaidh Flash Sreathach Coitcheann Stiùireadh Cleachdaiche Intel FPGA IP Core.

• Chuir an ASMI Co-shìnte II Intel FPGA IP Core Use Case Examples earrann.

2018.05.07 18.0 18.0 • Ath-ainmichte Altera ASMI Parallel II IP cridhe gu cridhe ASMI Parallel II Intel FPGA IP a rèir ath-bhranndadh Intel.

• Taic a bharrachd airson innealan EPCQ-A.

• Chuir sinn nota ris a’ chomharra clk anns an Tuairisgeul puirt clàr.

• Ùraich thu an tuairisgeul airson a’ chomharra qspi_scein anns an Tuairisgeul puirt clàr.

• Chuir sinn nota ris a’ chlàr SECTOR_PROTECT anns a’ chlàr Mapa clàraidh clàr.

• Ùraich am bit agus an leud airson clàran SECTOR_ERASE agus SUBSECTOR_ERASE anns an Mapa clàraidh clàr.

• Ùraich am pìos agus an leud airson SECTOR_PROTECT

clàradh anns an Mapa clàraidh clàr.

a’ leantainn…
Tionndadh Sgrìobhainn Intel Quartus Prìomh Tionndadh Tionndadh IP Atharrachaidhean
      • Ùraichte an tuairisgeul airson an roghainn CHIP SELECT a 'chlàr RIAGHLADH ann an Mapa clàraidh clàr.

• Ùraich na bonn-nòtaichean airson na clàran SECTOR_ERASE, SUBSECTOR_ERASE, BULK_ERASE, agus DIE_ERASE anns na Mapa clàraidh clàr.

• Ùraich thu an tuairisgeul airson an vl_mem_addr

comharra anns an Tuairisgeul puirt clàr.

• Mion-dheasachaidhean deasachaidh.

 

Ceann-latha Tionndadh Atharrachaidhean
An Cèitean 2017 2017.05.08 Sgaoileadh tùsail.

Intel Corporation. Còraichean uile glèidhte. Tha Intel, suaicheantas Intel, agus comharran Intel eile nan comharran-malairt aig Intel Corporation no na fo-chompanaidhean aige. Tha Intel airidh air coileanadh a thoraidhean FPGA agus semiconductor gu mion-chomharrachadh gnàthach a rèir barantas àbhaisteach Intel, ach tha e a’ gleidheadh ​​​​na còrach atharrachaidhean a dhèanamh air toraidhean is seirbheisean sam bith aig àm sam bith gun rabhadh. Chan eil Intel a’ gabhail uallach no uallach sam bith ag èirigh bho bhith a’ cleachdadh no a’ cleachdadh fiosrachadh, toradh no seirbheis sam bith a tha air a mhìneachadh an seo ach a-mhàin mar a chaidh aontachadh gu soilleir ann an sgrìobhadh le Intel. Thathas a’ moladh do luchd-ceannach Intel an dreach as ùire de shònrachaidhean inneal fhaighinn mus cuir iad earbsa ann am fiosrachadh foillsichte sam bith agus mus cuir iad òrdughan airson toraidhean no seirbheisean.
* Faodar ainmean is suaicheantasan eile a thagradh mar sheilbh chàich.

Sgrìobhainnean/Goireasan

Intel ASMI Co-shìnte II Intel FPGA IP [pdfStiùireadh Cleachdaiche
ASMI Co-shìnte II Intel FPGA IP, ASMI, Co-shìnte II Intel FPGA IP, II Intel FPGA IP, FPGA IP

Iomraidhean

Fàg beachd

Cha tèid do sheòladh puist-d fhoillseachadh. Tha raointean riatanach air an comharrachadh *