ASMI موازي II Intel FPGA IP
د ASMI موازي II Intel® FPGA IP د Intel FPGA ترتیب کولو وسیلو ته لاسرسی چمتو کوي ، کوم چې د کواډ سیریل ترتیب (EPCQ) دی ، ټیټ حجمtagد کواډ سریال ترتیب (EPCQ-L)، او د EPCQ-A سیریل ترتیب. تاسو کولی شئ دا IP د غوښتنلیکونو لپاره بهرني فلش وسیلو ته د معلوماتو لوستلو او لیکلو لپاره وکاروئ ، لکه د ریموټ سیسټم تازه کول او د SEU حساسیت نقشه سرلیک File (.smh) ذخیره کول.
د ASMI موازي Intel FPGA IP لخوا ملاتړ شوي ب featuresو پرته ، د ASMI موازي II Intel FPGA IP اضافي ملاتړ کوي:
- د Avalon® حافظې نقشه شوي انٹرفیس له لارې مستقیم فلش لاسرسی (لیکل / لوستل).
- د Avalon حافظې نقشه شوي انٹرفیس کې د کنټرول حالت راجسټر (CSR) انٹرفیس له لارې د نورو عملیاتو لپاره کنټرول راجستر.
- د Avalon حافظې نقشه شوي انٹرفیس څخه د وسیلې کمانډ کوډونو کې عمومي کمانډونه وژباړئ.
د ASMI موازي II Intel FPGA IP د ټولو Intel FPGA وسیلو کورنیو لپاره شتون لري پشمول د Intel MAX® 10 وسیلې چې د GPIO حالت کاروي.
د ASMI موازي II Intel FPGA IP یوازې د EPCQ، EPCQ-L، او EPCQ-A وسیلو ملاتړ کوي. که تاسو د دریمې ډلې فلش وسیلې کاروئ ، نو تاسو باید د جنریک سیریل فلش انٹرفیس Intel FPGA IP وکاروئ.
د ASMI موازي II Intel FPGA IP د Intel Quartus® Prime سافټویر نسخه 17.0 او وروسته کې ملاتړ کیږي.
اړوند معلومات
- د Intel FPGA IP کور پیژندنه
- د ټولو Intel FPGA IP کورونو په اړه عمومي معلومات وړاندې کوي، پشمول د پیرامیټریز کولو، تولید، لوړولو، او د IP کورونو سمبالول.
- د نسخې - خپلواک IP او Qsys سمولیشن سکریپټونو رامینځته کول
- د سمولو سکریپټ جوړ کړئ چې د سافټویر یا IP نسخې اپ گریڈونو لپاره لاسي تازه معلوماتو ته اړتیا نلري.
- د پروژې مدیریت غوره کړنې
- ستاسو د پروژې او IP د موثر مدیریت او پورټ وړتیا لپاره لارښوونې files.
- د ASMI موازي Intel FPGA IP کور کارونکي لارښود
- د عام سیریل فلش انٹرفیس Intel FPGA IP کارن لارښود
- د دریمې ډلې فلش وسیلو لپاره ملاتړ چمتو کوي.
- AN 720: ستاسو په ډیزاین کې د ASMI بلاک سمول
د معلوماتو خپرول
د IP نسخې د Intel Quartus Prime Design Suite سافټویر نسخو ته ورته دي تر v19.1 پورې. د Intel Quartus Prime Design Suite سافټویر نسخه 19.2 یا وروسته، د IP کورونه د نوي IP نسخه سکیم لري.
د IP نسخه (XYZ) شمیره ممکن د یو Intel Quartus Prime سافټویر نسخه څخه بل ته بدل شي. بدلون په کې:
- ایکس د IP لوی بیاکتنې ته اشاره کوي. که تاسو خپل د Intel Quartus Prime سافټویر تازه کړئ، تاسو باید IP بیا تولید کړئ.
- Y په ګوته کوي چې IP نوي ځانګړتیاوې لري. خپل IP بیا تولید کړئ ترڅو دا نوي ځانګړتیاوې شاملې کړي.
- Z په ګوته کوي چې په IP کې کوچني بدلونونه شامل دي. خپل IP بیا تولید کړئ ترڅو دا بدلونونه شامل کړئ.
جدول 1. د ASMI موازي II Intel FPGA IP د خپرولو معلومات
توکي | تفصیل |
IP نسخه | 18.0 |
د Intel Quartus Prime Pro Edition نسخه | 18.0 |
د خپریدو نیټه | 2018.05.07 |
بندرونه
شکل 1. د بندرونو بلاک ډیاګرام
جدول 2. د بندرونو توضیحات
سیګنال | عرض | هدایت | تفصیل |
د CSR (avl_csr) لپاره د Avalon حافظې نقشه شوي غلام انٹرفیس | |||
avl_csr_addr | 6 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس پته بس. پته بس په لفظي ادرس کې ده. |
avl_csr_read | 1 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس CSR ته کنټرول لوستل. |
avl_csr_rddata | 32 | محصول | د Avalon حافظې نقشه شوي انٹرفیس د CSR څخه ډیټا بس لوستل. |
avl_csr_write | 1 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس CSR ته د لیکلو کنټرول. |
avl_csr_writedata | 32 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس CSR ته د ډیټا بس لیکي. |
avl_csr_waitrequest | 1 | محصول | د Avalon حافظې نقشه شوي انٹرفیس د CSR څخه د انتظار غوښتنې کنټرول. |
avl_csr_rddata_valid | 1 | محصول | د Avalon حافظې نقشه شوي انٹرفیس د لوستلو ډاټا اعتبار لري چې په ګوته کوي د CSR لوستلو ډاټا شتون لري. |
د حافظې لاسرسي لپاره د Avalon Memory - Mapped غلام انٹرفیس (avl_ mem) | |||
avl_mem_write | 1 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس حافظې ته د لیکلو کنټرول |
avl_mem_burstcount | 7 | داخلول | د حافظې لپاره د Avalon حافظې نقشه شوي انٹرفیس برسټ شمیره. د ارزښت حد له 1 څخه تر 64 پورې (د پاڼې اعظمي اندازه). |
avl_mem_waitrequest | 1 | محصول | د Avalon حافظې نقشه شوي انٹرفیس د حافظې څخه د انتظار غوښتنې کنټرول. |
avl_mem_read | 1 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس حافظې ته د لوستلو کنټرول |
avl_mem_addr | N | داخلول | د Avalon حافظې نقشه شوي انٹرفیس پته بس. پته بس په لفظي ادرس کې ده.
د پتې پلنوالی د کارول شوي فلش حافظې کثافت پورې اړه لري. |
avl_mem_writedata | 32 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس حافظې ته ډیټا بس لیکي |
avl_mem_readddata | 32 | محصول | د Avalon حافظې نقشه شوي انٹرفیس د حافظې څخه ډیټا بس لوستل. |
avl_mem_rddata_valid | 1 | محصول | د Avalon د حافظې نقشه شوي انٹرفیس د لوستلو ډاټا اعتبار لري چې د حافظې لوستلو ډاټا شتون په ګوته کوي. |
avl_mem_byteenble | 4 | داخلول | د Avalon حافظې نقشه شوي انٹرفیس د معلوماتو لیکلو بس حافظه ته وړوي. د برسټ موډ په جریان کې ، د بایټین ایبل بس به منطق لوړ وي ، 4'b1111. |
ساعت او بیا تنظیم کړئ | |||
clk | 1 | داخلول | د IP د کتلو لپاره ساعت داخل کړئ. (1) |
reset_n | 1 | داخلول | د IP بیا تنظیمولو لپاره غیر متزلزل ری سیٹ. (2) |
د کاندیټ انٹرفیس(3) | |||
fqspi_dataout | 4 | دوه اړخيزه | د فلش وسیلې څخه ډیټا فیډ کولو لپاره ان پټ یا آؤټ پټ پورټ. |
ادامه… |
سیګنال | عرض | هدایت | تفصیل |
qspi_dclk | 1 | محصول | د فلش وسیلې ته د ساعت سیګنال چمتو کوي. |
qspi_scein | 1 | محصول | د فلش وسیلې ته د ncs سیګنال چمتو کوي.
د Stratix® V، Arria® V، Cyclone® V، او پخوانیو وسیلو ملاتړ کوي. |
3 | محصول | د فلش وسیلې ته د ncs سیګنال چمتو کوي.
د Intel Arria 10 او Intel Cyclone 10 GX وسیلو ملاتړ کوي. |
- تاسو کولی شئ د ساعت فریکونسۍ د 50 MHz ټیټ یا مساوي ته تنظیم کړئ.
- د IP بیا تنظیمولو لپاره لږترلږه د یو ساعت دورې لپاره سیګنال ونیسئ.
- شتون لري کله چې تاسو د وقف شوي فعال سیریل انٹرفیس پیرامیټر غیر فعال کړئ.
اړوند معلومات
- د کواډ سیریل ترتیب (EPCQ) وسیلو ډیټاشیټ
- د EPCQ-L سیریل ترتیبولو وسیلو ډیټاشیټ
- د EPCQ-A سیریل ترتیب کولو وسیله ډیټاشیټ
پیرامیټونه
جدول 3. د پیرامیټر ترتیبات
پیرامیټر | قانوني ارزښتونه | توضیحات |
د تنظیم کولو وسیله ډول | EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32A, EPCQ64A, EPCQ128 | د EPCQ، EPCQ-L، یا EPCQ-A وسیله ډول مشخص کوي چې تاسو یې کارول غواړئ. |
د I/O حالت غوره کړئ | نورمال معیاري دوه ګونی کواډ | کله چې تاسو د ګړندي لوستلو عملیات فعال کړئ د پراخ شوي ډیټا چوکۍ غوره کوي. |
وقف شوی فعال سیریل انٹرفیس غیر فعال کړئ | — | د ASMIBLOCK سیګنالونه ستاسو د ډیزاین لوړې کچې ته رسوي. |
د SPI پن انٹرفیس فعال کړئ | — | د ASMIBLOCK سیګنالونه د SPI پن انٹرفیس ته ژباړي. |
د فلش سمولو ماډل فعال کړئ | — | د سمولو لپاره د ډیفالټ EPCQ 1024 سمولیشن ماډل کاروي. که تاسو د دریمې ډلې فلش وسیله کاروئ، مراجعه وکړئ AN 720: ستاسو په ډیزاین کې د ASMI بلاک سمول د ASMI بلاک سره د فلش ماډل وصل کولو لپاره یو ریپر رامینځته کول. |
د کارول شوي چپ انتخاب شمیر | 1
2(4) 3(4) |
د فلش سره وصل شوي چپ انتخاب شمیره غوره کوي. |
- یوازې د Intel Arria 10 وسیلو، Intel Cyclone 10 GX وسیلو، او نورو وسیلو کې د SPI پنونو انټرفیس فعالولو سره ملاتړ شوی.
اړوند معلومات
- د کواډ سیریل ترتیب (EPCQ) وسیلو ډیټاشیټ
- د EPCQ-L سیریل ترتیبولو وسیلو ډیټاشیټ
- د EPCQ-A سیریل ترتیب کولو وسیله ډیټاشیټ
- AN 720: ستاسو په ډیزاین کې د ASMI بلاک سمول
نقشه ثبت کړئ
جدول 4. نقشه ثبت کړئ
- په لاندې جدول کې هر پته آفسیټ د حافظې پته ځای 1 کلمه استازیتوب کوي.
- ټول راجسترونه د 0x0 اصلي ارزښت لري.
آفسټ | نوم ثبت کړئ | R/W | د ساحې نوم | بټ | عرض | تفصیل |
0 | WR_ENABLE | W | WR_ENABLE | 0 | 1 | د لیکلو وړ کولو ترسره کولو لپاره 1 ولیکئ. |
1 | WR_DISABLE | W | WR_DISABLE | 0 | 1 | د لیکلو غیر فعال کولو لپاره 1 ولیکئ. |
2 | WR_STATUS | W | WR_STATUS | 7:0 | 8 | د وضعیت راجستر ته د لیکلو لپاره معلومات لري. |
3 | RD_STATUS | R | RD_STATUS | 7:0 | 8 | د لوستلو حالت ثبتولو عملیاتو څخه معلومات لري. |
4 | SECTOR_ERASE | W | د سکټور ارزښت | 23:0
یا 31:0 |
24 یا
32 |
د سکټور پته ولري چې د وسیلې کثافت پورې اړه لري له مینځه وړل کیږي.(5) |
5 | SUBSECTOR_ERASE | W | د فرعي سکټور ارزښت | 23:0
یا 31:0 |
24 یا
32 |
د وسیلې کثافت پورې اړه لري له مینځه وړلو لپاره د فرعي سکتور پته لري.(6) |
۲۲۰ – ۲۴۰ | ساتل شوی | |||||
8 | کنټرول | W/R | چپ انتخاب | 7:4 | 4 | د فلش وسیله غوره کوي. ډیفالټ ارزښت 0 دی، کوم چې لومړی فلش وسیله په نښه کوي. د دوهم وسیله غوره کولو لپاره، ارزښت 1 ته وټاکئ، د دریم وسیله غوره کولو لپاره، ارزښت 2 ته وټاکئ. |
ساتل شوی | ||||||
W/R | غیر فعال | 0 | 1 | دا په 1 کې تنظیم کړئ ترڅو د IP SPI سیګنالونه غیر فعال کړئ د ټولو محصول سیګنال لوړ Z حالت ته ایښودلو سره. | ||
ادامه… |
آفسټ | نوم ثبت کړئ | R/W | د ساحې نوم | بټ | عرض | تفصیل |
دا د نورو وسیلو سره د بس شریکولو لپاره کارول کیدی شي. | ||||||
۲۲۰ – ۲۴۰ | ساتل شوی | |||||
13 | WR_NON_VOLATILE_CONF_REG | W | د NVCR ارزښت | 15:0 | 16 | د بې ثباته تشکیلاتو راجستر ته ارزښت لیکي. |
14 | RD_NON_VOLATILE_CONF_REG | R | د NVCR ارزښت | 15:0 | 16 | د بې ثباته تشکیلاتو راجستر څخه ارزښت لوستل کیږي |
15 | RD_ FLAG_ STATUS_REG | R | RD_ FLAG_ STATUS_REG | 8 | 8 | د بیرغ حالت ثبت لوستل |
16 | CLR_FLAG_ STATUS REG | W | CLR_FLAG_ STATUS REG | 8 | 8 | د بیرغ حالت راجستر پاکوي |
17 | BULK_ERASE | W | BULK_ERASE | 0 | 1 | د ټول چپ د پاکولو لپاره 1 ولیکئ (د یو واحد مړ شوي وسیلې لپاره).(7) |
18 | DIE_ERASE | W | DIE_ERASE | 0 | 1 | 1 ولیکئ ترڅو ټول die پاک کړئ (د سټیک-ډای وسیلې لپاره).(7) |
19 | 4BYTES_ADDR_EN | W | 4BYTES_ADDR_EN | 0 | 1 | 1 ولیکئ ترڅو د 4 بایټ پته موډ ته ننوځي |
20 | 4BYTES_ADDR_EX | W | 4BYTES_ADDR_EX | 0 | 1 | 1 ولیکئ ترڅو د 4 بایټ پته موډ څخه وګرځئ |
21 | SECTOR_PROTECT | W | سکتور ارزښت ساتي | 7:0 | 8 | د سکټور د ساتنې لپاره د وضعیت راجستر ته لیکلو ارزښت. (۸) |
22 | RD_MEMORY_CAPACITY_ID | R | د حافظې ظرفیت ارزښت | 7:0 | 8 | د حافظې ظرفیت ID معلومات لري. |
۵۱۸ –
32 |
ساتل شوی |
تاسو یوازې اړتیا لرئ په سکتور کې کوم پته مشخص کړئ او IP به دا ځانګړي سکتور له مینځه ویسي.
تاسو یوازې د فرعي سکټور دننه کوم پته مشخص کولو ته اړتیا لرئ او IP به هغه ځانګړي فرعي سکتور له مینځه ویسي.
اړوند معلومات
- د کواډ سیریل ترتیب (EPCQ) وسیلو ډیټاشیټ
- د EPCQ-L سیریل ترتیبولو وسیلو ډیټاشیټ
- د EPCQ-A سیریل ترتیب کولو وسیله ډیټاشیټ
- د Avalon انٹرفیس مشخصات
عملیات
د ASMI موازي II Intel FPGA IP انٹرفیسونه د Avalon حافظې نقشه شوي انٹرفیس مطابقت لري. د نورو جزیاتو لپاره، د Avalon مشخصاتو ته مراجعه وکړئ.
- تاسو یوازې اړتیا لرئ چې په مرۍ کې کوم پته مشخص کړئ او IP به دا ځانګړی مړ له مینځه یوسي.
- د EPCQ او EPCQ-L وسیلو لپاره، د بلاک محافظت بټ بټ [2:4] او [6] دي او پورته / ښکته (TB) بټ د وضعیت راجستر بټ 5 دی. د EPCQ-A وسیلو لپاره. د بلاک محافظت بټ بیټ دی [2:4] او د ټي بی بیټ د سټیټ راجسټر بټ 5 دی.
اړوند معلومات
- د Avalon انٹرفیس مشخصات
د کنټرول وضعیت راجستر عملیات
تاسو کولی شئ د کنټرول حالت راجستر (CSR) په کارولو سره یو ځانګړي پته آفسیټ ته لوستل یا لیکل ترسره کړئ.
د کنټرول وضعیت راجستر لپاره د لوستلو یا لیکلو عملیاتو اجرا کولو لپاره ، دا مرحلې تعقیب کړئ:
- د avl_csr_write یا avl_csr_read سیګنال ادعا وکړئ پداسې حال کې چې
د avl_csr_waitrequest سیګنال ټیټ دی (که د انتظار غوښتنې سیګنال لوړ وي، د avl_csr_write یا avl_csr_read سیګنال باید لوړ وساتل شي تر هغه چې د انتظار غوښتنې سیګنال ټیټ شي). - په ورته وخت کې، د پتې ارزښت په avl_csr_address بس کې تنظیم کړئ. که دا د لیکلو عملیات وي، د ارزښت ډیټا په avl_csr_writedata بس کې د پتې سره یوځای تنظیم کړئ.
- که دا د لوستلو معامله وي، تر هغه وخته پورې انتظار وکړئ چې د لوستل شوي ډاټا بیرته ترلاسه کولو لپاره د avl_csr_readdatavalid سیګنال لوړ ټینګار شوی وي.
- د هغو عملیاتو لپاره چې د فلش کولو لپاره د لیکلو ارزښت ته اړتیا لري، تاسو باید لومړی د لیکلو وړ عملیات ترسره کړئ.
- تاسو باید هرکله چې تاسو د لیکلو یا پاکولو امر صادر کړئ د بیرغ حالت راجستر ولولئ.
- که څو فلش وسیلې کارول کیږي، تاسو باید د چپ انتخاب راجستر ته ولیکئ ترڅو سم چپ انتخاب غوره کړئ مخکې له دې چې ځانګړي فلش وسیلې ته کوم عملیات ترسره کړئ.
شکل 2. د حافظې ظرفیت راجستر ویوفارم Example
شکل 3. ولیکئ Enable Register Waveform Example
د حافظې عملیات
د ASMI موازي II Intel FPGA IP حافظه انٹرفیس د برسټ کولو او مستقیم فلش حافظې لاسرسي ملاتړ کوي. د مستقیم فلش حافظې لاسرسي په جریان کې ، IP لاندې مرحلې ترسره کوي ترڅو تاسو ته اجازه درکړي د مستقیم لوستلو یا لیکلو عملیات ترسره کړئ:
- د لیکلو عملیاتو لپاره د لیکلو وړ کول
- د بیرغ حالت راجستر چیک کړئ ترڅو ډاډ ترلاسه کړئ چې عملیات په فلش کې بشپړ شوي
- کله چې عملیات بشپړ شي د انتظار غوښتنې سیګنال خوشې کړئ
د حافظې عملیات د Avalon حافظې نقشه شوي انٹرفیس عملیاتو ته ورته دي. تاسو باید په پته بس کې سم ارزښت وټاکئ، ډاټا ولیکئ که دا د لیکلو معامله وي، د یو واحد لیږد یا ستاسو د مطلوب برسټ شمیرنې ارزښت لپاره د برسټ شمیره ارزښت 1 ته وګرځوئ، او د لیکلو یا لوستلو سیګنال محرک کړئ.
شکل 4. 8-Word Write Burst Waveform Example
شکل 5. 8-د کلمو لوستل د برسټ ویوفارم Example
شکل 6. 1-Byte ولیکئ byteenable = 4'b0001 Waveform Example
ASMI موازي II Intel FPGA IP د کارولو قضیه Examples
د استعمال قضیه examples د ASMI موازي II IP او J کارويTAG-to-Avalon ماسټر د فلش لاسرسي عملیات ترسره کولو لپاره ، لکه د سیلیکون ID لوستل ، حافظه لوستل ، حافظه لیکل ، سکتور پاکول ، د سکتور ساتنه ، د بیرغ حالت روښانه کول ، او Nvcr لیکل.
د پخواني چلولو لپارهamples، تاسو باید FPGA تنظیم کړئ. دا ګامونه تعقیب کړئ:
- FPGA د پلیټ فارم ډیزاینر سیسټم پراساس تنظیم کړئ لکه څنګه چې په لاندې شکل کې ښودل شوي.
شکل 7. د پلیټ فارم ډیزاینر سیسټم د ASMI موازي II IP او J ښیېTAG- د Avalon ماسټر - لاندې د TCL سکریپټ په ورته لارښود کې ستاسو د پروژې په څیر خوندي کړئ. سکریپټ ته د مثال لپاره epcq128_access.tcl نوم ورکړئample.
- د سیسټم کنسول پیل کړئ. په کنسول کې، د "سرچینې epcq128_access.tcl" په کارولو سره سکریپټ سرچینه کړئ.
Exampلومړی لومړی: د ترتیب کولو وسیلو سیلیکون ID ولولئ
Example 2: په پته H'40000000 کې د معلوماتو یوه کلمه ولولئ او ولیکئ
Example 3: سکټور 64 پاک کړئ
Example 4: په سکټورونو کې د سکټور محافظت ترسره کړئ (0 څخه تر 127)
Example 5: د بیرغ حالت ثبت ولولئ او پاک کړئ
Example 6: nvcr ولولئ او ولیکئ
د ASMI موازي II Intel FPGA IP کارن لارښود آرشیف
د IP نسخې د Intel Quartus Prime Design Suite سافټویر نسخو ته ورته دي تر v19.1 پورې. د Intel Quartus Prime Design Suite سافټویر نسخه 19.2 یا وروسته، د IP کورونه د نوي IP نسخه سکیم لري.
که چیرې د IP اصلي نسخه لیست نه وي، د مخکینۍ IP اصلي نسخه لپاره د کاروونکي لارښود پلي کیږي.
د Intel Quartus Prime نسخه | د IP اصلي نسخه | د کارن لارښود |
17.0 | 17.0 | د الټرا ASMI موازي II IP کور کارونکي لارښود |
د ASMI موازي II Intel FPGA IP کارن لارښود لپاره د سند بیاکتنې تاریخ
د سند نسخه | د Intel Quartus Prime نسخه | IP نسخه | بدلونونه |
2020.07.29 | 18.0 | 18.0 | • د سند سرلیک تازه کړی د ASMI موازي II Intel FPGA IP کارن لارښود.
• تازه شوی جدول 2: د پیرامیټر ترتیبات په برخه کې پیرامیټونه. |
2018.09.24 | 18.0 | 18.0 | • د ASMI موازي II Intel FPGA IP کور لپاره د غوښتنلیکونو او ملاتړ په اړه معلومات اضافه شوي.
• د راجع کولو لپاره یو یادداشت اضافه کړ د عمومي سیریل فلش انٹرفیس Intel FPGA IP کور کارونکي لارښود. • اضافه کړه د ASMI موازي II Intel FPGA IP کور استعمال قضیه Examples برخه |
2018.05.07 | 18.0 | 18.0 | • د Altera ASMI Parallel II IP core ASMI Parallel II Intel FPGA IP core د Intel rebranding په نوم بدل شو.
• د EPCQ-A وسیلو لپاره ملاتړ اضافه شوی. • د clk سیګنال ته یو نوټ اضافه کړ د درشل توضیحات میز • په کې د qspi_scein سیګنال لپاره توضیحات تازه کړل د درشل توضیحات میز • په SECTOR_PROTECT راجستر کې یو نوټ اضافه کړ نقشه ثبت کړئ میز • د SECTOR_ERASE او SUBSECTOR_ERASE راجسترونو لپاره بټ او عرض تازه شوی نقشه ثبت کړئ میز • د SECTOR_PROTECT لپاره بټ او عرض تازه کړی کې ثبت کړئ نقشه ثبت کړئ میز |
ادامه… |
د سند نسخه | د Intel Quartus Prime نسخه | IP نسخه | بدلونونه |
• د کنټرول راجستر د CHIP انتخاب انتخاب لپاره توضیحات تازه کړل نقشه ثبت کړئ میز
• د SECTOR_ERASE، SUBSECTOR_ERASE، BULK_ERASE، او DIE_ERASE راجسترونو لپاره فوټ نوټونه تازه کړل نقشه ثبت کړئ میز • د vl_mem_addr لپاره توضیحات تازه کړل په سیګنال کې د درشل توضیحات میز • کوچني اداریي سمونونه. |
نیټه | نسخه | بدلونونه |
می ۲۰۲۳ | 2017.05.08 | ابتدايي خوشې کول. |
Intel Corporation. ټول حقونه خوندي دي. Intel، د Intel لوگو، او د Intel نورې نښې د Intel Corporation یا د هغې د فرعي شرکتونو سوداګریزې نښې دي. Intel د خپل FPGA او سیمیکمډکټر محصولاتو فعالیت د Intel معیاري تضمین سره سم اوسني مشخصاتو ته تضمینوي، مګر دا حق خوندي کوي چې په هر وخت کې پرته له خبرتیا څخه په هر محصول او خدماتو کې بدلون راولي. Intel هیڅ مسؤلیت یا مسؤلیت په غاړه نه اخلي چې د غوښتنلیک یا د کوم معلوماتو، محصول، یا خدماتو کارولو څخه رامینځته کیږي چې دلته تشریح شوي پرته له دې چې د Intel لخوا په لیکلي ډول موافقه شوې وي. د انټیل پیرودونکو ته مشوره ورکول کیږي چې د وسیلې ځانګړتیاو وروستۍ نسخه ترلاسه کړي مخکې لدې چې په کوم خپاره شوي معلوماتو تکیه وکړي او د محصولاتو یا خدماتو لپاره امر کولو دمخه.
* نور نومونه او نښې ممکن د نورو ملکیت په توګه ادعا شي.
اسناد / سرچینې
![]() |
intel ASMI موازي II Intel FPGA IP [pdf] د کارونکي لارښود ASMI موازي II Intel FPGA IP، ASMI، موازي II Intel FPGA IP، II Intel FPGA IP، FPGA IP |