ASMI Parallel II Intel FPGA IP
Ny ASMI Parallel II Intel® FPGA IP dia manome fahafahana miditra amin'ny fitaovana fanamafisam-peo Intel FPGA, izay ny fanamafisana quad-serial (EPCQ), voly ambany.tage quad-serial configuration (EPCQ-L), ary EPCQ-A serial configuration. Azonao atao ny mampiasa ity IP ity mba hamakiana sy hanoratana angona amin'ny fitaovana tselatra ivelany ho an'ny fampiharana, toy ny fanavaozana ny rafitra lavitra sy ny lohatenin'ny sari-tany SEU Sensitivity. File (.smh) fitehirizana.
Ankoatra ireo endri-javatra tohanan'ny ASMI Parallel Intel FPGA IP, ny ASMI Parallel II Intel FPGA IP dia manohana ihany koa:
- Fidirana tselatra mivantana (soraty/vakio) amin'ny alàlan'ny seha-fahatsiarovana an-tsarintany Avalon®.
- Rejistra fanaraha-maso ho an'ny asa hafa amin'ny alàlan'ny seha-pifandraisana mifehy ny sata mifehy (CSR) ao amin'ny rindran-tsarin-tsarintany fahatsiarovana Avalon.
- Adikao ho kaody baikon'ny fitaovana ireo baiko ankapobe avy amin'ny seha-pifaneraseran'ny fitadidiana Avalon.
Ny ASMI Parallel II Intel FPGA IP dia azo alaina ho an'ny fianakaviana fitaovana Intel FPGA rehetra ao anatin'izany ny fitaovana Intel MAX® 10 izay mampiasa ny maody GPIO.
Ny ASMI Parallel II Intel FPGA IP dia tsy manohana afa-tsy ny fitaovana EPCQ, EPCQ-L ary EPCQ-A. Raha mampiasa fitaovana flash an'ny antoko fahatelo ianao dia tsy maintsy mampiasa ny Generic Serial Flash Interface Intel FPGA IP.
Ny ASMI Parallel II Intel FPGA IP dia tohanan'ny Intel Quartus® Prime version 17.0 sy ny manaraka.
Fampahafantarana mifandraika
- Fampidirana ny Intel FPGA IP Cores
- Manome fampahalalana ankapobeny momba ny Intel FPGA IP cores rehetra, ao anatin'izany ny famaritana, ny famoronana, ny fanavaozana ary ny simulation ny cores IP.
- Mamorona Version-Independent IP sy Qsys Simulation Scripts
- Mamorona script simulation izay tsy mitaky fanavaozam-baovao amin'ny rindrambaiko na fanavaozana ny dikan-teny IP.
- Fomba fanao tsara indrindra amin'ny fitantanana tetikasa
- Torolàlana ho an'ny fitantanana mahomby sy ny fampitana ny tetikasanao sy ny IP files.
- ASMI Parallel Intel FPGA IP Core User Guide
- Generic Serial Flash Interface Intel FPGA IP User Guide
- Manome fanohanana ho an'ny fitaovana flash an'ny antoko fahatelo.
- AN 720: Manamboatra ny sakana ASMI amin'ny endrikao
Famoahana vaovao
Ny dikan-teny IP dia mitovy amin'ny dikan'ny rindrambaiko Intel Quartus Prime Design Suite hatramin'ny v19.1. Avy amin'ny rindrankajy Intel Quartus Prime Design Suite version 19.2 na aoriana, manana rafitra fanokafana IP vaovao ny cores IP.
Ny laharana IP (XYZ) dia mety hiova avy amin'ny dikan-rindrambaiko Intel Quartus Prime mankany amin'ny iray hafa. Fiovana amin'ny:
- X dia manondro fanavaozana lehibe ny IP. Raha manavao ny rindrambaiko Intel Quartus Prime ianao dia tsy maintsy mamerina ny IP.
- Y dia manondro fa misy endri-javatra vaovao ny IP. Avereno amboary ny IP-nao mba hampidirana ireo endri-javatra vaovao ireo.
- Z dia manondro fa misy fiovana kely ny IP. Avereno indray ny IP-nao mba hampidirana ireo fanovana ireo.
Tabilao 1. ASMI Parallel II Intel FPGA IP Release Information
zavatra | Description |
IP Version | 18.0 |
Intel Quartus Prime Pro Edition Version | 18.0 |
Daty namoahana | 2018.05.07 |
seranana
Sary 1. Diagram Blocks Ports
Tabilao 2. Famaritana ny seranan-tsambo
famantarana | sakany | tari-dalana | Description |
Avalon Memory-Mapped Slave Interface ho an'ny CSR (avl_csr) | |||
avl_csr_addr | 6 | fahan'ny | Adiresy adiresy amin'ny alàlan'ny fitadidiana fahatsiarovana Avalon. Ny adiresy bus dia amin'ny teny adiresy. |
avl_csr_read | 1 | fahan'ny | Avalon-tsarintany interface tsara mamaky ny fanaraha-maso ny CSR. |
avl_csr_rddata | 32 | Output | Avalon-tsarintany interface tsara mamaky angon-drakitra avy amin'ny CSR. |
avl_csr_write | 1 | fahan'ny | Avalon-tsarintany interface tsara manoratra fanaraha-maso amin'ny CSR. |
avl_csr_writedata | 32 | fahan'ny | Avalon misy sari-tanin'ny fahatsiarovana manoratra bus data amin'ny CSR. |
avl_csr_waitrequest | 1 | Output | Avalon fahatsiarovana-sarintany interface tsara fanaraha-maso waitrequest avy amin'ny CSR. |
avl_csr_rddata_valid | 1 | Output | Avalon fahatsiarovana-sarintany interface tsara mamaky angona izay manondro ny CSR mamaky angona misy. |
Avalon Memory-Mapped Slave Interface for Memory Access (avl_ mem) | |||
avl_mem_write | 1 | fahan'ny | Avalon memory-sarintany interface tsara manoratra fanaraha-maso ny fahatsiarovana |
avl_mem_burstcount | 7 | fahan'ny | Avalon-tsarin-tsarintany interface tsara nipoaka ny fahatsiarovana ho an'ny fahatsiarovana. Ny sandany dia manomboka amin'ny 1 ka hatramin'ny 64 (habe ambony indrindra amin'ny pejy). |
avl_mem_waitrequest | 1 | Output | Avalon fahatsiarovana-sarintany interface tsara waitrequest fanaraha-maso avy amin'ny fahatsiarovana. |
avl_mem_read | 1 | fahan'ny | Avalon-tsarintany interface tsara mamaky ny fanaraha-maso ny fahatsiarovana |
avl_mem_addr | N | fahan'ny | Adiresy adiresy amin'ny alàlan'ny fitadidiana fahatsiarovana Avalon. Ny adiresy bus dia amin'ny teny adiresy.
Ny sakan'ny adiresy dia miankina amin'ny hakitroky ny fahatsiarovana tselatra ampiasaina. |
avl_mem_writedata | 32 | fahan'ny | Avalon misy sari-tany interface tsara manoratra bus data amin'ny fitadidiana |
avl_mem_readddata | 32 | Output | Avalon-tsarintany interface tsara mamaky angona avy amin'ny fitadidiana. |
avl_mem_rddata_valid | 1 | Output | Avalon famakian-tsarintany amin'ny fahatsiarovana ny angon-drakitra vakiana izay manondro fa misy ny angona famakiana fahatsiarovana. |
avl_mem_byteenble | 4 | fahan'ny | Avalon fahatsiarovana-sarintany interface tsara manoratra angona mamela ny fiara fitadidiana. Mandritra ny maody mipoaka, ny bus byteenable dia ho lojika avo, 4'b1111. |
Famantaranandro sy Reset | |||
clk | 1 | fahan'ny | Ampidiro ny famantaranandro hanamarihana ny IP. (1) |
reset_n | 1 | fahan'ny | Famerenana asynchronous hamerenana ny IP.(2) |
Conduit Interface(3) | |||
fqspi_dataout | 4 | Bidirectional | Seranan-tseranana fampidirana na fivoahana hamelomana angona avy amin'ny fitaovana tselatra. |
nitohy… |
famantarana | sakany | tari-dalana | Description |
qspi_dclk | 1 | Output | Manome famantarana famantaranandro amin'ny fitaovana tselatra. |
qspi_scein | 1 | Output | Manome ny famantarana ncs amin'ny fitaovana tselatra.
Manohana ny Stratix® V, Arria® V, Cyclone® V, ary ireo fitaovana taloha. |
3 | Output | Manome ny famantarana ncs amin'ny fitaovana tselatra.
Manohana fitaovana Intel Arria 10 sy Intel Cyclone 10 GX. |
- Azonao atao ny mametraka ny fatran'ny famantaranandro ho ambany na mitovy amin'ny 50 MHz.
- Tazony ny famantarana mandritra ny tsingerin'ny famantaranandro iray farafahakeliny mba hamerenana ny IP.
- Azo alaina rehefa azonao atao ny Disable natokana ho an'ny sehatra interface tsara Serial.
Fampahafantarana mifandraika
- Taratasy momba ny fitaovana Quad-Serial Configuration (EPCQ).
- Takelaka data EPCQ-L Serial Configuration Devices
- Takelaka data EPCQ-A Serial Configuration Device
masontsivana
Tabilao 3. Parameter Settings
fikirana | Soatoavina ara-dalàna | Famaritana |
Karazana fitaovana fanamboarana | EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32A, EPCQ64A, EPCQ128A | Mamaritra ny karazana fitaovana EPCQ, EPCQ-L, na EPCQ-A tianao hampiasaina. |
Safidio ny fomba I/O | QUAD DUAL STANDARD NORMAL | Mifidy ny sakan'ny angona miitatra rehefa avelanao ny asa Famakiana haingana. |
Atsaharo ny interface Active Serial natokana | — | Mandeha ny famantarana ASMIBLOCK mankany amin'ny ambaratonga ambony indrindra amin'ny famolavolanao. |
Alefaso ny SPI pins interface | — | Mandika ny mari-pamantarana ASMIBLOCK amin'ny seha-pifaneraserana SPI pin. |
Alefaso ny maodely simulation flash | — | Mampiasa ny maodely simulation EPCQ 1024 ho an'ny simulation. Raha mampiasa fitaovana tselatra avy amin'ny antoko fahatelo ianao dia jereo ny AN 720: Manamboatra ny sakana ASMI amin'ny endrikao mba hamoronana wrapper hampifandray ny modely tselatra amin'ny ASMI Block. |
Isan'ny Chip Select ampiasaina | 1
2(4) 3(4) |
Mifidy ny isan'ny chip voafantina mifandray amin'ny tselatra. |
- Amin'ny fitaovana Intel Arria 10, Intel Cyclone 10 GX, ary fitaovana hafa miaraka amin'ny Enable SPI pins interface ihany no tohana.
Fampahafantarana mifandraika
- Taratasy momba ny fitaovana Quad-Serial Configuration (EPCQ).
- Takelaka data EPCQ-L Serial Configuration Devices
- Takelaka data EPCQ-A Serial Configuration Device
- AN 720: Manamboatra ny sakana ASMI amin'ny endrikao
Register Map
Tabilao 4. Sarintany fisoratana anarana
- Ny adiresy offset tsirairay amin'ity tabilao manaraka ity dia maneho teny 1 amin'ny habaka adiresy fitadidiana.
- Ny rejistra rehetra dia manana sanda default 0x0.
Offset | Anarana fisoratana anarana | R/W | Anaran'ny saha | kely | sakany | Description |
0 | WR_ENABLE | W | WR_ENABLE | 0 | 1 | Soraty ny 1 hanatanteraka ny fanoratana. |
1 | WR_DISABLE | W | WR_DISABLE | 0 | 1 | Soraty ny 1 hanatanteraka ny fanoratana disable. |
2 | WR_STATUS | W | WR_STATUS | 7:0 | 8 | Ahitana ny fampahalalana hanoratana amin'ny rejisitra sata. |
3 | RD_STATUS | R | RD_STATUS | 7:0 | 8 | Ahitana ny fampahalalana avy amin'ny fampandehanana ny rejistra sata vakiana. |
4 | SECTOR_ERASE | W | Sandan'ny sehatra | 23:0
na 31:0 |
24 na
32 |
Ahitana ny adiresin'ny sehatra hofafana arakaraka ny hamafin'ny fitaovana.(5) |
5 | SUBSECTOR_ERASE | W | Sandan'ny subsector | 23:0
na 31:0 |
24 na
32 |
Ahitana ny adiresin'ny sehatra hofafana arakaraka ny hakitroky ny fitaovana.(6) |
6 – 7 | Reserved | |||||
8 | PO | W/R | CHIP SELECT | 7:4 | 4 | Mifidy fitaovana tselatra. Ny sandan'ny default dia 0, izay mikendry ny fitaovana tselatra voalohany. Raha hifidy fitaovana faharoa, apetraho amin'ny 1 ny sanda, raha hisafidianana ny fitaovana fahatelo, apetraho amin'ny 2 ny sandany. |
Reserved | ||||||
W/R | ENTINA | 0 | 1 | Apetraho amin'ny 1 ity mba hanaisotra ny mari-pamantarana SPI amin'ny IP amin'ny fametrahana ny famantarana mivoaka rehetra amin'ny fanjakana avo-Z. | ||
nitohy… |
Offset | Anarana fisoratana anarana | R/W | Anaran'ny saha | kely | sakany | Description |
Ity dia azo ampiasaina hizara bus amin'ny fitaovana hafa. | ||||||
9 – 12 | Reserved | |||||
13 | WR_NON_VOLATILE_CONF_REG | W | Vidin'ny NVCR | 15:0 | 16 | Manoratra sanda amin'ny rejisitra fanefena tsy miovaova. |
14 | RD_NON_VOLATILE_CONF_REG | R | Vidin'ny NVCR | 15:0 | 16 | Mamaky ny sanda avy amin'ny rejisitra fanamafisana tsy miovaova |
15 | RD_ FLAG_ STATUS_REG | R | RD_ FLAG_ STATUS_REG | 8 | 8 | Mamaky ny rejisitra momba ny saina |
16 | CLR_FLAG_ STATUS REG | W | CLR_FLAG_ STATUS REG | 8 | 8 | Manadio ny rejisitra momba ny saina |
17 | BULK_ERASE | W | BULK_ERASE | 0 | 1 | Manorata 1 hamafa puce manontolo (ho an'ny fitaovana tokana maty).(7) |
18 | DIE_EASE | W | DIE_EASE | 0 | 1 | Manorata 1 hamafa ny maty manontolo (ho an'ny fitaovana stack-die).(7) |
19 | 4BYTES_ADDR_EN | W | 4BYTES_ADDR_EN | 0 | 1 | Manorata 1 mba hiditra amin'ny fomba adiresy 4 bytes |
20 | 4BYTES_ADDR_EX | W | 4BYTES_ADDR_EX | 0 | 1 | Manorata 1 mba hialana amin'ny fomba adiresy 4 bytes |
21 | SECTOR_PROTECT | W | Sanda miaro ny sehatra | 7:0 | 8 | Sanda hanoratana amin'ny rejisitra sata mba hiarovana sehatra iray. (8) |
22 | RD_MEMORY_CAPACITY_ID | R | Sandan'ny fitadidiana | 7:0 | 8 | Ahitana ny fampahafantarana momba ny fahatsiarovana fahatsiarovana ID. |
23 –
32 |
Reserved |
Mila mamaritra adiresy ao anatin'ny sehatra fotsiny ianao ary ny IP dia hamafa io sehatra manokana io.
Tsy maintsy mamaritra adiresy ao anatin'ny sehatra iray ihany ianao ary ny IP dia hamafa io sampana manokana io.
Fampahafantarana mifandraika
- Taratasy momba ny fitaovana Quad-Serial Configuration (EPCQ).
- Takelaka data EPCQ-L Serial Configuration Devices
- Takelaka data EPCQ-A Serial Configuration Device
- Avalon Interface Specifications
asa
Ny ASMI Parallel II Intel FPGA IP interface dia mifanaraka amin'ny interface tsara amin'ny fahatsiarovana Avalon. Raha mila fanazavana fanampiny dia jereo ny mombamomba an'i Avalon.
- Mila mamaritra adiresy ao anatin'ny die fotsiny ianao ary ny IP dia hamafa io maty manokana io.
- Ho an'ny fitaovana EPCQ sy EPCQ-L dia bitika [2:4] sy [6] ny bitika miaro sakana ary ny bitika ambony/ambany (TB) dia bitika 5 amin'ny rejisitra sata. Ho an'ny fitaovana EPCQ-A. bit [2:4] ny bit protector ary bit 5 ny bit TB amin'ny rejisitry ny sata.
Fampahafantarana mifandraika
- Avalon Interface Specifications
Control Status Register Operations
Azonao atao ny mamaky na manoratra amin'ny adiresy manokana offset amin'ny alàlan'ny Control Status Register (CSR).
Mba hanatanterahana ny asa mamaky na manoratra ho an'ny rejisitry ny sata mifehy dia araho ireto dingana ireto:
- Ampidiro ny avl_csr_write na avl_csr_read famantarana raha ny
ambany ny mari-pamantarana avl_csr_waitrequest (raha ambony ny mari-pamantarana waitrequest dia tsy maintsy atao avo ny famantarana avl_csr_write na avl_csr_read mandra-pihena ny famantarana waitrequest). - Amin'izay fotoana izay, apetraho amin'ny bus avl_csr_address ny sandan'ny adiresy. Raha asa fanoratana izany dia apetraho ao amin'ny fiara fitateram-bahoaka avl_csr_writedata miaraka amin'ny adiresy ny angon-drakitra.
- Raha fifampiraharahana vakiana izany dia andraso mandra-pahatongan'ny mari-pamantarana avl_csr_readdatavalid avo dia avo mba haka ny angona novakiana.
- Ho an'ny asa izay mitaky sandan'ny fanoratana mba tselatra dia tsy maintsy manao ny asa fanoratana ianao aloha.
- Tsy maintsy mamaky ny rejisitry ny satan'ny saina ianao isaky ny mamoaka baiko manoratra na mamafa.
- Raha fitaovana tselatra maro no ampiasaina dia tsy maintsy manoratra amin'ny rejisitra safidin'ny chip ianao mba hisafidianana ny safidin'ny puce marina alohan'ny hanaovana asa amin'ny fitaovana tselatra manokana.
Sary 2. Vakio ny rejisitry ny fahaizan'ny fitadidiana Waveform Example
Sary 3. Soraty Enable Register Waveform Example
Hetsika fitadidiana
Ny ASMI Parallel II Intel FPGA IP memory interface dia manohana ny fidirana fahatsiarovana tselatra mivantana. Mandritra ny fidirana amin'ny fitadidiana tselatra mivantana, ny IP dia manao ireto dingana manaraka ireto mba ahafahanao manao asa famakiana na fanoratana mivantana:
- Alefaso ny fanoratana ho an'ny asa fanoratana
- Hamarino ny rejisitra momba ny saina mba hahazoana antoka fa vita amin'ny tselatra ny fandidiana
- Alefaso ny mari-pamantarana waitrequest rehefa vita ny fandidiana
Ny fiasan'ny fitadidiana dia mitovitovy amin'ny fampandehanan-tsarintany avalon'ny fahatsiarovana. Tsy maintsy mametraka ny sanda marina ao amin'ny fiara fitateram-bahoaka ianao, manoratra angon-drakitra raha toa ka asa soratana, ento ny sandan'ny fanisam-baravarana ho 1 ho an'ny fifanakalozana tokana na ny sandan'ny fanisam-baravarana tianao, ary atombohy ny famantarana manoratra na mamaky.
Sary 4. 8-Teny Soraty ny onjam-peo Example
Sary 5. 8-Endriky ny onjam-pamakiana teny Example
Sary 6. 1-Byte Write byteenable = 4'b0001 Waveform Example
ASMI Parallel II Intel FPGA IP Use Case Exampl'
Ny tranga fampiasana exampMampiasa ny ASMI Parallel II IP sy JTAG-to-Avalon Master hanao hetsika fidirana tselatra, toy ny famakiana ID silisiôma, famakiana fahatsiarovana, fanoratana fahatsiarovana, famafana ny sehatra, fiarovana ny sehatra, rejisitra saina mazava, ary fanoratana nvcr.
Mba hitantana ny examples, tsy maintsy amboarinao ny FPGA. Araho ireto dingana ireto:
- Amboary ny FPGA mifototra amin'ny rafitra Platform Designer araka ny aseho amin'ity sary manaraka ity.
Sary 7. Rafitra Mpamorona Platform mampiseho ny ASMI Parallel II IP sy JTAG-to-Avalon Master - Tehirizo ao amin'ny lahatahiry mitovy amin'ny tetikasanao ity script TCL manaraka ity. Antsoy hoe epcq128_access.tcl ny script ho an'ny example.
- Alefaso ny console system. Ao amin'ny console, loharano ny script amin'ny fampiasana "source epcq128_access.tcl".
ExampDingana 1: Vakio ny Silicon ID an'ny Configuration Devices
Example 2: Mamakia sy manoratra Teny iray momba ny angona amin'ny adiresy H'40000000
Example 3: Fafao ny sehatra 64
Example 4: Manaova Sector Protect amin'ny sehatra (0 hatramin'ny 127)
ExampDingana 5: Vakio sy esory ny rejisitra momba ny saina
Example 6: Mamaky sy manoratra nvcr
ASMI Parallel II Intel FPGA IP User Guide Archives
Ny dikan-teny IP dia mitovy amin'ny dikan'ny rindrambaiko Intel Quartus Prime Design Suite hatramin'ny v19.1. Avy amin'ny rindrankajy Intel Quartus Prime Design Suite version 19.2 na aoriana, manana rafitra fanokafana IP vaovao ny cores IP.
Raha tsy voatanisa ny dikan-teny fototra IP, dia mihatra ny torolalana ho an'ny dikan-teny fototra IP teo aloha.
Intel Quartus Prime Version | IP Core Version | Torolàlana ho an'ny mpampiasa |
17.0 | 17.0 | Altera ASMI Parallel II IP Core User Guide |
Tantara fanavaozana antontan-taratasy ho an'ny ASMI Parallel II Intel FPGA IP User Guide
Document Version | Intel Quartus Prime Version | IP Version | FIOVANA |
2020.07.29 | 18.0 | 18.0 | • Nohavaozina ny lohatenin'ny antontan-taratasy ho ASMI Parallel II Intel FPGA IP User Guide.
• Nohavaozina Tabilao 2: Fikirana paramètre amin'ny fizarana masontsivana. |
2018.09.24 | 18.0 | 18.0 | • Fanampiana vaovao momba ny fampiharana sy fanohanana ny ASMI Parallel II Intel FPGA IP core.
• Nanampy naoty ho an'ny Generic Serial Flash Interface Intel FPGA IP Core User Guide. • Nampiana ny ASMI Parallel II Intel FPGA IP Core Use Case Exampl' faritra. |
2018.05.07 | 18.0 | 18.0 | • Novana anarana Altera ASMI Parallel II IP core ho ASMI Parallel II Intel FPGA IP core isaky ny Intel rebranding.
• Fanampiana fanampiny ho an'ny fitaovana EPCQ-A. • Nampiana naoty ny famantarana clk ao amin'ny Famaritana ny seranana latabatra. • Nohavaozina ny famaritana ny famantarana qspi_scein ao amin'ny Famaritana ny seranana latabatra. • Nanampy naoty tamin'ny rejisitra SECTOR_PROTECT tao amin'ny Register Map latabatra. • Nohavaozina ny bitika sy sakany ho an'ny rejisitra SECTOR_ERASE sy SUBSECTOR_ERASE ao amin'ny Register Map latabatra. • Nohavaozina ny bit sy ny sakany ho an'ny SECTOR_PROTECT misoratra anarana ao amin'ny Register Map latabatra. |
nitohy… |
Document Version | Intel Quartus Prime Version | IP Version | FIOVANA |
• Nohavaozina ny famaritana ny safidy CHIP SELECT amin'ny rejisitra CONTROL ao amin'ny Register Map latabatra.
• Nohavaozina ny fanamarihana ambany pejy ho an'ny rejisitra SECTOR_ERASE, SUBSECTOR_ERASE, BULK_ERASE ary DIE_ERASE ao amin'ny Register Map latabatra. • Nohavaozina ny famaritana ny vl_mem_addr signal ao amin'ny Famaritana ny seranana latabatra. • Fanovana madinidinika. |
Daty | Malagasy Bible | FIOVANA |
Mey 2017 | 2017.05.08 | Famoahana voalohany. |
Intel Corporation. Zo rehetra voatokana. Ny Intel, ny logo Intel, ary ny marika Intel hafa dia marika famantarana ny Intel Corporation na ny sampany. Ny Intel dia manome antoka ny fahombiazan'ny vokatra FPGA sy ny semiconductor amin'ny fepetra ankehitriny mifanaraka amin'ny fiantohana manara-penitra an'ny Intel, saingy manana zo hanova ny vokatra sy serivisy amin'ny fotoana rehetra tsy misy filazana. Tsy mandray andraikitra na andraikitra avy amin'ny fampiharana na fampiasana fampahalalana, vokatra na serivisy voalaza eto ny Intel afa-tsy izay neken'ny Intel an-tsoratra. Manoro hevitra ny mpanjifa Intel mba hahazo ny kinova farany momba ny fanondroana fitaovana alohan'ny hianteherana amin'ny fampahalalana navoaka sy alohan'ny hametrahana baiko ho an'ny vokatra na serivisy.
* Ny anarana sy ny marika hafa dia azo lazaina ho fananan'ny hafa.
Documents / Loharano
![]() |
intel ASMI Parallel II Intel FPGA IP [pdf] Torolàlana ho an'ny mpampiasa ASMI Parallel II Intel FPGA IP, ASMI, Parallel II Intel FPGA IP, II Intel FPGA IP, FPGA IP |