intel لوگو

ASMI متوازي II Intel FPGA IP

ASMI متوازي II Intel FPGA IP پراڊڪٽ

ASMI Parallel II Intel® FPGA IP مهيا ڪري ٿو Intel FPGA ڪنفيگريشن ڊيوائسز تائين، جيڪي آهن کواڊ-سيريل ڪنفيگريشن (EPCQ)، گھٽ-وولtagاي کواڊ-سيريل ترتيب (EPCQ-L)، ۽ EPCQ-A سيريل ترتيب. توھان ھي IP استعمال ڪري سگھوٿا ڊيٽا کي پڙھڻ ۽ لکڻ لاءِ ٻاهرين فليش ڊوائيسز لاءِ ايپليڪيشنن لاءِ، جھڙوڪ ريموٽ سسٽم اپڊيٽ ۽ SEU حساسيت ميپ ھيڊر File (.smh) اسٽوريج.
ASMI Parallel Intel FPGA IP پاران سپورٽ ڪيل خاصيتن کان سواء، ASMI Parallel II Intel FPGA IP اضافي طور تي سپورٽ ڪري ٿو:

  • Avalon® ميموري-ميپ ٿيل انٽرفيس ذريعي سڌو فليش رسائي (لکڻ/پڙهڻ).
  • Avalon ميموري ميپ ٿيل انٽرفيس ۾ ڪنٽرول اسٽيٽس رجسٽر (CSR) انٽرفيس ذريعي ٻين عملن لاءِ ڪنٽرول رجسٽر.
  • Avalon ميموري ميپ ٿيل انٽرفيس مان عام حڪمن کي ڊيوائس ڪمانڊ ڪوڊ ۾ ترجمو ڪريو.

ASMI Parallel II Intel FPGA IP سڀني Intel FPGA ڊيوائس خاندانن لاءِ دستياب آهي بشمول Intel MAX® 10 ڊوائيسز جيڪي GPIO موڊ استعمال ڪري رهيا آهن.
ASMI Parallel II Intel FPGA IP صرف EPCQ، EPCQ-L، ۽ EPCQ-A ڊوائيسز کي سپورٽ ڪري ٿو. جيڪڏهن توهان ٽئين پارٽي فليش ڊوائيسز استعمال ڪري رهيا آهيو، توهان کي استعمال ڪرڻ گهرجي عام سيريل فليش انٽرفيس Intel FPGA IP.
ASMI Parallel II Intel FPGA IP سپورٽ ڪئي وئي آهي Intel Quartus® Prime سافٽ ويئر ورزن 17.0 ۽ ان کان پوءِ.
لاڳاپيل معلومات

  • Intel FPGA IP ڪور جو تعارف
    • سڀني Intel FPGA IP cores جي باري ۾ عام معلومات مهيا ڪري ٿي، جنهن ۾ پيراميٽرائيزنگ، پيدا ڪرڻ، اپ گريڊ ڪرڻ، ۽ IP cores کي تخليق ڪرڻ شامل آهن.
  • نسخو ٺاهڻ-آزاد IP ۽ Qsys سموليشن اسڪرپٽ
    • تخليق اسڪرپٽ ٺاهيو جيڪي سافٽ ويئر يا IP ورزن جي اپ گريڊ لاء دستياب اپڊيٽ جي ضرورت نه هونديون آهن.
  • پروجيڪٽ مينيجمينٽ بهترين طريقا
    • توهان جي پروجيڪٽ ۽ IP جي موثر انتظام ۽ پورٽبلٽي لاءِ هدايتون files.
  • ASMI متوازي Intel FPGA IP ڪور يوزر گائيڊ
  • عام سيريل فليش انٽرفيس Intel FPGA IP يوزر گائيڊ
    • ٽئين پارٽي فليش ڊوائيسز لاءِ سپورٽ مهيا ڪري ٿي.
  • AN 720: توهان جي ڊيزائن ۾ ASMI بلاڪ کي ترتيب ڏيڻ

معلومات جاري ڪريو

IP ورزن ساڳيا آهن جيئن Intel Quartus Prime Design Suite سافٽ ويئر ورجن v19.1 تائين. Intel Quartus Prime Design Suite سافٽ ويئر ورزن 19.2 يا بعد ۾، IP cores وٽ ھڪڙو نئون IP ورزننگ اسڪيم آھي.
IP ورزن (XYZ) نمبر ھڪڙي Intel Quartus Prime سافٽ ويئر ورزن کان ٻئي ڏانھن تبديل ٿي سگھي ٿو. تبديلي ۾:

  • X اشارو ڪري ٿو IP جي وڏي نظرثاني. جيڪڏهن توهان پنهنجي Intel Quartus Prime سافٽ ويئر کي اپڊيٽ ڪيو ٿا، توهان کي IP کي ٻيهر ٺاهڻ گهرجي.
  • Y اشارو ڪري ٿو IP ۾ نيون خاصيتون شامل آهن. انهن نئين خاصيتن کي شامل ڪرڻ لاءِ پنهنجو IP ٻيهر ٺاهيو.
  • Z اشارو ڪري ٿو IP ۾ معمولي تبديليون شامل آهن. انهن تبديلين کي شامل ڪرڻ لاءِ پنهنجو IP ٻيهر ٺاهيو.

ٽيبل 1. ASMI Parallel II Intel FPGA IP رليز معلومات

شيءِ وصف
IP نسخو 18.0
Intel Quartus Prime Pro Edition نسخو 18.0
ڇڏڻ جي تاريخ 2018.05.07

بندرگاهن

شڪل 1. بندرگاهن بلاڪ ڊاگرامASMI متوازي II Intel FPGA IP تصوير 1

ٽيبل 2. بندرگاهن جي وضاحت

سگنل ويڪر ھدايت وصف
Avalon Memory-Mapped Slave Interface for CSR (avl_csr)
avl_csr_addr 6 ان پٽ Avalon ياداشت-نقشي انٽرفيس ايڊريس بس. پتو بس لفظ خطاب ۾ آهي.
avl_csr_read 1 ان پٽ Avalon ياداشت-نقشي انٽرفيس پڙهڻ ڪنٽرول CSR ڏانهن.
avl_csr_rddata 32 ٻاھر Avalon ياداشت-نقشي انٽرفيس CSR کان ڊيٽا بس پڙهڻ.
avl_csr_write 1 ان پٽ Avalon ميموري-ميپ ٿيل انٽرفيس لکڻ جو ڪنٽرول CSR ڏانهن.
avl_csr_writedata 32 ان پٽ Avalon ياداشت-نقشي انٽرفيس لکندا ڊيٽا بس CSR ڏانهن.
avl_csr_waitrequest 1 ٻاھر Avalon ميموري ميپ ٿيل انٽرفيس انتظار جي درخواست تي ڪنٽرول CSR کان.
avl_csr_rddata_valid 1 ٻاھر Avalon ميموري-ميپ ٿيل انٽرفيس پڙهڻ واري ڊيٽا صحيح آهي جيڪا ظاهر ڪري ٿي CSR پڙهڻ واري ڊيٽا موجود آهي.
Avalon Memory-Mapped Slave Interface for Memory Access (avl_mem)
avl_mem_write 1 ان پٽ Avalon ميموري-نقشي انٽرفيس ياداشت تي ڪنٽرول لکڻ
avl_mem_burstcount 7 ان پٽ Avalon ميموري ميپ ٿيل انٽرفيس برسٽ ڳڻپ ميموري لاءِ. قدر جي حد 1 کان 64 تائين (وڌ ۾ وڌ صفحو سائيز).
avl_mem_waitrequest 1 ٻاھر Avalon ياداشت-نقشي انٽرفيس انتظار جي ميموري مان ڪنٽرول جي درخواست.
avl_mem_read 1 ان پٽ Avalon ميموري-نقشي انٽرفيس ياداشت تي ڪنٽرول پڙهڻ
avl_mem_addr N ان پٽ Avalon ياداشت-نقشي انٽرفيس ايڊريس بس. پتو بس لفظ خطاب ۾ آهي.

پتي جي چوٽي استعمال ٿيل فليش ياداشت جي کثافت تي منحصر آهي.

avl_mem_writedata 32 ان پٽ Avalon ميموري-نقشي انٽرفيس لکندا ڊيٽا بس ميموري ڏانهن
avl_mem_readddata 32 ٻاھر Avalon ميموري-نقشي انٽرفيس ميموري مان ڊيٽا بس پڙهڻ.
avl_mem_rddata_valid 1 ٻاھر Avalon ميموري-ميپ ٿيل انٽرفيس پڙهڻ واري ڊيٽا صحيح آهي جيڪا ظاهر ڪري ٿي ته ميموري پڙهڻ واري ڊيٽا موجود آهي.
avl_mem_byteenble 4 ان پٽ Avalon ميموري-ميپ ٿيل انٽرفيس لکڻ واري ڊيٽا بس کي ميموري کي فعال ڪري ٿو. bursting موڊ دوران، byteenable بس منطق اعلي، 4'b1111 ٿيندو.
گھڙي ۽ ري سيٽ ڪريو
clk 1 ان پٽ گھڙي داخل ڪريو IP گھڙي لاءِ. (1)
reset_n 1 ان پٽ IP کي ري سيٽ ڪرڻ لاءِ هم وقت ساز ريٽ.(2)
Conduit انٽرفيس(3)
fqspi_dataout 4 ٻه طرفي فليش ڊوائيس مان ڊيٽا کي فيڊ ڪرڻ لاء ان پٽ يا آئوٽ پورٽ.
جاري رهيو…
سگنل ويڪر ھدايت وصف
qspi_dclk 1 ٻاھر فليش ڊوائيس کي ڪلاڪ سگنل فراهم ڪري ٿي.
qspi_scein 1 ٻاھر فليش ڊيوائس کي اين سي ايس سگنل فراهم ڪري ٿو.

Stratix® V، Arria® V، Cyclone® V، ۽ پراڻن ڊوائيسز کي سپورٽ ڪري ٿو.

3 ٻاھر فليش ڊيوائس کي اين سي ايس سگنل فراهم ڪري ٿو.

Intel Arria 10 ۽ Intel Cyclone 10 GX ڊوائيسز کي سپورٽ ڪري ٿو.

  • توھان گھڙي جي تعدد کي 50 MHz جي گھٽ يا برابر ڪرڻ لاءِ سيٽ ڪري سگھو ٿا.
  • IP کي ري سيٽ ڪرڻ لاءِ گهٽ ۾ گهٽ هڪ ڪلاڪ جي چڪر لاءِ سگنل کي رکو.
  • دستياب آھي جڏھن توھان فعال ڪريو وقف ٿيل فعال سيريل انٽرفيس پيٽرولر کي بند ڪريو.

لاڳاپيل معلومات

  • Quad-Serial Configuration (EPCQ) ڊوائيسز ڊيٽا شيٽ
  • EPCQ-L سيريل ڪنفيگريشن ڊيوائسز ڊيٽا شيٽ
  • EPCQ-A سيريل ڪنفيگريشن ڊيوائس ڊيٽا شيٽ

پيرا ميٽر

جدول 3. پيرا ميٽر سيٽنگون

پيرا ميٽر قانوني قدر وضاحتون
ڪنفيگريشن ڊوائيس جو قسم EPCQ16، EPCQ32، EPCQ64، EPCQ128، EPCQ256، EPCQ512، EPCQ-L256، EPCQ-L512، EPCQ-L1024، EPCQ4A، EPCQ16A، EPCQ32A، EPCQ64A، EPCQ128 EPCQ، EPCQ-L، يا EPCQ-A ڊوائيس جو قسم بيان ڪري ٿو جيڪو توھان استعمال ڪرڻ چاھيو ٿا.
I/O موڊ چونڊيو عام معياري ڊبل کواڊ وڌايل ڊيٽا جي چوٽي کي چونڊيو جڏهن توهان فاسٽ ريڊ آپريشن کي فعال ڪيو.
وقف ٿيل فعال سيريل انٽرفيس کي بند ڪريو ASMIBLOCK سگنلن کي توھان جي ڊيزائن جي مٿئين سطح ڏانھن رستا آھي.
SPI پن انٽرفيس کي فعال ڪريو ASMIBLOCK سگنلن کي SPI پن انٽرفيس ۾ ترجمو ڪري ٿو.
فليش سموليشن ماڊل کي فعال ڪريو تخليق لاءِ ڊفالٽ EPCQ 1024 سميوليشن ماڊل استعمال ڪري ٿو. جيڪڏهن توهان ٽئين پارٽي فليش ڊيوائس استعمال ڪري رهيا آهيو، حوالي ڪريو AN 720: توهان جي ڊيزائن ۾ ASMI بلاڪ کي ترتيب ڏيڻ فليش ماڊل کي ASMI بلاڪ سان ڳنڍڻ لاءِ ريپر ٺاهڻ لاءِ.
استعمال ٿيل چپ جو تعداد 1

2(4)

3(4)

فليش سان ڳنڍيل چپ جي تعداد کي منتخب ڪريو.
  • صرف Intel Arria 10 ڊوائيسز، Intel Cyclone 10 GX ڊوائيسز، ۽ ٻين ڊوائيسز ۾ سپورٽ ٿيل SPI پن انٽرفيس کي فعال ڪرڻ سان.

لاڳاپيل معلومات

  • Quad-Serial Configuration (EPCQ) ڊوائيسز ڊيٽا شيٽ
  • EPCQ-L سيريل ڪنفيگريشن ڊيوائسز ڊيٽا شيٽ
  • EPCQ-A سيريل ڪنفيگريشن ڊيوائس ڊيٽا شيٽ
  • AN 720: توهان جي ڊيزائن ۾ ASMI بلاڪ کي ترتيب ڏيڻ

نقشو رجسٽر ڪريو

ٽيبل 4. رجسٽر نقشو

  • ھيٺ ڏنل جدول ۾ ھر ايڊريس آفسيٽ 1 لفظ ميموري ايڊريس اسپيس جي نمائندگي ڪري ٿو.
  • سڀني رجسٽرن ۾ 0x0 جي ڊفالٽ قيمت آهي.
آفسيٽ رجسٽر نالو آر/ڊبليو فيلڊ جو نالو بٽ ويڪر وصف
0 WR_ENABLE W WR_ENABLE 0 1 1 لکو لکڻ کي فعال ڪرڻ لاء.
1 WR_DISABLE W WR_DISABLE 0 1 لکڻ جي غير فعال ڪرڻ لاء 1 لکو.
2 WR_STATUS W WR_STATUS 7:0 8 اسٽيٽس رجسٽر تي لکڻ لاءِ معلومات تي مشتمل آهي.
3 RD_STATUS R RD_STATUS 7:0 8 پڙهڻ واري اسٽيٽس رجسٽر آپريشن کان معلومات تي مشتمل آهي.
4 SECTOR_ERASE W شعبي جو قدر 23:0

يا 31:0

24 يا

32

ڊوائيس جي کثافت جي لحاظ کان ختم ٿيڻ لاءِ شعبي جو پتو شامل ڪريو. (5)
5 SUBSECTOR_ERASE W ذيلي شعبي جو قدر 23:0

يا 31:0

24 يا

32

ڊوائيس جي کثافت جي لحاظ کان ختم ٿيڻ لاءِ ذيلي سيڪٽر ايڊريس تي مشتمل آهي.(6)
6 - 7 رکيل
8 ڪنٽرول W/R چپ چونڊيو 7:4 4 فليش ڊوائيس چونڊيو. ڊفالٽ قدر 0 آھي، جيڪو ھدف ڪري ٿو پھرين فليش ڊيوائس. ٻئي ڊوائيس کي چونڊڻ لاء، قيمت 1 تي مقرر ڪريو، ٽيون ڊوائيس چونڊڻ لاء، قيمت 2 تي مقرر ڪريو.
رکيل
W/R غير فعال 0 1 ھن کي سيٽ ڪريو 1 تي IP جي SPI سگنلن کي غير فعال ڪرڻ لاءِ سڀني ٻاھرين سگنلن کي ھائي-Z اسٽيٽ ڏانھن.
جاري رهيو…
آفسيٽ رجسٽر نالو آر/ڊبليو فيلڊ جو نالو بٽ ويڪر وصف
            اهو استعمال ڪري سگهجي ٿو بس کي ٻين ڊوائيسز سان حصيداري ڪرڻ لاء.
9 - 12 رکيل
13 WR_NON_VOLATILE_CONF_REG W NVCR قدر 15:0 16 لکي ٿو قدر غير غير مستحڪم ترتيب واري رجسٽر تي.
14 RD_NON_VOLATILE_CONF_REG R NVCR قدر 15:0 16 غير مستحڪم ترتيب واري رجسٽر کان قيمت پڙهي ٿو
15 RD_ FLAG_ STATUS_REG R RD_ FLAG_ STATUS_REG 8 8 پڙهي ٿو پرچم اسٽيٽ رجسٽرڊ
16 CLR_FLAG_ STATUS REG W CLR_FLAG_ STATUS REG 8 8 پرچم اسٽيٽ رجسٽر کي صاف ڪري ٿو
17 BULK_ERASE W BULK_ERASE 0 1 پوري چپ کي ختم ڪرڻ لاءِ 1 لکو (سنگل ڊيوائس لاءِ).(7)
18 DIE_ERASE W DIE_ERASE 0 1 1 لکو پوري مرڻ کي ختم ڪرڻ لاءِ (اسٽيڪ ڊيوائس لاءِ).(7)
19 4BYTES_ADDR_EN W 4BYTES_ADDR_EN 0 1 1 بائيٽ ايڊريس موڊ ۾ داخل ٿيڻ لاءِ 4 لکو
20 4BYTES_ADDR_EX W 4BYTES_ADDR_EX 0 1 1 بائيٽ ايڊريس موڊ مان نڪرڻ لاءِ 4 لکو
21 SECTOR_PROTECT W شعبي جي حفاظت قدر 7:0 8 هڪ شعبي کي بچائڻ لاءِ اسٽيٽس رجسٽر تي لکڻ جو قدر. (8)
22 RD_MEMORY_CAPACITY_ID R ياداشت جي گنجائش جو قدر 7:0 8 ميموري جي گنجائش ID جي معلومات تي مشتمل آهي.
23 -

32

رکيل

توهان کي صرف شعبي جي اندر ڪنهن به ايڊريس جي وضاحت ڪرڻ جي ضرورت آهي ۽ IP انهي خاص شعبي کي ختم ڪري ڇڏيندو.
توهان کي صرف ذيلي شعبي جي اندر ڪنهن به ايڊريس جي وضاحت ڪرڻ جي ضرورت آهي ۽ IP انهي خاص سب سيڪٽر کي ختم ڪري ڇڏيندو.

لاڳاپيل معلومات

  • Quad-Serial Configuration (EPCQ) ڊوائيسز ڊيٽا شيٽ
  • EPCQ-L سيريل ڪنفيگريشن ڊيوائسز ڊيٽا شيٽ
  • EPCQ-A سيريل ڪنفيگريشن ڊيوائس ڊيٽا شيٽ
  • Avalon انٽرفيس جي وضاحت

آپريشنز

ASMI متوازي II Intel FPGA IP انٽرفيس Avalon ميموري ميپ ٿيل انٽرفيس مطابق آهن. وڌيڪ تفصيل لاءِ، ڏسو Avalon specifications.

  • توهان کي صرف مرڻ جي اندر ڪنهن به ايڊريس جي وضاحت ڪرڻ جي ضرورت آهي ۽ IP انهي خاص مرڻ کي ختم ڪري ڇڏيندو.
  • EPCQ ۽ EPCQ-L ڊوائيسز لاءِ، بلاڪ حفاظتي بٽ بٽ [2:4] ۽ [6] آهن ۽ مٿين/هيٺ (TB) بٽ اسٽيٽس رجسٽر جي بٽ 5 آهي. EPCQ-A ڊوائيسز لاء. بلاڪ پروٽيڪ بٽ بٽ [2:4] ۽ ٽي بي بٽ اسٽيٽس رجسٽر جي بٽ 5 آهي.

لاڳاپيل معلومات

  • Avalon انٽرفيس جي وضاحت

ڪنٽرول اسٽيٽس رجسٽر آپريشنز

توهان ڪنٽرول اسٽيٽس رجسٽر (CSR) استعمال ڪندي هڪ مخصوص ايڊريس آفسيٽ تي پڙهي يا لکڻ ڪري سگهو ٿا.
ڪنٽرول اسٽيٽس رجسٽر لاءِ پڙهڻ يا لکڻ جي عمل تي عمل ڪرڻ لاءِ، انهن قدمن تي عمل ڪريو:

  1. avl_csr_write يا avl_csr_read سگنل تي زور ڏيو جڏهن ته
    avl_csr_waitrequest سگنل گهٽ آهي (جيڪڏهن waitrequest سگنل وڌيڪ آهي، avl_csr_write يا avl_csr_read سگنل کي بلند رکيو وڃي جيستائين انتظار گذارش سگنل گهٽ نه ٿئي).
  2. ساڳئي وقت، avl_csr_address بس تي پتي جي قيمت مقرر ڪريو. جيڪڏهن اهو هڪ لکڻ وارو عمل آهي، avl_csr_writedata بس تي قيمت ڊيٽا کي ايڊريس سان گڏ سيٽ ڪريو.
  3. جيڪڏھن اھو ھڪڙو پڙھڻ وارو ٽرانزيڪشن آھي، انتظار ڪريو جيستائين avl_csr_readdatavalid سگنل کي زور ڏنو وڃي پڙھيل ڊيٽا کي حاصل ڪرڻ لاءِ.
  • انهن عملن لاءِ جن کي فليش ڪرڻ لاءِ لکڻ جي قيمت جي ضرورت آهي، توهان کي لازمي طور تي لکڻ جي قابل عمل کي انجام ڏيڻ گهرجي.
  • توهان کي لازمي طور تي پڙهڻ گهرجي پرچم اسٽيٽ رجسٽر هر وقت جڏهن توهان جاري ڪريو لکڻ يا ختم ڪرڻ جو حڪم.
  • جيڪڏھن گھڻا فليش ڊيوائسز استعمال ٿين ٿا، توھان کي لازمي طور تي چپ منتخب رجسٽر ڏانھن لکڻ گھرجي ته جيئن مخصوص فليش ڊيوائس تي ڪا به آپريشن ڪرڻ کان پھريائين صحيح چپ چونڊيو وڃي.

شڪل 2. پڙهڻ جي ميموري ڪيپيسيٽي رجسٽر Waveform Example

ASMI متوازي II Intel FPGA IP تصوير 2

شڪل 3. لکو Enable Register Waveform Example

ASMI متوازي II Intel FPGA IP تصوير 3

ميموري آپريشنز

ASMI Parallel II Intel FPGA IP ميموري انٽرفيس برسٽنگ ۽ سڌو فليش ميموري جي رسائي کي سپورٽ ڪري ٿو. سڌو فليش ميموري جي رسائي جي دوران، IP ھيٺين قدمن کي انجام ڏئي ٿو توھان کي اجازت ڏيڻ جي اجازت ڏيڻ لاءِ توھان کي سڌو پڙھڻ يا لکڻ جو عمل:

  • لکڻ جي عمل لاءِ قابل لکو
  • چيڪ ڪريو پرچم اسٽيٽ رجسٽرڊ کي پڪ ڪرڻ لاء آپريشن فليش تي مڪمل ڪيو ويو آهي
  • جاري ڪريو انتظار جي درخواست سگنل جڏهن آپريشن مڪمل ڪيو وڃي

ميموري آپريشنز Avalon ميموري ميپ ٿيل انٽرفيس آپريشنز سان ملندڙ جلندڙ آھن. توهان کي ايڊريس بس تي صحيح قيمت مقرر ڪرڻ گهرجي، ڊيٽا لکو جيڪڏهن اهو هڪ لکڻ واري ٽرانزيڪشن آهي، فٽ ڳڻپ جي قيمت کي 1 تي اڪيلو ٽرانزيڪشن يا توهان جي گهربل برسٽ ڳڻپ جي قيمت کي ڊرائيو ڪريو، ۽ لکڻ يا پڙهڻ سگنل کي ٽاريو.

شڪل 4. 8-Word Write Burst Waveform Example

ASMI متوازي II Intel FPGA IP تصوير 4

شڪل 5. 8-Word Reading Burst Waveform Example

ASMI متوازي II Intel FPGA IP تصوير 5

شڪل 6. 1-بائيٽ لکو byteenable = 4'b0001 Waveform Example

ASMI متوازي II Intel FPGA IP تصوير 6

ASMI متوازي II Intel FPGA IP استعمال ڪيس Examples

استعمال ڪيس examples استعمال ڪريو ASMI متوازي II IP ۽ JTAG-to-Avalon ماسٽر فليش رسائي جي عملن کي انجام ڏيڻ لاءِ، جيئن ته سلڪون آئي ڊي پڙهڻ، ميموري پڙهڻ، ميموري لکڻ، شعبي کي ختم ڪرڻ، شعبي جي حفاظت، صاف پرچم اسٽيٽس رجسٽر، ۽ اين وي سي آر لکڻ.
اڳوڻي هلائڻ لاءamples، توهان کي FPGA ترتيب ڏيڻ گهرجي. انهن قدمن تي عمل ڪريو:

  1. پليٽ فارم ڊيزائنر سسٽم جي بنياد تي FPGA ترتيب ڏيو جيئن هيٺ ڏنل شڪل ۾ ڏيکاريل آهي.
    شڪل 7. پليٽ فارم ڊيزائنر سسٽم ڏيکاريندي ASMI متوازي II IP ۽ JTAG- کان-Avalon ماسٽرASMI متوازي II Intel FPGA IP تصوير 7
  2. محفوظ ڪريو ھيٺ ڏنل TCL اسڪرپٽ ساڳئي ڊاريڪٽري ۾ توھان جي پروجيڪٽ جي طور تي. اسڪرپٽ کي نالو ڏيو epcq128_access.tcl for exampلي.ASMI متوازي II Intel FPGA IP تصوير 8 ASMI متوازي II Intel FPGA IP تصوير 9 ASMI متوازي II Intel FPGA IP تصوير 10 ASMI متوازي II Intel FPGA IP تصوير 11 ASMI متوازي II Intel FPGA IP تصوير 12
  3. سسٽم ڪنسول لانچ ڪريو. ڪنسول ۾، اسڪرپٽ جو ذريعو استعمال ڪندي "ذريعو epcq128_access.tcl" استعمال ڪندي.

Example 1: پڙهو سلڪون ID ترتيب ڏيڻ واري ڊوائيسز جي

ASMI متوازي II Intel FPGA IP تصوير 13

Example 2: ايڊريس H'40000000 تي ڊيٽا جو هڪ لفظ پڙهو ۽ لکو

ASMI متوازي II Intel FPGA IP تصوير 14

Exampلي 3: سيڪٽر 64 کي ختم ڪريو

ASMI متوازي II Intel FPGA IP تصوير 15

Example 4: شعبن تي شعبي جي حفاظت کي انجام ڏيو (0 کان 127)

ASMI متوازي II Intel FPGA IP تصوير 16

Example 5: پڙهو ۽ صاف ڪريو پرچم اسٽيٽس رجسٽر

ASMI متوازي II Intel FPGA IP تصوير 17ASMI متوازي II Intel FPGA IP تصوير 18

Example 6: پڙهو ۽ لکو nvcr

ASMI متوازي II Intel FPGA IP تصوير 19

ASMI متوازي II Intel FPGA IP يوزر گائيڊ آرڪائيوز

IP ورزن ساڳيا آهن جيئن Intel Quartus Prime Design Suite سافٽ ويئر ورجن v19.1 تائين. Intel Quartus Prime Design Suite سافٽ ويئر ورزن 19.2 يا بعد ۾، IP cores وٽ ھڪڙو نئون IP ورزننگ اسڪيم آھي.
جيڪڏهن هڪ IP ڪور نسخو درج نه ڪيو ويو آهي، اڳوڻي IP ڪور ورزن لاء صارف گائيڊ لاڳو ٿئي ٿو.

Intel Quartus Prime نسخو IP ڪور نسخو استعمال ڪندڙ ھدايت
17.0 17.0 Altera ASMI متوازي II IP ڪور يوزر گائيڊ

ASMI Parallel II Intel FPGA IP يوزر گائيڊ لاءِ دستاويز جي نظرثاني جي تاريخ

دستاويزي نسخو Intel Quartus Prime نسخو IP نسخو تبديليون
2020.07.29 18.0 18.0 • دستاويز جي عنوان کي اپڊيٽ ڪيو ASMI متوازي II Intel FPGA IP يوزر گائيڊ.

• اپڊيٽ ٿيل ٽيبل 2: پيراميٽر سيٽنگون سيڪشن ۾

پيرا ميٽر.

2018.09.24 18.0 18.0 • ASMI Parallel II Intel FPGA IP ڪور لاءِ ايپليڪيشنن ۽ سپورٽ تي معلومات شامل ڪئي وئي.

• جي حوالي ڪرڻ لاء هڪ نوٽ شامل ڪيو عام سيريل فليش انٽرفيس Intel FPGA IP ڪور يوزر گائيڊ.

• شامل ڪيو ويو ASMI متوازي II Intel FPGA IP ڪور استعمال ڪيس Examples سيڪشن.

2018.05.07 18.0 18.0 • تبديل ڪيو ويو Altera ASMI Parallel II IP core to ASMI Parallel II Intel FPGA IP core per Intel rebranding.

EPCQ-A ڊوائيسز لاءِ سپورٽ شامل ڪئي وئي.

• ۾ clk سگنل تي هڪ نوٽ شامل ڪيو ويو بندرگاهن جي وضاحت ٽيبل

• ۾ qspi_scein سگنل جي وضاحت کي اپڊيٽ ڪيو بندرگاهن جي وضاحت ٽيبل

SECTOR_PROTECT رجسٽر ۾ هڪ نوٽ شامل ڪيو ويو نقشو رجسٽر ڪريو ٽيبل

• SECTOR_ERASE ۽ SUBSECTOR_ERASE رجسٽرز لاءِ ساٽ ۽ ويڪر کي اپڊيٽ ڪيو ويو نقشو رجسٽر ڪريو ٽيبل

• SECTOR_PROTECT لاءِ بٽ ۽ ويڪر کي اپڊيٽ ڪيو ويو

۾ رجسٽر ٿيو نقشو رجسٽر ڪريو ٽيبل

جاري رهيو…
دستاويزي نسخو Intel Quartus Prime نسخو IP نسخو تبديليون
      • CONTROL رجسٽر جي CHIP SELECT آپشن لاءِ تفصيل کي اپڊيٽ ڪيو نقشو رجسٽر ڪريو ٽيبل

• SECTOR_ERASE، SUBSECTOR_ERASE، BULK_ERASE، ۽ DIE_ERASE رجسٽرن لاءِ فوٽ نوٽس کي اپڊيٽ ڪيو ويو نقشو رجسٽر ڪريو ٽيبل

vl_mem_addr لاءِ وضاحت کي اپڊيٽ ڪيو

۾ سگنل بندرگاهن جي وضاحت ٽيبل

• معمولي ادارتي تبديليون.

 

تاريخ نسخو تبديليون
مئي 2017 2017.05.08 شروعاتي ڇڏڻ.

Intel Corporation. سڀ حق محفوظ آهن. Intel، Intel لوگو، ۽ ٻيا Intel نشان آھن Intel Corporation يا ان جي ماتحت ادارن جا ٽريڊ مارڪ. Intel وارنٽي ڏئي ٿو پنهنجي FPGA ۽ سيمڪنڊڪٽر پروڊڪٽس جي ڪارڪردگي کي موجوده وضاحتن مطابق Intel جي معياري وارنٽي مطابق، پر ڪنهن به وقت بغير اطلاع جي ڪنهن به پروڊڪٽس ۽ خدمتن ۾ تبديليون ڪرڻ جو حق محفوظ رکي ٿو. Intel هتي بيان ڪيل ڪنهن به معلومات، پراڊڪٽ، يا خدمت جي ايپليڪيشن يا استعمال مان پيدا ٿيندڙ ڪابه ذميواري يا ذميواري قبول نه ڪندو آهي سواءِ انٽيل طرفان لکڻ ۾ واضح طور تي اتفاق ڪيو ويو. Intel گراهڪن کي صلاح ڏني وئي آهي ته ڪنهن به شايع ٿيل معلومات تي ڀروسو ڪرڻ کان پهريان ۽ پروڊڪٽس يا خدمتن لاءِ آرڊر ڏيڻ کان پهريان ڊوائيس جي وضاحتن جو جديد نسخو حاصل ڪن.
* ٻيا نالا ۽ برانڊ ٻين جي ملڪيت جي طور تي دعوي ڪري سگھن ٿا.

دستاويز / وسيلا

Intel ASMI Parallel II Intel FPGA IP [pdf] استعمال ڪندڙ ھدايت
ASMI متوازي II Intel FPGA IP, ASMI, Parallel II Intel FPGA IP, II Intel FPGA IP, FPGA IP

حوالو

تبصرو ڇڏي ڏيو

توهان جو اي ميل پتو شايع نه ڪيو ويندو. گهربل فيلڊ نشان لڳل آهن *